BRPI0510243B1 - "Cartão e dispositivo hospedeiro" - Google Patents
"Cartão e dispositivo hospedeiro" Download PDFInfo
- Publication number
- BRPI0510243B1 BRPI0510243B1 BRPI0510243-0A BRPI0510243A BRPI0510243B1 BR PI0510243 B1 BRPI0510243 B1 BR PI0510243B1 BR PI0510243 A BRPI0510243 A BR PI0510243A BR PI0510243 B1 BRPI0510243 B1 BR PI0510243B1
- Authority
- BR
- Brazil
- Prior art keywords
- voltage
- card
- section
- command
- response
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K17/00—Methods or arrangements for effecting co-operative working between equipments covered by two or more of main groups G06K1/00 - G06K15/00, e.g. automatic card files incorporating conveying and reading operations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/143—Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0608—Saving storage space on storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F2003/0697—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers device management, e.g. handlers, drivers, I/O schedulers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2206/00—Indexing scheme related to dedicated interfaces for computers
- G06F2206/10—Indexing scheme related to storage interfaces for computers, indexing schema related to group G06F3/06
- G06F2206/1014—One time programmable [OTP] memory, e.g. PROM, WORM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L2001/0092—Error control systems characterised by the topology of the transmission link
- H04L2001/0094—Bus
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Human Computer Interaction (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Power Sources (AREA)
- Debugging And Monitoring (AREA)
- Storage Device Security (AREA)
- Selective Calling Equipment (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
cartão e dispositivo de hospedagem a presente invenção refere-se a um dispositivo de hospedagem (2) configurado para ler e escrever informação a partir de e em um cartão (1) e para suprir uma voltagem de suprimento que pertence a uma primeira faixa de voltagem ou a uma segunda faixa de voltagem, que é menor que a primeira faixa de voltagem, e lança um comando de identificação de voltagem (cmda) ao cartão. o comando de identificação de voltagem inclui uma seção de identificação de faixa de voltagem (vols), uma seção de detecção de erro (ed), e uma seção padrão de verificação (cps). a seção de identificação de faixa de voltagem inclui informação indicando qual da primeira faixa de voltagem e da segunda faixa de voltagem, a voltagem de suprimento pertence. a seção de detecção de erro tem um padrão configurado para habilitar o cartão que recebeu um comando de identificação de voltagem a fim de detectar erros no comando de identificação de voltagem. a seção padrão de verificação tem um padrão pré-estabelecido.
Description
(54) Título: CARTÃO E DISPOSITIVO HOSPEDEIRO (51) Int.CI.: G06K 17/00; G06K 19/07; G06F 1/26 (30) Prioridade Unionista: 26/11/2004 JP PCT/JP2004/017627 (73) Titular(es): TOSHIBA MEMORY CORPORATION (72) Inventor(es): AKIHISA FUJIMOTO
1/20
Relatório Descritivo da Patente de Invenção para CARTÃO E DISPOSITIVO HOSPEDEIRO.
CAMPO DA TÉCNICA [001] A presente invenção refere-se a um cartão e a um dispositivo hospedeiro e se refere por exemplo, à verificação da voltagem de operação e capacidade do cartão de memória e do dispositivo hospedeiro..
ANTECEDENTES DA INVENÇÃO [002] Nos últimos anos um cartão de memória, cujo tipo consistia em um dispositivo de armazenamento removível, era utilizado em larga escala em diversos dispositivos eletrônicos portáteis, tais como computadores pessoais, PDAs, câmeras, e telefones móveis. Os cartões PC e cartões miniaturizados da marca registrada SD chamam muita atenção como cartões de memória. O cartão da marca SD é um cartão de memória que tem uma memória instantânea, um controlador de cartão e demais meios embutidos, e é projetado, em particular, para atender às demandas cada vez maiores quanto à compactação, aumento na capacidade e mais velocidade.
[003] Convencionalmente, uma voltagem de operação de um cartão de memória e o dispositivo hospedeiro do mesmo era uma faixa de
3,3 V (alta voltagem) e suportava uma faixa de voltagem de 2,7 V a 3,6 V. A demanda surgiu em relação à operação com uma voltagem mais baixa, por exemplo, em uma faixa de 1,8 V (voltagem baixa), em outras palavras, que suporta uma faixa de voltagem de 1,65 V a 1,95 V, por exemplo.
[004] Além disso, a capacidade de um cartão de memória convencional não é suficiente para armazenar grandes volumes de dados e faz-se desejável um cartão de marca registrada SD que armazene grandes volumes de dados.
DESCRIÇÃO DA INVENÇÃO
Petição 870170057323, de 10/08/2017, pág. 4/32
2/20 [005] De acordo com um aspecto da presente invenção, proporciona-se um dispositivo hospedeiro configurado para ler e escrever informações oriundas de e direcionadas a um cartão e para abastecer uma voltagem de suprimento que pertença a uma primeira faixa de voltagem ou a uma segunda faixa de voltagem, que seja menor que a primeira faixa de voltagem, sendo que o dispositivo hospedeiro é configurado para emitir no cartão um comando de identificação de voltagem que inclua uma seção de identificação da faixa de voltagem, uma seção de detecção de erro, e uma seção padrão de verificação, onde a seção de identificação de faixa de voltagem inclui informação indicando qual a da primeira faixa de voltagem e da segunda faixa de voltagem, a voltagem de suprimento pertence, a seção de detecção de erro tem um padrão configurado para habilitar o cartão, o qual recebeu um comando de identificação de voltagem para detectar erros no comando de identificação de voltagem, e a seção padrão de verificação possui um padrão preestabelecido.
[006] De acordo com um aspecto da presente invenção, proporciona-se um cartão que compreende uma memória que armazena informações e um controlador para controlar a memória, sendo que o cartão é operável somente a uma voltagem que está dentro de uma primeira faixa de voltagem, ou a uma voltagem que está dentro da primeira faixa de voltagem e uma voltagem que está dentro de uma segunda faixa de voltagem, a qual é menor que a primeira faixa de voltagem, e sendo que o cartão suprido com um comando de identificação de voltagem inclui uma seção de identificação de faixa de voltagem, uma seção de detecção de erro, e uma seção padrão de verificação, onde, o cartão emite uma resposta que inclui uma seção de identificação de faixa de voltagem e uma seção de detecção de erro ou uma seção padrão de verificação em resposta ao comando de identificação de voltagem, a seção de identificação de faixa de voltagem da
Petição 870170057323, de 10/08/2017, pág. 5/32
3/20 resposta tem o mesmo padrão que a seção de identificação de faixa de voltagem do comando de identificação de voltagem,a seção de detecção de erro da resposta tem um padrão configurado para habilitar um dispositivo que recebeu a resposta a fim de detectar erros na resposta, e a seção padrão de verificação da resposta tem o mesmo padrão que o padrão de verificação do comando de identificação de voltagem.
Breve Descrição dos Desenhos [007] A figura 1 é um diagrama que mostra de forma esquemática as partes principais de um cartão e de um dispositivo hospedeiro, de acordo com uma primeira modalidade da presente invenção.
[008] A figura 2 é um diagrama que mostra a disposição de dados de uma memória instantânea do tipo NAND no cartão de memória, de acordo com a primeira modalidade.
[009] A figura 3 mostra um exemplo de comandos emitIdos pelo dispositivo hospedeiro, imediatamente antes da inicialização da memória.
[0010] A figura 4 é um diagrama que mostra as partes principais do conteúdo do comando de verificação de voltagem.
[0011] A figura 5 é um diagrama que mostra as partes principais do conteúdo de uma resposta do comando de verificação de voltagem. [0012] A figura 6 é um fluxograma que mostra um processo para verificar uma faixa de voltagem de operação no caso onde o dispositivo hospedeiro opera em uma faixa de alta voltagem.
[0013] A figura 7 é um fluxograma de um processo para verificar uma faixa de voltagem de operação no caso onde o dispositivo hospedeiro opera em uma faixa de voltagem baixa.
[0014] A figura 8 é um diagrama que mostra as partes principais do conteúdo de um comando de inicialização de memória, de acordo com uma segunda modalidade da presente invenção.
Petição 870170057323, de 10/08/2017, pág. 6/32
4/20 [0015] A figura 9 é um diagrama que mostra as partes principais do conteúdo de uma resposta ao comando de inicialização da memória, de acordo com a segunda modalidade.
[0016] A figura 10 é um fluxograma que mostra um processo de inicialização de memória, de acordo com a segunda modalidade da invenção.
Melhor Modo de Realizar a Invenção [0017] As modalidades da presente invenção serão descritas a seguir, com referência aos desenhos em anexo. Nota-se que foram atribuídas aos elementos estruturais que possuem, de forma substancial, a mesma função e configuração na descrição a seguir as mesmas referências numéricas, e que a descrição repetida é proporcionada somente quando necessária.
(Primeira Modalidade) [0018] Uma primeira modalidade refere-se à verificação recíproca de uma faixa de voltagem de operação que um dispositivo hospedeiro e um cartão suportam.
[0019] Espera-se que, quando um cartão que opera em baixa voltagem é realizado, um cartão que suporta somente operação em alta voltagem (cartão de alta voltagem), um cartão que suporta alta voltagem e baixa voltagem (cartão de voltagem dupla), e um dispositivo hospedeiro que sustenta baixa voltagem e um dispositivo hospedeiro que sustenta alta voltagem, existam no mercado.
[0020] Como resultado, quando o dispositivo hospedeiro que sustenta baixa voltagem (dispositivo hospedeiro de baixa voltagem) e o cartão de alta voltagem são usados juntos, os problemas a seguir podem surgir. Quando um cartão é inserido no dispositivo hospedeiro, inicializa-se através de comandos a partir do dispositivo hospedeiro. Na inicialização, o dispositivo hospedeiro emite comandos para o cartão a fim de adquirir informação em um registro que armazena inforPetição 870170057323, de 10/08/2017, pág. 7/32
5/20 mações referentes às condições de operação que são proporcionadas no cartão. O dispositivo hospedeiro pode adquirir informação na voltagem sustentada pelo cartão a partir da informação.
[0021] Quando a informação referente às condições de operação é adquirida, o cartão de alta voltagem opera através de um suprimento de energia de baixa voltagem que uma hospedagem sustenta e produz informação a partir do registro de condições de operação, muito embora este não suporte uma operação de baixa voltagem. No entanto, a validade da transmissão/recepção da informação de registro de condições de operação não pode ser garantida, porque o cartão opera por uma voltagem que este não suporta. Por essa razão, o dispositivo hospedeiro tenta fazer a inicialização do cartão inserido e no caso onde a inicialização falha em saber que o cartão não suporta a operação de baixa voltagem.
[0022] Note que, quando o dispositivo hospedeiro convencional que sustenta alta voltagem e o cartão de voltagem dupla são usados juntos, não há nenhum problema particular, porque ambos podem ser operados em alta voltagem.
[0023] A figura 1 mostra, esquematicamente, as partes principais do cartão e o dispositivo hospedeiro, de acordo com a primeira modalidade da invenção. Conforme mostrado na figura 1, o cartão 1 inclui uma memória 3 e um controlador de cartão 4.
[0024] O cartão 1 suporta somente uma operação de alta voltagem (por exemplo, 3,3 V) ou suporta tanto operação de alta voltagem, quanto operação de baixa voltagem (por exemplo, 1,8 V). Note que, a operação de baixa voltagem refere-se, na verdade, ao cartão 1 e ao dispositivo hospedeiro 2 que são configurados para suportar uma faixa de voltagem que inclui 1,8 V (tal como 1,65 V a 1,95 V). Similarmente, a operação de alta voltagem refere-se ao cartão 1 e o dispositivo hospedeiro 2 que são configurados para suportar uma faixa de voltagem
Petição 870170057323, de 10/08/2017, pág. 8/32
6/20 que inclui 3,3 V (tal como 2,7 V a 3,6 V). Tipicamente, a faixa da própria voltagem de operação é a mesma tanto para o cartão 1, quanto para o dispositivo hospedeiro 2. Uma região de voltagem inutilizada é proporcionada entre a faixa de baixa voltagem e a faixa de alta voltagem.
[0025] O dispositivo hospedeiro 2 inclui uma seção de suprimento de voltagem 5, uma seção de ler/escrever 6, uma seção de controle de comando 7. A seção de suprimento de voltagem 5 opera com uma alta voltagem ou um Vdd potencial de fonte de energia de baixa voltagem, e o Vdd potencial de fonte de energia e um Vss potencial comum são sustentados pelo cartão. A seção de ler/escrever 6 lê dados a partir do cartão 1 e escreve dados no cartão 1. A seção de controle de comando 7 transmite e recebe comandos e respostas para e do cartão 1. As referências numéricas 11, 12, 13, 14 e 17 serão explicadas em uma segunda modalidade.
[0026] Pode-se usar uma memória instantânea do tipo NAND como a memória 3. A figura 2 mostra a disposição de dados na memória instantânea do tipo NAND. Cada página da memória instantânea do tipo NAND 11 tem 2122 Bytes ((seção de memória de dados de 512 Bytes + seção redundante de 16 Bytes) x 4), e 128 páginas formam uma unidade de apagamento (256 KBytes + 8 KBytes).
[0027] Em adição, a memória instantânea do tipo NAND 21 tem uma área para armazenamento temporário de dados (buffer) de página 21A para entrar e sair dados para dentro e a partir da memória instantânea. A capacidade de memória da área para armazenamento temporário de dados de página 21A é de 2112 Bytes (2048 Bytes + 64 Bytes). Quando os dados forem escritos e similares, a área de armazenamento temporário de dados de página 21A realiza o processamento de entradas e saídas de dados para dentro e a partir da memória instantânea em unidades de 1 página correspondente à própria caPetição 870170057323, de 10/08/2017, pág. 9/32
7/20 pacidade da mesma.
[0028] Quando a capacidade de memória da memória instantânea NAND 21 é, por exemplo, de 1Gbit, o número de blocos de 256-kBytes (unidades de apagamento) é 512. Ademais, a memória instantânea NAND 21 é fabricada ao usar, por exemplo, tecnologia de processo de 0,09-mm. Isto é, a regra de projeção da memória instantânea do tipo NAND 21 é menor que 0,1mm.
[0029] Entretanto, as modalidades mostram o caso onde a unidade de apagamento é um bloco de 256-kBytes, porém uma construção tal como a unidade de apagamento, por exemplo, um bloco de 16kBytes também é vantajoso no uso prático. Nesse caso, cada página tem 528 Bytes ((seção de memória de dados de 512 Bytes + seção redundante de 16 Bytes), e 32 páginas formam uma unidade de anulação (16 Bytes + 0,5 Byte (k é 1024)). Em adição, a memória instantânea NAND 21 pode ser uma memória binária que armazena 1 bit de informação em uma célula de memória, ou pode ser uma memória de valor múltiplo que armazena 2 bits ou mais de informação em uma célula de memória.
[0030] Mais adiante, o método de inicialização que usa o cartão 1 e o dispositivo hospedeiro 2, na figura 1, será descrito com referência às figuras 3 a 7. O processo de inicialização inclui diversos processamentos. Primeiro, um esquema de comandos emitido pelo dispositivo hospedeiro 2, imediatamente antes da inicialização da memória será descrito. A figura 3 mostra um exemplo dos comandos emitidos pelo dispositivo hospedeiro 2, imediatamente antes da inicialização da memória. Note que o cartão 1 e a memória 2 operam com a voltagem de operação, até que a informação seja adquirida a partir do registro de condições de operação da memória 2 através de um comando de inicialização de memória descrito daqui em diante. Durante esse tempo, o cartão 1 tem que ser operável através da voltagem de operação.
Petição 870170057323, de 10/08/2017, pág. 10/32
8/20 [0031] Conforme mostrado na figura 3, quando começa a inicialização, o dispositivo hospedeiro 2 emite um comando de reinicialização
CMDR a fim de reinicializar os circuitos no cartão 1.
[0032] A seguir, o dispositivo hospedeiro 2 emite um comando de verificação de voltagem CMDV. O comando é um novo comando introduzido nessa modalidade. Por essa razão, o cartão convencional 1 não reconhece o comando de verificação de voltagem CMDV, e mesmo se este receber esse comando, o mesmo não envia uma resposta ao dispositivo hospedeiro 2. O dispositivo hospedeiro 2 e o cartão 1 podem verificar a voltagem de operação (faixa de voltagem de operação) sustentada por cada um usando o comando de verificação de voltagem CMDV. O método de verificação recíproco será descrito em detalhes daqui em diante.
[0033] Depois, se o cartão 1, por exemplo, suporta diversas funções I/O que são expandidas a partir de uma função de armazenamento de dados, o dispositivo hospedeiro 2 emite um comando de inicialização CMDIO ao cartão 1. Subseqüentemente, sustenta-se um comando de inicialização para a memória 1. A inicialização da memória será descrita usando a segunda modalidade.
[0034] Agora, o comando de verificação de voltagem CMDV será descrito. A figura 4 mostra as partes principais do conteúdo do comando de verificação de voltagem CMDV. Conforme mostrado na figura 4, o comando de verificação de voltagem CMDV tem pelo menos uma seção padrão de verificação CPS e uma seção de identificação de faixa de voltagem VOLS. A seção de identificação de faixa de voltagem VOLS possui um padrão que mostra excepcionalmente se o dispositivo hospedeiro 2 suporta uma operação de baixa voltagem ou uma operação de alta voltagem.
[0035] A seção padrão de verificação CPS e a seção de identificação de faixa de voltagem VOLS podem ter qualquer número de bits.
Petição 870170057323, de 10/08/2017, pág. 11/32
9/20
No entanto, prefere-se que as condições seguintes sejam satisfeitas. Isto é, conforme descrito a seguir, a operação do dispositivo hospedeiro 2 e o cartão 1 examinam se o padrão de bit da seção de identificação de faixa de voltagem VOLS combina ou não para verificar a faixa de voltagem de operação mutuamente. Por essa razão, a seção padrão de verificação CPS pode ser, por exemplo, de cerca de 8 bits e a seção de identificação de faixa de voltagem VOLS pode ser, por exemplo, de cerca de 4 bits, a fim de evitar reconhecimento incorreto quando o padrão para essa seção mudar devido ao ruído. A seção de comando CM tem um índice para identificar esse comando.
[0036] A fim de verificar se o comando é transmitido corretamente ou não, a partir do dispositivo hospedeiro 2 para o cartão 1, o comando de verificação de voltagem CMDV tem uma seção de código de detecção de erro ED que usa uma seção de código de detecção de erro ED usando um código de detecção de erro ou similares, tais como CRC (Verificação Redundante de Ciclo). O cartão 1 pode detectar um erro dentro do comando de verificação de voltagem CMDV ao usar o código de detecção de erro.
[0037] A figura 5 mostra as partes principais do conteúdo de uma resposta ao comando de verificação de voltagem CMDV. Conforme mostrado na figura 5, a resposta ao comando de verificação de voltagem inclui pelo menos uma seção padrão de verificação CPA e uma seção de identificação de faixa de voltagem VOLA. O cartão 1 forma o mesmo padrão de bit que o comando de verificação de voltagem CMDV na seção padrão de verificação CPA, e forma o mesmo padrão de bit que a seção de identificação de faixa de voltagem VOLS na seção de identificação de faixa de voltagem VOLA para, dessa maneira, enviar uma resposta ao dispositivo hospedeiro. A resposta pode ter uma seção de código de detecção de erro ED, como no caso do comando de verificação de voltagem CMDV. O dispositivo hospedeiro 2
Petição 870170057323, de 10/08/2017, pág. 12/32
10/20 pode usar o código de detecção de erro ou comparar a resposta com o comando para determinar se os mesmos combinam a fim de detectar erros na resposta do comando de verificação de voltagem CMDV. [0038] A seguir, a descrição será dada a um método no qual o dispositivo hospedeiro 2 e o cartão 1 verificam a faixa de voltagem de operação que cada um suporta, ao usar o comando de verificação de voltagem CMDV. O processo difere dependendo da operação de faixa de alta voltagem ou operação de faixa de baixa voltagem. Primeiro, o processo de operação de faixa de alta voltagem será descrito. A figura 6 é um fluxograma que mostra um processo para verificar a faixa de voltagem de operação quando o dispositivo hospedeiro 2 opera na faixa de alta voltagem. Conforme mostrado na figura 6, o dispositivo hospedeiro 2 emite o comando de verificação de voltagem CMDV ao cartão 1, na etapa ST1.
[0039] Na etapa ST2, o dispositivo hospedeiro 2 determina se há ou não uma resposta ao comando de verificação de voltagem CMDV. Conforme descrito acima, o cartão convencional não reconhece o comando de verificação de voltagem CMDV, e então, não emite uma resposta ao comando. Por essa razão, o dispositivo hospedeiro 2 determina que o cartão 1 não é um cartão de baixa voltagem, ou em outras palavras, o mesmo determina que o processo pode ser continuado, através da operação de alta voltagem, e há o processo de inicialização da memória. O processo de inicialização da memória será descrito na segunda modalidade.
[0040] Entretanto, quando o cartão 1 sob inicialização é o cartão dessa modalidade, o cartão 1 envia de volta a resposta mostrada na figura 5 ao dispositivo hospedeiro 2. Nessa etapa, o cartão 1 primeiro observa um padrão de bit da seção de identificação de faixa de voltagem VOLS do comando de verificação de voltagem CMDV. Então, o cartão 1 envia de volta a resposta que tem o mesmo padrão de bit que
Petição 870170057323, de 10/08/2017, pág. 13/32
11/20 esse padrão de bit na seção de identificação de faixa de voltagem VOLA.
[0041] Mais adiante, na etapa ST3, o dispositivo hospedeiro 2 verifica a semelhança do padrão da seção de identificação de faixa de voltagem VOLA na resposta e o padrão da seção de identificação de faixa de voltagem VOLS no comando de verificação de voltagem CMDV. Quando esses padrões se combinam, o dispositivo hospedeiro 2 determina que o cartão 1 seja um novo cartão para o qual o comando de verificação de voltagem CMDV possa ser verificado e que a faixa de voltagem de operação do dispositivo hospedeiro 2 é sustentada.
[0042] Simultaneamente, o dispositivo hospedeiro 2 executa a verificação CRC ou verifica que o padrão de bit da resposta combina com o padrão de bit do comando. Como conseqüência, isso pode-se confirmar que a transmissão e recepção do comando de verificação de voltagem CMDV são realizáveis.
[0043] No caso de um modo de barramento com um código de detecção de erro em um comando, o padrão da seção de código de detecção de erro ED na resposta é formado dentro, por exemplo, de um código CRC a fim de verificar a validade da resposta. No caso de um modo de barramento sem seção de código de detecção de erro ED no comando de verificação de voltagem CMDV, a seção de identificação de faixa de voltagem VOLS e a seção de identificação de faixa de voltagem VOLA, assim como as seções padrão de verificação CPS e CPA do comando e da resposta, respectivamente, combinam, e determina-se a resposta como sendo normal. Se a resposta for determinada como sendo normal, o processo de verificação de voltagem finaliza-se. Então, o fluxo transfere-se para o processo de inicialização da memória. Isso será descrito na segunda modalidade.
[0044] Por outro lado, se a seção de identificação de faixa de voltagem VOLS e a seção de identificação de faixa de voltagem VOLA
Petição 870170057323, de 10/08/2017, pág. 14/32
12/20 não se assemelharem e/ou a seção padrão de verificação CPS e a seção padrão de verificação CPA não assemelharem, e um erro for detectado pelo código de detecção de erro, encerra-se o processo para verificar a faixa de voltagem de operação. Como resultado, o processo de inicialização pára.
[0045] A figura 7 é um fluxograma que mostra um processo para verificar a faixa de voltagem de operação quando a voltagem de operação do dispositivo hospedeiro 2 estiver dentro da faixa de baixa voltagem. A diferença entre a operação de baixa voltagem e a operação de alta voltagem está somente no ponto que se segue. Isto é, se não houver resposta do cartão 1 na etapa ST2, isso significa que o cartão não opera com baixa voltagem. Assim, pára-se o processo de inicialização a fim de evitar a inicialização no cartão de alta voltagem pelo dispositivo hospedeiro 2, o qual opera na faixa de baixa voltagem. [0046] De acordo com o cartão 1 e o dispositivo hospedeiro 2 da primeira modalidade da invenção, o cartão 1 e o dispositivo hospedeiro podem saber a faixa de voltagem de operação que cada um suporta baseado na transmissão/recepção do novo comando proporcionado. Por essa razão, o processo de inicialização subseqüente pode ser realizado através de operação normal ao usar a faixa de voltagem de operação que tanto o cartão 1, quanto o dispositivo hospedeiro 2 suportam. Em adição, quando a faixa de voltagem de operação que ambos suportam não combinar, o dispositivo hospedeiro 2 pode detectar isso e cancelar o processo de inicialização. Como resultado, é possível evitar processo desperdiçador tal como a inicialização em um estado anormal e um mau funcionamento do hospedeiro.
[0047] Ademais, de acordo com a primeira modalidade, o comando de verificação de voltagem CMDV tem um padrão de verificação, e o cartão 1 forma o mesmo padrão que o padrão de verificação na resposta ao comando de verificação de voltagem CMDV. Comparando-se
Petição 870170057323, de 10/08/2017, pág. 15/32
13/20 os padrões de verificação pode-se garantir a confiabilidade da transmissão e recepção do comando de verificação de voltagem CMDV.
Dessa maneira, mesmo se o modo de barramento sem a seção de detecção de erro em cada comando, os erros podem ser detectados na resposta.
(Segunda Modalidade) [0048] Uma segunda modalidade refere-se a um método de inicialização de memória que depende se uma memória carregada em um cartão é de grande capacidade ou se é de capacidade pequena.
[0049] Com a realização de um cartão capaz de armazenar grande volume de informação (cartão de grande capacidade), faz-se necessário estabelecer novamente um formato correspondente ao cartão de grande capacidade. Um sistema de arquivo de um novo formato é diferente daquele de formato de baixa capacidade convencional. Em adição, um dispositivo hospedeiro convencional que usa o formato de baixa capacidade pode não reconhecer o sistema de arquivo do cartão de grande capacidade. Por essa razão, se o dispositivo hospedeiro convencional inicializa o cartão de grande capacidade, os dados no cartão podem ser destruídos.
[0050] As próximas quatro combinações são possíveis, de acordo com o dispositivo hospedeiro suportar ou não grande capacidade e se o cartão que está sendo inicializado suporta ou não grande capacidade.
[0051] Dispositivo hospedeiro convencional (o qual não suporta grande capacidade) + cartão de capacidade pequena [0052] Dispositivo hospedeiro convencional + cartão de grande capacidade [0053] Dispositivo hospedeiro que suporta grande capacidade (também suporta capacidade pequena) + cartão de capacidade pequena
Petição 870170057323, de 10/08/2017, pág. 16/32
14/20 [0054] Dispositivo hospedeiro que suporta grande capacidade + cartão de grande capacidade.
[0055] Deseja-se que o dispositivo hospedeiro e/ou que o cartão detecte qual dos casos acima se aplicam e respondem de acordo. [0056] Conforme mostrado na figura 1, um cartão 1, de acordo com a segunda modalidade da invenção, é carregado com uma capacidade pequena ou uma memória de grande capacidade 13 e um controlador de cartão 14. Um dispositivo hospedeiro 12 inclui uma seção de controle de comando 17. A seção de comando de controle 17 é configurada para suportar um comando de inicialização de memória da segunda modalidade descrita e tanto o cartão de capacidade pequena, quanto o cartão de grande capacidade, assim como as funções da seção de comando de controle 7 da primeira modalidade.
[0057] O conteúdo do comando de inicialização da memória difere dependendo de onde o processo alcança no fluxograma da primeira modalidade. Se os resultados da verificação de faixa de voltagem de operação determinarem que o processo alcançou o A na figura 6, o dispositivo hospedeiro 12 tem uma função de emitir o comando de verificação de voltagem CMDV e, então, não é um formato convencional, ou em outras palavras, este suporta grande capacidade. Em adição, o caso no qual o cartão está sendo inicializado é um cartão de capacidade pequena, o caso (3) acima é aplicável. Nesse caso, o dispositivo hospedeiro 12 emite um comando de inicialização de memória convencional. O controlador de cartão 14 do cartão 1 recebe um comando de inicialização de memória para inicializar a memória em um modo que é compatível com a técnica anterior.
[0058] Por outro lado, no caso onde o processo alcança o B na figura 6 ou na figura 7, o dispositivo hospedeiro 12 realiza a inicialização da memória ao usar um novo comando de inicialização mostrado daqui em diante. A figura 8 mostra as partes principais do conteúdo do
Petição 870170057323, de 10/08/2017, pág. 17/32
15/20 novo comando de inicialização da memória, de acordo com a segunda modalidade da invenção. Conforme mostrado na figura 8, o comando de inicialização da memória inclui uma primeira seção de identificação de voltagem V1S, uma segunda seção de identificação de comando de voltagem V2S, uma seção de identificação de capacidade HCS, e uma seção de notificação de sinal ocupado BS. A segunda seção de identificação de voltagem V2S pode ser omitida, e somente a primeira seção de identificação de voltagem V1S pode ser definida.
[0059] A primeira seção de identificação de voltagem V1S é configurada, por exemplo, por bits múltiplos, e cada bit corresponde a uma amplitude de voltagem específica (tal como 0,1 V). Uma faixa de voltagem suportada pela primeira seção de identificação de voltagem V1S é a mesma que a faixa de operação de alta voltagem da primeira modalidade. Um bit que mostra a voltagem sendo correntemente aplicada no dispositivo hospedeiro 12 é estabelecido como 1.
[0060] A segunda seção de identificação de voltagem V2S pode ser configurada por 1 bit. A mesma pode ainda ser formada de uma pluralidade de bits. O bit é estabelecido se o dispositivo hospedeiro 12 aplicar voltagem na extensão de baixa voltagem. Quando a segunda seção de identificação de voltagem V2S é configurada por bits múltiplos, a amplitude da voltagem coberta por cada bit na segunda seção de identificação de voltagem V2S pode ser menor que a da seção de identificação de voltagem V1S, e pode ser unidade de 0,05 V, por exemplo. Ao fazer isso, mesmo se a voltagem de operação do dispositivo hospedeiro e do cartão for reduzida, mesmo mais adiante no futuro, o dispositivo hospedeiro pode apresentar a voltagem de operação do mesmo em mais detalhes. Uma faixa de voltagem suportada pela segunda seção de identificação de voltagem V2S é a mesma que a faixa de baixa voltagem da primeira modalidade.
[0061] Uma seção de faixa de voltagem intermediária VM é proPetição 870170057323, de 10/08/2017, pág. 18/32
16/20 porcionada entre a faixa de voltagem coberta pela primeira seção de identificação de voltagem V1S e a faixa de voltagem coberta pela segunda seção de identificação de voltagem V2S. O dispositivo hospedeiro 12 não suporta a faixa de voltagem correspondente à seção de faixa de voltagem intermediária VM, e como conseqüência, todos os bits na seção de faixa de voltagem intermediária VM nunca apresentam 1.
[0062] As vantagens que se seguem são obtidas ao proporcionar a seção de faixa de voltagem intermediária VM. O controlador de cartão 14 tem um regulador de voltagem a fim de que o cartão 11 possa corresponder a duas extensões de voltagem de operação. O regulador de voltagem determina se uma voltagem de suprimento do dispositivo hospedeiro 12 será de alta voltagem ou de baixa voltagem, e modifica a voltagem de suprimento para a voltagem de operação do cartão 11. Nesse momento, se duas extensões de voltagem de operação forem sucedidas, o regulador de voltagem terá dificuldade para determinar uma voltagem que está, substancialmente, no meio de duas extensões de voltagem de operação. Como resultado, a operação tem um progresso lento. Para evitar que isso aconteça, a região que não é para uso, é proporcionada para ajudar o regulador de voltagem a determinar facilmente a faixa da voltagem de suprimento.
[0063] A seção de identificação de capacidade HCS tem um padrão que indica se o dispositivo hospedeiro 12 suporta somente pequena capacidade ou tanto pequena capacidade, quanto grande capacidade. A seção de notificação do sinal de ocupado BS é estabelecida como 0 ou 1 na resposta, e é constante (por exemplo, 0) no comando. O novo comando de inicialização da memória pode ter uma seção de detecção de erro ED composta de um código CRC e similares.
[0064] A figura 9 mostra as partes principais do conteúdo da resposta do comando de inicialização da memória, de acordo com a sePetição 870170057323, de 10/08/2017, pág. 19/32
17/20 gunda modalidade. Conforme mostrado na figura 9, cada parte da resposta do comando de inicialização da memória tem o mesmo formato que o comando, e inclui uma primeira seção de identificação de voltagem V1A, uma segunda seção de identificação de voltagem V2A, uma seção de identificação de capacidade HCA, e um sinal de notificação de sinal de ocupado BA.
[0065] A primeira seção de identificação de voltagem V1A tem o mesmo número de bits que a primeira seção de identificação de voltagem V1S no comando, e todos os bits correspondentes à voltagem de operação que o cartão 11 propriamente dito suporta podem ser, por exemplo, 1.
[0066] Similarmente, a segunda seção de identificação de voltagem V2A ainda possui o mesmo número de bits que a segunda seção de identificação de voltagem V2S no comando. Todos os bits correspondentes à voltagem de operação que o cartão 11 propriamente dito suporta podem ser, por exemplo, 1.
[0067] A seção de identificação de capacidade HCA indica se o cartão 11 é um cartão de capacidade pequena ou um cartão de grande capacidade. A seção de notificação do sinal de ocupado BS forma um padrão de bit durante a inicialização da memória, o padrão de bit indica esse fato.
[0068] Mais adiante, o método para inicialização da memória será descrito com referência à figura 10. A figura 10 é um fluxograma que mostra o processo de inicialização da memória, de acordo com a segunda modalidade da invenção. A figura 10 mostra as partes depois de A e B nas figuras 6 e 7. Aquela que, tanto o cartão 11, quanto o dispositivo hospedeiro 12 suportam a emissão do comando de verificação de voltagem CMDV é necessária para emitir um novo comando de inicialização da memória. Em adição, quando o cartão 11 é um cartão de grande capacidade, o novo comando de inicialização da memóPetição 870170057323, de 10/08/2017, pág. 20/32
18/20 ria deve ser emitido.
[0069] Conforme mostrado na figura 10, na etapa ST11, o dispositivo hospedeiro 12 emite um novo comando de inicialização da memória mostrado na figura 8. Se o dispositivo hospedeiro 12 suporta um cartão de grande capacidade, a seção de identificação de capacidade HCS desse comando é determinada para um padrão de bit que indica que o dispositivo hospedeiro 12 suporta um cartão de grande capacidade.
[0070] Note que, quando o dispositivo hospedeiro é um tipo convencional, o comando de verificação de voltagem CMDV e o comando de inicialização da memória (novo comando de inicialização da memória), de acordo com essa modalidade, não são emitidos. Adicionalmente a isso, quando o cartão que está sendo inicializado é um cartão de capacidade pequena, o qual corresponde ao (1) acima, o cartão 11 é inicializado (inclusive a operação do cartão 11 de enviar de volta uma resposta) em um modo que é compatível com a técnica anterior, através de meios do comando de inicialização convencional.
[0071] Quando o dispositivo hospedeiro é um tipo convencional, e o cartão 11 que está sendo inicializado é um cartão de grande capacidade, o qual corresponde ao (2) acima, o cartão 11 que não recebeu o comando de verificação de voltagem CMDV não completa a inicialização instruída pelo comando de inicialização da memória a fim de cancelar o processo de inicialização. O dispositivo hospedeiro, assim, detecta que a inicialização não poderia ser realizada, baseada na verificação do limite de tempo. Isso torna possível de prevenir a inicialização do cartão de grande capacidade, através do formato de capacidade pequena em erro.
[0072] Depois, na etapa ST12, o dispositivo hospedeiro 12 determina a existência de uma resposta ao novo comando de inicialização da memória. Quando nenhuma resposta é recebida, assume-se que
Petição 870170057323, de 10/08/2017, pág. 21/32
19/20 ocorreu um erro e finaliza-se o processamento. Quando recebe-se uma resposta, o dispositivo hospedeiro 12 verifica na etapa ST13 o padrão de bit da seção de notificação do sinal de ocupado BA na resposta. O dispositivo hospedeiro 12 continua emitindo o comando de inicialização da memória até que a inicialização da memória termine e o padrão de bit indica que a inicialização da memória terminou (etapa ST14). Uma vez que a inicialização da memória 13 começar, o cartão somente envia uma resposta e ignora o conteúdo que foi determinado nos parâmetros do comando de inicialização da memória. O dispositivo hospedeiro 12 verifica os limites para o tempo, para o qual a memória 13 está sendo inicializada.
[0073] Quando a inicialização da memória 13 está completa, o dispositivo hospedeiro 12 verifica o padrão de bit da seção de identificação de capacidade HCA na resposta, na etapa ST15. A seção de identificação de capacidade HCA tem efeito quando a inicialização termina. Se o cartão 11 que está sendo inicializado é um novo cartão e um cartão de capacidade pequena, mostra-se o HCA=0, o que corresponde ao caso (3) acima. Como resultado, o dispositivo hospedeiro 12 sabe que o cartão foi inicializado como um cartão de capacidade pequena. Se este for um cartão de grande capacidade, mostra-se o HCA=1, o que corresponde ao caso (4) acima. Como resultado, o dispositivo hospedeiro 12 sabe que o cartão foi inicializado como um cartão de grande capacidade. O processo, então, transfere-se para um processo adicional (por exemplo, aquisição de um ID do cartão 11). [0074] No dispositivo hospedeiro 12 e no cartão 11, de acordo com a segunda modalidade da invenção, o comando de inicialização da memória e a resposta incluem informação de sustentação e informação de identificação para o cartão de capacidade pequena ou o cartão de grande capacidade. O dispositivo hospedeiro 12 e o cartão 11 usam isso para verificar se um dispositivo hospedeiro, com o qual está
Petição 870170057323, de 10/08/2017, pág. 22/32
20/20 em comunicação, suporta grande capacidade. O cartão de alta capacidade 11 é inicializado somente quando tanto o dispositivo hospedeiro 12, quanto o cartão 11 suportam alta capacidade. O cartão de capacidade pequena é inicializado somente quando tanto o dispositivo hospedeiro 12, quanto o cartão 11 suportam capacidade pequena. Ainda, devido ao fato de o dispositivo hospedeiro 12 suportar grande capacidade, deve também suportar capacidade pequena, o processo de inicialização é cancelado quando o hospedeiro de capacidade pequena tenta inicializar o cartão de grande capacidade 11. consequentemente, mesmo quando o novo ou o antigo dispositivo hospedeiro é usado com o novo ou antigo cartão, pode-se evitar erros na operação.
[0075] Em adição, diversas modificações e ajuste dentro do escopo da presente invenção podem ocorrer com um versado na técnica, e deve-se entender que essas modificações e ajustes são incluídos no escopo da invenção.
Aplicabilidade Industrial [0076] De acordo com a presente invenção, pode-se proporcionar um cartão e um dispositivo hospedeiro, nos quais a verificação recíproca da voltagem de operação e capacidade são possíveis.
Petição 870170057323, de 10/08/2017, pág. 23/32
1/5
Claims (12)
- REIVINDICAÇÕES1. Dispositivo hospedeiro configurado para ler e escrever informação a partir de e em um cartão e para suprir uma voltagem de suprimento que pertence a uma primeira faixa de voltagem ou a uma segunda faixa de voltagem que é menor que a primeira faixa de voltagem, o dispositivo hospedeiro configurado para emitir para o cartão um comando de identificação de voltagem incluindo uma seção de identificação de faixa de voltagem (VOLS), uma seção de detecção de erro (ED), e uma seção padrão de verificação (CPS), a seção de identificação de faixa de voltagem (VOLS) incluindo informação indicando qual da primeira faixa de voltagem e a segunda faixa de voltagem, a voltagem de suprimento pertence, a seção padrão de verificação (CPS) tendo um padrão preestabelecido caracterizado pelo fato de que a seção de detecção de erro (ED) tem um padrão configurado para habilitar o cartão, o qual recebeu o comando de identificação de voltagem para confirmar a validade do comando de identificação de voltagem.
- 2. Dispositivo, de acordo com a reivindicação 1, caracterizado pelo fato de que o dispositivo hospedeiro recebe uma resposta ao comando de identificação de voltagem, a resposta inclui uma seção de identificação de faixa de voltagem, e uma seção de detecção de erro ou uma seção de padrão de verificação, a seção de detecção de erro tem um padrão configurado para habilitar o dispositivo hospedeiro, o qual recebeu a resposta do cartão para detectar erros na resposta, o dispositivo hospedeiro emite um próximo comando quando a seção de identificação de faixa de voltagem do comando de identificação de voltagem e a seção de identificação de faixa de voltagem da resposta têm o mesmo padrão e a resposta é confirmada como váPetição 870170057323, de 10/08/2017, pág. 24/322/5 lida usando pelo menos um entre a seção de detecção de erro e o padrão de verificação.
- 3. Dispositivo, de acordo com a reivindicação 1, caracterizado pelo fato de que quando o dispositivo hospedeiro não recebe resposta do comando de identificação de voltagem, o dispositivo hospedeiro supre uma voltagem que pertence à primeira faixa de voltagem.
- 4. Dispositivo, de acordo com a reivindicação 1, caracterizado pelo fato de que o dispositivo emite um comando de inicialização que inclui informação que instrui o cartão a inicializar a memória que o cartão possui, e o dispositivo muda a definição do comando de inicialização que depende de o cartão receber uma resposta ao comando de identificação de voltagem.
- 5. Dispositivo, de acordo com a reivindicação 4, caracterizado pelo fato de que o dispositivo hospedeiro recebe uma resposta do comando de identificação de voltagem, o comando de inicialização inclui informação indicando que o dispositivo hospedeiro suporta apenas uma pequena capacidade ou o dispositivo hospedeiro suporta ambos, uma capacidade pequena e uma capacidade grande.
- 6. Dispositivo, de acordo com a reivindicação 4, caracterizado pelo fato de que o comando de identificação de voltagem inclui uma primeira seção de identificação de voltagem de operação ou uma segunda seção de identificação de voltagem de operação, a primeira seção de identificação de voltagem de operação inclui um primeiro bit, o qual corresponde a uma primeira voltagem de largura, e a segunda seção de identificação de voltagem de operaçãoPetição 870170057323, de 10/08/2017, pág. 25/323/5 inclui um segundo bit, o qual corresponde a uma segunda voltagem de largura, que é menor do que a primeira voltagem de largura.
- 7. Cartão compreendendo uma memória que armazena informação e um controlador para controlar a memória, o cartão sendo operável somente em uma voltagem dentro da primeira faixa de voltagem, ou a uma voltagem dentro da primeira faixa de voltagem e uma voltagem dentro de uma segunda faixa de voltagem que é menor que a primeira faixa de voltagem, e o cartão sendo configurado para reconhecer um comando de identificação de voltagem incluindo uma seção de identificação de faixa de voltagem (VOLS), uma seção de detecção de voltagem (ED), e uma seção padrão de verificação (CPS), o cartão emitindo uma resposta que inclui uma seção de identificação de faixa de voltagem (VOLA) e uma seção de detecção de erro (ED) ou uma seção padrão de verificação (CPA) em resposta ao comando de identificação de voltagem, a seção de identificação de faixa de voltagem (VOLA) da resposta tendo o mesmo padrão que a seção de identificação de faixa de voltagem (VOLS) do comando de identificação de voltagem quando o cartão pode operar em uma faixa de voltagem especificada pelo comando de identificação, a seção padrão de verificação (CPA) da resposta tendo o mesmo padrão que a seção de padrão de verificação (CPS) do comando de identificação de voltagem caracterizado pelo fato de que a seção de detecção de erro (ED) da resposta tem um padrão configurado para habilitar um dispositivo que tenha recebido a resposta para confirmar a validade da resposta.
- 8. Cartão, de acordo com a reivindicação 7, caracterizado pelo fato de que quando o cartão recebe um comando de inicialização após receber o comando de identificação de voltagem e o cartão tem uma capacidade pequena, o cartão emite uma resposta indicando que a inicialização do cartão está completa, ePetição 870170057323, de 10/08/2017, pág. 26/324/5 quando o cartão recebe o comando de inicialização indicando que o dispositivo hospedeiro suporta apenas uma capacidade pequena e o cartão tem uma capacidade larga, a inicialização é cancelada.
- 9. Cartão, de acordo com a reivindicação 7, caracterizado pelo fato de que quando o cartão recebe um comando de inicialização indicando que o dispositivo hospedeiro suporta ambos, uma capacidade pequena e uma capacidade grande, após receber o comando de identificação de voltagem, o cartão emite uma resposta indicando que a inicialização está completa com uma capacidade pequena quando o cartão tem uma capacidade pequena ou uma resposta indicando que a inicialização está completa com uma capacidade grande quando o cartão tem uma capacidade grande.
- 10. Cartão, de acordo com a reivindicação 8, caracterizado pelo fato de que quando o cartão recebe um comando de inicialização sem receber o comando de identificação de voltagem e o cartão tem uma capacidade pequena, o cartão emite uma resposta indicando que a inicialização do cartão está completa, e quando o cartão recebe o comando de inicialização sem receber o comando de identificação de voltagem e o cartão tem uma capacidade grande, a inicialização é cancelada.
- 11. Cartão acessível por um aparelho de hospedagem caracterizado pelo fato de que o cartão compreende uma memória a qual armazena informação e um controlador para controlar a memória, opera comum suprimento de uma voltagem o qual situa-se dentro da faixa de voltagem, é configurado para emitir uma primeira resposta indicando que uma voltagem de operação do cartão pertence à faixa de voltaPetição 870170057323, de 10/08/2017, pág. 27/325/5 gem em resposta com uma recepção de um comando de identificação de voltagem, é configurado para reconhecer um comando de inicialização indicando que o dispositivo hospedeiro suporta uma ou ambas entre uma capacidade grande ou uma segunda capacidade, e é configurado para emitir uma segunda resposta indicando que o cartão suporta uma capacidade pequena ou uma capacidade grande após a finalização da inicialização.
- 12. Cartão, de acordo com a reivindicação 11, caracterizado pelo fato de que o cartão abandona a inicialização quando pelo menos um entre não ter fornecimento do comando de identificação de voltagem e não ter compatibilidade entre uma capacidade que o dispositivo hospedeiro suporta e uma capacidade que o cartão suporta é satisfeita.Petição 870170057323, de 10/08/2017, pág. 28/321/7 • * · »
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPPCT/JP2004/017627 | 2004-11-26 | ||
PCT/JP2004/017627 WO2006057049A1 (ja) | 2004-11-26 | 2004-11-26 | カードおよびホスト機器 |
PCT/JP2005/021689 WO2006057340A1 (ja) | 2004-11-26 | 2005-11-25 | カードおよびホスト機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
BRPI0510243A BRPI0510243A (pt) | 2007-10-23 |
BRPI0510243B1 true BRPI0510243B1 (pt) | 2018-03-13 |
Family
ID=36497798
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BRPI0510243-0A BRPI0510243B1 (pt) | 2004-11-26 | 2005-11-25 | "Cartão e dispositivo hospedeiro" |
Country Status (10)
Country | Link |
---|---|
US (14) | US7353993B2 (pt) |
EP (2) | EP1816590B1 (pt) |
JP (1) | JP4620049B2 (pt) |
KR (2) | KR100919072B1 (pt) |
CN (1) | CN1947130B (pt) |
BR (1) | BRPI0510243B1 (pt) |
CA (1) | CA2563281C (pt) |
RU (1) | RU2365996C2 (pt) |
TW (2) | TW200617797A (pt) |
WO (2) | WO2006057049A1 (pt) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006057049A1 (ja) * | 2004-11-26 | 2006-06-01 | Kabushiki Kaisha Toshiba | カードおよびホスト機器 |
JP4817836B2 (ja) | 2004-12-27 | 2011-11-16 | 株式会社東芝 | カードおよびホスト機器 |
US7581678B2 (en) | 2005-02-22 | 2009-09-01 | Tyfone, Inc. | Electronic transaction card |
US20090077393A1 (en) * | 2005-04-27 | 2009-03-19 | Matsushita Electric Industrial Co., Ltd. | Card-type electronic device and host device |
WO2008130959A2 (en) * | 2007-04-17 | 2008-10-30 | Ridemakerz, Llc | Programmable toy sound module |
US8548819B2 (en) * | 2007-04-17 | 2013-10-01 | Ridemakerz, Llc | Method of providing a consumer profile accessible by an on-line interface and related to retail purchase of custom personalized toys |
US9741027B2 (en) | 2007-12-14 | 2017-08-22 | Tyfone, Inc. | Memory card based contactless devices |
JP5106219B2 (ja) | 2008-03-19 | 2012-12-26 | 株式会社東芝 | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 |
US8451122B2 (en) | 2008-08-08 | 2013-05-28 | Tyfone, Inc. | Smartcard performance enhancement circuits and systems |
US20100033310A1 (en) * | 2008-08-08 | 2010-02-11 | Narendra Siva G | Power negotation for small rfid card |
US7961101B2 (en) * | 2008-08-08 | 2011-06-14 | Tyfone, Inc. | Small RFID card with integrated inductive element |
WO2010099093A1 (en) | 2009-02-24 | 2010-09-02 | Tyfone, Inc. | Contactless device with miniaturized antenna |
KR101476112B1 (ko) | 2009-12-17 | 2014-12-23 | 가부시끼가이샤 도시바 | 호스트 컨트롤러 및 반도체 디바이스 |
US8880747B2 (en) * | 2012-05-15 | 2014-11-04 | Dell Products, L.P. | Endpoint device discovery system |
JP6300202B2 (ja) * | 2014-03-03 | 2018-03-28 | パナソニックIpマネジメント株式会社 | メモリカード及びメモリカード制御装置 |
JP2016029556A (ja) | 2014-07-15 | 2016-03-03 | 株式会社東芝 | ホスト機器および拡張性デバイス |
JP6413077B2 (ja) * | 2014-10-10 | 2018-10-31 | パナソニックIpマネジメント株式会社 | ホスト装置、スレーブ装置、インターフェイス半導体装置及びリムーバブルシステム |
JP2017097825A (ja) | 2015-11-16 | 2017-06-01 | 株式会社東芝 | ホスト機器および拡張デバイス |
US10235312B2 (en) | 2016-10-07 | 2019-03-19 | Samsung Electronics Co., Ltd. | Memory system and host device that maintain compatibility with memory devices under previous standards and/or versions of standards |
KR20180101760A (ko) * | 2017-03-06 | 2018-09-14 | 에스케이하이닉스 주식회사 | 저장 장치, 데이터 처리 시스템 및 이의 동작 방법 |
CN111066007B (zh) * | 2017-07-07 | 2023-10-31 | 美光科技公司 | 对受到管理的nand的rpmb改进 |
WO2019031295A1 (ja) | 2017-08-08 | 2019-02-14 | パナソニックIpマネジメント株式会社 | カード装置、ホスト装置および通信方法 |
US11714576B2 (en) * | 2020-10-29 | 2023-08-01 | Micron Technology, Inc. | Memory bus drive defect detection |
US11605408B1 (en) * | 2021-11-03 | 2023-03-14 | Micron Technology, Inc. | Merged command decoder for half-frequency circuits of a memory device |
Family Cites Families (56)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2580160B2 (ja) * | 1987-04-18 | 1997-02-12 | 富士写真フイルム株式会社 | Lsiカ−ドのリ−ドライタ− |
US4827109A (en) * | 1987-02-18 | 1989-05-02 | Fuji Photo Film Co., Ltd. | Photographic printing system |
FR2654235B1 (fr) * | 1989-11-07 | 1992-01-17 | Europ Rech Electr Lab | Lecteur de carte a circuit integre a contacts. |
TW199216B (en) | 1991-12-02 | 1993-02-01 | Jin-Shan Li | Card identification system |
JPH0612537A (ja) | 1992-06-25 | 1994-01-21 | Fuji Photo Film Co Ltd | Icメモリカード |
DE4243108A1 (de) | 1992-12-18 | 1994-06-23 | Eurosil Electronic Gmbh | IC-Karte |
JP3480746B2 (ja) | 1993-11-11 | 2003-12-22 | 株式会社東芝 | 携帯可能電子装置 |
US5404460A (en) | 1994-01-28 | 1995-04-04 | Vlsi Technology, Inc. | Method for configuring multiple identical serial I/O devices to unique addresses through a serial bus |
JP3209634B2 (ja) | 1994-03-28 | 2001-09-17 | 株式会社日立製作所 | 計算機システム |
JP3545045B2 (ja) * | 1994-05-18 | 2004-07-21 | 大日本印刷株式会社 | Icカードアクセス用パターンファイルの作成方法 |
FR2730328B1 (fr) * | 1995-02-03 | 1997-04-04 | Connectors Pontarlier | Connecteur pour appareil lecteur de carte a microcircuit et appareil lecteur de carte a microcircuit le comprenant |
JP3337050B2 (ja) * | 1995-12-27 | 2002-10-21 | 日本電信電話株式会社 | Icカード |
JPH09282426A (ja) * | 1996-04-17 | 1997-10-31 | Dainippon Printing Co Ltd | Icカード及びその通信方法 |
SG101460A1 (en) | 1997-02-14 | 2004-01-30 | Canon Kk | Data communication apparatus and method |
FR2764073B1 (fr) * | 1997-05-30 | 1999-07-16 | Sgs Thomson Microelectronics | Protocole de communication pour carte a memoire asynchrone |
JP3364133B2 (ja) * | 1997-10-16 | 2003-01-08 | 富士通株式会社 | カード、ホスト装置、及び、ドライブ装置 |
TW364102B (en) | 1997-10-24 | 1999-07-11 | Soulstar Technology Corp | Method for storing and playing sound cards and device thereof |
JPH11212887A (ja) * | 1998-01-30 | 1999-08-06 | Ntt Data Corp | 通信システム |
JP2000010668A (ja) * | 1998-06-18 | 2000-01-14 | Hitachi Ltd | メモリカード供給電圧制御方式 |
JP3593460B2 (ja) * | 1998-07-29 | 2004-11-24 | 富士通株式会社 | メモリカード |
US6230274B1 (en) | 1998-11-03 | 2001-05-08 | Intel Corporation | Method and apparatus for restoring a memory device channel when exiting a low power state |
US6279114B1 (en) * | 1998-11-04 | 2001-08-21 | Sandisk Corporation | Voltage negotiation in a single host multiple cards system |
JP2000250665A (ja) * | 1999-02-26 | 2000-09-14 | Hitachi Ltd | 半導体集積回路及びメモリカード |
JP2000250661A (ja) * | 1999-02-26 | 2000-09-14 | Hitachi Ltd | 半導体集積回路及びメモリカード |
US6364208B1 (en) * | 1999-03-29 | 2002-04-02 | Transmo Limited | Card changing system |
US7788553B2 (en) | 2000-01-06 | 2010-08-31 | Super Talent Electronics, Inc. | Mass production testing of USB flash cards with various flash memory cells |
US6820148B1 (en) | 2000-08-17 | 2004-11-16 | Sandisk Corporation | Multiple removable non-volatile memory cards serially communicating with a host |
JP4676600B2 (ja) * | 2000-10-02 | 2011-04-27 | 大日本印刷株式会社 | Icカード、リーダライタ、icカードシステム及びicカードの動作条件設定方法 |
US6753758B2 (en) | 2001-01-03 | 2004-06-22 | Gerald Adolph Colman | System and method for switching voltage |
TW561414B (en) * | 2001-12-24 | 2003-11-11 | Winbond Electronics Corp | Universal memory card reader |
JP4204226B2 (ja) | 2001-12-28 | 2009-01-07 | 日本テキサス・インスツルメンツ株式会社 | デバイス識別方法、データ伝送方法、デバイス識別子付与装置、並びにデバイス |
KR100440969B1 (ko) | 2002-05-23 | 2004-07-21 | 삼성전자주식회사 | 네트워킹 방법 및 그 장치 |
KR100440972B1 (ko) * | 2002-07-27 | 2004-07-21 | 삼성전자주식회사 | 카드 삽입 인식에 의한 데이터 전송 상태 자동 설정 장치및 방법 |
JP3806077B2 (ja) * | 2002-08-26 | 2006-08-09 | 株式会社東芝 | メモリカード認識システム、容量切り替え型メモリカード・ホスト機器、容量切り替え型メモリカード、記憶容量設定方法及び記憶容量設定プログラム |
JP3866635B2 (ja) | 2002-08-26 | 2007-01-10 | 株式会社東芝 | メモリカード及び記憶領域切り替え方法 |
DE10261174B3 (de) | 2002-12-20 | 2004-06-17 | Daimlerchrysler Ag | Automatische Adressierung auf Bussystemen |
US7296097B2 (en) * | 2003-03-20 | 2007-11-13 | Renesas Technology Corp. | Memory card and initialization setting method thereof to avoid initializing operation failure in a memory card |
KR100524988B1 (ko) * | 2003-10-02 | 2005-10-31 | 삼성전자주식회사 | Usb 인터페이스 기능을 가지는 mmc 장치 및 이에대한 인터페이스 방법 |
US7441053B2 (en) * | 2003-12-15 | 2008-10-21 | Nokia Corporation | Support of an interaction between a host device and a peripheral device |
US7492763B1 (en) | 2004-07-16 | 2009-02-17 | Applied Micro Circuits Corporation | User-specified key creation from attributes independent of encapsulation type |
JP4637526B2 (ja) * | 2004-07-28 | 2011-02-23 | ルネサスエレクトロニクス株式会社 | メモリカードおよび不揮発性記憶装置 |
US20060044926A1 (en) * | 2004-08-27 | 2006-03-02 | Nokia Corporation | Method and system for accessing performance parameters in memory devices |
US7196958B2 (en) * | 2004-08-31 | 2007-03-27 | Micron Technology, Inc. | Power efficient memory and cards |
WO2006057049A1 (ja) * | 2004-11-26 | 2006-06-01 | Kabushiki Kaisha Toshiba | カードおよびホスト機器 |
TWI319160B (en) * | 2005-07-11 | 2010-01-01 | Via Tech Inc | Memory card capable of supporting various voltage supply and control chip and method of supporting voltage thereof |
US20070076502A1 (en) | 2005-09-30 | 2007-04-05 | Pyeon Hong B | Daisy chain cascading devices |
US8364861B2 (en) | 2006-03-28 | 2013-01-29 | Mosaid Technologies Incorporated | Asynchronous ID generation |
US8700818B2 (en) | 2006-09-29 | 2014-04-15 | Mosaid Technologies Incorporated | Packet based ID generation for serially interconnected devices |
US7925854B2 (en) | 2006-12-06 | 2011-04-12 | Mosaid Technologies Incorporated | System and method of operating memory devices of mixed type |
US8984249B2 (en) | 2006-12-20 | 2015-03-17 | Novachips Canada Inc. | ID generation apparatus and method for serially interconnected devices |
US8010710B2 (en) | 2007-02-13 | 2011-08-30 | Mosaid Technologies Incorporated | Apparatus and method for identifying device type of serially interconnected devices |
JP2009026296A (ja) | 2007-06-21 | 2009-02-05 | Toshiba Corp | 電子デバイス、メモリデバイス、ホスト装置 |
WO2009027802A1 (en) | 2007-08-28 | 2009-03-05 | Nokia Corporation | Method for bus testing and addressing in mass memory components |
US20100169535A1 (en) | 2008-12-30 | 2010-07-01 | Celio Technology Corporation | Data stream management |
TWM364102U (en) | 2009-05-13 | 2009-09-01 | Shen Chuen Entpr Co Ltd | Corner joint |
US8392614B2 (en) | 2009-07-27 | 2013-03-05 | Sandisk Il Ltd. | Device identifier selection |
-
2004
- 2004-11-26 WO PCT/JP2004/017627 patent/WO2006057049A1/ja active Application Filing
-
2005
- 2005-01-05 TW TW094100263A patent/TW200617797A/zh unknown
- 2005-11-25 JP JP2006520563A patent/JP4620049B2/ja active Active
- 2005-11-25 EP EP05809616.5A patent/EP1816590B1/en active Active
- 2005-11-25 TW TW094141585A patent/TW200638271A/zh unknown
- 2005-11-25 KR KR1020097006198A patent/KR100919072B1/ko active IP Right Grant
- 2005-11-25 RU RU2006137709/09A patent/RU2365996C2/ru active
- 2005-11-25 CN CN2005800131327A patent/CN1947130B/zh active Active
- 2005-11-25 BR BRPI0510243-0A patent/BRPI0510243B1/pt active IP Right Grant
- 2005-11-25 KR KR1020067022176A patent/KR20070047735A/ko not_active Application Discontinuation
- 2005-11-25 CA CA2563281A patent/CA2563281C/en active Active
- 2005-11-25 EP EP18153178.1A patent/EP3330895B1/en active Active
- 2005-11-25 WO PCT/JP2005/021689 patent/WO2006057340A1/ja active Application Filing
-
2006
- 2006-10-26 US US11/553,002 patent/US7353993B2/en active Active
-
2008
- 2008-03-05 US US12/043,005 patent/US7549580B2/en active Active
-
2009
- 2009-05-20 US US12/468,886 patent/US7810727B2/en active Active
-
2010
- 2010-08-23 US US12/861,114 patent/US7891566B2/en active Active
-
2011
- 2011-01-20 US US13/010,346 patent/US8162216B2/en active Active
-
2012
- 2012-03-16 US US13/422,916 patent/US8286874B2/en active Active
- 2012-09-13 US US13/614,749 patent/US8397990B2/en active Active
-
2013
- 2013-02-20 US US13/772,016 patent/US8596548B2/en active Active
- 2013-11-13 US US14/079,130 patent/US8827167B2/en active Active
-
2014
- 2014-08-12 US US14/457,720 patent/US9052843B2/en active Active
-
2015
- 2015-04-30 US US14/700,411 patent/US9417798B2/en not_active Ceased
-
2017
- 2017-03-13 US US15/456,857 patent/USRE47543E1/en active Active
-
2019
- 2019-06-24 US US16/449,605 patent/USRE48772E1/en active Active
-
2021
- 2021-09-16 US US17/477,045 patent/USRE49643E1/en active Active
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BRPI0510243B1 (pt) | "Cartão e dispositivo hospedeiro" | |
US9898229B1 (en) | Systems and methods of memory reads | |
KR20190086927A (ko) | 메모리 시스템 및 그것의 동작 방법 | |
TWI668569B (zh) | 主機記憶體緩衝區配置方法、記憶體儲存裝置與記憶體控制電路單元 | |
CN117130544A (zh) | 用于控制操作速度的存储器系统和数据处理系统 | |
KR20150070528A (ko) | 데이터 저장 장치 및 그것의 동작 방법 | |
CN110297595B (zh) | 主机存储器缓冲区配置方法、储存装置与控制电路单元 | |
KR102655350B1 (ko) | 메모리 시스템 및 그것의 동작 방법 | |
TWI812534B (zh) | 資料儲存裝置與韌體更新方法 | |
KR20180060121A (ko) | 데이터 저장 장치 및 데이터 처리 시스템 | |
CN115238321A (zh) | 签名验证方法、存储器存储装置及存储器控制电路单元 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
B06G | Technical and formal requirements: other requirements [chapter 6.7 patent gazette] | ||
B06A | Patent application procedure suspended [chapter 6.1 patent gazette] | ||
B25A | Requested transfer of rights approved |
Owner name: TOSHIBA MEMORY CORPORATION (JP) |
|
B09A | Decision: intention to grant [chapter 9.1 patent gazette] | ||
B09A | Decision: intention to grant [chapter 9.1 patent gazette] | ||
B16A | Patent or certificate of addition of invention granted [chapter 16.1 patent gazette] | ||
B25A | Requested transfer of rights approved | ||
B25D | Requested change of name of applicant approved | ||
B25G | Requested change of headquarter approved | ||
B25D | Requested change of name of applicant approved | ||
B25G | Requested change of headquarter approved |