WO2021005842A1 - 柱状半導体装置と、その製造方法 - Google Patents

柱状半導体装置と、その製造方法 Download PDF

Info

Publication number
WO2021005842A1
WO2021005842A1 PCT/JP2020/012471 JP2020012471W WO2021005842A1 WO 2021005842 A1 WO2021005842 A1 WO 2021005842A1 JP 2020012471 W JP2020012471 W JP 2020012471W WO 2021005842 A1 WO2021005842 A1 WO 2021005842A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
layers
impurity
conductor layer
forming
Prior art date
Application number
PCT/JP2020/012471
Other languages
English (en)
French (fr)
Inventor
原田 望
Original Assignee
ユニサンティス エレクトロニクス シンガポール プライベート リミテッド
原田 望
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ユニサンティス エレクトロニクス シンガポール プライベート リミテッド, 原田 望 filed Critical ユニサンティス エレクトロニクス シンガポール プライベート リミテッド
Priority to JP2021530488A priority Critical patent/JP7357387B2/ja
Priority to CN202080050298.0A priority patent/CN114127917A/zh
Priority to KR1020217042121A priority patent/KR20220012325A/ko
Priority to TW109123404A priority patent/TWI750729B/zh
Publication of WO2021005842A1 publication Critical patent/WO2021005842A1/ja
Priority to US17/567,696 priority patent/US20220139928A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • H10B10/125Static random access memory [SRAM] devices comprising a MOSFET load element the MOSFET being a thin film transistor [TFT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S257/00Active solid-state devices, e.g. transistors, solid-state diodes
    • Y10S257/903FET configuration adapted for use as static memory cell

Definitions

  • the present invention relates to a columnar semiconductor device and a method for manufacturing the same.
  • the channel In a normal planar MOS transistor, the channel extends in the horizontal direction along the upper surface of the semiconductor substrate.
  • the SGT channel extends in the direction perpendicular to the upper surface of the semiconductor substrate (see, for example, Patent Document 1 and Non-Patent Document 1). Therefore, the SGT can increase the density of the semiconductor device as compared with the planar type MOS transistor.
  • FIG. 5 shows a schematic structural diagram of the N-channel SGT.
  • (A) is a cross-sectional view
  • (b) is a plan view.
  • a Si column 120 (hereinafter, a silicon semiconductor column is referred to as a "Si column") having a P-type or i-type (intrinsic type) conductive type, when one is a source and the other is a drain N + layers 121a and 121b (hereinafter, semiconductor regions containing a high concentration of donor impurities are referred to as "N + layers”) are formed.
  • the portion of the Si pillar 120 between the N + layers 121a and 121b serving as the source and drain becomes the channel region 122.
  • a gate insulating layer 123 is formed so as to surround the channel region 122.
  • the gate conductor layer 124 is formed so as to surround the gate insulating layer 123.
  • the SGT is composed of N + layers 121a and 121b serving as sources and drains, a channel region 122, a gate insulating layer 123, and a gate conductor layer 124. It opened in the insulating layer 125 on the N + layer 121b via a contact hole C N + layer 121b and the source wiring metal layer S is connected.
  • the occupied area of the SGT corresponds to the occupied area of a single source or drain N + layer of the planar MOS transistor. Therefore, the circuit chip having the SGT can realize further reduction in the chip size as compared with the circuit chip having the planar type MOS transistor.
  • a contact hole C connecting the source wiring metal layer S and the N + layer 121b is formed on the Si pillar 120 in a plan view.
  • the distance between the Si pillar 120 and the adjacent Si pillar becomes shorter.
  • the distance of the contact hole adjacent to the contact hole C in the plan view becomes shorter. Therefore, miniaturization and high density of the contact hole forming process are required.
  • FIG. 6 shows a SRAM cell (Static Random Access Memory) circuit diagram using SGT.
  • This SRAM cell circuit includes two inverter circuits.
  • One inverter circuit is composed of a P-channel SGT_Pc1 as a load transistor and an N-channel SGT_Nc1 as a drive transistor.
  • the other inverter circuit is composed of a P-channel SGT_Pc2 as a load transistor and an N-channel SGT_Nc2 as a drive transistor.
  • the gate of P channel SGT_Pc1 and the gate of N channel SGT_Nc1 are connected.
  • the drain of P channel SGT_Pc2 and the drain of N channel SGT_Nc2 are connected.
  • the gate of P channel SGT_Pc2 and the gate of N channel SGT_Nc2 are connected.
  • the drain of P channel SGT_Pc1 and the drain of N channel SGT_Nc1 are connected.
  • the sources of the P channels SGT_Pc1 and Pc2 are connected to the power supply terminal Vdd.
  • the sources of the N channels SGT_Nc1 and Nc2 are connected to the ground terminal Vss.
  • Selected N channels SGT_SN1 and SN2 are arranged on both sides of the two inverter circuits.
  • the gates of the selected N channels SGT_SN1 and SN2 are connected to the word line terminal WLt.
  • the source and drain of the selected N-channel SGT_SN1 are connected to the drain of the N-channel SGT_Nc1 and the P-channel SGT_Pc1 and the bit line terminal BLt.
  • the source and drain of the selected N-channel SGT_SN2 are connected to the drain of the N-channel SGT_Nc2 and the P-channel SGT_Pc2 and the inverted bit line terminal BLRt.
  • the circuit having the SRAM cell is composed of two load P channels SGT_Pc1 and Pc2, two drive N channels SGT_Nc1 and Nc2, and two selection SN1 and SN2 from a total of six SGTs. It is configured (see, for example, Patent Document 2).
  • the Si columns of the two load P channels SGT_Pc1 and Pc2 are formed closest to each other. In this case, the formation of contact holes on the upper P + layer of the load P channels SGT_Pc1 and Pc2 becomes a problem in the high integration of SRAM cells.
  • the invention according to the first aspect of the present application is the manufacture of a columnar semiconductor device having a semiconductor column standing in a direction perpendicular to a substrate, a gate insulating layer surrounding the semiconductor column, and a gate conductor layer surrounding the gate insulating layer. It's a method A first semiconductor column which is the semiconductor column and has a first material layer at the top thereof, and a second semiconductor column which is adjacent to the first semiconductor column and has a first material layer at the top thereof. A process of forming a second semiconductor column having a material layer, and A step of forming a first interlayer insulating layer on the outer peripheral portion of the top of the first semiconductor column and the second semiconductor column above the upper surface of the gate conductor layer.
  • the process of forming A step of forming a second interlayer insulating layer on the outer peripheral portion of the third material layer and the fourth material layer in contact with the side surfaces thereof.
  • the process of forming the conductor layer of 2 and It includes a step of forming a first wiring conductor layer connecting the first conductor layer and the second conductor layer.
  • the semiconductor pillar different from the first semiconductor pillar and the second semiconductor pillar is not formed in the formation region of the first wiring conductor layer. It is characterized by that.
  • the present invention further comprises a step of forming a third interlayer insulating layer on the first conductor layer, the second conductor layer, and the second interlayer insulating layer.
  • a first strip-shaped contact hole that overlaps and is in contact with a part of the first conductor layer and a part of the second conductor layer in a plan view is provided.
  • the process of forming and It has a step of filling the first strip-shaped contact hole to form the first wiring conductor layer. In a plan view, it can be assumed that a part of the first conductor layer and the second conductor layer protrudes outward from the first strip-shaped contact hole.
  • a step of forming a vacant first mask material layer that overlaps and is connected to a part of the fourth material layer is used.
  • the first material layer, the third material layer, the second material layer, the fourth material layer, and the second interlayer insulation are used.
  • a step of forming the first wiring conductor layer to be connected to the third conductor layer is provided.
  • the first strip-shaped contact hole is inside the third conductor layer, and the first impurity layer, the second impurity layer, and the third impurity layer are formed. It can consist of the same semiconductor material layer.
  • the third conductor layer can be the first wiring conductor layer.
  • the first impurity layer and the second impurity layer can be formed by epitaxial crystal growth.
  • the present invention further comprises a step of forming a single crystal semiconductor thin film layer on the bottom surface of the first recess and the second recess. Subsequently, it is possible to have a step of forming the first impurity layer and the second impurity layer in the first recess and the second recess.
  • a load SGT Silicon Gate Transistor
  • SRAM Static Random Access Memory
  • the columnar semiconductor device is The first semiconductor column standing vertically on the substrate, A second semiconductor column standing adjacent to the first semiconductor column, A gate insulating layer whose upper surface position is below the upper surface of the top of the first semiconductor column and the second semiconductor column and which surrounds the first semiconductor column and the second semiconductor column.
  • a second impurity layer that covers and is separated from the outer circumference in a plan view by the same width.
  • a second interlayer insulating layer on the outer periphery of the first impurity layer, the second impurity layer, the first conductor layer, and the second conductor layer.
  • a first strip-shaped contact hole that overlaps and is in contact with the third interlayer insulating layer, in a plan view, with a part of the first conductor layer and a part of the second conductor layer. , It has a first wiring conductor layer that fills the first strip-shaped contact hole, and has. In a plan view, a part of the first conductor layer and the second conductor layer protrudes outward from the first strip-shaped contact hole. It is characterized by that.
  • the present invention further relates to a third impurity layer that is on the same surface as the first impurity layer and the second impurity layer and is connected to the first impurity layer and the second impurity layer.
  • a third impurity layer that is on the same surface as the first impurity layer and the second impurity layer and is connected to the first impurity layer and the second impurity layer.
  • the third conductor layer has the first wiring conductor layer to be connected to the third conductor layer.
  • the first strip-shaped contact hole may be inside the third conductor layer.
  • the third conductor layer can be the first wiring conductor layer.
  • the first impurity layer and the second impurity layer can be an epitaxial crystal growth semiconductor material layer.
  • first impurity layer and the single crystal semiconductor thin film layer on the side surface and the bottom of the second impurity layer.
  • a load SGT Silicon Gate Transistor
  • SRAM Static Random Access Memory
  • FIGS. 1A to 1T (A) is a plan view, (b) is a cross-sectional structure diagram along the XX'line of (a), and (c) is a cross-sectional structure diagram along the YY'line of (a).
  • the N layer 2 is formed on the P layer substrate 1 (which is an example of the “substrate” in the claims) by the epitaxial crystal growth method. Then, N + layer 3 and P + layers 4a and 4b are formed on the surface layer of N layer 2 by the ion implantation method. Then, the i-layer 6 is formed. Then, for example, a mask material layer 7 composed of a SiO 2 layer, an aluminum oxide (Al 2 O 3 , hereinafter referred to as AlO) layer, and a SiO 2 layer is formed. Then, the silicon germanium (SiGe) layer 8 is deposited. Then, the mask material layer 9 composed of two SiO layers is deposited. Then, the mask material layer 10 made of the SiN layer is deposited.
  • the i-layer 6 may be formed of N-type or P-type Si containing a small amount of donor or acceptor impurity atoms.
  • the mask material layer 10 is etched using a strip-shaped resist layer (not shown) extending in the Y direction in a plan view formed by a lithography method as a mask. As a result, a strip-shaped mask material layer (not shown) extending in the Y direction in a plan view is formed.
  • the width of the strip-shaped mask material layer is formed to be narrower than the width of the resist layer.
  • the strip-shaped mask material layers 10a and 10b having a width smaller than the width of the minimum resist layer that can be formed by the lithography method are formed.
  • the band-shaped mask material layers 10a and 10b are used as an etching mask, and the mask material layer 9 is etched by, for example, RIE (Reactive Ion Etching) to form the band-shaped mask material layers 9a and 9b.
  • RIE Reactive Ion Etching
  • the cross section of the strip mask material layers 10a and 10b formed by isotropic etching has a trapezoidal shape in which the width of the bottom is larger than the width of the top, whereas the cross sections of the strip mask material layers 9a and 9b are etched by RIE. Therefore, it has a rectangular shape.
  • This rectangular cross section uses the strip-shaped mask material layers 9a and 9b as masks, which leads to an improvement in the accuracy of the etching pattern.
  • the SiGe layer 8 is etched by, for example, the RIE method to form the band-shaped SiGe layers 8a and 8b as shown in FIG. 1B.
  • the strip-shaped mask material layers 10a and 10b on the strip-shaped mask material layers 9a and 9b described above may be removed or left before etching the SiGe layer 8.
  • a SiN layer (not shown) is formed as a whole by an ALD (Atomic Layered Deposition) method so as to cover the mask material layer 7, the strip-shaped SiGe layers 8a and 8b, and the strip-shaped mask material layers 9a and 9b.
  • ALD Advanced Layered Deposition
  • the cross section of the SiN layer is rounded at the top. It is desirable that this roundness is formed so as to be above the band-shaped SiGe layers 8a and 8b.
  • the whole is covered with, for example, a SiO 2 layer (not shown) by a flow CVD (Flow Chemical Vapor Deposition) method, and the upper surface position is a band-shaped mask material layer 9a, 9b upper surface by CMP (Chemical Mechanical Polishing).
  • the SiO 2 layer and the SiN layer are polished so as to be in position to form the SiN layers 13a, 13b, and 13c. Then, the tops of the SiN layers 13a, 13b, and 13c are etched to form recesses. The bottom of the recess is formed so as to be at the lower position of the band-shaped mask material layers 9a and 9b. Then, the entire SiN layer (not shown) is coated, and the entire SiN layer is polished by the CMP method so that the upper surface positions are the upper surface positions of the mask material layers 9a and 9b. Then, the SiO 2 layer formed by the flow CVD is removed. As a result, as shown in FIG.
  • the band-shaped mask material layers 12aa, 12ab, 12ba, 12bb having the same shape as the top shape of the SiN layers 13a, 13b, 13c in a plan view on both sides of the band-shaped mask material layers 9a, 9b. Is formed.
  • the strip-shaped SiN layers 13a, 13ab, 13ba are etched by using the strip-shaped mask material layers 9a, 9b, 12aa, 12ab, 12ba, 12bb as masks and the SiN layers 13a, 13b, 13c. , 13bb.
  • the widths of the strip-shaped SiN layers 13aa, 13ab, 13ba, and 13bb are the same in a plan view.
  • band-shaped mask material layers 9a and 9b and the band-shaped SiGe layers 8a and 8b are removed.
  • strip-shaped mask material layers 12aa, 12ab, 12ba, and 12bb extending in the Y direction in a plan view and arranged in parallel with each other are placed on the tops of the mask material layers 7.
  • the strip-shaped SiN layers 13aa, 13ab, 13ba, and 13bb having the same are formed.
  • the entire surface is covered to form a SiO 2 layer (not shown) by the flow CVD method.
  • the SiO 2 layer is polished by the CMP method so that the upper surface positions thereof are the same as the upper surface positions of the band-shaped mask material layers 12aa, 12ab, 12ba, and 12bb, and the SiO 2 is polished as shown in FIG. 1F.
  • the layer 15 is formed.
  • the SiN layer 16 is formed on the SiO 2 layer 15 and the band-shaped mask material layers 12aa, 12ab, 12ba, and 12bb.
  • the strip-shaped mask material layers 17a extending in the X direction on the SiN layer 16 and arranging in parallel with each other. , 17b.
  • the SiN layer 16 is RIE etched.
  • the remaining SiN layer 16 and SiO 2 layer 15 are removed.
  • SiN columns 20a, 20b, 20c, 20d, 20e, 20f, 20g, 20h having rectangular mask material layers 19a, 19b, 19c, 19d, 19e, 19f, 19g, 19h at the top are formed.
  • the mask material layer 19a, 19c, 19d, 19e, 19f, 19h and the SiN columns 20a, 20c, 20d, 20e, 20f, 20h are used as masks, and the mask material layer 7 is etched and shown in FIG. 1I.
  • the mask material layers 7a, 7b an example of the "first material layer” in the claims
  • 7c, 7d, 7e an example of the "second material layer” in the claims
  • 7f is formed.
  • the shapes of the mask material layers 7a, 7b, 7c, 7d, 7e, and 7f are made circular in a plan view.
  • This CDE etching is not necessary when the plan view shapes of the mask material layers 7a, 7b, 7c, 7d, 7e, and 7f are circular before this step. Then, the mask material layers 19a, 19c, 19d, 19e, 19f, 19h and the SiN columns 20a, 20c, 20d, 20e, 20f, 20h are removed. Then, using the mask material layers 7a, 7b, 7c, 7d, 7e, and 7f as masks, the i layer 6 is etched, and the Si columns 6a and 6b (claims claimed) are placed on the N + layer 3, P + layer 4a, and 4b. 6c, 6d, 6e (an example of the "second semiconductor column” in the claims), 6f (which is an example of the "first semiconductor column” in the scope of claims), 6f.
  • the N + layer 3, the P + layer 4a, the N layer 2, and the P layer substrate 1 connected to the bottoms of the Si columns 6a, 6b, and 6c are etched to form the upper portion of the P layer substrate 1.
  • N layer 2a, N + layer 3aa, 3ab, P + layer 4aa to form a Si column base 21a.
  • the N + layer 3, P + layer 4b, N layer 2, and P layer substrate 1 connected to the bottoms of the Si columns 6d, 6e, and 6f are etched to form the upper part of the P layer substrate 1, N layer 2b, and N + layer.
  • a Si column base 21b composed of 3ba (not shown), 3bb (not shown), and P + layer 4bb is formed.
  • the SiO 2 layer 22 is formed on the outer peripheral portions of the N + layers 3aa, 3ab, 3ba, 3bb, P + layers 4aa, 4bb, N layers 2a, and 2b, and on the P layer substrate 1.
  • the entire HfO 2 layer 23 (an example of the "gate insulating layer” in the claims) and the TiN layer (not shown) are formed by the ALD method. In this case, the TiN layers are in contact with each other between the Si columns 6b and 6c and between the Si columns 6d and 6e.
  • the TiN layer 24a is placed on the HfO 2 layer 23 surrounding the outer periphery of the Si column 6a, and the TiN layer 24b (the "gate conductor layer” in the claims) surrounding the HfO 2 layer 23 surrounding the outer periphery of the Si columns 6b and 6c.
  • a TiN layer 24c (an example of a “gate conductor layer” in the claims) surrounding the HfO 2 layer 23 on the outer periphery of the Si pillars 6d and 6e (an example of a “gate conductor layer”) is formed on the outer periphery of the Si pillar 6f.
  • the TiN layer 24d is formed by surrounding the two layers 23.
  • the entire surface is covered with a SiO 2 layer (not shown), and then the entire surface is subjected to the CMP method so that the upper surface positions thereof are the upper surface positions of the mask material layers 7a, 7b, 7c, 7d, 7e, and 7f. Polish to.
  • the SiO 2 layer (not shown) flattened by the RIE method is etched back to form the SiO 2 layer 25.
  • the tops of the HfO 2 layer 23 and the TiN layer 24a, 24b, 24c, 24d are removed by using the mask material layers 7a, 7b, 7c, 7d, 7e, 7f and the SiO 2 layer 25 as masks.
  • the TiN layers 24a, 24b, 24c, and 24d serve as SGT gate conductor layers.
  • This gate conductor layer is a layer that contributes to the setting of the threshold voltage of the SGT, and may be formed from a single layer or a gate conductor layer composed of a plurality of layers.
  • the gate conductor material layer is formed in contact with the entire side surface between the Si columns 6b and 6c and between the Si columns 6d and 6e.
  • a tungsten (W) layer may be formed by connecting to the TiN layers 24a, 24b, 24c, and 24d, and the W layer may be included as a gate conductor layer.
  • This W layer may be another conductor material layer.
  • a SiN layer 27 (an example of the "first interlayer insulating layer” in the claims) is formed on the SiO 2 layer 25 on the outer peripheral portion of the Si columns 6a to 6f. To do. Then, the entire SiO 2 layer (not shown) is covered. Then, by etching the SiO 2 layers by the RIE method, the tops of the exposed Si columns 6a to 6f and the side surfaces of the mask material layers 7a to 7f have the same width of the SiO 2 layers 28a in a plan view. , 28b (an example of a "third material layer” in the claims), 28c, 28d, 28e (an example of a "fourth material layer” in the claims), 28f.
  • the SiO 2 layer 28b and the SiO 2 layer 28c are formed apart from each other.
  • the SiO 2 layer 28d and the SiO 2 layer 28e are formed apart from each other.
  • the SiN layer 27 may be formed on at least the TiN layers 24a, 24b, 24c, and 24d, which are gate conductor layers.
  • AlO aluminum oxide
  • FIG. 1L the AlO layer is polished so that the upper surface position of the AlO layer is the upper surface position of the mask material layers 7a to 7f by the CMP method, and the AlO layer 29 (the second in the claims).
  • AlO layer 29 the second in the claims.
  • an interlayer insulating layer is formed.
  • the SiO 2 layers 28a, 28b, 28c, 28d, 28e, 28f surrounding the tops of the Si columns 6a to 6f are removed, and the recesses 30a, 30b, 30c, 30d surrounding the tops of the Si columns 6a to 6f are removed. 30e and 30f are formed.
  • the recesses 30a, 30b, 30c, 30d, 30e, 30f are the Si columns 6a to 6f. Is formed by self-alignment.
  • the mask material layers 7a, 7b, 7c, 7d, 7e, and 7f are removed, and recesses 30A and 30B (claims) are formed on the outer periphery and the upper portion of the tops of the Si columns 6a to 6f.
  • recesses 30A and 30B claims are formed on the outer periphery and the upper portion of the tops of the Si columns 6a to 6f.
  • the entire surface is coated with two SiO layers (not shown) by the CVD method.
  • the upper surface position of the SiO 2 layer is polished to the upper surface position of the AlO layer 29 by the CMP method to cover the tops of the Si columns 6a to 6f, and the recesses 30A, 30B, 30C, SiO 2 layers 31a, 31b (not shown) 31c, 31d, 31e (not shown), 31f are formed in 30D, 30E, 30F.
  • the SiO 2 layers 31b and 31e are removed by a lithography method and a chemical etching method.
  • the outer circumferences of the P + layers 32b and 32e are formed so as not to be outside the outer circumferences of the recesses 30B and 30E in a plan view.
  • the tops of the Si columns 6b and 6e are thinly oxidized, and then a treatment for removing the oxide film is performed to remove the damaged layer on the top surface of the Si columns 6b and 6e. And cleaning is desirable.
  • the P + layer layers 32b and 32e may form single crystal P + layer layers 32b and 32e by using a method other than the selective epitaxial crystal growth method, for example, a molecular beam crystal growth method. ..
  • the P + layer layers 32b and 32e are coated with a semiconductor layer containing acceptor impurities on the entire surface, and then polished to the upper surface position of the AlO layer 29 by the CMP method, and then the upper surface is subjected to the CDE method or the CDE method. It may be formed by chemical etching.
  • the entire surface is covered with the SiO 2 layer (not shown) and polished by the CMP method so that the upper surface position of the SiO 2 layer is the same as the upper surface position of the AlO layer 29, and the P + layer 32b, A SiO 2 layer (not shown) is coated on 32e.
  • the SiO 2 layers 31a, 31c, 31d, and 31f are removed by a lithography method and chemical etching. Then, as shown in FIG.
  • the N + layers 32a, 32c, 32d, 32f containing donor impurities are covered with the tops of the Si columns 6a, 6c, 6d, 6f by the selective epitaxial crystal growth method, and the recesses 30A, It is formed in 30C, 30D, and 30F.
  • the outer circumferences of the N + layers 32a, 32c, 32d, and 32f are formed so as not to be outside the outer circumferences of the recesses 30A, 30C, 30D, and 30F in a plan view. Then, the SiO 2 layer on the P + layers 32b and 32e is removed.
  • a thin Ta layer (not shown) and a W layer (not shown) are coated on the whole.
  • the W layer is polished so that the upper surface position of the W layer is the upper surface position of the AlO layer 29 by the CMP method, and the W layers 33a and 33b having Ta layers on the side surface and the bottom portion (claimed). It forms 33c, 33d, 33e (an example of the "second conductor layer” of the claims), 33f (which is an example of the "first conductor layer” of the claims).
  • the Ta layer between the N + layers 32a, 32c, 32d, 32f, P + layers 32b, 32e and the W layers 33a, 33b, 33c, 33d, 33e, 33f is of these two layers. It is a buffer layer for reducing the contact resistance.
  • This buffer layer may be a single layer or a plurality of other material layers.
  • a contact hole C1 is formed on the TiN layer 24c, the N + layer 3aa, and the P + layer 4aa.
  • a contact hole C2 is formed on the TiN layer 24b, the N + layer 3bb, and the P + layer 4bb.
  • a thin buffer Ti layer (not shown) and a W layer (not shown) are coated on the whole.
  • etch back is performed by RIE so that the upper surface position of the W layer is lower than the upper surface position of the contact holes C1 and C2, and W layers 34a (not shown) and 34b are formed in the contact holes C1 and C2. ..
  • the entire SiN layer (not shown) is coated.
  • the SiN layer is polished so that the upper surface position is the upper surface position of the W layers 33a, 33b, 33c, 33d, 33f, and the SiN layer is contacted with the W layer 34a in the contact hole C1.
  • SiN layers 35a (not shown) and 35b are formed on the W layer 34b in the hole C2.
  • the entire surface is covered with two layers of SiO (not shown).
  • the lithography method and the RIE method are used.
  • the bottom of the strip-shaped contact hole C3 may reach the upper surface of the SiN layer 27.
  • the power supply wiring metal layer Vdd (an example of the "first wiring conductor layer” in the claims) in which the band-shaped contact C3 is embedded and the W layer 33b and 33e are connected. ) Is formed.
  • the power supply wiring metal layer Vdd may be formed by using a single layer or a plurality of layers of a material layer made of a semiconductor containing a large amount of alloy, donor or acceptor impurities as well as metal.
  • a SiO 2 layer 38 having a flat upper surface is formed so as to cover the whole.
  • the ground wiring metal layer Vss1 is formed through the contact hole C4 formed on the W layer 33c on the N + layer 32c.
  • the ground wiring metal layer Vss2 is formed through the contact hole C5 formed on the W layer 33d on the N + layer 32d.
  • a SiO 2 layer 39 having a flat upper surface is formed so as to cover the whole.
  • the word wiring metal layer WL is formed through the contact holes C6 and C7 formed on the TiN layers 24a and 24d.
  • the SiO 2 layer 40 having a flat upper surface is formed so as to cover the whole.
  • the inverted bit output wiring metal layer RBL and the bit output wiring metal layer BL are formed through the contact holes C8 and C9 formed in the W layers 33a and 33f on the N + layers 32a and 32f.
  • the SRAM cell circuit is formed on the P layer substrate 1.
  • load SGTs are formed on Si columns 6b and 6e
  • drive SGTs are formed on Si columns 6c and 6d
  • selective SGTs are formed on Si columns 6a and 6f.
  • N + layers 32a, 32c, 32d, 32f, P + layers 32b, 32e shown in FIGS. 1N and 1O are subjected to the thermal process after the formation of the N + layers 32a, 32c, 32d, 32d, 32f, P + layers 32b.
  • N + layers 32A, 32C, 32D, 32F, P + layers 32B, 32E depends on the history of the thermal process and the diameters of Si columns 6a to 6f, and the top surface layer of Si columns 6a to 6f or the entire inside of the top. Is formed in. As a result, the N + layers 32a, 32c, 32d, 32f, P + layers 32b, 32e, N + layers 32A, 32C, 32D, 32F, P + layers 32B, 32E are connected to the tops of the Si columns 6a to 6f. Is formed.
  • the positions of the lower ends of the N + layers 32A, 32C, 32D, 32F, P + layers 32B, and 32E in the vertical direction are the same as the upper end positions of the gate TiN layers 24a, 24b, 24c, and 24d, but are separated from each other. It does not matter whether it is present or overlapped, as long as normal SGT operation is performed.
  • the mask material layers 7a, 7b, 7c, 7d, 7e, and 7f may not be present.
  • the upper surface position of the tops of the Si pillars 6a to 6f is formed by etching the tops of the Si pillars 6a to 6f or oxidizing the tops of the Si pillars 6a to 6f and then removing them. Can be lower than the AlO layer 29.
  • the strip-shaped contact hole C3 may be formed by being connected to other SRAM cells adjacent to each other in the Y direction, or may be formed separately.
  • the Si columns forming the load SGT (the Si columns 6b and 6c correspond to each other in the present embodiment) must be connected in both the X direction and the Y direction.
  • the band-shaped contact hole C3 includes an impurity region (P + layers 32b and 32e correspond in this embodiment) that serves as a source or drain of the SGT connected to the top of the Si column, a wiring conductive layer such as a metal or an alloy, and a wiring conductive layer. Formed for the connection of.
  • the following features can be obtained.
  • the P + layers 32b and 32e are formed in the recesses 30B and 30E formed in self-alignment with the Si columns 6b and 6e.
  • W layers 33b and 33e on the P + layers 32b and 32e are also formed in the recesses 30B and 30E.
  • the W layers 33b and 33e are surely separated from the similarly formed adjacent N + layers 32c and 33d and the W layers 33c and 33d.
  • the P + layers 32b and 32e are formed so as to cover the tops of the Si pillars 6b and 6e, an impurity layer is formed only on the tops of the Si pillars 6b and 6e to form the source or drain of the SGT. Source or drain resistance can be reduced compared to.
  • the W layers 33b and 33e are in contact with the entire upper surface of the P + layers 32b and 32e, the power supply wiring metal layer Vdd, which is the wiring conductor layer, is separated from the adjacent W layers 33c and 33d, and the W layer 33b, It may be connected to a part of the area of 33e.
  • the contact hole C3 for connecting the power supply wiring metal layer Vdd, which is the wiring conductor layer, and the W layers 33b, 33e can be formed apart from the W layers 33c, 33d.
  • a SRAM cell circuit using an SGT having a high density and a low source or drain resistance is formed.
  • the two SGTs formed on the Si columns 6b and 6c form a CMOS inverter circuit, and similarly, the two SGTs formed on the Si columns 6d and 6e form a CMOS inverter circuit.
  • this embodiment can be applied to other logic circuits. Thereby, this embodiment can contribute to the formation of a high-density and high-performance circuit using SGT.
  • the strip-shaped contact hole C3 overlaps with the P + layers 32b, 32e, W layers 33b, 33e on the two Si columns 6b, 6e on which the load SGT is formed. It is formed. As a result, the power supply wiring metal layer Vdd and the P + layers 32b and 32e are connected via the band-shaped contact hole C3. As described above, in the present embodiment, independent contact holes are not formed on the Si columns 6b and 6e.
  • FIGS. 2A to 2C (Second Embodiment)
  • A is a plan view
  • (b) is a cross-sectional structure diagram along the XX'line of (a)
  • (c) is a cross-sectional structure diagram along the YY'line of (a).
  • the steps from FIGS. 1A to 1Q described in the first embodiment are performed.
  • a resist layer (not shown) is coated on the whole.
  • the SiN layers 41, the mask material layers 7a to 7f, and the SiO 2 layers 28a to 28f are overlapped with the Si columns 6b and 6e in a plan view, and are strip-shaped.
  • the vacant resist layer 42 (which is an example of the "first mask material layer" in the claims) is formed.
  • the SiN layer 41, the mask material layers 7b and 7e, and the SiO 2 layers 28a and 28e are placed on the top surface of the Si pillars 6b and 6e.
  • the recess 43 is formed by etching by the RIE method so as to be lower. The bottom of the recess 43 may reach the SiN layer 27.
  • the recess 43A comprises a rectangular portion extending in the Y direction and a removed SiO 2 layer 28b, 28e portion surrounding the tops of the Si columns 6b, 6e.
  • a thin single crystal Si layer (not shown) by the ALD method and a P + layer (not shown) containing acceptor impurities by the epitaxial crystal growth method are coated on the whole.
  • the P + layer and the thin Si layer are polished so that the upper surface position thereof is the upper surface position of the SiN layer 41, and as shown in FIG. 2D, the thin single crystal Si layer 45b ("single crystal" in the claims.
  • An example of a "crystal semiconductor thin film layer" P + layer 46 is formed.
  • the upper parts of the thin Si layer 45 and the P + layer 46 are etched to form the P + layer 46b.
  • the mask material layer 49b is formed on the upper surface of the P + layer 46b and the upper surface position thereof is the upper surface position of the SiN layer 41.
  • the mask material layers 7a, 7c, 7d, 7f, SiO 2 layers 28a, 28c, 28d, 28f on the outer peripheral portion of the top of the Si pillars 6a, 6c, 6d, 6f are removed, and the Si pillars 6a, Recesses 43A, 43C, 43D, 43E are formed on the tops of 6c, 6d, 6f.
  • the P + layer 46b is the P + layer 32b (an example of the “first impurity layer” in the claims) and the P + layer 32e (in the claims) shown in FIG. 1N of the first embodiment. It is composed of an impurity layer (which is an example of a "third impurity layer” in the claims) connected to an impurity layer (which is an example of a "second impurity layer”). Further, the P + layer 46b may be formed by a selective epitaxial crystal growth method as in the first embodiment. Further, a single crystal P + layer 46b may be formed by using another method such as a molecular beam crystal growth method.
  • thin single crystal Si layers 45a, 45c (not shown) were formed in the recesses 43A, 43C, 43D, 43E using the same method as in which the P + layer 46b was formed. It forms 45d, 45e (not shown) and N + layers 46a, 46c, 46d (not shown), 46e (not shown) containing donor impurities. Then, on the N + layers 46a, 46c, 46d, 46e, mask material layers 49a, 49c, 49d, 49e whose upper surface position is the same as the upper surface position of the SiN layer 41 are formed.
  • the mask material layers 49a, 49b, 49c, 49d, 49e are removed.
  • the W layers 50a and 50b (the third in the claims) are placed on the N + layers 46a, 46c, 46d, 46e and P + layers 46b.
  • An example of "conductor layer"), 50c, 50e are formed.
  • the SiO 2 layer 52 is formed as a whole.
  • a strip-shaped contact hole C10 from which the SiO 2 layer 52 on the W layer 50b is removed is formed by using a lithography method and a RIE etching method.
  • the W layers 50a, 50b, 50c, and 50e may be formed from a conductor layer made of a single layer or a plurality of other metals or alloys.
  • the thin single crystal Si layers 45a to 45e are layers for forming P + layers 46b, N + layers 48a, 48b, 48c, and 48d having good crystallinity. Therefore, if they meet this purpose, they can be used. It may be another single crystal semiconductor thin film layer.
  • the tops of the Si columns 6a, 6c, 6d, and 6f have impurity layers containing donor impurity atoms, and the tops of the Si columns 6b, 6e have acceptor impurity atoms.
  • An impurity layer containing the above may be formed. This impurity layer may be formed by thermal diffusion of acceptor impurity atoms and donor impurity atoms from P + layer 46b, N + layer 46a, 46c, 46e after the formation of thin single crystal Si layers 45a to 45e.
  • the acceptor impurity atom and the donor impurity atom are contained in the tops of the Si columns 6a to 6f, and the P + layer 46b and the N + layer 46a are included. , 46c, 46e may be formed.
  • the P + layers 32b and 32e are formed in the recesses 30B and 30E at the outer periphery of the top of the Si columns 6b and 6e by the selective epitaxial crystal growth method.
  • the P + layers 32b and 32e in contact with the tops of the Si columns 6b and 6e are required to have good crystallinity. If this crystallinity is not good, problems such as an increase in diode resistance due to the P + layers 32b and 32e, an increase in leakage current, or a decrease in junction withstand voltage will occur.
  • the area of the recesses 32b and 32e for crystal growth in a plan view In order to improve the crystallinity, it is desirable to increase the area of the recesses 32b and 32e for crystal growth in a plan view. However, as the density of the SRAM cell increases, the areas of the recesses 32b and 32e become smaller, which makes it difficult to form the P + layers 32b and 32e having good crystallinity.
  • the P + layer 46 having good crystallinity can be formed. As a result, diode resistance and leakage current can be reduced and the withstand voltage can be increased. Further, after forming a single crystal thin film Si layer 45 by epitaxial crystal growth of the P + layer 46, it is possible to form a more excellent crystallinity P + layer 46.
  • the P + layers 46b and N + layers 46a, 46c, 46d, 46e include impurity regions that are self-aligned and concentrically surrounded by the tops of the Si columns 6a to 6f.
  • the distance between the adjacent Si columns 6b and 6c and the two adjacent Si columns 6d and 6e can be shortened.
  • the density of the SRAM cell can be increased.
  • the W layers 50a to 50e on the P + layer 46b, N + layer 46a, 46c, 46d, 46e are formed in the recesses 43A to 43E formed by self-alignment.
  • the contact hole C10 for connecting the power supply wiring metal layer VDD and the W layer 50b can be separated from the W layers 50a, 50c, 50d, 50e on the adjacent Si columns 6a, 6c, 6d, 6f. ..
  • the density of the SRAM cell can be increased.
  • FIGS. 3A to 3C are plan views
  • (b) is a cross-sectional structure diagram along the XX'line of (a)
  • (c) is a cross-sectional structure diagram along the YY'line of (a).
  • a Si column base 55a composed of N layer 2A, N + layer 3Aa, 3Ab, and P + layer 4Aa, and N layer 2B, N + layer 3Ba (not shown) on the P layer substrate 1.
  • a Si column base 55b composed of 3, 3Bb (not shown) and P + layer 4Ba is formed.
  • Si columns 6A, 6B, 6C, 6D, 6E, and 6F are formed on the Si column bases 55a and 55b.
  • the straight line connecting the centers of the Si columns 6B and 6E is along the Y direction.
  • the straight line connecting the Si columns 6A and 6D and the straight line connecting the centers of the Si columns 6C and 6F are also along the Y direction.
  • the SiO 2 layer 22a is formed on the outer peripheral portion of the bottom of the Si columns 6A to 6F.
  • the gate HfO 2 layer 23a is formed by the ALD method over the entire surface.
  • a gate TiN layer 24A is formed so as to surround the HfO 2 layer 23a surrounding the Si column 6A.
  • a gate TiN layer 24B is formed surrounding the HfO 2 layer 23a surrounding the Si columns 6B and 6C.
  • a gate TiN layer 24C is formed surrounding the HfO 2 layer 23a surrounding the Si columns 6D and 6E.
  • a gate TiN layer 24D (not shown) is formed surrounding the HfO 2 layer 23a surrounding the Si column 6F.
  • the gate TiN layers 24A, 24B, 24C, and 24D are surrounded to form the SiO 2 layer 25a. Then, it is connected to the TiN layer 24C, the N + layer 3Aa, and the P + layer 4Aa via the contact hole Ca formed in the SiO 2 layer 25a, and the upper surface position is lower than the upper surface position of the TiN layers 24A to 24D.
  • the W layer 26a is formed. At the same time, it is connected to the TiN layer 24B, the N + layer 3Bb, and the P + layer 4Ba via the contact hole Cb formed in the SiO 2 layer 25a, and the upper surface position is lower than the upper surface position of the TiN layers 24A to 24D.
  • the W layer 26b is formed.
  • the SiN layer 27a is formed on the upper end of the gate TiN layers 24A to 24D on the outer peripheral portion of the top of the Si columns 6A to 6F.
  • N + layers 46a, 46c, 46d (not shown) and 46f (not shown) are on the tops of the Si columns 6A, 6C, 6D and 6F
  • P + layers 46b and 46e are on the tops of the Si columns 6B and 6E.
  • N + layers 47a, 47c, 47d (not shown) and 47f (not shown) were obtained by the selective epitaxial crystal growth method.
  • P + layers 47b, 47e form, and W layers 48a, 48b, 48c, 48d on top of N + layers 47a, 47c, 47d, 47f and P + layers 47b, 47e (not shown). ), 48e, 48f (not shown). Then, the SiO 2 layer 49 is formed on the outer peripheral portions of the N + layers 47a, 47c, 47d, 47f, the P + layers 47b, 47e, and the W layers 48a, 48b, 48c, 48d, 48e, 48f.
  • the SiO 2 layer 50 is formed on the W layers 48a, 48b, 48c, 48d, 48e, 48f and the SiO 2 layer 49. Then, by the lithography method and RIE etching, the strip-shaped contact hole Cc whose bottom position is at the upper surface position of the P + layers 47b and 47e and which overlaps with the W layers 48b and 48e and extends in the Y direction in a plan view is formed. Form. On the XX'line in plan view, the strip-shaped contact hole Cc is inside the W layer 48b. The relationship between the band-shaped contact hole Cc and the W layer 48e is also the same.
  • the contact hole Cc is filled to form the power supply wiring metal layer Vdd connected to the P + layers 47b and 47e.
  • the upper surface positions of the SiO 2 layer 50 and the power supply wiring metal layer Vdd are made the same by CMP.
  • the power supply wiring metal layer Vdd does not protrude outside the band-shaped contact hole Cc.
  • a SiO 2 layer 51 having a flat upper surface is formed so as to cover the whole.
  • the ground wiring metal layer Vss1 is formed through the contact hole Cd formed on the W layer 48a.
  • the ground wiring metal layer Vss2 is formed through the contact hole Ce formed on the W layer 48f.
  • the SiO 2 layer 52 having a flat upper surface is formed so as to cover the whole.
  • the word wiring metal layer WL is formed through the contact holes Cf and Cg formed on the TiN layers 24A and 24D.
  • the SiO 2 layer 53 having a flat upper surface is formed so as to cover the whole.
  • the bit output wiring metal layer BL and the inverted bit output wiring metal layer RBL are formed through the contact holes Ch and Ci formed on the W layers 48c and 48d.
  • the SRAM cell circuit is formed on the P layer substrate 1.
  • the Si columns 6b and 6e are formed so as to be displaced in the X direction.
  • the centers of the Si columns 6B and 6E are on one line extending in the Y direction.
  • the arrangement of the Si columns 6A to 6F in the SRAM cell in the present embodiment is different from the arrangement with the Si columns 6a to 6f in the first embodiment, but the present embodiment is different from the first embodiment. It has the same characteristics.
  • the P + layers 47b and 47e and the W layers 48b and 48e are self-aligned with the Si columns 6B and 6E.
  • the P + layers 47b and 47e and the W layers 48b and 48e can surely separate the N + layers 47c and 47d and the W layers 48c and 48d formed on the tops of the adjacent Si columns 6C and 6D. Moreover, since the P + layers 47b and 47e cover the P + layers 46b and 46e, a low resistance source or drain region is formed.
  • the band-shaped contact hole Cc is inside the W layer 48b on the XX'line.
  • the relationship between the band-shaped contact hole Cc and the W layer 48e is also the same.
  • the band-shaped contact hole Cc may be connected to a part of the W layers 48b and 48e in a plan view, it is possible to prevent a decrease in yield due to the mask alignment deviation. Since the band-shaped contact hole Cc can be formed wider than the method of forming two independent contact holes on the W layers 48b and 48e, there is an advantage that the pattern accuracy can be improved. As a result, a SRAM cell using SGT with high integration degree and high accuracy is formed at low cost.
  • FIG. (A) is a plan view
  • (b) is a cross-sectional structure diagram along the XX'line of (a)
  • (c) is a cross-sectional structure diagram along the YY'line of (a).
  • the contact hole C10 and the power supply wiring metal layer VDD shown in FIG. 2G are not formed.
  • the W layer 50b is the power supply wiring metal layer VDD.
  • the manufacturing method of the fourth embodiment the following features can be obtained.
  • the W layer 50b serves as the power supply wiring metal layer VDD
  • the step of forming the contact hole C10 and the power supply wiring metal layer VDD in the SRAM cell region shown in FIG. 2G of the second embodiment is not required.
  • the present invention when the present invention is applied to a logic circuit, the distance from the unit circuit region to the external wiring extraction terminal can be shortened, so that the conductor layer corresponding to the above-mentioned W layer 50b can be formed more easily.
  • the present embodiment may be applied only to the logic circuit area.
  • one SGT is formed on one semiconductor column, but the present invention can also be applied to the formation of a circuit in which two or more SGTs are formed.
  • the present invention can be applied to the connection between the top impurity layers of the SGT at the top of two semiconductor columns forming two or more SGTs.
  • the Si columns 6a to 6f are formed in the first embodiment, the semiconductor columns may be made of other semiconductor materials. This also applies to other embodiments of the present invention.
  • the N + layers 32a, 32c, 32d, 32f, P + layers 32b, 32e in the first embodiment may be formed from a donor or Si containing acceptor impurities, or another semiconductor material layer.
  • the N + layers 32a, 32c, 32d, 32f and the P + layers 32b, 32e may be formed of different semiconductor material layers. This also applies to other embodiments of the present invention.
  • the N + layers 32a, 32c, 32d, 32f, and the P + layers 32b, 32e were formed by using the selective epitaxial crystal growth method.
  • CDE Chemical Dry Etching
  • N + layers 32a, 32c, 32d, 32f, P + layers 32b, 32e are formed on the tops of Si columns 6a to 6f in the recesses 30A to 30F.
  • N + layers 32a, 32c, 32d, 32f, P + layers 32b, 32e may be selectively formed by other methods including the method of forming. This also applies to other embodiments of the present invention.
  • the AlO layer 29 surrounding the SiO 2 layers 28a to 28f another material layer including an organic material or an inorganic material composed of a single layer or a plurality of layers may be used as long as it is a material suitable for the object of the present invention. .. This also applies to other embodiments of the present invention.
  • the mask material layer 7 is formed of a SiO 2 layer, an aluminum oxide (Al 2 O 3 , also referred to as AlO) layer, and a SiO 2 layer.
  • AlO aluminum oxide
  • SiO 2 layer 7 any other material layer including an organic material or an inorganic material composed of a single layer or a plurality of layers may be used as long as it is a material suitable for the object of the present invention. This also applies to other embodiments of the present invention.
  • strip-shaped SiN layers 13aa, 13ab, 13ba, and 13bb formed by the ALD method were formed on both sides of the strip-shaped SiGe layers 8a and 8b as a whole.
  • the strip-shaped SiN layers 13aa, 13ab, 13ba, 13bb and the strip-shaped SiGe layers 8a, 8b are other material layers including an organic material or an inorganic material composed of a single layer or a plurality of layers as long as they are materials suitable for the object of the present invention. May be used. This also applies to other embodiments of the present invention.
  • the strip-shaped mask material layers 12a, 12ab, 12ba, 12bb and the strip-shaped SiN layers 13aa, 13ab, 13ba, 13bb, which are stretched in the Y direction, are stretched in the X direction.
  • the strip-shaped mask material layers 17a and 17b were formed by the same method as in which the strip-shaped SiN material layers 13aa, 13ab, 13ba and 13bb were formed.
  • the Si columns 6a to 6f are formed with high accuracy and high density in both the X direction and the Y direction.
  • the band-shaped mask material layers 12a, 12ab, 12ba, 12bb and the band-shaped SiN layers 13aa, 13ab, 13ba, 13bb were formed, and then the band-shaped mask material layers 17a, 17b were formed.
  • the same high accuracy can be obtained.
  • the Si columns 6a to 6f can be formed at high density.
  • the strip-shaped mask material layers 17a and 17b may be directly formed by the lithography method and the RIE etching method without using this method. If there is a margin in the X direction, the strip-shaped mask material layers 13aa, 13ab, 13ba, and 13bb may be directly formed by the lithography method and the RIE etching method without using this method.
  • the strip-shaped mask material layers 12a, 12ab, 12ba, 12bb and the strip-shaped SiN layers 17a, 17b stretched in the X direction are subjected to SADP (Self-Aligned Double Patterning, for example, Non-Patent Document 3).
  • SADP Self-Aligned Double Patterning, for example, Non-Patent Document 3
  • SAQP Self-Aligned Quadruple Patterning, see, for example, Non-Patent Document 3
  • SiN columns 20a, 20b having rectangular mask material layers 19a, 19b, 19c, 19d, 19e, 19f, 19g, 19h at the top
  • the rectangular mask material layers 19b, 19g and SiN columns 20b, 20g were removed.
  • the contact holes C1 and C2 forming regions without Si columns were formed in the regions with the contact holes C1 and C2 shown in FIG.
  • these Si columns may be removed to form the contact hole C1 and C2 forming regions.
  • a step of removing the band-shaped mask material layers 17a and 17b in the contact holes C1 and C2 forming regions is performed to form a Si pillar in the region where the contact holes C1 and C2 are present.
  • Contact holes C1 and C2 forming regions may be formed by a method that does not form them. As described above, the contact hole C1 and C2 forming regions may be formed by a method other than the method described in the first embodiment. This also applies to other embodiments of the present invention.
  • N + layers 3aa, 3ab, 3ba, 3bb, P + layers 4aa, and 4bb which are sources or drains of SGT, are N in the lower part of the Si columns 6a to 6f. It was formed connected on layers 2a and 2b.
  • N + layers 3aa, 3ab, 3ba, 3bb, P + layers 4aa, 4bb are formed on the bottoms of Si columns 6a to 6f
  • N + layers 3aa, 3ab, 3ba, 3bb, P + layers. 4aa and 4bb may be connected via a metal layer and an alloy layer.
  • the N + layers 3aa, 3ab, 3ba, 3bb, P + layers 4aa, and 4bb may be formed by connecting to the bottom side surfaces of the Si columns 6a to 6f.
  • the N + layer 3aa, 3ab, 3ba, 3bb, P + layer 4aa, 4bb serving as the source or drain of the SGT are in contact with the inside of the bottom of the Si columns 6a to 6f or the outside of the side surface thereof. It may be formed on the outer circumference, and each may be electrically connected by another conductor material. This also applies to other embodiments of the present invention.
  • the upper surface of each of the strip-shaped mask material layers 9a, 9b, 12aa, 12ab, 12ba, and 12bb and the position of the bottom in the vertical direction are formed in the same manner, but for the purpose of the present invention. If they fit, the positions of the top surface and the bottom of each may be different in the vertical direction. This also applies to other embodiments of the present invention. This also applies to other embodiments of the present invention.
  • the thickness and shape of the band-shaped mask material layers 9a, 9b, 12aa, 12ab, 12ba, and 12bb are changed by polishing by CMP, RIE etching, and washing. There is no problem as long as this change is within the range that meets the object of the present invention. This also applies to other embodiments of the present invention.
  • the materials of the various wiring metal layers 34a, 34b, WL, Vdd, Vss, BL, and RBL in the first embodiment are not only metals but also conductive such as a semiconductor layer containing a large amount of alloys, acceptors, or donor impurities. It may be a material layer, and they may be composed of a single layer or a combination of a plurality of layers. This also applies to other embodiments of the present invention.
  • TiN layers 24a, 24b, 24c, and 24d were used as the gate metal layer.
  • the TiN layers 24a, 24b, 24c, 24d a material layer composed of a single layer or a plurality of layers can be used as long as it is a material suitable for the object of the present invention.
  • the TiN layers 24a, 24b, 24c, 24d can be formed from a conductor layer such as a single layer or a plurality of metal layers having at least a desired work function.
  • another conductive layer such as a W layer may be formed. In this case, the W layer acts as a metal wiring layer connecting the gate metal layers.
  • a single layer or a plurality of metal layers may be used.
  • the HfO 2 layer 23 is used as the gate insulating layer, another material layer composed of a single layer or a plurality of layers may be used for each. This also applies to other embodiments of the present invention.
  • the shapes of the Si columns 6a to 6f in a plan view were circular.
  • the shape of a part or all of the Si columns 6a to 6f in a plan view may be a circle, an ellipse, or a shape elongated in one direction.
  • Si columns having different planar views can be mixedly formed in the logic circuit region according to the logic circuit design. This also applies to other embodiments of the present invention.
  • N + layers 3aa, 3ab, 3ba, 3bb and P + layers 4aa, 4bb were formed by connecting to the bottoms of the Si columns 6a to 6f.
  • An alloy layer such as metal or silicide may be formed on the upper surface of the N + layer 3aa, 3ab, 33ba, 3bb, P + layer 4aa, 4bb.
  • a donor formed by, for example, an epitaxial crystal growth method, or a P + layer or an N + layer containing acceptor impurity atoms is formed on the outer periphery of the bottom of the Si columns 6a to 6f to form an SGT source or drain impurity region. It may be formed.
  • the N + layer or the P + layer may or may not be formed inside the Si column in contact with the N + layer or the P + layer formed by the epitaxial crystal growth method.
  • a metal layer or an alloy layer that is in contact with and stretched in contact with these P + layers and N + layers may be provided. This also applies to other embodiments of the present invention.
  • the SGT is formed on the P layer substrate 1, but an SOI (Silicon On Insulator) substrate may be used instead of the P layer substrate 1.
  • SOI Silicon On Insulator
  • another material substrate may be used as long as it functions as a substrate. This also applies to other embodiments of the present invention.
  • N + layers 3aa, 3ab, 3ba, 3bb, 3aa, 3ab, 3ba, 3bb, P + layers 44b, 44g having the same polarity of conductivity are formed above and below the Si columns 6a to 6f.
  • the SGTs constituting the source and drain have been described using the N + layers 32a, 32c, 32d, 32f and P + layers 32b, 32e, but this also applies to the tunnel type SGT having sources and drains having different polarities.
  • the invention is applicable. This also applies to other embodiments of the present invention.
  • the gate HfO 2 layer 23 and the gate TiN layers 24a, 24b, 240c, 24d after forming the gate HfO 2 layer 23 and the gate TiN layers 24a, 24b, 240c, 24d, the N + layers 43a, 43c, 43d, 43e, 43f, 44a, 44c, 44d, 44e, 44f, 44h, P + layers 43b, 43g, 44b, 44g were formed.
  • the gate HfO 2 layer 23 and the gate TiN layers 24a, 24b, 240c, 24d may be formed. This also applies to other embodiments of the present invention.
  • a thin single crystal Si layer 45 by the ALD method and a P + layer 46 containing acceptor impurities by the epitaxial crystal growth method were formed.
  • the thin single crystal Si layer 45 is a material layer for obtaining a P + layer 46 having good crystallinity. As long as it is a material layer for obtaining the P + layer 46 having good crystallinity, it may be another single layer or a plurality of material layers.
  • a semiconductor column is used as a channel, and a plurality of memory cells composed of a tunnel oxide layer, a charge storage layer, an interlayer insulating layer, and a control conductor layer surrounding the semiconductor column are vertically arranged. Formed in the direction.
  • the semiconductor columns at both ends of these memory cells have a source line impurity layer corresponding to the source and a bit line impurity layer corresponding to the drain. Further, for one memory cell, if one of the memory cells on both sides thereof is a source, the other functions as a drain.
  • the vertical NAND flash memory circuit is one of the SGT circuits. Therefore, the present invention can also be applied to a mixed circuit with a NAND flash memory circuit.
  • the present invention allows various embodiments and modifications without departing from the broad spirit and scope of the present invention.
  • the above-described embodiment is for explaining one embodiment of the present invention, and does not limit the scope of the present invention.
  • the above-mentioned embodiment and modification can be arbitrarily combined. Further, if necessary, even if a part of the constituent requirements of the above embodiment is excluded, it is within the scope of the technical idea of the present invention.
  • a high-density columnar semiconductor device can be obtained.
  • P layer substrates 2, 2a, 2b, 2A, 2B N layers 3, 3a, 3ab, 3ba, 3bb, 3Aa, 3Ab, 3Ba, 3Bb, 32a, 32c, 32d, 32f, 32A, 32C, 32D, 32F , 46a, 46c, 46d, 46e, 47a, 47c, 47d, 47e: N + layers 4a, 4b, 4aa, 4bb, 4Aa, 4Ba, 32b, 32e, 32B, 32E, 40b, 46, 46b, 47b, 47e: P + layer 6: i-layer 7, 10, 7a, 7b, 7c, 7d, 7e, 7f, 49a, 49b, 49c, 49d, 49e: mask material layers 9a, 9b, 10, 10a, 10b, 12aa, 12ab, 2ba, 12bb, 17a, 17b: Band-shaped mask material layer 19a, 19b, 19c, 19d, 19e,

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

Si柱6b、6eの頂部全体を覆い、且つ平面視において、Si柱6b、6eを等幅で囲んだP+層32b、32eを、Si柱6b、6eと自己整合により形成し、そして、P+層32b、32e上にW層33b、33eを形成し、そして、W層33b、33eそれぞれの一部領域と接し、Y方向に延びた帯状コンタクトホールC3を形成し、帯状コンタクトホールCを埋めて電源配線金属層Vddを形成する。平面視において、W層33b、33eの一部領域が、帯状コンタクトホールの外側に突き出た形状をしている。

Description

柱状半導体装置と、その製造方法
 本発明は、柱状半導体装置と、その製造方法に関する。
 近年、LSI(Large Scale Integration)に3次元構造トランジスタが使われている。その中で、柱状半導体装置であるSGT(Surrounding Gate Transistor)は、高集積な半導体装置を提供する半導体素子として注目されている。また、SGTを有する半導体装置の更なる高集積化、高性能化が求められている。
 通常のプレナー型MOSトランジスタでは、チャネルが半導体基板の上表面に沿う水平方向に延在する。これに対して、SGTのチャネルは、半導体基板の上表面に対して垂直方向に延在する(例えば、特許文献1、非特許文献1を参照)。このため、SGTはプレナー型MOSトランジスタと比べ、半導体装置の高密度化が可能である。
 図5に、NチャネルSGTの模式構造図を示す。(a)図は断面図であり、(b)図は平面図である。P型又はi型(真性型)の導電型を有するSi柱120(以下、シリコン半導体柱を「Si柱」と称する。)内の上下の位置に、一方がソースとなる場合に、他方がドレインとなるN+層121a、121b(以下、ドナー不純物を高濃度で含む半導体領域を「N+層」と称する。)が形成されている。このソース、ドレインとなるN+層121a、121b間のSi柱120の部分がチャネル領域122となる。このチャネル領域122を囲むようにゲート絶縁層123が形成されている。このゲート絶縁層123を囲むようにゲート導体層124が形成されている。SGTは、ソース、ドレインとなるN+層121a、121b、チャネル領域122、ゲート絶縁層123、ゲート導体層124より構成されている。N+層121b上の絶縁層125に開けられコンタクトホールCを介してN+層121bとソース配線金属層Sが接続されている。これにより、平面視において、SGTの占有面積は、プレナー型MOSトランジスタの単一のソース又はドレインN+層の占有面積に相当する。そのため、SGTを有する回路チップは、プレナー型MOSトランジスタを有する回路チップと比較して、更なるチップサイズの縮小化が実現できる。
 そして、更にチップサイズの縮小化を図る場合、克服すべき課題がある。図5に示すように、ソース配線金属層SとN+層121bを繋げるコンタクトホールCが、平面視においてSi柱120上に形成される。チップサイズの縮小化が進むと、Si柱120と隣接するSi柱との距離が短くなる。これに伴い、平面視においてコンタクトホールCに隣接するコンタクトホールの距離が短くなる。このため、コンタクトホール形成工程の微細化と高密度化が求められる。
 図6に、SGTを用いたSRAMセル(Static Random Access Memory)回路図を示す。本SRAMセル回路は2個のインバータ回路を含んでいる。1つのインバータ回路は負荷トランジスタとしてのPチャネルSGT_Pc1と、駆動トランジスタとしてのNチャネルSGT_Nc1と、から構成されている。もう1つのインバータ回路は負荷トランジスタとしてのPチャネルSGT_Pc2と、駆動トランジスタとしてのNチャネルSGT_Nc2と、から構成されている。PチャネルSGT_Pc1のゲートとNチャネルSGT_Nc1のゲートが接続されている。PチャネルSGT_Pc2のドレインとNチャネルSGT_Nc2のドレインが接続されている。PチャネルSGT_Pc2のゲートとNチャネルSGT_Nc2のゲートが接続されている。PチャネルSGT_Pc1のドレインとNチャネルSGT_Nc1のドレインが接続されている。
 図6に示すように、PチャネルSGT_Pc1、Pc2のソースは電源端子Vddに接続されている。そして、NチャネルSGT_Nc1、Nc2のソースはグランド端子Vssに接続されている。選択NチャネルSGT_SN1、SN2が2つのインバータ回路の両側に配置されている。選択NチャネルSGT_SN1、SN2のゲートはワード線端子WLtに接続されている。選択NチャネルSGT_SN1のソース、ドレインはNチャネルSGT_Nc1、PチャネルSGT_Pc1のドレインとビット線端子BLtに接続されている。選択NチャネルSGT_SN2のソース、ドレインはNチャネルSGT_Nc2、PチャネルSGT_Pc2のドレインと反転ビット線端子BLRtに接続されている。このようにSRAMセルを有する回路は、2個の負荷PチャネルSGT_Pc1、Pc2と、2個の駆動用NチャネルSGT_Nc1、Nc2と、2個の選択用SN1、SN2とからなる合計6個のSGTから構成されている(例えば、特許文献2を参照)。このSRAMセルにおいて、2個の負荷PチャネルSGT_Pc1、Pc2のSi柱が最も近く接近して形成される。この場合、負荷PチャネルSGT_Pc1、Pc2の上部P+層上のコンタクトホール形成がSRAMセルの高集積化において問題となる。
特開平2-188966号公報 米国特許出願公開第2010/0219483号明細書 米国登録US8530960B2号明細書
Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991) C.Y.Ting,V.J.Vivalda,and H.G.Schaefer:"Study of planarized sputter-deposited SiO2",J.Vac.Sci. Technol. 15(3),p.p.1105-1112,May/June (1978) A.Raley, S.Thibaut, N. Mohanty, K. Subhadeep, S. Nakamura, etal. : " Self-aligned quadruple patterning integration using spacer on spacer pitch splitting at the resist level for sub-32nm pitch applications" Proc. Of SPIE Vol.9782, 2016
 SGTを用いた回路の高性能化と、高集積化と、が求められている。
 本願の第1の観点に係る発明は、基板に垂直方向に立った半導体柱と、前記半導体柱を囲んだゲート絶縁層と、前記ゲート絶縁層を囲んだゲート導体層を有する柱状半導体装置の製造方法であって、
 前記半導体柱であって、且つその頂部に第1の材料層を有する第1の半導体柱と、前記第1の半導体柱に隣接して、前記半導体柱であって、且つその頂部に第2の材料層を有する第2の半導体柱と、を形成する工程と、
 前記ゲート導体層上面より上にあって、前記第1の半導体柱と、前記第2の半導体柱と、の頂部外周部に、第1の層間絶縁層を形成する工程と、
 前記第1の層間絶縁層上にあって、且つ前記第1の半導体柱の頂部側面を囲んだ第3の材料層と、前記第2の半導体柱の頂部側面を囲んだ第4の材料層と、を形成する工程と、
 前記第3の材料層と、前記第4の材料層と、の側面に接した外周部に、第2の層間絶縁層を形成する工程と、
 前記第1の材料層と、前記第2の材料層と、前記第3の材料層と、前記第4の材料層と、を除去して、前記第1の半導体柱の頂部を囲んだ第1の凹部と、前記第2の半導体柱の頂部を囲んだ第2の凹部と工程と、を形成する工程と、
 前記第1の半導体柱の頂部を囲み、且つ前記第1の凹部内に、第1の不純物層を形成する工程と、前記第2の半導体柱の頂部を囲み、且つ前記第2の凹部内に第2の不純物層を形成する工程と、
 前記第1の不純物層上にあり、且つ前記第1の凹部内に、第1の導体層を形成する工程と、前記第2の不純物層上にあり、且つ前記第2の凹部内に、第2の導体層を、形成する工程と、
 前記第1の導体層と、前記第2の導体層と、を接続する第1の配線導体層を形成する工程とを有し、
 平面視において、前記第1の配線導体層の形成領域に、前記第1の半導体柱と、前記第2の半導体柱と、は別の前記半導体柱が形成されていない、
 ことを特徴とする。
 本発明はさらに、前記第1の導体層と、前記第2の導体層と、前記第2の層間絶縁層と、の上に、第3の層間絶縁層を形成する工程と、
 前記第3の層間絶縁層に、平面視において、前記第1の導体層の一部領域と、前記第2の導体層の一部領域と、に重なり、且つ接した第1の帯状コンタクトホールを形成する工程と、
 前記第1の帯状コンタクトホールを埋めて、前記第1の配線導体層を形成する工程を有し、
 平面視において、前記第1の導体層と、前記第2の導体層と、の一部領域が前記第1の帯状コンタクトホールより外側に突き出ているものとすることができる。
 本発明はさらに、前記第2の層間絶縁層を形成した後に、平面視において、前記第1の材料層と、前記第3の材料層と、の一部領域と、前記第2の材料層と、前記第4の材料層と、の一部領域と、に重なり、かつ繋がって空いた第1のマスク材料層を形成する工程と、
 前記第1のマスク材料層をマスクにして、前記第1の材料層と、前記第3の材料層と、前記第2の材料層と、前記第4の材料層と、前記第2の層間絶縁層と、をエッチングして、第3の凹部を形成する工程と、
 前記第3の凹部内にあって、前記第1の不純物層と、前記第2の不純物層と、の形成と同時に、前記第1の不純物層と、前記第2の不純物層とに繋がった第3の不純物層を形成する工程と、
 前記第1の不純物層と、第2の不純物層と、前記第3の不純物層と、の上にあって、且つ前記第3の凹部内に第3の導体層を形成する工程と、
 前記第3の導体層に、接続する前記第1の配線導体層を形成する工程、を有し、
 平面視において、前記第1の帯状コンタクトホールが、前記第3の導体層の内側にあり、且つ前記第1の不純物層と、前記第2の不純物層と、前記第3の不純物層と、が同じ半導体材料層よりなる、ものとすることができる。
 前記第3の導体層を、前記第1の配線導体層とすることができる。
 前記第1の不純物層と、前記第2の不純物層と、をエピタキシャル結晶成長により形成するができる。
 本発明はさらに、前記第1の凹部と、前記第2の凹部と、の底部面上に単結晶半導体薄膜層を形成する工程と、
 続けて、前記第1の凹部と、前記第2の凹部と、に前記第1不純物層と、前記第2の不純物層と、を形成する工程と、を有することができる。
 前記第1の半導体柱と、前記第2の半導体柱と、にSRAM(Static Random Access Memory)セル回路の負荷用SGT(Surrounding Gate Transistor)が形成されているものとすることができる。
 本願の第2の観点に係る発明である柱状半導体装置は、
 基板上に垂直方向に立った第1の半導体柱と、
 前記第1の半導体柱に隣接して立った第2の半導体柱と、
 その上面位置が前記第1の半導体柱と、前記第2の半導体柱と、の頂部上面より下方にあり、且つ前記第1の半導体柱と前記第2の半導体柱と、を囲んだゲート絶縁層と、
 前記ゲート絶縁層を囲んだゲート導体層と、
 前記ゲート導体層上にある第1の層間絶縁層と、
 前記第1の半導体柱頂部を覆い、且つ、平面視において、その外周が、前記第1の半導体柱の外周を等幅に離れている第1の不純物層と、前記第2の半導体柱頂部を覆い、且つ、平面視において、その外周と等幅に離れている第2の不純物層と、
 前記第1の不純物層上にある第1の導体層と、前記第2の不純物層上にある第2の導体層と、
 前記第1の不純物層と、前記第2の不純物層と、前記第1の導体層と、前記第2の導体層と、の外周部にある第2の層間絶縁層と、
 前記第1の導体層と、前記第2の導体層と、前記第2の層間絶縁層と、の上にある第3の層間絶縁層と、
 前記第3の層間絶縁層に、平面視において、前記第1の導体層の一部領域と、前記第2の導体層の一部領域と、に重なり、且つ接した第1の帯状コンタクトホールと、
 前記第1の帯状コンタクトホールを埋めた、第1の配線導体層と、を有し、
 平面視において、前記第1の導体層と、前記第2の導体層と、の一部領域が前記第1の帯状コンタクトホールより外側に突き出ている、
 ことを特徴とする。
 本発明はさらに、前記第1の不純物層と、前記第2の不純物層と同じ面上にあり、且つ前記第1の不純物層と、前記第2の不純物層とに繋がった第3の不純物層と、
 前記第1の不純物層と、第2の不純物層と、前記第3の不純物層と、上にあり、且つ平面視において、前記第1の不純物層と、第2の不純物層と、前記第3の不純物層と、同じ形状の第3の導体層と、
 前記第3の導体層に、接続する前記第1の配線導体層と、を有し、
 平面視において、前記第1の帯状コンタクトホールが、前記第3の導体層の内側にあるものとすることができる。
 前記第3の導体層を前記第1の配線導体層とすることができる。
 前記第1の不純物層と、前記第2の不純物層と、はエピタキシャル結晶成長半導体材料層とすることができる。
 前記第1の不純物層と、前記第2の不純物層の側面、及び底部に単結晶半導体薄膜層を、有する、ものとすることができる。
 前記第1の半導体柱と、前記第2の半導体柱と、にSRAM(Static Random Access Memory)セル回路の負荷用SGT(Surrounding Gate Transistor)が形成されているものとすることができる。
第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 第1実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第2実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第3実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第3実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第3実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 本発明の第3実施形態に係るSGTを有する柱状半導体装置の製造方法を説明するための平面図と断面構造図である。 従来例のSGTを示す模式構造図である。 従来例のSGTを用いたSRAMセル回路図である。
 以下、本発明の実施形態に係る、柱状半導体装置の製造方法について、図面を参照しながら説明する。
(第1実施形態)
 以下、図1A~図1Tを参照しながら、本発明の第1実施形態に係る、SGTを有するSRAMセル回路の製造方法について説明する。(a)は平面図、(b)は(a)のX-X’線に沿う断面構造図、(c)は(a)のY-Y’線に沿う断面構造図を示す。
 図1Aに示すように、P層基板1(特許請求の範囲の「基板」の一例である)上にN層2をエピタキシャル結晶成長法により形成する。そして、N層2の表層にN+層3とP+層4a、4bをイオン注入法により形成する。そして、i層6を形成する。そして、例えば、SiO2層、酸化アルミニウム(Al23、以後AlOと称する)層、SiO2層よりなるマスク材料層7を形成する。そして、シリコンゲルマニウム(SiGe)層8を堆積する。そして、SiO2層からなるマスク材料層9を堆積する。そして、SiN層からなるマスク材料層10を堆積する。なお、i層6はドナーまたはアクセプタ不純物原子を少量に含むN型、またはP型のSiで形成されてもよい。
 次に、リソグラフィ法により形成した平面視においてY方向に伸延した帯状レジスト層(図示せず)をマスクにして、マスク材料層10をエッチングする。これにより、平面視においてY方向に伸延した帯状マスク材料層(図示せず)を形成する。レジスト層をマスクにして、この帯状マスク材料層を等方性エッチングすることにより、帯状マスク材料層の幅を、レジスト層の幅より細くなるように形成する。これにより、リソグラフィ法で形成できる最小のレジスト層の幅より小さい幅を持つ帯状マスク材料層10a、10bを形成する。そして、帯状マスク材料層10a、10bをエッチングマスクにして、マスク材料層9を、例えばRIE(Reactive Ion Etching)により、エッチングして帯状マスク材料層9a、9bを形成する。等方エッチングにより形成した帯状マスク材料層10a、10bの断面は底部の幅が、頂部の幅より大きい台形状になるのに対して、帯状マスク材料層9a、9bの断面はRIEによりエッチングされるので、矩形状となる。この矩形断面は、帯状マスク材料層9a、9bをマスクにした、エッチングパターンの精度向上に繋がる。次に、帯状マスク材料層9a、9bをマスクにして、SiGe層8を、例えばRIE法によりエッチングすることにより、図1Bに示すように、帯状SiGe層8a、8bを形成する。前述の帯状マスク材料層9a、9b上の帯状マスク材料層10a、10bは、SiGe層8のエッチングの前に除去してもよく、または残存させていてもよい。
 次に、全体に、ALD(Atomic Layered Deposition)法によりSiN層(図示せず)をマスク材料層7、帯状SiGe層8a、8b、帯状マスク材料層9a、9bを覆って形成する。この場合、SiN層の断面は頂部で丸みを生じる。この丸みは帯状SiGe層8a、8bより上部になるように形成するのが望ましい。そして、全体を、例えばフローCVD(Flow Chemical Vapor Deposition)法によるSiO2層(図示せず)で覆い、そして、CMP(Chemical Mechanical Polishing)により、上表面位置が帯状マスク材料層9a、9b上表面位置になるようにSiO2層と、SiN層と、を研磨して、SiN層13a、13b、13cを形成する。そして、SiN層13a、13b、13cの頂部をエッチングして凹部を形成する。この凹部の底部位置が、帯状マスク材料層9a、9bの下部位置にあるように形成する。そして、全体にSiN層(図示せず)を被覆し、全体をCMP法により、上面位置がマスク材料層9a、9b上面位置になるようにSiN層を研磨する。そして、フローCVDにより形成したSiO2層を除去する。これにより、図1Cに示すように、帯状マスク材料層9a、9bの両側に、平面視においてSiN層13a、13b、13cの頂部形状と同じ形状を有する帯状マスク材料層12aa、12ab、12ba、12bbが形成される。
 次に、図1Dに示すように、帯状マスク材料層9a、9b、12aa、12ab、12ba、12bbをマスクにして、SiN層13a、13b、13cをエッチングして、帯状SiN層13aa、13ab、13ba、13bbを形成する。この場合、平面視において、帯状SiN層13aa、13ab、13ba、13bbの幅は同じになる。
 次に、帯状マスク材料層9a、9b、帯状SiGe層8a、8bを除去する。これにより、図1Eに示すように、マスク材料層7上に、平面視においてY方向に伸延し、かつ互いに平行に並んだ帯状マスク材料層12aa、12ab、12ba、12bbを、それぞれの頂部上に有する帯状SiN層13aa、13ab、13ba、13bbが形成される。
 次に、全体を覆って、フローCVD法によるSiO2層(図示せず)を形成する。そして、CMP法により、SiO2層を、その上表面位置が帯状マスク材料層12aa、12ab、12ba、12bbの上表面位置と同じくなるように、研磨して、図1Fに示すように、SiO2層15を形成する。そして、SiO2層15、帯状マスク材料層12aa、12ab、12ba、12bb上に、SiN層16を形成する。そして、帯状SiN層13aa、13ab、13ba、13bbを形成した方法と、同じ基本的な手法を用いて、SiN層16上にX方向に伸延して、且つ互いに平行に並んだ帯状マスク材料層17a、17bを形成する。
 次に、図1Gに示すように、帯状マスク材料層17a、17bをマスクにして、SiN層16、帯状マスク材料層12aa、12ab、12ba、12bb、帯状SiN層13aa、13ab、13ba、13bb、マスク材料層7をRIEエッチングする。そして、残存しているSiN層16、SiO2層15を除去する。これにより、平面視において、矩形状のマスク材料層19a、19b、19c、19d、19e、19f、19g、19hを頂部に有するSiN柱20a、20b、20c、20d、20e、20f、20g、20hを形成する。
 次に、図1Hに示すように、矩形状のマスク材料層19b、19g、SiN柱20b、20gを除去する。
 次に、マスク材料層19a、19c、19d、19e、19f、19hと、SiN柱20a、20c、20d、20e、20f、20hをマスクにして、マスク材料層7をエッチングして、図1Iに示すように、マスク材料層7a、7b(特許請求の範囲の「第1の材料層」の一例である)、7c、7d、7e(特許請求の範囲の「第2の材料層」の一例である)、7fを形成する。このエッチングにおいて、例えばCDE(Chemical Dry Etching)法による等方エッチングを行うことにより、平面視において、マスク材料層7a、7b、7c、7d、7e、7fの形状を円形状にする。このCDEエッチングは、この工程の前にマスク材料層7a、7b、7c、7d、7e、7fの平面視形状が円形状になっている場合は必要ない。そして、マスク材料層19a、19c、19d、19e、19f、19hと、SiN柱20a、20c、20d、20e、20f、20hを除去する。そして、マスク材料層7a、7b、7c、7d、7e、7fをマスクにして、i層6をエッチングして、N+層3、P+層4a、4b上にSi柱6a、6b(特許請求の範囲の「第1の半導体柱」の一例である)、6c、6d、6e(特許請求の範囲の「第2の半導体柱」の一例である)、6fを形成する。
 次に、図1Jに示すように、Si柱6a、6b、6cの底部に繋がるN+層3、P+層4a、N層2、P層基板1をエッチングして、P層基板1の上部、N層2a、N+層3aa、3ab、P+層4aaよりなるSi柱台21aを形成する。同時に、Si柱6d、6e、6fの底部に繋がるN+層3、P+層4b、N層2、P層基板1をエッチングして、P層基板1の上部、N層2b、N+層3ba(図示せず)、3bb(図示せず)、P+層4bbよりなるSi柱台21bを形成する。そして、N+層3aa、3ab、3ba、3bb、P+層4aa、4bb、N層2a、2bの外周部と、P層基板1上にSiO2層22を形成する。そして、ALD法により、全体を覆って、HfO2層23(特許請求の範囲の「ゲート絶縁層」の一例である)、TiN層(図示せず)を形成する。この場合、Si柱6b、6c間と、Si柱6d、6e間と、ではTiN層が、側面同士で接触している。そして、Si柱6aの外周を囲んだHfO2層23上にTiN層24aを、Si柱6b、6cの外周のHfO2層23を囲んでTiN層24b(特許請求の範囲の「ゲート導体層」の一例である)を、Si柱6d、6eの外周のHfO2層23を囲んでTiN層24c(特許請求の範囲の「ゲート導体層」の一例である)を、Si柱6fの外周のHfO2層23を囲んでTiN層24dを形成する。そして、全体にSiO2層(図示せず)を被覆し、その後に、CMP法により全体を、その上面位置が、マスク材料層7a、7b、7c、7d、7e、7fの上面位置になるように研磨する。そして、RIE法により平坦化したSiO2層(図示せず)をエッチバックして、SiO2層25を形成する。そして、マスク材料層7a、7b、7c、7d、7e、7fと、SiO2層25と、をマスクにして、HfO2層23、TiN層24a、24b、24c、24dの頂部を除去する。TiN層24a、24b、24c、24dはSGTのゲート導体層となる。このゲート導体層は、SGTの閾値電圧の設定に寄与する層であり、単層または複数層からなるゲート導体層から形成してもよい。このゲート導体材料層は、Si柱6b、6c間、及びSi柱6d、6e間の側面全体に接して形成される。なお、TiN層24a、24b、24c、24dに繋がって、例えばタングステン(W)層を形成して、このW層を含めてゲート導体層として用いてもよい。このW層は、他の導体材料層であってもよい。
 次に、図1Kに示すように、Si柱6a~6fの外周部のSiO2層25上に、SiN層27(特許請求の範囲の「第1の層間絶縁層」の一例である)を形成する。そして、全体にSiO2層(図示せず)を被覆する。そして、RIE法により、このSiO2層をエッチングすることにより、露出しているSi柱6a~6fの頂部と、マスク材料層7a~7fの側面に、平面視において、等幅のSiO2層28a、28b(特許請求の範囲の「第3の材料層」の一例である)、28c、28d、28e(特許請求の範囲の「第4の材料層」の一例である)、28fを形成する。この場合、SiO2層28bとSiO2層28cと、は離れて形成させる。同様に、SiO2層28dとSiO2層28eと、は離れて形成させる。なお、SiN層27は、少なくともゲート導体層であるTiN層24a、24b、24c、24d上に形成されておればよい。
 次に、全体に酸化アルミニウム(AlO)層(図示せず)を被覆する。そして、図1Lに示すように、CMP法により、AlO層の上面位置が、マスク材料層7a~7fの上表面位置になるように研磨して、AlO層29(特許請求の範囲の「第2の層間絶縁層」の一例である)を形成する。そして、Si柱6a~6fの頂部を囲んだSiO2層28a、28b、28c、28d、28e、28fを除去して、Si柱6a~6fの頂部を囲んだ凹部30a、30b、30c、30d、30e、30fを形成する。SiO2層28a、28b、28c、28d、28e、28fがSi柱6a~6fに対して自己整合で形成されるので、凹部30a、30b、30c、30d、30e、30fは、Si柱6a~6fに対して自己整合で形成される。
 次に、図1Mに示すように、マスク材料層7a、7b、7c、7d、7e、7fを除去して、Si柱6a~6fの頂部外周と上部に、凹部30A、30B(特許請求の範囲の「第1の凹部」の一例である)、30C、30D,30E(特許請求の範囲の「第2の凹部」の一例である)、30Fを形成する。
 次に、CVD法により全体に、SiO2層(図示せず)を被覆する。そして、図1Nに示すように、CMP法により、SiO2層の上面位置を、AlO層29の上面位置まで研磨して、Si柱6a~6fの頂部を覆い、且つ凹部30A、30B、30C、30D,30E、30F内に、SiO2層31a、31b(図示せず)31c、31d、31e(図示せず)、31fを形成する。そして、リソグラフィ法と、ケミカルエッチング法により、SiO2層31b、31eを除去する。そして、選択エピタキシャル結晶成長法によりアクセプタ不純物を含んだP+層32b(特許請求の範囲の「第1の不純物層」の一例である)、32e(特許請求の範囲の「第2の不純物層」の一例である)を、Si柱6b、6eの頂部を覆い、且つ凹部30B、30E内に形成する。P+層32b、32eの外周が、平面視において、凹部30B、30Eの外周より外側にならないように形成する。なお、P+層32b、32eを形成する前に、Si柱6b、6eの頂部を薄く酸化した後に、この酸化膜を除く処理を行い、Si柱6b、6eの頂部表層のダメージ層の除去、及び洗浄を行うことが望ましい。なお、P+層層32b、32eは、選択エピタキシャル結晶成長法以外の、例えば分子線結晶成長法などの他の方法を用いて単結晶であるP+層層32b、32eを形成してもよい。また、P+層層32b、32eは、全面にアクセプタ不純物を含んだ半導体層を被覆した後に、CMP法により、その上面位置がAlO層29の上面位置まで研磨した後に、上面をCDE法、またはケミカルエッチして形成してもよい。
 次に、全体にSiO2層(図示せず)を被覆し、CMP法により、SiO2層の上面位置が、AlO層29の上面位置と同じになるように研磨して、P+層32b、32e上に、SiO2層(図示せず)を被覆させる。そして、リソグラフィ法とケミカルエッチにより、SiO2層31a、31c、31d、31fを除去する。そして、図1Oに示すように、選択エピタキシャル結晶成長法によりドナー不純物を含んだN+層32a、32c、32d、32fを、Si柱6a、6c、6d、6fの頂部を覆い、且つ凹部30A、30C、30D、30F内に形成する。N+層32a、32c、32d、32fの外周が、平面視において、凹部30A、30C、30D、30Fの外周より外側にならないように形成する。そして、P+層32b、32e上の、SiO2層を除去する。
 次に、全体に薄いTa層(図示せず)とW層(図示せず)を被覆する。そして、図1Pに示すように、CMP法により、W層の上面位置がAlO層29の上面位置になるように研磨して、側面と底部にTa層があるW層33a、33b(特許請求の範囲の「第1の導体層」の一例である)、33c、33d、33e(特許請求の範囲の「第2の導体層」の一例である)、33fを形成する。この場合、N+層32a、32c、32d、32f、P+層32b、32eと、W層33a、33b、33c、33d、33e、33fと、の間にあるTa層は、これら2つの層の接触抵抗を小さくさせるための、バッファ層である。このバッファ層は単層または複数層の他の材料層でもよい。
 次に、図1Qに示すように、TiN層24cと、N+層3aaと、P+層4aaとの上に、コンタクトホールC1を形成する。同時に、TiN層24bと、N+層3bbと、P+層4bbとの上に、コンタクトホールC2を形成する。そして、全体に薄いバッファTi層(図示せず)とW層(図示せず)とを被覆する。そして、W層の上面位置がコンタクトホールC1,C2の上面位置より下になるように、RIEによるエッチバックを行い、コンタクトホールC1,C2内にW層34a(図示せず)、34bを形成する。そして、全体にSiN層(図示せず)を被覆する。そして、CMP法を用いて、SiN層を上面位置が、W層33a、33b、33c、33d、33fの上面位置になるように研磨して、コンタクトホールC1内の、W層34a上と、コンタクトホールC2内のW層34b上と、にSiN層35a(図示せず)、35bを形成する。
 次に、全体にSiO2層(図示せず)を被覆する。そして、図1Rに示すように、全体に、SiO2層37(特許請求の範囲の「第3の層間絶縁層」の一例である)を形成した後に、リソグラフィ法と、RIE法を用いて、平面視において、Si柱6b、6e上のW層33b、33eの少なくとも一部と重なり、Y方向に伸延した帯状コンタクトホールC3(特許請求の範囲の「第1の帯状コンタクトホール」の一例である)を形成する。なお、帯状コンタクトホールC3の底部はSiN層27の上面まで達していてもよい。
 次に、図1Sに示すように、帯状コンタクトC3を埋め、W層33bと、33eと、を接続した電源配線金属層Vdd(特許請求の範囲の「第1の配線導体層」の一例である)を形成する。なお、電源配線金属層Vddは、金属だけでなく、合金、ドナーまたはアクセプタ不純物を多く含んだ半導体よりなる材料層を単層、または複数層用いて形成してもよい。
 次に、図1Tに示すように、全体を覆って上表面が平坦なSiO2層38を形成する。そして、N+層32c上のW層33c上に形成したコンタクトホールC4を介して、グランド配線金属層Vss1を形成する。同時に、N+層32d上のW層33d上に形成したコンタクトホールC5を介して、グランド配線金属層Vss2を形成する。全体を覆って上表面が平坦なSiO2層39を形成する。そして、TiN層24a、24d上に形成したコンタクトホールC6、C7を介して、ワード配線金属層WLを形成する。そして、全体を覆って上表面が平坦なSiO2層40を形成する。そして、N+層32a、32f上のW層33a、33fに形成したコンタクトホールC8,C9を介して,反転ビット出力配線金属層RBL、ビット出力配線金属層BLを形成する。これにより、P層基板1上にSRAMセル回路が形成される。本SRAM回路では、Si柱6b、6eに負荷SGTが形成され、Si柱6c、6dに駆動SGTが形成され、Si柱6a、6fに選択SGTが形成されている。
 なお、図1N、図1Oで示したN+層32a、32c、32d、32f、P+層32b、32eの形成後の熱工程により、N+層32a、32c、32d、32f、P+層32b、32eからSi柱6a~6fの頂部へのドナー、またはアクセプタ不純物の拡散により、N+層32A、32C、32D、32F(図示せず)、P+層32B、32E(図示せず)が形成される。N+層32A、32C、32D、32F、P+層32B、32Eの分布形状は、熱工程の履歴、及びSi柱6a~6fの直径により、Si柱6a~6fの頂部表層または、頂部内部全体に形成される。これにより、N+層32a、32c、32d、32f、P+層32b、32e、N+層32A、32C、32D、32F、P+層32B、32Eは、Si柱6a~6fの頂部に接続して、形成される。なお、N+層32A、32C、32D、32F、P+層32B、32Eの垂直方向の下端の位置は、ゲートTiN層24a、24b、24c、24dの上端位置と同じであっても、また離れていても、また重なっていても、正常なSGT動作がなされれば、いずれでもよい。
 また、図1Jの状態において、マスク材料層7a、7b、7c、7d、7e、7fはなくてもよい。この場合、図1Kまたは、図1Lにおいて、Si柱6a~6fの頂部をエッチング、または、Si柱6a~6fの頂部を酸化した後に除去する工程、などにより、Si柱6a~6f頂部の上面位置をAlO層29より低くすることができる。
 なお、図1Rに示す帯状コンタクトホールC3の形成において、下記の条件が必要である。
(条件1)
 平面視において、帯状コンタクトホールC3の領域内には負荷SGT以外のSi柱(本実施形態では6a、6c、6d、6fが対応する)はない。
(条件2)
 平面視において、帯状コンタクトホールC3はY方向において隣接した他のSRAMセルに繋がって形成されてもよく、また分離されて形成されてもよい。しかし、平面視において、負荷SGTを形成するSi柱(本実施形態ではSi柱6b、6cが対応する)間はX方向、Y方向の両方において繋がっていなければいけない。
(条件3)
 帯状コンタクトホールC3は、Si柱の頂部に接続したSGTのソース、またはドレインとなる不純物領域(本実施形態ではP+層32b、32eが対応する)と、金属、合金などの配線導電層と、の接続のために形成される。
 第1実施形態の製造方法によれば、次のような特徴が得られる。
(特徴1)
 本実施形態では、P+層32b、32eが、Si柱6b、6eと自己整合で形成された凹部30B,30E内に形成される。そして、同じくP+層32b、32e上のW層33b、33eも凹部30B,30E内に形成される。これにより、W層33b、33eは、同様に形成された隣接したN+層32c、33d、W層33c、33dと確実に分離される。且つ、P+層32b、32eは、Si柱6b、6eの頂部を覆って形成されているので、Si柱6b、6eの頂部だけに不純物層を形成してSGTのソースまたはドレインを形成したものと比べてソースまたはドレイン抵抗を小さくできる。さらに、W層33b、33eがP+層32b、32eの上面全体に接しているので、配線導体層である電源配線金属層Vddは、隣接のW層33c、33dと離して、W層33b、33eの一部領域と接続すればよい。このことは、配線導体層である電源配線金属層VddとW層33b、33eとを接続するためのコンタクトホールC3をW層33c、33dから離して形成できることを示している。これにより、高密度で、且つ低いソースまたはドレイン抵抗を有するSGTを用いたSRAMセル回路が形成される。そして、Si柱6b、6cに形成された2つのSGTはCMOSインバータ回路を形成しており、同様にSi柱6d、6eに形成された2つのSGTはCMOSインバータ回路を形成している。このことは、本実施形態を他のロジック回路に適用できることを示している。これにより、本実施形態はSGTを用いた、高密度で、且つ高性能の回路形成に寄与できる。
(特徴2)
 従来、負荷SGTが形成される、Si柱6b、6e上のそれぞれに独立したコンタクトホールが形成される。この2つのコンタクトホールの距離は、他の駆動SGT、選択SGTのコンタクトでの距離と比べて一番近い。この場合、SRAMセルの高集積化が進むと、この2つの独立したコンタクトホールを、1回のリソグラフィ法と、RIEエッチング法と、で形成することが難しくなる。このため、例えば、リソグラフィ法と、RIEエッチング法との工程を2回に分けて行う必要性が生じる。この場合、工程数の増加に伴うコスト増加の問題に加えて、2回のリソグラフィ工程間のマスク合わせマージンを組み込むための集積度の低下が問題になる。また、独立した、微細な隣接した2つのコンタクトホールを精度よく形成するための製造上の困難性が問題になる。これに対して、本実施形態では、平面視において、負荷SGTが形成される2つのSi柱6b、6e上のP+層32b、32e、W層33b、33eと、重なって帯状コンタクトホールC3が形成される。これにより、電源配線金属層Vddと、P+層32b、32eと、が帯状コンタクトホールC3を介して接続される。このように、本実施形態では、Si柱6b、6e上に独立したコンタクトホールが形成されない。これにより、1回のリソグラフィ法と、RIEエッチング法と、によりコンタクトホールが形成されることによるコスト低減と、マスク合わせマージン問題がないことによる集積度の低下と、を防ぐことができる。そして、帯状コンタクトホールC3は、従来の2つの独立のコンタクトホールを形成する方法と比べて、広く形成できるので、パターン精度がよくできる利点がある。これにより、本実施形態により底コストで、高集積度、高性能のSGTを用いたSRAMセル回路が形成される。同様に高集積度、高性能のSGTを用いたロジック回路が形成される。
(第2実施形態)
 以下、図2A~図2Cを参照しながら、本発明の第2実施形態に係る、SGTを有するSRAMセル回路の製造方法について説明する。(a)は平面図、(b)は(a)のX-X’線に沿う断面構造図、(c)は(a)のY-Y’線に沿う断面構造図を示す。
 本実施形態では、まず第1実施形態で説明した図1A~図1Qまでの工程を行う。そして、全体にレジスト層(図示せず)を被覆する。そして、リソグラフィ法を用いて、図2Aに示すように、SiN層41、マスク材料層7a~7f、SiO2層28a~28fの上に、平面視において、Si柱6b、6eに重なり、且つ帯状に空いたレジスト層42(特許請求の範囲の「第1のマスク材料層」の一例である)を形成する。
 次に、図2Bに示すように、レジスト層42をマスクにして、SiN層41、マスク材料層7b、7e、SiO2層28a、28eを、その上面位置がSi柱6b、6eの頂部上面位置より下になるように、RIE法によりエッチングして、凹部43を形成する。なお、この凹部43の底部はSiN層27まで達してもよい。
 次に、レジスト層42を除去する。そして、図2Cに示すように、Si柱6b、6e上のマスク材料層7b、7eと、SiO2層28b、28eと、を除去して、凹部43A(特許請求の範囲の「第3の凹部」の一例である)を形成する。凹部43Aは、Y方向に延びた矩形部と、Si柱6b、6eの頂部を囲んだ、除去したSiO2層28b、28e部分よりなる。
 次に、全体にALD法による薄い単結晶Si層(図示せず)と、エピタキシャル結晶成長法によるアクセプタ不純物を含んだP+層(図示せず)を被覆する。そして、P+層、薄いSi層を、その上面位置がSiN層41の上面位置になるように研磨して、図2Dに示すように、薄い単結晶Si層45b(特許請求の範囲の「単結晶半導体薄膜層」の一例である)、P+層46を形成する。
 次に、図2Eに示すように薄いSi層45、P+層46の上部をエッチングしてP+層46bを形成する。そして、CVD法とCMP法を用いて、P+層46bの上部にあり、且つその上面位置がSiN層41の上面位置にあるマスク材料層49bを形成する。そして、Si柱6a、6c、6d、6fの頂部の外周部と上にあるマスク材料層7a、7c、7d、7f、SiO2層28a、28c、28d、28fを除去して、Si柱6a、6c、6d、6fの頂部上に凹部43A、43C,43D,43Eを形成する。なお、P+層46bは、第1実施形態の図1Nで示したP+層32b(特許請求の範囲の「第1不純物層」の一例である)とP+層32e(特許請求の範囲の「第2の不純物層」の一例である)と繋がった不純物層(特許請求の範囲の「第3の不純物層」の一例である)よりなっている。また、P+層46bは、第1実施形態におけるように、選択エピタキシャル結晶成長法により形成してもよい。また、例えば分子線結晶成長法などの他の方法を用いて単結晶であるP+層46bを形成してもよい。
 次に、図2Fに示すように、P+層46bを形成したのと同じ方法を用いて、凹部43A、43C,43D,43E内に、薄い単結晶Si層45a、45c(図示せず)、45d、45e(図示せず)と、ドナー不純物を含んだN+層46a、46c、46d(図示せず)、46e(図示せず)を形成する。そして、N+層46a、46c、46d、46e上に、その上面位置がSiN層41の上面位置と同じになるマスク材料層49a、49c、49d、49eを形成する。
 次に、マスク材料層49a、49b、49c、49d、49eを除去する。そして、図2Gに示すように、CVD法と、CMP法を用いて、N+層46a、46c、46d、46e、P+層46b上にW層50a、50b(特許請求の範囲の「第3の導体層」の一例である)、50c、50eを形成する。そして、全体にSiO2層52を形成する。そして、リソグラフィ法と、RIEエッチング法と、を用いて、W層50b上のSiO2層52を除去した帯状コンタクトホールC10を形成する。そして、帯状コンタクトホール50bを介して、W層50bと繋がった帯状電源配線金属層VDDを形成する。そして、図1Tで示された工程を行うことにより、P層基板1上にSRAMセル回路が形成される。なお、W層50a、50b、50c、50eは、単層または複数層の他の金属、または合金による導体層より形成してもよい。
 なお、薄い単結晶Si層45a~45eは、結晶性のよいP+層46b、N+層48a、48b、48c、48dを形成するための層であるので、この目的に合うものであれば、他の単結晶半導体薄膜層であってもよい。
 なお、薄い単結晶Si層45a~45eの下の、Si柱6a、6c、6d、6fの頂部には、ドナー不純物原子を含んだ不純物層と、Si柱6b、6eの頂部にはアクセプタ不純物原子を含んだ不純物層が形成されていてもよい。この不純物層は、薄い単結晶Si層45a~45eの形成後に、P+層46b、N+層46a、46c、46eからのアクセプタ不純物原子、及びドナー不純物原子の熱拡散により形成してもよい。また、この不純物層は、薄い単結晶Si層45a~45eの形成前に、Si柱6a~6fの頂部にアクセプタ不純物原子、及びドナー不純物原子を含ませて、P+層46b、N+層46a、46c、46eを形成させてもよい。
 第2実施形態の製造方法によれば、次のような特徴が得られる。
(特徴1)
 第1実施形態では、P+層32b、32eは、選択エピタキシャル結晶成長法により、Si柱6b、6eの頂部外周部の凹部30B、30Eの中に形成された。Si柱6b、6eの頂部と接するP+層32b、32eは良い結晶性をもつことが求められる。この結晶性が良くないと、P+層32b、32eによるダイオードの抵抗が大きくなる、またはリーク電流が大きくなる、または接合耐圧が低下するなどの問題を生じる。この結晶性を良くするには、結晶成長させる凹部32b、32eの平面視における面積を広くすることが望ましい。しかし、SRAMセルの高密度化により、凹部32b、32eの面積が小さくなるので、良い結晶性を有するP+層32b、32eを形成することが難しくなる。これに対して、本実施形態では、エピタキシャル結晶成長させる凹部43Aの面積が、第1実施形態の凹部32b、32eより大きいため、結晶性の良いP+層46を形成することができる。これにより、ダイオード抵抗、リーク電流の低減と、高耐圧化が図れる。更に、単結晶薄膜Si層45を形成してから、P+層46をエピタキシャル結晶成長させることにより、より結晶性の良いP+層46を形成することができる。
(特徴2)
 本実施形態では、P+層46b、N+層46a、46c、46d、46eが、Si柱6a~6fの頂部に対して、自己整合で同心円状に囲んだ不純物領域を含んでいる。これにより、隣接するSi柱6b、6cと、同じく隣接するSi柱6d、6eとの2つのSi柱間の距離を短くできる。これによりSRAMセルの高密度化が図れる。同じく、P+層46b、N+層46a、46c、46d、46e上にあるW層50a~50eは、自己整合により形成された凹部43A~43E内に形成されている。これにより、W層50b上と電源配線金属層VDDを接続するためのコンタクトホールC10を、隣接するSi柱6a、6c、6d、6f上のW層50a、50c、50d、50eより離すことができる。これにより、SRAMセルの高密度化が図れる。
(第3実施形態)
 以下、図3A~図3Cを参照しながら、本発明の第3実施形態に係る、SGTを有するSRAMセル回路の製造方法について説明する。(a)は平面図、(b)は(a)のX-X’線に沿う断面構造図、(c)は(a)のY-Y’線に沿う断面構造図を示す。
 図3Aに示すように、P層基板1上に、N層2A、N+層3Aa、3Ab、P+層4AaよりなるSi柱台55aと、N層2B、N+層3Ba(図示せず)、3Bb(図示せず)、P+層4BaよりなるSi柱台55bが形成される。そして、Si柱台55a、55b上に、Si柱6A,6B,6C,6D,6E、6Fが形成される。Si柱6B、6Eの中心を結ぶ直線はY方向に沿っている。同様に、Si柱6A,6Dを結ぶ直線と、Si柱6C、6Fの中心を結ぶ直線も、Y方向に沿っている。そして、Si柱6A~6Fの底部外周部に、SiO2層22aが形成される。そして、全体を覆ってALD法によりゲートHfO2層23aが形成される。そして、Si柱6Aを囲むHfO2層23aを囲みゲートTiN層24Aが形成される。同時に、Si柱6B、6Cを囲むHfO2層23aを囲みゲートTiN層24Bが形成される。同時に、Si柱6D、6Eを囲むHfO2層23aを囲みゲートTiN層24Cが形成される。同時に、Si柱6Fを囲むHfO2層23aを囲みゲートTiN層24D(図示せず)が形成される。そして、ゲートTiN層24A,24B,24C,24Dを囲み、SiO2層25aを形成する。そして、SiO2層25aに形成したコンタクトホールCaを介して、TiN層24Cと、N+層3Aaと、P+層4Aaと、に接続し、且つ上面位置がTiN層24A~24D上面位置より低いW層26aを形成する。同時に、SiO2層25aに形成したコンタクトホールCbを介して、TiN層24Bと、N+層3Bbと、P+層4Baと、に接続し、且つ上面位置がTiN層24A~24D上面位置より低いW層26bを形成する。そして、Si柱6A~6Fの頂部の外周部にあって、ゲートTiN層24A~24Dの上端上にSiN層27aを形成する。そして、Si柱6A、6C、6D,6Fの頂部にN+層46a、46c、46d(図示せず)、46f(図示せず)と、Si柱6B、6Eの頂部にP+層46b、46eと、を形成する。そして、第1実施形態の図1K~図1Pで示したのと同じ工程により、選択エピタキシャル結晶成長法により、N+層47a、47c、47d(図示せず)、47f(図示せず)と、P+層47b、47eと、を形成し、そして、N+層47a、47c、47d、47fと、P+層47b、47eと、の上にW層48a、48b、48c、48d(図示せず)、48e、48f(図示せず)を形成する。そして、N+層47a、47c、47d、47fと、P+層47b、47eと、W層48a、48b、48c、48d、48e、48fと、の外周部にSiO2層49を形成する。
 次に、図3Bに示すように、W層48a、48b、48c、48d、48e、48fと、SiO2層49と、の上にSiO2層50を形成する。そして、リソグラフィ法と、RIEエッチングと、により、底部位置がP+層47b、47eの上面位置にあり、且つ、平面視において、W層48b、48eと重なりY方向に伸延した帯状コンタクトホールCcを形成する。平面視のX-X‘線上において、帯状コンタクトホールCcは、W層48bの内側にある。そして、帯状コンタクトホールCcと、W層48eと、の関係も同じである。そして、コンタクトホールCcを埋めて、P+層47b、47eと接続した電源配線金属層Vddを形成する。この場合、CMPにより、SiO2層50と、電源配線金属層Vddの上面位置を同じにする。これにより、平面視において、電源配線金属層Vddは帯状コンタクトホールCcより外側にはみ出さない。
 次に、図3Cに示すように、全体を覆って上表面が平坦なSiO2層51を形成する。そして、W層48a上に形成したコンタクトホールCdを介して、グランド配線金属層Vss1を形成する。同時に、W層48f上に形成したコンタクトホールCeを介して、グランド配線金属層Vss2を形成する。そして、全体を覆って上表面が平坦なSiO2層52を形成する。そして、TiN層24A、24D上に形成したコンタクトホールCf、Cgを介して、ワード配線金属層WLを形成する。そして、全体を覆って上表面が平坦なSiO2層53を形成する。そして、W層48c、48d上に形成したコンタクトホールCh,Ciを介して,ビット出力配線金属層BLと、反転ビット出力配線金属層RBLと、を形成する。これにより、P層基板1上にSRAMセル回路が形成される。
 第3実施形態の製造方法によれば、次のような特徴が得られる。
(特徴1)
 第1実施形態ではSi柱6bと、6eとが、X方向において、ずれて形成されている。これに対して、本実施形態では、Si柱6B、6Eの中心は、Y方向に延びた1つの線上にある。このように、本実施形態でのSi柱6A~6FのSRAMセル内での配置が、第1実施形態でのSi柱6a~6fとの配置と異なるが、本実施形態は第1実施形態と同じ特徴を有する。P+層47b、47eと、W層48b、48eと、はSi柱6B、6Eと自己整合で形成される。これにより、P+層47b、47eと、W層48b、48eとは、隣接のSi柱6C、6D頂部に形成されたN+層47c、47d、W層48c、48dを確実に分離できる。且つ、P+層47b、47eはP+層46b、46eを覆っているので、低抵抗ソース、またはドレイン領域が形成される。
(特徴2)
 本実施形態では、X-X’線上において、帯状コンタクトホールCcはW層48bの内側にある。帯状コンタクトホールCcとW層48eの関係も同じである。且つ、帯状コンタクトホールCcは、平面視においてW層48b、48eの一部に接続すればよいので、マスク合わせズレに起因した歩留り低下を防ぐことができる。そして、帯状コンタクトホールCcは、W層48b、48e上に、2つの独立のコンタクトホールを形成する方法と比べて、広く形成できるので、パターン精度がよくできる利点がある。これにより、低コストで、高集積度、高精度のSGTを用いたSRAMセルが形成される。
(第4実施形態)
 以下、図4を参照しながら、本発明の第4実施形態に係る、SGTを有するSRAMセル回路の製造方法について説明する。(a)は平面図、(b)は(a)のX-X’線に沿う断面構造図、(c)は(a)のY-Y’線に沿う断面構造図を示す。
 図4に示すように、図2Gに示した、コンタクトホールC10と、電源配線金属層VDDが形成されない。W層50bが電源配線金属層VDDとなっている。
 第4実施形態の製造方法によれば、次のような特徴が得られる。
 本実施形態では、W層50bが電源配線金属層VDDとなるため、第2実施形態の図2Gに示す、SRAMセル領域にコンタクトホールC10と、電源配線金属層VDDの形成工程を必要としない。これにより、SRAMセル内におけるコンタクトホールと、配線金属層と、の形成に伴う集積度の低下と、歩留りの低下を防ぐことができる。また、本発明をロジック回路に適用した場合、単位回路領域から外部の配線取り出し端子までの距離を短くできるので、前述のW層50bに対応する導体層形成がより容易にできる。また、マイクロプロセッサ回路において、ロジック回路領域のみに、本実施形態を適用してもよい。
(その他の実施形態)
 なお、本発明に係る実施形態では、1つの半導体柱に1個のSGTを形成したが、2個以上を形成する回路形成においても、本発明を適用できる。2個以上のSGTを形成した2つの半導体柱の最上部のSGTの頂部不純物層間の接続に、本発明を適用できる。
 なお、第1実施形態では、Si柱6a~6fを形成したが、ほかの半導体材料よりなる半導体柱であってもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態における、N+層32a、32c、32d、32f、P+層32b、32eは、ドナー、またはアクセプタ不純物を含んだSi、または他の半導体材料層より形成されてもよい。また、N+層32a、32c、32d、32fと、P+層32b、32eと、は異なる半導体材料層より形成されてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態では、N+層32a、32c、32d、32f、P+層32b、32eは、選択エピタキシャル結晶成長法を用いて形成した。CDE(Chemical Dry Etching)と通常のエピタキシャル結晶成長とを繰り返して、凹部30A~30F内のSi柱6a~6fの頂部上にN+層32a、32c、32d、32f、P+層32b、32eを形成する方法を含め、他の方法によりN+層32a、32c、32d、32f、P+層32b、32eを選択的に形成してもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態における、Si柱6a~6fの外周部のSiN層27と、露出したSi柱6a~6fの頂部、マスク材料層7a~7fの側面に形成したSiO2層28a~28fと、SiO2層28a~28fを囲んだAlO層29とは、本発明の目的に合う材料であれば、単層または複数層よりなる有機材料または無機材料を含む他の材料層を用いてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、マスク材料層7はSiO2層、酸化アルミニウム(Al23。AlOとも称する)層、SiO2層より形成した。マスク材料層7は、本発明の目的に合う材料であれば、単層または複数層よりなる有機材料または無機材料を含む他の材料層を用いてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、図1C、図1Dに示したように、全体に、ALD法により形成した帯状SiN層13aa、13ab、13ba、13bbを帯状SiGe層8a、8bの両側に形成した。帯状SiN層13aa、13ab、13ba、13bbと、帯状SiGe層8a、8bと、は本発明の目的に合う材料であれば、単層または複数層よりなる有機材料または無機材料を含む他の材料層を用いてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、図1A~図1Gにおいて述べたように、Y方向に伸延した帯状マスク材料層12a、12ab、12ba、12bb、帯状SiN層13aa、13ab、13ba、13bb、に直交して、X方向に伸延した帯状マスク材料層17a、17bを、帯状SiN材料層13aa、13ab、13ba、13bbを形成したのと同様な方法により形成した。これにより、X方向、Y方向共に、高精度で、且つ高密度に、Si柱6a~6fが形成される。そして、本実施形態の説明では、帯状マスク材料層12a、12ab、12ba、12bb、帯状SiN層13aa、13ab、13ba、13bbを形成した後に、帯状マスク材料層17a、17bを形成した。これに対して、帯状マスク材料層17a、17bを形成した後に、帯状SiN材料層12a、12ab、12ba、12bb、帯状SiN層13aa、13ab、13ba、13bbを形成する工程でも、同じく高精度で、且つ高密度にSi柱6a~6fを形成することができる。また、設計において、Y方向に余裕がある場合は、本方法を用いないで、リソグラフィ法とRIEエッチング法により、直接に帯状マスク材料層17a、17bを形成してもよい。また、X方向に余裕がある場合は、本方法を用いないで、リソグラフィ法とRIEエッチング法により、直接に帯状マスク材料層13aa、13ab、13ba、13bbを形成してもよい。また、SRAMセル性能を満足することができれば、X方向に伸延した帯状マスク材料層12a、12ab、12ba、12bb、帯状SiN層17a、17bを、SADP(Self-Aligned Double Patterning、例えば非特許文献3を参照)、SAQP(Self-Aligned Quadruple Patterning、例えば非特許文献3を参照)を用いて形成しても良い。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、図1H、図1Iで説明したように、矩形状のマスク材料層19a、19b、19c、19d、19e、19f、19g、19hを頂部に有するSiN柱20a、20b、20c、20d、20e、20f、20g、20hを形成した後に、矩形状のマスク材料層19b、19g、SiN柱20b、20gを除去した。これにより、平面視において、図1で示したコンタクトホールC1、C2のある領域にSi柱がないコンタクトホールC1、C2形成領域を形成した。これに対し、コンタクトホールC1、C2形成領域にSi柱を形成した後に、これらSi柱を除去して、コンタクトホールC1、C2形成領域を形成してもよい。また、帯状マスク材料層17a、17bを形成した後に、コンタクトホールC1、C2形成領域の帯状マスク材料層17a、17bを除去する工程を行うことにより、コンタクトホールC1、C2のある領域にSi柱を形成させない方法により、コンタクトホールC1、C2形成領域を形成してもよい。上記のように、第1実施形態で説明した方法以外の方法によって、コンタクトホールC1、C2形成領域を作ってもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、図1Tに示すように、Si柱6a~6fの下部に、SGTのソースまたはドレインとなるN+層3aa、3ab、3ba、3bb、P+層4aa、4bbがN層2a、2b上で、繋がって形成された。これに対し、N+層3aa、3ab、3ba、3bb、P+層4aa、4bbを、Si柱6a~6fの底部に形成して、かつN+層3aa、3ab、3ba、3bb、P+層4aa、4bb間を金属層、合金層を介して繋げてもよい。また、N+層3aa、3ab、3ba、3bb、P+層4aa、4bbは、Si柱6a~6fの底部側面に接続して形成してもよい。上記のように、SGTのソース、またはドレインとなるN+層3aa、3ab、3ba、3bb、P+層4aa、4bbは、Si柱6a~6fの底部の内部、または側面外側に接して、その外周に形成されていてもよく、そして、各々が他の導体材料で電気的に繋がっていてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、帯状マスク材料層9a、9b、12aa、12ab、12ba、12bbのそれぞれの上表面と、底部の垂直方向における位置が、同じように形成したが、本発明の目的に合うならば、それぞれの上表面と、底部の位置が垂直方向で異なっていてもよい。このことは、本発明に係るその他の実施形態においても同様である。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、帯状マスク材料層9a、9b、12aa、12ab、12ba、12bbの厚さ、及び形状は、CMPによる研磨、及びRIEエッチング、洗浄により変化する。この変化は、本発明の目的に合う程度の内であれば、問題ない。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態における、各種配線金属層34a、34b、WL、Vdd、Vss、BL、RBLの材料は、金属だけでなく、合金、アクセプタ、またはドナー不純物を多く含んだ半導体層などの導電材料層であってもよく、そして、それらを単層、または複数層組み合わせて構成させてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態では、図1Jに示したように、ゲート金属層として、TiN層24a、24b、24c、24dを用いた。このTiN層24a、24b、24c、24dは、本発明の目的に合う材料であれば、単層または複数層よりなる材料層を用いることができる。TiN層24a、24b、24c、24dは、少なくとも所望の仕事関数を持つ、単層または複数層の金属層などの導体層より形成できる。この外側に、たとえばW層などの他の導電層を形成してもよい。この場合、W層はゲート金属層を繋げる金属配線層の役割を行う。W層以外に単層、または複数層の金属層を用いても良い。また、ゲート絶縁層として、HfO2層23を用いたが、それぞれを単層または複数層よりなる他の材料層を用いてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 第1実施形態において、Si柱6a~6fの平面視における形状は、円形状であった。そして、Si柱6a~6fの一部または全ての平面視における形状は、円形、楕円、一方方向に長く伸びた形状などであってもよい。そして、SRAMセル領域から離れて形成されるロジック回路領域においても、ロジック回路設計に応じて、ロジック回路領域に、平面視形状の異なるSi柱が混在して形成することができる。これらのこのことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態において、Si柱6a~6fの底部に接続してN+層3aa、3ab、3ba、3bb、P+層4aa、4bbを形成した。N+層3aa、3ab、33ba、3bb、P+層4aa、4bb上面に金属、シリサイドなどの合金層を形成してもよい。また、Si柱6a~6fの底部の外周に例えばエピタキシャル結晶成長法により形成したドナー、またはアクセプタ不純物原子を含んだP+層、またはN+層を形成してSGTのソース、またはドレイン不純物領域を形成してもよい。この場合、エピタキシャル結晶成長法で形成されたN+層またはP+層に接したSi柱内部にN+層またはP+層が形成されていても、いなくてもよい。または、これらP+層、N+層に接して、そして伸延した金属層、または合金層を設けても良い。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態では、P層基板1上にSGTを形成したが、P層基板1の代わりにSOI(Silicon On Insulator)基板を用いても良い。または、基板としての役割を行うものであれば他の材料基板を用いてもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態では、Si柱6a~6fの上下に、同じ極性の導電性を有するN+層3aa、3ab、3ba、3bb、3aa、3ab、3ba、3bb、P+層44b、44gとN+層32a、32c、32d、32f、P+層32b、32eを用いて、ソース、ドレインを構成するSGTについて説明したが、極性が異なるソース、ドレインを有するトンネル型SGTに対しても、本発明が適用できる。このことは、本発明に係るその他の実施形態においても同様である。
 また、第1実施形態では、ゲートHfO2層23、ゲートTiN層24a、24b、240c、24dを形成した後に、N+層43a,43c,43d,43e、43f、44a、44c、44d、44e、44f、44h、P+層43b、43g、44b、44gを形成した。これに対し、N+層32a、32c、32d、32f、P+層32b、32eを形成した後に、ゲートHfO2層23、ゲートTiN層24a、24b、240c、24dを形成してもよい。このことは、本発明に係るその他の実施形態においても同様である。
 また、第2実施形態において、ALD法による薄い単結晶Si層45と、エピタキシャル結晶成長法によるアクセプタ不純物を含んだP+層46を形成した。薄い単結晶Si層45は、結晶性のよいP+層46を得るための材料層である。結晶性のよいP+層46を得るための材料層であれば、他の単層または複数層の材料層であってもよい。
 また、縦型NAND型フラッシュメモリ回路では、半導体柱をチャネルにして、この半導体柱を囲んだトンネル酸化層、電荷蓄積層、層間絶縁層、制御導体層から構成されるメモリセルが複数段、垂直方向に形成される。これらメモリセルの両端の半導体柱には、ソースに対応するソース線不純物層と、ドレインに対応するビット線不純物層がある。また、1つのメモリセルに対して、その両側のメモリセルの一方がソースならば、他方がドレインの役割を行う。このように、縦型NAND型フラッシュメモリ回路はSGT回路の1つである。従って、本発明はNAND型フラッシュメモリ回路との混在回路に対しても適用することができる。
 本発明は、本発明の広義の精神と範囲を逸脱することなく、様々な実施形態及び変形が可能とされるものである。また、上述した実施形態は、本発明の一実施例を説明するためのものであり、本発明の範囲を限定するものではない。上記実施例及び変形例は任意に組み合わせることができる。さらに、必要に応じて上記実施形態の構成要件の一部を除いても本発明の技術思想の範囲内となる。
 本出願は、2019年7月11日に出願された国際出願第PCT/JP2019/027541号に基づく優先権を主張するものである。この元となる特許出願の開示内容は参照により全体として本出願に含まれる。
 本発明に係る、柱状半導体装置と、その製造方法によれば、高密度の柱状半導体装置が得られる。
1: P層基板
2、2a、2b、2A、2B: N層
3、3aa、3ab、3ba、3bb、3Aa,3Ab、3Ba、3Bb、32a、32c、32d、32f、32A、32C、32D、32F、46a、46c、46d、46e、47a、47c、47d、47e: N+
4a、4b、4aa、4bb、4Aa、4Ba,32b、32e、32B、32E、40b、46、46b、47b、47e: P+
6: i層
7、10、7a、7b、7c、7d、7e、7f、49a、49b、49c、49d、49e: マスク材料層
9a、9b、10、10a、10b、12aa、12ab、2ba、12bb、17a、17b: 帯状マスク材料層
19a、19b、19c、19d、19e、19f、19g、19h: 矩形状のマスク材料層
8: SiGe層
8a、8b: 帯状SiGe層
13a、13b、13c、16、27、27a、35a、35b、41: SiN層
9a、9b、13aa、13ab、13ba、13bb: 帯状SiN層
6a、6b、6c、6d、6e、6f、6A,6B,6C,6D,6E,6F Si柱
15、22、22a、25、25a、28a、28b、28c、28d、28e、28f、31a、31b31c、31d、31e、31f、37、38、38、39、40、49、50、51、52: SiO2
20a、20b、20c、20d、20e、20f、20g、20h: SiN柱
21a、21b、55a、55b: Si柱台
21a、21b、30a、30b、30c、30d、30e、30f、30A、30B、30C、30D,30E、30F、43、43A: 凹部
23、23a: HfO2
24a、24b、24c、24d、24A、24B、24C、24D: TiN層
33a、33b、33c、33d、33e、33f、34a、34b、48a、48b、48d、48え、48f、50a、50b、50c、50d、50e: W層
29: AlO層
42: レジスト層
45: Si層
C1、C2、C3、C4、C5、C6、C7、C8、C9、C10、Ca、Cb,Cc,Cd,Ce、Cf,Cg,Ch: コンタクトホール
WL: ワード配線金属層
BL: ビット配線金属層
RBL: 反転ビット配線金属層
Vss1,Vss2: グランド配線金属層
Vdd、VDD: 電源配線金属層
XC1、XC2: 接続配線金属層

Claims (13)

  1.  基板に垂直方向に立った半導体柱と、前記半導体柱を囲んだゲート絶縁層と、前記ゲート絶縁層を囲んだゲート導体層を有する柱状半導体装置の製造方法であって、
     前記半導体柱であって、且つその頂部に第1の材料層を有する第1の半導体柱と、前記第1の半導体柱に隣接して、前記半導体柱であって、且つその頂部に第2の材料層を有する第2の半導体柱と、を形成する工程と、
     前記ゲート導体層上面より上にあって、前記第1の半導体柱と、前記第2の半導体柱と、の頂部外周部に、第1の層間絶縁層を形成する工程と、
     前記第1の層間絶縁層上にあって、且つ前記第1の半導体柱の頂部側面を囲んだ第3の材料層と、前記第2の半導体柱の頂部側面を囲んだ第4の材料層と、を形成する工程と、
     前記第3の材料層と、前記第4の材料層と、の側面に接した外周部に、第2の層間絶縁層を形成する工程と、
     前記第1の材料層と、前記第2の材料層と、前記第3の材料層と、前記第4の材料層と、を除去して、前記第1の半導体柱の頂部を囲んだ第1の凹部と、前記第2の半導体柱の頂部を囲んだ第2の凹部と工程と、を形成する工程と、
     前記第1の半導体柱の頂部を囲み、且つ前記第1の凹部内に、第1の不純物層を形成する工程と、前記第2の半導体柱の頂部を囲み、且つ前記第2の凹部内に第2の不純物層を形成する工程と、
     前記第1の不純物層上にあり、且つ前記第1の凹部内に、第1の導体層を形成する工程と、前記第2の不純物層上にあり、且つ前記第2の凹部内に、第2の導体層を、形成する工程と、
     前記第1の導体層と、前記第2の導体層と、を接続する第1の配線導体層を形成する工程とを有し、
     平面視において、前記第1の配線導体層の形成領域に、前記第1の半導体柱と、前記第2の半導体柱と、は別の前記半導体柱が形成されていない、
     ことを特徴とする柱状半導体装置の製造方法。
  2.  前記第1の導体層と、前記第2の導体層と、前記第2の層間絶縁層と、の上に、第3の層間絶縁層を形成する工程と、
     前記第3の層間絶縁層に、平面視において、前記第1の導体層の一部領域と、前記第2の導体層の一部領域と、に重なり、且つ接した第1の帯状コンタクトホールを形成する工程と、
     前記第1の帯状コンタクトホールを埋めて、前記第1の配線導体層を形成する工程を有し、
     平面視において、前記第1の導体層と、前記第2の導体層と、の一部領域が前記第1の帯状コンタクトホールより外側に突き出ている、
     ことを特徴とする請求項1に記載の柱状半導体装置の形成方法。
  3.  前記第2の層間絶縁層を形成した後に、平面視において、前記第1の材料層と、前記第3の材料層と、の一部領域と、前記第2の材料層と、前記第4の材料層と、の一部領域と、に重なり、かつ繋がって空いた第1のマスク材料層を形成する工程と、
     前記第1のマスク材料層をマスクにして、前記第1の材料層と、前記第3の材料層と、前記第2の材料層と、前記第4の材料層と、前記第2の層間絶縁層と、をエッチングして、第3の凹部を形成する工程と、
     前記第3の凹部内にあって、前記第1の不純物層と、前記第2の不純物層と、の形成と同時に、前記第1の不純物層と、前記第2の不純物層とに繋がった第3の不純物層を形成する工程と、
     前記第1の不純物層と、第2の不純物層と、前記第3の不純物層と、の上にあって、且つ前記第3の凹部内に第3の導体層を形成する工程と、
     前記第3の導体層に、接続する前記第1の配線導体層を形成する工程、を有し、
     平面視において、前記第1の帯状コンタクトホールが、前記第3の導体層の内側にあり、且つ前記第1の不純物層と、前記第2の不純物層と、前記第3の不純物層と、が同じ半導体材料層よりなる、
     ことを特徴とする請求項2に記載の柱状半導体装置の形成方法。
  4.  前記第3の導体層が前記第1の配線導体層である、
     ことを特徴とする請求項3に記載の柱状半導体装置の形成方法。
  5.  前記第1の不純物層と、前記第2の不純物層と、をエピタキシャル結晶成長により形成する、
     ことを特徴とする請求項1に記載の柱状半導体装置の製造方法。
  6.  前記第1の凹部と、前記第2の凹部と、の底部面上に単結晶半導体薄膜層を形成する工程と、
     続けて、前記第1の凹部と、前記第2の凹部と、に前記第1不純物層と、前記第2の不純物層と、を形成する工程と、を有する、
    ことを特徴とする請求項1に記載の柱状半導体装置の製造方法。
  7.  前記第1の半導体柱と、前記第2の半導体柱と、にSRAM(Static Random Access Memory)セル回路の負荷用SGT(Surrounding Gate Transistor)が形成されている、
     ことを特徴とする請求項1に記載の柱状半導体装置の形成方法。
  8.  基板上に垂直方向に立った第1の半導体柱と、
     前記第1の半導体柱に隣接して立った第2の半導体柱と、
     その上面位置が前記第1の半導体柱と、前記第2の半導体柱と、の頂部上面より下方にあり、且つ前記第1の半導体柱と前記第2の半導体柱と、を囲んだゲート絶縁層と、
     前記ゲート絶縁層を囲んだゲート導体層と、
     前記ゲート導体層上にある第1の層間絶縁層と、
     前記第1の半導体柱頂部を覆い、且つ、平面視において、その外周が、前記第1の半導体柱の外周を等幅に離れている第1の不純物層と、前記第2の半導体柱頂部を覆い、且つ、平面視において、その外周と等幅に離れている第2の不純物層と、
     前記第1の不純物層上にある第1の導体層と、前記第2の不純物層上にある第2の導体層と、
     前記第1の不純物層と、前記第2の不純物層と、前記第1の導体層と、前記第2の導体層と、の外周部にある第2の層間絶縁層と、
     前記第1の導体層と、前記第2の導体層と、前記第2の層間絶縁層と、の上にある第3の層間絶縁層と、
     前記第3の層間絶縁層に、平面視において、前記第1の導体層の一部領域と、前記第2の導体層の一部領域と、に重なり、且つ接した第1の帯状コンタクトホールと、
     前記第1の帯状コンタクトホールを埋めた、第1の配線導体層と、を有し、
     平面視において、前記第1の導体層と、前記第2の導体層と、の一部領域が前記第1の帯状コンタクトホールより外側に突き出ている、
     ことを特徴とする柱状半導体装置。
  9.  前記第1の不純物層と、前記第2の不純物層と、同じ面上にあり、且つ前記第1の不純物層と、前記第2の不純物層とに繋がった第3の不純物層と、
     前記第1の不純物層と、第2の不純物層と、前記第3の不純物層と、の上にあり、且つ平面視において、前記第1の不純物層と、第2の不純物層と、前記第3の不純物層と、同じ形状の第3の導体層と、
     前記第3の導体層に、接続する前記第1の配線導体層と、を有し、
     平面視において、前記第1の帯状コンタクトホールが、前記第3の導体層の内側にある、
     ことを特徴とする請求項8に記載の柱状半導体装置。
  10.  前記第3の導体層が前記第1の配線導体層である、
     ことを特徴とする請求項9に記載の柱状半導体装置。
  11.  前記第1の不純物層と、前記第2の不純物層と、はエピタキシャル結晶成長半導体材料層である、
     ことを特徴とする請求項8に記載の柱状半導体装置。
  12.  前記第1の不純物層と、前記第2の不純物層の側面、及び底部に単結晶半導体薄膜層を、有する、
    ことを特徴とする請求項8に記載の柱状半導体装置。
  13.  前記第1の半導体柱と、前記第2の半導体柱と、にSRAM(Static Random Access Memory)セル回路の負荷用SGT((Surrounding Gate Transistor)が設けられている、
     ことを特徴とする請求項8に記載の柱状半導体装置。
PCT/JP2020/012471 2019-07-11 2020-03-19 柱状半導体装置と、その製造方法 WO2021005842A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2021530488A JP7357387B2 (ja) 2019-07-11 2020-03-19 柱状半導体装置と、その製造方法
CN202080050298.0A CN114127917A (zh) 2019-07-11 2020-03-19 柱状半导体装置及其制造方法
KR1020217042121A KR20220012325A (ko) 2019-07-11 2020-03-19 주상 반도체 장치와, 그 제조 방법
TW109123404A TWI750729B (zh) 2019-07-11 2020-07-10 柱狀半導體裝置及其製造方法
US17/567,696 US20220139928A1 (en) 2019-07-11 2022-01-03 Pillar-shaped semiconductor device and method for producing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2019/027541 WO2021005789A1 (ja) 2019-07-11 2019-07-11 柱状半導体装置と、その製造方法
JPPCT/JP2019/027541 2019-07-11

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/567,696 Continuation US20220139928A1 (en) 2019-07-11 2022-01-03 Pillar-shaped semiconductor device and method for producing the same

Publications (1)

Publication Number Publication Date
WO2021005842A1 true WO2021005842A1 (ja) 2021-01-14

Family

ID=74114461

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/JP2019/027541 WO2021005789A1 (ja) 2019-07-11 2019-07-11 柱状半導体装置と、その製造方法
PCT/JP2020/012471 WO2021005842A1 (ja) 2019-07-11 2020-03-19 柱状半導体装置と、その製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/027541 WO2021005789A1 (ja) 2019-07-11 2019-07-11 柱状半導体装置と、その製造方法

Country Status (6)

Country Link
US (2) US20220130842A1 (ja)
JP (2) JP7369471B2 (ja)
KR (2) KR20220034051A (ja)
CN (2) CN114127916A (ja)
TW (2) TWI742750B (ja)
WO (2) WO2021005789A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022234655A1 (ja) * 2021-05-07 2022-11-10 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体の製造方法
KR20240049600A (ko) * 2021-09-06 2024-04-16 유니산티스 일렉트로닉스 싱가포르 프라이빗 리미티드 반도체 소자를 사용한 메모리 장치
JP2023128046A (ja) * 2022-03-02 2023-09-14 キオクシア株式会社 半導体装置およびその製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009096465A1 (ja) * 2008-01-29 2009-08-06 Unisantis Electronics (Japan) Ltd. 半導体記憶装置
JP2013069770A (ja) * 2011-09-21 2013-04-18 Elpida Memory Inc 半導体装置及びその製造方法
JP2016021590A (ja) * 1998-05-01 2016-02-04 ソニー株式会社 半導体記憶装置
WO2017208486A1 (ja) * 2015-04-06 2017-12-07 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置の製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2703970B2 (ja) 1989-01-17 1998-01-26 株式会社東芝 Mos型半導体装置
US8378425B2 (en) 2008-01-29 2013-02-19 Unisantis Electronics Singapore Pte Ltd. Semiconductor storage device
US8598650B2 (en) * 2008-01-29 2013-12-03 Unisantis Electronics Singapore Pte Ltd. Semiconductor device and production method therefor
US8530960B2 (en) 2010-12-07 2013-09-10 Unisantis Electronics Singapore Pte. Ltd. Semiconductor device
JP5973665B2 (ja) * 2013-06-13 2016-08-23 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. Sgtを有する半導体装置とその製造方法
JP2015061038A (ja) * 2013-09-20 2015-03-30 マイクロン テクノロジー, インク. 半導体装置
KR20150139255A (ko) * 2014-06-03 2015-12-11 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
JP6104477B2 (ja) * 2015-04-06 2017-03-29 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 柱状半導体メモリ装置と、その製造方法
CN108475491B (zh) * 2015-12-18 2021-04-20 株式会社半导体能源研究所 半导体装置以及包括该半导体装置的显示装置
US10312229B2 (en) * 2016-10-28 2019-06-04 Synopsys, Inc. Memory cells including vertical nanowire transistors
JP6850659B2 (ja) * 2017-03-31 2021-03-31 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2019009382A (ja) * 2017-06-28 2019-01-17 東芝メモリ株式会社 半導体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016021590A (ja) * 1998-05-01 2016-02-04 ソニー株式会社 半導体記憶装置
WO2009096465A1 (ja) * 2008-01-29 2009-08-06 Unisantis Electronics (Japan) Ltd. 半導体記憶装置
JP2013069770A (ja) * 2011-09-21 2013-04-18 Elpida Memory Inc 半導体装置及びその製造方法
WO2017208486A1 (ja) * 2015-04-06 2017-12-07 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置の製造方法
WO2018123823A1 (ja) * 2015-04-06 2018-07-05 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 柱状半導体装置の製造方法

Also Published As

Publication number Publication date
KR20220012325A (ko) 2022-02-03
TWI742750B (zh) 2021-10-11
CN114127917A (zh) 2022-03-01
JPWO2021005842A1 (ja) 2021-01-14
JP7369471B2 (ja) 2023-10-26
US20220130842A1 (en) 2022-04-28
JP7357387B2 (ja) 2023-10-06
KR20220034051A (ko) 2022-03-17
WO2021005789A8 (ja) 2021-06-10
CN114127916A (zh) 2022-03-01
TW202121655A (zh) 2021-06-01
US20220139928A1 (en) 2022-05-05
TW202121654A (zh) 2021-06-01
WO2021005789A1 (ja) 2021-01-14
TWI750729B (zh) 2021-12-21
JPWO2021005789A1 (ja) 2021-01-14

Similar Documents

Publication Publication Date Title
JP6793409B2 (ja) 柱状半導体装置の製造方法
TWI722916B (zh) 柱狀半導體裝置的製造方法
WO2021005842A1 (ja) 柱状半導体装置と、その製造方法
JPWO2020202554A1 (ja) 柱状半導体装置と、その製造方法
JPWO2021005842A5 (ja)
JPWO2021005789A5 (ja)
WO2022113187A1 (ja) 柱状半導体装置の製造方法
US10410932B2 (en) Method for producing pillar-shaped semiconductor device
TWI815229B (zh) 柱狀半導體記憶裝置及其製造方法
WO2021176693A1 (ja) 柱状半導体装置とその製造方法
US10229916B2 (en) Method for producing pillar-shaped semiconductor device
TWI818489B (zh) 柱狀半導體的製造方法
WO2023017618A1 (ja) 柱状半導体の製造方法
JPWO2021176693A5 (ja)
TWI815211B (zh) 柱狀半導體裝置及其製造方法
WO2023032025A1 (ja) 柱状半導体の製造方法
WO2022059124A1 (ja) 柱状半導体装置及びその製造方法
JPWO2022123633A5 (ja)

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20836958

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20217042121

Country of ref document: KR

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2021530488

Country of ref document: JP

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 20836958

Country of ref document: EP

Kind code of ref document: A1