WO2017195507A1 - 深紫外発光素子 - Google Patents

深紫外発光素子 Download PDF

Info

Publication number
WO2017195507A1
WO2017195507A1 PCT/JP2017/014238 JP2017014238W WO2017195507A1 WO 2017195507 A1 WO2017195507 A1 WO 2017195507A1 JP 2017014238 W JP2017014238 W JP 2017014238W WO 2017195507 A1 WO2017195507 A1 WO 2017195507A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
deep ultraviolet
ultraviolet light
active layer
type cladding
Prior art date
Application number
PCT/JP2017/014238
Other languages
English (en)
French (fr)
Inventor
遥人 酒井
紀隆 丹羽
哲彦 稲津
シリル ペルノ
Original Assignee
日機装株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日機装株式会社 filed Critical 日機装株式会社
Priority to KR1020187031728A priority Critical patent/KR102075286B1/ko
Priority to CN201780023379.XA priority patent/CN109314157B/zh
Publication of WO2017195507A1 publication Critical patent/WO2017195507A1/ja
Priority to US16/173,768 priority patent/US11355670B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/0008Devices characterised by their operation having p-n or hi-lo junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/002Devices characterised by their operation having heterojunctions or graded gap
    • H01L33/0025Devices characterised by their operation having heterojunctions or graded gap comprising only AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • H01L33/145Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure with a current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations

Definitions

  • the present invention relates to a deep ultraviolet light emitting element.
  • Such a light emitting element for deep ultraviolet light includes an aluminum gallium nitride (AlGaN) -based n-type cladding layer, an active layer, a p-type cladding layer, and the like, which are sequentially stacked on a substrate.
  • AlGaN aluminum gallium nitride
  • a p-electrode is formed in a first region on a p-type cladding layer, and an n-type cladding layer is exposed by removing the active layer and the p-type cladding layer in a second region different from the first region. Then, an n-electrode is formed on the n-type cladding layer in the second region. Deep ultraviolet light emitted from the active layer is output from the light extraction surface of the substrate (see, for example, Patent Document 1).
  • the optical characteristic of the AlGaN crystal changes depending on the AlN composition ratio, and the problem that the light extraction efficiency is lowered due to its unique polarization characteristic has been pointed out (for example, non-patent document). 1).
  • the AlN composition ratio of the active layer is increased so that deep ultraviolet light having a shorter wavelength can be output, the light component propagating in the direction along the interface of the active layer increases and crosses the interface of the active layer. The amount of light that propagates in the direction to be taken out from the light extraction surface of the substrate is reduced.
  • the present invention has been made in view of these problems, and one of its exemplary purposes is to provide a technique for increasing the light extraction efficiency of a deep ultraviolet light-emitting device.
  • a deep ultraviolet light emitting device includes a light extraction surface, an n-type semiconductor layer provided on the light extraction surface, an active layer provided on the n-type semiconductor layer and having a band gap of 3.4 eV or more. And a p-type semiconductor layer provided on the active layer. Deep ultraviolet light emitted from the active layer is output to the outside from the light extraction surface.
  • the side surface of the active layer is inclined with respect to the interface between the n-type semiconductor layer and the active layer, and the inclination angle is not less than 15 degrees and not more than 50 degrees.
  • the deep ultraviolet light propagating in the direction along the interface of the active layer is reflected by the side surface of the active layer, and the propagation direction is set in the direction intersecting the interface of the active layer.
  • the propagation direction of the deep ultraviolet light reflected by the side surface of the active layer can be changed to a direction in which the light can be output from the light extraction surface.
  • a sapphire substrate having a light extraction surface is provided, and the n-type semiconductor layer, the active layer, and the p-type semiconductor layer may be an AlGaN-based semiconductor layer.
  • a protective layer that covers the side surface of the active layer and is transparent to deep ultraviolet light emitted from the active layer may be further provided.
  • the inclination angle ⁇ a of the side surface of the active layer may satisfy the relationship of the following equation using the refractive index n 1 of the active layer.
  • the inclination angle of the side surface of the active layer may be 20 degrees or more and 40 degrees or less.
  • the light extraction efficiency of the deep ultraviolet light emitting element can be increased.
  • FIG. 1 is a cross-sectional view schematically showing a configuration of a deep ultraviolet light emitting element 10 according to the embodiment.
  • the deep ultraviolet light emitting element 10 includes a substrate 12, a first base layer 14, a second base layer 16, an n-type cladding layer 18, an active layer 20, an electron block layer 22, a p-type cladding layer 24, a p-side electrode 26, and an n-side.
  • An electrode 28 and a protective layer 30 are provided.
  • the deep ultraviolet light emitting element 10 is a semiconductor light emitting element configured to emit “deep ultraviolet light” having a center wavelength of about 355 nm or less.
  • the active layer 20 is made of an aluminum gallium nitride (AlGaN) -based semiconductor material having a band gap of about 3.4 eV or more.
  • AlGaN aluminum gallium nitride
  • AlGaN-based semiconductor material refers to a semiconductor material mainly containing aluminum nitride (AlN) and gallium nitride (GaN), and a semiconductor containing other materials such as indium nitride (InN). Including material. Therefore, the “AlGaN-based semiconductor material” referred to in the present specification has, for example, a composition of In 1-xy Al x Ga y N (0 ⁇ x + y ⁇ 1, 0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1). And include AlN, GaN, AlGaN, indium aluminum nitride (InAlN), indium gallium nitride (InGaN), and indium aluminum gallium nitride (InAlGaN).
  • AlGaN-based semiconductor materials in order to distinguish materials that do not substantially contain AlN, they may be referred to as “GaN-based semiconductor materials”.
  • the “GaN-based semiconductor material” mainly includes GaN and InGaN, and includes a material containing a small amount of AlN.
  • AlN-based semiconductor materials in order to distinguish materials that do not substantially contain GaN, they may be referred to as “AlN-based semiconductor materials”.
  • AlN-based semiconductor material mainly includes AlN and InAlN, and includes a material containing a small amount of GaN.
  • the substrate 12 is a sapphire (Al 2 O 3 ) substrate.
  • the substrate 12 has a crystal growth surface 12a and a light extraction surface 12b.
  • the crystal growth surface 12a is, for example, the (0001) surface of a sapphire substrate, and the first base layer 14 and the second base layer 16 are stacked on the crystal growth surface 12a.
  • the first base layer 14 is a layer formed of an AlN-based semiconductor material, for example, an AlN (HT-AlN) layer grown at a high temperature.
  • the second base layer 16 is a layer formed of an AlGaN-based semiconductor material, for example, an undoped AlGaN (u-AlGaN) layer.
  • the substrate 12, the first base layer 14, and the second base layer 16 function as a base layer (template) for forming a layer above the n-type cladding layer 18.
  • these layers function as a light extraction substrate for extracting the deep ultraviolet light emitted from the active layer 20 to the outside, and transmit the deep ultraviolet light emitted from the active layer 20. Therefore, the deep ultraviolet light emitted from the active layer 20 is output to the outside from the light extraction surface 12 b of the substrate 12.
  • the light extraction surface 12b is not a flat surface, but may be a textured surface on which a minute uneven structure of about submicron to submillimeter is formed. By forming a texture structure on the light extraction surface 12b, reflection or total reflection on the light extraction surface 12b can be suppressed and light extraction efficiency can be increased.
  • the n-type cladding layer 18 is an n-type semiconductor layer provided on the second base layer 16.
  • the n-type cladding layer 18 is formed of an n-type AlGaN-based semiconductor material, and is, for example, an AlGaN layer doped with silicon (Si) as an n-type impurity.
  • the n-type cladding layer 18 has a composition ratio selected so as to transmit the deep ultraviolet light emitted from the active layer 20, and is formed, for example, such that the molar fraction of AlN is 40% or more, preferably 50% or more.
  • the n-type cladding layer 18 has a band gap larger than the wavelength of deep ultraviolet light emitted from the active layer 20, and is formed, for example, so that the band gap is 4.3 eV or more.
  • the n-type cladding layer 18 has a thickness of about 100 nm to 300 nm, for example, a thickness of about 200 nm.
  • An n-side electrode 28 is formed on the first region W1 of the n-type cladding layer 18.
  • An active layer 20 is formed on a region (second region W2 and third region W3) different from the first region W1 of the n-type cladding layer 18.
  • the n-side electrode 28 is provided on the n-type cladding layer 18 and is formed in the first region W1.
  • the n-side electrode 28 is formed by a laminated structure of, for example, titanium (Ti) / Al / Ti / Au.
  • the thickness of each metal layer is, for example, about 20 nm for the first Ti layer, about 100 nm for the Al layer, about 50 nm for the second Ti layer, and about 100 nm for the Au layer.
  • an n-type contact layer may be provided between the n-type cladding layer 18 and the n-side electrode 28 in order to reduce the contact resistance between the n-type cladding layer 18 and the n-side electrode 28.
  • the n-type contact layer may be composed of an n-type AlGaN-based semiconductor material or a GaN-based semiconductor material whose composition ratio is selected so that the Al content is lower than that of the n-type cladding layer 18.
  • the n-type contact layer preferably has an AlN molar fraction of 20% or less, and more preferably an AlN molar fraction of 10% or less.
  • the active layer 20 is provided on the n-type cladding layer 18.
  • the active layer 20 is made of an AlGaN-based semiconductor material and is sandwiched between the n-type cladding layer 18 and the electron block layer 22 to form a double heterojunction structure.
  • the active layer 20 may constitute a single-layer or multilayer quantum well structure.
  • Such a quantum well structure can be formed, for example, by laminating a barrier layer formed of an n-type AlGaN semiconductor material and a well layer formed of an undoped AlGaN semiconductor material.
  • the active layer 20 is configured to have a band gap of 3.4 eV or more in order to output deep ultraviolet light having a wavelength of 355 nm or less.
  • the composition ratio is selected so that deep ultraviolet light having a wavelength of 310 nm or less can be output.
  • the electron block layer 22 is a p-type semiconductor layer provided on the active layer 20.
  • the electron block layer 22 is a layer formed of a p-type AlGaN-based semiconductor material, for example, an Mg-doped AlGaN layer.
  • the composition ratio of the electron blocking layer 22 is selected so that the molar fraction of AlN is higher than that of the active layer 20 and the p-type cladding layer 24.
  • the molar fraction of AlN is 40% or more, preferably 50%. It forms so that it may become the above.
  • the electron blocking layer 22 may be formed such that the molar fraction of AlN is 80% or more, or may be formed of an AlN-based semiconductor material that does not substantially contain GaN.
  • the electron blocking layer 22 has a thickness of about 1 nm to 10 nm, for example, a thickness of about 2 nm to 5 nm.
  • the p-type cladding layer 24 is a p-type semiconductor layer provided on the electron block layer 22.
  • the p-type cladding layer 24 is a layer formed of a p-type AlGaN-based semiconductor material, for example, an Mg-doped AlGaN layer.
  • the composition ratio of the p-type cladding layer 24 is selected so that the molar fraction of AlN is higher than that of the active layer 20 and the molar fraction of AlN is lower than that of the electron block layer 22.
  • the p-type cladding layer 24 has a thickness of about 300 nm to 700 nm, for example, a thickness of about 400 nm to 600 nm.
  • the p-side electrode 26 is provided on the p-type cladding layer 24 and is formed in the second region W2.
  • the p-side electrode 26 is formed of a material that can achieve ohmic contact with the p-type cladding layer 24, and is formed of, for example, a laminated structure of nickel (Ni) / gold (Au).
  • the thickness of each metal layer is, for example, about 60 nm for the Ni layer and about 50 nm for the Au layer.
  • a p-type contact layer may be provided between the p-type cladding layer 24 and the p-side electrode 26 in order to reduce the contact resistance between the p-type cladding layer 24 and the p-side electrode 26.
  • the p-type contact layer may be made of a p-type AlGaN-based semiconductor material or a GaN-based semiconductor material whose composition ratio is selected so that the Al content is lower than that of the p-type cladding layer 24.
  • the p-type contact layer preferably has an AlN molar fraction of 20% or less, and more preferably an AlN molar fraction of 10% or less.
  • the active layer 20, the electron blocking layer 22, and the p-type cladding layer 24 are configured such that the side surface 32 (mesa surface) is inclined.
  • the inclined side surface 32 is located in a third region W3 between the first region W1 where the n-side electrode 28 is formed and the second region W2 where the p-side electrode 26 is formed.
  • the side surface 32 is formed to have an inclination angle ⁇ a with respect to the interface 19 between the n-type cladding layer 18 and the active layer 20.
  • the inclination angle ⁇ a of the side surface 32 is configured to be 15 degrees or more and 50 degrees or less, and preferably 20 degrees or more and 40 degrees or less. By setting the inclination angle ⁇ a of the side surface 32 in such an angle range, the amount of deep ultraviolet light output from the light extraction surface 12b can be increased, and the light extraction efficiency can be increased. The reason why such an angle range is preferable will be described later.
  • the side surface 32 is covered with the protective layer 30.
  • the protective layer 30 is made of an insulating material that is transparent to deep ultraviolet light emitted from the active layer 20.
  • silicon oxide (SiO 2 ), silicon oxynitride (SiON), silicon nitride (SiN), aluminum oxide (Al 2 O 3 ), aluminum nitride (AlN), or the like can be used as the protective layer 30.
  • the protective layer 30 is preferably made of a material having a low refractive index with respect to deep ultraviolet light, and among these materials, SiO 2 (refractive index of 1.4) is preferable.
  • the angle range in which total reflection occurs at the side surface 32 is increased, and the reflectivity of deep ultraviolet light at the side surface 32 is increased. be able to. Further, by using a transparent material for the protective layer 30, it is possible to reduce a loss due to the protective layer 30 absorbing deep ultraviolet light.
  • the first base layer 14, the second base layer 16, the n-type cladding layer 18, the active layer 20, the electron block layer 22, and the p-type cladding layer 24 are sequentially stacked on the substrate 12.
  • the second base layer 16, the n-type cladding layer 18, the active layer 20, the electron blocking layer 22, and the p-type cladding layer 24 made of an AlGaN-based semiconductor material can be formed by metal organic chemical vapor deposition (MOVPE) or molecular beam. It can be formed using a known epitaxial growth method such as an epitaxy (MBE) method.
  • MOVPE metal organic chemical vapor deposition
  • MBE epitaxy
  • a mask layer 40 is formed on the p-type cladding layer 24.
  • the mask layer 40 is formed on the second region W2 and the third region W3 of the p-type cladding layer 24.
  • Mask layer 40 is formed to have a predetermined inclination angle ⁇ b in third region W3.
  • the inclination angle ⁇ b of the mask layer can be adjusted by controlling the post-baking temperature of the resist after the resist is exposed to form a mask pattern. For example, the tilt angle ⁇ b of the mask layer 40 can be increased by lowering the resist post-bake temperature, and the tilt angle ⁇ b of the mask layer 40 can be decreased by increasing the resist post-bake temperature.
  • the inclination angle ⁇ b of the mask layer 40 can be adjusted between 70 degrees and 20 degrees by adjusting the post-bake temperature between 100 ° C. and 200 ° C.
  • the active layer 20, the electron blocking layer 22, and the p-type cladding layer 24 are etched from above the mask layer 40.
  • the structure before etching is indicated by a broken line
  • the structure after etching is indicated by a solid line.
  • the mask layer 40 and each semiconductor layer are dry-etched using reactive ion etching, plasma, or the like, and a side surface 32 having an inclination angle ⁇ a corresponding to the inclination angle ⁇ b of the mask layer 40 is formed. This dry etching process is performed until the upper surface 18a of the n-type cladding layer 18 is exposed.
  • the upper surface 18 a of the n-type cladding layer 18 may be formed to be the same height as the interface 19 between the n-type cladding layer 18 and the active layer 20, or may be formed to be lower than the interface 19. Good. In the latter case, a part of the n-type cladding layer 18 may be removed by this etching process.
  • the inclination angle ⁇ a of the side surface 32 is determined by the inclination angle ⁇ b of the mask layer 40, the etching rate of the mask layer 40 and the semiconductor layer. For example, when the etching rate of the mask layer 40 is relatively higher than that of each semiconductor layer, the inclination angle ⁇ a of the side surface 32 is smaller than the inclination angle ⁇ b of the mask layer 40. As a result, by adjusting the inclination angle ⁇ b of the mask layer 40 in the range of 20 degrees to 70 degrees, the inclination angle ⁇ a of the side surface 32 can be adjusted in the range of 15 degrees to 50 degrees. In addition, it is difficult to manufacture the uniform side surface 32 such that the inclination angle ⁇ a is less than 15 degrees. In order to form the side surface 32 having the uniform inclination angle ⁇ a, the inclination angle ⁇ a is set to 15 degrees or more. It is necessary to make it 20 degrees or more.
  • a protective layer 30 is formed as shown in FIG.
  • the protective layer 30 is provided so as to cover at least the side surfaces 32 of the active layer 20, the electron blocking layer 22, and the p-type cladding layer 24.
  • the protective layer 30 is preferably formed thick enough to allow deep UV light to be suitably reflected or totally reflected on the side surface 32, and can have a thickness of, for example, about 20 nm to 300 nm.
  • the protective layer 30 may be selectively formed on the side surface 32 by being formed from above the masks provided in the first region W1 and the third region W3.
  • a protective layer so as to cover the entire upper surface 18a and side surfaces 32 of the n-type cladding layer 18 and the upper surface 24a of the p-type cladding layer 24, portions corresponding to the first region W1 and the third region W3 are formed. It may be removed. In the latter case, for example, part of the protective layer may be removed by dry etching using plasma or the like, or part of the protective layer may be removed by wet etching using hydrofluoric acid (HF) or the like. Also good.
  • HF hydrofluoric acid
  • the n-side electrode 28 is formed on the upper surface 18a of the n-type cladding layer 18 exposed in the first region W1, and the p-side electrode is formed on the upper surface 24a of the p-type cladding layer 24 exposed in the second region W2. 26 is formed.
  • an n-type contact layer may be formed on the upper surface 18a of the n-type cladding layer 18, and the n-side electrode 28 may be formed on the n-type contact layer.
  • a p-type contact layer may be formed on the upper surface 24a of the p-type cladding layer 24, and the p-side electrode 26 may be formed on the p-type contact layer.
  • FIG. 6 is a diagram showing a simulation result of the deep ultraviolet light emitting element according to the comparative example, and shows a result of ray tracing when the inclination angle ⁇ a of the side surface 32 is 70 degrees.
  • the inclination angle ⁇ a of the side surface 32 is 70 degrees.
  • FIG. 7 is a diagram showing a simulation result of the deep ultraviolet light emitting element according to the example, and shows a result of ray tracing when the inclination angle ⁇ a of the side surface 32 is 30 degrees.
  • some of the light rays toward the side surface 32 leak out from the outer surface 30a of the protective layer 30, but most of the light rays toward the side surface 32 are reflected at the side surface 32 or the outer surface 30a of the protective layer 30. It faces the mold cladding layer 18.
  • the incident angle of the light incident on the interface 19 between the n-type cladding layer 18 and the active layer 20 is small, the light can be extracted outside without being totally reflected by the light extraction surface 12 b of the substrate 12.
  • a part of the deep ultraviolet light directed toward the side surface 32 can be extracted from the light extraction surface 12b of the substrate 12.
  • FIG. 8 is a graph showing the relationship between the inclination angle ⁇ a of the side surface 32 and the light output amount of the light extraction surface 12b. This graph was obtained by executing a simulation by ray tracing on a model simulating the structure of the deep ultraviolet light emitting element 10 described above, and calculating the light output amount from the light extraction surface 12b.
  • the light output amount output from the sapphire substrate was determined by changing the inclination angle ⁇ a of the side surface of the active layer in the range of 20 ° to 90 °.
  • the light output amount is relatively low when the tilt angle ⁇ a is in the range of 60 ° to 90 °, while the light output amount is 5% to 50% when the tilt angle ⁇ a is in the range of 20 ° to 50 °. It can be seen that it has increased by about 8%. From this simulation result, it is understood that the light extraction efficiency can be increased by setting the inclination angle ⁇ a of the side surface 32 of the active layer 20 to 50 degrees or less.
  • FIG. 9 is a diagram schematically showing the effect produced by the deep ultraviolet light emitting element 10 according to the embodiment, and schematically shows how the deep ultraviolet light generated from the active layer 20 propagates.
  • the reason why the light extraction efficiency is improved when the inclination angle ⁇ a is 50 degrees or less will be considered with reference to FIG.
  • Deep ultraviolet light generated at an arbitrary point S of the active layer 20 is mainly directed to the interface 19 between the n-type cladding layer 18 and the active layer 20 or the interface between the active layer 20 and the electron blocking layer 22.
  • Part of the deep ultraviolet light incident on the interface 19 between the n-type cladding layer 18 and the active layer 20 propagates toward the light extraction surface 12b of the substrate 12 and is output from the light extraction surface 12b to the outside. Further, another part of the deep ultraviolet light incident on the interface 19 is reflected by the interface 19 and propagates inside the active layer 20 toward the side surface 32.
  • the direction in which the deep ultraviolet light generated in the active layer 20 is propagated is mainly determined by the emission direction of the wave source S and the refractive index of each layer constituting the deep ultraviolet light emitting element 10.
  • the critical angle ⁇ C1 (hereinafter also referred to as the first critical angle ⁇ C1 ) at this time is as follows if the active layer 20 is an AlGaN-based semiconductor material and the refractive index n 1 is about 2.4 to 2.6.
  • the critical angle ⁇ C1 is about 22 to 25 degrees. If the incident angle ⁇ 1 is smaller than the first critical angle ⁇ C1 , deep ultraviolet light is output from the light extraction surface 12 b without causing total reflection on the light extraction surface 12 b.
  • the refractive index of the AlGaN-based semiconductor material tends to be lower as the AlN composition ratio is higher (that is, the band gap is higher), and is higher than the refractive index n 1 of the active layer 20 having a relatively low AlN composition ratio.
  • the refractive index n 2 of the AlN composition ratio is relatively high n-type cladding layer 18 is low.
  • the incident angle theta 1 of deep ultraviolet light incident on the interface 19 is smaller than the first critical angle theta C1, as indicated by rays L 0, deep ultraviolet light out of the light output surface 12b is output.
  • the incident angle ⁇ 1 of the deep ultraviolet light incident on the interface 19 is larger than the second critical angle ⁇ C2, it is totally reflected at the interface 19 and travels toward the side surface 32 as indicated by the light beam L 1 .
  • Ultraviolet light depth which is reflected by the side surface 32 changes direction according to the inclination angle ⁇ a of the side surface 32, and reenters at an incident angle theta 3 to the interface 19 as indicated by rays L 2. Further, as indicated by the light beam L 4 , the deep ultraviolet light that is transmitted through the protective layer 30 without being reflected by the side surface 32 and reflected by the outer surface 30 a of the protective layer 30 is re-emitted to the interface 19 at the same incident angle ⁇ 3. Incident.
  • re-incident angle theta 3 to the interface 19 is smaller than the first critical angle theta C1 described above, as shown by rays L 3, deep ultraviolet light out of the light output surface 12b is output.
  • the inclination angle ⁇ a is such that the first incident angle ⁇ 1 that satisfies the condition of
  • Such a condition of the inclination angle ⁇ a can be expressed by the following equation (1).
  • the inclination angle ⁇ a is made smaller than the upper limit angle, deep ultraviolet light that satisfies the above-described light extraction condition can be generated, and further, the light extraction condition can be satisfied by making the inclination angle ⁇ a smaller. It is possible to widen the incident angle theta 1 of the angular range to be. From the above consideration, it can be said that the inclination angle ⁇ a of the side surface 32 is preferably 50 degrees or less, and more preferably 40 degrees or less.
  • the tilt angle ⁇ a 40 degrees
  • most of deep ultraviolet light having an incident angle ⁇ 1 of 63 degrees or more, that is, most of deep ultraviolet light totally reflected at the interface 19 is larger than the first critical angle ⁇ C1.
  • the light can be incident on the interface 19 with a small re-incidence angle ⁇ 3 .
  • the output direction of deep ultraviolet light generated in the active layer 20 varies depending on the AlN composition ratio of the active layer 20.
  • the AlN composition ratio of the active layer 20 is increased in order to output short-wavelength deep ultraviolet light (310 nm or less)
  • the light component in the direction perpendicular to the interface 19 decreases and the light component in the direction along the interface 19 decreases. It tends to increase.
  • the inclination angle ⁇ a of the side surface 32 by appropriately setting the inclination angle ⁇ a of the side surface 32, the direction of deep ultraviolet light that cannot be directed to the light extraction surface 12b because it is reflected or totally reflected by the interface 19 is appropriately set. Can be changed. Therefore, according to the present embodiment, the light extraction efficiency from the light extraction surface 12b can be increased particularly in the deep ultraviolet light emitting element 10 that outputs deep ultraviolet light having a short wavelength.
  • DESCRIPTION OF SYMBOLS 10 ... Deep ultraviolet light emitting element, 12 ... Board
  • the light extraction efficiency of the deep ultraviolet light emitting element can be increased.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

深紫外発光素子10は、光取出面12bと、光取出面12b上に設けられるn型半導体層と、n型半導体層上に設けられ、バンドギャップが3.4eV以上の活性層20と、活性層20上に設けられるp型半導体層と、を備える。活性層20が発する深紫外光は、光取出面12bから外部へ出力される。活性層20の側面32は、n型半導体層と活性層20の界面19に対して傾斜し、その傾斜角が15度以上50度以下である。

Description

深紫外発光素子
 本発明は、深紫外発光素子に関する。
 近年、青色光を出力する発光ダイオードやレーザダイオード等の半導体発光素子が実用化されており、さらに波長の短い深紫外光を出力する発光素子の開発が進められている。深紫外光は高い殺菌能力を有することから、深紫外光の出力が可能な半導体発光素子は、医療や食品加工の現場における水銀フリーの殺菌用光源として注目されている。このような深紫外光用の発光素子は、基板上に順に積層される窒化アルミニウムガリウム(AlGaN)系のn型クラッド層、活性層、p型クラッド層などを有する。
 深紫外発光素子では、例えば、p型クラッド層上の第1領域にp電極が形成され、第1領域と異なる第2領域において活性層およびp型クラッド層を除去してn型クラッド層が露出され、第2領域のn型クラッド層上にn電極が形成される。活性層が発する深紫外光は、基板の光取出面から出力される(例えば、特許文献1参照)。
特許第5594530号公報
Applied Physics Letters 84,5264 (2004)
 AlGaNを用いる深紫外発光素子では、AlN組成比によりAlGaN結晶の光学特性が変化し、その特有の偏光特性に起因して光取出効率が低下するという課題が指摘されている(例えば、非特許文献1参照)。特に、活性層のAlN組成比を高めてより短波長の深紫外光が出力可能な構成とした場合、活性層の界面に沿った方向に伝搬する光成分が増加し、活性層の界面と交差する方向に伝搬して基板の光取出面から外部に取り出し可能な光量が低下してしまう。
 本発明はこうした課題に鑑みてなされたものであり、その例示的な目的のひとつは、深紫外発光素子の光取出効率を高める技術を提供することにある。
 本発明のある態様の深紫外発光素子は、光取出面と、光取出面上に設けられるn型半導体層と、n型半導体層上に設けられ、バンドギャップが3.4eV以上の活性層と、活性層上に設けられるp型半導体層と、を備える。活性層が発する深紫外光は、光取出面から外部へ出力される。活性層の側面は、n型半導体層と活性層の界面に対して傾斜し、その傾斜角が15度以上50度以下である。
 この態様によると、活性層の側面を傾斜させることで、活性層の界面に沿った方向に伝搬する深紫外光を活性層の側面で反射させ、活性層の界面と交差する方向に伝搬方向を変化させることができる。特に、側面の傾斜角を15度以上50度以下とすることにより、活性層の側面で反射された深紫外光の伝搬方向を光取出面から外部へ出力可能な方向に変化させることができる。これにより、光取出面から出力される深紫外光の光量を増やし、光取出効率を高めることができる。
 光取出面を有するサファイア基板を備え、n型半導体層、活性層およびp型半導体層はAlGaN系の半導体層であってもよい。
 活性層の側面を被覆し、活性層が発する深紫外光に対して透明な保護層をさらに備えてもよい。
 活性層の側面の傾斜角θaは、活性層の屈折率nを用いて、次式の関係を満たしてもよい。
Figure JPOXMLDOC01-appb-M000002
 活性層の側面の傾斜角は、20度以上40度以下であってもよい。
 本発明によれば、深紫外発光素子の光取出効率を高めることができる。
実施の形態に係る深紫外発光素子の構成を概略的に示す断面図である。 深紫外発光素子の製造工程を概略的に示す断面図である。 深紫外発光素子の製造工程を概略的に示す断面図である。 深紫外発光素子の製造工程を概略的に示す断面図である。 深紫外発光素子の製造工程を概略的に示す断面図である。 比較例に係る深紫外発光素子のシミュレーション結果を示す図である。 実施例に係る深紫外発光素子のシミュレーション結果を示す図である。 側面の傾斜角と光取出面からの光出力量の関係を示すグラフである。 実施の形態に係る深紫外発光素子が奏する効果を模式的に示す図である。
 以下、図面を参照しながら、本発明を実施するための形態について詳細に説明する。なお、説明において同一の要素には同一の符号を付し、重複する説明を適宜省略する。また、説明の理解を助けるため、各図面における各構成要素の寸法比は、必ずしも実際の発光素子の寸法比と一致しない。
 図1は、実施の形態に係る深紫外発光素子10の構成を概略的に示す断面図である。深紫外発光素子10は、基板12、第1ベース層14、第2ベース層16、n型クラッド層18、活性層20、電子ブロック層22、p型クラッド層24、p側電極26、n側電極28、保護層30を備える。深紫外発光素子10は、中心波長が約355nm以下となる「深紫外光」を発するように構成される半導体発光素子である。このような波長の深紫外光を出力するため、活性層20は、バンドギャップが約3.4eV以上となる窒化アルミニウムガリウム(AlGaN)系半導体材料で構成される。本実施の形態では、特に、中心波長が約310nm以下の深紫外光を発する場合について示す。
 本明細書において、「AlGaN系半導体材料」とは、主に窒化アルミニウム(AlN)と窒化ガリウム(GaN)を含む半導体材料のことをいい、窒化インジウム(InN)などの他の材料を含有する半導体材料を含むものとする。したがって、本明細書にいう「AlGaN系半導体材料」は、例えば、In1-x-yAlGaN(0≦x+y≦1、0≦x≦1、0≦y≦1)の組成で表すことができ、AlN、GaN、AlGaN、窒化インジウムアルミニウム(InAlN)、窒化インジウムガリウム(InGaN)、窒化インジウムアルミニウムガリウム(InAlGaN)を含むものとする。
 また「AlGaN系半導体材料」のうち、AlNを実質的に含まない材料を区別するために「GaN系半導体材料」ということがある。「GaN系半導体材料」には、主にGaNやInGaNが含まれ、これらに微量のAlNを含有する材料も含まれる。同様に、「AlGaN系半導体材料」のうち、GaNを実質的に含まない材料を区別するために「AlN系半導体材料」ということがある。「AlN系半導体材料」には、主にAlNやInAlNが含まれ、これらに微量のGaNが含有される材料も含まれる。
 基板12は、サファイア(Al)基板である。基板12は、結晶成長面12aと、光取出面12bとを有する。結晶成長面12aは、例えば、サファイア基板の(0001)面であり、結晶成長面12aの上に第1ベース層14および第2ベース層16が積層される。第1ベース層14は、AlN系半導体材料で形成される層であり、例えば、高温成長させたAlN(HT-AlN)層である。第2ベース層16は、AlGaN系半導体材料で形成される層であり、例えば、アンドープのAlGaN(u-AlGaN)層である。
 基板12、第1ベース層14および第2ベース層16は、n型クラッド層18から上の層を形成するための下地層(テンプレート)として機能する。またこれらの層は、活性層20が発する深紫外光を外部に取り出すための光取出基板として機能し、活性層20が発する深紫外光を透過する。したがって、活性層20が発する深紫外光は基板12の光取出面12bから外部に出力される。光取出面12bは、平坦面ではなく、サブミクロンないしサブミリ程度の微小な凹凸構造が形成されたテクスチャ面であってもよい。光取出面12bにテクスチャ構造を形成することにより、光取出面12bにおける反射ないし全反射を抑制して光取出効率を高めることができる。
 n型クラッド層18は、第2ベース層16の上に設けられるn型半導体層である。n型クラッド層18は、n型のAlGaN系半導体材料で形成され、例えば、n型の不純物としてシリコン(Si)がドープされるAlGaN層である。n型クラッド層18は、活性層20が発する深紫外光を透過するように組成比が選択され、例えば、AlNのモル分率が40%以上、好ましくは、50%以上となるように形成される。n型クラッド層18は、活性層20が発する深紫外光の波長よりも大きいバンドギャップを有し、例えば、バンドギャップが4.3eV以上となるように形成される。n型クラッド層18は、100nm~300nm程度の厚さを有し、例えば、200nm程度の厚さを有する。
 n型クラッド層18の第1領域W1の上にはn側電極28が形成される。n型クラッド層18の第1領域W1とは異なる領域(第2領域W2および第3領域W3)の上には活性層20が形成される。
 n側電極28は、n型クラッド層18の上に設けられ、第1領域W1に形成される。n側電極28は、例えば、チタン(Ti)/Al/Ti/Auの積層構造により形成される。各金属層の厚さは、例えば、第1のTi層が20nm程度であり、Al層が100nm程度であり、第2のTi層が50nm程度であり、Au層が100nm程度である。
 なお、n型クラッド層18とn側電極28の接触抵抗を下げるために、n型クラッド層18とn側電極28の間にn型コンタクト層が設けられてもよい。n型コンタクト層は、n型クラッド層18よりもAl含有率が低くなるように組成比が選択されるn型のAlGaN系半導体材料またはGaN系半導体材料で構成されてもよい。n型コンタクト層は、AlNのモル分率が20%以下であることが好ましく、AlNのモル分率が10%以下であることがより望ましい。
 活性層20は、n型クラッド層18の上に設けられる。活性層20は、AlGaN系半導体材料で形成され、n型クラッド層18と電子ブロック層22に挟まれてダブルヘテロ接合構造を構成する。活性層20は、単層もしくは多層の量子井戸構造を構成してもよい。このような量子井戸構造は、例えば、n型のAlGaN系半導体材料で形成されるバリア層と、アンドープのAlGaN系半導体材料で形成される井戸層とを積層させることにより形成できる。活性層20は、波長355nm以下の深紫外光を出力するためにバンドギャップが3.4eV以上となるように構成され、例えば、波長310nm以下の深紫外光を出力できるように組成比が選択される。
 電子ブロック層22は、活性層20の上に設けられるp型半導体層である。電子ブロック層22は、p型のAlGaN系半導体材料で形成される層であり、例えば、MgドープのAlGaN層である。電子ブロック層22は、活性層20、p型クラッド層24よりもAlNのモル分率が高くなるように組成比が選択され、例えば、AlNのモル分率が40%以上、好ましくは、50%以上となるように形成される。電子ブロック層22は、AlNのモル分率が80%以上となるように形成されてもよく、実質的にGaNを含まないAlN系半導体材料で形成されてもよい。電子ブロック層22は、1nm~10nm程度の厚さを有し、例えば、2nm~5nm程度の厚さを有する。
 p型クラッド層24は、電子ブロック層22の上に設けられるp型半導体層である。p型クラッド層24は、p型のAlGaN系半導体材料で形成される層であり、例えば、MgドープのAlGaN層である。p型クラッド層24は、活性層20よりもAlNのモル分率が高く、電子ブロック層22よりもAlNのモル分率が低くなるように組成比が選択される。p型クラッド層24は、300nm~700nm程度の厚さを有し、例えば、400nm~600nm程度の厚さを有する。
 p側電極26は、p型クラッド層24の上に設けられ、第2領域W2に形成される。p側電極26は、p型クラッド層24との間でオーミック接触が実現できる材料で形成され、例えば、ニッケル(Ni)/金(Au)の積層構造により形成される。各金属層の厚さは、例えば、Ni層が60nm程度であり、Au層が50nm程度である。
 なお、p型クラッド層24とp側電極26の接触抵抗を下げるために、p型クラッド層24とp側電極26の間にp型コンタクト層が設けられてもよい。p型コンタクト層は、p型クラッド層24よりもAl含有率が低くなるように組成比が選択されるp型のAlGaN系半導体材料またはGaN系半導体材料で構成されてもよい。p型コンタクト層は、AlNのモル分率が20%以下であることが好ましく、AlNのモル分率が10%以下であることがより望ましい。
 活性層20、電子ブロック層22およびp型クラッド層24は、側面32(メサ面)が傾斜するように構成されている。この傾斜した側面32は、n側電極28が形成される第1領域W1とp側電極26が形成される第2領域W2の間の第3領域W3に位置する。側面32は、n型クラッド層18と活性層20の界面19に対して傾斜角θaを有するように形成される。側面32を傾斜させることにより、活性層20(例えば点S)が発する深紫外光Lを側面32で反射させ、基板12の光取出面12bに向かうようにする。
 側面32の傾斜角θaは、15度以上50度以下となるように構成され、好ましくは20度以上40度以下となるように構成される。側面32の傾斜角θaをこのような角度範囲に設定することにより、光取出面12bから出力される深紫外光の光量を増やし、光取出効率を高めることができる。このような角度範囲が好ましい理由については、別途後述する。
 側面32は、保護層30により被覆される。保護層30は、活性層20が発する深紫外光に対して透明な絶縁材料で構成される。保護層30として、例えば、酸化シリコン(SiO)、酸窒化シリコン(SiON)、窒化シリコン(SiN)、酸化アルミニウム(Al)、窒化アルミニウム(AlN)などを用いることができる。保護層30は、深紫外光に対する屈折率が低い材料で構成されることが好ましく、上記材料の中ではSiO(屈折率1.4)が好ましい。保護層30の屈折率を低くし、活性層20との屈折率差を大きくすることで、側面32にて全反射が生じる角度範囲を大きくして側面32での深紫外光の反射率を高めることができる。また、保護層30に透明材料を用いることで、保護層30が深紫外光を吸収することによる損失を低減できる。
 つづいて、図2~図5を参照しながら深紫外発光素子10の製造方法について述べる。まず、図2に示すように、基板12の上に第1ベース層14、第2ベース層16、n型クラッド層18、活性層20、電子ブロック層22、p型クラッド層24を順に積層させる。AlGaN系半導体材料で形成される第2ベース層16、n型クラッド層18、活性層20、電子ブロック層22およびp型クラッド層24は、有機金属化学気相成長(MOVPE)法や、分子線エピタキシ(MBE)法などの周知のエピタキシャル成長法を用いて形成できる。
 次に、図3に示すように、p型クラッド層24の上にマスク層40を形成する。マスク層40は、p型クラッド層24の第2領域W2および第3領域W3の上に形成される。マスク層40は、第3領域W3において所定の傾斜角θbを有するように形成される。マスク層の傾斜角θbは、レジストを露光してマスクパターンを形成した後のレジストのポストベーク温度を制御することにより調整できる。例えば、レジストのポストベーク温度を低くすることでマスク層40の傾斜角θbを大きくでき、レジストのポストベーク温度を高くすることでマスク層40の傾斜角θbを小さくできる。使用するレジストの材料にもよるが、例えば、ポストベーク温度を100℃~200℃の間で調整することにより、マスク層40の傾斜角θbを70度~20度の間で調整できる。
 つづいて、図4に示すように、マスク層40の上から活性層20、電子ブロック層22およびp型クラッド層24をエッチングする。図4では、エッチング前の構造を破線で示し、エッチング後の構造を実線で示している。マスク層40および各半導体層は、反応性イオンエッチングやプラズマ等を用いてドライエッチングされ、マスク層40の傾斜角θbに対応した傾斜角θaを有する側面32が形成される。このドライエッチング工程は、n型クラッド層18の上面18aが露出するまで行われる。n型クラッド層18の上面18aは、n型クラッド層18と活性層20の界面19と同じ高さとなるように形成されてもよいし、界面19よりも低い位置となるように形成されてもよい。後者の場合、n型クラッド層18の一部がこのエッチング工程により除去されてもよい。
 側面32の傾斜角θaは、マスク層40の傾斜角θb、マスク層40および半導体層のエッチング速度により決定される。例えば、各半導体層よりもマスク層40のエッチング速度が相対的に大きい場合、側面32の傾斜角θaはマスク層40の傾斜角θbよりも小さくなる。その結果、マスク層40の傾斜角θbを20度~70度の範囲で調整することにより、側面32の傾斜角θaが15度~50度の範囲内で調整することができる。なお、傾斜角θaが15度未満となるような均一な側面32を形成することは製造上難しく、均一な傾斜角θaを有する側面32を形成するためには、傾斜角θaを15度以上とする必要があり、20度以上とすることが好ましい。
 次に、p型クラッド層24の上に残るマスク層40を除去した後、図5に示すように、保護層30が形成される。保護層30は、少なくとも、活性層20、電子ブロック層22およびp型クラッド層24の側面32を被覆するように設けられる。保護層30は、側面32にて深紫外光を好適に反射ないし全反射できる程度に厚く形成されることが好ましく、例えば、20nm~300nm程度の厚さとすることができる。
 保護層30は、第1領域W1および第3領域W3に設けたマスクの上から形成することにより、側面32の上に選択的に形成してもよい。その他、n型クラッド層18の上面18a、側面32、p型クラッド層24の上面24aの全面を被覆するように保護層を形成した後に、第1領域W1および第3領域W3に対応する部分を除去してもよい。後者の場合、例えば、プラズマ等を用いたドライエッチングにより保護層の一部を除去してもよいし、フッ化水素酸(HF)等を用いたウェットエッチングにより保護層の一部を除去してもよい。
 つづいて、第1領域W1に露出するn型クラッド層18の上面18aの上にn側電極28が形成され、第2領域W2に露出するp型クラッド層24の上面24aの上にp側電極26が形成される。なお、n型クラッド層18の上面18aにn型コンタクト層を形成し、n型コンタクト層の上にn側電極28を形成してもよい。同様に、p型クラッド層24の上面24aの上にp型コンタクト層を形成し、p型コンタクト層の上にp側電極26を形成してもよい。以上の工程により、図1に示す深紫外発光素子10ができあがる。
 つづいて、本実施の形態に係る深紫外発光素子10が奏する効果について説明する。
 図6は、比較例に係る深紫外発光素子のシミュレーション結果を示す図であり、側面32の傾斜角θaが70度の場合の光線追跡の結果を示す。図示されるように、側面32に向かう光線の多くが保護層30の外面30aから外に漏れ出しており、側面32に反射された後にn型クラッド層18に向かう光線の割合が極めて小さいことが分かる。このように、側面32の傾斜角θaが大きい場合には、側面32に向かう深紫外光を基板12の光取出面12bから取り出すことができない。
 図7は、実施例に係る深紫外発光素子のシミュレーション結果を示す図であり、側面32の傾斜角θaが30度の場合の光線追跡の結果を示す。図示されるように、側面32に向かう光線の一部は保護層30の外面30aから外に漏れ出すものの、側面32に向かう光線の多くは側面32または保護層30の外面30aにおいて反射され、n型クラッド層18に向かっている。また、n型クラッド層18と活性層20の界面19に入射する光線の入射角が小さいため、基板12の光取出面12bにて全反射されることなく外部に取り出すことができる。このように、側面32の傾斜角θaを小さくすることによって、側面32に向かう深紫外光の一部を基板12の光取出面12bから取り出すことができる。
 図8は、側面32の傾斜角θaと光取出面12bの光出力量の関係を示すグラフである。このグラフは、上述の深紫外発光素子10の構造を模したモデルに対して光線追跡によるシミュレーションを実行し、光取出面12bからの光出力量を計算して求めた。計算モデルとして、400μm厚のサファイア基板(屈折率1.83)、2μm厚のAlNベース層(屈折率2.1)、2μm厚のn型AlGaN層(屈折率2.3)、500nm厚の活性層(屈折率2.56)を積層させ、活性層の上にp型半導体層を模した全吸収体を境界層として配置した。活性層の側面を傾斜させ、傾斜面の上に酸化シリコン層(屈折率1.4)を配置した。活性層の側面の傾斜角θaを20度~90度の範囲で変化させ、サファイア基板から出力される光出力量を求めた。グラフの縦軸は、傾斜角θa=70度のときの光出力量を1とした相対値である。
 図示されるように、傾斜角θaが60度~90度の範囲では、光出力量が相対的に低い一方で、傾斜角θaが20度~50度の範囲では、光出力量が5%~8%程度増加していることが分かる。このシミュレーション結果より、活性層20の側面32の傾斜角θaを50度以下とすることにより、光取出効率を高めることができることが分かる。
 図9は、実施の形態に係る深紫外発光素子10が奏する効果を模式的に示す図であり、活性層20から生じる深紫外光が伝搬する様子を模式的に示す。以下、本図を用いながら、傾斜角θaが50度以下となる場合に光取出効率が高められる理由について考察する。
 活性層20の任意の地点Sで生じる深紫外光は、主にn型クラッド層18と活性層20の界面19または活性層20と電子ブロック層22の界面に向かう。n型クラッド層18と活性層20の界面19に入射する深紫外光の一部は、基板12の光取出面12bに向かって伝搬し、光取出面12bから外部へ出力される。また、界面19に入射する深紫外光の別の一部は、界面19で反射して活性層20の内部を伝搬し、側面32に向かう。
 このとき、活性層20で生じる深紫外光がどの方向に伝搬されるかは、主に波源Sでの出射方向と深紫外発光素子10を構成する各層の屈折率により決まる。n型クラッド層18と活性層20の界面19に入射する深紫外光の入射角をθとし、活性層20の屈折率をnとすると、θ<sin-1(1/n)=θC1の関係を満たす深紫外光であれば、光取出面12bから深紫外発光素子10の外部に出力される。このときの臨界角θC1(以下、第1臨界角θC1ともいう)は、活性層20がAlGaN系半導体材料であり、屈折率n=2.4~2.6程度であれば、第1臨界角θC1=22~25度程度である。この第1臨界角θC1よりも入射角θが小さければ、光取出面12bにおいて全反射が生じずに深紫外光が光取出面12bから外に出力される。
 n型クラッド層18と活性層20の界面19では全反射が生じるため、所定範囲の入射角θを有する深紫外光は、界面19からn型クラッド層18に出力されない。AlGaN系半導体材料の屈折率は、AlN組成比が高い(つまり、バンドギャップが高い)ほど屈折率が低くなる傾向にあり、AlN組成比が相対的に低い活性層20の屈折率nよりもAlN組成比が相対的に高いn型クラッド層18の屈折率nの方が低い。例えば、AlN組成比が40%以上のn型クラッド層18であれば、その屈折率n=2.2~2.3程度である。この値を用いれば、界面19における臨界角θC2(以下、第2臨界角θC2ともいう)は、θC2=sin-1(n/n)=58~73度程度となる。
 以上より、界面19に入射する深紫外光の入射角θが第1臨界角θC1よりも小さい場合、光線Lで示されるように、光取出面12bから外に深紫外光が出力される。一方、界面19に入射する深紫外光の入射角θが第2臨界角θC2より大きい場合には界面19にて全反射し、光線Lで示されるようにして側面32に向かう。このとき、側面32に入射する深紫外光の入射角θは、界面19での入射角(または反射角)θと側面32の傾斜角θaを用いて、幾何学的にθ=|θ-θa|と表すことができる。
 側面32にて反射される深紫外光は、側面32の傾斜角θaに応じて向きを変え、光線Lで示されるように界面19に入射角θで再入射する。また、光線Lで示されるように、側面32にて反射されずに保護層30を透過し、保護層30の外面30aで反射される深紫外光も同じ入射角θで界面19に再入射する。このときの再入射角θは、界面19での最初の入射角(または反射角)θと側面32の傾斜角θaを用いて、幾何学的にθ=|θ-2θa|と表すことができる。
 このとき、界面19への再入射角θが上述の第1臨界角θC1よりも小さい場合、光線Lで示すように、光取出面12bから外に深紫外光が出力される。つまり、|θ-2θa|<θC1の条件(以下、光取出条件ともいう)を満たす最初の入射角θが存在するような傾斜角θaであれば、活性層20の側面32に向かう深紫外光を光取出面12bから外部に取り出すことができるようになる。このような傾斜角θaの条件は、以下の式(1)により表すことができる。
Figure JPOXMLDOC01-appb-M000003
 上記式(1)の右辺を屈折率n=2.4~2.6として計算すれば、56~58度程度となる。したがって、この上限角よりも傾斜角θaを小さくすれば、上述の光取出条件を満たす深紫外光を生じさせることができ、さらに、傾斜角θaをより小さくすることで、光取出条件を満たすこととなる入射角θの角度範囲を広げることができる。以上の考察より、側面32の傾斜角θaは、50度以下とすることが好ましく、40度以下とすることがより好ましいと言える。例えば、傾斜角θa=40度の場合、入射角θが63度以上となる深紫外光、つまり、界面19にて全反射される深紫外光の大部分を第1臨界角θC1よりも小さい再入射角θで界面19に入射させることができる。
 活性層20にて生じる深紫外光の出力方向は、活性層20のAlN組成比により異なる。特に短波長の深紫外光(310nm以下)を出力するために活性層20のAlN組成比を高めると、界面19に垂直な方向の光成分が減少し、界面19に沿った方向の光成分が増加する傾向にある。本実施の形態によれば、側面32の傾斜角θaを適切に設定することで、界面19により反射ないし全反射されてしまうために光取出面12bに向かうことのできない深紫外光の向きを適切に変化させることができる。したがって、本実施の形態によれば、特に短波長の深紫外光を出力する深紫外発光素子10において、光取出面12bからの光取出効率を高めることができる。
 以上、本発明を実施例にもとづいて説明した。本発明は上記実施の形態に限定されず、種々の設計変更が可能であり、様々な変形例が可能であること、またそうした変形例も本発明の範囲にあることは、当業者に理解されるところである。
 10…深紫外発光素子、12…基板、12b…光取出面、18…n型クラッド層、19…界面、20…活性層、22…電子ブロック層、24…p型クラッド層、26…p側電極、28…n側電極、30…保護層、32…側面、W1…第1領域、W2…第2領域。
 本発明によれば、深紫外発光素子の光取出効率を高めることができる。

Claims (5)

  1.  光取出面と、
     前記光取出面上に設けられるn型半導体層と、
     前記n型半導体層上に設けられ、バンドギャップが3.4eV以上の活性層と、
     前記活性層上に設けられるp型半導体層と、を備え、
     前記活性層が発する深紫外光は、前記光取出面から外部へ出力され、
     前記活性層の側面は、前記n型半導体層と前記活性層の界面に対して傾斜し、その傾斜角が15度以上50度以下であることを特徴とする深紫外発光素子。
  2.  前記光取出面を有するサファイア基板を備え、
     前記n型半導体層、前記活性層および前記p型半導体層はAlGaN系の半導体層であることを特徴とする請求項1に記載の深紫外発光素子。
  3.  前記活性層の側面を被覆し、前記活性層が発する深紫外光に対して透明な保護層をさらに備えることを特徴とする請求項1または2に記載の深紫外発光素子。
  4.  前記活性層の側面の傾斜角θaは、前記活性層の屈折率nを用いて、次式の関係を満たすことを特徴とする請求項1から3のいずれか一項に記載の深紫外発光素子。
    Figure JPOXMLDOC01-appb-M000001
  5.  前記活性層の側面の傾斜角は、20度以上40度以下であることを特徴とする請求項1から4のいずれか一項に記載の深紫外発光素子。
PCT/JP2017/014238 2016-05-11 2017-04-05 深紫外発光素子 WO2017195507A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020187031728A KR102075286B1 (ko) 2016-05-11 2017-04-05 심자외 발광 소자
CN201780023379.XA CN109314157B (zh) 2016-05-11 2017-04-05 深紫外发光元件
US16/173,768 US11355670B2 (en) 2016-05-11 2018-10-29 Deep ultraviolet light emitting device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-095537 2016-05-11
JP2016095537A JP6553541B2 (ja) 2016-05-11 2016-05-11 深紫外発光素子

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/173,768 Continuation US11355670B2 (en) 2016-05-11 2018-10-29 Deep ultraviolet light emitting device

Publications (1)

Publication Number Publication Date
WO2017195507A1 true WO2017195507A1 (ja) 2017-11-16

Family

ID=60266503

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/014238 WO2017195507A1 (ja) 2016-05-11 2017-04-05 深紫外発光素子

Country Status (6)

Country Link
US (1) US11355670B2 (ja)
JP (1) JP6553541B2 (ja)
KR (1) KR102075286B1 (ja)
CN (1) CN109314157B (ja)
TW (1) TWI730079B (ja)
WO (1) WO2017195507A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109103313A (zh) * 2018-07-30 2018-12-28 华中科技大学鄂州工业技术研究院 一种深紫外led芯片的外延结构及其制备方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6902569B2 (ja) 2019-04-17 2021-07-14 日機装株式会社 半導体発光素子および半導体発光素子の製造方法
CN113782655A (zh) * 2019-07-31 2021-12-10 厦门三安光电有限公司 一种发光二极管及其制备方法
GB2586861B (en) * 2019-09-06 2022-01-19 Plessey Semiconductors Ltd Light Emitting Diode and method of forming a Light Emitting Diode

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003347589A (ja) * 2002-05-28 2003-12-05 Matsushita Electric Works Ltd Ledチップ
WO2005008792A1 (ja) * 2003-07-18 2005-01-27 Sanyo Electric Co., Ltd. 発光ダイオード
JP2015216352A (ja) * 2014-04-24 2015-12-03 国立研究開発法人理化学研究所 紫外発光ダイオードおよびそれを備える電気機器

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5594530A (en) 1979-01-12 1980-07-18 Tokyo Shibaura Electric Co Device for protecting multiple hysteresis motors
JP4889191B2 (ja) 2003-06-20 2012-03-07 モメンティブ・パフォーマンス・マテリアルズ・ジャパン合同会社 導電性液状シリコーン組成物
JP4868709B2 (ja) * 2004-03-09 2012-02-01 三洋電機株式会社 発光素子
KR20060077801A (ko) * 2004-12-31 2006-07-05 엘지전자 주식회사 고출력 발광 다이오드 및 그의 제조 방법
CN100440552C (zh) * 2005-02-08 2008-12-03 晶元光电股份有限公司 发光二极管制作方法
JP5139005B2 (ja) * 2007-08-22 2013-02-06 株式会社東芝 半導体発光素子及び半導体発光装置
CN101378100B (zh) * 2007-08-29 2011-08-24 台达电子工业股份有限公司 发光二极管装置及其制造方法
JP2010141241A (ja) * 2008-12-15 2010-06-24 Seiko Epson Corp 発光装置の製造方法および発光装置
WO2011027418A1 (ja) * 2009-09-01 2011-03-10 株式会社 東芝 半導体発光素子及び半導体発光装置
JP5327154B2 (ja) * 2009-12-25 2013-10-30 住友電気工業株式会社 Iii族窒化物半導体レーザ素子、及びiii族窒化物半導体レーザ素子を作製する方法
JP5594530B2 (ja) 2010-10-21 2014-09-24 創光科学株式会社 窒化物半導体紫外線発光素子
KR20120129449A (ko) * 2011-05-20 2012-11-28 엘지이노텍 주식회사 자외선 발광 소자
US9318529B2 (en) * 2012-09-07 2016-04-19 Seoul Viosys Co., Ltd. Wafer level light-emitting diode array
JP5514283B2 (ja) * 2012-11-07 2014-06-04 株式会社東芝 半導体発光素子及び半導体発光装置
US20160005919A1 (en) * 2013-02-05 2016-01-07 Tokuyama Corporation Nitride semiconductor light emitting device
CN104241455A (zh) * 2013-06-11 2014-12-24 展晶科技(深圳)有限公司 Led芯片及其制造方法
KR101513803B1 (ko) * 2013-10-02 2015-04-20 광전자 주식회사 투명 기판 위에 직접 성장된 고 효율 AlGaInP 발광다이오드 및 그 제조방법
CN103928451A (zh) * 2014-04-25 2014-07-16 南京琦光光电科技有限公司 一种基于紫光芯片的低光衰、高显指白光led光源模组
CN104465928A (zh) * 2014-12-10 2015-03-25 聚灿光电科技(苏州)有限公司 具有镂空结构的led外延结构及其制作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003347589A (ja) * 2002-05-28 2003-12-05 Matsushita Electric Works Ltd Ledチップ
WO2005008792A1 (ja) * 2003-07-18 2005-01-27 Sanyo Electric Co., Ltd. 発光ダイオード
JP2015216352A (ja) * 2014-04-24 2015-12-03 国立研究開発法人理化学研究所 紫外発光ダイオードおよびそれを備える電気機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109103313A (zh) * 2018-07-30 2018-12-28 华中科技大学鄂州工业技术研究院 一种深紫外led芯片的外延结构及其制备方法

Also Published As

Publication number Publication date
JP2017204568A (ja) 2017-11-16
TW201806184A (zh) 2018-02-16
KR20180127472A (ko) 2018-11-28
TWI730079B (zh) 2021-06-11
CN109314157A (zh) 2019-02-05
US11355670B2 (en) 2022-06-07
US20190067520A1 (en) 2019-02-28
JP6553541B2 (ja) 2019-07-31
CN109314157B (zh) 2021-05-11
KR102075286B1 (ko) 2020-02-07

Similar Documents

Publication Publication Date Title
US9312448B2 (en) Metallic contact for optoelectronic semiconductor device
JP5608815B2 (ja) 半導体発光素子
US11355670B2 (en) Deep ultraviolet light emitting device
US11217728B2 (en) Semiconductor light emitting element and method of manufacturing semiconductor light emitting element
JP2016213448A (ja) 発光素子および発光素子の製造方法
JP2005108982A (ja) 半導体発光素子
TWI611595B (zh) Led元件
JP2008277651A (ja) 発光ダイオード
JP6564348B2 (ja) 深紫外発光素子
JP6640815B2 (ja) 半導体発光素子の製造方法
KR101274651B1 (ko) 발광 다이오드 및 이의 제조 방법
JP2010251531A (ja) 半導体発光素子
WO2005067067A1 (ja) 半導体発光素子
JP2010263251A (ja) 発光素子およびその製造方法
CN116169560A (zh) 一种氮化镓基光子晶体面发射激光器及制备方法
US20220045243A1 (en) Semiconductor light-emitting element and method of manufacturing semiconductor light-emitting element
JP7023899B2 (ja) 半導体発光素子
JP4258191B2 (ja) 窒化物半導体発光素子とその製造方法
JP2007173569A (ja) 発光素子
KR101120006B1 (ko) 수직형 반도체 발광소자 및 그 제조방법
JP2007250714A (ja) 発光素子
JP2014042062A (ja) 発光素子
JP6371980B2 (ja) 半導体発光素子
JP5690395B2 (ja) 半導体発光素子の製造方法
JP2008244073A (ja) GaN系LED素子

Legal Events

Date Code Title Description
DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)
ENP Entry into the national phase

Ref document number: 20187031728

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17795868

Country of ref document: EP

Kind code of ref document: A1

122 Ep: pct application non-entry in european phase

Ref document number: 17795868

Country of ref document: EP

Kind code of ref document: A1