WO2015194458A1 - 多層膜の製造方法および多層膜 - Google Patents

多層膜の製造方法および多層膜 Download PDF

Info

Publication number
WO2015194458A1
WO2015194458A1 PCT/JP2015/066926 JP2015066926W WO2015194458A1 WO 2015194458 A1 WO2015194458 A1 WO 2015194458A1 JP 2015066926 W JP2015066926 W JP 2015066926W WO 2015194458 A1 WO2015194458 A1 WO 2015194458A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
substrate
dielectric layer
multilayer film
layer
Prior art date
Application number
PCT/JP2015/066926
Other languages
English (en)
French (fr)
Inventor
宏樹 小林
充則 逸見
光隆 廣瀬
和也 塚越
木村 勲
弘綱 鄒
Original Assignee
株式会社アルバック
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社アルバック filed Critical 株式会社アルバック
Priority to JP2016529297A priority Critical patent/JPWO2015194458A1/ja
Priority to EP15809725.3A priority patent/EP3159428A4/en
Priority to US15/319,602 priority patent/US20170133581A1/en
Priority to KR1020167034619A priority patent/KR20170007784A/ko
Publication of WO2015194458A1 publication Critical patent/WO2015194458A1/ja

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/54Controlling or regulating the coating process
    • C23C14/541Heating or cooling of the substrates
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01GCOMPOUNDS CONTAINING METALS NOT COVERED BY SUBCLASSES C01D OR C01F
    • C01G25/00Compounds of zirconium
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01GCOMPOUNDS CONTAINING METALS NOT COVERED BY SUBCLASSES C01D OR C01F
    • C01G25/00Compounds of zirconium
    • C01G25/006Compounds containing, besides zirconium, two or more other elements, with the exception of oxygen or hydrogen
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01GCOMPOUNDS CONTAINING METALS NOT COVERED BY SUBCLASSES C01D OR C01F
    • C01G55/00Compounds of ruthenium, rhodium, palladium, osmium, iridium, or platinum
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01GCOMPOUNDS CONTAINING METALS NOT COVERED BY SUBCLASSES C01D OR C01F
    • C01G55/00Compounds of ruthenium, rhodium, palladium, osmium, iridium, or platinum
    • C01G55/002Compounds containing, besides ruthenium, rhodium, palladium, osmium, iridium, or platinum, two or more other elements, with the exception of oxygen or hydrogen
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/02Pretreatment of the material to be coated
    • C23C14/024Deposition of sublayers, e.g. to promote adhesion of the coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/088Oxides of the type ABO3 with A representing alkali, alkaline earth metal or Pb and B representing a refractory or rare earth metal
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/14Metallic material, boron or silicon
    • C23C14/16Metallic material, boron or silicon on metallic substrates or on substrates of boron or silicon
    • C23C14/165Metallic material, boron or silicon on metallic substrates or on substrates of boron or silicon by cathodic sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/35Sputtering by application of a magnetic field, e.g. magnetron sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/56Apparatus specially adapted for continuous coating; Arrangements for maintaining the vacuum, e.g. vacuum locks
    • C23C14/568Transferring the substrates through a series of coating stations
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/30Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/30Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
    • C23C28/32Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/30Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
    • C23C28/32Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer
    • C23C28/322Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one pure metallic layer only coatings of metal elements only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/30Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
    • C23C28/34Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates
    • C23C28/345Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates with at least one oxide layer
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/30Coatings combining at least one metallic layer and at least one inorganic non-metallic layer
    • C23C28/34Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates
    • C23C28/345Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates with at least one oxide layer
    • C23C28/3455Coatings combining at least one metallic layer and at least one inorganic non-metallic layer including at least one inorganic non-metallic material layer, e.g. metal carbide, nitride, boride, silicide layer and their mixtures, enamels, phosphates and sulphates with at least one oxide layer with a refractory ceramic layer, e.g. refractory metal oxide, ZrO2, rare earth oxides or a thermal barrier system comprising at least one refractory oxide layer
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/01Manufacture or treatment
    • H10N30/07Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base
    • H10N30/074Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base by depositing piezoelectric or electrostrictive layers, e.g. aerosol or screen printing
    • H10N30/076Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base by depositing piezoelectric or electrostrictive layers, e.g. aerosol or screen printing by vapour phase deposition
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/01Manufacture or treatment
    • H10N30/07Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base
    • H10N30/074Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base by depositing piezoelectric or electrostrictive layers, e.g. aerosol or screen printing
    • H10N30/079Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base by depositing piezoelectric or electrostrictive layers, e.g. aerosol or screen printing using intermediate layers, e.g. for growth control
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/80Constructional details
    • H10N30/85Piezoelectric or electrostrictive active materials
    • H10N30/853Ceramic compositions
    • H10N30/8548Lead-based oxides
    • H10N30/8554Lead-zirconium titanate [PZT] based
    • CCHEMISTRY; METALLURGY
    • C01INORGANIC CHEMISTRY
    • C01PINDEXING SCHEME RELATING TO STRUCTURAL AND PHYSICAL ASPECTS OF SOLID INORGANIC COMPOUNDS
    • C01P2002/00Crystal-structural characteristics
    • C01P2002/70Crystal-structural characteristics defined by measured X-ray, neutron or electron diffraction data
    • C01P2002/74Crystal-structural characteristics defined by measured X-ray, neutron or electron diffraction data by peak-intensities or a ratio thereof only

Definitions

  • the present invention relates to a method for manufacturing a multilayer film including a dielectric layer having high crystallinity and a multilayer film.
  • the crystal of the PZT film includes a pyrochlore phase having no piezoelectricity, which is a metastable phase, in addition to the target perovskite phase having piezoelectricity.
  • crystals containing a pyrochlore phase were easily obtained, and it was extremely difficult to obtain a dielectric film having high crystallinity without containing a pyrochlore phase. Therefore, in order to improve the withstand voltage characteristics, development of a manufacturing method capable of stably forming a multilayer film including a dielectric film having a high crystallinity without including a pyrochlore phase has been expected.
  • the present invention has been devised in view of such a conventional situation, and the first is to provide a method for producing a multilayer film including a dielectric layer having a high crystallinity and not including a pyrochlore phase. Objective. It is a second object of the present invention to provide a multilayer film including a dielectric layer having no crystallinity and containing no pyrochlore phase.
  • a method for manufacturing a multilayer film includes forming a conductive layer on a substrate (step A), and adding strontium (Sr), ruthenium (Ru), and oxygen (O) by sputtering.
  • a seed layer is formed so as to cover the conductive layer with a compound containing (Step B)
  • a dielectric layer is formed so as to cover the seed layer (Step C)
  • a substrate temperature when forming the dielectric layer Is defined as Td (dielectric), 560 ⁇ Td ⁇ 720 [° C.] is satisfied.
  • the dielectric layer when forming the dielectric layer, includes lead (Pb) and zirconia (Zr).
  • a compound containing titanium, titanium (Ti), and oxygen (O) may be formed by a sputtering method.
  • the multilayer film has a conductive layer made of platinum (Pt), a seed layer, and a dielectric layer arranged at least in order on one main surface side of the substrate made of silicon.
  • the seed layer is made of a compound containing strontium (Sr), ruthenium (Ru), and oxygen (O), and the dielectric layer is made of lead (Pb), zirconia (Zr), and titanium (Ti). And the compound that forms the dielectric layer does not include an X-ray diffraction peak due to the pyrochlore phase.
  • the compound forming the dielectric layer is an X-ray diffraction peak due to (100) of Pb (Zr, Ti) O 3.
  • the full width at half maximum (FWHM) may be 1 [degree] or less.
  • Step B a compound containing strontium (Sr), ruthenium (Ru), and oxygen (O) is formed as the seed layer by a sputtering method.
  • step C the substrate temperature Td (dielectric) at the time of forming the dielectric layer is set to a range of 560 [° C.] or more and 720 [° C.] or less, whereby the dielectric formed on the seed layer The film has high crystallinity.
  • this invention can provide the manufacturing method of the multilayer film provided with the dielectric material layer which does not contain a pyrochlore phase and has high crystallinity.
  • the dielectric layer is made of a compound containing lead (Pb), zirconia (Zr), titanium (Ti), and oxygen (O), and the dielectric
  • the layered compound does not contain an X-ray diffraction peak due to the pyrochlore phase. Therefore, according to the present invention, a multilayer film provided with a dielectric layer having high crystallinity can be provided. Such a multilayer film has excellent characteristics having both high piezoelectricity and high pressure resistance.
  • FIG. 1 It is sectional drawing which shows one structural example of the multilayer film which concerns on one Embodiment of this invention. It is a figure which shows typically the magnitude
  • FIG. 3 is a diagram showing a diffraction peak showing a crystal structure of a PZT film formed with Sample 1.
  • FIG. 5 is a diagram showing diffraction peaks indicating crystal structures for the PZT films of Sample 2 to Sample 4. It is a graph which shows the relationship between a substrate temperature and the peak intensity resulting from a pyrochlore phase. It is a figure which shows the crystallinity about the PZT film
  • FIG. 1 is a cross-sectional view illustrating a configuration example of a multilayer film according to the present embodiment.
  • a seed layer 4 and a dielectric layer 5 are arranged at least in order on one main surface side of a substrate 2 made of silicon.
  • the seed layer 4 is made of a compound containing strontium (Sr), ruthenium (Ru), and oxygen (O). Examples of the seed layer 4 include SrRuO 3 (SRO).
  • the dielectric layer 5 is disposed on the seed layer 4 containing strontium (Sr), ruthenium (Ru), and oxygen (O) described above.
  • the dielectric layer 5 is not particularly limited.
  • the compound forming the dielectric layer has high crystallinity. Specifically, the compound constituting the dielectric layer does not contain a pyrochlore phase because no peak due to the pyrochlore phase is observed in the X-ray diffraction method.
  • the dielectric layer 5 disposed on the seed layer 4 has a perovskite structure that does not include a different phase.
  • this multilayer film 1 has excellent characteristics such as high piezoelectricity and pressure resistance.
  • Such a multilayer film 1 is suitably used for a piezoelectric element, for example.
  • the compound forming the dielectric layer 5 has a full width at half maximum (FWHM) of the X-ray diffraction peak due to (100) of Pb (Zr x Ti 1-x ) O 3. 1 [degree] or less.
  • FWHM full width at half maximum
  • FIGS. 2A and 2B are diagrams schematically showing the size of the crystallite and the shape of the X-ray diffraction peak.
  • FIG. 2A when the crystallite is well grown, a half-width is narrow and a sharp peak is observed.
  • FIG. 2B when the crystallite is small, a half-value width is widened and a dull peak is observed.
  • the compound forming the dielectric layer 5 constituting the multilayer film according to the present embodiment in which the half-value width of 1 [degree] or less is observed, the “crystallite grows greatly, It has a very high crystallinity ”.
  • a dielectric film formed on the seed layer 4 containing strontium (Sr), ruthenium (Ru), and oxygen (O) by adopting the multilayer film manufacturing method according to the present embodiment as will be described later is obtained as follows. It does not contain a pyrochlore phase and has high crystallinity.
  • the multilayer film 1 has excellent characteristics such as high piezoelectricity and pressure resistance. Such a multilayer film 1 is suitably used for a piezoelectric element, for example.
  • FIG. 3A to 3C are schematic cross-sectional views illustrating the manufacturing process of the multilayer film according to the present embodiment.
  • the multilayer film manufacturing method according to the present embodiment includes a step A [FIG. 3A] of forming the conductive layer 3 on the substrate 2, and a step B [FIG. 3B] of forming the seed layer 4 so as to cover the conductive layer 3. , Forming a dielectric layer 5 so as to cover the seed layer 4 (FIG. 3C).
  • the method of manufacturing the multilayer film 1 includes at least a strontium (as a seed layer) in the step B.
  • a compound containing strontium (Sr), ruthenium (Ru), and oxygen (O) is formed as the seed layer by sputtering
  • step C 560 ⁇ Td ⁇ 720 [° C.], where Td (dielectric) is the substrate temperature when forming the dielectric layer.
  • Td (dielectric) is the substrate temperature when forming the dielectric layer.
  • the dielectric film formed on the seed layer does not contain a pyrochlore phase and has high crystallinity.
  • Such a multilayer film has excellent characteristics such as high piezoelectricity and pressure resistance.
  • a case where lead zirconate titanate [Pb (Zr x Ti 1-x ) O 3 : PZT] is used as the dielectric layer 5 will be described as an example. It is not limited.
  • FIG. 4 is a schematic cross-sectional view showing an example of the internal configuration of the film forming apparatus 10.
  • the film forming apparatus 10 includes a vacuum chamber 11, a target 21, a support unit (substrate holding table) 32, a temperature control unit 18, a sputtering power supply 13, a sputtering gas introduction unit 14, and a first deposition plate 34. And a second deposition preventing plate 35.
  • the target 21 is disposed in the vacuum chamber 11.
  • the support part 32 is disposed at a position facing the target 21 and holds the substrate 31 (substrate 2).
  • the temperature control unit 18 adjusts the substrate temperature by heating / cooling the substrate 31 held by the support unit 32.
  • the sputtering power source 13 applies a voltage to the target 21.
  • the sputtering gas introduction unit 14 introduces a sputtering gas into the vacuum chamber 11.
  • the first deposition plate 34 and the second deposition plate 35 are arranged in the vacuum chamber 11 at positions where particles emitted from the target 21 are attached.
  • a cathode electrode 22 is disposed on the upper wall surface of the vacuum chamber 11 via an insulating member 28, and the cathode electrode 22 and the vacuum chamber 11 are electrically insulated.
  • the vacuum chamber 11 is at ground potential.
  • One surface side of the cathode electrode 22 is locally exposed in the vacuum chamber 11.
  • the target 21 is fixed in close contact with the central portion of the exposed region on one side of the cathode electrode 22, and the target 21 and the cathode electrode 22 are electrically connected.
  • the sputtering power source 13 is disposed outside the vacuum chamber 11.
  • the sputtering power source 13 is electrically connected to the cathode electrode 22 and can apply an AC voltage to the target 21 via the cathode electrode 22.
  • a magnet device 29 is disposed on the opposite side of the cathode electrode 22 from the target 21, that is, on the other surface side of the cathode electrode 22.
  • the magnet device 29 is configured to form magnetic lines of force on the surface of the target 21.
  • the support portion 32 on which the substrate 31 is placed is made of, for example, silicon carbide (SiC).
  • SiC silicon carbide
  • the outer periphery of the support portion 32 is formed larger than the outer periphery of the substrate 31.
  • the surface of the support portion 32 is arranged to face the surface of the target 21.
  • a means for electrostatically attracting the substrate 31 is contained in the support portion 32.
  • the back surface of the substrate 31 is brought into close contact with the center portion of the surface of the support portion 32, and the substrate 31 is thermally connected to the support portion 32.
  • the first deposition preventing plate 34 is a ceramic such as quartz or alumina.
  • the first deposition preventing plate 34 is formed in an annular shape in which the inner periphery of the first deposition preventing plate 34 is larger than the outer periphery of the substrate 31, and covers the outer edge portion that is the outside of the center portion of the surface of the support portion 32. Has been placed. Thereby, the particles emitted from the target 21 are prevented from adhering to the outer edge portion of the surface of the support portion 32.
  • the back surface of the first deposition preventing plate 34 is in close contact with the outer edge portion of the surface of the support portion 32, and the first deposition preventing plate 34 is thermally connected to the support portion 32.
  • the first deposition preventing plate 34 is disposed so as to surround the outer periphery of the substrate 31.
  • the second adhesion-preventing plate 35 is a ceramic such as quartz or alumina.
  • the second deposition preventing plate 35 is formed in a cylindrical shape in which the inner circumference of the second deposition preventing plate 35 is larger than the outer circumference of the target 21 and the outer circumference of the substrate 31.
  • the second deposition preventing plate 35 is disposed between the support portion 32 and the cathode electrode 22 and is configured to surround the side of the space between the substrate 31 and the target 21. Thereby, the particles emitted from the target 21 are prevented from adhering to the wall surface of the vacuum chamber 11.
  • the temperature control unit 18 includes a heat generating member 33 and a heating power source 17.
  • SiC is used as the heat generating member 33.
  • the heat generating member 33 is disposed at a position opposite to the substrate 31 with the support portion 32 interposed therebetween.
  • the heating power source 17 is electrically connected to the heat generating member 33.
  • the back surface of the substrate 31 is in close contact with the central portion of the surface of the support portion 32, and heat is evenly transferred from the central portion of the substrate 31 to the outer edge portion.
  • a cooling unit 38 is disposed on the side of the heat generating member 33 opposite to the support unit 32.
  • the cooling unit 38 is configured to circulate a temperature-controlled cooling medium therein, and prevents heating of the wall surface of the vacuum chamber 11 even when the heat generating member 33 generates heat.
  • the sputter gas introducing unit 14 is connected to the inside of the vacuum chamber 11 and is configured so that the sputter gas can be introduced into the vacuum chamber 11.
  • FIG. 4 illustrates the case where the film forming apparatus 10 has one vacuum chamber 11 for the sake of simplicity.
  • the manufacturing method of the following steps A to C at least three vacuum chambers 11a, 11b, The description will be made on the assumption that the film forming apparatus 11c (11) communicates in the depth direction of the drawing via a partition valve (not shown) in FIG.
  • the vacuum chamber 11a (11) is a vacuum chamber for forming a conductive layer.
  • the vacuum chamber 11b (11) is a vacuum chamber for forming a seed layer.
  • the vacuum chamber 11c (11) is a vacuum chamber for forming a dielectric layer.
  • only the vacuum chambers are distinguished from each other, and the components associated with each vacuum chamber are not distinguished from each other.
  • Step A Formation of Conductive Layer
  • the conductive layer 3 made of platinum (Pt) is formed on one main surface side of the substrate 2 made of silicon (Si).
  • Si silicon
  • a conductive layer is formed directly on one main surface of the substrate.
  • another film is provided on one main surface of the substrate 2 before forming the conductive layer. It does not matter.
  • the internal space of the vacuum chamber 11a (11) in which the target made of Pt is installed is depressurized by the vacuum exhaust device 15.
  • the internal space of the vacuum chamber 11a (11) is evacuated to a higher vacuum than the pressure atmosphere during film formation. Thereafter, evacuation is continued and the vacuum atmosphere in the vacuum chamber 11 is maintained.
  • the substrate 31 to be deposited is carried into the internal space of the vacuum chamber 11 a (11) through an unillustrated entrance. Then, the substrate 31 is held at the center of the support portion 32 so that one main surface of the substrate 31 faces the sputtering surface of the target 21.
  • a cooling medium whose temperature is controlled is circulated in the cooling unit 38.
  • Ar gas is introduced as a sputtering gas from the sputtering gas introduction unit 14 into the vacuum chamber 11 while the substrate 31 is kept at the deposition temperature, and an AC voltage is applied from the sputtering power source 13 to the cathode electrode 22. Is applied to sputter the Pt target. Thereby, the Pt conductive layer 3 is formed on one main surface side of the substrate 31.
  • Step B Formation of Seed Layer
  • a seed layer 4 is formed so as to cover the conductive layer 3.
  • an oxide made of a compound containing strontium (Sr), ruthenium (Ru), and oxygen (O) is formed by a sputtering method.
  • the internal space of the vacuum chamber 11b (11) in which the SRO target made of an oxide containing Sr, Ru, and O is installed as the target 21 is depressurized in advance by the vacuum evacuation device 15, so that the pressure atmosphere during film formation Also, the vacuum atmosphere is evacuated to high vacuum.
  • the substrate 31 provided with the Pt conductive layer 3 in advance is carried from the vacuum chamber 11a (11) to the internal space of the vacuum chamber 11b (11). Then, the substrate 31 is held at the center of the surface of the support portion 32 so that one main surface side of the substrate 31, that is, the Pt conductive layer 3 faces the sputtering surface of the SRO target 21.
  • Ar gas and oxygen gas are introduced into the vacuum chamber 11 b (11) from the sputtering gas introduction unit 14 as sputtering gas, and AC voltage is applied from the sputtering power supply 13 to the cathode electrode 22. Is applied to sputter the SRO target.
  • the seed layer 4 made of SRO is formed on the Pt conductive layer 3 on the one main surface side of the substrate 31.
  • the substrate temperature within the film formation time is controlled by a predetermined temperature profile as necessary. It may be set so that a constant temperature is maintained from the start of film formation to the end of film formation. For example, the start of film formation may be set to be higher than the end of film formation.
  • Step C Formation of Dielectric Layer
  • a dielectric layer 5 is formed so as to cover the seed layer 4.
  • a PZT film is formed as the dielectric layer 5 by sputtering.
  • the substrate temperature Td when forming the dielectric layer 5 is set to 560 ⁇ Td ⁇ 720 [° C.].
  • the internal space of the vacuum chamber 11c (11) in which the PZT target is installed is depressurized by the vacuum exhaust device 15 so that the vacuum atmosphere is evacuated to a higher vacuum than the pressure atmosphere during film formation.
  • the substrate 31 provided with the Pt conductive layer 3 and the seed layer 4 in advance is carried from the vacuum chamber 11b (11) into the internal space of the vacuum chamber 11c (11). To do. Then, the substrate 31 is held at the center of the surface of the support portion 32 so that one main surface side of the substrate 31, that is, the seed layer 4 faces the sputtering surface of the PZT target 21.
  • the dielectric layer 5 made of a PZT film having a perovskite structure is formed on the seed layer 4 on the one main surface side of the substrate 31.
  • the substrate temperature Td when forming the dielectric layer 5 is set to a range of 560 ⁇ Td ⁇ 720 [° C.]. If the substrate temperature Td is lower than 560 [° C.], crystallite growth does not proceed sufficiently. When the substrate temperature Td is higher than 720 [° C.], it is difficult to suppress the generation of the pyrochlore phase. Therefore, by setting the substrate temperature Td in the range of 560 ⁇ Td ⁇ 720 [° C.], formation of the pyrochlore phase can be suppressed and the dielectric layer 5 having high crystallinity can be formed.
  • the substrate temperature within the film formation time is controlled by a predetermined temperature profile as necessary. It may be set so that a constant temperature is maintained from the start of film formation to the end of film formation. For example, the start of film formation may be set to be higher than the end of film formation.
  • the voltage application from the sputtering power source 13 to the cathode electrode 22 is stopped, and the sputtering gas is introduced into the vacuum chamber 11c (11) from the sputtering gas introduction unit 14. Stop the installation.
  • the current supply from the heating power supply 17 to the heat generating member 33 is stopped, the heat generating member 33 is cooled, and the substrate 31 is set to a temperature lower than the film forming temperature.
  • the temperature of the heat generating member 33 is lowered to 400 ° C. or lower and the temperature is maintained.
  • the film-formed substrate 31 on which a multilayer film formed by sequentially stacking three layers (conductive layer, seed layer, dielectric layer) is formed is placed outside the vacuum chamber 11. Then, it is carried out from a carrying outlet (not shown).
  • a transfer robot (not shown) is suitable for the above-described substrate transfer, that is, transfer from outside to the vacuum chamber 11a (11), movement between the vacuum chambers, and transfer from the vacuum chamber 11c (11) to the outside. Used for.
  • the multilayer film 1 having the configuration shown in FIG. 1 is manufactured.
  • the dielectric layer 5 does not contain a pyrochlore phase and has high crystallinity.
  • this multilayer film 1 has both excellent piezoelectricity and pressure resistance, for example, and has excellent characteristics.
  • Such a multilayer film 1 is suitably used for a piezoelectric element, for example.
  • a multilayer film is formed by sequentially laminating a conductive layer made of a Pt film, a seed layer made of a SrRuO 3 (SRO) film, and a dielectric layer made of a PZT film.
  • a silicon (Si) wafer having a diameter of 8 inches was used as the substrate.
  • a thermal oxide film (SiO 2 film), a Ti film (thickness 20 nm) functioning as an adhesion layer, and a Pt film (thickness 100 nm) functioning as a lower electrode layer are sequentially formed on one main surface of the Si wafer. A pre-layered one was used.
  • a flat-plate magnetron type sputtering apparatus (SME-200) having a configuration as shown in FIG. 4 was used.
  • a high frequency power source (frequency: 13.56 MHz) was used as the sputtering power source.
  • the deposition conditions for the seed layer made of the SrRuO 3 film were set as follows.
  • a SrRuO 3 target having a diameter of 300 mm and a thickness of 5 mm was used as the target.
  • the sputtering power was 0.7 [kW]
  • the sputtering pressure was 0.4 [Pa]
  • the substrate temperature was 530 to 740 [° C.].
  • the film thickness of the seed layer was 100 [nm].
  • the conditions for forming the dielectric layer made of the PZT film were set as follows.
  • a PZT target having a diameter of 300 mm and a thickness of 5 mm was used as the target.
  • the sputtering power was 2.5 [kW]
  • the sputtering pressure was 0.5 [Pa]
  • the substrate temperature was 720 [° C.].
  • the film thickness of the dielectric layer was 2.0 [ ⁇ m].
  • Sample 1 The sample of Experimental Example 1 manufactured under the above-described conditions is referred to as Sample 1.
  • Example 2 In this example, a multilayer film was formed by forming a PZT film on the Pt thin film of the substrate without providing a seed layer.
  • the PZT film was formed with a substrate temperature condition of 585 [° C.].
  • Other film formation conditions of the dielectric layer made of the PZT film are the same as those in Experimental Example 1.
  • the sample of Experimental Example 2 manufactured under the conditions described above is referred to as Sample 2.
  • Example 3 a multi-layer film was formed by forming a PZT film at a substrate temperature of 625 [° C.] on the Pt thin film of the Si substrate without forming a seed layer.
  • Other deposition conditions for the PZT film are the same as those of the sample 1 described above.
  • the sample of Experimental Example 3 manufactured under the conditions described above is referred to as Sample 3.
  • Example 4 a multilayer film was formed by forming a PZT film at a substrate temperature of 665 [° C.] on the Pt thin film of the Si substrate without forming a seed layer.
  • Other deposition conditions for the PZT film are the same as those of the sample 1 described above.
  • the sample of Experimental Example 4 manufactured under the conditions described above is referred to as Sample 4.
  • FIG. 5 is an X-ray chart of Sample 1 (seed layer: SrRuO 3 film).
  • FIG. 6 is an X-ray chart of samples 2 to 4 (no seed layer).
  • PZT films were formed by changing the substrate temperature during film formation in the range of 530 to 740 [° C.], and the crystal structure was analyzed for each PZT film formed at each substrate temperature.
  • FIG. 7 is a graph showing the relationship between the substrate temperature and the peak intensity due to the pyrochlore phase. From FIG. 7, in the sample 1 in which the seed layer made of the SrRuO 3 film was formed, when the substrate temperature was set to 740 [° C.], a pyrochlore phase as a different phase was confirmed in the PZT film. At other substrate temperatures (560 to 720 [° C.]), no pyrochlore phase was observed. That is, it was clarified that when a configuration using an SrRuO 3 film as a seed layer is adopted, a PZT film containing no pyrochlore phase can be obtained at 560 ⁇ Td ⁇ 720 [° C.].
  • the SrRuO 3 film as a seed layer, there is no Pyrochlore phase that is a heterogeneous phase (extremely suppressed below the background in the X-ray chart), and a PZT film of a perovskite phase (a crystal structure mainly composed of).
  • a PZT film of a perovskite phase a crystal structure mainly composed of.
  • FIG. 8 is an X-ray chart showing the crystallinity of the PZT films of Sample 1 (solid line) and Sample 3 (dotted line). Although sample 1 is poly PZT, it has been confirmed that the (100) rocking curve has a half-value width of 0.55 degrees and has extremely high crystallinity compared to sample 3 (half-value width 4.05 degrees). It was.
  • the full width at half maximum (FWHM) of the (100) rocking curve was measured at 9 points across the entire area of the 8-inch wafer. As a result, it was confirmed that the full width at half maximum (FWHM) at 9 points was in the range of 0.52 to 0.59.
  • the compound forming the dielectric layer produced according to the production conditions of Sample 1 has a half-value width (FWHM) of the X-ray diffraction peak due to (100) of Pb (Zr, Ti) O 3 of 1 [degree]. It turned out that it can be set as follows.
  • the present invention is widely applicable to a multilayer film manufacturing method and a multilayer film.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Inorganic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Physical Vapour Deposition (AREA)

Abstract

 この多層膜の製造方法は、基板に導電層を形成する工程Aと、前記導電層を覆うようにシード層を形成する工程Bと、前記シード層を覆うように誘電体層を形成する工程Cと、を少なくとも備えた多層膜の製造方法であって、前記工程Bにおいて、前記シード層として、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物を、スパッタ法により形成し、前記工程Cにおいて、前記誘電体層を形成する際の基板温度をTdと定義したとき、560≦Td≦720[℃]である。

Description

多層膜の製造方法および多層膜
 本発明は、高い結晶性を有する誘電体層を備えた多層膜の製造方法および多層膜に関する。
 本願は、2014年6月20日に日本国に出願された特願2014-127468号に基づき優先権を主張し、その内容をここに援用する。
 現在、チタン酸ジルコン酸鉛(Pb(Zr,Ti)O :PZT)等の強誘電体を用いた圧電素子は、インクジェットヘッドや加速度センサ等のMEMS(Micro Electro Mechanical Systems)技術に応用されている。中でも、PZT膜は注目されており、各機関において盛んに研究されている(特許文献1~3)。
 本発明者らは、PZT膜の耐電圧特性を改善すべく、種々の研究に取り組んでいる。
 スパッタ法でPZT膜を成膜する場合、成膜終了時には十分に結晶化していないために、成膜後に結晶化を図るために熱処理を行う必要があった。この熱処理は通常、後加熱処理またはアニーリング処理と呼ばれる。PZT膜の結晶には、目的としている圧電性を持ったペロブスカイト相の他に、準安定相である圧電性を持たないパイロクロア相がある。
 従来は、パイロクロア相が含まれた結晶が得られ易く、パイロクロア相を含まず、高い結晶性を有する誘電体膜を得ることが極めて困難であった。したがって、耐電圧特性を向上させるために、パイロクロア相を含まず、高い結晶性を有する誘電体膜を備えた多層膜が、安定に形成できる製法の開発が期待されていた。
日本国特開2007-327106号公報 日本国特開2010-084180号公報 日本国特開2003-081694号公報
 本発明は、このような従来の実情に鑑みて考案されたものであり、パイロクロア相を含まず、高い結晶性を有する誘電体層を備えた多層膜の製造方法を提供することを第一の目的とする。
 また、本発明は、パイロクロア相を含まず、高い結晶性を有する誘電体層を備えた多層膜を提供することを第二の目的とする。
 本発明の第一の態様によれば、多層膜の製造方法は、基板に導電層を形成し(工程A)、スパッタ法により、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物で、前記導電層を覆うようにシード層を形成し(工程B)、前記シード層を覆うように誘電体層を形成し(工程C)、前記誘電体層を形成する際の基板温度をTd(dielectric)、と定義したとき、560≦Td≦720[℃]を満たす。
 本発明の第二の態様によれば、前記第一の態様に係る多層膜の製造方法において、前記誘電体層を形成する際に、前記誘電体層として、鉛(Pb)とジルコニア(Zr)とチタン(Ti)と酸素(O)とを含む化合物を、スパッタ法により形成してもよい。
 本発明の第三の態様によれば、多層膜は、シリコンからなる基板の一主面側に、白金(Pt)からなる導電層と、シード層と、誘電体層と、を少なくとも順に配してなり、前記シード層は、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物から構成され、前記誘電体層は、鉛(Pb)とジルコニア(Zr)とチタン(Ti)と酸素(O)とを含む化合物から構成され、前記誘電体層をなす化合物は、パイロクロア相に起因するX線回折ピークを含まない。
 本発明の第四の態様によれば、前記第三の態様に係る多層膜において、前記誘電体層をなす化合物は、Pb(Zr,Ti)O の(100)に起因するX線回折ピークの半値幅(FWHM)が1[度]以下であってもよい。
 上記各態様に係る多層膜の製造方法によれば、前記工程Bにおいて、前記シード層として、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物を、スパッタ法により形成し、前記工程Cにおいて、前記誘電体層を形成する際の基板温度Td(dielectric)を、560[℃]以上720[℃]以下の範囲としたことにより、前記シード層上に成膜された誘電体膜は、高い結晶性を有する。具体的には、前記誘電体層をなす化合物は、ペロブスカイト相に起因するX線回折ピークが観測されるのに対して、パイロクロア相に起因するX線回折ピークが観測されない。したがって、本発明は、パイロクロア相を含まず、高い結晶性を有する誘電体層を備えた多層膜の製造方法を提供することができる。
 また、上記各態様に係る多層膜においては、前記誘電体層が、鉛(Pb)とジルコニア(Zr)とチタン(Ti)と酸素(O)とを含む化合物から構成されており、前記誘電体層をなす化合物は、パイロクロア相に起因するX線回折ピークを含まない。したがって、本発明によれば、高い結晶性を有する誘電体層を備えた多層膜を提供することができる。このような多層膜は、高い圧電性と高い耐圧性とを兼ね備えた、優れた特性を有する。
本発明の一実施形態に係る多層膜の一構成例を示す断面図である。 結晶子の大きさとX線回折ピークの形状とを模式的に示す図である。 結晶子の大きさとX線回折ピークの形状とを模式的に示す図である。 前記実施形態に係る多層膜の製造工程を示す断面図である。 前記実施形態に係る多層膜の製造工程を示す断面図である。 前記実施形態に係る多層膜の製造工程を示す断面図である。 前記実施形態で用いる成膜装置の内部構成を模式的に示す図である。 サンプル1で成膜されたPZT膜の結晶構造を示す回折ピークを示す図である。 サンプル2~サンプル4のPZT膜について、結晶構造を示す回折ピークを示す図である。 基板温度とパイロクロア相に起因するピーク強度との関係を示すグラフである。 サンプル1およびサンプル3のPZT膜についての結晶性を示す図である。
 以下では、本発明の一実施形態に係る多層膜について、図面に基づいて説明する。
 図1は、本実施形態に係る多層膜の一構成例を示す断面図である。
 この多層膜1は、シリコンからなる基板2の一主面側に、白金(Pt)からなる導電層3、シード層4、誘電体層5が、少なくとも順に配されている。
 前記シード層4は、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物から構成されている。シード層4としては、例えば、SrRuO (SRO)が挙げられる。
 誘電体層5は、前述したストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含むシード層4上に配されている。
 誘電体層5は、特に限定されるものではないが、例えば、チタン酸ジルコン酸鉛[Pb(ZrTi1-x)O :PZT]、PbTiO 、BaTiO 、PMM-PZT、PNN-PZT、PMN-PZT、PNN-PT、PLZT、PZTN、NBT、KNN等の強誘電体からなる。
 そして、本実施形態の多層膜1において、誘電体層をなす化合物は、高い結晶性を有する。具体的には、前記誘電体層をなす化合物は、X線回折法において、パイロクロア相に起因するピークが観測されないことから、パイロクロア相を含まない。
 このシード層4は、例えばペロブスカイト構造を有するので、シード層4上に配される誘電体層5は、異相を含まないペロブスカイト構造を有する。これにより、この多層膜1は、例えば高い圧電性と耐圧性のように、優れた特性を有する。このような多層膜1は、例えば圧電素子等に好適に用いられる。
 また、前記誘電体層5をなす化合物は、Pb(ZrTi1-x)O の(100)に起因するX線回折ピークの半値幅(半値全幅:FWHM:full width at half maximum)が1[度]以下である。
 ここで、P. Scherrer(神鳥和彦、”粉末X線回折測定による固体構造の研究”、[online]、[平成26年3月10日検索]、インターネット<URL:http://www.osaka-kyoiku.ac.jp/~rck/kandori.pdf>)によると、結晶子の大きさ(結晶子径)Lは、ピークの広がりを強度半分の所に相当する2θ(半値幅、β)で表すと、「L=Kλ/(βcosθ)」の関係にある。
 図2Aおよび図2Bは、結晶子の大きさとX線回折ピークの形状とを模式的に示す図である。図2Aに示すように、結晶子がよく成長している場合は、半値幅が狭く、鋭い形状のピークが観測される。これに対して、図2Bに示すように、結晶子が小さい場合は、半値幅が広がり、鈍った形状のピークが観測される。
 この評価法に照らし合わせると、上述した1[度]以下の半値幅が観測された、本実施形態に係る多層膜を構成する誘電体層5をなす化合物は、「結晶子が大きく成長し、極めて高い結晶性を有している」ことが分かる。
 後述するような本実施形態に係る多層膜の製造方法を採用することにより、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含むシード層4上に成膜された誘電体膜は、パイロクロア相を含まず、高い結晶性を有する。
 この多層膜1は、例えば高い圧電性と耐圧性のように、優れた特性を有する。このような多層膜1は、例えば圧電素子等に好適に用いられる。
 以下では、本実施形態に係る多層膜の製造方法について説明する。
 図3Aから図3Cは、本実施形態に係る多層膜の製造工程を示す模式的な断面図である。
 本実施形態に係る多層膜の製造方法は、基板2に導電層3を形成する工程A[図3A]と、前記導電層3を覆うようにシード層4を形成する工程B[図3B]と、前記シード層4を覆うように誘電体層5を形成する工程C[図3C]と、を少なくとも備えた多層膜1の製造方法であって、前記工程Bにおいて、前記シード層として、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物を、スパッタ法により形成し、前記工程Cにおいて、前記誘電体層を形成する際の基板温度をTd(dielectric)、としたとき、560≦Td≦720[℃]である。
 本実施形態に係る多層膜の製造方法によれば、前記工程Bにおいて、前記シード層として、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物を、スパッタ法により形成し、前記工程Cにおいて、前記誘電体層を形成する際の基板温度をTd(dielectric)、としたとき、560≦Td≦720[℃]としている。このため、前記シード層上に成膜された誘電体膜は、パイロクロア相を含まず、高い結晶性を有する。このような多層膜は、例えば高い圧電性と耐圧性のように、優れた特性を有する。
 なお、以下の説明では、誘電体層5としてチタン酸ジルコン酸鉛[Pb(ZrTi1-x)O :PZT]を用いた場合を例に挙げて説明するが、本発明はこれに限定されるものではない。
<成膜装置>
 以下では、本実施形態に係る多層膜の製造方法を実施するために好適な成膜装置の構造について説明する。
 図4は、成膜装置10の内部構成の一例を示す模式的な断面図である。
 成膜装置10は、真空槽11と、ターゲット21と、支持部(基板保持台)32と、温度制御部18と、スパッタ電源13と、スパッタガス導入部14と、第一の防着板34と、第二の防着板35とを備えている。ターゲット21は、真空槽11内に配置されている。支持部32は、ターゲット21と対面する位置に配置され、基板31(基板2)を保持する。温度制御部18は、支持部32に保持された基板31を加熱/冷却して基板温度を調整する。スパッタ電源13は、ターゲット21に電圧を印加する。スパッタガス導入部14は、真空槽11内にスパッタガスを導入する。第一の防着板34および第二の防着板35は、真空槽11内で、ターゲット21から放出された粒子が付着する位置に配置されている。
 真空槽11の上部壁面には、カソード電極22が絶縁部材28を介して配置されており、カソード電極22と真空槽11とは電気的に絶縁されている。真空槽11は接地電位とされている。
 カソード電極22の一面側は局部的に真空槽11内に露出されている。ターゲット21はカソード電極22の一面側のうち露出された領域の中央部に密着して固定され、ターゲット21とカソード電極22とは電気的に接続されている。
 スパッタ電源13は真空槽11の外側に配置されている。スパッタ電源13は、カソード電極22と電気的に接続され、カソード電極22を介してターゲット21に交流電圧を印加可能とされている。
 カソード電極22のターゲット21とは反対側、すなわちカソード電極22の他面側には磁石装置29が配置されている。磁石装置29はターゲット21の表面に磁力線を形成するように構成されている。
 基板31を載置する支持部32は、たとえば炭化ケイ素(SiC)から成る。支持部32の外周は基板31の外周よりも大きく形成されている。支持部32の表面はターゲット21の表面と対向するように配されている。支持部32には基板31を静電吸着する手段が内在されている。
 支持部32の表面の中央部に基板31を静電吸着させると、基板31の裏面は支持部32の表面の中央部に密着され、基板31は支持部32と熱的に接続されている。
 第一の防着板34は、石英、アルミナ等のセラミックスである。第一の防着板34は、第一の防着板34の内周が基板31の外周よりも大きい環状に形成され、支持部32の表面の中央部の外側である外縁部を覆うように配置されている。これにより、ターゲット21から放出された粒子は支持部32の表面の外縁部に対する付着が防止される。
 第一の防着板34の裏面は支持部32の表面の外縁部に密着され、第一の防着板34は支持部32と熱的に接続されている。
 支持部32の表面の中央部に基板31を載置した際に、第一の防着板34は基板31の外周より外側を取り囲むように配されている。
 第二の防着板35は、石英、アルミナ等のセラミックスである。第二の防着板35は、第二の防着板35の内周がターゲット21の外周や基板31の外周よりも大きい筒状に形成されている。第二の防着板35は、支持部32とカソード電極22との間に配置され、基板31とターゲット21との間の空間の側方を取り囲むように構成されている。これにより、ターゲット21から放出された粒子は真空槽11の壁面に対する付着が防止される。
 温度制御部18は、発熱部材33と加熱用電源17とを有している。
 発熱部材33としては例えばSiCが用いられる。発熱部材33は、支持部32を挟んで基板31とは反対側の位置に配されている。加熱用電源17は発熱部材33と電気的に接続されている。加熱用電源17から発熱部材33に直流電流が供給されると、発熱部材33が発する熱が、支持部32を通して、支持部32上の基板31と第一の防着板34へ伝わる。これにより、基板31と第一の防着板34が一緒に加熱される。
 基板31の裏面は支持部32の表面の中央部に密着されており、基板31の中央部から外縁部まで均等に伝熱される。
 発熱部材33の支持部32とは反対側には冷却部38が配置されている。冷却部38は内部に温度管理された冷却媒体を循環できるように構成され、発熱部材33が発熱しても真空槽11の壁面の加熱を防止する。
 スパッタガス導入部14は真空槽11内に接続され、真空槽11内にスパッタガスを導入できるように構成されている。
<多層膜の成膜方法>
 以下では、多層膜の成膜方法について説明する。
 図3Aから図3Cは、本実施形態に係る多層膜の製造工程を示す断面図である。このような製造工程を実施する際に、前述した図4に示す成膜装置を用いた。
 図4には、説明を簡略とするため、成膜装置10が1つの真空槽11を有する場合を例示したが、以下の工程A~Cの製造方法では、少なくとも3つの真空槽11a、11b、11c(11)が、図4で言うと紙面奥行き方向に、不図示の仕切りバルブを介して連通して成る構成の成膜装置を使用した場合を前提として説明する。ここで、真空槽11a(11)は導電層形成用の真空槽である。真空槽11b(11)はシード層形成用の真空槽である。真空槽11c(11)は誘電体層形成用の真空槽である。以下では、真空槽のみ符号を区別し、各真空槽に付随する構成の符号は区別せず説明する。
 (工程A):導電層の形成
 図3Aに示すように、シリコン(Si)からなる基板2の一主面側に、白金(Pt)からなる導電層3を形成する。以下では、基板の一主面に直接、導電層を形成するものとして説明するが、必要に応じて、基板2の一主面に対して、導電層の形成前に、他の被膜を設ける構成としても構わない。
 ターゲット21a(21)として、Ptからなるターゲットが設置された真空槽11a(11)の内部空間を、真空排気装置15により減圧する。これにより、真空槽11a(11)の内部空間が、成膜時の圧力雰囲気よりも高真空排気された状態とする。以後、真空排気を継続して真空槽11内の真空雰囲気を維持する。
 真空槽11内の真空雰囲気を維持しながら、真空槽11a(11)の内部空間に成膜すべき基板31を、不図示の搬入口を通して搬入する。そして、基板31の一主面がターゲット21のスパッタ面と対向するように、支持部32の中央部に基板31を保持する。
 冷却部38に温度管理された冷却媒体を循環させておく。
 次いで、導電層成膜工程として、基板31を成膜温度に保持しながら、スパッタガス導入部14から真空槽11内にスパッタガスとしてArガスを導入し、スパッタ電源13からカソード電極22に交流電圧を印加することにより、Ptターゲットをスパッタする。これにより、基板31の一主面側にPt導電層3が形成される。
(工程B):シード層の形成
 図3Bに示すように、前記導電層3を覆うようにシード層4を形成する。
 本工程Bでは、シード層4として、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物からなる酸化物を、スパッタ法により形成する。
 ターゲット21として、SrとRuとOとを含む酸化物からなるSROターゲットが設置された真空槽11b(11)の内部空間を、予め真空排気装置15により減圧して、成膜時の圧力雰囲気よりも高真空排気された真空雰囲気の状態としておく。
 真空槽11b(11)の真空雰囲気を維持しながら、Pt導電層3が予め設けてある基板31を、真空槽11a(11)から真空槽11b(11)の内部空間へ搬入する。そして、基板31の一主面側、すなわちPt導電層3が、SROターゲット21のスパッタ面と対向するように、支持部32の表面の中央部に基板31を保持させる。
 次いで、基板31を成膜温度に保持しながら、スパッタガス導入部14から真空槽11b(11)内に、スパッタガスとしてArガスと酸素ガスを導入し、スパッタ電源13からカソード電極22に交流電圧を印加することにより、SROターゲットをスパッタする。これにより、基板31の一主面側にあるPt導電層3の上に、SROからなるシード層4が形成される。
 なお、シード層4を形成する場合、成膜時間内における基板温度は、必要に応じて所定の温度プロファイルにより制御される。成膜開始から成膜終了まで一定温度を維持するように設定しても良い。たとえば成膜開始が成膜終了より高温となるように設定しても構わない。
 (工程C):誘電体層の形成
 図3Cに示すように、前記シード層4を覆うように誘電体層5を形成する。
 本工程Cでは、誘電体層5として、PZT膜を、スパッタ法により形成する。ここで、本工程Cにおいて、誘電体層5を形成する際の基板温度Tdを、560≦Td≦720[℃]とする。
 ターゲット21として、PZTターゲットが設置された真空槽11c(11)の内部空間を、真空排気装置15により減圧して、成膜時の圧力雰囲気よりも高真空排気された真空雰囲気の状態とする。
 真空槽11c(11)の真空雰囲気を維持しながら、Pt導電層3とシード層4とが予め設けてある基板31を、真空槽11b(11)から真空槽11c(11)の内部空間へ搬入する。そして、基板31の一主面側、すなわちシード層4が、PZTターゲット21のスパッタ面と対向するように、支持部32の表面の中央部に基板31を保持させる。
 次いで、基板31を成膜温度に保持しながら、スパッタガス導入部14から真空槽11b(11)内に、スパッタガスとしてArガスと酸素ガスを導入し、スパッタ電源13からカソード電極22に交流電圧を印加することにより、PZTターゲットをスパッタする。これにより、基板31の一主面側にあるシード層4の上に、ペロブスカイト構造を有するPZT膜からなる誘電体層5が形成される。
 誘電体層5を形成する際の基板温度Tdを、560≦Td≦720[℃]の範囲とする。基板温度Tdが、560[℃]よりも低いと、結晶子の成長が十分に進まない。基板温度Tdが、720[℃]よりも高いと、パイロクロア相の発生を抑えることが困難になる。したがって、基板温度Tdを、560≦Td≦720[℃]の範囲とすることにより、パイロクロア相の形成を抑制して、高い結晶性を有する誘電体層5を形成することができる。
 なお、誘電体層5を形成する場合、成膜時間内における基板温度は、必要に応じて所定の温度プロファイルにより制御される。成膜開始から成膜終了まで一定温度を維持するように設定しても良い。たとえば成膜開始が成膜終了より高温となるように設定しても構わない。
 後述する通り、シード層4としてSRO膜を導入することにより、従来のシード層を設けない層構成(導電層/誘電体層)に比べて、パイロクロア相の形成を抑制することが可能となる。
 基板31上に所定の膜厚のPZT薄膜を成膜した後、スパッタ電源13からカソード電極22への電圧印加を停止し、スパッタガス導入部14から真空槽11c(11)内へのスパッタガスの導入を停止する。
 加熱用電源17から発熱部材33への電流の供給を停止して、発熱部材33を冷却し、基板31を成膜温度よりも低い温度にする。たとえば、真空槽11c(11)内において、発熱部材33を400℃以下まで降温させ、その温度を保持させる。
 真空槽11内の真空雰囲気を維持しながら、3層(導電層、シード層、誘電体層)を順に積層して成る多層膜が形成された、成膜済みの基板31を真空槽11の外側に、不図示の搬出口から外部へ搬出する。
 なお、上述した基板の搬送、すなわち、外部から真空槽11a(11)への搬入、各真空槽間の移動、真空槽11c(11)から外部への搬出には、不図示の搬送ロボットが好適に用いられる。
 以上のようにして、図1に示した構成の多層膜1が製造される。
 この多層膜1では、誘電体層5は、パイロクロア相を含まず、高い結晶性を有する。これにより、この多層膜1は、例えば高い圧電性と耐圧性とを両立し、優れた特性を有する。このような多層膜1は、例えば圧電素子等に好適に用いられる。
<実験例>
 以下では、上述した本発明の効果を確認するために行った実験例について説明する。
 シード層の有無を変えてPZT膜(誘電体層)を成膜し、その特性について評価した。
(実験例1)
 本例では、Pt膜からなる導電層、SrRuO (SRO)膜からなるシード層、PZT膜からなる誘電体層を順に積層して成る多層膜を形成した。
 基板としては、直径8インチのシリコン(Si)ウェハを用いた。ここでは、Siウェハの一主面に、熱酸化膜(SiO 膜)、密着層として機能するTi膜(厚さ20nm)、及び、下部電極層として機能するPt膜(厚さ100nm)が順に、予め積層されたものを使用した。
 スパッタ装置としては、図4に示したような構成の、平板型マグネトロン方式のスパッタ装置(SME-200)を用いた。スパッタ電源としては、高周波電源(周波数:13.56MHz)を用いた。
 SrRuO 膜からなるシード層の成膜条件は、次のように設定した。
 ターゲットには、300mm径、厚さ5mmのSrRuO ターゲットを用いた。
 スパッタパワーは0.7[kW]、スパッタ圧は0.4[Pa]、基板温度は530~740[℃]とした。
 シード層の膜厚は、100[nm]とした。
 PZT膜からなる誘電体層の成膜条件は、次のように設定した。
 ターゲットには、300mm径、厚さ5mmのPZTターゲットを用いた。
 スパッタパワーは2.5[kW]、スパッタ圧は0.5[Pa]、基板温度は720[℃]とした。
 誘電体層の膜厚は、2.0[μm]とした。
 上述した条件により作製した実験例1の試料を、サンプル1と呼ぶ。
(実験例2)
 本例では、シード層を設けることなく、基板のPt薄膜上にPZT膜を成膜することにより多層膜を形成した。PZT膜は、基板温度の条件を585[℃]として形成した。
 PZT膜からなる誘電体層の他の成膜条件は、実験例1と同様である。
 上述した条件により作製した実験例2の試料を、サンプル2と呼ぶ。
(実験例3)
 本例では、シード層を形成せず、Si基板のPt薄膜上に、基板温度を625[℃]としてPZT膜を成膜することにより多層膜を形成した。PZT膜の他の成膜条件は、上述したサンプル1と同様である。
 上述した条件により作製した実験例3の試料を、サンプル3と呼ぶ。
(実験例4)
 本例では、シード層を形成せず、Si基板のPt薄膜上に、基板温度を665[℃]としてPZT膜を成膜することにより多層膜を形成した。PZT膜の他の成膜条件は、上述したサンプル1と同様である。
 上述した条件により作製した実験例4の試料を、サンプル4と呼ぶ。
 実験例1~実験例4において作製した、サンプル1~サンプル4のPZT膜について、その結晶構造をX線回折法を用いて解析した。
 図5はサンプル1(シード層:SrRuO 膜)のX線チャートである。また、図6は、サンプル2~4(シード層無し)のX線チャートである。
 サンプル1については、成膜時の基板温度を530~740[℃]の範囲で変えてPZT膜の成膜を行い、各基板温度で形成されたPZT膜ごとに結晶構造を解析した。
 図6より、シード層を形成せずにPZT膜を成膜したサンプル2~4では、成膜温度を665[℃]としたサンプル4では、パイロクロア相に起因するピーク(図6において、楕円で囲んだ2つのピーク)が確認されている。
 図7は、基板温度とパイロクロア相に起因するピーク強度との関係を示すグラフである。図7より、SrRuO 膜からなるシード層が形成されたサンプル1では、基板温度を740[℃]とした場合に、PZT膜に、異相であるパイロクロア相が確認された。それ以外の基板温度(560~720[℃])とした場合は、パイロクロア相が確認されなかった。すなわち、シード層としてSrRuO 膜を用いる構成を採用すれば、560≦Td≦720[℃]において、パイロクロア相が含まれないPZT膜が得られることが明らかとなった。
 SrRuO 膜からなるシード層の上に形成されたPZT膜は、初期界面形成時において、異相であるパイロクロア相が確認されない。これは、SrRuO (SRO)がPZTよりも大きな熱膨張係数を有するため、冷却過程においてPZT膜が圧縮応力を受けるになり、その結果、PZT膜がc軸に配向すると考えられる。
 これにより、SrRuO 膜をシード層として用いることによって、異相であるパイロクロア相がない(X線チャートにおいてバックグランド以下に極めて抑制された)、ペロブスカイト相(が主体をなす結晶構造)のPZT膜が、例えば560≦Td≦720[℃](基板温度)という温度範囲で形成可能であることが確認された。
 図8は、サンプル1(実線)とサンプル3(点線)のPZT膜について、結晶性を示すX線チャートである。サンプル1は、ポリPZTでありながら、(100)ロッキングカーブの半値幅が0.55度であり、サンプル3(半値幅4.05度)に比べて、極めて高い結晶性を有することが確認された。
 すなわち、上述したように、結晶子がよく成長しているとピークが鋭くなり、結晶子が小さいと、ピークは広がる。サンプル3ではパイロクロア相の発生は抑えられていたものの、ピークの半値幅が4.05度と広がっており、結晶子は小さいといえる。サンプル1では、サンプル3に比べて、結晶子が大きく成長しており、極めて高い結晶性を有することが確認された。
 また、サンプル1については特に、8インチウェハの全域に亘って9地点における、(100)ロッキングカーブの半値幅(FWHM)を測定した。その結果、9地点の半値幅(FWHM)は、0.52~0.59の範囲にあることが確認された。これにより、サンプル1の作製条件によって作製された誘電体層をなす化合物は、Pb(Zr,Ti)Oの(100)に起因するX線回折ピークの半値幅(FWHM)を1[度]以下とすることができることが分かった。
 以上の結果より、SrRuO (SRO)膜からなるシード層の上に、560≦Td≦720[℃]の温度範囲でPZT膜を成膜することにより、パイロクロア相を含まず、高い結晶性を有するPZT膜が形成できることが確認された。
 以上、本発明の好ましい実施形態について説明してきたが、本発明はこれに限定されるものではない。本発明の趣旨を逸脱しない範囲で、適宜変更が可能である。
 本発明は、多層膜の製造方法および多層膜に広く適用可能である。
 1 多層膜
 2 基板
 3 導電層
 4 シード層
 5 誘電体層
 10 成膜装置
 11 真空槽
 13 スパッタ電源
 14 スパッタガス導入部
 18 温度制御部
 21 ターゲット
 31 基板
 32 支持部
 34 防着板(第一の防着板)

Claims (4)

  1.  基板に導電層を形成し、
     スパッタ法により、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物で、前記導電層を覆うようにシード層を形成し、
     前記シード層を覆うように誘電体層を形成し、前記誘電体層を形成する際の基板温度をTd(dielectric)と定義したとき、560≦Td≦720[℃]を満たす
     多層膜の製造方法。
  2.  前記誘電体層を形成する際に、前記誘電体層として、鉛(Pb)とジルコニア(Zr)とチタン(Ti)と酸素(O)とを含む化合物を、スパッタ法により形成する
     請求項1に記載の多層膜の製造方法。
  3.  シリコンからなる基板の一主面側に、白金(Pt)からなる導電層と、シード層と、誘電体層と、を少なくとも順に配してなり、
     前記シード層は、ストロンチウム(Sr)とルテニウム(Ru)と酸素(O)とを含む化合物から構成され、
     前記誘電体層は、鉛(Pb)とジルコニア(Zr)とチタン(Ti)と酸素(O)とを含む化合物から構成され、
     前記誘電体層をなす化合物は、パイロクロア相に起因するX線回折ピークを含まない
     多層膜。
  4.  前記誘電体層をなす化合物は、Pb(Zr,Ti)O の(100)に起因するX線回折ピークの半値幅(FWHM)が1[度]以下である
     請求項3に記載の多層膜。
PCT/JP2015/066926 2014-06-20 2015-06-11 多層膜の製造方法および多層膜 WO2015194458A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2016529297A JPWO2015194458A1 (ja) 2014-06-20 2015-06-11 多層膜の製造方法および多層膜
EP15809725.3A EP3159428A4 (en) 2014-06-20 2015-06-11 Multilayer film and method for manufacturing same
US15/319,602 US20170133581A1 (en) 2014-06-20 2015-06-11 Method of manufacturing multi-layered film and multi-layered film
KR1020167034619A KR20170007784A (ko) 2014-06-20 2015-06-11 다층막의 제조 방법 및 다층막

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014127468 2014-06-20
JP2014-127468 2014-06-20

Publications (1)

Publication Number Publication Date
WO2015194458A1 true WO2015194458A1 (ja) 2015-12-23

Family

ID=54935445

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/066926 WO2015194458A1 (ja) 2014-06-20 2015-06-11 多層膜の製造方法および多層膜

Country Status (5)

Country Link
US (1) US20170133581A1 (ja)
EP (1) EP3159428A4 (ja)
JP (1) JPWO2015194458A1 (ja)
KR (1) KR20170007784A (ja)
WO (1) WO2015194458A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020175568A (ja) * 2019-04-17 2020-10-29 株式会社アルバック 多層構造体並びにその製造方法及びその製造装置
JP2020202327A (ja) * 2019-06-12 2020-12-17 富士フイルム株式会社 圧電素子
WO2020250591A1 (ja) * 2019-06-12 2020-12-17 富士フイルム株式会社 圧電素子
WO2020250632A1 (ja) * 2019-06-12 2020-12-17 富士フイルム株式会社 圧電素子
JP6996019B1 (ja) 2021-04-20 2022-01-17 住友化学株式会社 スパッタリングターゲット材、及びスパッタリングターゲット材の製造方法
WO2022024529A1 (ja) * 2020-07-28 2022-02-03 富士フイルム株式会社 圧電膜付き基板及び圧電素子
WO2022224594A1 (ja) * 2021-04-20 2022-10-27 住友化学株式会社 圧電積層体、圧電積層体の製造方法、スパッタリングターゲット材、及びスパッタリングターゲット材の製造方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6578866B2 (ja) * 2015-10-02 2019-09-25 Tdk株式会社 圧電薄膜、圧電薄膜素子、圧電アクチュエータ、圧電センサ、並びにハードディスクドライブ、及びインクジェットプリンタヘッド
JP2024010990A (ja) * 2022-07-13 2024-01-25 富士フイルム株式会社 圧電積層体及び圧電素子

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011071467A (ja) * 2009-08-28 2011-04-07 Panasonic Electric Works Co Ltd 強誘電体デバイスの製造方法
JP2013168530A (ja) * 2012-02-16 2013-08-29 Tdk Corp ペロブスカイト機能積層膜
JP2013251490A (ja) * 2012-06-04 2013-12-12 Yuutekku:Kk 強誘電体結晶膜、電子部品、強誘電体結晶膜の製造方法及び強誘電体結晶膜の製造装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674633B2 (en) * 2001-02-28 2004-01-06 Fujitsu Limited Process for producing a strontium ruthenium oxide protective layer on a top electrode
JP4662112B2 (ja) 2001-09-05 2011-03-30 独立行政法人産業技術総合研究所 強誘電体薄膜及びその製造方法
JP4521751B2 (ja) * 2003-03-26 2010-08-11 国立大学法人東京工業大学 チタン酸ジルコニウム酸鉛系膜、誘電体素子、誘電体膜の製造方法
JP3806127B2 (ja) * 2004-04-06 2006-08-09 株式会社東芝 半導体装置およびその製造方法
JP5274753B2 (ja) 2006-06-08 2013-08-28 株式会社アルバック 含Pb結晶薄膜の形成方法
JP5280789B2 (ja) 2008-09-30 2013-09-04 富士フイルム株式会社 鉛含有ペロブスカイト型酸化物膜およびその作製方法、鉛含有ペロブスカイト型酸化物膜を用いる圧電素子、ならびにこれを用いる液体吐出装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011071467A (ja) * 2009-08-28 2011-04-07 Panasonic Electric Works Co Ltd 強誘電体デバイスの製造方法
JP2013168530A (ja) * 2012-02-16 2013-08-29 Tdk Corp ペロブスカイト機能積層膜
JP2013251490A (ja) * 2012-06-04 2013-12-12 Yuutekku:Kk 強誘電体結晶膜、電子部品、強誘電体結晶膜の製造方法及び強誘電体結晶膜の製造装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3159428A4 *

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020175568A (ja) * 2019-04-17 2020-10-29 株式会社アルバック 多層構造体並びにその製造方法及びその製造装置
JP7329354B2 (ja) 2019-04-17 2023-08-18 株式会社アルバック 多層構造体の製造方法及びその製造装置
JP7167338B2 (ja) 2019-06-12 2022-11-08 富士フイルム株式会社 圧電素子及び圧電素子の作製方法
JP2020202327A (ja) * 2019-06-12 2020-12-17 富士フイルム株式会社 圧電素子
WO2020250591A1 (ja) * 2019-06-12 2020-12-17 富士フイルム株式会社 圧電素子
WO2020250632A1 (ja) * 2019-06-12 2020-12-17 富士フイルム株式会社 圧電素子
JPWO2020250591A1 (ja) * 2019-06-12 2020-12-17
JPWO2020250632A1 (ja) * 2019-06-12 2020-12-17
US11985899B2 (en) 2019-06-12 2024-05-14 Fujifilm Corporation Piezoelectric element
JP7167337B2 (ja) 2019-06-12 2022-11-08 富士フイルム株式会社 圧電素子及び圧電素子の作製方法
JP7166987B2 (ja) 2019-06-12 2022-11-08 富士フイルム株式会社 圧電素子
WO2022024529A1 (ja) * 2020-07-28 2022-02-03 富士フイルム株式会社 圧電膜付き基板及び圧電素子
JP6996019B1 (ja) 2021-04-20 2022-01-17 住友化学株式会社 スパッタリングターゲット材、及びスパッタリングターゲット材の製造方法
JP2022165884A (ja) * 2021-04-20 2022-11-01 住友化学株式会社 スパッタリングターゲット材、及びスパッタリングターゲット材の製造方法
WO2022224594A1 (ja) * 2021-04-20 2022-10-27 住友化学株式会社 圧電積層体、圧電積層体の製造方法、スパッタリングターゲット材、及びスパッタリングターゲット材の製造方法

Also Published As

Publication number Publication date
EP3159428A4 (en) 2017-12-20
KR20170007784A (ko) 2017-01-20
JPWO2015194458A1 (ja) 2017-05-25
EP3159428A1 (en) 2017-04-26
US20170133581A1 (en) 2017-05-11

Similar Documents

Publication Publication Date Title
WO2015194458A1 (ja) 多層膜の製造方法および多層膜
JP6367331B2 (ja) 多層膜及びその製造方法
JP5410686B2 (ja) 圧電体膜の製造方法、成膜装置および圧電体膜
US11527706B2 (en) Film structure body and method for manufacturing the same
WO2015137198A1 (ja) 多層膜の製造方法および多層膜
US20130200748A1 (en) PIEZOELECTRIC ACTUATOR INCLUDING Ti/TiOx ADHESIVE LAYER AND ITS MANUFACTURING METHOD
JPWO2012144185A1 (ja) 誘電体素子用基材とその製造方法、並びにこの誘電体素子用基材を用いた圧電体素子
US9705070B2 (en) Ferroelectric thin film, method of manufacturing same and method of manufacturing piezoelectric element
JP6271333B2 (ja) 圧電アクチュエータ及びその製造方法
JP6410370B2 (ja) 多層膜並びにその製造方法及びその製造装置
JP7143127B2 (ja) 多層構造体並びにその製造方法及びその製造装置
JP2016001662A (ja) 誘電体素子および圧電体素子
TWI760346B (zh) 成膜裝置
JP6823230B2 (ja) スパッタリング装置、膜の製造方法、SrRuO3−δ膜、強誘電体セラミックス及びその製造方法
JP7329354B2 (ja) 多層構造体の製造方法及びその製造装置
Ortner et al. Influence of bias voltage on the structure of lead zirconate titanate piezoelectric films prepared by gas flow sputtering
JP2019160964A (ja) 多層膜の成膜方法及び成膜装置
WO2011062050A1 (ja) 圧電体薄膜の製造方法、圧電体薄膜及び圧電体素子

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15809725

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016529297

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20167034619

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15319602

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2015809725

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2015809725

Country of ref document: EP