WO2014002390A1 - 固体撮像装置及びその製造方法 - Google Patents

固体撮像装置及びその製造方法 Download PDF

Info

Publication number
WO2014002390A1
WO2014002390A1 PCT/JP2013/003489 JP2013003489W WO2014002390A1 WO 2014002390 A1 WO2014002390 A1 WO 2014002390A1 JP 2013003489 W JP2013003489 W JP 2013003489W WO 2014002390 A1 WO2014002390 A1 WO 2014002390A1
Authority
WO
WIPO (PCT)
Prior art keywords
diffusion layer
solid
imaging device
state imaging
semiconductor substrate
Prior art date
Application number
PCT/JP2013/003489
Other languages
English (en)
French (fr)
Inventor
守山 善也
藤本 裕雅
幸作 佐伯
高橋 信義
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to JP2014522395A priority Critical patent/JP6167406B2/ja
Publication of WO2014002390A1 publication Critical patent/WO2014002390A1/ja
Priority to US14/554,027 priority patent/US9406722B2/en
Priority to US15/195,861 priority patent/US9647038B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K39/00Integrated devices, or assemblies of multiple devices, comprising at least one organic radiation-sensitive element covered by group H10K30/00
    • H10K39/30Devices controlled by radiation
    • H10K39/32Organic image sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14665Imagers using a photoconductor layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14687Wafer level processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering

Definitions

  • the present disclosure relates to a solid-state imaging device and a manufacturing method thereof.
  • a MOS (Metal Oxide Semiconductor) image sensor includes a pixel unit that is formed on a semiconductor substrate and includes a photoelectric conversion unit that photoelectrically converts incident light to obtain an electrical signal, and a peripheral circuit unit that is formed around the pixel unit. And have.
  • a solid-state imaging device such as a MOS image sensor
  • MOS image sensor in recent years, there has been an increasing demand for high-speed operation for the peripheral circuit section. Along with this, miniaturization of MOS transistors constituting the peripheral circuit section is required (see, for example, Patent Document 1).
  • Patent Document 2 proposes a new image sensor (stacked image sensor) in which a photoelectric conversion element (photoelectric conversion film) is formed on a wiring instead of on a silicon substrate.
  • FIG. 21 is a cross-sectional view of the pixel portion 150 included in the solid-state imaging device.
  • the pixel portion 150 includes a selection transistor 121, an amplification transistor 122, a reset transistor 123, a transfer transistor 124, and a photodiode 125.
  • the selection transistor 121, the amplification transistor 122, the reset transistor 123, and the transfer transistor 124 are separated by an element isolation region 102 formed on the surface of the semiconductor substrate 101.
  • FIG. 22 is a cross-sectional view of the peripheral circuit unit 160 included in the solid-state imaging device.
  • the peripheral circuit unit 160 includes an Nch MOS transistor 126 and a Pch MOS transistor 127.
  • the Nch MOS transistor 126 and the Pch MOS transistor 127 are separated by an element isolation region 102 formed on the surface of the semiconductor substrate 101.
  • the 21 includes a gate insulating film 103A formed over the semiconductor substrate 101, a gate electrode 104A formed over the gate insulating film 103A, and a sidewall formed over the sidewall of the gate electrode 104A.
  • 109A two n-type LDD (Lightly Doped Drain) diffusion layers 106A, and two n-type source / drain diffusion layers 107A.
  • Two n-type LDD diffusion layers 106 A and two n-type source / drain diffusion layers 107 A are formed on the surface of the semiconductor substrate 101.
  • the two n-type LDD diffusion layers 106A are respectively formed on both sides of the gate electrode 104A sandwiching the gate electrode 104A.
  • the two n-type source / drain diffusion layers 107A are formed on both sides of the side wall 109A sandwiching the gate electrode 104A and the side wall 109A.
  • the amplification transistor 122 includes a gate insulating film 103B formed on the semiconductor substrate 101, a gate electrode 104B formed on the gate insulating film 103B, a side wall 109B formed on the side wall of the gate electrode 104B, and 2
  • Two n-type LDD diffusion layers 106B and two n-type source / drain diffusion layers 107B are provided.
  • Two n-type LDD diffusion layers 106B and two n-type source / drain diffusion layers 107B are formed on the surface of the semiconductor substrate 101.
  • the two n-type LDD diffusion layers 106B are respectively formed on both sides of the gate electrode 104B with the gate electrode 104B interposed therebetween.
  • the two n-type source / drain diffusion layers 107B are formed on both sides of the side wall 109B sandwiching the gate electrode 104B and the side wall 109B.
  • the reset transistor 123 includes a gate insulating film 103C formed on the semiconductor substrate 101, a gate electrode 104C formed on the gate insulating film 103C, a sidewall 109C formed on the sidewall of the gate electrode 104C, and 2
  • Two n-type LDD diffusion layers 106C and two n-type source / drain diffusion layers 107C are provided.
  • Two n-type LDD diffusion layers 106 ⁇ / b> C and two n-type source / drain diffusion layers 107 ⁇ / b> C are formed on the surface of the semiconductor substrate 101.
  • the two n-type LDD diffusion layers 106C are respectively formed on both sides of the gate electrode 104C with the gate electrode 104C interposed therebetween.
  • the two n-type source / drain diffusion layers 107C are respectively formed on both sides of the side wall 109C sandwiching the gate electrode 104C and the side wall 109C.
  • the transfer transistor 124 includes a gate insulating film 103D formed on the semiconductor substrate 101, a gate electrode 104D formed on the gate insulating film 103D, a sidewall 109D formed on the side wall of the gate electrode 104D, a gate An n-type LDD diffusion layer 106D formed on one side of the electrode 104D, an n-type source / drain diffusion layer 107A formed on one side of the sidewall 109D, and an n-type buried layer formed on the other side of the gate electrode 104D A diffusion layer 108. Note that the n-type buried diffusion layer 108 also functions as the photodiode 125.
  • the n-type LDD diffusion layer 106D, the n-type source / drain diffusion layer 107A, and the n-type buried diffusion layer 108 are formed on the surface of the semiconductor substrate 101.
  • the photodiode 125 is a photoelectric conversion unit that generates an electric signal (charge) by photoelectrically converting incident light.
  • the n-type LDD diffusion layer 106C, the n-type source / drain diffusion layer 107C, the n-type LDD diffusion layer 106D, and the n-type source / drain diffusion layer 107D are generated by the photodiode 125 and transferred via the transfer transistor 124. It functions as a floating diffusion layer that holds the generated charge.
  • 109E two n-type extension diffusion layers 134, and two n-type source / drain diffusion layers 136.
  • Two n-type extension diffusion layers 134 and two n-type source / drain diffusion layers 136 are formed on the surface of the semiconductor substrate 101.
  • the two n-type extension diffusion layers 134 are formed on both sides of the gate electrode 104E sandwiching the gate electrode 104E.
  • Two n-type source / drain diffusion layers 136 are formed on both sides of the side wall 109E sandwiching the gate electrode 104E and the side wall 109E.
  • the Pch MOS transistor 127 includes a gate insulating film 133F formed on the semiconductor substrate 101, a gate electrode 104F formed on the gate insulating film 133F, a sidewall 109F formed on the side wall of the gate electrode 104F, 2
  • One p-type extension diffusion layer 135 and two p-type source / drain diffusion layers 137 are provided.
  • Two p-type extension diffusion layers 135 and two p-type source / drain diffusion layers 137 are formed on the surface of the semiconductor substrate 101.
  • the p-type extension diffusion layer 135 is formed on both sides of the gate electrode 104F sandwiching the gate electrode 104F.
  • the two p-type source / drain diffusion layers 137 are respectively formed on both sides of the side wall 109F sandwiching the gate electrode 104F and the side wall 109F.
  • an element isolation region 102 is formed on the surface of the semiconductor substrate 101.
  • the n-type buried diffusion layer 108 of the photodiode 125 is formed in the pixel portion 150 by ion implantation.
  • a gate oxide film is formed on the pixel portion 150 and a gate insulating film is formed on the peripheral circuit portion 160.
  • a gate electrode material is formed on the pixel portion 150 and the peripheral circuit portion 160.
  • the gate oxide film, the gate insulating film, and the gate electrode material are patterned into a desired shape, whereby the gate insulating films 103A, 103B, 103C, and 103D and the gate electrodes 104A, 104B, 104C, and 104D are formed on the pixel portion 150.
  • the gate insulating films 133E and 133F and gate electrodes 104E and 104F are formed in the peripheral circuit portion 160.
  • an n-type extension diffusion layer 134 is selectively formed on the surface of the semiconductor substrate 101 of the peripheral circuit section 160 by ion implantation.
  • n-type LDD diffusion layers 106A, 106B, 106C and 106D are selectively formed on the surface of the semiconductor substrate 101 of the pixel portion 150 by ion implantation.
  • a p-type extension diffusion layer 135 is selectively formed on the surface of the semiconductor substrate 101 of the peripheral circuit section 160 by ion implantation.
  • side walls 109A to 109F are formed on the side walls of the gate electrodes 104A to 104F.
  • an n-type source / drain diffusion layer 136 is selectively formed on the surface of the semiconductor substrate 101 of the peripheral circuit section 160 by ion implantation.
  • n-type source / drain diffusion layers 107A, 107B, 107C and 107D are selectively formed on the surface of the semiconductor substrate 101 of the pixel portion 150 by ion implantation.
  • a p-type source / drain diffusion layer 137 is selectively formed on the surface of the semiconductor substrate 101 of the peripheral circuit section 160 by ion implantation.
  • a heat treatment is performed in a temperature range of 800 to 1100 ° C. using a lamp annealing apparatus.
  • a lamp / annealing apparatus it becomes possible to activate impurities by a short heat treatment.
  • thermal diffusion of the diffusion layer that is, by suppressing the thermal diffusion of the n-type extension diffusion layer 134 and the p-type extension diffusion layer 135 in the peripheral circuit section 160, the gate lengths of the Nch MOS transistor 126 and the Pch MOS transistor 127 can be shortened. As a result, the transistors included in the peripheral circuit portion 160 can be miniaturized.
  • the impurity concentration of the n-type source / drain diffusion layers 107A, 107B, 107C, and 107D of the pixel unit 150 is high (for example, 10 20 cm ⁇ 3 or more). There is a need. For this reason, defects due to ion implantation damage occur on the surface of the semiconductor substrate 101.
  • a defect in the n-type source / drain diffusion layer 107C and the n-type source / drain diffusion layer 107D functioning as a floating diffusion layer functions as a leakage current source, thereby deteriorating the pixel characteristics.
  • Patent Document 1 For example, let us consider a case where the technique disclosed in Patent Document 1 is applied to the multilayer image sensor disclosed in Patent Document 2.
  • a high-concentration impurity diffusion layer is formed in the n-type source / drain diffusion layer of the pixel portion by ion implantation.
  • a high-temperature sintering process for example, 400 degrees or more is performed after the photoelectric conversion film is formed.
  • the subject that the photoelectric conversion characteristic of a laminated film deteriorates arises.
  • an object of the present disclosure is to provide a solid-state imaging device capable of achieving both miniaturization of a transistor included in a peripheral circuit portion and reduction of defects caused by damage due to ion implantation in a floating diffusion layer of a pixel portion.
  • a solid-state imaging device includes a semiconductor substrate, a pixel portion formed on the semiconductor substrate, and a peripheral circuit formed around the pixel portion of the semiconductor substrate.
  • the pixel unit includes a photoelectric conversion film that generates charges by photoelectrically converting incident light, and a floating diffusion layer for holding the charges
  • the peripheral circuit unit includes a gate electrode A MOS transistor including two source / drain diffusion layers is provided, and the impurity concentration of the two source / drain diffusion layers is higher than the impurity concentration of the floating diffusion layer.
  • the solid-state imaging device since the solid-state imaging device according to an embodiment of the present disclosure can suppress the spread of the source / drain diffusion layer of the MOS transistor in the peripheral circuit unit, the gate of the MOS transistor in the peripheral circuit unit It is possible to shorten the length. Further, the solid-state imaging device can recover defects on the surface of the semiconductor substrate due to damage caused by ion implantation in the floating diffusion layer of the pixel portion. As described above, the solid-state imaging device can achieve both miniaturization of transistors included in the peripheral circuit portion and reduction of defects due to damage caused by ion implantation in the floating diffusion layer of the pixel portion.
  • the depth of the two source / drain diffusion layers may be equal to or less than the height of the gate electrode.
  • This configuration is a result of suppressing the spread of the source / drain diffusion layers. That is, it becomes possible to shorten the gate length of the MOS transistor in the peripheral circuit portion.
  • the depth of the floating diffusion layer may be greater than the height of the gate electrode.
  • This configuration is a result of the floating diffusion layer being sufficiently diffused. Therefore, the leakage current in the PN junction can be suppressed by gently spreading the floating diffusion layer. Thereby, the sensitivity of the pixel can be increased.
  • the impurity concentration of the two source / drain diffusion layers may be 1 ⁇ 10 20 cm ⁇ 3 or more.
  • the source / drain diffusion layer has a low resistance, the driving capability of the MOS transistor can be increased.
  • the impurity concentration of the floating diffusion layer may be 1 ⁇ 10 19 cm ⁇ 3 or less.
  • the floating diffusion layer can be gently expanded.
  • the length of the gate electrode may be 65 nm or less.
  • the solid-state imaging device further includes a non-metallic contact plug connected to the floating diffusion layer and a wiring connected to the contact plug, and the floating plug is connected to the floating plug via the contact plug and the wiring.
  • the diffusion layer and the photoelectric conversion film may be connected.
  • the photoelectric conversion film may be formed of an organic material.
  • a method for manufacturing a solid-state imaging device includes a semiconductor substrate, a pixel portion formed on the semiconductor substrate, and a peripheral circuit portion formed around the pixel portion of the semiconductor substrate.
  • the pixel unit includes a photoelectric conversion film that generates charges by photoelectrically converting incident light, and a floating diffusion layer for holding the charges, and the peripheral circuit
  • the unit includes a MOS transistor including a gate electrode and two source / drain diffusion layers
  • the method of manufacturing the solid-state imaging device includes: a first step of forming the gate electrode on the semiconductor substrate; After the step, to form the floating diffusion layer, a second step of injecting a first impurity into the semiconductor substrate, a third step of performing a first heat treatment after the second step, and the third step After the process, A fourth step of injecting a second impurity into the semiconductor substrate to form a low concentration diffusion layer included in one source / drain diffusion layer, and a sidewall on the side wall of the gate electrode after the fourth step.
  • the manufacturing method of the solid-state imaging device can reduce defects due to damage caused by ion implantation with respect to the floating diffusion layer by the first heat treatment.
  • the manufacturing method can appropriately suppress the spread of the source / drain diffusion layers in the peripheral circuit portion by appropriately setting the conditions for the second heat treatment, the gate length of the MOS transistor can be shortened.
  • the manufacturing method can achieve both miniaturization of the transistor included in the peripheral circuit portion 260 and reduction of defects due to damage caused by ion implantation in the floating diffusion layer of the pixel portion 250.
  • the first heat treatment may be a heat treatment at 800 ° C. or higher using a diffusion furnace.
  • the second heat treatment may be a heat treatment at 900 ° C. or higher using a lamp / annealing apparatus.
  • both the activation of the impurity and the suppression of the thermal diffusion of the impurity can be achieved. Is possible. Thereby, the gate length of the MOS transistor in the peripheral circuit portion can be shortened.
  • the method for manufacturing the solid-state imaging device may further include a step of forming a non-metallic contact plug connected to the floating diffusion layer after the seventh step.
  • the non-metallic contact plug may be polycrystalline silicon containing impurities having the same conductivity type as the first impurity.
  • the method for manufacturing the solid-state imaging device further includes a step of performing a third heat treatment using a diffusion furnace after the seventh step, wherein the temperature of the third heat treatment is the temperature of the first heat treatment. It may be the following.
  • the present disclosure can be realized as a semiconductor integrated circuit (LSI) that realizes part or all of the functions of such a solid-state imaging device, or can be realized as an imaging device (camera) including such a solid-state imaging device. it can.
  • LSI semiconductor integrated circuit
  • imaging device camera
  • the present disclosure can provide a solid-state imaging device that can achieve both miniaturization of transistors included in the peripheral circuit portion and reduction of defects caused by damage due to ion implantation in the floating diffusion layer of the pixel portion.
  • FIG. 1 is a cross-sectional view of a pixel portion of a solid-state imaging device according to an embodiment.
  • FIG. 2 is a cross-sectional view of the peripheral circuit portion of the solid-state imaging device according to the embodiment.
  • FIG. 3 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 4 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 5 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 6 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 7 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 8 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 9 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 10 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 11 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 12 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 13 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 14 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 15 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 16 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 17 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 18 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 19 is a cross-sectional view of the pixel portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 20 is a cross-sectional view of the peripheral circuit portion in the manufacturing process of the solid-state imaging device according to the embodiment.
  • FIG. 21 is a cross-sectional view of the pixel portion of the solid-state imaging device.
  • FIG. 22 is a cross-sectional view of the peripheral circuit portion of the solid-state imaging device.
  • the solid-state imaging device includes a pixel unit 250 and a peripheral circuit unit 260 formed around the pixel unit 250.
  • FIG. 1 is a cross-sectional view of a pixel unit 250 included in the solid-state imaging device according to the present embodiment.
  • FIG. 2 is a cross-sectional view of the peripheral circuit unit 260 included in the solid-state imaging device according to the present embodiment.
  • the pixel unit 250 illustrated in FIG. 1 includes a selection transistor 221, an amplification transistor 222, a reset transistor 223, and a photoelectric conversion unit 224.
  • the amplification transistor 222 and the reset transistor 223 are separated by an element isolation region 202 (STI: Shallow Trench Isolation).
  • STI Shallow Trench Isolation
  • implantation isolation may be used as the element isolation region 202 instead of STI. By using the implantation isolation, it is possible to reduce a leakage current due to a crystal defect existing at the interface between the element isolation region 202 and the semiconductor substrate 201.
  • the selection transistor 221 includes a gate insulating film 203A formed over the semiconductor substrate 201, a gate electrode 204A formed over the gate insulating film 203A, a sidewall 209A formed over the sidewall of the gate electrode 204A, a gate An n-type diffusion layer 206A formed on one side of the electrode 204A and an n-type diffusion layer 206B formed on the other side of the gate electrode 204A are provided.
  • the sidewall 209A includes a silicon oxide film 207A and a silicon nitride film 208A.
  • the n-type diffusion layer 206A and the n-type diffusion layer 206B are formed on the surface of the semiconductor substrate 201.
  • the amplification transistor 222 includes a gate insulating film 203B formed on the semiconductor substrate 201, a gate electrode 204B formed on the gate insulating film 203B, a sidewall 209B formed on the sidewall of the gate electrode 204B, An n-type diffusion layer 206B formed on one side of the electrode 204B and an n-type diffusion layer 206C formed on the other side of the gate electrode 204B are provided.
  • the sidewall 209B includes a silicon oxide film 207B and a silicon nitride film 208B.
  • the n-type diffusion layer 206B and the n-type diffusion layer 206C are formed on the surface of the semiconductor substrate 201.
  • the reset transistor 223 includes a gate insulating film 203C formed on the semiconductor substrate 201, a gate electrode 204C formed on the gate insulating film 203C, a sidewall 209C formed on the sidewall of the gate electrode 204C, An n-type diffusion layer 205 formed on one side of the electrode 204C and an n-type diffusion layer 206D formed on the other side of the gate electrode 204C are provided.
  • the sidewall 209C includes a silicon oxide film 207C and a silicon nitride film 208C.
  • the n-type diffusion layer 205 and the n-type diffusion layer 206D are formed on the surface of the semiconductor substrate 201.
  • the photoelectric conversion unit 224 includes a photoelectric conversion film 217.
  • the photoelectric conversion film 217 generates an electric signal (charge) by photoelectrically converting incident light.
  • the gate electrode 204B included in the amplification transistor 222 is connected to the non-metallic contact plug 210B.
  • the n-type diffusion layer 205 is connected to the non-metallic contact plug 210C.
  • Non-metallic contact plugs 210B and 210C are connected to metal wiring 214A. That is, the gate electrode 204B of the amplification transistor 222 and the n-type diffusion layer 205 are electrically connected through the non-metallic contact plugs 210B and 210C and the metal wiring 214A.
  • the metal wiring 214A is connected to the photoelectric conversion film 217 via the metal plug 215A.
  • the n-type diffusion layer 205 functions as a floating diffusion layer that holds charges generated by the photoelectric conversion film 217.
  • Hr which is the height of the gate electrode 204C
  • Df which is the junction depth of the n-type diffusion layer 205
  • Hr ⁇ Df the junction depth of the n-type diffusion layer 205
  • thermal diffusion is performed in order to suppress the leakage current at the PN junction between the n-type diffusion layer 205 and the semiconductor substrate 201.
  • the n-type diffusion layer 205 has a sufficiently widened shape in the vicinity of the surface of the semiconductor substrate 201 and the junction depth is increased as described above.
  • the impurity concentration of the n-type diffusion layer 205 is preferably 1 ⁇ 10 19 cm ⁇ 3 or less, for example.
  • non-metallic contact plugs 210B and 210C are, for example, polycrystalline silicon containing impurities of the same conductivity type as the n-type diffusion layer 205.
  • the peripheral circuit unit 260 shown in FIG. 2 includes an Nch MOS transistor 225 and a Pch MOS transistor 226. Further, the Nch MOS transistor 225 and the Pch MOS transistor 226 are separated by the element isolation region 202 on the surface of the semiconductor substrate 201.
  • the NchMOS transistor 225 includes a p-type well 231 formed on the surface of the semiconductor substrate 201, a gate insulating film 233D formed on the semiconductor substrate 201, a gate electrode 204D formed on the gate insulating film 233D, A side wall 209D formed on the side wall of the gate electrode 204D, an n-type extension diffusion layer 234 formed on the surface of the semiconductor substrate 201 located on both sides of the gate electrode 204D across the gate electrode 204D, the gate electrode 204D and the side An n-type source / drain diffusion layer 236 formed on the surface of the semiconductor substrate 201 located on both sides of the sidewall 209D with the wall 209D interposed therebetween, and formed on the surfaces of the n-type source / drain diffusion layer 236 and the gate electrode 204D.
  • the sidewall 209D includes a silicon oxide film 207D and a silicon nitride film 208D.
  • the PchMOS transistor 226 includes an n-type well 232 formed on the surface of the semiconductor substrate 201, a gate insulating film 233E formed on the semiconductor substrate 201, a gate electrode 204E formed on the gate insulating film 233E, A side wall 209E formed on the side wall of the gate electrode 204E, a p-type extension diffusion layer 235 formed on the surface of the semiconductor substrate 201 located on both sides of the gate electrode 204E across the gate electrode 204E, the gate electrode 204E and the side A p-type source / drain diffusion layer 237 formed on the surface of the semiconductor substrate 201 located on both sides of the sidewall 209E with the wall 209E interposed therebetween, and formed on the surfaces of the p-type source / drain diffusion layer 237 and the gate electrode 204E.
  • the sidewall 209E includes a silicon oxide film 207E and a silicon nitride film 208E.
  • the silicide films 238D, 238E, 240D, and 240E are connected to the metal contact plug 239.
  • the metal contact plug 239 is connected to the metal wiring 214D.
  • the impurity concentration of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 is 1 in order to reduce the parasitic resistance of the source and drain of the Nch MOS transistor 225 and the Pch MOS transistor 226 and increase the driving capability. ⁇ 10 20 cm ⁇ 3 or more is preferable.
  • Hn which is the height of the gate electrode 204D
  • Hp which is the height of the gate electrode 204E
  • Dn which is the junction depth of the n-type source / drain diffusion layer 236, and the p-type source / drain diffusion layer 237
  • the junction depth Dp has a relationship of Hn ⁇ Dn and Hp ⁇ Dp. That is, the junction depth Dn of the n-type source / drain diffusion layer 236 is equal to or less than the height Dn of the gate electrode 204C, and the junction depth Dp of the p-type source / drain diffusion layer 237 is equal to the height Hp of the gate electrode 204E. It is as follows.
  • the gate length Ln of the NchMOS transistor and the gate length Lp of the PchMOS transistor 226 can be shortened.
  • the driving capability of each MOS transistor can be increased by setting the gate lengths Ln and Lp to 65 nm or less.
  • the solid-state imaging device includes the pixel portion 250 formed on the semiconductor substrate 201 and the peripheral circuit portion 260 formed around the pixel portion 250.
  • the pixel unit 250 includes a photoelectric conversion film 217 that generates charges by photoelectrically converting incident light, and a floating diffusion layer (n-type diffusion layer 205) for holding charges generated by the photoelectric conversion film 217.
  • Peripheral circuit section 260 includes NchMOS transistor 225 including gate electrode 204D and two n-type source / drain diffusion layers 236, and PchMOS transistor 226 including gate electrode 204E and two p-type source / drain diffusion layers 237.
  • the impurity concentrations of the two n-type source / drain diffusion layers 236 and the two p-type source / drain diffusion layers 237 are higher than the impurity concentration of the n-type diffusion layer 205 (floating diffusion layer).
  • the spread of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 can be suppressed. Therefore, the gate lengths of the Nch MOS transistor 225 and the Pch MOS transistor 226 can be shortened. Furthermore, since it is possible to recover defects on the surface of the semiconductor substrate 201 due to damage caused by ion implantation in the floating diffusion layer of the pixel portion 250, highly sensitive pixel characteristics can be realized. That is, defects such as dangling bonds can be reduced without performing high-temperature sintering (for example, 400 ° C. or more) that causes deterioration of characteristics of the photoelectric conversion film 217 after the photoelectric conversion film 217 is formed.
  • high-temperature sintering for example, 400 ° C. or more
  • the photoelectric conversion film 217 is formed of an organic material, film heat resistance often becomes a problem. Therefore, when the photoelectric conversion film 217 is formed using an organic material, the effect of this embodiment is more significant than when the photoelectric conversion film 217 is formed using an inorganic material. Further, there is a problem that the characteristics of the solid-state imaging device are deteriorated due to light reflection at the photoelectric conversion film 217. By forming the photoelectric conversion film 217 with an organic material, deterioration of this characteristic can be reduced.
  • the depths of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 may be equal to or less than the height of the gate electrodes 204D and 204E. This is a result of the spread of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 being suppressed. That is, the gate lengths of the Nch MOS transistor 225 and the Pch MOS transistor 226 in the peripheral circuit unit 260 can be shortened.
  • the depth of the floating diffusion layer (n-type diffusion layer 205) may be greater than or equal to the height of the gate electrodes 204A to 204C. This is a result of the floating diffusion layer being sufficiently diffused. Therefore, the leakage current in the PN junction can be suppressed by gently spreading the floating diffusion layer. Thereby, the sensitivity of the pixel can be increased.
  • the impurity concentration of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 of the Nch MOS transistor 225 and the Pch MOS transistor 226 may be 1 ⁇ 10 20 cm ⁇ 3 or more. Thereby, since the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 have low resistance, the driving capability of the Nch MOS transistor 225 and the Pch MOS transistor 226 can be increased.
  • the impurity concentration of the floating diffusion layer may be 1 ⁇ 10 19 cm ⁇ 3 or less. Thereby, the floating diffusion layer can be gently expanded.
  • the lengths of the gate electrodes 204D and 204E of the Nch MOS transistor 225 and the Pch MOS transistor 226 may be 65 nm or less. As a result, the drive capability of the Nch MOS transistor 225 and the Pch MOS transistor 226 in the peripheral circuit portion 260 can be increased.
  • a non-metallic contact plug 210C is connected to the floating diffusion layer (n-type diffusion layer 205), and the floating diffusion layer and the photoelectric conversion film 217 are connected via the non-metallic contact plug 210C and the metal wiring 214A. Also good. As a result, it is possible to reduce the contact resistance between the floating diffusion layer and the contact plug as compared with the case where a contact plug made of a metal such as general tungsten is used.
  • the solid-state imaging device according to the present embodiment is not limited to the above-described configuration, and can be applied to solid-state imaging devices having other configurations.
  • solid-state imaging devices having other configurations.
  • an example in which the present disclosure is applied to a solid-state imaging device using a photoelectric conversion film as a photoelectric conversion unit has been described.
  • the present disclosure is disclosed in a solid-state imaging device including a photodiode having a buried diffusion layer formed on a semiconductor substrate. May be applied.
  • the transistors included in the pixel unit 250 are Nch transistors, but some or all of the transistors may be Pch transistors.
  • the peripheral circuit unit 260 includes the Nch MOS transistor 225 and the Pch MOS transistor 226, but may include only one of them.
  • injection isolation may be used instead of STI. By doing so, it is possible to reduce leakage current due to crystal defects existing at the interface between the STI and the semiconductor substrate.
  • the metal wiring layer of the above embodiment is a single layer, but may be a multilayer wiring.
  • FIGS. 3, 5, 7, 9, 11, 13, 15, 17, and 19 are cross-sectional views of the pixel unit 250 in the manufacturing process of the solid-state imaging device according to the present embodiment.
  • 4, 6, 8, 10, 12, 14, 16, 16, 18, and 20 are cross-sectional views of the peripheral circuit unit 260 in the manufacturing process of the solid-state imaging device according to the present embodiment. It is.
  • an element isolation region 202 is formed on the surface of the semiconductor substrate 201.
  • the element isolation region 202 is formed so as to separate the amplification transistor region where the amplification transistor 222 is formed and the reset transistor region where the reset transistor 223 is formed.
  • the element isolation region 202 may be formed so as to separate the selection transistor region where the selection transistor 221 is formed from the amplification transistor region.
  • an element isolation region 202 is formed so as to separate the NchMOS transistor region where the NchMOS transistor 225 is formed from the PchMOS transistor region where the PchMOS transistor 226 is formed. Is done.
  • a p-type well 231 is formed by ion implantation on the surface of the semiconductor substrate 201 in the NchMOS transistor region of the peripheral circuit portion 260.
  • an n-type well 232 is formed on the surface of the semiconductor substrate 201 in the PchMOS transistor region by ion implantation.
  • a gate oxide film and a polycrystalline silicon film are formed in this order on the surface of the semiconductor substrate 201 in the selection transistor region, the amplification transistor region, and the reset transistor region of the pixel portion 250. . Then, these gate oxide film and polycrystalline silicon film are patterned into a desired shape.
  • the gate insulating film 203A and the gate electrode 204A are formed in the selection transistor region
  • the gate insulating film 203B and the gate electrode 204B are formed in the amplification transistor region
  • the gate insulating film 203C and the gate electrode 204C are formed in the amplification transistor region. Is formed.
  • a gate insulating film and a polycrystalline silicon film are formed in this order on the surface of the semiconductor substrate 201 in the NchMOS transistor region and the PchMOS transistor region of the peripheral circuit portion 260. Then, these gate oxide film and polycrystalline silicon film are patterned into a desired shape. As a result, the gate insulating film 233D and the gate electrode 204D are formed in the NchMOS transistor region, and the gate insulating film 233E and the gate electrode 204E are formed in the PchMOS transistor region.
  • a gate oxide film is formed in the same process on the selection transistor region, the amplification transistor region, and the reset transistor region of the pixel unit 250. Note that in the case where each transistor has a different thickness, a gate oxide film may be formed in each region in a separate step. Further, for example, a gate oxide film is formed in the same process on the Nch MOS transistor region and the Pch MOS transistor region of the peripheral circuit portion 260.
  • a polycrystalline silicon film is formed on the pixel portion 250 and the peripheral circuit portion 260 in the same process.
  • the thickness of the polycrystalline silicon film is 120 nm.
  • the gate oxide film and the polycrystalline silicon film are patterned into a desired shape in the same process for the pixel portion 250 and the peripheral circuit portion 260.
  • the length Ln of the gate electrode 204D of the NchMOS transistor 225 in the peripheral circuit section 260 and the length Lp of the gate electrode 204E of the PchMOS transistor 226 are the gate lengths of the MOS transistors.
  • the minimum gate length of each is desirably 65 nm or less. As a result, the driving capability of each MOS transistor can be increased.
  • the resist 241 is patterned so that a part of the surface of the semiconductor substrate 201 in the reset transistor region is opened.
  • An n-type diffusion layer 205A is selectively formed on one side of the gate electrode 204C and on the surface of the semiconductor substrate 201 by ion implantation.
  • the ion implantation conditions here are such that the ion implantation does not penetrate the gate electrode 204C and reach the surface of the semiconductor substrate 201 under the gate insulating film 203C.
  • the ion implantation conditions are that the dopant (impurity) is phosphorus, the implantation energy is 30 keV, and the dose is 1 ⁇ 10 11 to 1 ⁇ 10 13 cm ⁇ 2 .
  • the entire surface of the peripheral circuit portion 260 is covered with the resist 241.
  • heat treatment is performed using a diffusion furnace.
  • the n-type diffusion layer 205A is thermally diffused to form the n-type diffusion layer 205.
  • the n-type diffusion layer 205 is a floating diffusion layer that holds an electrical signal obtained by photoelectrically converting incident light in the photoelectric conversion unit 224.
  • this heat treatment recovers defects due to ion implantation damage in the n-type diffusion layer 205 of the pixel portion 250.
  • the impurity profile of the n-type diffusion layer 205 becomes gentle due to this thermal diffusion, leakage current at the PN junction between the n-type diffusion layer 205 and the semiconductor substrate 201 is suppressed.
  • the conditions for this heat treatment are, for example, that the temperature is 800 to 900 ° C. and the time is within 120 minutes.
  • the n-type diffusion layer 205 is sufficiently diffused by this thermal diffusion, so that the depth of the n-type diffusion layer 205 is sufficiently deep.
  • Hr which is the height of the gate electrode 204C
  • Df which is the depth of the n-type diffusion layer 205 after the heat treatment
  • the resist 242 is patterned so as to open areas other than the region of the n-type diffusion layer 205 of the pixel portion 250.
  • n-type diffusion layers 206A, 206B, 206B and 206C and 206C are selectively formed on the surface of the semiconductor substrate 201 in the same process by ion implantation.
  • the n-type diffusion layers 206A and 206B are formed on both sides of the gate electrode 204A in the select transistor region, respectively.
  • the n-type diffusion layers 206B and 206C are formed on both sides of the gate electrode 204B in the amplification transistor region, respectively.
  • the n-type diffusion layer 206C is formed on one side of the gate electrode 204C in the reset transistor region and on the side facing the n-type diffusion layer 205 with the gate electrode 204C interposed therebetween.
  • the ion implantation conditions are, for example, that the dopant is phosphorus, the implantation energy is 20 keV, and the dose is 1 ⁇ 10 12 to 1 ⁇ 10 14 cm ⁇ 2 .
  • the n-type diffusion layers 206A, 206B, and 206C are sequentially patterned, and each n-type diffusion layer is formed. Are formed under separate injection conditions. At this time, as shown in FIG. 12, the entire surface of the peripheral circuit portion 260 is covered with a resist 242. Further, this ion implantation step may be performed before the heat treatment step shown in FIGS.
  • two n-type extension diffusion layers 234 are formed by ion implantation on both sides of the gate electrode 204 ⁇ / b> D and on the surface of the semiconductor substrate 201 in the NchMOS transistor region of the peripheral circuit portion 260.
  • the p-type extension diffusion layers 235 are formed by ion implantation on both sides of the gate electrode 204E in the PchMOS transistor region and on the surface of the semiconductor substrate 201.
  • the ion implantation conditions for the n-type extension diffusion layer 234 are, for example, that the dopant is arsenic, the implantation energy is 5 keV, and the dose is 1 ⁇ 10 14 to 1 ⁇ 10 15 cm ⁇ 2 .
  • the ion implantation conditions for the p-type extension diffusion layer 235 are, for example, that the dopant is boron, the implantation energy is 1 keV, and the dose is 1 ⁇ 10 14 to 1 ⁇ 10 15 cm ⁇ 2 .
  • a silicon oxide film and a silicon nitride film are formed in this order on the surface of the semiconductor substrate 201.
  • the side walls 209A, 209B, 209C, 209D and 209E are formed in the same process by dry etching the silicon oxide film and the silicon nitride film.
  • the sidewall 209A is formed on the sidewall of the gate electrode 204A in the selection transistor region, and includes a silicon oxide film 207A and a silicon nitride film 208A.
  • the sidewall 209B is formed on the sidewall of the gate electrode 204B in the amplification transistor region, and includes a silicon oxide film 207B and a silicon nitride film 208B.
  • the sidewall 209C is formed on the sidewall of the gate electrode 204C in the reset transistor region, and includes a silicon oxide film 207C and a silicon nitride film 208C.
  • the sidewall 209D is formed on the sidewall of the gate electrode 204D in the NchMOS transistor region, and includes a silicon oxide film 207D and a silicon nitride film 208D.
  • the sidewall 209E is formed on the sidewall of the gate electrode 204E in the PchMOS transistor region, and includes a silicon oxide film 207E and a silicon nitride film 208E.
  • two n-type source / drain diffusion layers 236 are selectively formed on both sides of the side wall 209D sandwiching the gate electrode 204D and the side wall 209D in the NchMOS transistor region of the peripheral circuit section 260 by ion implantation.
  • two p-type source / drain diffusion layers 237 are selectively formed on both sides of the side wall 209E sandwiching the gate electrode 204E and the side wall 209E in the PchMOS transistor region by ion implantation.
  • the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 are formed on the surface of the semiconductor substrate 201.
  • Impurities with the source / drain diffusion layer 237 are activated.
  • a silicon oxide film having a thickness of 5 to 20 nm is formed using a CVD (Chemical Vapor Deposition) apparatus.
  • a silicon nitride film having a thickness of 30 to 60 nm is formed using a CVD apparatus or an ALD (Atomic Layer Deposition) apparatus.
  • the conditions for ion implantation of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 are as follows.
  • the conditions are such that ion implantation does not reach the surface of the substrate 201.
  • the ion implantation conditions for the n-type source / drain diffusion layer 236 are that the dopant is arsenic, the implantation energy is 30 keV, and the dose is 1 ⁇ 10 15 to 1 ⁇ 10 16 cm ⁇ 2 .
  • the conditions for ion implantation of the p-type source / drain diffusion layer 237 are that the dopant is boron, the implantation energy is 5 keV, and the dose is 1 ⁇ 10 15 to 1 ⁇ 10 16 cm ⁇ 2 .
  • the heat treatment conditions here are, for example, a temperature of 900 ° C. or higher and a time of 5 seconds or shorter or a spike (0 seconds).
  • dangling bonds increase at the interface between the gate insulating films 203A, 203B, 203C, 233D, and 233E and the semiconductor substrate 201. there's a possibility that.
  • This dangling bond may be a leak source particularly in the amplification transistor 222, thereby degrading the pixel characteristics.
  • a heat treatment by a diffusion furnace may be performed after the heat treatment by the lamp / annealing apparatus.
  • the temperature of the heat treatment by the diffusion furnace is as low as possible.
  • the heat treatment conditions are a temperature of 700 to 800 ° C. and a time of 15 minutes or less.
  • the n-type diffusion layer 205 has an impurity concentration of 1 ⁇ 10 19 cm ⁇ 3 or less, and the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 have an impurity concentration of 1 ⁇ 10 9. 20 cm ⁇ 3 or more. That is, the impurity concentration of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 is higher than the impurity concentration of the n-type diffusion layer 205 (floating diffusion layer).
  • the surface of the n-type source / drain diffusion layer 236 of the peripheral circuit portion 260, the upper surface of the gate electrode 204D, the surface of the p-type source / drain diffusion layer 237, and the gate electrode Silicide films 238D, 240D, 238E, and 240E are formed on the upper surface of 204E, respectively.
  • Silicide block film 218 made of a silicon oxide film is formed in the pixel portion 250. Thereby, the formation of silicide in the pixel portion 250 is prevented.
  • an interlayer insulating film 213 ⁇ / b> A is formed in the pixel portion 250.
  • holes are formed in the interlayer insulating film 213A so as to open part of the surface of the gate electrode 204B in the amplification transistor region and part of the surface of the n-type diffusion layer 205.
  • non-metallic contact plugs 210B and 210C are formed in the formed holes.
  • a metal wiring 214A that connects the non-metallic contact plug 210B and the non-metallic contact plug 210C is formed.
  • an interlayer insulating film 216A is formed.
  • a hole is formed in the interlayer insulating film 216A so as to open a part of the metal wiring 214A.
  • a metal plug 215A is formed in the formed hole.
  • a photoelectric conversion film 217 is formed on the metal plug 215A.
  • the photoelectric conversion film 217 is a photoelectric conversion unit that photoelectrically converts incident light into an electric signal.
  • An interlayer insulating film 213D is formed in the peripheral circuit portion 260.
  • holes are formed in the interlayer insulating film 213D so that parts of the surfaces of the silicide films 238D, 238E, 240D, and 240E are opened.
  • a metal contact plug 239 made of, for example, tungsten is formed in the formed hole.
  • a metal wiring 214D for connecting the plurality of metal contact plugs 239 is formed.
  • an interlayer insulating film 216D is formed.
  • the interlayer insulating film 213A of the pixel portion 250 and the interlayer insulating film 213D of the peripheral circuit portion 260 may be formed at the same time. Further, the interlayer insulating film 216A of the pixel portion 250 and the interlayer insulating film 216D of the peripheral circuit portion 260 may be formed at the same time.
  • the material of the non-metallic contact plug 210C is, for example, polycrystalline silicon containing impurities having the same conductivity type as that of the n-type diffusion layer 205.
  • the impurity concentration of the n-type diffusion layer 205 is relatively low, when a metal material such as tungsten is used for the contact plug, the contact resistance between the n-type diffusion layer 205 and the contact plug increases. In contrast, by using a contact plug made of a non-metal, it is possible to reduce the contact resistance between the n-type diffusion layer 205 and the contact plug.
  • the method for manufacturing the solid-state imaging device according to the present embodiment is formed on the pixel portion 250 formed on the semiconductor substrate 201 and on the periphery of the pixel portion 250 on the semiconductor substrate 201.
  • the manufacturing method of the solid-state imaging device including the peripheral circuit unit 260.
  • the pixel unit 250 includes a photoelectric conversion film 217 that generates charges by photoelectrically converting incident light, and a floating diffusion layer (n-type diffusion layer 205) for holding the generated charges.
  • the peripheral circuit unit 260 includes an NchMOS transistor 225 including a gate electrode 204D and two n-type source / drain diffusion layers 236, and a PchMOS transistor 226 including a gate electrode 204E and two p-type source / drain diffusion layers 237.
  • the manufacturing method of the solid-state imaging device includes a first step of forming gate electrodes 204A to 204E on the semiconductor substrate 201 of the pixel portion 250 and the peripheral circuit portion 260, and a floating diffusion layer (n-type diffusion) after the first step.
  • a fourth step of implanting two impurities a fifth step of forming sidewalls 209D and 209E on the side walls of the gate electrodes 204D and 204E after the fourth step, and a fifth step
  • a third layer is formed on the surface of the peripheral circuit portion 260.
  • the manufacturing method of the solid-state imaging device can reduce defects caused by damage due to ion implantation by the first heat treatment for the floating diffusion layer. Further, the manufacturing method can suppress the spread of the n-type source / drain diffusion layer 236 and the p-type source / drain diffusion layer 237 of the peripheral circuit portion 260 by appropriately setting the conditions of the second heat treatment. The gate lengths of the transistor 225 and the Pch MOS transistor 226 can be shortened. As described above, the manufacturing method can achieve both miniaturization of the transistor included in the peripheral circuit portion 260 and reduction of defects due to damage caused by ion implantation in the floating diffusion layer of the pixel portion 250.
  • the first heat treatment may be a heat treatment at 800 ° C. or higher using a diffusion furnace. Thereby, it is possible to recover defects on the surface of the semiconductor substrate 201 in the pixel portion 250 caused by ion implantation damage in the second step.
  • the second heat treatment may be a heat treatment at 900 ° C. or higher using a lamp / annealing apparatus. This makes it possible to achieve both activation of impurities and suppression of thermal diffusion of impurities for the second impurity and the third impurity implanted into the surface of the semiconductor substrate 201 of the peripheral circuit portion 260. Is possible. Thereby, the gate lengths of the Nch MOS transistor 225 and the Pch MOS transistor 226 in the peripheral circuit section 260 can be shortened.
  • the method for manufacturing the solid-state imaging device according to the present embodiment may further include an eighth step of forming the non-metallic contact plug 210C in the pixel portion 250 after the seventh step.
  • an eighth step of forming the non-metallic contact plug 210C in the pixel portion 250 after the seventh step it is possible to reduce the contact resistance between the floating diffusion layer and the contact plug as compared with the case of using a general metal contact plug such as tungsten.
  • non-metallic contact plug 210C may be polycrystalline silicon containing impurities.
  • the method for manufacturing the solid-state imaging device further includes a step of performing a third heat treatment using a diffusion furnace after the seventh step, and the temperature of the third heat treatment is the first heat treatment. Or less.
  • the temperature of the third heat treatment is equal to or lower than the temperature of the first heat treatment, it is possible to suppress the thermal diffusion of the second impurity implanted into the surface of the semiconductor substrate 201 of the peripheral circuit portion 260. Thereby, the gate lengths of the Nch MOS transistor 225 and the Pch MOS transistor 226 in the peripheral circuit section 260 can be shortened.
  • each processing unit included in the solid-state imaging device is typically realized as an LSI that is an integrated circuit. These may be individually made into one chip, or may be made into one chip so as to include a part or all of them.
  • This disclosure can be applied to a solid-state imaging device.
  • the present disclosure is effective for a small-sized image pickup device for moving image shooting.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Ceramic Engineering (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 固体撮像装置は、半導体基板(201)と、半導体基板(201)に形成された画素部(250)と、半導体基板(201)の画素部(250)の周辺に形成された周辺回路部(260)とを備え、画素部(250)は、入射光を光電変換することで電荷を生成する光電変換膜(217)と、前記電荷を保持するためのn型拡散層(205)とを備え、周辺回路部(260)は、ゲート電極(204D)と2つのn型ソース・ドレイン拡散層(236)とを備えるNchMOSトランジスタ(225)を備え、2つのn型ソース・ドレイン拡散層(236)の不純物濃度は、n型拡散層(205)の不純物濃度よりも高い。

Description

固体撮像装置及びその製造方法
 本開示は、固体撮像装置及びその製造方法に関する。
 MOS(Metal Oxide Semiconductor)イメージセンサは、半導体基板に形成された、入射光を光電変換することで電気信号を得る光電変換部を備えた画素部と、画素部の周辺に形成された周辺回路部とを有する。このようなMOSイメージセンサ等の固体撮像装置において、近年、周辺回路部に対する高速動作の要求が高まってきている。それに伴い、周辺回路部を構成するMOSトランジスタの微細化が要求されている(例えば、特許文献1参照)。
 また、特許文献2には、シリコン基板上ではなく配線上に光電変換素子(光電変換膜)を形成する新しいイメージセンサ(積層型イメージセンサ)が提案されている。
特開2010-056515号公報 特開2012-019169号公報
 以下、固体撮像装置の構成を説明する。図21は、固体撮像装置が有する画素部150の断面図である。この画素部150は、選択トランジスタ121と、増幅トランジスタ122と、リセットトランジスタ123と、転送トランジスタ124と、フォトダイオード125とを備える。選択トランジスタ121、増幅トランジスタ122、リセットトランジスタ123、及び転送トランジスタ124は、半導体基板101の表面に形成された素子分離領域102により分離されている。
 図22は、固体撮像装置が有する周辺回路部160の断面図である。この周辺回路部160は、NchMOSトランジスタ126と、PchMOSトランジスタ127とを備える。NchMOSトランジスタ126とPchMOSトランジスタ127とは、半導体基板101の表面に形成された素子分離領域102により分離されている。
 図21に示す選択トランジスタ121は、半導体基板101の上に形成されたゲート絶縁膜103Aと、ゲート絶縁膜103Aの上に形成されたゲート電極104Aと、ゲート電極104Aの側壁に形成されたサイドウォール109Aと、2つのn型LDD(Lightly Doped Drain)拡散層106Aと、2つのn型ソース・ドレイン拡散層107Aとを備える。2つのn型LDD拡散層106A及び2つのn型ソース・ドレイン拡散層107Aは、半導体基板101の表面に形成されている。また、2つのn型LDD拡散層106Aは、ゲート電極104Aを挟むゲート電極104Aの両側にそれぞれ形成されている。2つのn型ソース・ドレイン拡散層107Aは、ゲート電極104A及びサイドウォール109Aを挟むサイドウォール109Aの両側にそれぞれ形成されている。
 増幅トランジスタ122は、半導体基板101の上に形成されたゲート絶縁膜103Bと、ゲート絶縁膜103Bの上に形成されたゲート電極104Bと、ゲート電極104Bの側壁に形成されたサイドウォール109Bと、2つのn型LDD拡散層106Bと、2つのn型ソース・ドレイン拡散層107Bとを備える。2つのn型LDD拡散層106B及び2つのn型ソース・ドレイン拡散層107Bは、半導体基板101の表面に形成されている。また、2つのn型LDD拡散層106Bは、ゲート電極104Bを挟むゲート電極104Bの両側にそれぞれ形成されている。2つのn型ソース・ドレイン拡散層107Bは、ゲート電極104B及びサイドウォール109Bを挟むサイドウォール109Bの両側にそれぞれ形成されている。
 リセットトランジスタ123は、半導体基板101の上に形成されたゲート絶縁膜103Cと、ゲート絶縁膜103Cの上に形成されたゲート電極104Cと、ゲート電極104Cの側壁に形成されたサイドウォール109Cと、2つのn型LDD拡散層106Cと、2つのn型ソース・ドレイン拡散層107Cとを備える。2つのn型LDD拡散層106C及び2つのn型ソース・ドレイン拡散層107Cは、半導体基板101の表面に形成されている。また、2つのn型LDD拡散層106Cは、ゲート電極104Cを挟むゲート電極104Cの両側にそれぞれ形成されている。2つのn型ソース・ドレイン拡散層107Cは、ゲート電極104C及びサイドウォール109Cを挟むサイドウォール109Cの両側にそれぞれ形成されている。
 転送トランジスタ124は、半導体基板101の上に形成されたゲート絶縁膜103Dと、ゲート絶縁膜103Dの上に形成されたゲート電極104Dと、ゲート電極104Dの側壁に形成されたサイドウォール109Dと、ゲート電極104Dの一方側に形成されたn型LDD拡散層106Dと、サイドウォール109Dの一方側に形成されたn型ソース・ドレイン拡散層107Aと、ゲート電極104Dの他方側に形成されたn型埋め込み拡散層108とを備える。なお、n型埋め込み拡散層108は、フォトダイオード125としても機能する。また、n型LDD拡散層106Dと、n型ソース・ドレイン拡散層107Aと、n型埋め込み拡散層108とは、半導体基板101の表面に形成されている。
 ここで、フォトダイオード125は入射光を光電変換することで電気信号(電荷)を生成する光電変換部である。また、n型LDD拡散層106C、n型ソース・ドレイン拡散層107C、n型LDD拡散層106D、及びn型ソース・ドレイン拡散層107Dは、フォトダイオード125で生成され、転送トランジスタ124を介して転送された電荷を保持する浮遊拡散層として機能する。
 図22に示すNchMOSトランジスタ126は、半導体基板101の上に形成されたゲート絶縁膜133Eと、ゲート絶縁膜133Eの上に形成されたゲート電極104Eと、ゲート電極104Eの側壁に形成されたサイドウォール109Eと、2つのn型エクステンション拡散層134と、2つのn型ソース・ドレイン拡散層136とを備える。2つのn型エクステンション拡散層134及び2つのn型ソース・ドレイン拡散層136は、半導体基板101の表面に形成されている。また、2つのn型エクステンション拡散層134は、ゲート電極104Eを挟むゲート電極104Eの両側にそれぞれ形成されている。2つのn型ソース・ドレイン拡散層136は、ゲート電極104E及びサイドウォール109Eを挟むサイドウォール109Eの両側にそれぞれ形成されている。
 PchMOSトランジスタ127は、半導体基板101の上に形成されたゲート絶縁膜133Fと、ゲート絶縁膜133Fの上に形成されたゲート電極104Fと、ゲート電極104Fの側壁に形成されたサイドウォール109Fと、2つのp型エクステンション拡散層135と、2つのp型ソース・ドレイン拡散層137とを備える。2つのp型エクステンション拡散層135及び2つのp型ソース・ドレイン拡散層137は、半導体基板101の表面に形成されている。また、p型エクステンション拡散層135は、ゲート電極104Fを挟むゲート電極104Fの両側にそれぞれ形成されている。2つのp型ソース・ドレイン拡散層137は、ゲート電極104F及びサイドウォール109Fを挟むサイドウォール109Fの両側にそれぞれ形成されている。
 このような固体撮像装置の形成方法としては、まず、半導体基板101の表面に素子分離領域102が形成される。次に、画素部150にフォトダイオード125のn型埋め込み拡散層108がイオン注入により形成される。
 次に、画素部150にゲート酸化膜が成膜され、周辺回路部160にゲート絶縁膜が成膜される。次に、画素部150及び周辺回路部160にゲート電極材料が成膜される。次に、ゲート酸化膜、ゲート絶縁膜及びゲート電極材料が所望形状にパターニングされることで、画素部150にゲート絶縁膜103A、103B、103C及び103Dと、ゲート電極104A、104B、104C及び104Dとが形成されるとともに、周辺回路部160にゲート絶縁膜133E及び133Fと、ゲート電極104E及び104Fとが形成される。
 次に、周辺回路部160の半導体基板101の表面にn型エクステンション拡散層134がイオン注入により選択的に形成される。
 次に、画素部150の半導体基板101の表面に、n型LDD拡散層106A、106B、106C及び106Dがイオン注入により選択的に形成される。
 次に、周辺回路部160の半導体基板101の表面にp型エクステンション拡散層135がイオン注入により選択的に形成される。
 次に、ゲート電極104A~104Fの側壁に、サイドウォール109A~109Fが形成される。
 次に、周辺回路部160の半導体基板101の表面にn型ソース・ドレイン拡散層136がイオン注入により選択的に形成される。
 次に、画素部150の半導体基板101の表面にn型ソース・ドレイン拡散層107A、107B、107C及び107Dがイオン注入により選択的に形成される。
 次に、周辺回路部160の半導体基板101の表面にp型ソース・ドレイン拡散層137がイオン注入により選択的に形成される。
 次に、拡散層の不純物を活性化させるために、ランプ・アニール装置を用いて800~1100℃の温度帯で熱処理が施される。ここで、ランプ・アニール装置を使うことにより、短時間の熱処理で不純物の活性化が可能となる。これにより、拡散層の熱拡散を抑制することが可能である。すなわち、周辺回路部160のn型エクステンション拡散層134及びp型エクステンション拡散層135の熱拡散を抑制することで、NchMOSトランジスタ126及びPchMOSトランジスタ127のゲート長を短くすることができる。これにより、周辺回路部160に含まれるトランジスタの微細化が可能となる。
 しかし、図21及び図22で示す固体撮像装置は、画素部150のn型ソース・ドレイン拡散層107A、107B、107C及び107Dの不純物濃度は高濃度(例えば、1020cm-3以上)である必要がある。このため、イオン注入のダメージによる欠陥が半導体基板101の表面に生じる。
 また、これら拡散層を活性化させるためにランプ・アニール装置を用いて熱処理を行う場合は、この半導体基板101の表面の欠陥を十分に回復させることができない。そのため、特に、浮遊拡散層として機能するn型ソース・ドレイン拡散層107C及びn型ソース・ドレイン拡散層107Dにおける欠陥はリーク電流源として機能するので、画素特性を悪化させる。
 また、例えば、特許文献2に示される積層型イメージセンサに、特許文献1に開示された技術を適用する場合を考える。この場合、まず、画素部のn型ソース・ドレイン拡散層に高濃度な不純物拡散層がイオン注入により形成される。次に、そのイオン注入のダメージによる欠陥を防ぐために、光電変換膜が形成された後に、高温シンター処理(例えば、400度以上)が行われる。この場合、積層膜の光電変換特性が劣化するという課題が生じる。
 そこで本開示は、周辺回路部に含まれるトランジスタの微細化と、画素部の浮遊拡散層におけるイオン注入によるダメージに起因する欠陥の低減とを両立できる固体撮像装置を提供することを目的とする。
 上記目的を達成するために、本開示の一形態に係る固体撮像装置は、半導体基板と、前記半導体基板に形成された画素部と、前記半導体基板の前記画素部の周辺に形成された周辺回路部とを備え、前記画素部は、入射光を光電変換することで電荷を生成する光電変換膜と、前記電荷を保持するための浮遊拡散層とを備え、前記周辺回路部は、ゲート電極と2つのソース・ドレイン拡散層とを備えるMOSトランジスタを備え、前記2つのソース・ドレイン拡散層の不純物濃度は、前記浮遊拡散層の不純物濃度よりも高い。
 この構成によれば、本開示の一形態に係る固体撮像装置は、周辺回路部のMOSトランジスタのソース・ドレイン拡散層の広がりを抑制することが可能であるため、周辺回路部のMOSトランジスタのゲート長を短くすることが可能である。また、当該固体撮像装置は、画素部の浮遊拡散層におけるイオン注入によるダメージに起因する半導体基板表面における欠陥を回復することが可能である。このように、当該固体撮像装置は、周辺回路部に含まれるトランジスタの微細化と、画素部の浮遊拡散層におけるイオン注入によるダメージに起因する欠陥の低減とを両立できる。
 また、前記2つのソース・ドレイン拡散層の深さは、前記ゲート電極の高さ以下であってもよい。
 この構成は、ソース・ドレイン拡散層の広がりが抑制されている結果である。つまり、周辺回路部のMOSトランジスタのゲート長を短くすることが可能となる。
 また、前記浮遊拡散層の深さは、前記ゲート電極の高さ以上あってもよい。
 この構成は、浮遊拡散層が十分に拡散されている結果である。よって、浮遊拡散層がなだらかに広がることでPN接合におけるリーク電流を抑制できる。これにより、画素の高感度化が可能である。
 また、前記2つのソース・ドレイン拡散層の不純物濃度は、1×1020cm-3以上であってもよい。
 この構成によれば、ソース・ドレイン拡散層が低抵抗であるので、MOSトランジスタの駆動能力を高めることが可能である。
 また、前記浮遊拡散層の不純物濃度は、1×1019cm-3以下であってもよい。
 この構成によれば、浮遊拡散層をなだらかに広げることができる。
 また、前記ゲート電極の長さは65nm以下であってもよい。
 この構成によれば、周辺回路部に含まれるMOSトランジスタの駆動能力を高めることが可能である。
 また、前記固体撮像装置は、さらに、前記浮遊拡散層に接続されている非金属のコンタクトプラグと、前記コンタクトプラグに接続された配線とを備え、前記コンタクトプラグ及び前記配線を介して、前記浮遊拡散層と前記光電変換膜とは接続されていてもよい。
 この構成によれば、一般的なタングステン等の金属で構成されるコンタクトプラグを用いる場合と比較して、浮遊拡散層とコンタクトプラグとの接触抵抗を低減することが可能である。
 また、前記光電変換膜は有機系材料で形成されていてもよい。
 また、本開示の一形態に係る固体撮像装置の製造方法は、半導体基板と、前記半導体基板に形成された画素部と、前記半導体基板の前記画素部の周辺に形成された周辺回路部とを備える固体撮像装置の製造方法であって、前記画素部は、入射光を光電変換することで電荷を生成する光電変換膜と、前記電荷を保持するための浮遊拡散層とを備え、前記周辺回路部は、ゲート電極と2つのソース・ドレイン拡散層とを備えるMOSトランジスタを備え、前記固体撮像装置の製造方法は、前記半導体基板の上に前記ゲート電極を形成する第1工程と、前記第1工程の後に、前記浮遊拡散層を形成するために、前記半導体基板に第1の不純物を注入する第2工程と、前記第2工程の後に第1の熱処理を行う第3工程と、前記第3工程の後に、前記2つのソース・ドレイン拡散層に含まれる低濃度拡散層を形成するために、前記半導体基板に第2の不純物を注入する第4工程と、前記第4工程の後に、前記ゲート電極の側壁にサイドウォールを形成する第5工程と、前記第5工程の後に、前記2つのソース・ドレイン拡散層に含まれる高濃度拡散層を形成するために、前記半導体基板に第3の不純物を注入する第6工程と、前記第6工程の後に、第2の熱処理を行う第7工程とを含む。
 これによれば、本開示の一形態に係る固体撮像装置の製造方法は、浮遊拡散層に対しては第1の熱処理により、イオン注入によるダメージに起因する欠陥を低減できる。また、当該製造方法は、第2の熱処理の条件を適切に設定することにより、周辺回路部のソース・ドレイン拡散層の広がり抑制できるので、MOSトランジスタのゲート長を短くすることができる。このように、当該製造方法は、周辺回路部260に含まれるトランジスタの微細化と、画素部250の浮遊拡散層におけるイオン注入によるダメージに起因する欠陥の低減とを両立できる。
 また、前記第1の熱処理は、拡散炉を用いた800℃以上の熱処理であってもよい。
 これによれば、第2工程のイオン注入のダメージにより生じる画素部250における半導体基板201の表面の欠陥を回復することが可能である。
 また、前記第2の熱処理は、ランプ・アニール装置を用いた900℃以上の熱処理であってもよい。
 これによれば、周辺回路部の半導体基板の表面に注入された第2の不純物、及び、第3の不純物に対して、不純物の活性化と、不純物の熱拡散の抑制とを両立することが可能である。これにより、周辺回路部のMOSトランジスタのゲート長を短くすることが可能である。
 また、前記固体撮像装置の製造方法は、さらに、前記第7工程の後に、前記浮遊拡散層に接続される非金属コンタクトプラグを形成する工程を含んでもよい。
 これによれば、一般的なタングステン等の金属のコンタクトプラグを用いる場合と比較して、浮遊拡散層とコンタクトプラグとの接触抵抗を低減することが可能である。
 また、前記非金属コンタクトプラグは、前記第1の不純物と同じ導電型の不純物を含む多結晶シリコンであってもよい。
 また、前記固体撮像装置の製造方法は、さらに、前記第7工程の後に、拡散炉を用いた第3の熱処理を行う工程を含み、前記第3の熱処理の温度は前記第1の熱処理の温度以下であってもよい。
 これによれば、第2の熱処理にランプ・アニール装置を用いた場合に生じる、画素部のゲート絶縁膜と半導体基板との界面に生じるダングリングボンドを低減することが可能である。また、第3の熱処理の温度が第1の熱処理の温度以下であるので、周辺回路部の半導体基板の表面に注入された第2の不純物の熱拡散を抑制することが可能である。これにより、周辺回路部のMOSトランジスタのゲート長を短くすることが可能である。
 また、本開示は、このような固体撮像装置の機能の一部又は全てを実現する半導体集積回路(LSI)として実現したり、このような固体撮像装置を備える撮像装置(カメラ)として実現したりできる。
 本開示は、周辺回路部に含まれるトランジスタの微細化と、画素部の浮遊拡散層におけるイオン注入によるダメージに起因する欠陥の低減とを両立できる固体撮像装置を提供できる。
図1は、実施の形態に係る固体撮像装置の画素部の断面図である。 図2は、実施の形態に係る固体撮像装置の周辺回路部の断面図である。 図3は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図4は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図5は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図6は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図7は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図8は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図9は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図10は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図11は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図12は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図13は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図14は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図15は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図16は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図17は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図18は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図19は、実施の形態に係る固体撮像装置の製造過程における画素部の断面図である。 図20は、実施の形態に係る固体撮像装置の製造過程における周辺回路部の断面図である。 図21は、固体撮像装置の画素部の断面図である。 図22は、固体撮像装置の周辺回路部の断面図である。
 以下、図面を参照しながら、本実施の形態に係る固体撮像装置、及びその製造方法について説明する。
 なお、以下で説明する実施の形態は、いずれも本開示の一具体例を示すものである。以下の実施の形態で示される数値、形状、材料、構成要素、構成要素の配置位置及び接続形態、ステップ、ステップの順序などは、一例であり、本開示を限定する主旨ではない。また、以下の実施の形態における構成要素のうち、最上位概念を示す独立請求項に記載されていない構成要素については、任意の構成要素として説明される。
 まず、本実施の形態に係る固体撮像装置の構成を説明する。
 本実施の形態に係る固体撮像装置は、画素部250と、画素部250の周辺に形成された周辺回路部260とを含む。図1は、本実施の形態に係る固体撮像装置に含まれる画素部250の断面図である。また、図2は、本実施の形態に係る固体撮像装置に含まれる周辺回路部260の断面図である。
 図1に示す画素部250は、選択トランジスタ221と、増幅トランジスタ222と、リセットトランジスタ223と、光電変換部224とを備える。
 また、増幅トランジスタ222とリセットトランジスタ223とは素子分離領域202(STI:Shallow Trench Isolation)により分離されている。なお、素子分離領域202として、STIの代わりに、注入分離を用いても良い。注入分離を用いることで、素子分離領域202と半導体基板201との界面に存在する結晶欠陥に起因するリーク電流を低減することが可能である。
 選択トランジスタ221は、半導体基板201の上に形成されたゲート絶縁膜203Aと、ゲート絶縁膜203Aの上に形成されたゲート電極204Aと、ゲート電極204Aの側壁に形成されたサイドウォール209Aと、ゲート電極204Aの一方側に形成されたn型拡散層206Aと、ゲート電極204Aの他方側に形成されたn型拡散層206Bとを備える。サイドウォール209Aはシリコン酸化膜207Aとシリコン窒化膜208Aとを含む。また、n型拡散層206A及びn型拡散層206Bは、半導体基板201の表面に形成されている。
 増幅トランジスタ222は、半導体基板201の上に形成されたゲート絶縁膜203Bと、ゲート絶縁膜203Bの上に形成されたゲート電極204Bと、ゲート電極204Bの側壁に形成されたサイドウォール209Bと、ゲート電極204Bの一方側に形成されたn型拡散層206Bと、ゲート電極204Bの他方側に形成されたn型拡散層206Cとを備える。サイドウォール209Bは、シリコン酸化膜207Bとシリコン窒化膜208Bとを含む。また、n型拡散層206B及びn型拡散層206Cは、半導体基板201の表面に形成されている。
 リセットトランジスタ223は、半導体基板201の上に形成されたゲート絶縁膜203Cと、ゲート絶縁膜203Cの上に形成されたゲート電極204Cと、ゲート電極204Cの側壁に形成されたサイドウォール209Cと、ゲート電極204Cの一方側に形成されたn型拡散層205と、ゲート電極204Cの他方側に形成されたn型拡散層206Dとを備える。サイドウォール209Cは、シリコン酸化膜207Cとシリコン窒化膜208Cとを含む。また、n型拡散層205及びn型拡散層206Dは、半導体基板201の表面に形成されている。
 光電変換部224は、光電変換膜217を含む。光電変換膜217は、入射光を光電変換することで電気信号(電荷)を生成する。
 増幅トランジスタ222に含まれるゲート電極204Bは非金属コンタクトプラグ210Bに接続されている。n型拡散層205は非金属コンタクトプラグ210Cに接続されている。非金属コンタクトプラグ210B及び210Cは金属配線214Aに接続されている。すなわち、増幅トランジスタ222のゲート電極204Bとn型拡散層205とは、非金属コンタクトプラグ210B、210C及び金属配線214Aを介して電気的に接続されている。また、金属配線214Aは、金属プラグ215Aを介して光電変換膜217に接続されている。
 n型拡散層205は光電変換膜217で生成された電荷を保持する浮遊拡散層として機能する。
 ここで、ゲート電極204Cの高さであるHrと、n型拡散層205の接合深さであるDfとは、Hr<Dfの関係を有する。つまり、n型拡散層205の接合深さDfは、ゲート電極204Cの高さHrより大きい。ここで、本実施の形態では、n型拡散層205と半導体基板201との間のPN接合におけるリーク電流を抑制するために、熱拡散を行う。これにより、n型拡散層205は、半導体基板201の表面近傍において十分に広がった形状となるとともに、上記のように接合深さが深くなる。また、PN接合におけるリーク電流を抑制するためには、n型拡散層205の不純物濃度は、例えば、1×1019cm-3以下であることが好ましい。
 また、非金属コンタクトプラグ210B及び210Cは、例えば、n型拡散層205と同じ導電型の不純物を含む多結晶シリコンである。
 また、図2に示す周辺回路部260は、NchMOSトランジスタ225とPchMOSトランジスタ226とを備える。また、NchMOSトランジスタ225とPchMOSトランジスタ226とは、半導体基板201の表面において素子分離領域202により分離されている。
 NchMOSトランジスタ225は、半導体基板201の表面に形成されたp型ウエル231と、半導体基板201の上に形成されたゲート絶縁膜233Dと、ゲート絶縁膜233Dの上に形成されたゲート電極204Dと、ゲート電極204Dの側壁に形成されたサイドウォール209Dと、ゲート電極204Dを挟んでゲート電極204Dの両側に位置する半導体基板201の表面に形成されたn型エクステンション拡散層234と、ゲート電極204D及びサイドウォール209Dを挟んでサイドウォール209Dの両側に位置する半導体基板201の表面に形成されたn型ソース・ドレイン拡散層236と、n型ソース・ドレイン拡散層236及びゲート電極204Dの表面に形成されたシリサイド膜238D及び240Dとを備える。サイドウォール209Dは、シリコン酸化膜207Dとシリコン窒化膜208Dとを含む。
 PchMOSトランジスタ226は、半導体基板201の表面に形成されたn型ウエル232と、半導体基板201の上に形成されたゲート絶縁膜233Eと、ゲート絶縁膜233Eの上に形成されたゲート電極204Eと、ゲート電極204Eの側壁に形成されたサイドウォール209Eと、ゲート電極204Eを挟んでゲート電極204Eの両側に位置する半導体基板201の表面に形成されたp型エクステンション拡散層235と、ゲート電極204E及びサイドウォール209Eを挟んでサイドウォール209Eの両側に位置する半導体基板201の表面に形成されたp型ソース・ドレイン拡散層237と、p型ソース・ドレイン拡散層237及びゲート電極204Eの表面に形成されたシリサイド膜238E及び240Eとを備える。サイドウォール209Eは、シリコン酸化膜207Eとシリコン窒化膜208Eとを含む。
 シリサイド膜238D、238E、240D及び240Eは、金属コンタクトプラグ239と接続されている。金属コンタクトプラグ239は金属配線214Dと接続されている。
 ここで、NchMOSトランジスタ225及びPchMOSトランジスタ226のソース及びドレインの寄生抵抗を低減して駆動能力を高めるために、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の不純物濃度は1×1020cm-3以上であることが好ましい。
 また、ゲート電極204Dの高さであるHnと、ゲート電極204Eの高さであるHpと、n型ソース・ドレイン拡散層236の接合深さであるDnと、p型ソース・ドレイン拡散層237の接合深さであるDpとは、Hn≧Dn、及び、Hp≧Dpの関係を有する。つまり、n型ソース・ドレイン拡散層236の接合深さDnは、ゲート電極204Cの高さDn以下であり、p型ソース・ドレイン拡散層237の接合深さDpは、ゲート電極204Eの高さHp以下である。また、本実施の形態では、NchMOSトランジスタ225及びPchMOSトランジスタ226の駆動能力を高めるために、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の熱拡散による広がりを抑制している。これにより、NchMOSトランジスタのゲート長Ln及びPchMOSトランジスタ226のゲート長Lpを短くできる。例えば、ゲート長Ln及びLpを65nm以下に設定することで、各MOSトランジスタの駆動能力を高めることが可能である。
 以上、図面を用いて説明したように、本実施の形態に係る固体撮像装置は、半導体基板201に形成された、画素部250と、画素部250の周辺に形成された周辺回路部260とを備える。画素部250は、入射光を光電変換することで電荷を生成する光電変換膜217と、光電変換膜217で生成された電荷を保持するための浮遊拡散層(n型拡散層205)を備える。周辺回路部260は、ゲート電極204Dと2つのn型ソース・ドレイン拡散層236とを含むNchMOSトランジスタ225と、ゲート電極204Eと2つのp型ソース・ドレイン拡散層237とを含むPchMOSトランジスタ226とを備える。2つのn型ソース・ドレイン拡散層236、及び2つのp型ソース・ドレイン拡散層237の不純物濃度は、n型拡散層205(浮遊拡散層)の不純物濃度よりも高い。
 これにより、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の広がりを抑制できる。よって、NchMOSトランジスタ225及びPchMOSトランジスタ226のゲート長を短くできる。さらに、画素部250の浮遊拡散層における、イオン注入によるダメージに起因する半導体基板201の表面における欠陥を回復することが可能であるので、高感度な画素特性を実現することできる。つまり、光電変換膜217の形成後に光電変換膜217の特性劣化の原因となる高温シンター処理(例えば、400℃以上)をすることなく、ダングリングボンド等の欠陥を低減させることができる。なお、光電変換膜217を有機系材料で形成した場合は膜耐熱性が問題となることが多い。よって、光電変換膜217を有機系材料で形成した場合は、光電変換膜217を無機系材料で形成した場合よりも本実施の形態の効果が顕著となる。また、光電変換膜217での光反射に起因して固体撮像装置の特性が悪化するという課題がある。光電変換膜217を有機系材料で形成することにより、この特性の悪化を低減できる。
 また、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の深さは、ゲート電極204D及び204Eの高さ以下であってもよい。これは、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の広がりが抑制されている結果である。つまり、周辺回路部260のNchMOSトランジスタ225及びPchMOSトランジスタ226のゲート長を短くすることが可能となる。
 また、浮遊拡散層(n型拡散層205)の深さは、ゲート電極204A~204Cの高さ以上であってもよい。これは、浮遊拡散層が十分に拡散されている結果である。よって、浮遊拡散層がなだらかに広がることでPN接合におけるリーク電流を抑制できる。これにより、画素の高感度化が可能である。
 また、NchMOSトランジスタ225及びPchMOSトランジスタ226のn型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の不純物濃度は、1×1020cm-3以上であってもよい。これにより、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237が低抵抗であるので、NchMOSトランジスタ225及びPchMOSトランジスタ226の駆動能力を高めることが可能である。
 また、浮遊拡散層(n型拡散層205)の不純物濃度は、1×1019cm-3以下であってもよい。これにより、浮遊拡散層をなだらかに広げることができる。
 また、NchMOSトランジスタ225及びPchMOSトランジスタ226のゲート電極204D及び204Eの長さは65nm以下であってもよい。これにより、周辺回路部260のNchMOSトランジスタ225及びPchMOSトランジスタ226の駆動能力を高めることが可能である。
 また、浮遊拡散層(n型拡散層205)に非金属コンタクトプラグ210Cが接続されており、非金属コンタクトプラグ210C及び金属配線214Aを介して、浮遊拡散層と光電変換膜217とが接続されてもよい。これにより、一般的なタングステン等の金属で構成されるコンタクトプラグを用いる場合と比較して、浮遊拡散層とコンタクトプラグとの接触抵抗を低減することが可能である。
 なお、本実施の形態に係る固体撮像装置は、上記構成に限定されることはなく、他の構成の固体撮像装置にも適用することができる。例えば、上記説明では光電変換部として光電変換膜を用いる固体撮像装置に本開示を適用する例を述べたが、半導体基板に形成された埋め込み拡散層を有するフォトダイオードを備える固体撮像装置に本開示を適用してもよい。
 また、上記説明では画素部250に含まれるトランジスタはNchトランジスタであるが、当該トランジスタの一部又は全てがPchトランジスタであってもよい。
 また、上記説明では、周辺回路部260は、NchMOSトランジスタ225とPchMOSトランジスタ226とを含むが、いずれか一方のみを含んでも良い。
 また、素子分離領域202として、STIの代わりに、注入分離を用いても良い。このようにすることで、STIと半導体基板との界面に存在する結晶欠陥に起因するリーク電流を低減することが可能である。
 また、上記実施例の金属配線層は単一層であるが、多層配線であっても良い。
 以下、本実施の形態に係る固体撮像装置の製造方法を、図3~図20を用いて説明する。図3、図5、図7、図9、図11、図13、図15、図17及び図19は、本実施の形態に係る固体撮像装置の製造過程における画素部250の断面図である。また、図4、図6、図8、図10、図12、図14、図16、図18及び図20は、本実施の形態に係る固体撮像装置の製造過程における周辺回路部260の断面図である。
 始めに、図3及び図4に示すように、半導体基板201の表面に素子分離領域202が形成される。ここで、画素部250には、増幅トランジスタ222が形成される増幅トランジスタ領域と、リセットトランジスタ223が形成されるリセットトランジスタ領域とを分離するように素子分離領域202が形成される。このとき、選択トランジスタ221が形成される選択トランジスタ領域と、増幅トランジスタ領域とを分離するように素子分離領域202が形成されても良い。また、これと同時に図4に示すように周辺回路部260ではNchMOSトランジスタ225が形成されるNchMOSトランジスタ領域と、PchMOSトランジスタ226が形成されるPchMOSトランジスタ領域とを分離するように素子分離領域202が形成される。
 その後、図4に示すように、周辺回路部260のNchMOSトランジスタ領域の半導体基板201の表面にp型ウエル231がイオン注入により形成される。次にPchMOSトランジスタ領域の半導体基板201の表面にn型ウエル232がイオン注入により形成される。
 次に、図5に示すように、画素部250の選択トランジスタ領域、増幅トランジスタ領域、及び、リセットトランジスタ領域の半導体基板201の表面にゲート酸化膜及び多結晶シリコン膜がこの順で成膜される。そして、これらのゲート酸化膜及び多結晶シリコン膜が、所望の形状にパターニングされる。これにより、選択トランジスタ領域にはゲート絶縁膜203A及びゲート電極204Aが形成され、増幅トランジスタ領域にはゲート絶縁膜203B及びゲート電極204Bが形成され、増幅トランジスタ領域にはゲート絶縁膜203C及びゲート電極204Cが形成される。
 また、図6に示すように、周辺回路部260のNchMOSトランジスタ領域、及び、PchMOSトランジスタ領域の半導体基板201の表面にゲート絶縁膜及び多結晶シリコン膜がこの順で成膜される。そして、これらのゲート酸化膜及び多結晶シリコン膜が、所望の形状にパターニングされる。これにより、NchMOSトランジスタ領域にはゲート絶縁膜233D及びゲート電極204Dが形成され、PchMOSトランジスタ領域にはゲート絶縁膜233E及びゲート電極204Eが形成される。
 このとき、例えば、画素部250の選択トランジスタ領域、増幅トランジスタ領域、及び、リセットトランジスタ領域に対して同一工程でゲート酸化膜が成膜される。なお、各トランジスタの膜厚が異なる場合には、各領域にゲート酸化膜を別々の工程で成膜してもよい。また、例えば、周辺回路部260のNchMOSトランジスタ領域及びPchMOSトランジスタ領域に対して同一工程でゲート酸化膜が成膜される。
 また、画素部250及び周辺回路部260に対して多結晶シリコン膜が同一工程で成膜される。例えば、ここでは、多結晶シリコン膜の膜厚は120nmとする。また、画素部250及び周辺回路部260に対して同一工程で、ゲート酸化膜及び多結晶シリコン膜が所望の形状にパターニングされる。
 ここで、周辺回路部260のNchMOSトランジスタ225のゲート電極204Dの長さLn、及び、PchMOSトランジスタ226のゲート電極204Eの長さLpは、各MOSトランジスタのゲート長である。また、それぞれの最小のゲート長は65nm以下であることが望ましい。これにより、各MOSトランジスタの駆動能力を高めることが可能となる。
 次に、図7に示すように、画素部250においてリセットトランジスタ領域の半導体基板201の表面の一部が開口するようにレジスト241がパターニングされる。そして、イオン注入により、ゲート電極204Cの一方側、かつ半導体基板201の表面にn型拡散層205Aが選択的に形成される。ここでのイオン注入の条件は、ゲート電極204Cを突き抜けてゲート絶縁膜203Cの下の半導体基板201の表面にイオン注入が到達しないような条件である。
 また、イオン注入のダメージによる欠陥を抑制するためにイオン注入のドーズ量を低く設定することが望ましい。例えば、ここでのイオン注入の条件は、ドーパント(不純物)が燐であり、注入エネルギーが30keVであり、ドーズ量が1×1011~1×1013cm-2である。また、このとき、図8に示すように、周辺回路部260の全面がレジスト241で被覆される。
 次に、図9及び図10に示すように、拡散炉を用いて熱処理を行う。これにより、n型拡散層205Aが熱拡散されn型拡散層205が形成される。ここで、n型拡散層205は、光電変換部224で入射光が光電変換された電気信号を保持する浮遊拡散層である。また、この熱処理により、画素部250のn型拡散層205におけるイオン注入のダメージによる欠陥が回復する。さらに、この熱拡散によりn型拡散層205の不純物プロファイルがなだらかになるのでn型拡散層205と半導体基板201との間のPN接合におけるリーク電流が抑制される。この熱処理の条件は、例えば、温度が800~900℃であり、かつ、時間が120分以内である。
 また、この熱拡散によりn型拡散層205が十分拡散されることでn型拡散層205の深さが十分に深くなる。その結果、ゲート電極204Cの高さであるHrと、熱処理後のn型拡散層205の深さであるDfとは、Hr<Dfの関係を有する。
 次に、図11に示すように、画素部250のn型拡散層205の領域以外を開口するようにレジスト242がパターニングされる。そして、イオン注入によりn型拡散層206A、206B、206B及び206C及び206Cが同一工程で選択的に半導体基板201の表面に形成される。ここで、n型拡散層206A及び206Bは、選択トランジスタ領域のゲート電極204Aの両側にそれぞれ形成される。n型拡散層206B及び206Cは、増幅トランジスタ領域のゲート電極204Bの両側にそれぞれ形成される。n型拡散層206Cは、リセットトランジスタ領域のゲート電極204Cの片側であってゲート電極204Cを挟んでn型拡散層205と対向する側に形成される。
 このイオン注入の条件は、例えば、ドーパントが燐であり、注入エネルギーが20keVであり、ドーズ量が1×1012~1×1014cm-2である。ここで、n型拡散層206A、206B及び206Cを別々に形成することが望ましい場合は、それぞれのn型拡散層に対応する領域に開口を有する複数のレジストが順次パターニングされ、各n型拡散層が別々の注入条件で形成される。また、このとき、図12に示すように、周辺回路部260の全面がレジスト242で被覆される。また、このイオン注入工程は、図9及び図10に示す熱処理工程より前に行われても良い。
 次に、図13及び図14に示すように、周辺回路部260のNchMOSトランジスタ領域において、ゲート電極204Dの両側、かつ半導体基板201の表面に2つのn型エクステンション拡散層234がイオン注入により形成される。その後、PchMOSトランジスタ領域のゲート電極204Eの両側、かつ半導体基板201の表面に2つのp型エクステンション拡散層235がイオン注入により形成される。ここで、n型エクステンション拡散層234のイオン注入の条件は、例えば、ドーパントが砒素であり、注入エネルギーが5keVであり、ドーズ量が1×1014~1×1015cm-2である。また、p型エクステンション拡散層235のイオン注入の条件は、例えば、ドーパントがボロンであり、注入エネルギーが1keVであり、ドーズ量が1×1014~1×1015cm-2である。
 次に、図15及び図16に示すように、半導体基板201の表面にシリコン酸化膜とシリコン窒化膜とがこの順に成膜される。そして、これらのシリコン酸化膜とシリコン窒化膜とがドライエッチングされることにより、サイドウォール209A、209B、209C、209D及び209Eが同一工程で形成される。ここで、サイドウォール209Aは、選択トランジスタ領域のゲート電極204Aの側壁に形成され、シリコン酸化膜207Aとシリコン窒化膜208Aとを含む。サイドウォール209Bは、増幅トランジスタ領域のゲート電極204Bの側壁に形成され、シリコン酸化膜207Bとシリコン窒化膜208Bとを含む。サイドウォール209Cは、リセットトランジスタ領域のゲート電極204Cの側壁に形成され、シリコン酸化膜207Cとシリコン窒化膜208Cとを含む。サイドウォール209Dは、NchMOSトランジスタ領域のゲート電極204Dの側壁に形成され、シリコン酸化膜207Dとシリコン窒化膜208Dとを含む。サイドウォール209Eは、PchMOSトランジスタ領域のゲート電極204Eの側壁に形成され、シリコン酸化膜207Eとシリコン窒化膜208Eとを含む。
 その後、周辺回路部260のNchMOSトランジスタ領域におけるゲート電極204D及びサイドウォール209Dを挟むサイドウォール209Dの両側に2つのn型ソース・ドレイン拡散層236がイオン注入により選択的に形成される。また、PchMOSトランジスタ領域のゲート電極204E及びサイドウォール209Eを挟むサイドウォール209Eの両側に2つのp型ソース・ドレイン拡散層237がイオン注入により選択的に形成される。また、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237は、半導体基板201の表面に形成される。
 その後、ランプ・アニール装置を用いた熱処理が行われる。これにより、画素部250のn型拡散層206A、206B、206C及び206Dと、周辺回路部260のn型エクステンション拡散層234、p型エクステンション拡散層235、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237との不純物が活性化される。ここで、例えば、膜厚が5~20nmのシリコン酸化膜がCVD(Chemical Vapor Deposition)装置を用いて成膜される。また、膜厚が30~60nmのシリコン窒化膜がCVD装置又はALD(Atomic Layer Deposition)装置を用いて成膜される。
 ここでのn型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237のイオン注入の条件は、ゲート電極204D及びゲート電極204Eを突き抜けてゲート絶縁膜233D及びゲート絶縁膜233Eの下の半導体基板201の表面にイオン注入が到達しないような条件である。例えば、n型ソース・ドレイン拡散層236のイオン注入の条件は、ドーパントが砒素であり、注入エネルギーが30keVであり、ドーズ量が1×1015~1×1016cm-2である。また、例えば、p型ソース・ドレイン拡散層237のイオン注入の条件は、ドーパントがボロンであり、注入エネルギーが5keVであり、ドーズ量が1×1015~1×1016cm-2である。また、ここでの熱処理の条件は、例えば、温度が900℃以上であり、時間が5秒以下又はスパイク(0秒)である。
 このような熱処理条件により、周辺回路部260のn型エクステンション拡散層234、p型エクステンション拡散層235、n型ソース・ドレイン拡散層236、及び、p型ソース・ドレイン拡散層237の不純物が活性化されると同時に、各拡散層の熱拡散を抑制することが可能となる。従って、周辺回路部260のゲート長を短くすることが可能となるので、周辺回路部260のNchMOSトランジスタ225及びPchMOSトランジスタ226の駆動能力を高めることが可能となる。
 また、ここでのランプ・アニール装置を用いた熱処理は急速な昇温及び降温処理を伴うため、ゲート絶縁膜203A、203B、203C、233D及び233Eと半導体基板201との界面においてダングリングボンドが増大する可能性がある。このダングリングボンドは、特に増幅トランジスタ222においてリーク源となることで、画素特性を劣化させる可能性がある。このダングリングボンドを低減させるために、ランプ・アニール装置による熱処理の後に、拡散炉による熱処理が行われてもよい。ただし、周辺回路部260のn型エクステンション拡散層234、p型エクステンション拡散層235、n型ソース・ドレイン拡散層236、及び、p型ソース・ドレイン拡散層237の熱拡散をできる限り低減する必要があるため、この拡散炉による熱処理の温度は、可能な範囲において低いことが好ましい。例えば、この熱処理の条件は、温度が700~800℃であり、時間が15分以内である。
 以上の工程を経て、n型拡散層205の不純物濃度は、1×1019cm-3以下となり、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の不純物濃度は1×1020cm-3以上となる。つまり、n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の不純物濃度は、n型拡散層205(浮遊拡散層)の不純物濃度よりも高い。
 次に、図17及び図18に示すように、周辺回路部260のn型ソース・ドレイン拡散層236の表面、ゲート電極204Dの上面、p型ソース・ドレイン拡散層237の表面、及び、ゲート電極204Eの上面に、シリサイド膜238D、240D、238E、及び、240Eがそれぞれ形成される。このとき、画素部250にはシリコン酸化膜で構成されるシリサイドブロック膜218が形成される。これにより、画素部250にシリサイドが形成さることが防止される。このように、画素部250にシリサイドが形成されることを防止することで、金属原子が浮遊拡散層であるn型拡散層205まで到達してリーク電流源となることが防止される。これにより、画素特性を向上させることが可能である。
 次に、図19に示すように、画素部250に層間絶縁膜213Aが形成される。次に、増幅トランジスタ領域のゲート電極204Bの表面の一部、及び、n型拡散層205の表面の一部を開口させるように、層間絶縁膜213Aにホールが形成される。次に、形成されたホールに非金属コンタクトプラグ210B及び210Cが形成される。次に、非金属コンタクトプラグ210Bと非金属コンタクトプラグ210Cとを接続する金属配線214Aが形成される。次に、層間絶縁膜216Aが形成される。次に、金属配線214Aの一部を開口させるように層間絶縁膜216Aにホールが形成される。次に、形成されたホールに金属プラグ215Aが形成される。次に、金属プラグ215Aの上に光電変換膜217が成膜される。
 ここで、光電変換膜217は入射光を電気信号に光電変換する光電変換部である。また周辺回路部260に層間絶縁膜213Dが形成される。次に、シリサイド膜238D、238E、240D、及び、240Eの表面の一部が開口するように、層間絶縁膜213Dにホールが形成される。次に、形成されたホールに、例えばタングステンで構成される金属コンタクトプラグ239が形成される。次に、複数の金属コンタクトプラグ239を接続する金属配線214Dが形成される。次に、層間絶縁膜216Dが形成される。
 ここで、画素部250の層間絶縁膜213Aと周辺回路部260の層間絶縁膜213Dとは同時に形成されても良い。また、画素部250の層間絶縁膜216Aと周辺回路部260の層間絶縁膜216Dとは同時に形成されても良い。また、非金属コンタクトプラグ210Cの材料は、例えば、n型拡散層205と同じ導電型の不純物を含む多結晶シリコンである。ここで、n型拡散層205の不純物濃度は比較的低いために、コンタクトプラグにタングステン等の金属材料を用いると、n型拡散層205とコンタクトプラグとの接触抵抗が大きくなる。これに対して、非金属で構成されるコンタクトプラグを用いることで、n型拡散層205とコンタクトプラグとの接触抵抗を低減することが可能となる。
 以上、図面を用いて説明したように、本実施の形態に係る固体撮像装置の製造方法は、半導体基板201に形成された画素部250と、半導体基板201の当該画素部250の周辺に形成された周辺回路部260とを備える固体撮像装置の製造方法である。画素部250は、入射光を光電変換することで電荷を生成する光電変換膜217と、生成された電荷を保持するための浮遊拡散層(n型拡散層205)とを備える。周辺回路部260は、ゲート電極204Dと2つのn型ソース・ドレイン拡散層236とを備えるNchMOSトランジスタ225と、ゲート電極204Eと2つのp型ソース・ドレイン拡散層237とを備えるPchMOSトランジスタ226とを備える。当該固体撮像装置の製造方法は、画素部250及び周辺回路部260の半導体基板201の上にゲート電極204A~204Eを形成する第1工程と、第1工程の後に、浮遊拡散層(n型拡散層205)を形成するために、画素部250の半導体基板201の表面に第1の不純物を注入する第2工程と、第2工程の後に第1の熱処理を行う第3工程と、第3工程の後に、2つのソース・ドレイン拡散層に含まれる低濃度拡散層(n型エクステンション拡散層234及びp型エクステンション拡散層235)を形成するために、周辺回路部260の半導体基板201の表面に第2の不純物を注入する第4工程と、第4工程の後にゲート電極204D及び204Eの側壁にサイドウォール209D及び209Eを形成する第5工程と、第5工程の後に、2つのソース・ドレイン拡散層に含まれる高濃度拡散層(n型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237)を形成するために、周辺回路部260の表面に第3の不純物を注入する第6工程と、第6工程の後に第2の熱処理を行う第7工程とを含む。
 これにより、本実施の形態に係る固体撮像装置の製造方法は、浮遊拡散層に対しては第1の熱処理により、イオン注入によるダメージに起因する欠陥を低減できる。また、当該製造方法は、第2の熱処理の条件を適切に設定することで、周辺回路部260のn型ソース・ドレイン拡散層236及びp型ソース・ドレイン拡散層237の広がり抑制できるので、NchMOSトランジスタ225及びPchMOSトランジスタ226のゲート長を短くすることができる。このように、当該製造方法は、周辺回路部260に含まれるトランジスタの微細化と、画素部250の浮遊拡散層におけるイオン注入によるダメージに起因する欠陥の低減とを両立できる。
 また、第1の熱処理は拡散炉を用いた800℃以上の熱処理であってもよい。これにより、第2工程のイオン注入のダメージにより生じる画素部250における半導体基板201の表面の欠陥を回復することが可能である。
 また、第2の熱処理はランプ・アニール装置を用いた900℃以上の熱処理であってもよい。これにより、周辺回路部260の半導体基板201の表面に注入された第2の不純物、及び、第3の不純物に対して、不純物の活性化と、不純物の熱拡散の抑制とを両立することが可能である。これにより、周辺回路部260のNchMOSトランジスタ225及びPchMOSトランジスタ226のゲート長を短くすることが可能である。
 また、本実施の形態に係る固体撮像装置の製造方法は、さらに、第7工程の後に、画素部250に非金属コンタクトプラグ210Cを形成する第8工程を含んでも良い。これにより、一般的なタングステン等の金属のコンタクトプラグを用いる場合と比較して、浮遊拡散層とコンタクトプラグとの接触抵抗を低減することが可能である。
 また、非金属コンタクトプラグ210Cは、不純物を含む多結晶シリコンであってもよい。
 また、本実施の形態に係る固体撮像装置の製造方法は、さらに、第7工程の後に、拡散炉を用いた第3の熱処理を行う工程を含み、第3の熱処理の温度は第1の熱処理の温度以下であってもよい。これにより、第2の熱処理にランプ・アニール装置を用いた場合に生じる、画素部250のゲート絶縁膜203A~203Cと半導体基板201との界面に生じるダングリングボンドを低減することが可能である。また、第3の熱処理の温度が第1の熱処理の温度以下であるので、周辺回路部260の半導体基板201の表面に注入された第2の不純物の熱拡散を抑制することが可能である。これにより、周辺回路部260のNchMOSトランジスタ225及びPchMOSトランジスタ226のゲート長を短くすることが可能である。
 以上、本実施の形態に係る固体撮像装置及びその製造方法について説明したが、本開示は、この実施の形態に限定されるものではない。
 また、上記実施の形態に係る固体撮像装置に含まれる各処理部は典型的には集積回路であるLSIとして実現される。これらは個別に1チップ化されてもよいし、一部又は全てを含むように1チップ化されてもよい。
 また、上記断面図等において、各構成要素の角部及び辺を直線的に記載しているが、製造上の理由により、角部及び辺が丸みをおびたものも本開示に含まれる。
 また、上記実施の形態に係る、固体撮像装置、及びその変形例の機能のうち少なくとも一部を組み合わせてもよい。
 また、上記で用いた数字は、全て本開示を具体的に説明するために例示するものであり、本開示は例示された数字に制限されない。また、トランジスタ等のn型及びp型等は、本開示を具体的に説明するために例示するものであり、これらを反転させることで、同等の結果を得ることも可能である。また、上記で示した各構成要素の材料は、全て本開示を具体的に説明するために例示するものであり、本開示は例示された材料に制限されない。また、構成要素間の接続関係は、本開示を具体的に説明するために例示するものであり、本開示の機能を実現する接続関係はこれに限定されない。
 更に、本開示の主旨を逸脱しない限り、本実施の形態に対して当業者が思いつく範囲内の変更を施した各種変形例も本開示に含まれる。
 本開示は固体撮像装置に適用できる。また、本開示は、小型で動画像撮影を目的とする画像ピックアップ装置等に有効である。
 101、201 半導体基板
 102、202 素子分離領域
 103A、103B、103C、103D、133E、133F、203A、203B、203C、233D、233E ゲート絶縁膜
 104A、104B、104C、104D、104E、104F、204A、204B、204C、204D、204E ゲート電極
 106A、106B、106C、106D n型LDD拡散層
 107A、107B、107C、107D、136、236 n型ソース・ドレイン拡散層
 108 n型埋め込み拡散層
 109A、109B、109C、109D、109E、109F、209A、209B、209C、209D、209E サイドウォール
 121、221 選択トランジスタ
 122、222 増幅トランジスタ
 123、223 リセットトランジスタ
 124 転送トランジスタ
 125 フォトダイオード
 126、225 NchMOSトランジスタ
 127、226 PchMOSトランジスタ
 134、234 n型エクステンション拡散層
 135、235 p型エクステンション拡散層
 137、237 p型ソース・ドレイン拡散層
 150、250 画素部
 160、260 周辺回路部
 205、205A、206A、206B、206C、206D n型拡散層
 207A、207B、207C、207D、207E シリコン酸化膜
 208A、208B、208C、208D、208E シリコン窒化膜
 210B、210C 非金属コンタクトプラグ
 213A、213D 層間絶縁膜
 214A、214D 金属配線
 215A 金属プラグ
 216A、216D 層間絶縁膜
 217 光電変換膜
 218 シリサイドブロック膜
 224 光電変換部
 231 p型ウエル
 232 n型ウエル
 238D、238E、240D、240E シリサイド膜
 239 金属コンタクトプラグ
 241、242 レジスト

Claims (14)

  1.  半導体基板と、
     前記半導体基板に形成された画素部と、
     前記半導体基板の前記画素部の周辺に形成された周辺回路部とを備え、
     前記画素部は、
     入射光を光電変換することで電荷を生成する光電変換膜と、
     前記電荷を保持するための浮遊拡散層とを備え、
     前記周辺回路部は、ゲート電極と2つのソース・ドレイン拡散層とを備えるMOSトランジスタを備え、
     前記2つのソース・ドレイン拡散層の不純物濃度は、前記浮遊拡散層の不純物濃度よりも高い
     固体撮像装置。
  2.  前記2つのソース・ドレイン拡散層の深さは、前記ゲート電極の高さ以下である
     請求項1に記載の固体撮像装置。
  3.  前記浮遊拡散層の深さは、前記ゲート電極の高さ以上ある
     請求項1又は2に記載の固体撮像装置。
  4.  前記2つのソース・ドレイン拡散層の不純物濃度は、1×1020cm-3以上である
     請求項1~3のいずれか1項に記載の固体撮像装置。
  5.  前記浮遊拡散層の不純物濃度は、1×1019cm-3以下である
     請求項1~4のいずれか1項に記載の固体撮像装置。
  6.  前記ゲート電極の長さは65nm以下である
     請求項1~5のいずれか1項に記載の固体撮像装置。
  7.  前記固体撮像装置は、さらに、
     前記浮遊拡散層に接続されている非金属のコンタクトプラグと、
     前記コンタクトプラグに接続された配線とを備え、
     前記コンタクトプラグ及び前記配線を介して、前記浮遊拡散層と前記光電変換膜とは接続されている
     請求項1~6のいずれか1項に記載の固体撮像装置。
  8.  前記光電変換膜は有機系材料で形成されている
     請求項1~7のいずれか1項に記載の固体撮像装置。
  9.  半導体基板と、前記半導体基板に形成された画素部と、前記半導体基板の前記画素部の周辺に形成された周辺回路部とを備える固体撮像装置の製造方法であって、
     前記画素部は、
     入射光を光電変換することで電荷を生成する光電変換膜と、
     前記電荷を保持するための浮遊拡散層とを備え、
     前記周辺回路部は、ゲート電極と2つのソース・ドレイン拡散層とを備えるMOSトランジスタを備え、
     前記固体撮像装置の製造方法は、
     前記半導体基板の上に前記ゲート電極を形成する第1工程と、
     前記第1工程の後に、前記浮遊拡散層を形成するために、前記半導体基板に第1の不純物を注入する第2工程と、
     前記第2工程の後に第1の熱処理を行う第3工程と、
     前記第3工程の後に、前記2つのソース・ドレイン拡散層に含まれる低濃度拡散層を形成するために、前記半導体基板に第2の不純物を注入する第4工程と、
     前記第4工程の後に、前記ゲート電極の側壁にサイドウォールを形成する第5工程と、
     前記第5工程の後に、前記2つのソース・ドレイン拡散層に含まれる高濃度拡散層を形成するために、前記半導体基板に第3の不純物を注入する第6工程と、
     前記第6工程の後に、第2の熱処理を行う第7工程とを含む
     固体撮像装置の製造方法。
  10.  前記第1の熱処理は、拡散炉を用いた800℃以上の熱処理である
     請求項9に記載の固体撮像装置の製造方法。
  11.  前記第2の熱処理は、ランプ・アニール装置を用いた900℃以上の熱処理である
     請求項9又は10に記載の固体撮像装置の製造方法。
  12.  前記固体撮像装置の製造方法は、さらに、
     前記第7工程の後に、前記浮遊拡散層に接続される非金属コンタクトプラグを形成する工程を含む
     請求項9~11のいずれか1項に記載の固体撮像装置の製造方法。
  13.  前記非金属コンタクトプラグは、前記第1の不純物と同じ導電型の不純物を含む多結晶シリコンである
     請求項12に記載の固体撮像装置の製造方法。
  14.  前記固体撮像装置の製造方法は、さらに、
     前記第7工程の後に、拡散炉を用いた第3の熱処理を行う工程を含み、
     前記第3の熱処理の温度は前記第1の熱処理の温度以下である
     請求項9~13のいずれか1項に記載の固体撮像装置の製造方法。
PCT/JP2013/003489 2012-06-28 2013-06-03 固体撮像装置及びその製造方法 WO2014002390A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014522395A JP6167406B2 (ja) 2012-06-28 2013-06-03 固体撮像装置及びその製造方法
US14/554,027 US9406722B2 (en) 2012-06-28 2014-11-25 Solid-state imaging device and method of manufacturing the same
US15/195,861 US9647038B2 (en) 2012-06-28 2016-06-28 Solid-state imaging device and method of manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012145946 2012-06-28
JP2012-145946 2012-06-28

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/554,027 Continuation US9406722B2 (en) 2012-06-28 2014-11-25 Solid-state imaging device and method of manufacturing the same

Publications (1)

Publication Number Publication Date
WO2014002390A1 true WO2014002390A1 (ja) 2014-01-03

Family

ID=49782592

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/003489 WO2014002390A1 (ja) 2012-06-28 2013-06-03 固体撮像装置及びその製造方法

Country Status (3)

Country Link
US (2) US9406722B2 (ja)
JP (2) JP6167406B2 (ja)
WO (1) WO2014002390A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016063216A (ja) * 2014-09-12 2016-04-25 パナソニックIpマネジメント株式会社 撮像装置
JP2018050035A (ja) * 2016-09-20 2018-03-29 パナソニックIpマネジメント株式会社 撮像装置およびその製造方法
JP2019046924A (ja) * 2017-08-31 2019-03-22 キヤノン株式会社 光電変換装置の製造方法
CN111819694A (zh) * 2018-05-16 2020-10-23 索尼半导体解决方案公司 固态摄像器件和固态摄像装置
WO2020235281A1 (ja) * 2019-05-23 2020-11-26 パナソニックIpマネジメント株式会社 撮像装置および撮像装置の製造方法
WO2021152943A1 (ja) * 2020-01-30 2021-08-05 パナソニックIpマネジメント株式会社 撮像装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014002390A1 (ja) * 2012-06-28 2014-01-03 パナソニック株式会社 固体撮像装置及びその製造方法
JP2015012059A (ja) * 2013-06-27 2015-01-19 ソニー株式会社 固体撮像素子及びその製造方法、並びに撮像装置
CN107195645B (zh) * 2016-03-14 2023-10-03 松下知识产权经营株式会社 摄像装置
CN110880520A (zh) * 2018-09-06 2020-03-13 松下知识产权经营株式会社 摄像装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008041726A (ja) * 2006-08-02 2008-02-21 Canon Inc 光電変換装置、光電変換装置の製造方法及び撮像システム
JP2011233908A (ja) * 2005-08-23 2011-11-17 Fujifilm Corp 光電変換素子及び撮像素子
JP2011243851A (ja) * 2010-05-20 2011-12-01 Panasonic Corp 固体撮像装置
JP2011258613A (ja) * 2010-06-04 2011-12-22 Panasonic Corp 固体撮像装置及びその製造方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100539253B1 (ko) * 2004-03-10 2005-12-27 삼성전자주식회사 폴리실리콘 콘택 스터드를 갖는 cmos 이미지 디바이스
US7570292B2 (en) * 2004-03-19 2009-08-04 Fujifilm Corporation Photoelectric conversion film, photoelectric conversion element, imaging element, method of applying electric field thereto and electric field-applied element
US7605415B2 (en) * 2004-06-07 2009-10-20 Canon Kabushiki Kaisha Image pickup device comprising photoelectric conversation unit, floating diffusion region and guard ring
JP2007059467A (ja) * 2005-08-22 2007-03-08 Fujifilm Corp 光電変換膜、光電変換素子、及び撮像素子、並びに、これらに電場を印加する方法
JP2008053366A (ja) * 2006-08-23 2008-03-06 Toshiba Corp 固体撮像装置
JP2008227357A (ja) * 2007-03-15 2008-09-25 Sony Corp 固体撮像装置及びその製造方法
JP2009065118A (ja) * 2007-08-09 2009-03-26 Panasonic Corp 固体撮像装置
JP5106092B2 (ja) * 2007-12-26 2012-12-26 パナソニック株式会社 固体撮像装置およびカメラ
JP5358136B2 (ja) * 2008-07-29 2013-12-04 パナソニック株式会社 固体撮像装置
JP5446281B2 (ja) 2008-08-01 2014-03-19 ソニー株式会社 固体撮像装置、その製造方法および撮像装置
JP2010147614A (ja) * 2008-12-16 2010-07-01 Panasonic Corp 固体撮像装置およびその駆動方法、撮像装置
KR101776955B1 (ko) * 2009-02-10 2017-09-08 소니 주식회사 고체 촬상 장치와 그 제조 방법, 및 전자 기기
JP5627202B2 (ja) * 2009-06-18 2014-11-19 キヤノン株式会社 固体撮像装置及びその製造方法
JP5533046B2 (ja) * 2010-03-05 2014-06-25 ソニー株式会社 固体撮像装置、固体撮像装置の製造方法、固体撮像装置の駆動方法、及び電子機器
JP5117523B2 (ja) * 2010-03-09 2013-01-16 株式会社東芝 固体撮像装置
JP2011238781A (ja) * 2010-05-11 2011-11-24 Panasonic Corp 固体撮像素子及びその製造方法
JP2012019169A (ja) 2010-07-09 2012-01-26 Panasonic Corp 固体撮像装置
JP2012064822A (ja) * 2010-09-17 2012-03-29 Panasonic Corp 固体撮像装置及びその製造方法
JP6052622B2 (ja) * 2011-04-22 2016-12-27 パナソニックIpマネジメント株式会社 固体撮像装置及びその駆動方法
JPWO2013005389A1 (ja) * 2011-07-01 2015-02-23 パナソニック株式会社 固体撮像装置、固体撮像装置の駆動方法および撮像装置
WO2014002390A1 (ja) * 2012-06-28 2014-01-03 パナソニック株式会社 固体撮像装置及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011233908A (ja) * 2005-08-23 2011-11-17 Fujifilm Corp 光電変換素子及び撮像素子
JP2008041726A (ja) * 2006-08-02 2008-02-21 Canon Inc 光電変換装置、光電変換装置の製造方法及び撮像システム
JP2011243851A (ja) * 2010-05-20 2011-12-01 Panasonic Corp 固体撮像装置
JP2011258613A (ja) * 2010-06-04 2011-12-22 Panasonic Corp 固体撮像装置及びその製造方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016063216A (ja) * 2014-09-12 2016-04-25 パナソニックIpマネジメント株式会社 撮像装置
JP2018050035A (ja) * 2016-09-20 2018-03-29 パナソニックIpマネジメント株式会社 撮像装置およびその製造方法
JP2019046924A (ja) * 2017-08-31 2019-03-22 キヤノン株式会社 光電変換装置の製造方法
CN111819694A (zh) * 2018-05-16 2020-10-23 索尼半导体解决方案公司 固态摄像器件和固态摄像装置
CN111819694B (zh) * 2018-05-16 2024-05-21 索尼半导体解决方案公司 固态摄像器件和固态摄像装置
WO2020235281A1 (ja) * 2019-05-23 2020-11-26 パナソニックIpマネジメント株式会社 撮像装置および撮像装置の製造方法
WO2021152943A1 (ja) * 2020-01-30 2021-08-05 パナソニックIpマネジメント株式会社 撮像装置

Also Published As

Publication number Publication date
JPWO2014002390A1 (ja) 2016-05-30
JP6167406B2 (ja) 2017-07-26
US9647038B2 (en) 2017-05-09
JP2017157864A (ja) 2017-09-07
US20160307967A1 (en) 2016-10-20
US20150076484A1 (en) 2015-03-19
US9406722B2 (en) 2016-08-02

Similar Documents

Publication Publication Date Title
JP6167406B2 (ja) 固体撮像装置及びその製造方法
US11276722B2 (en) Solid-state image sensor and method of manufacturing the same
JP5400280B2 (ja) 固体撮像装置
TWI716528B (zh) 半導體裝置
JP6305030B2 (ja) 光電変換装置の製造方法
JP2015109343A (ja) 半導体装置の製造方法
JP2007053217A (ja) 固体撮像素子
JP2010212536A (ja) 固体撮像装置の製造方法
CN101399223B (zh) Cmos图像传感器及其形成方法
KR101517664B1 (ko) 접합 격리 영역들을 형성하기 위한 자가정렬된 임플란테이션 공정
CN101211832A (zh) Cmos图像传感器的制造方法
TW202143460A (zh) 攝像裝置
US8748955B2 (en) CMOS image sensor and method for fabricating the same
JP2011258613A (ja) 固体撮像装置及びその製造方法
JP6708464B2 (ja) 半導体装置および半導体装置の製造方法
JP2007201088A (ja) 固体撮像素子
KR100949236B1 (ko) 이미지 센서 및 그 제조 방법
JP2014197566A (ja) 固体撮像装置の製造方法
KR20070050511A (ko) 소자 분리 영역 형성 방법 및 이를 이용한 이미지 소자형성 방법
KR20060077136A (ko) 저조도 특성을 향상시킬 수 있는 이미지센서 제조 방법
JP2009038207A (ja) 固体撮像装置およびその製造方法
JP2017143159A (ja) 撮像装置、及びその製造方法
KR20110024468A (ko) 이미지 센서 및 그 제조방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13810197

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014522395

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13810197

Country of ref document: EP

Kind code of ref document: A1