WO2008075488A1 - 横型接合型電界効果トランジスタ - Google Patents

横型接合型電界効果トランジスタ Download PDF

Info

Publication number
WO2008075488A1
WO2008075488A1 PCT/JP2007/068345 JP2007068345W WO2008075488A1 WO 2008075488 A1 WO2008075488 A1 WO 2008075488A1 JP 2007068345 W JP2007068345 W JP 2007068345W WO 2008075488 A1 WO2008075488 A1 WO 2008075488A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
field effect
effect transistor
epitaxial layer
electrode
Prior art date
Application number
PCT/JP2007/068345
Other languages
English (en)
French (fr)
Inventor
Takeyoshi Masuda
Yasuo Namikawa
Original Assignee
Sumitomo Electric Industries, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries, Ltd. filed Critical Sumitomo Electric Industries, Ltd.
Priority to EP20070807695 priority Critical patent/EP2058848A4/en
Priority to US12/517,761 priority patent/US8921903B2/en
Priority to CA002673227A priority patent/CA2673227A1/en
Publication of WO2008075488A1 publication Critical patent/WO2008075488A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/735Lateral transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/808Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a PN junction gate, e.g. PN homojunction gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1066Gate region of field-effect devices with PN junction gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66893Unipolar field-effect transistors with a PN junction gate, i.e. JFET
    • H01L29/66901Unipolar field-effect transistors with a PN junction gate, i.e. JFET with a PN homojunction gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Definitions

  • the present invention relates to a lateral junction field effect transistor, and more particularly to a structure of a lateral junction field effect transistor that can reduce a leakage current during an off operation.
  • a junction field effect transistor (hereinafter referred to as a JFET (Junction Field Effect Transistor)) has a gate electrode force and a reverse bias voltage applied to a pn junction provided on the side of a channel region through which carriers pass. When applied, the depletion layer from the pn junction is spread to the channel region, and the conductance of the channel region is controlled to perform operations such as switching.
  • the lateral ⁇ JFET is one in which carriers move parallel to the device surface in the channel region5.
  • Channel carriers can be either electrons (n-type) or holes (p-type)! /, But usually in JFETs that use SiC as a semiconductor substrate! / Therefore, in the following description, for the sake of convenience, the carrier of the channel is an electron, and therefore the channel region is a force that proceeds as an n-type impurity region.
  • the channel region may be a p-type impurity region. Needless to say.
  • FIG. 14 is a schematic cross-sectional view showing a configuration of a conventional lateral JFET disclosed in the above publication.
  • p-epitaxial layer 103 is provided on SiC single crystal substrate 101.
  • an n-type epitaxial layer 104 having an impurity concentration higher than that of the epitaxial layer 103 is provided on this epitaxial layer 103.
  • a p-type epitaxial layer 109 is provided on the n-type epitaxy layer 104.
  • n + source region 106 and n + drain region having a higher impurity concentration than n-type epitaxial layer 104 are spaced apart from each other by a predetermined distance. 107 is provided.
  • a p + gate region 105 having an impurity concentration higher than that of the n-type epitaxial layer 104 is provided between the n + source region 106 and the n + drain region 107.
  • a gate electrode 112a, a source electrode 112b, and a drain electrode 112c are provided, respectively.
  • a p + semiconductor layer 108 that reaches the p-epitaxial layer 103 is formed beside the n + source region 106, and a source electrode 112b is electrically connected to the p + semiconductor layer 108.
  • p + gate region 105 has a higher impurity concentration than n-type epitaxial layer 104.
  • this lateral ⁇ JFET has a structure in which the depletion layer expands toward the channel by applying a reverse bias voltage to the pn junction between the p + gate region 105 and the n-type epitaxial layer 104.
  • the depletion layer closes the channel, the current cannot pass through the channel, so it is turned off. Therefore, it is possible to control whether the depletion layer blocks the channel region by adjusting the magnitude of the reverse bias voltage.
  • current on / off control can be performed by adjusting the reverse bias voltage between the gate and the source.
  • Patent Document 1 Japanese Unexamined Patent Publication No. 2003-68762
  • the present invention has been made in view of the above problems, and an object of the present invention is to provide a lateral junction field effect transistor capable of suppressing the generation of a leakage current during an off operation.
  • the lateral junction field effect transistor of the present invention includes a first conductivity type breakdown voltage holding region, a second conductivity type channel region, a first conductivity type gate region, a gate electrode, a source electrode, and a source electrode. And a drain electrode and a control electrode.
  • the channel region is formed on the breakdown voltage holding region. It is made.
  • the gate region is formed on the channel region.
  • the gate electrode is electrically connected to the gate region.
  • the source electrode and the drain electrode are spaced apart from each other so as to sandwich the gate electrode, and are electrically connected to the channel region.
  • the control electrode is for applying a voltage to the withstand voltage holding region so that the withstand voltage holding region and the channel region are in a reverse bias state during the off operation.
  • a voltage is applied by the control electrode so that the withstand voltage holding region and the channel region are in a reverse bias state during the off operation.
  • the potential of the withstand voltage holding region becomes higher than the potential of the channel region during the off operation, so that the potential barrier between the channel region and the withstand voltage holding region is increased.
  • the breakdown voltage can be improved.
  • the lateral junction field effect transistor is preferably configured so that the same potential as the gate electrode is applied to the control electrode.
  • the withstand voltage holding region can be operated as a gate, and the mutual conductance expressed by the change amount of the drain current with respect to the change amount of the gate voltage is increased.
  • Power S can be.
  • the lateral junction field effect transistor is configured such that the control electrode is electrically insulated from the source electrode.
  • control electrode is electrically insulated from the source electrode, so that a voltage that causes the breakdown voltage holding region and the channel region to be in a reverse bias state during the off operation is applied by the control electrode. Is possible.
  • the channel region is formed.
  • V is formed next to the gate region and has a lower concentration than the impurity concentration of the gate region.
  • An electric field relaxation region of the first conductivity type is further provided.
  • the second conductivity type channel region is sandwiched between the first conductivity type breakdown voltage holding region and the electric field relaxation region, so that it is possible to realize a double RESURF (Reduced Surface Field) structure. S can. For this reason, dielectric breakdown due to electric field concentration can be suppressed, and the breakdown voltage characteristics of the device are improved.
  • RESURF Reduced Surface Field
  • the source of the second conductivity type is preferably formed on the channel region, electrically connected to the source electrode, and having a concentration higher than the impurity concentration of the channel region.
  • a drain region of a second conductivity type formed on the channel region, electrically connected to the drain electrode, and having a concentration higher than the impurity concentration of the channel region;
  • the source region and the drain region having a higher concentration than the impurity concentration of the channel region are thus provided, the connection resistance when the source electrode and the drain electrode are electrically connected to the channel region. Can be reduced.
  • the lateral junction field effect transistor of the present invention it is possible to suppress the generation of leakage current and improve the breakdown voltage.
  • FIG. 1 is a cross-sectional view schematically showing a configuration of a lateral junction field effect transistor in a first embodiment of the present invention.
  • FIG. 2 is a schematic cross-sectional view showing a first step in the method of manufacturing a lateral junction field effect transistor in the first embodiment of the present invention.
  • FIG. 3 is a schematic cross-sectional view showing a second step of the method of manufacturing a lateral junction field effect transistor in the first embodiment of the present invention.
  • FIG. 4 is a schematic cross-sectional view showing a third step in the method of manufacturing a lateral junction field effect transistor in the first embodiment of the present invention.
  • FIG. 5 is a schematic cross-sectional view showing a fourth step in the method of manufacturing a lateral junction field effect transistor in the first embodiment of the present invention.
  • FIG. 6 shows a method for manufacturing a lateral junction field effect transistor according to the first embodiment of the present invention. It is a schematic sectional drawing which shows a 5th process.
  • FIG. 7 is a schematic cross-sectional view showing a sixth step of the method of manufacturing the lateral junction field effect transistor in the first embodiment of the present invention.
  • FIG. 8 is a schematic cross-sectional view showing a seventh step of the method of manufacturing the lateral junction field effect transistor in the first embodiment of the present invention.
  • FIG. 9 A diagram showing an energy band of a portion along the line IX-IX in FIG.
  • FIG. 10 is a cross sectional view schematically showing a configuration of a lateral junction field effect transistor in the second embodiment of the present invention.
  • FIG. 11 is a diagram showing an energy band of a portion along the XI-XI line in FIG. 10 during an off operation.
  • FIG. 12 is a schematic cross-sectional view showing the configuration when the p-type epitaxial layer (electric field relaxation region) is omitted.
  • FIG. 13 is a schematic cross-sectional view showing a configuration when a passivation film is formed.
  • FIG. 14 is a schematic cross-sectional view showing a configuration of a conventional lateral ⁇ JFET disclosed in Japanese Patent Laid-Open No. 2003-68762.
  • FIG. 1 is a cross-sectional view schematically showing a configuration of a lateral junction field effect transistor according to Embodiment 1 of the present invention.
  • a single crystal substrate 1 made of, for example, 4H—SiC (silicon carbide) is used as the semiconductor substrate regardless of the conductivity type.
  • a p-type epitaxial layer 2 and a p-epoxy layer (withstand voltage holding region) 3 are sequentially laminated. Is formed.
  • the p-type epitaxial layer 2 has Al (aluminum) as a p-type impurity at a concentration of 5.0 ⁇ 10 16 cm ⁇ 3 , for example, and has a thickness of 0.5 ⁇ 5 m, for example.
  • the p_epitaxial layer 3 has, for example, A1 as a p-type impurity at a concentration of 1.0 ⁇ 10 16 cm ⁇ 3 , and has a thickness of 10 m, for example.
  • n-type epitaxial layer (channel region) 4 is formed on the p-epoxy layer 3.
  • the n-type epitaxial layer 4 has N (nitrogen) as an n-type impurity at a concentration of 2.0 ⁇ 10 17 cm ⁇ 3 , for example, and has a thickness of 0.4 111, for example.
  • a p-type epitaxial layer (electric field relaxation region) 9 is formed on the n-type epitaxial layer 4.
  • This p-type epitaxial layer 9 has A1 as a p-type impurity at a concentration of 2.0 ⁇ 10 17 cm ⁇ 3 , for example, and has a thickness of 0.2, for example.
  • the bottom surface extends into the n-type epitaxial layer 4 (that is, the p-type epitaxial layer 9).
  • P + gate region 5 is formed so that the diffusion depth becomes deeper than that.
  • the p + gate region 5 has a higher impurity concentration than the p-type epitaxial layer 9 and the n-type epitaxial layer 4.
  • An n + source region 6 and an n + drain region 7 are formed at a predetermined interval so as to sandwich the p + gate region 5.
  • Each of the n + source region 6 and the n + drain region 7 is arranged on the n-type epitaxial layer 4 in the p-type epitaxial layer 9 and higher than the n-type epitaxial layer 4. ! /, With impurity concentration! /
  • a groove (concave portion) reaching the n-type epitaxial layer 4 is formed beside the n + source region 6.
  • a p + impurity region 8 is formed so as to reach the p-epaxial layer 3 from the bottom surface of the groove.
  • the p + impurity region 8 has a higher impurity region than the p-epoxy layer 3.
  • a field oxide film 13 is formed so as to cover the surface on the transistor formation surface side.
  • This field oxide film 13 is provided with an opening for opening a part of each of p + gate region 5, n + source region 6, n + drain region 7 and p + impurity region 8.
  • ohmic electrodes lla, ib, 11c, 1 Id made of, for example, Ni (nickel) are formed in order to obtain ohmic contact.
  • a gate electrode 12a, a source electrode 12b, a drain electrode 12c, and a control electrode 12d are formed so as to be electrically connected to each of the pure regions 8.
  • Each of the gate electrode 12a, the source electrode 12b, the drain electrode 12c, and the control electrode 12d is made of, for example, A1 (aluminum).
  • the source electrode 12b and the drain electrode 12c are spaced apart from each other so as to sandwich the gate electrode 12a.
  • the gate electrode 12a is configured such that a gate voltage V can be applied, and the source electrode 1
  • drain voltage 12c is applied to the drain electrode 12c.
  • control electrode 12d is configured to be electrically insulated from the source electrode 12b, and is configured to be able to apply the voltage V.
  • control electrode 12d is configured to be able to apply a voltage V that causes the p-epoxy layer 3 and the n-type epitaxial layer 4 to be in a reverse bias state during the off operation.
  • FIG. 2 to 8 are schematic cross-sectional views showing the method of manufacturing the lateral junction field effect transistor according to the first embodiment of the present invention in the order of steps.
  • a p-type epitaxy layer 2 for example, on a single crystal substrate 1 made of 4H—SiC, a p-type epitaxy layer 2, a p-epitaxy layer (withstand voltage holding region) 3, and an n-type epitaxy layer (channel) Region) 4 and a p-type epitaxial layer (electric field relaxation region) 9 are sequentially stacked by epitaxial growth.
  • grooves for physically separating the transistors are formed.
  • This groove is formed by performing RIE (Reactive Ion Etching) using an etching resistant film (not shown) formed on the p-type epitaxial layer 9 as a mask.
  • RIE Reactive Ion Etching
  • etching resistant film not shown
  • patterned ion blocking film 31 is formed on the substrate surface.
  • A1 ions are selectively implanted into the bottom surface of the groove and a predetermined region of the p-type epitaxial layer 9 using the ion blocking film 31 as a mask. Thereby, ion implantation regions 5 and 8 are formed. Thereafter, the ion blocking film 31 is removed.
  • patterned ion blocking film 32 is formed on the substrate surface. Using this ion blocking film 32 as a mask, for example, P (phosphorus) ions are selectively implanted into a predetermined region of the p-type epitaxial layer 9 sandwiching the ion implantation region 5. Thereby, ion implantation regions 6 and 7 are formed. Thereafter, the ion blocking film 32 is removed.
  • each force ion implantation region 5, 8, et p + gate region 5 and the p + impurity region 8 is formed, each power of the ion implantation region 6, 7, et n + source area 6 and n + Drain region 7 is formed.
  • a field oxide film 13 for protecting and insulating the substrate surface is formed on the substrate surface by a thermal oxidation method.
  • each of p + gate region 5, n + source region 6, n + drain region 7 and p + impurity region 8 is opened by opening a predetermined portion of field oxide film 13. Part is exposed. Thereafter, by depositing Ni, ohmic electrodes l la, l ib, 11 c, and id are formed on the surface of each exposed region.
  • gate electrode 12a by depositing A1 on the entire surface of the substrate and then patterning by etching, for example, gate electrode 12a, source electrode 12b, drain electrode 12c, and control electrode 12d are formed.
  • the Each of these electrodes 12a to 12d can also function as a wiring or a pad.
  • the force S for manufacturing the lateral junction field effect transistor in the present embodiment shown in FIG. 1 can be achieved.
  • the lateral junction field effect transistor of the present embodiment it is possible to reduce the leakage current during the off operation as compared with the conventional example. This is explained below.
  • FIG. 9 is a diagram showing an energy band of a portion along the line IX-IX in FIG.
  • the band state shown in FIG. 9A is obtained in both the conventional example and the present embodiment.
  • the electrons are shown in black circles! / From this state, when the gate voltage V is applied to the gate region, as shown in FIG. 9 (b), p +
  • the potential barrier between the gate region 5 and the n-type epitaxial layer (channel region) 4 is increased.
  • the p-epoxy layer (breakdown voltage holding region) 103 and the n-type epitaxial layer (channel region) 104 are set to the same potential as the source potential (ground potential). For this reason, when a high electric field is applied, the potential of the p-epitaxial layer (breakdown voltage holding region) 103 seen from the source side (that is, the n-type channel region 104 side) is remarkably lowered and a leakage current flows.
  • the p-epoxy layer (breakdown voltage holding region) 3 is electrically insulated from the n-type epitaxial layer (channel region) 4 and the p-epoxy layer (breakdown voltage holding region). Area) 3 and n-type epitaxial layer (channel area) 4 are in a reverse bias state V
  • the potential barrier between the layer (channel region) 4 and the p epitaxial layer (breakdown voltage holding region) 3 is increased. This makes it difficult for carriers (electrons) in the n-type epitaxial layer (channel region) 4 to overcome the potential barrier and reach the p-epitaxial layer (breakdown voltage holding region) 3. For this reason, even when a high electric field is applied, it is possible to suppress the generation of leakage current between the n-type epitaxial layer (channel region) 4 and the p_epitaxial layer (breakdown voltage holding region) 3 more than the conventional example. And withstand voltage can be improved.
  • FIG. 10 is a cross-sectional view schematically showing a configuration of a lateral junction field effect transistor according to the second embodiment of the present invention.
  • the lateral junction field effect transistor of the present embodiment is configured so that gate potential V is applied to control electrode 12d as compared with the configuration of the first embodiment shown in FIG. It differs in that it is configured. Therefore,
  • the control electrode 12d may be electrically connected to the gate electrode 12a.
  • the configuration of the lateral junction field effect transistor of the present embodiment other than this is substantially the same as the configuration of the first embodiment described above, and therefore the same elements are denoted by the same reference numerals. The description is omitted. Also, the manufacturing method of the present embodiment is almost the same as the manufacturing method of the first embodiment, and thus the description thereof is omitted.
  • the off operation is performed. It is possible to reduce the leakage current. This will be described below.
  • FIG. 11 is a diagram showing an energy band of a portion along the XI-XI line in FIG. 10 during the off operation. Referring to FIG. 11, gate potential V is applied to control electrode 12d. this
  • the p-epoxy layer 3 and the n-type epitaxial layer 4 are reverse-biased.
  • the potential barrier between the n-type epitaxial layer (channel region) 4 and the p-epitaxial layer (breakdown voltage holding region) 3 is increased. This makes it difficult for carriers (electrons) in the n-type epitaxial layer (channel region) 4 to get over the potential barrier and reach the p-epitaxchanole layer (breakdown voltage holding region) 3. For this reason, even when a high electric field is applied, the generation of leakage current between the n-type epitaxial layer (channel region) 4 and the p-epitaxial layer (breakdown voltage holding region) 3 can be suppressed as compared with the conventional example. The breakdown voltage can be improved.
  • the p-epitaxial layer (withstand voltage holding region) 3 can be operated as a gate, and the transconductance expressed by the change in the drain current with respect to the change in the gate voltage is increased.
  • n-type epitaxial layer 4 is sandwiched between p-epoxy layer 3 and p-type epitaxial layer 9. For this reason, a double RESUR F structure can be realized. Thereby, the electric field concentration near the gate electrode 12a is alleviated. Therefore, dielectric breakdown due to electric field concentration can be suppressed, and the breakdown voltage characteristics of the device are improved.
  • the present invention is not limited to the double RESURF structure, and may have a configuration in which the p-type epitaxial layer (electric field relaxation region) 9 is omitted as shown in FIG.
  • the force described in the case where the substrate is made of 4H—SiC is not limited to this.
  • the material of the substrate is Si (silicon), 6H—SiC, 3C—SiC, GaN (gallium nitride), etc. may be used.
  • the passivation film 20 When the passivation film 20 is formed as shown in FIG. 13, the passivation film 20 covers the substrate surface and exposes each of the gate electrode 12a, the source electrode 12b, the drain electrode 12c, and the control electrode 12d. Has an opening for! / [0055]
  • the embodiment disclosed this time should be considered as illustrative in all points and not restrictive.
  • the scope of the present invention is defined by the terms of the claims, rather than the description above, and is intended to include any modifications within the scope and meaning equivalent to the terms of the claims.
  • the present invention can be advantageously applied particularly to a lateral junction field effect transistor that can reduce a leakage current during an off operation.

Abstract

 p-エピタキシャル層(3)上に、n型エピタキシャル層(4)とゲート領域(5)とが順に形成されている。ゲート電極(12a)はゲート領域(5)に電気的に接続され、ソース電極(12b)およびドレイン電極(12c)は、ゲート電極(12a)を挟むように互いに間隔を置いて配されている。制御電極(12d)は、オフ動作時においてp-エピタキシャル層(3)とn型エピタキシャル層(4)とが逆バイアス状態となるような電圧をp-エピタキシャル層(3)に印加するためのものである。

Description

明 細 書
横型接合型電界効果トランジスタ
技術分野
[0001] 本発明は、横型接合型電界効果トランジスタに関し、より特定的には、オフ動作時 におけるリーク電流を低減可能とする横型接合型電界効果トランジスタの構造に関 する。
背景技術
[0002] 接合型電界効果トランジスタ(以下、 JFET (Junction Field Effect Transistor)と称す る)は、キャリアが通過するチャネル領域の側部に設けられた pn接合に、ゲート電極 力、ら逆バイアス電圧を印加することにより、 pn接合からの空乏層をチャネル領域へ広 げ、チャネル領域のコンダクタンスを制御してスイッチング等の動作を行う。このうち、 横 ^JFETは、チャネル領域においてキャリアが素子表面に平行に移動するものをい 5。
[0003] チャネルのキャリアは電子(n型)でも正孔(p型)でもよ!/、が、通常、半導体基板に Si Cを用いる JFETにお!/、ては、チャネル領域を n型不純物領域とすることが多!/、ため、 以後の説明では便宜上、チャネルのキャリアは電子、したがってチャネル領域は n型 不純物領域として話を進める力 チャネル領域を p型不純物領域とする場合もあるこ とは言うまでもない。
[0004] このような横 ^JFETの一例は、たとえば特開 2003— 68762号公報に開示されて いる。
[0005] 図 14は、上記公報に開示された従来の横 ^JFETの構成を示す概略断面図であ る。図 14を参照して、 SiC単結晶基板 101の上には p—ェピタキシャル層 103が設けら れている。この^ェピタキシャル層 103の上には、 ェピタキシャノレ層 103よりも高い 不純物濃度を有する n型ェピタキシャル層 104が設けられている。この n型ェピタキシ ャル層 104の上には、 p型ェピタキシャル層 109が設けられている。
[0006] この p型ェピタキシャル層 109の中には、互いに所定の間隔を隔てて、 n型ェピタキ シャル層 104よりも高い不純物濃度を有する n+ソース領域 106および n+ドレイン領域 107が設けられている。また、 n+ソース領域 106および n+ドレイン領域 107の間に、 n 型ェピタキシャル層 104よりも高い不純物濃度を有する p+ゲート領域 105が設けられ ている。
[0007] p+ゲート領域 105、 n+ソース領域 106および n+ドレイン領域 107の表面には、それ ぞれゲート電極 112a、ソース電極 112b、ドレイン電極 112cが設けられている。なお 、 n+ソース領域 106の横には、 p—ェピタキシャル層 103に達する p+半導体層 108が形 成されており、この p+半導体層 108にはソース電極 112bが電気的に接続されている
[0008] この横 ^JFETにおいては、 p+ゲート領域 105は n型ェピタキシャル層 104よりも高 い不純物濃度を有している。これにより、この横 ^JFETは、 p+ゲート領域 105と n型 ェピタキシャル層 104との pn接合部への逆バイアス電圧の印加により空乏層がチヤ ネルに向けて拡大する構成となっている。空乏層がチャネルを塞いだとき、電流がチ ャネルを通過することができないため、オフ状態となる。このため、逆バイアス電圧の 大きさを加減することにより、空乏層がチャネル領域を遮断するか否かを制御すること が可能となる。この結果、たとえば、ゲート'ソース間の逆バイアス電圧を加減すること により、電流のオン'オフ制御を行なうことが可能となる。
特許文献 1 :特開 2003— 68762号公報
発明の開示
発明が解決しょうとする課題
[0009] しかしながら、上記の横 ^JFETにおいては、チャネルの下の^ェピタキシャル層 1
03を通るリーク電流が発生するという問題点があった。
[0010] 本発明は、上記の課題に鑑みてなされたものであり、その目的は、オフ動作時にお けるリーク電流の発生を抑制できる横型接合型電界効果トランジスタを提供すること である。
課題を解決するための手段
[0011] 本発明の横型接合型電界効果トランジスタは、第 1導電型の耐圧保持領域と、第 2 導電型のチャネル領域と、第 1導電型のゲート領域と、ゲート電極と、ソース電極およ びドレイン電極と、制御電極とを備えている。チャネル領域は、耐圧保持領域上に形 成されている。ゲート領域は、チャネル領域上に形成されている。ゲート電極は、ゲー ト領域に電気的に接続されている。ソース電極およびドレイン電極は、ゲート電極を 挟むように互いに間隔を置いて配され、かつチャネル領域に電気的に接続されてい る。制御電極は、オフ動作時において耐圧保持領域とチャネル領域とが逆バイアス 状態となるような電圧を耐圧保持領域に印加するためのものである。
[0012] 本発明の横型接合型電界効果トランジスタによれば、オフ動作時において耐圧保 持領域とチャネル領域とが逆バイアス状態となるような電圧が制御電極によって印加 される。これにより、オフ動作時において耐圧保持領域の電位がチャネル領域の電 位に対して高くなるため、チャネル領域と耐圧保持領域との間の電位障壁が高くなる 。このため、チャネル領域内のキャリアがその電位障壁を乗り越えて耐圧保持領域に 達することが困難となり、チャネル領域と耐圧保持領域との間のリーク電流の発生を 抑制すること力 Sできる。したがって、耐圧を向上させることができる。
[0013] 上記の横型接合型電界効果トランジスタにおいて好ましくは、制御電極にゲート電 極と同じ電位が印加されるように構成されて!/、る。
[0014] このように制御電極にゲート電極と同じ電位が印加された場合にも、耐圧保持領域 の電位がチャネル領域の電位に対して高くなるため、上記と同様、チャネル領域と耐 圧保持領域との間のリーク電流の発生を抑制することができ、耐圧を向上させること ができる。
[0015] また耐圧保持領域にゲート電極と同じ電位を印加することで耐圧保持領域をゲート として動作させることができ、ゲート電圧の変化量に対するドレイン電流の変化量で 表される相互コンダクタンスを上げること力 Sできる。
[0016] 上記の横型接合型電界効果トランジスタにおいて好ましくは、制御電極がソース電 極と電気的に絶縁するように構成されている。
[0017] このように制御電極がソース電極と電気的に絶縁されることにより、オフ動作時にお いて耐圧保持領域とチャネル領域とが逆バイアス状態となるような電圧を制御電極に よって印加することが可能となる。
[0018] 上記の横型接合型電界効果トランジスタにおいて好ましくは、チャネル領域上にお
V、てゲート領域横に形成され、かつゲート領域の不純物濃度よりも低!/、濃度を有する 第 1導電型の電界緩和領域がさらに備えられて!/、る。
[0019] これにより、第 2導電型のチャネル領域が第 1導電型の耐圧保持領域と電界緩和領 域とで挟まれることになるため、ダブル RESURF (Reduced Surface Field)構造を実 現すること力 Sできる。このため、電界集中による絶縁破壊を抑制でき、デバイスの耐圧 特性が向上する。
[0020] 上記の横型接合型電界効果トランジスタにおいて好ましくは、チャネル領域上に形 成され、ソース電極に電気的に接続され、かつチャネル領域の不純物濃度よりも高い 濃度を有する第 2導電型のソース領域と、チャネル領域上に形成され、ドレイン電極 に電気的に接続され、かつチャネル領域の不純物濃度よりも高い濃度を有する第 2 導電型のドレイン領域とがさらに備えられている。
[0021] このようにチャネル領域の不純物濃度よりも高い濃度を有するソース領域およびド レイン領域を有してレ、るため、ソース電極およびドレイン電極をチャネル領域に電気 的に接続する際の接続抵抗を低減することができる。
発明の効果
[0022] 以上説明したように、本発明の横型接合型電界効果トランジスタによれば、リーク電 流の発生を抑制することができ、耐圧を向上させることができる。
図面の簡単な説明
[0023] [図 1]本発明の実施の形態 1における横型接合型電界効果トランジスタの構成を概略 的に示す断面図である。
[図 2]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 1工程を示す概略断面図である。
[図 3]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 2工程を示す概略断面図である。
[図 4]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 3工程を示す概略断面図である。
[図 5]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 4工程を示す概略断面図である。
[図 6]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 5工程を示す概略断面図である。
[図 7]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 6工程を示す概略断面図である。
[図 8]本発明の実施の形態 1における横型接合型電界効果トランジスタの製造方法の 第 7工程を示す概略断面図である。
[図 9]図 1の IX— IX線に沿う部分のエネルギーバンドを示す図である。
[図 10]本発明の実施の形態 2における横型接合型電界効果トランジスタの構成を概 略的に示す断面図である。
[図 11]オフ動作時における図 10の XI— XI線に沿う部分のエネルギーバンドを示す 図である。
[図 12]p型ェピタキシャル層(電界緩和領域)が省略された場合の構成を示す概略断 面図である。
[図 13]パッシベーシヨン膜が形成された場合の構成を示す概略断面図である。
[図 14]特開 2003— 68762号公報に開示された従来の横 ^JFETの構成を示す概 略断面図である。
符号の説明
[0024] 1 基板、 2 p型ェピタキシャル層、 3 p—ェピタキシャル層、 4 n型ェピタキシャル 層、 5 p+ゲート領域、 6 n+ソース領域、 7 n+ドレイン領域、 8 p+不純物領域、 9 p 型ェピタキシャル層、 11a, l ib, 11c, l id ォーミック電極、 12a ゲート電極、 12b ソース電極、 12c ドレイン電極、 12d 制御電極、 13 フィールド酸化膜、 20 パッ シベーシヨン膜、 31 , 32 イオン阻止膜。
発明を実施するための最良の形態
[0025] 以下、本発明の実施の形態について図に基づいて説明する。
(実施の形態 1)
図 1は、本発明の実施の形態 1における横型接合型電界効果トランジスタの構成を 概略的に示す断面図である。図 1を参照して、半導体基板として、導電型は問わず、 たとえば 4H— SiC (炭化珪素)よりなる単結晶基板 1が用いられる。この基板 1の上に は、 p型ェピタキシャル層 2と p—ェピタキシャル層(耐圧保持領域) 3とが順に積層して 形成されている。 p型ェピタキシャル層 2は、たとえば 5. 0 X 1016cm— 3の濃度で p型不 純物として Al (アルミニウム)を有しており、たとえば 0· 5 mの厚みを有している。 p_ ェピタキシャル層 3は、たとえば 1. 0 X 1016cm— 3の濃度で p型不純物として A1を有し ており、たとえば 10 mの厚みを有している。
[0026] p—ェピタキシャル層 3の上には、 n型ェピタキシャル層(チャネル領域) 4が形成され ている。この n型ェピタキシャル層 4は、たとえば 2. 0 X 1017cm— 3の濃度で n型不純物 として N (窒素)を有しており、たとえば 0. 4 111の厚みを有している。
[0027] n型ェピタキシャル層 4の上には、 p型ェピタキシャル層(電界緩和領域) 9が形成さ れている。この p型ェピタキシャル層 9は、たとえば 2. 0 X 1017cm— 3の濃度で p型不純 物として A1を有しており、たとえば 0. 2 の厚みを有している。
[0028] n型ェピタキシャル層 4上であって p型ェピタキシャル層 9の中には、下面が n型ェピ タキシャル層 4の中にまで延在するように(つまり p型ェピタキシャル層 9よりも拡散深 さが深くなるように)、 p+ゲート領域 5が形成されている。 p+ゲート領域 5は、 p型ェピタ キシャル層 9および n型ェピタキシャル層 4よりも高い不純物濃度を有している。この p +ゲート領域 5を挟むように互いに所定の間隔をおいて n+ソース領域 6および n+ドレイ ン領域 7が形成されている。 n+ソース領域 6および n+ドレイン領域 7の各々は、 n型ェ ピタキシャル層 4上であって p型ェピタキシャル層 9の中に配されており、かつ n型ェピ タキシャル層 4よりも高!/、不純物濃度を有して!/、る。
[0029] n+ソース領域 6の横には、 n型ェピタキシャル層 4に達する溝(凹部)が形成されてい る。この溝の底面から p—ェピタキシャル層 3に達するように p+不純物領域 8が形成され ている。この p+不純物領域 8は p—ェピタキシャル層 3よりも高い不純物領域を有してい
[0030] トランジスタ形成面側の表面を覆うようにフィールド酸化膜 13が形成されている。こ のフィールド酸化膜 13には、 p+ゲート領域 5、 n+ソース領域 6、 n+ドレイン領域 7および p+不純物領域 8の各々の一部を開口する開口部が設けられている。これらの開口部 の各々には、ォーミック接触を得るために、たとえば Ni (ニッケル)よりなるォーミック 電極 l l a、 l ib, 11c, 1 Idカ形成されている。これらのォーミック電極 1 la、 l ib, 11 c、 l idの各々を介して、 p+ゲート領域 5、 n+ソース領域 6、 n+ドレイン領域 7および p+不 純物領域 8の各々と電気的に接続するようにゲート電極 12a、ソース電極 12b、ドレイ ン電極 12cおよび制御電極 12dが形成されている。
[0031] これらのゲート電極 12a、ソース電極 12b、ドレイン電極 12cおよび制御電極 12dの 各々は、たとえば A1 (アルミニウム)よりなつている。ソース電極 12bおよびドレイン電 極 12cは、ゲート電極 12aを挟むように互いに間隔を置!/、て配されて!/、る。
[0032] ゲート電極 12aはゲート電圧 Vが印加され得るように構成されており、ソース電極 1
G
2bは接地電位となるように構成されており、ドレイン電極 12cはドレイン電圧 Vが印
D
カロされ得るように構成されている。また制御電極 12dは、ソース電極 12bと電気的に 絶縁するように構成されており、かつ電圧 Vが印加され得るように構成されている。
B
つまり制御電極 12dは、オフ動作時において p—ェピタキシャル層 3と n型ェピタキシャ ル層 4とが逆バイアス状態となるような電圧 Vを p—ェピタキシャル層 3に印加可能に構
B
成されている。
[0033] 次に、本実施の形態の横型接合型電界効果トランジスタの製造方法について説明 する。
図 2〜図 8は、本発明の実施の形態 1における横型接合型電界効果トランジスタの 製造方法を工程順に示す概略断面図である。図 2を参照して、たとえば 4H— SiCよ りなる単結晶基板 1上に、 p型ェピタキシャル層 2と、 p—ェピタキシャル層(耐圧保持領 域) 3と、 n型ェピタキシャル層(チャネル領域) 4と、 p型ェピタキシャル層(電界緩和 領域) 9とがェピタキシャル成長により順に積層して形成される。
[0034] 図 3を参照して、 1枚の基板に複数のトランジスタを形成する必要から、各トランジス タを物理的に分離する溝(凹部)が形成される。この溝は、 p型ェピタキシャル層 9上 に形成した耐エッチング膜(図示せず)をマスクとして RIE (Reactive Ion Etching)を施 すことにより形成される。これにより、 p型ェピタキシャル層 9を貫通して n型ェピタキシ ャル層 4に達する溝が選択的に形成される。
[0035] 図 4を参照して、基板表面にパターユングされたイオン阻止膜 31が形成される。こ のイオン阻止膜 31をマスクとして溝の底面および p型ェピタキシャル層 9の所定の領 域に、たとえば A1イオンが選択的に注入される。これにより、イオン注入領域 5、 8が 形成される。この後、イオン阻止膜 31が除去される。 [0036] 図 5を参照して、基板表面にパターユングされたイオン阻止膜 32が形成される。こ のイオン阻止膜 32をマスクとして、イオン注入領域 5を挟む p型ェピタキシャル層 9の 所定の領域に、たとえば P (リン)イオンが選択的に注入される。これにより、イオン注 入領域 6、 7が形成される。この後、イオン阻止膜 32が除去される。
[0037] 図 6を参照して、イオン注入により導入した不純物を活性化させるとともに、イオン注 入により生じた結晶損傷を回復させるために、たとえば Ar (アルゴン)雰囲気下にて 熱処理(ァニール)が行なわれる。これにより、イオン注入領域 5、 8の各々力、ら p+ゲー ト領域 5と p+不純物領域 8とが形成され、イオン注入領域 6、 7の各々力、ら n+ソース領 域 6と n+ドレイン領域 7とが形成される。
[0038] 図 7を参照して、熱酸化法により基板表面の保護と絶縁のためのフィールド酸化膜 13が基板表面に形成される。
[0039] 図 8を参照して、フィールド酸化膜 13の所定の部分を開口することにより、 p+ゲート 領域 5、 n+ソース領域 6、 n+ドレイン領域 7および p+不純物領域 8の各々の一部が露出 される。この後、 Niが蒸着されることにより、露出された各領域の表面に Nはりなるォ 一ミック電極 l la、 l ib, 11c, l idが形成される。
[0040] 図 1を参照して、基板表面全面に A1を蒸着した後にエッチングによりパターユング することにより、たとえば Aはりなるゲート電極 12a、ソース電極 12b、ドレイン電極 12 cおよび制御電極 12dが形成される。なおこれらの各電極 12a〜; 12dの各々は、配線 またはパッドとしても機能し得る。
[0041] 以上のようにして、図 1に示す本実施の形態における横型接合型電界効果トランジ スタを製造すること力 Sできる。
[0042] 本実施の形態の横型接合型電界効果トランジスタによれば、従来例と比較してオフ 動作時においてリーク電流を低減することが可能である。以下、そのことについて説 明する。
[0043] 図 9は、図 1の IX— IX線に沿う部分のエネルギーバンドを示す図である。ゲート領 域および耐圧保持領域の各々に電圧が印加されていない場合には、従来例および 本実施の形態のいずれにおいても図 9 (a)に示すバンド状態となっている。なお、こ のバンド図にお!/ヽて電子は黒丸で示されて!/、る。 [0044] この状態から、ゲート領域にゲート電圧 Vが印加されると、図 9 (b)に示すように p+
G
ゲート領域 5と n型ェピタキシャル層(チャネル領域) 4との間の電位障壁は高くなる。 ここで、従来例では p—ェピタキシャル層(耐圧保持領域) 103と n型ェピタキシャル層( チャネル領域) 104とが互いにソース電位(接地電位)とされ同電位とされている。こ のため、高電界印加時にソース側(つまり n型チャネル領域 104側)から見た p—ェピタ キシャル層(耐圧保持領域) 103のポテンシャルが著しく下がりリーク電流が流れてし まう。
[0045] 一方、本実施の形態では p—ェピタキシャル層(耐圧保持領域) 3は n型ェピタキシャ ル層(チャネル領域) 4とは電気的に絶縁され、かつ p—ェピタキシャル層(耐圧保持領 域) 3と n型ェピタキシャル層(チャネル領域) 4とが逆バイアス状態となるような電圧 V
B
を印加され得る。この電圧 Vが印加されると、図 9 (c)に示すように n型ェピタキシャル
B
層(チャネル領域) 4と pェピタキシャル層(耐圧保持領域) 3との間の電位障壁が高く なる。これにより、 n型ェピタキシャル層(チャネル領域) 4内のキャリア(電子)がその 電位障壁を乗り越えて pェピタキシャル層(耐圧保持領域) 3に達することが困難とな る。このため、高電界印加時においても、 n型ェピタキシャル層(チャネル領域) 4と p_ ェピタキシャル層(耐圧保持領域) 3との間のリーク電流の発生を従来例よりも抑制す ること力 Sでき、耐圧を向上させることができる。
[0046] (実施の形態 2)
図 10は、本発明の実施の形態 2における横型接合型電界効果トランジスタの構成 を概略的に示す断面図である。図 10を参照して、本実施の形態の横型接合型電界 効果トランジスタは、図 1に示す実施の形態 1の構成と比較して、制御電極 12dにゲ ート電位 Vが印加されるように構成されている点において異なっている。したがって、
G
制御電極 12dはゲート電極 12aと電気的に接続されていてもよい。
[0047] なお、これ以外の本実施の形態の横型接合型電界効果トランジスタの構成につい ては、上述した実施の形態 1の構成とほぼ同じであるため、同一の要素については 同一の符号を付し、その説明を省略する。また、本実施の形態の製造方法も、実施 の形態 1の製造方法とほぼ同じであるため、その説明を省略する。
[0048] 本実施の形態においては、実施の形態 1と同様、従来例と比較してオフ動作時に おいてリーク電流を低減することが可能である。以下、そのことについて説明する。
[0049] 図 11は、オフ動作時における図 10の XI— XI線に沿う部分のエネルギーバンドを 示す図である。図 11を参照して、制御電極 12dにゲート電位 Vが印加される。この
G
ゲート電圧 Vの印加により、 p—ェピタキシャル層 3と n型ェピタキシャル層 4とが逆バイ
G
ァス状態となる。このため、 n型ェピタキシャル層(チャネル領域) 4と p—ェピタキシャル 層(耐圧保持領域) 3との間の電位障壁が高くなる。これにより、 n型ェピタキシャル層 (チャネル領域) 4内のキャリア(電子)がその電位障壁を乗り越えて p—ェピタキシャノレ 層(耐圧保持領域) 3に達することが困難となる。このため、高電界印加時においても 、 n型ェピタキシャル層(チャネル領域) 4と p—ェピタキシャル層(耐圧保持領域) 3との 間のリーク電流の発生を従来例よりも抑制することができ、耐圧を向上させることがで きる。
[0050] また pェピタキシャル層(耐圧保持領域) 3にゲート電圧 Vと同じ電位を印加するこ
G
とで p—ェピタキシャル層(耐圧保持領域) 3をゲートとして動作させることができ、ゲート 電圧の変化量に対するドレイン電流の変化量で表される相互コンダクタンスを上げる ことあでさる。
[0051] なお上述の実施の形態 1および 2においては、 p—ェピタキシャル層 3と p型ェピタキ シャル層 9とにより n型ェピタキシャル層 4が挟まれている。このため、ダブル RESUR F構造を実現することができる。これにより、ゲート電極 12a付近の電界集中が緩和さ れる。したがって、電界集中による絶縁破壊を抑制でき、デバイスの耐圧特性が向上 する。
[0052] ただし、本発明はダブル RESURF構造に限定されるものではなぐ図 12に示すよ うに p型ェピタキシャル層(電界緩和領域) 9が省略された構成であってもよい。
[0053] また上記の実施の形態においては、基板が 4H— SiCよりなる場合について説明し た力 本発明はこれに限定されるものではなぐ基板の材質は Si (シリコン)、 6H— Si C、 3C— SiC、 GaN (窒化ガリウム)などであってもよい。
[0054] また図 13に示すようにパッシベーシヨン膜 20が形成される場合、パッシベーシヨン 膜 20は基板表面を覆い、かつゲート電極 12a、ソース電極 12b、ドレイン電極 12cお よび制御電極 12dの各々を露出するための開口部を有して!/、る。 [0055] 今回開示された実施の形態はすべての点で例示であって制限的なものではないと 考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって 示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが 意図される。
産業上の利用可能性
[0056] 本発明は、特に、オフ動作時におけるリーク電流を低減可能とする横型接合型電 界効果トランジスタに有利に適用され得る。

Claims

請求の範囲
[1] 第 1導電型の耐圧保持領域 (3)と、
前記耐圧保持領域上に形成された第 2導電型のチャネル領域 (4)と、
前記チャネル領域上に形成された第 1導電型のゲート領域(5)と、
前記ゲート領域に電気的に接続されたゲート電極(12a)と、
前記ゲート電極を挟むように互いに間隔を置いて配され、かつ前記チャネル領域に 電気的に接続されたソース電極(12b)およびドレイン電極(12c)と、
オフ動作時において前記耐圧保持領域と前記チャネル領域とが逆バイアス状態と なるような電圧を前記耐圧保持領域に印加するための制御電極(12d)とを備えた、 横型接合型電界効果トランジスタ。
[2] 前記制御電極(12d)に前記ゲート電極(12a)と同じ電位が印加されるように構成さ れていることを特徴とする、請求の範囲第 1項に記載の横型接合型電界効果トランジ スタ。
[3] 前記制御電極(12d)が前記ソース電極(12b)と電気的に絶縁するように構成され ていることを特徴とする、請求の範囲第 1項に記載の横型接合型電界効果トランジス タ。
[4] 前記チャネル領域 (4)上において前記ゲート領域(5)横に形成され、かつ前記ゲ ート領域の不純物濃度よりも低い濃度を有する第 1導電型の電界緩和領域 (9)をさら に備えたことを特徴とする、請求の範囲第 1項に記載の横型接合型電界効果トランジ スタ。
[5] 前記チャネル領域 (4)上に形成され、前記ソース電極(12b)に電気的に接続され 、かつ前記チャネル領域の不純物濃度よりも高!/、濃度を有する第 2導電型のソース 領域 (6)と、
前記チャネル領域上に形成され、前記ドレイン電極(12c)に電気的に接続され、か つ前記チャネル領域の不純物濃度よりも高い濃度を有する第 2導電型のドレイン領 域 (7)とをさらに備えたことを特徴とする、請求の範囲第 1項に記載の横型接合型電 界効果トランジスタ。
PCT/JP2007/068345 2006-12-18 2007-09-21 横型接合型電界効果トランジスタ WO2008075488A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP20070807695 EP2058848A4 (en) 2006-12-18 2007-09-21 FIELD EFFECT TRANSISTOR WITH LATERAL CONNECTION
US12/517,761 US8921903B2 (en) 2006-12-18 2007-09-21 Lateral junction field-effect transistor
CA002673227A CA2673227A1 (en) 2006-12-18 2007-09-21 Lateral junction field-effect transistor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006340137A JP4751308B2 (ja) 2006-12-18 2006-12-18 横型接合型電界効果トランジスタ
JP2006-340137 2006-12-18

Publications (1)

Publication Number Publication Date
WO2008075488A1 true WO2008075488A1 (ja) 2008-06-26

Family

ID=39536124

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/068345 WO2008075488A1 (ja) 2006-12-18 2007-09-21 横型接合型電界効果トランジスタ

Country Status (8)

Country Link
US (1) US8921903B2 (ja)
EP (1) EP2058848A4 (ja)
JP (1) JP4751308B2 (ja)
KR (1) KR20090091278A (ja)
CN (1) CN101512739A (ja)
CA (1) CA2673227A1 (ja)
TW (1) TW200834935A (ja)
WO (1) WO2008075488A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010071084A1 (ja) * 2008-12-16 2010-06-24 住友電気工業株式会社 半導体装置およびその製造方法
JP2020145379A (ja) * 2019-03-08 2020-09-10 株式会社東芝 接合型電界効果トランジスタ

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010087397A (ja) * 2008-10-02 2010-04-15 Sumitomo Electric Ind Ltd 炭化珪素半導体装置
AU2010205351B2 (en) * 2009-01-19 2013-02-21 Daikin Industries, Ltd. Bidirectional switch circuit and power converter including the same
JP5126245B2 (ja) * 2010-02-12 2013-01-23 株式会社デンソー コンプリメンタリー接合電界効果トランジスタを備えた炭化珪素半導体装置およびその製造方法
KR101774933B1 (ko) * 2010-03-02 2017-09-06 삼성전자 주식회사 듀얼 디플리션을 나타내는 고 전자 이동도 트랜지스터 및 그 제조방법
JP2012164790A (ja) * 2011-02-07 2012-08-30 Sumitomo Electric Ind Ltd 炭化珪素半導体装置およびその製造方法
US9202934B2 (en) * 2013-10-16 2015-12-01 Analog Devices Global Junction field effect transistor, and method of manufacture thereof
CN108878513B (zh) * 2017-05-09 2021-09-03 世界先进积体电路股份有限公司 半导体装置及其制造方法
JP7034119B2 (ja) * 2019-05-20 2022-03-11 三菱電機株式会社 半導体装置及びその駆動方法
CN110739349A (zh) * 2019-10-22 2020-01-31 深圳第三代半导体研究院 一种碳化硅横向jfet器件及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61101082A (ja) * 1984-10-24 1986-05-19 Hitachi Ltd 半導体装置の製造方法
JPH01243475A (ja) * 1988-03-25 1989-09-28 Hitachi Ltd 半導体素子
JP2003068762A (ja) 2001-06-14 2003-03-07 Sumitomo Electric Ind Ltd 横型接合型電界効果トランジスタ
WO2004112150A1 (ja) * 2003-06-13 2004-12-23 Sumitomo Electric Industries, Ltd. 電界効果トランジスタ

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1131801A (en) * 1978-01-18 1982-09-14 Johannes A. Appels Semiconductor device
US4485392A (en) * 1981-12-28 1984-11-27 North American Philips Corporation Lateral junction field effect transistor device
WO1986002203A1 (en) * 1984-10-05 1986-04-10 Analog Devices, Incorporated Low-leakage jfet
EP0268426A3 (en) * 1986-11-17 1989-03-15 Linear Technology Corporation High speed junction field effect transistor for use in bipolar integrated circuits
JPS6431471A (en) 1987-07-27 1989-02-01 Shimadzu Corp Semiconductor device
JPH07193086A (ja) 1993-12-27 1995-07-28 Kawasaki Steel Corp 接合形電界効果半導体装置及びその製造方法
JPH10209174A (ja) 1997-01-27 1998-08-07 Nikon Corp 接合型電界効果トランジスタ
JP3709668B2 (ja) * 1997-09-02 2005-10-26 ソニー株式会社 半導体装置とその製造方法
JP3666280B2 (ja) 1999-01-20 2005-06-29 富士電機ホールディングス株式会社 炭化けい素縦形fetおよびその製造方法
US6686616B1 (en) 2000-05-10 2004-02-03 Cree, Inc. Silicon carbide metal-semiconductor field effect transistors
JP4797271B2 (ja) 2001-03-30 2011-10-19 株式会社デンソー 炭化珪素半導体装置及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61101082A (ja) * 1984-10-24 1986-05-19 Hitachi Ltd 半導体装置の製造方法
JPH01243475A (ja) * 1988-03-25 1989-09-28 Hitachi Ltd 半導体素子
JP2003068762A (ja) 2001-06-14 2003-03-07 Sumitomo Electric Ind Ltd 横型接合型電界効果トランジスタ
WO2004112150A1 (ja) * 2003-06-13 2004-12-23 Sumitomo Electric Industries, Ltd. 電界効果トランジスタ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2058848A4 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010071084A1 (ja) * 2008-12-16 2010-06-24 住友電気工業株式会社 半導体装置およびその製造方法
JP2010166024A (ja) * 2008-12-16 2010-07-29 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法
US8643065B2 (en) 2008-12-16 2014-02-04 Sumitomo Electric Industries, Ltd. Semiconductor device and method for manufacturing the same
JP2020145379A (ja) * 2019-03-08 2020-09-10 株式会社東芝 接合型電界効果トランジスタ
CN111668295A (zh) * 2019-03-08 2020-09-15 株式会社东芝 耦合型场效应晶体管
JP7128136B2 (ja) 2019-03-08 2022-08-30 株式会社東芝 接合型電界効果トランジスタ
CN111668295B (zh) * 2019-03-08 2023-11-21 株式会社东芝 耦合型场效应晶体管

Also Published As

Publication number Publication date
EP2058848A4 (en) 2011-01-12
US8921903B2 (en) 2014-12-30
JP2008153445A (ja) 2008-07-03
JP4751308B2 (ja) 2011-08-17
CA2673227A1 (en) 2008-06-26
CN101512739A (zh) 2009-08-19
KR20090091278A (ko) 2009-08-27
TW200834935A (en) 2008-08-16
EP2058848A1 (en) 2009-05-13
US20100090259A1 (en) 2010-04-15

Similar Documents

Publication Publication Date Title
WO2008075488A1 (ja) 横型接合型電界効果トランジスタ
US10217858B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP4900662B2 (ja) ショットキーダイオードを内蔵した炭化ケイ素mos電界効果トランジスタおよびその製造方法
CN108475677B (zh) 半导体装置
EP1503425B1 (en) Heterojunction semiconductor device and method of manufacturing the same
WO2014162969A1 (ja) 半導体装置
WO2010110246A1 (ja) 半導体装置
JP6099749B2 (ja) 炭化珪素半導体装置およびその製造方法
JP2009094203A (ja) 炭化珪素半導体装置
JP5728954B2 (ja) 炭化珪素半導体装置の製造方法
US20110193101A1 (en) Semiconductor device and method for manufacturing semiconductor device
JP4996828B2 (ja) 接合型半導体装置の製造方法
JP6853977B2 (ja) 半導体装置および半導体装置の製造方法
JP2018110164A (ja) 半導体装置
JP2018046163A (ja) 半導体装置および半導体装置の製造方法
JP7155641B2 (ja) 半導体装置
JP3966249B2 (ja) 半導体装置及び半導体装置の製造方法
WO2015049923A1 (ja) 炭化珪素半導体装置
JP4956771B2 (ja) 半導体装置
JP5077185B2 (ja) 横型接合型電界効果トランジスタおよびその製造方法
JP6029330B2 (ja) 半導体装置およびその製造方法
JP3541832B2 (ja) 電界効果トランジスタ及びその製造方法
WO2010125882A1 (ja) 横型接合型電界効果トランジスタ
JP2023114929A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
EP1883114A1 (en) Heterojunction semiconductor device and method of producing the semiconductor device

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780032993.9

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07807695

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2007807695

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020097004778

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 12517761

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2673227

Country of ref document: CA

NENP Non-entry into the national phase

Ref country code: DE