WO2007010921A1 - 酸化膜の形成方法並びにその酸化膜を備えた半導体装置及びその製造方法 - Google Patents

酸化膜の形成方法並びにその酸化膜を備えた半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2007010921A1
WO2007010921A1 PCT/JP2006/314232 JP2006314232W WO2007010921A1 WO 2007010921 A1 WO2007010921 A1 WO 2007010921A1 JP 2006314232 W JP2006314232 W JP 2006314232W WO 2007010921 A1 WO2007010921 A1 WO 2007010921A1
Authority
WO
WIPO (PCT)
Prior art keywords
oxide film
semiconductor device
solution
semiconductor
hydrogen peroxide
Prior art date
Application number
PCT/JP2006/314232
Other languages
English (en)
French (fr)
Inventor
Hikaru Kobayashi
Original Assignee
Osaka University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Osaka University filed Critical Osaka University
Publication of WO2007010921A1 publication Critical patent/WO2007010921A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon
    • C23C16/402Silicon dioxide
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02343Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a liquid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28185Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the gate insulator and before the formation of the definitive gate conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28211Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a gaseous ambient using an oxygen or a water vapour, e.g. RTO, possibly through a layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • H01L21/02238Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor silicon in uncombined form, i.e. pure silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02255Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823462MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate

Definitions

  • the present invention relates to a method for improving the film quality of a deposited oxide film formed on the surface of a semiconductor substrate containing silicon, a semiconductor device provided with a deposited oxide film with improved film quality, and a method for manufacturing the same. Is.
  • An oxide film is widely used as an insulating film of a semiconductor device.
  • a general method for forming the oxide film there is a high temperature thermal oxidation method.
  • the surface of the silicon substrate is oxidized by heat-treating the silicon substrate at a high temperature of 800 ° C or higher in a gas such as dry oxygen or water vapor.
  • thermal oxide vapor deposition in which organosilane is thermally decomposed at about 400 ° C and an oxide film is deposited on the substrate surface, oxide is formed on the substrate surface by sputter deposition.
  • Oxide film formation such as sputtering deposition, plasma oxidation method that oxidizes the substrate surface in plasma, and anodic oxidation method that forms an oxide film by oxidizing the substrate surface with anodization (Patent Document 1) There is a way.
  • Patent Document 2 proposes a method of forming an oxide film on the surface of a semiconductor substrate such as silicon using an oxidizing chemical solution such as concentrated nitric acid! / Speak (Patent Document 2).
  • an oxide film formed by a high-temperature thermal oxidation method is used as a gate insulating film of a MOS type capacitor or transistor because of its high performance as an insulating film.
  • Patent Document 1 Japanese Patent Laid-Open No. 3-6826
  • Patent Document 2 JP 2002-64093 A
  • a thermal oxide film formed by a high-temperature thermal acid method is most suitable as an insulating film. Because of its high performance, it is widely used as a gate insulating film.
  • this high temperature thermal oxidation method is widely used as a high temperature thermal oxidation method.
  • the chemical vapor deposition method, the sputter deposition method and the plasma oxidation method have a temperature of about 400 ° C!
  • An oxide film can be formed by low-temperature processing, but its performance as an insulating film is low.
  • For use as a gate insulating film it is necessary to further improve the quality of the oxide film.
  • An object of the present invention is to provide an oxide film having a high insulating property even in a low temperature treatment such as a vapor phase growth method.
  • the inventors conducted extensive research to find a method for forming an oxide film having good characteristics as an insulating film that does not exceed the processing temperature required for forming a deposited oxide film. Specifically, the inventors considered that the oxide film becomes dense by filling defects in the deposited oxide film or discharging residual non-metallic elements, leading to an improvement in film quality. As a result of various experiments and examinations, the inventors have conducted a chemical method of immersing a semiconductor with a deposited oxide film in an oxidizing solution or exposing it to oxidizing vapor. The present invention has been completed by finding out that an oxide film with improved film quality can be obtained.
  • the present invention is a method for forming an oxide film in which a semiconductor on which a deposited oxide film is formed is immersed in an oxidizing solution at 70 ° C. or higher.
  • the quality of the oxide film formed by low-temperature treatment such as vapor deposition is inferior to the characteristics of the thermal oxide film! Can be as close as / ⁇ .
  • the upper limit of the substantial temperature is the boiling point of the acidic solution.
  • the present invention is also a method for forming an oxide film, in which a semiconductor on which a deposited oxide film is formed is exposed to oxidizing vapor.
  • the temperature of the vapor (including mist) is 70 ° C or higher, which is very effective for improving the film quality, and more preferably the azeotropic temperature or higher.
  • the upper limit of the temperature of the vapor is not particularly defined, but in order to realize low temperature treatment, the temperature is preferably below the temperature of another process (such as a process by chemical vapor deposition). By this treatment, the quality of the oxide film formed by the low temperature treatment such as the vapor deposition method can be brought close to the characteristic of the thermal acid film.
  • the semiconductor after the immersion treatment or the exposure treatment is treated at 100 ° C.
  • an oxide film with improved film quality is formed.
  • the maximum temperature in the manufacturing process can be controlled to 500 ° C or less, a process using so-called low-melting glass becomes possible, which greatly contributes to cost reduction in production.
  • the film quality has been confirmed to be sufficiently improved, especially at temperatures below 250 ° C! /, Even in low-temperature processing! This is because a plastic substrate can be used by realizing a powerful low temperature process.
  • the semiconductor one kind selected from the group of single crystal silicon, polycrystalline silicon, amorphous silicon, silicon carbide, and silicon germanium can be used.
  • the oxidizing solution or the oxidizing vapor may be nitric acid, perchloric acid, sulfuric acid, ozone-dissolved water, hydrogen peroxide water, a mixed solution of hydrochloric acid and hydrogen peroxide water, sulfuric acid and hydrogen peroxide. It is a mixed solution of hydrogen oxide water, a mixed solution of ammonia water and peroxy hydrogen water, a mixed solution of sulfuric acid and nitric acid, at least one solution or steam selected from the group consisting of aqua regia and boiling water. Use of these solutions or vapors is a preferred embodiment to which the present invention is applied.
  • the step of forming the deposited oxide film includes a group of forces of a thermal chemical vapor deposition method, a sputtering vapor deposition method, a plasma chemical vapor deposition method, an electron beam vapor deposition method, a resistance heating vapor deposition method, and a spin-on coating method.
  • the use of at least one selected vapor deposition method is a preferred embodiment to which the present invention is applied.
  • the present invention includes a step of immersing a semiconductor having a deposited oxide film in an acidic solution at 70 ° C or higher after the step of forming a deposited oxide film on the surface of the semiconductor.
  • a method for manufacturing a semiconductor device comprising: By this manufacturing process, it is possible to manufacture a semiconductor device having an oxide film whose characteristics are close to those of the thermal oxide film.
  • the upper limit of the practical temperature is the boiling point of the acidic solution.
  • the present invention provides a process for forming a deposited oxide film on the surface of a semiconductor after the step of forming the deposited oxide film.
  • a semiconductor device manufacturing method including a step of exposing a semiconductor including a film to oxidizing vapor.
  • the temperature of the vapor is 70 ° C or higher, which is very effective for improving the film quality, and more preferably the azeotropic temperature or higher.
  • the upper limit of the temperature of the vapor is not particularly defined! /, But in order to realize low temperature processing, the temperature below other processes (such as processes by chemical vapor deposition) must be lower. preferable.
  • a semiconductor device provided with an oxide film is manufactured to a degree close to that of a thermal oxide film, although the temperature is lower than that of a high temperature thermal oxidation method. Can do.
  • the device can be manufactured. If the maximum temperature in the manufacturing process can be controlled to 500 ° C or less, a process using so-called low-melting glass as a substrate becomes possible, which greatly contributes to low cost in production. In particular, it should be noted that a sufficient improvement in film quality was confirmed in terms of electrical characteristics even at low temperatures of 150 ° C to 250 ° C. This is because a plastic substrate can be used by realizing a powerful low-temperature process.
  • the semiconductor one kind selected from a group of single crystal silicon, polycrystalline silicon, amorphous silicon, silicon carbide, and silicon germanium can be used.
  • the oxidizing solution or the oxidizing vapor may be nitric acid, perchloric acid, sulfuric acid, ozone-dissolved water, hydrogen peroxide water, a mixed solution of hydrochloric acid and hydrogen peroxide water, sulfuric acid and hydrogen peroxide. It is a mixed solution of hydrogen oxide water, a mixed solution of ammonia water and peroxy hydrogen water, a mixed solution of sulfuric acid and nitric acid, at least one solution or steam selected from the group consisting of aqua regia and boiling water. Use of these solutions or vapors is a preferred embodiment to which the present invention is applied.
  • the step of forming the deposited oxide film includes a thermal chemical vapor deposition method, a sputter deposition method, and a process. It is a preferred embodiment to which the present invention is applied to use at least one vapor deposition method selected from a group power of a plasma chemical vapor deposition method, an electron beam vapor deposition method, a resistance heating vapor deposition method and a spin-on coating method.
  • the step of immersing the semiconductor provided with the deposited oxide film in an acidic solution having a temperature of 70 ° C or higher was performed.
  • a semiconductor device provided with an oxide film Since the film quality of the acid film obtained by this process can be close to the characteristics of a thermal acid film, a semiconductor device with excellent electrical characteristics can be obtained by using a strong acid film as a gate insulating film. Can do.
  • the upper limit of the substantial temperature is the boiling point of the acidic solution.
  • the oxide film formation method according to the present invention has made it possible to bring the quality of the deposited oxide film close to a level comparable to the characteristics of the thermal oxide film.
  • the manufacturing method of the semiconductor device provided with the oxide film enables the manufacture of the semiconductor device provided with the oxide film having the same characteristics as the thermal oxide film while being processed at a lower temperature than the high temperature thermal oxidation method. Became possible.
  • FIG. 1 (a) is an explanatory diagram of an oxide film manufacturing apparatus for immersing a semiconductor substrate provided with a deposited oxide film in an oxidizing solution as an embodiment of the present invention.
  • the semiconductor 1 provided with the silicon dioxide film (deposited oxide film) 2 is immersed in an acidic solution 4 filled in the treatment tank 3. Further, the temperature of the acidic solution 4 can be adjusted by the heater 5.
  • FIGS. 2 (a) to 2 (e) show a method of manufacturing a MOS type semiconductor device including a step of forming a silicon dioxide film on a silicon substrate by the manufacturing apparatus shown in FIG. 1 (a).
  • FIG. 5 is a flow diagram disclosed in a cross-sectional structure of the semiconductor device.
  • the silicon substrate 11 has a specific resistance of 10 ⁇ « ⁇ to 15 ⁇ « ⁇ and a plane orientation of
  • a (100) rhoconductivity type substrate was used. After injecting boron ( ⁇ ) as a channel stopper into the silicon substrate 11, an isolation region 12 made of a silicon dioxide film produced by a well-known local oxidation of silicon (LOCOS) technique was formed with a thickness of about 500 nm.
  • This separation region 12 is Not limited to LOCOS, for example, a silicon dioxide film embedded in a silicon substrate may be formed.
  • a natural acid film 13 is formed in this process, after washing with a well-known RCA cleaning method, that is, an aqueous monoperacid-hydrogen-based aqueous solution, a diluted hydrofluoric acid solution, for example, HF concentration
  • a well-known RCA cleaning method that is, an aqueous monoperacid-hydrogen-based aqueous solution, a diluted hydrofluoric acid solution, for example, HF concentration
  • TEOS tetraethyl orthosilicate
  • nitric acid in an azeotropic state in the treatment tank 3 shown in FIG. 1 (a) concentration 68% by mass, boiling point 120.
  • the silicon substrate 11 and the silicon dioxide film 15 were immersed, and this state was maintained for 1 hour.
  • the nitric acid concentration was adjusted using nitric acid (impurity lppb or less) and ultrapure water (resistivity 18.2 ⁇ cm).
  • a metal film (film containing metal) 16 having a film thickness of about 200 nm is formed on the silicon dioxide film 15 and the isolation region 12 by using a known resistance heating vapor deposition method.
  • the metal film 16 is, for example, an aluminum alloy containing 1% by mass of silicon (hereinafter, this type of metal film electrode is simply referred to as an A1 electrode).
  • this type of metal film electrode is simply referred to as an A1 electrode.
  • a polysilicon electrode conductive material
  • the metal film 16 was patterned into a desired shape, and an electrode 17 was formed as shown in FIG. 2 (e), thereby manufacturing a semiconductor device (MOS type capacitor).
  • FIG. 3 is a CV characteristic diagram showing the relationship between the capacitance (C) and the applied voltage (V) of the MOS capacitor obtained in this example.
  • Single crystal silicon was used for the semiconductor substrate.
  • (A) in the figure is the CV characteristic curve of a semiconductor device with an oxide film immersed in azeotropic nitric acid (concentration 68% by mass, boiling point 120.7 ° C) for 1 hour, and
  • (c) is a CV characteristic curve of a semiconductor device provided with a 34.5 nm thick thermally oxidized silicon dioxide film formed at 900 ° C. on a silicon substrate.
  • Fig. 4 shows the CV characteristic diagram of a MOS capacitor obtained by another immersion treatment.
  • TEOS is decomposed in oxygen plasma at 400 ° C, and an oxide film is deposited on the substrate by the well-known plasma chemical vapor deposition (plasma TEOS-CVD) method.
  • the manufacturing method of the MOS type semiconductor device in which the film is formed is the same as Example 1 except that the method is changed in this example.
  • the silicon substrate 11 and the silicon dioxide film 15 are immersed in high-concentration concentrated nitric acid with a concentration of 69% by mass filled in the treatment tank 2 shown in FIG. 1 (a). Concentrated nitric acid is heated by heater 5 and boiled. And when it became an azeotropic state (concentration 68 mass%, boiling point 1207 ° C), this state was maintained for 1 hour.
  • FIG. 4 is a CV characteristic diagram of a semiconductor device provided with a deposited oxide film that has been subjected to the immersion treatment as a comparative example.
  • (f) is a CV characteristic curve of a semiconductor device provided with a 34.5 nm thick thermally oxidized silicon dioxide film formed on a silicon substrate at 900 ° C.
  • the treatment shown in this embodiment By applying the treatment shown in this embodiment to the deposited oxide film, it is possible to obtain a CV characteristic comparable to the thermal acid film as shown in FIG. 4 (d). confirmed. That is, the quality of the oxide film can be improved by immersing the oxide film formed by plasma TEOS-CVD in nitric acid in an azeotropic state (concentration 68 mass%, boiling point 120.7 ° C). According to this embodiment, the temperature condition of 400 ° C required for the plasma TEOS-CVD method can be set as the upper limit.
  • Example 2 a method was described in which a high-concentration nitric acid was transferred to an azeotropic state (concentration 68% by mass, boiling point 10.7 ° C). Semiconductor devices that have been immersed and processed while heating to a boiling state (concentration 68% by mass, boiling point 12.7 ° C), and semiconductors that have been exposed to oxidizing vapor instead of immersion treatment CV characteristics of body devices were measured.
  • FIG. 1 (b) and FIG. 1 (c) show, as an embodiment of the present invention, a semiconductor substrate provided with a deposited oxide film is placed in a treatment tank and exposed to oxidizing vapor. It is explanatory drawing of an oxide film manufacturing apparatus.
  • FIG. 1 (b) shows that the acidic solution 4 stored in the treatment tank 7 is heated by the heater 8 and the vapor of the oxidizing solution 4 is generated in the treatment vessel 7.
  • the semiconductor 1 having a silicon dioxide film (deposited oxide film) 2 is exposed to vapor and generated.
  • FIG. 1 (c) shows that a processing tank 9 is filled with acid-soluble steam (or mist) generated by a steam generator (or sprayer) 10 and a silicon dioxide film (deposited oxide film) 2 is provided.
  • Semiconductor 1 is exposed to steam.
  • FIG. 5 shows a CV characteristic diagram of the MOS capacitor of this example.
  • a silicon dioxide film with a film thickness of 37.4 nm is formed by plasma enhanced chemical vapor deposition (plasma TEOS-CVD), and the manufacturing method of the MOS type semiconductor device is the same as in Example 1 except that this example is changed.
  • the same. (G) is an acid that was exposed for 1 hour with 135 ° C vapor of azeotropic nitric acid (concentration 68 mass%, boiling point 12.7 ° C) using the apparatus shown in Fig. 1 (b) or Fig. 1 (c).
  • C-V characteristic curve of a semiconductor device equipped with a metal film (h) is the CV of a semiconductor device equipped with an oxide film immersed in azeotropic nitric acid (concentration 68% by mass, boiling point 120.7 ° C) for 1 hour.
  • the characteristic curve (j) is immersed in nitric acid at 108 ° C with an initial concentration of 40% by mass, and reaches the azeotropic point (120.7 ° C) by continuing heating with a heater.
  • Fig. 6 shows the CV characteristics of a MOS capacitor heated in a nitrogen atmosphere after being immersed in an acidic solution in an azeotropic state (concentration 68 mass%, boiling point 120.7 ° C).
  • the figure is shown.
  • the manufacturing method of a MOS type semiconductor device in which a 37.4 nm-thick silicon dioxide film is formed by plasma enhanced chemical vapor deposition (plasma TEOS-CVD) is the same as in Example 1 except that this example is modified.
  • (m) in the figure is a 1 hour immersion treatment in azeotropic nitric acid (concentration 68 mass%, boiling point 10.7 ° C), followed by a heat treatment at 200 ° C for 1 hour in a nitrogen atmosphere.
  • CV characteristic curve of a semiconductor device with an oxide film (n) is a semiconductor device with an oxide film immersed in azeotropic nitric acid (concentration 68% by mass, boiling point 120.7 ° C) for 1 hour.
  • a CV characteristic curve, (p), as a comparative example, is a CV characteristic curve of a semiconductor device provided with a deposited oxide film without the immersion treatment and heat treatment.
  • FIG. 7 shows an IV characteristic diagram of the semiconductor device manufactured according to this example.
  • (Q) in the figure represents an acid solution that was immersed in azeotropic nitric acid (concentration 68% by mass, boiling point 10.7 ° C) for 1 hour and then heat-treated at 200 ° C for 1 hour in a nitrogen atmosphere.
  • C-V characteristic curve of a semiconductor device equipped with a coating film, (r) is an oxide film that was immersed in azeotropic nitric acid (concentration 68 mass%, boiling point 120.7 ° C) for 1 hour.
  • a CV characteristic curve of the semiconductor device, (s) is, as a comparative example, an IV characteristic curve of a semiconductor device provided with a deposited oxide film not subjected to the immersion treatment and the heat treatment.
  • the film quality of the oxide film can be further improved by performing the heat treatment in a nitrogen atmosphere after the immersion treatment of the oxidizing solution. It was. Similarly, in the treatment of exposure to oxidizing vapor, improvement of film quality was confirmed. In addition, it was confirmed from FIG. 7 that the insulating performance of the acid film is improved not only by the immersion treatment in the acid solution, but also by the subsequent heat treatment in a nitrogen atmosphere.
  • the film quality was further improved by adding a small amount of hydrogen to the nitrogen gas so that the nitrogen gas was 95% and the hydrogen gas was 5%.
  • the same effect can be obtained by using at least one kind of gas selected from a group power of helium, argon, oxygen, nitrogen monoxide, dinitrogen monoxide, water vapor and a mixture thereof instead of nitrogen. It could be confirmed.
  • Figure 8 shows the C V characteristics of a MOS capacitor immersed in an acidic solution with an azeotropic point or lower. Note that the plasma chemical vapor deposition (plasma TEOS-CVD) method was used as the method for forming the oxide film, and the manufacturing method of the MOS type semiconductor device was changed in this example. The same.
  • plasma chemical vapor deposition plasma TEOS-CVD
  • (t) in the figure is the CV characteristic curve of a semiconductor device with an oxide film immersed in a nitric acid solution with a concentration of 69% by mass heated to 105 ° C for 1 hour
  • (u) is the azeotropic state ( CV characteristic curve of a semiconductor device with an oxide film immersed in a nitric acid solution with a concentration of 68 mass% and a boiling point of 120.7 ° C for 1 hour.
  • (V) is a room temperature after forming an oxide film as a comparative example.
  • FIG. 4 is a CV characteristic curve of a semiconductor device including an acid film immersed in a 69 mass% nitric acid solution at (25 ° C.) for 1 hour.
  • (w) is nitric acid It is a CV characteristic curve of a semiconductor device provided with a deposited oxide film that has not been immersed in the semiconductor.
  • Figure 9 shows the C–V characteristics of a MOS capacitor that was immersed in an oxidizing solution with an azeotropic point or lower and then heated in a nitrogen atmosphere.
  • the method for forming the oxide film is the same as in Example 1 except that the plasma chemical vapor deposition (plasma TEOS-CVD) method is used and the method for manufacturing the MOS type semiconductor device is changed in this example. is there. At this time, the thickness of the oxide film is 33.7 nm.
  • (X) in the figure is a semiconductor device provided with an oxide film heated at 200 ° C in a nitrogen atmosphere after immersion in a nitric acid solution having a concentration of 69% by mass heated to 105 ° C for 1 hour.
  • C—V characteristic curve, (y) is a C—V characteristic curve of a semiconductor device with an oxide film immersed in a nitric acid solution with a concentration of 69% by mass heated to 105 ° C.
  • It is a CV characteristic curve of a semiconductor device with a thick deposited oxide film.
  • (D) is a CV characteristic curve of a thermal oxide film as another comparative example. As shown in (X) or (y), improvement in the quality of the oxide film was also confirmed in this example.
  • Example 5 and Example 6 it was shown that the film quality of the oxide film formed by the plasma TEOS-CVD method is modified by the treatment below the azeotropic point of the oxidizing solution.
  • Example 5 and Example 6 a specific example is shown when an acid film formed by the atmospheric pressure TEOS-CVD method is processed at an azeotropic point or lower.
  • Figure 10 shows the results of immersion treatment for a semiconductor device with an oxide film deposited by atmospheric pressure CVD.
  • the manufacturing method of the MOS type semiconductor device is the same as that of Example 1 except that the method is changed in this example.
  • the thickness of the oxide film is 33.7 nm.
  • (E) shows a semiconductor device having an oxide film formed by immersing it in a nitric acid solution in an azeotropic state (concentration 68 mass%, boiling point 120.7 ° C) after forming a deposited oxide film.
  • (F) is the CV characteristic curve of a semiconductor device with an oxide film that was immersed in a 69 mass% nitric acid solution heated to 105 ° C for 1 hour after forming a deposited acid film.
  • the curve (G) is a comparative example.
  • H is a CV characteristic curve of a semiconductor device provided with a deposited oxide film formed by atmospheric pressure CVD, which is not immersed in nitric acid.
  • FIG. 11 is a cross-sectional structure diagram of p-Si TFT 20 as an example to which the present invention is applied.
  • a P-type polysilicon film 24 is first formed on a glass substrate 21. This is An amorphous film is deposited by a plasma CVD method, and the amorphous film is formed by laser annealing and patterned. Thereafter, the source and drain ion implantation regions 27, the gate oxide film 23, the gate electrode 22, the interlayer insulating films 28 and 29, the source electrode 25, and the drain electrode 26 are formed, and the p-Si TFT is completed.
  • known techniques are applied to film forming techniques and patterning techniques other than the forming process of the gate oxide film 23 to which the present invention is applied. As described above, the use of the gate insulating film by low-temperature processing is extensive.
  • SiC silicon carbide
  • the silicon dioxide film 15 was formed using a plasma TEOS-CVD method.
  • the thickness of the silicon dioxide film is appropriately set according to the device design specifications. After immersing the SiC substrate 11 and the silicon dioxide film 15 in nitric acid having an azeotropic state concentration of 68 mass% and a boiling point of 10.7 ° C. for 1 hour, a MOS capacitor was manufactured.
  • FIG. 12 is a cross-sectional view of a SiC-MOS type semiconductor device.
  • the isolation region 32 is formed on the SiC substrate 31 and the gate oxide film 33, the gate electrode 34, the source electrode 35, and the drain electrode 36 are formed.
  • the isolation region 32 was formed by embedding a CVD-silicon dioxide film in the surface recess of the SiC substrate 31, and the gate oxide film 33 was also a silicon dioxide film.
  • the silicon dioxide film of the gate oxide film 33 was formed by plasma enhanced chemical vapor deposition (plasma TEOS-CV D). The thickness of the silicon dioxide film is appropriately set according to the device design specifications.
  • the gate electrode 34 was formed by depositing an A1 electrode on the above-described nitric acid-treated gate oxide film 33 to a film thickness of about 200 nm by a known resistance heating vapor deposition method. In place of this metal film, a polysilicon electrode (conductive material) can be attached and used.
  • the separation region 32 and the gate oxide film 33 on the SiC substrate 31 were immersed in nitric acid in an azeotropic state (concentration: 68 mass%, boiling point: 10.7 ° C.) for 1 hour.
  • FIG. 13 is a structural cross-sectional view of a vertical power SiC-MOSFET.
  • the surface of one surface of the SiC substrate 31 is sandwiched between the gate oxide film 33 and the gate electrode 34 made of a silicon dioxide film and the surface region, the source electrode 35, and the other surface of the SiC substrate 31.
  • Each is provided with a drain electrode 36.
  • the SiC substrate 31 was a 3C—SiC (100) p-type substrate.
  • the silicon dioxide film of the gate oxide film 33 was formed by plasma chemical vapor deposition (plasma TEOS-CVD method).
  • the thickness of the silicon dioxide film is set as appropriate according to the design specifications of the device.
  • the gate electrode 34 was formed by depositing an A1 electrode on the above-described nitric acid-treated gate oxide film 33 to a film thickness of about 200 nm by a known resistance heating vapor deposition method. In place of this metal film, a polysilicon electrode (conductive material) can be attached and used.
  • the gate oxide film 33 on the SiC substrate 31 was immersed in nitric acid in an azeotropic state (concentration 68 mass%, boiling point 120.7 ° C) for 1 hour.
  • the characteristics of the vertical power SiC-MOSF ET provided with the thermal oxide film can be obtained by subjecting the vertical power SiC-MOSFET manufactured by the above-described method to immersion or exposure treatment in Examples 1 to 9. A device having inferior characteristics can be obtained. In other words, a vertical power SiC-MOSFET device equipped with a gate oxide film with sufficient thickness, high V, and insulation can be easily manufactured by low-temperature processing.
  • TFT thin film transistor
  • a semiconductor substrate on a glass substrate or a substrate such as PET (polyethylene terephthalate)
  • a compound semiconductor for example, gallium nitride, arsenic gallium, selenium cadmium
  • the film quality according to the present invention can be improved also in the case of using a semiconductor device and a method for manufacturing the same by using cadmium sulfate, zinc oxide, or the like.
  • the above-described substrate is not limited to a planar shape, and is a substrate having a three-dimensional shape, a spherical unevenness, or a curved surface.
  • the insulating film such as silicon dioxide film described in the embodiment is reduced to the unevenness and curved surface. It can be formed uniformly at a temperature.
  • the oxide film of the present embodiment can be applied to a film formed by laminating a high dielectric film, a ferroelectric film, or a magnetic oxide film composed of only a silicon dioxide film.
  • the present invention can be used for functional insulating films of various semiconductor devices.
  • gate oxide films of various transistors spacer insulating films of LDD transistors, interlayer insulating films, element isolation layers, MOS type memory capacitors (capacitor insulating films (oxide films), flash memories)
  • MOS type memory capacitors capacitor insulating films (oxide films), flash memories
  • High-quality oxide films applicable to tunnel oxide films, polysilicon interlayer insulation films for CCD sensors, etc. can be provided by low-temperature processing.
  • the present invention can be applied to an interlayer insulator having a multilayer semiconductor structure or a multilayer conductor structure, it can be used for a large-screen display device that uses this type of semiconductor device as a functional element.
  • FIG. 1 (a) is a schematic cross-sectional view of an oxide film manufacturing apparatus according to an embodiment of the present invention, and (b) and (c) are oxide films according to another embodiment of the present invention.
  • FIG. 2 Process flow diagram disclosed in cross-sectional structure of semiconductor device
  • FIG. 3 CV characteristic diagram of MOS capacitor obtained in the example of the present invention.
  • FIG. 4 CV characteristic diagram of a MOS capacitor obtained in another embodiment of the present invention.
  • FIG. 5 is a CV characteristic diagram of a MOS capacitor obtained in another example of the present invention.
  • FIG. 6 is a CV characteristic diagram of a MOS capacitor obtained in another example of the present invention.
  • FIG. 7 is a CV characteristic diagram of a MOS capacitor obtained in another example of the present invention.
  • FIG. 8 is a CV characteristic diagram of a MOS capacitor obtained in another example of the present invention.
  • FIG. 9 CV characteristic diagram of MOS capacitor obtained in another embodiment of the present invention.
  • FIG. 10 CV characteristic diagram of a MOS capacitor obtained in another example of the present invention.
  • FIG. 11 is a structural cross-sectional view of p-Si TFT which is an embodiment of the present invention.
  • FIG. 12 is a structural sectional view of a SiC-MOS type semiconductor device according to another embodiment of the present invention.
  • FIG. 13 is a structural sectional view of a vertical power SiC-MOSFET which is another embodiment of the present invention. Silicon substrate for processing

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Formation Of Insulating Films (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

 【課題】 半導体基板表面の堆積酸化膜を、高品質、高性能に改質する方法を提供する。  【解決手段】 被処理用シリコン基板1に二酸化シリコン膜2を形成して、その被処理用シリコン基板1および該二酸化シリコン膜2を処理槽3内の共沸硝酸(沸点120.7°C、濃度68質量%)4などに約1時間浸漬、あるいは酸化性の蒸気への曝露処理をする。これにより、該被処理用シリコン基板1の表面に、通常の高温熱酸化法で形成した二酸化シリコン膜の特性と遜色のない二酸化シリコン膜が容易に形成できる。  

Description

明 細 書
酸化膜の形成方法並びにその酸化膜を備えた半導体装置及びその製造 方法
技術分野
[0001] 本発明は、シリコンを含む半導体基板の表面に形成した堆積酸化膜の膜質を向上 させる方法、並びにその膜質を向上させた堆積酸ィ匕膜を備えた半導体装置及びそ の製造方法に関するものである。
背景技術
[0002] 半導体装置の絶縁膜としては、酸ィ匕膜が広く用いられている。その酸化膜の形成 方法の一般的なものとして、高温熱酸化法がある。これはシリコン基板を乾燥酸素や 水蒸気などの気体中で、 800°Cまたはそれ以上の高温でシリコン基板を加熱処理し て同基板表面を酸ィ匕する方法である。
[0003] その他にも、有機シランを約 400°Cで熱分解させて、基板表面に酸化膜を堆積さ せる熱化学気相成長 (CVD)法、スパッタ蒸着で基板表面に酸化物を形成するスパ ッタ蒸着法、プラズマ中で基板表面を酸化させるプラズマ酸ィ匕法、陽極酸ィ匕により基 板表面を酸化させて酸化膜を形成する陽極酸化法 (特許文献 1)などの酸化膜形成 方法がある。
[0004] 一方、本発明者は、濃硝酸等の酸化性薬液を用いて、シリコンなどの半導体基板 の表面に酸化膜を形成する方法を提案して!/ヽる (特許文献 2)。
[0005] これらの酸化膜の形成方法の中でも、高温熱酸化法により形成した酸化膜は絶縁 膜としての性能の高さから、 MOS型構造のキャパシタゃトランジスタのゲート絶縁膜 に利用されている。
[0006] 特許文献 1 :特開平 3— 6826号公報
特許文献 2 :特開 2002— 64093号公報
発明の開示
発明が解決しょうとする課題
[0007] 前述のように、一般的には高温熱酸ィ匕法による熱酸ィ匕膜が最も絶縁膜としての性 能が高いため、ゲート絶縁膜として広く利用されている。しかし、この高温熱酸化法は
800°C以上という高温処理が必要であり、強力な熱源と、高温に耐えうる高価な設備 が必要となる。
[0008] 一方、他の気相成長法にお!、て、化学気相成長法、スパッタ蒸着法、プラズマ酸ィ匕 法では約 400°Cと!、うように高温熱酸化法と比較して低温処理で酸化膜の形成が可 能であるが、その絶縁膜としての性能は低ぐゲート絶縁膜等への利用には更なる酸 化膜の質の向上が必要である。本発明は力かる事情に鑑み、気相成長法のような低 温処理にお!、ても、高!、絶縁性を有する酸化膜を提供することを目的とする。
課題を解決するための手段
[0009] 発明者らは、堆積酸化膜の形成に必要とする処理温度を超えることなぐ絶縁膜と して良好な特性を有する酸化膜の形成方法を見出すベぐ鋭意研究を重ねた。具体 的には、発明者らは、堆積酸化膜の欠陥を充填する、あるいは残留非金属元素を排 出すること等により酸ィ匕膜が緻密になることが膜質の向上に繋がると考えた。発明者 らは、様々な実験及び検討を行った結果、堆積酸化膜を備えた半導体を酸化性溶 液に浸漬する、あるいは酸化性の蒸気に曝露するという、いわば化学的な手法によ つて、膜質を向上させた酸ィ匕膜が得られることを知見し、本発明を完成した。
[0010] すなわち、本発明は、堆積酸化膜を形成した半導体を 70°C以上の酸化性の溶液 に浸漬処理する酸化膜の形成方法である。この処理により、気相成長法のような低 温処理によって形成された酸化膜の膜質を、熱酸化膜の特性と遜色な!/ヽ程度にまで 近づけることができる。尚、実質的な温度の上限はその酸ィ匕性溶液の沸点となる。
[0011] また、本発明は、堆積酸化膜を形成した半導体を酸化性の蒸気中に曝露処理する 酸化膜の形成方法である。ここで、蒸気 (霧状を含む)の温度は 70°C以上であること が膜質の向上に対して非常に有効であり、共沸温度以上であることが更に好ましい。 他方、蒸気の温度の上限については特に定められるものではないが、低温処理を実 現するために、他のプロセス (ィ匕学気相成長法によるプロセスなど)温度以下が好ま しい。この処理によって、気相成長法のような低温処理によって形成された酸化膜の 膜質を、熱酸ィ匕膜の特性と遜色ない程度にまで近づけることができる。
[0012] 上述いずれの発明であっても、該浸漬処理又は該曝露処理後の半導体を 100°C 以上 500°C以下で加熱することにより、より膜質の向上した酸化膜が形成される。製 造プロセスにおける最高温度が 500°C以下に制御できれば、いわゆる低融点ガラス を用いたプロセスが可能となるため、生産上、低コスト化に大きく寄与する。また、特 に 250°C以下と!/、う低温処理にお!、ても電気特性にお!、て十分な膜質の向上が確 認された点は特筆されるべきである。というのも、力かる低温プロセスの実現により、プ ラスチック基板を用いることが可能となるからである。
[0013] また、該加熱処理が、真空雰囲気下で行われても本発明の効果は発揮されるが、 特に、窒素、ヘリウム、アルゴン、酸素、一酸化窒素、一酸化二窒素、水蒸気及びそ れらの混合物の一群から選ばれる少なくとも 1種類の気体雰囲気下でなされると、膜 質のより向上した酸ィ匕膜が形成される。また、該気体に水素ガスを加えることは、更に 膜質の向上を図る好ま Uヽー態様である。
[0014] また、該半導体は単結晶シリコン、多結晶シリコン、非晶質シリコン、炭化シリコン及 びシリコンゲルマニウムの一群力 選ばれる 1種類を用いることができる。
[0015] また、該酸化性の溶液又は該酸化性の蒸気は、硝酸、過塩素酸、硫酸、オゾン溶 解水、過酸化水素水、塩酸と過酸化水素水との混合溶液、硫酸と過酸化水素水との 混合溶液、アンモニア水と過酸ィ匕水素水との混合溶液、硫酸と硝酸との混合溶液、 王水及び沸騰水の一群から選ばれる少なくとも 1種類の溶液又は蒸気である。これら の溶液又は蒸気を用いることは、本発明を適用した好ましい一態様である。
[0016] また、前記堆積酸化膜を形成する工程が、熱化学気相成長法、スパッタ蒸着法、プ ラズマ化学気相成長法、電子ビーム蒸着法、抵抗加熱蒸着法及びスピンオンコート 法の一群力 選ばれる少なくとも 1つの気相成長法を用いることは、本発明を適用し た好ましい一態様である。
[0017] 次に、本発明は、半導体の表面に堆積酸化膜を形成する工程の後に、堆積酸ィ匕 膜を備えた半導体を 70°C以上の酸ィ匕性の溶液に浸漬処理する工程を備えた半導 体装置の製造方法である。この製造工程により、その特性が熱酸ィ匕膜の特性に遜色 ない程度にまで近づけた酸ィ匕膜を備えた半導体装置を製造することができる。尚、実 質的な温度の上限はその酸ィ匕性溶液の沸点となる。
[0018] また、本発明は、半導体の表面に堆積酸化膜を形成する工程の後に、該堆積酸化 膜を備えた半導体を酸化性の蒸気に曝露処理する工程を備えた半導体装置の製造 方法である。ここで、蒸気 (霧状を含む)の温度は 70°C以上であることが膜質の向上 に対して非常に有効であり、共沸温度以上であることが更に好ましい。他方、蒸気の 温度の上限につ!、ては特に定められるものではな!/、が、低温処理を実現するために 、他のプロセス (ィ匕学気相成長法によるプロセスなど)温度以下が好ましい。この製造 工程により、高温熱酸化法より低温処理でありながら、その特性が熱酸ィ匕膜の特性に 遜色な 、程度にまで近づ 、た酸ィ匕膜を備えた半導体装置を製造することができる。
[0019] 上述いずれの発明であっても、該浸漬処理又は該曝露処理後の半導体を 100°C 以上 500°C以下で加熱することにより、より膜質の向上した酸ィ匕膜を備えた半導体装 置を製造することができる。製造プロセスにおける最高温度が 500°C以下に制御でき れば、いわゆる低融点ガラスを基板として用いたプロセスが可能となるため、生産上、 低コストィ匕に大きく寄与する。また、特に 150°C以上 250°C以下という低温処理にお Vヽても電気特性にぉ ヽて十分な膜質の向上が確認された点は特筆されるべきである 。というのも、力かる低温プロセスの実現により、プラスチック基板を用いることが可能 となるからである。
[0020] また、該加熱処理が、真空雰囲気下で行われても本発明の効果は発揮されるが、 特に、窒素、ヘリウム、アルゴン、酸素、一酸化窒素、一酸化二窒素、水蒸気及びそ れらの混合物の一群から選ばれる少なくとも 1種類の気体雰囲気下でなされると、膜 質のより向上した酸ィ匕膜が形成される。また、該気体に水素ガスを加えることには、更 に膜質の向上を図る好ましい一態様である。
[0021] また、該半導体は、単結晶シリコン、多結晶シコン、非晶質シリコン、炭化シリコン及 びシリコンゲルマニウムの一群力 選ばれる 1種類を用いることができる。
[0022] また、該酸化性の溶液又は該酸化性の蒸気は、硝酸、過塩素酸、硫酸、オゾン溶 解水、過酸化水素水、塩酸と過酸化水素水との混合溶液、硫酸と過酸化水素水との 混合溶液、アンモニア水と過酸ィ匕水素水との混合溶液、硫酸と硝酸との混合溶液、 王水及び沸騰水の一群から選ばれる少なくとも 1種類の溶液又は蒸気である。これら の溶液又は蒸気を用いることは、本発明を適用した好ましい一態様である。
[0023] また、前記堆積酸化膜を形成する工程が、熱化学気相成長法、スパッタ蒸着法、プ ラズマ化学気相成長法、電子ビーム蒸着法、抵抗加熱蒸着法及びスピンオンコート 法の一群力 選ばれる少なくとも 1つの気相成長法を用いることは、本発明を適用し た好ましい一態様である。
[0024] また、本発明は、半導体の表面に堆積酸化膜を形成する工程の後に、堆積酸化膜 を備えた半導体を 70°C以上の酸ィ匕性の溶液に浸漬処理する工程を行った酸ィ匕膜を 備えた半導体装置である。この工程により得られた酸ィ匕膜の膜質は熱酸ィ匕膜の特性 に近づけられるため、力かる酸ィ匕膜をゲート絶縁膜として用いることにより、電気特性 の優れた半導体装置を得ることができる。尚、実質的な温度の上限はその酸ィ匕性溶 液の沸点となる。
発明の効果
[0025] 本発明による酸化膜の形成方法により、堆積酸化膜の膜質を熱酸化膜の特性に遜 色ない程度にまで近づけることができた。また、該酸化膜を備えた半導体装置の製 造方法により、高温熱酸化法に比べて低温処理でありながら、熱酸化膜の特性に遜 色のない酸ィ匕膜を備えた半導体装置の製造が可能となった。
発明を実施するための最良の形態
[0026] 以下、本発明の実施形態を、添付する図面に基づいて詳細に述べる。
[0027] 実施例 1
図 1 (a)は、本発明の実施形態として、堆積酸化膜を備えた半導体基板を、酸化性 の溶液に浸漬処理する、酸化膜製造装置の説明図である。具体的には、二酸化シリ コン膜 (堆積酸化膜) 2を備えた半導体 1を、処理槽 3内に満たされた酸ィ匕性の溶液 4 に浸漬処理する。また、ヒーター 5により、酸ィ匕性の溶液 4の温度を調整できる。
[0028] 図 2 (a)乃至 (e)は、図 1 (a)に示した製造装置により、シリコン基板上に二酸化シリ コン膜を形成する工程を含んだ MOS型半導体装置を製造する方法を該半導体装 置の断面構造で開示したフロー図である。
[0029] 本実施形態では、シリコン基板 11として、比抵抗が 10 Ω «η〜15 Ω «η、面方位が
(100)の ρ導電形基板を用いた。該シリコン基板 11にチャンネルストッパーのボロン( Β)を注入後、周知の LOCOS (local oxidation of silicon)技術で作られる二酸 化シリコン膜による分離領域 12を約 500nmの膜厚で形成した。この分離領域 12は、 LOCOSに限らず、例えばシリコン基板に埋め込みの二酸ィ匕シリコン膜を形成したも のでも良い。
[0030] この過程で自然酸ィ匕膜 13が形成されているときは、周知の RCA洗浄方法、即ちァ ンモユア一過酸ィ匕水素系水溶液で洗浄した後、希フッ酸溶液、例えば HF濃度 0. 5 容量パーセントの水溶液に約 5分間浸漬することにより、図 2 (b)のように、シリコン基 板 11の表面から自然酸ィ匕膜 13が完全に除去される。
[0031] 次に、超純水で 5分間リンス処理 (洗浄)後、シリコン基板 11の表面にテトラエチル オルソシリケート (以下、 TEOSとする。)を 400°Cで熱分解させて、基板上に酸化膜 を堆積させる、周知の熱化学気相成長(常圧熱 TEOS— CVD)法により、膜厚 33. 7 nmの二酸ィ匕シリコン膜 15を形成した。
[0032] 次いで、図 1 (a)に示す処理槽 3内の共沸状態の硝酸 (濃度 68質量%、沸点 120.
7°C)にシリコン基板 11及び二酸ィ匕シリコン膜 15を浸漬し、この状態を 1時間持続し た。尚、本発明の全ての実施例において、硝酸濃度の調整は、硝酸 (不純物 lppb以 下)と超純水(比抵抗 18. 2Μ Ω cm)を用いて行った。
[0033] 続いて、図 2 (d)のように、二酸化シリコン膜 15および分離領域 12上に周知の抵抗 加熱蒸着法を用いて膜厚約 200nmの金属膜 (金属を含む膜) 16を形成した。この 金属膜 16は、例えば 1質量%のシリコンを含むアルミニウム合金である(以下、この種 の金属膜電極を単に A1電極と称する)。この金属膜に替えて、ポリシリコン電極 (導電 材)を堆積させて用いることもできる。
[0034] その後、金属膜 16を所望の形状にパターユングし、図 2 (e)のように、電極 17を形 成することにより、半導体装置 (MOS型キャパシタ)を製造した。
[0035] 図 3は、本実施例で得られた MOS型キャパシタの静電容量 (C)と印加電圧 (V)と の関係を表す C—V特性図である。半導体基板には単結晶シリコンを用いた。図中 の(a)は共沸状態の硝酸 (濃度 68質量%、沸点 120. 7°C)に 1時間浸漬処理した酸 化膜を備えた半導体装置の C—V特性曲線、(b)は比較例として、浸漬処理をしなか つた堆積酸ィ匕膜を備えた半導体装置の C—V特性曲線である。また、(c)は他の比 較例として、シリコン基板上に 900°Cで形成した厚さ 34. 5nmの熱酸化二酸化シリコ ン膜を備えた半導体装置の C—V特性曲線である。 [0036] 堆積酸化膜に対して本実施例に示した浸漬処理を施すことにより、図 3 (a)に示す ように熱酸ィ匕膜に遜色のない程度の C V特性が得られることが確認された。このこと から、通常、熱酸ィ匕膜の形成には 800°C以上という高温処理を必要とする力 本実 施例により、常圧 TEOS— CVD法による処理に必要な、例えば約 400°Cを上限とし た低温処理を可能にした。
[0037] 実施例 2
次に、別の浸漬処理により得た MOS型キャパシタの C—V特性図を図 4に示す。 T EOSを酸素プラズマ中 400°Cで分解させて、基板上に酸化膜を堆積させる、周知の プラズマ化学気相成長(プラズマ TEOS— CVD)法により、膜厚 37. 4nmの二酸ィ匕 シリコン膜を形成した MOS型半導体装置の製造方法はこの実施例で変更している 点以外は実施例 1と同じである。図 1 (a)に示す処理槽 2内に満たされた濃度 69質量 %の高濃度の濃硝酸にシリコン基板 11及び二酸ィ匕シリコン膜 15を浸漬し、この状態 で、処理槽 3内の濃硝酸をヒーター 5により加熱して沸騰させる。そして、共沸状態( 濃度 68質量%、沸点 120. 7°C)になったところでこの状態を 1時間持続した。
[0038] 図中の(d)は共沸硝酸 (濃度 68質量%、沸点 120. 7°C)に 1時間浸漬処理した酸 化膜を備えた半導体装置の C—V特性曲線、(e)は比較例として、該浸漬処理をしな 力つた堆積酸ィ匕膜を備えた半導体装置の C—V特性図である。また、(f)は他の比較 例として、シリコン基板上に 900°Cで生成した厚さ 34. 5nmの熱酸化二酸化シリコン 膜を備えた半導体装置の C V特性曲線である。
[0039] 堆積酸化膜に対して本実施例に示した処理を施すことにより、図 4 (d)に示すように 熱酸ィ匕膜に遜色のない程度の C—V特性が得られることが確認された。即ち、プラズ マ TEOS— CVD法によって形成した酸化膜を共沸状態 (濃度 68質量%、沸点 120 . 7°C)の硝酸に浸漬することにより酸ィ匕膜の膜質を向上させることができる。本実施 例により、プラズマ TEOS— CVD法による処理に必要な 400°Cの温度条件を上限と することができる。
[0040] 実施例 3
実施例 2において、高濃度の硝酸から共沸状態 (濃度 68質量%、沸点 120. 7°C) へ移行させて処理する方法を述べたが、濃度 68質量%未満の低濃度の硝酸から共 沸 (濃度 68質量%、沸点 120. 7°C)状態に至るまで昇温加熱しつつ浸漬させて処 理した半導体装置、また、浸漬処理の替わりに、酸化性の蒸気に曝露処理した半導 体装置の C—V特性を測定した。
[0041] 図 1 (b)及び図 1 (c)は、本発明の実施形態として、堆積酸化膜を備えた半導体基 板を、処理槽内に設置して酸化性の蒸気に曝露処理する、酸化膜製造装置の説明 図である。
[0042] 具体的には、図 1 (b)は、処理槽 7内に溜めた酸ィ匕性の溶液 4をヒーター 8によりカロ 熱して、処理漕 7内に酸化性の溶液 4の蒸気を発生させ、二酸ィ匕シリコン膜 (堆積酸 化膜) 2を備えた半導体 1を蒸気に曝露処理するものである。また、図 1 (c)は、蒸気 発生装置 (又は噴霧器) 10により生成した酸ィ匕性の蒸気 (又は霧)を、処理槽 9内に 満たし、二酸化シリコン膜 (堆積酸化膜) 2を備えた半導体 1を蒸気に曝露処理するも のである。
[0043] 図 5に、本実施例の MOS型キャパシタの C V特性図を示す。プラズマ化学気相 成長(プラズマ TEOS— CVD)法により、膜厚 37. 4nmの二酸化シリコン膜を形成し 、MOS型半導体装置の製造方法はこの実施例で変更している点以外は実施例 1と 同じである。(g)は図 1 (b)又は図 1 (c)の装置により、共沸硝酸 (濃度 68質量%、沸 点 120. 7°C)の蒸気を 135°Cにして 1時間曝露処理した酸ィ匕膜を備えた半導体装置 の C—V特性曲線、(h)は共沸硝酸 (濃度 68質量%、沸点 120. 7°C)に 1時間浸漬 処理した酸化膜を備えた半導体装置の C V特性曲線、 (j)は初濃度 40質量%で 1 08°Cの硝酸に浸漬し、ヒーターにより加熱を続けることによって共沸点(120. 7°C) に到達させ、引き続き 1時間共沸硝酸に浸漬処理した酸化膜を備えた半導体装置の C— V特性曲線、(k)は比較例として、前述の硝酸への浸漬又は曝露処理を行わな い堆積酸ィ匕膜を備えた半導体装置の C—V特性曲線である。
[0044] 図 5 (g)に示すように、酸化性の蒸気に曝露処理することによつても、膜質の改善が 見られた。また、図 5 (j)に示すように、硝酸濃度については 40質量%以上の硝酸を 加熱して共沸状態にさせることによって、更に膜質が改善された酸ィ匕膜を備えた半 導体装置を製造することができた。尚、上述の蒸気を 70°C以上の霧に入れ替えて処 理槽 9内に満たした場合であっても、同様の数値的傾向が得られる。 [0045] 実施例 4
また、別の実施例として、図 6に共沸状態 (濃度 68質量%、沸点 120. 7°C)の酸ィ匕 性溶液に浸漬処理後、窒素雰囲気下で加熱した MOS型キャパシタの C V特性図 を示す。プラズマ化学気相成長(プラズマ TEOS— CVD)法により、膜厚 37. 4nmの 二酸ィヒシリコン膜を形成した MOS型半導体装置の製造方法はこの実施例で変更し ている点以外は実施例 1と同じである。ここで、図中の(m)は共沸硝酸 (濃度 68質量 %、沸点 120. 7°C)に 1時間浸漬処理を行った後、窒素雰囲気下において 200°Cで 1時間加熱処理を行った酸化膜を備えた半導体装置の C V特性曲線、 (n)は共沸 硝酸 (濃度 68質量%、沸点 120. 7°C)に 1時間浸漬処理を行った酸化膜を備えた半 導体装置の C V特性曲線、(p)は比較例として、該浸漬処理及び加熱処理を行わ なカゝつた堆積酸ィ匕膜を備えた半導体装置の C—V特性曲線である。
[0046] また、図 7に本実施例により製造された半導体装置の I—V特性図を示す。図中の( q)は共沸硝酸 (濃度 68質量%、沸点 120. 7°C)に 1時間浸漬処理を行った後、窒素 雰囲気下において 200°Cで 1時間加熱処理を行った酸ィ匕膜を備えた半導体装置の C—V特性曲線、(r)は共沸硝酸 (濃度 68質量%、沸点 120. 7°C)に 1時間浸漬処 理を行った酸ィ匕膜を備えた半導体装置の C—V特性曲線、(s)は比較例として、該浸 漬処理及び加熱処理を行わなかった堆積酸化膜を備えた半導体装置の I V特性 曲線である。
[0047] 図 6より、本実施例の処理を行うことにより、酸化性溶液の浸漬処理後に窒素雰囲 気下で加熱処理をすることで、更に酸ィ匕膜の膜質を向上させることができた。また、 酸化性の蒸気中への曝露処理においても同様に、膜質の向上が確認された。また、 図 7より、酸ィ匕膜の絶縁性能は酸ィ匕性溶液への浸漬処理によって向上するだけでな ぐその後の窒素雰囲気下での加熱処理によって更に向上することが確認された。
[0048] また、窒素ガスに少量の水素を添カ卩し、窒素ガス 95%に水素ガス 5%とすることに より、膜質は更に向上した。尚、窒素に替えて、ヘリウム、アルゴン、酸素、一酸化窒 素、一酸化二窒素、水蒸気及びそれらの混合物の一群力 選ばれる少なくとも 1種 類の気体を用いることによつても同様の効果が確認できた。
[0049] 以上、共沸状態の硝酸を用いた実施例、あるいは加熱することで最終的に共沸状 態にした実施例を示したが、酸ィ匕性の溶液が共沸状態でなくても、本発明の実施は 可能である。以下に、幾つかの具体例を示す。
[0050] 実施例 5
図 8に、共沸点以下の酸ィ匕性溶液に浸漬処理を行った MOS型キャパシタの C V 特性図を示す。尚、酸ィ匕膜の形成方法はプラズマ化学気相成長 (プラズマ TEOS— CVD)法を用い、 MOS型半導体装置の製造方法はこの実施例で変更して 、る点以 外は実施例 1と同じである。
[0051] 図中の (t)は 105°Cに加熱した濃度 69質量%の硝酸溶液に 1時間浸漬処理した酸 化膜を備えた半導体装置の C V特性曲線、(u)は共沸状態 (濃度 68質量%、沸点 120. 7°C)の硝酸溶液に 1時間浸漬処理した酸ィ匕膜を備えた半導体装置の C V 特性曲線、(V)は比較例として、酸化膜を形成後、室温 (25°C)の 69質量%の硝酸 溶液に 1時間浸漬処理した酸ィ匕膜を備えた半導体装置の C—V特性曲線である、ま た、他の比較例として、(w)は硝酸への浸漬処理をしていない堆積酸ィ匕膜を備えた 半導体装置の C V特性曲線である。
[0052] 図中の (t)により、硝酸溶液の共沸点以下の浸漬処理であっても、酸化膜の特性が 向上した。このように、共沸点以下の低温処理においても、膜の改質として十分な効 果が得られた。別の実施例として、 70°Cの硝酸溶液 (濃度 68質量%)に浸漬処理す ることでも同様の数値的傾向が得られる。
[0053] 実施例 6
また、共沸点以下の酸化性溶液に浸漬処理を行った後、窒素雰囲気下で加熱した MOS型キャパシタの C— V特性図を図 9に示す。尚、酸ィ匕膜の形成方法はプラズマ 化学気相成長 (プラズマ TEOS— CVD)法を用い、 MOS型半導体装置の製造方法 はこの実施例で変更している点以外は実施例 1と同じである。また、このときの酸ィ匕膜 の膜厚は 33. 7nmである。
[0054] 図中の (X)は 105°Cに加熱した濃度 69質量%の硝酸溶液に 1時間浸漬処理後、 窒素雰囲気下において 200°Cで加熱した酸ィ匕膜を備えた半導体装置の C—V特性 曲線、(y)は 105°Cに加熱した濃度 69質量%の硝酸溶液に 1時間浸漬処理した酸 化膜を備えた半導体装置の C—V特性曲線、(z)は比較例として、浸漬処理をしてな い堆積酸ィ匕膜を備えた半導体装置の C—V特性曲線である。また、(D)は他の比較 例として、熱酸ィ匕膜の C—V特性曲線である。(X)又は (y)に示すように、本実施例に おいても酸ィ匕膜の膜質の向上が確認された。
[0055] 実施例 5及び実施例 6では、プラズマ TEOS— CVD法により形成された酸ィ匕膜の 膜質が、酸化性溶液の共沸点以下の処理により改質されることを示した。次に、常圧 TEOS— CVD法により形成された酸ィ匕膜を共沸点以下で処理したときの具体例を 示す。
[0056] 実施例 7
常圧熱 CVD法により堆積した酸化膜を備えた半導体装置について浸漬処理を行 つた結果を図 10に示す。尚、 MOS型半導体装置の製造方法はこの実施例で変更 している点以外は実施例 1と同じである。また、このときの酸ィ匕膜の膜厚は 33. 7nm である。図中の (E)は堆積酸ィ匕膜を形成後、共沸状態 (濃度 68質量%、沸点 120. 7°C)の硝酸溶液に 1時間浸漬処理した酸ィ匕膜を備えた半導体装置の C V特性曲 線、(F)は堆積酸ィ匕膜を形成後、 105°Cに加熱した濃度 69質量%の硝酸溶液に 1 時間浸漬処理した酸ィ匕膜を備えた半導体装置の C V特性曲線、(G)は比較例とし て、堆積酸化膜を形成後、室温 (25°C)下で濃度 69質量%の硝酸溶液に 1時間浸 漬処理した酸化膜を備えた半導体装置の C—V特性曲線である。また、他の比較例 として、(H)は硝酸への浸漬処理を行っていない、常圧熱 CVD法による堆積酸ィ匕膜 を備えた半導体装置の C—V特性曲線である。
[0057] 図 10からも分力るように、常圧熱 CVD法で成膜した酸ィ匕膜においても、共沸点以 下の酸ィ匕性溶液への浸漬処理により酸ィ匕膜の特性が向上することが確認された。他 方、室温(25°C)下の浸漬処理による効果は小さ力つた。尚、プラズマ化学気相成長 法ゃスパッタ蒸着法によって堆積された酸ィ匕膜についても、共沸点以下の酸ィ匕性溶 液への浸漬処理による膜質が向上の確認されている。
[0058] ところで、上述の実施例 1乃至 7の酸ィ匕膜形成方法に基づいて形成された酸ィ匕膜 をゲート絶縁膜として P - Si (ポリシリコン) TFTに応用した例を以下に示す。
[0059] 図 11は、本発明を適用した一例である p— SiTFT20の断面構造図である。図に示 すとおり、ガラス基板 21上には、まず P型ポリシリコン膜 24が形成される。これは、プ ラズマ CVD法によってアモルファス膜を堆積し、該アモルファス膜をレーザーァニー ル処理することにより形成され、パターユングされる。その後、ソース、ドレインイオン 注入領域 27、ゲート酸ィ匕膜 23、ゲート電極 22、層間絶縁膜 28, 29、ソース電極 25 、ドレイン電極 26が形成され、 p— SiTFTが完成する。尚、本発明を適用したゲート 酸ィ匕膜 23の形成工程以外の成膜技術及びパターユング技術等については公知の 技術が適用される。このように、低温処理によるゲート絶縁膜の利用は広範に及ぶ。
[0060] 次に、他の半導体基板を用いた実施例として、炭化シリコン (SiC)を用いた実施例 を示す。
[0061] 実施例 8
半導体基板である抵抗率 0. 016 Ω— cm (ドープ濃度: 4. 50E+ 18cm_3)の SiC 上に、 6 m (ドープ濃度: 1. 25E+ 17cm_3)のェピタキシャル層が形成された 3C — SiC (100) p形ェピタキシャル基板を用いて、実施例 1の個々の製造方法を適宜 採用して、 MOS型半導体装置を製造した。
[0062] 二酸ィ匕シリコン膜 15はプラズマ TEOS— CVD法を用いて形成した。尚、二酸化シ リコン膜の厚みはデバイスの設計仕様に応じて適宜設定される。 SiC基板 11及び二 酸ィ匕シリコン膜 15を共沸状態濃度 68質量%、沸点 120. 7°C)の硝酸に 1時間浸漬 した後、 MOS型キャパシタを製造した。
[0063] この実施例においても、半導体基板として単結晶シリコンを用いたときと同様、実施 例 1乃至実施例 7に記載の浸漬又は曝露処理により、酸ィ匕膜の膜質の向上が確認で きる。また、半導体基板としては、この他に多結晶シリコン、非晶質シリコン又はシリコ ンゲルマニウムを用いても、同様の結果が得られて 、る。
[0064] 次に、酸化性の溶液に浸漬処理した酸化膜を備えた MOS型半導体装置を製造し た他の実施例を示す。
実施例 9
[0065] 次に、実施例 8と同様、抵抗率 0. 016 Ω—cm (ドープ濃度: 4. 50E+ 18cm_3)の SiC上に、 6 m (ドープ濃度: 1. 25E+ 17cm_3)のェピタキシャル層が形成された 3C— SiC ( 100) p形ェピタキシャル基板を用 、、実施例 1の個々の製造方法を適宜 採用して、 MOS型半導体装置を製造した。 [0066] 図 12は、 SiC— MOS型半導体装置の断面図である。 SiC基板 31に分離領域 32 を形成し、ゲート酸化膜 33およびゲート電極 34、ソース電極 35、ドレイン電極 36を 形成したものである。ここで、分離領域 32は SiC基板 31の表面凹部に CVD—二酸 化シリコン膜を埋め込んで形成し、また、ゲート酸ィ匕膜 33も二酸ィ匕シリコン膜を用い た。
[0067] ゲート酸ィ匕膜 33の二酸ィ匕シリコンはプラズマ化学気相成長(プラズマ TEOS— CV D)法を用いて形成した。尚、二酸化シリコン膜の厚みはデバイスの設計仕様に応じ て適宜設定される。ゲート電極 34は上述の硝酸処理されたゲート酸ィ匕膜 33上に A1 電極を、周知の抵抗加熱蒸着法により膜厚約 200nmに堆積することで形成した。尚 、この金属膜に代えて、ポリシリコン電極 (導電材)を付着させて用いることもできる。 S iC基板 31上の分離領域 32及びゲート酸化膜 33を共沸状態 (濃度 68質量%、沸点 120. 7°C)の硝酸に 1時間浸漬処理を行った。
[0068] 上述の方法により製造された MOS型半導体装置に実施例 1乃至実施例 8の浸漬 又は曝露処理を行うことにより、熱酸ィ匕膜を備えた MOS型半導体装置の特性と遜色 のない特性の半導体装置を得ることができる。即ち、十分な厚みと高い絶縁性を持つ たゲート酸化膜を備えた MOS型半導体装置を低温処理により容易に製造すること が出来る。
[0069] 次に、他の半導体装置として、縦型パワー SiC— MOSFETを用いた実施例を示 す。
[0070] 実施例 10
図 13は、縦型パワー SiC— MOSFETの構造断面図である。 SiC基板 31の一方の 面の表面領域に二酸ィ匕シリコン膜によるゲート酸ィ匕膜 33とゲート電極 34、およびそ の表面領域をはさんで、ソース電極 35、 SiC基板 31の他方の面にドレイン電極 36を 、それぞれ設けている。 SiC基板 31は 3C— SiC (100) p形基板を用いた。
[0071] ゲート酸ィ匕膜 33の二酸ィ匕シリコン膜は、プラズマ化学気相成長(プラズマ TEOS - CVD法)を用いて形成した。尚、二酸化シリコン膜の厚みはデバイスの設計仕様に 応じて適宜設定される。ゲート電極 34は上述の硝酸処理されたゲート酸ィ匕膜 33上に A1電極を、周知の抵抗加熱蒸着法により膜厚約 200nmに堆積することで形成した。 尚、この金属膜に代えて、ポリシリコン電極 (導電材)を付着させて用いることもできる
。 SiC基板 31上のゲート酸ィ匕膜 33を、共沸状態 (濃度 68質量%、沸点 120. 7°C)の 硝酸に 1時間浸漬処理を行った。
[0072] 上述の方法により製造された縦型パワー SiC— MOSFETに実施例 1乃至実施例 9の浸漬又は曝露処理を行うことにより、熱酸化膜を備えた縦型パワー SiC— MOSF ETの特性と遜色のない特性を持つ装置を得ることができる。即ち、十分な厚みと高 V、絶縁性を持ったゲート酸ィ匕膜を備えた縦型パワー SiC— MOSFET装置を、低温 処理により容易に製造することが出来る。
[0073] また、上述の実施例 1乃至 10のいずれにおいても、硝酸に替えて、過塩素酸、硫 酸、オゾン溶解水、過酸化水素水、塩酸と過酸化水素水との混合溶液、硫酸と過酸 化水素水との混合溶液、アンモニア水と過酸化水素水との混合溶液、硫酸と硝酸と の混合溶液および王水の群カゝら選ばれた少なくとも 1種類の酸ィ匕性の溶液又は酸ィ匕 性の蒸気を用いても、同様の効果が得られる。
[0074] 以上、本発明の実施例について具体的に説明した力 上述した実施例は本発明を 実施するための例示にすぎない。例えば、ガラス基板上や PET (ポリエチレンテレフ タラート)などの基板上に半導体基板を用いて薄膜トランジスタ (TFT)を製造する場 合、さらには化合物半導体 (例えば窒化ガリウム、砒ィ匕ガリウム、セレンィ匕カドミウム、 硫ィ匕カドミウム、酸化亜鉛など)を用いて半導体装置およびその製造方法に使用する 場合にも、本発明による膜質の改善が可能である。
[0075] また、上述の実施例 4及び実施例 6では、共沸硝酸あるいは、 105°C下の硝酸への 浸漬処理を行った後、窒素雰囲気下にお!/、て 200°Cで 1時間加熱処理を行った酸 化膜を備えた半導体装置についての結果を示した力 加熱処理は 100°C以上 500 °C以下であれば、数値的傾向において、本発明の効果と同様である。更に、窒素雰 囲気に替えて、アルゴン、水素、酸素等の雰囲気下における加熱処理であっても本 発明の効果が損なわれなかった。
[0076] なお、前述の基板は平面形状に限られることなぐ 3次元形状や球状の凹凸や曲面 を持つ基板で、その凹凸や曲面の領域をトランジスタのチャンネルに利用したものに 対しても、本実施例で述べた二酸ィ匕シリコン膜などの絶縁膜をその凹凸や曲面に低 温で均一に形成することができる。また、本実施例の酸ィ匕膜は、二酸化シリコン膜の みでなぐ高誘電体膜、強誘電体膜、あるいは磁性酸化膜を積層して形成したものに ち適用でさる。
産業上の利用可能性
[0077] 本発明は、各種半導体装置の機能絶縁膜に利用することができる。例えば、各種ト ランジスタのゲート酸ィ匕膜、 LDDトランジスタのスぺーサー絶縁膜、層間絶縁膜、素 子分離層、 MOS型メモリー 'キャパシタの容量絶縁膜 (酸ィ匕膜)、フラッシュ 'メモリー のトンネル酸ィ匕膜、 CCDセンサーのポリシリコン層間絶縁膜等に適用可能な高品質 の酸ィ匕膜を、低温処理により提供することができる。さらに、本発明は、多層半導体 構造あるいは多層伝導体構造の層間絶縁体に適用することが出来ることから、この 種の半導体装置を機能素子として利用する大画面表示装置に利用することができる
図面の簡単な説明
[0078] [図 1] (a)は、本発明の実施例にかかる酸ィ匕膜製造装置の概要断面図、(b)及び (c) は、本発明の他の実施例にかかる酸ィ匕膜製造装置の概要断面図
[図 2]半導体装置の断面構造で開示した工程フロー図
[図 3]本発明の実施例で得た MOS型キャパシタの C—V特性図
[図 4]本発明の他の実施例で得られた MOS型キャパシタの C—V特性図
[図 5]本発明の他の実施例で得られた MOS型キャパシタの C—V特性図
[図 6]本発明の他の実施例で得られた MOS型キャパシタの C—V特性図
[図 7]本発明の他の実施例で得られた MOS型キャパシタの C—V特性図
[図 8]本発明の他の実施例で得られた MOS型キャパシタの C—V特性図
[図 9]本発明の他の実施例で得られた MOS型キャパシタの C—V特性図
[図 10]本発明の他の実施例で得られた MOS型キャパシタの C V特性図
[図 11]本発明の実施例である p— SiTFTの構造断面図
[図 12]本発明の他の実施例である SiC— MOS型半導体装置の構造断面図
[図 13]本発明の他の実施例である縦型パワー SiC— MOSFETの構造断面図 符号の説明 被処理用シリコン基板
二酸化シリコン膜 (堆積酸化膜) 処理槽
高濃度酸化性溶液
ヒーター
酸化性蒸気
処理漕
ヒーター
処理漕
蒸気発生装置
シリコン基板
分離領域
自然酸化膜
表面領域
二酸ィ匕シリコン膜 (CVD堆積酸ィ匕膜) 金属膜
電極
p-SiTFT
ガラス基板
ゲート電極
ゲート酸化膜
P型 Si
ソース電極
ドレイン電極
n+p-Si
, 29 層間絶縁層
SiC基板
分離領域 ゲート酸化膜 ゲート電極 ソース電極 ドレイン電極

Claims

請求の範囲
[1] 堆積酸化膜を形成した半導体を 70°C以上の酸化性の溶液に浸漬処理する
酸化膜の形成方法。
[2] 堆積酸化膜を形成した半導体を、酸化性の蒸気中に曝露処理する
酸化膜の形成方法。
[3] 前記浸漬処理を行った半導体に、
100°C以上 500°C以下で加熱処理を行う
請求項 1に記載の酸化膜の形成方法。
[4] 前記曝露処理を行った半導体に、
100°C以上 500°C以下で加熱処理を行う
請求項 2に記載の酸化膜の形成方法。
[5] 前記加熱処理は、窒素、ヘリウム、アルゴン、酸素、一酸化窒素、一酸化二窒素、 水蒸気及びそれらの混合物の一群から選ばれる少なくとも 1種類の気体雰囲気下で なされる
請求項 3又は 4に記載の酸ィ匕膜の形成方法。
[6] 前記気体に水素ガスを加えた
請求項 5に記載の酸化膜の形成方法。
[7] 前記半導体が単結晶シリコン、多結晶シリコン、非晶質シリコン、炭化シリコン及び シリコンゲルマニウムの一群力 選ばれる 1種類である
請求項 1又は請求項 2に記載の酸化膜の形成方法。
[8] 前記酸化性の溶液が、硝酸、過塩素酸、硫酸、オゾン溶解水、過酸化水素水、塩 酸と過酸化水素水との混合溶液、硫酸と過酸化水素水との混合溶液、アンモニア水 と過酸化水素水との混合溶液、硫酸と硝酸との混合溶液、王水及び沸騰水の一群か ら選ばれる少なくとも 1種類の溶液である
請求項 1に記載の酸化膜の形成方法。
[9] 前記酸化性の蒸気が、硝酸、過塩素酸、硫酸、オゾン溶解水、過酸化水素水、塩 酸と過酸化水素水との混合溶液、硫酸と過酸化水素水との混合溶液、アンモニア水 と過酸化水素水との混合溶液、硫酸と硝酸との混合溶液、王水及び沸騰水の一群か ら選ばれる少なくとも 1種類の蒸気である
請求項 3に記載の酸化膜の形成方法。
[10] 前記堆積酸化膜を形成する工程が、熱化学気相成長法、スパッタ蒸着法、プラズ マ化学気相成長法、電子ビーム蒸着法、抵抗加熱蒸着法及びスピンオンコート法の 一群力も選ばれる少なくとも 1つの方法である
請求項 1又は請求項 2に記載の酸化膜の形成方法。
[11] 半導体の表面に堆積酸化膜を形成する工程の後に、
堆積酸化膜を備えた半導体を 70°C以上の酸化性の溶液に浸漬処理する工程を備 えた
半導体装置の製造方法。
[12] 半導体の表面に堆積酸化膜を形成する工程の後に、
堆積酸化膜を備えた半導体を酸化性の蒸気に曝露処理する工程を備えた 半導体装置の製造方法。
[13] 前記浸漬処理工程の後に、
100°C以上 500°C以下の加熱処理する工程を備えた
請求項 11に記載の半導体装置の製造方法。
[14] 前記曝露処理する工程の後に、
100°C以上 500°Cの加熱処理する工程を備えた
請求項 13に記載の半導体装置の製造方法。
[15] 前記加熱処理は、窒素、ヘリウム、アルゴン、酸素、一酸化窒素、一酸化二窒素、 水蒸気及びそれらの混合物の一群から選ばれる少なくとも 1種類の気体雰囲 気下でなされる
請求項 13又は請求項 14に記載の半導体装置の製造方法。
[16] 前記気体に水素ガスを加えた
請求項 15に記載の半導体装置の製造方法。
[17] 前記半導体が単結晶シリコン、多結晶シリコン、非晶質シリコン、炭化シリコン及び シリコンゲルマニウムの一群力 選ばれる 1種類である
請求項 11又は請求項 12に記載の半導体装置の製造方法。
[18] 前記酸化性の溶液が、硝酸、過塩素酸、硫酸、オゾン溶解水、過酸化水素水、塩 酸と過酸化水素水との混合溶液、硫酸と過酸化水素水との混合溶液、アンモニア水 と過酸化水素水との混合溶液、硫酸と硝酸との混合溶液、王水及び沸騰水の一群か ら選ばれる少なくとも 1種類の溶液である
請求項 11に記載の半導体装置の製造方法。
[19] 前記酸化性の蒸気が、硝酸、過塩素酸、硫酸、オゾン溶解水、過酸化水素水、塩 酸と過酸化水素水との混合溶液、硫酸と過酸化水素水との混合溶液、アンモニア水 と過酸化水素水との混合溶液、硫酸と硝酸との混合溶液、王水及び沸騰水の一群か ら選ばれる少なくとも 1種類の蒸気である
請求項 12に記載の半導体装置の製造方法。
[20] 前記堆積酸化膜を形成する工程が、熱化学気相成長法、スパッタ蒸着法、プラズ マ化学気相成長法、電子ビーム蒸着法、抵抗加熱蒸着法及びスピンオンコート法の 一群力も選ばれる少なくとも 1つの方法である
請求項 11又は請求項 12に記載の半導体装置の製造方法。
[21] 半導体の表面に堆積酸化膜を形成する工程の後に、
堆積酸ィ匕膜を備えた半導体を 70°C以上の酸ィ匕性の溶液に浸漬処理する工程を行 つた酸化膜を備えた
半導体装置。
PCT/JP2006/314232 2005-07-19 2006-07-19 酸化膜の形成方法並びにその酸化膜を備えた半導体装置及びその製造方法 WO2007010921A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005-208133 2005-07-19
JP2005208133A JP5073928B2 (ja) 2005-07-19 2005-07-19 酸化膜の形成方法並びに半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2007010921A1 true WO2007010921A1 (ja) 2007-01-25

Family

ID=37668798

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/314232 WO2007010921A1 (ja) 2005-07-19 2006-07-19 酸化膜の形成方法並びにその酸化膜を備えた半導体装置及びその製造方法

Country Status (2)

Country Link
JP (1) JP5073928B2 (ja)
WO (1) WO2007010921A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013094688A1 (ja) * 2011-12-22 2013-06-27 独立行政法人科学技術振興機構 薄膜トランジスタ及び薄膜トランジスタの製造方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4823952B2 (ja) * 2007-03-26 2011-11-24 三菱電機株式会社 半導体装置の製造方法
JP2011054868A (ja) * 2009-09-04 2011-03-17 Hikari Kobayashi 半導体装置およびその製造方法
TWI657580B (zh) * 2011-01-26 2019-04-21 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0529293A (ja) * 1991-07-18 1993-02-05 Fujitsu Ltd 半導体基板の前処理方法
JPH1027911A (ja) * 1996-07-11 1998-01-27 Seiko Epson Corp 薄膜トランジスタの製造方法
JP2000077670A (ja) * 1998-09-03 2000-03-14 Seiko Epson Corp 半導体装置の製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2842090B2 (ja) * 1992-10-06 1998-12-24 日本電気株式会社 半導体装置の製造方法
JP3508321B2 (ja) * 1995-09-12 2004-03-22 ソニー株式会社 絶縁膜の形成方法
JPH11274498A (ja) * 1998-03-18 1999-10-08 Seiko Epson Corp 基板の熱処理方法及び熱処理装置
JP3426494B2 (ja) * 1998-04-02 2003-07-14 沖電気工業株式会社 半導体装置の製造方法
JP3604018B2 (ja) * 2002-05-24 2004-12-22 独立行政法人科学技術振興機構 シリコン基材表面の二酸化シリコン膜形成方法、半導体基材表面の酸化膜形成方法、及び半導体装置の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0529293A (ja) * 1991-07-18 1993-02-05 Fujitsu Ltd 半導体基板の前処理方法
JPH1027911A (ja) * 1996-07-11 1998-01-27 Seiko Epson Corp 薄膜トランジスタの製造方法
JP2000077670A (ja) * 1998-09-03 2000-03-14 Seiko Epson Corp 半導体装置の製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013094688A1 (ja) * 2011-12-22 2013-06-27 独立行政法人科学技術振興機構 薄膜トランジスタ及び薄膜トランジスタの製造方法
JP2013131685A (ja) * 2011-12-22 2013-07-04 Japan Science & Technology Agency 薄膜トランジスタ及び薄膜トランジスタの製造方法
US9293325B2 (en) 2011-12-22 2016-03-22 Japan Science And Technology Agency Thin film transistor and method for fabricating thin film transistor

Also Published As

Publication number Publication date
JP2007027453A (ja) 2007-02-01
JP5073928B2 (ja) 2012-11-14

Similar Documents

Publication Publication Date Title
TWI250578B (en) Semiconductor device and manufacturing method therefor
US6383873B1 (en) Process for forming a structure
CN100390945C (zh) 基底绝缘膜的形成方法
US8039403B2 (en) Thin film transistor, method of manufacturing same, display device, method of modifying an oxide film, method of forming an oxide film, semiconductor device, method of manufacturing semiconductor device, and apparatus for manufacturing semiconductor device
TWI261879B (en) Method of producing insulator thin film, insulator thin film, method of manufacturing semiconductor device, and semiconductor device
JP4095615B2 (ja) 酸化膜の形成方法、半導体装置、半導体装置の製造方法
JP5073928B2 (ja) 酸化膜の形成方法並びに半導体装置の製造方法
JPH10229080A (ja) 酸化物の処理方法、アモルファス酸化膜の形成方法およびアモルファス酸化タンタル膜
TWI354711B (ja)
JP4567503B2 (ja) 酸化膜の形成方法、半導体装置、半導体装置の製造方法、SiC基板の酸化方法とそれを用いたSiC−MOS型半導体装置およびそれを用いたSiC−MOS型集積回路
JP3786569B2 (ja) 半導体装置の製造方法
TW200908156A (en) Method of manufacturing semiconductor device
JP3647785B2 (ja) 半導体装置の製造方法
JP4237147B2 (ja) 薄膜トランジスタおよびその製造方法、表示装置、酸化膜の改質方法
JP5256444B2 (ja) 絶縁膜の形成方法、半導体装置の製造方法および半導体装置の製造装置
JP2002064093A (ja) 半導体基板表面の酸化膜形成方法および半導体装置の製造方法
TW200304184A (en) Semiconductor device and production method therefor
JP4372732B2 (ja) 薄膜トランジスタの製造方法および酸化膜の改質方法
KR100882090B1 (ko) 반도체소자의 캐패시터 제조방법
JPH07161996A (ja) 絶縁ゲート型電界効果半導体装置及びその製造方法
US8748260B2 (en) Method for manufacturing nano-crystalline silicon material for semiconductor integrated circuits
TW591707B (en) Method for producing substrate material and semiconductor device including plasma processing
JP6162188B2 (ja) 太陽電池の製造装置
JP4106513B2 (ja) 半導体素子のキャパシタ製造方法
JP5666552B2 (ja) 太陽電池およびその製造方法、並びに太陽電池の製造装置

Legal Events

Date Code Title Description
DPE2 Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 06781239

Country of ref document: EP

Kind code of ref document: A1