WO2006120826A1 - セラミック多層基板 - Google Patents

セラミック多層基板 Download PDF

Info

Publication number
WO2006120826A1
WO2006120826A1 PCT/JP2006/307590 JP2006307590W WO2006120826A1 WO 2006120826 A1 WO2006120826 A1 WO 2006120826A1 JP 2006307590 W JP2006307590 W JP 2006307590W WO 2006120826 A1 WO2006120826 A1 WO 2006120826A1
Authority
WO
WIPO (PCT)
Prior art keywords
pattern
ceramic
multilayer substrate
main surface
cavity
Prior art date
Application number
PCT/JP2006/307590
Other languages
English (en)
French (fr)
Inventor
Kazuhiro Isebo
Original Assignee
Murata Manufacturing Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co., Ltd. filed Critical Murata Manufacturing Co., Ltd.
Priority to JP2006529412A priority Critical patent/JP4506990B2/ja
Priority to EP06731537.4A priority patent/EP1881751B1/en
Publication of WO2006120826A1 publication Critical patent/WO2006120826A1/ja
Priority to US11/738,637 priority patent/US7745734B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09781Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components

Definitions

  • the present invention relates to a ceramic multilayer substrate, and more particularly to a ceramic multilayer substrate having a cavity.
  • a ceramic multilayer substrate having a cavity structure is used in order to increase the mounting density of electronic components, and to reduce the size and height.
  • a ceramic multilayer substrate having a cavity is formed by laminating an unfired ceramic layer having no opening and an unfired ceramic layer having an opening and firing simultaneously to form the cavity.
  • a ceramic multilayer substrate with a cavity may crack at the edge of the bottom surface of the cavity due to differences in the shrinkage of the ceramic layer during firing, or warp or swell the part that forms the bottom surface of the cavity or the sidewall around the cavity. Deformation such as this occurs or is difficult.
  • Various techniques for preventing such problems have been proposed.
  • Patent Document 1 proposes that an insertion layer having a shrinkage during firing smaller than that of a ceramic layer is provided in a portion where the side wall around the cavity is formed.
  • Patent Document 2 proposes that a shrinkage relaxation pad for relaxing the shrinkage stress generated at the interface between the ceramic layers is provided in the vicinity of the bottom side end of the cavity inner peripheral surface.
  • Patent Document 3 a shape retention pattern formed of a ceramic material having a sintering start temperature higher than that of the ceramic material of the substrate forming green sheet is placed along the corner of the cavity inside the ceramic multilayer substrate. Has been proposed.
  • Patent Document 4 discloses a configuration in which a step is provided in the cavity by deepening the center part of the cavity and shallowing the peripheral part.
  • Patent Documents 5 and 6 disclose that the sintering shrinkage start temperature of a conductor paste such as an internal electrode is set lower than the sintering shrinkage start temperature of a ceramic green sheet.
  • Patent Document 1 Japanese Patent Laid-Open No. 2003-60106
  • Patent Document 2 Japanese Patent Laid-Open No. 2002-164654
  • Patent Document 3 Japanese Patent Application Laid-Open No. 2004-165247
  • Patent Document 4 Japanese Patent Laid-Open No. 10-173083
  • Patent Document 5 Japanese Patent Laid-Open No. 5_243700
  • Patent Document 6 Japanese Patent Laid-Open No. 2002-26528
  • the insertion layer is provided to control the shrinkage during firing of the ceramic layer, the design of the circuit provided in the ceramic multilayer substrate becomes large due to the arrangement of the insertion layer.
  • the insertion layer has different characteristics and shape from the ceramic green sheet forming the main part of the substrate, it is necessary to add a special process and it is difficult to reduce the manufacturing cost.
  • the present invention is intended to provide a ceramic multilayer substrate capable of preventing non-uniform deformation without adding a special process.
  • the present invention provides a ceramic multilayer substrate configured as follows.
  • the ceramic multilayer substrate includes a plurality of laminated ceramic layers and at least one conductor pattern disposed in at least one ceramic layer, and a cavity is formed on at least a first main surface. Yes. Same as the conductor pattern, which is disposed in at least one ceramic layer having an opening forming the cavity so as to surround the entire circumference of the opening when seen through from the normal direction of the first main surface. It has a deformation prevention pattern made of material.
  • the conductor pattern forms part of an electric circuit. That is, a part of the built-in circuit of the ceramic multilayer substrate, for example, a capacitor pattern, an inductor pattern
  • the deformation prevention pattern may be a simple dummy pattern unrelated to the electric circuit or may also serve as a conductor pattern. [0013] In the above configuration, since the deformation prevention pattern is disposed so as to surround the entire periphery of the opening, the ceramic layer can be prevented from being deformed unevenly during firing. The deformation prevention pattern has a greater effect of suppressing deformation than when the deformation prevention pattern is provided only in a part around the opening.
  • the deformation prevention pattern is made of the same material as the conductor pattern, it can be formed in the same process as the conductor pattern, and no additional special process is required.
  • the deformation preventing pattern includes an annular pattern that continuously surrounds the entire circumference of the opening.
  • the deformation preventing pattern includes a divided pattern in which a plurality of pattern elements are arranged at intervals so as to surround the entire circumference of the opening in the ceramic layer having the opening.
  • the opening is rectangular.
  • the deformation preventing pattern includes a belt-like pattern extending along at least one side of the opening in the ceramic layer having the opening.
  • the “deformation prevention pattern” is a pattern for preventing deformation at the time of molding or firing of the cavity.
  • This deformation prevention pattern is formed of at least one of an in-plane conductor pattern and an interlayer connection conductor pattern, and may be a ground pattern at a ground potential or a signal pattern for propagating an electric signal.
  • it may be a dummy pattern that is not connected to the ground pattern or signal pattern.
  • the deformation prevention pattern may be a pattern formed by appropriately combining the ring-shaped pattern, the divided pattern, and the band-shaped pattern described above on the ceramic layer having an opening.
  • the shape 'dimension of each pattern can be appropriately selected according to the degree of deformation of the ceramic layer having the opening.
  • a plurality of deformation prevention patterns provided on two or more different ceramic layers are formed from the main surface of the ceramic multilayer substrate. It only needs to be arranged so as to surround the entire circumference of the cavity when seen through.
  • the number of deformation prevention patterns formed in the horizontal direction and the vertical direction of the ceramic multilayer substrate may be different depending on the degree of deformation. For example, when seen through, three layers of deformation prevention patterns may be formed in the horizontal direction, and one layer of deformation prevention patterns may be formed in the vertical direction.
  • the shape of the opening of the cavity is a square.
  • the first main surface is a rectangle having a long side and a short side.
  • the first main surface includes a conductor pattern other than the deformation prevention pattern and at least one deformation prevention pattern between the opening of the cavity and the short side of the first main surface. Is arranged.
  • the at least one deformation prevention pattern has a larger area than the conductor pattern other than the deformation prevention pattern.
  • the firing shrinkage force in the direction parallel to the long side of the first main surface is larger than the firing shrinkage in the direction parallel to the short side of the first main surface.
  • the deformation preventing pattern is disposed on the first main surface.
  • the deformation prevention pattern can be easily formed in the same manner as the terminal electrode of the conductor pattern disposed on the first main surface. It is also easy to adjust the degree of deformation suppression of the ceramic layer having the opening.
  • the plurality of deformation prevention patterns respectively disposed on the main surfaces of the plurality of ceramic layers having the openings and the conductor pattern are made of the same material, pass through the ceramic layer, and An interlayer connection conductor pad for connecting the deformation prevention pattern of With a turn.
  • a plurality of the interlayer connection conductor patterns are provided.
  • the plurality of interlayer connection conductor patterns are alternately arranged in at least two parallel rows as viewed through the normal direction force of the first main surface.
  • the deformation prevention pattern includes a ground pattern electrically connected to a portion of the conductor pattern that becomes a ground potential.
  • the deformation prevention pattern which is a ground pattern, has a ground potential, it can also serve as an electromagnetic shield for components (particularly IC chips) disposed in the cavity.
  • the deformation prevention patterns respectively arranged on different main surfaces of the ceramic layer having openings are connected by the interlayer connection conductor pattern penetrating the ceramic layer, the ground potential is enhanced.
  • the first main surface has a terminal for connecting the ceramic multilayer substrate to the circuit substrate.
  • the ceramic multilayer substrate has a “down-cavity structure” in which the cavity faces the circuit board (hereinafter referred to as “mother board”).
  • the first principal surface on the cavity side is the connection part to the mother board.
  • an opening is required. It is particularly important to suppress the deformation of the ceramic layer.
  • the deformation prevention pattern when the deformation prevention pattern is connected to the portion of the conductor pattern that is at the ground potential, the deformation prevention pattern that becomes the ground pattern becomes closer to the mother board by adopting a down-cavity structure. Therefore, the ground pattern can be brought close to the so-called “ideal ground”, which leads to the enhancement of the grounding of the ceramic multilayer substrate and the improvement of the high frequency characteristics.
  • a first surface mounting portion is provided in the cavity formed on the first main surface.
  • the product is mounted.
  • a second surface-mounted component is mounted on the second main surface opposite to the first main surface.
  • a surface mountable device such as a chip capacitor, a chip-type LC filter, or a semiconductor IC can be mounted on both surfaces of a ceramic multilayer substrate having a "down-cavity structure".
  • a ceramic multilayer substrate having a smaller size and higher performance can be obtained.
  • the first main surface is provided with a surface pattern made of the same material as that of the conductor pattern, which is disposed along the cavity.
  • the surface pattern can be provided so as to be exposed on the first main surface of the ceramic multilayer substrate, and the deformation suppressing ability can be further improved.
  • the surface pattern need not be provided on the entire circumference of the cavity.
  • the surface pattern may be arranged in an empty space where there are no terminals.
  • the surface pattern preferably has a larger area than the terminals arranged on the first main surface.
  • the surface pattern is connected to a deformation prevention pattern (in particular, a plurality of deformation prevention patterns connected by an interlayer connection conductor pattern) that becomes a ground potential because the ground can be further strengthened.
  • the ceramic layer is made of a low-temperature fired ceramic material.
  • the conductor pattern and the deformation prevention pattern are made of a material mainly composed of silver or copper.
  • Low temperature co-fired ceramic (LTCC) materials can be sintered at a firing temperature of 1050 ° C or lower, and have the same specific resistance as silver (Ag), copper (Cu), etc. Since firing is possible, it is suitable for a ceramic multilayer substrate for high frequency applications.
  • LTCC material a low temperature sintered ceramic material (hereinafter referred to as “LTCC material”), a glass composite LTCC material made by mixing borosilicate glass with ceramic powder such as alumina forsterite, ZnO _Mg O_Al O _ Si crystallized glass using OO crystallized glass
  • Non-glass-type LTCC materials using MgO-B 2 O-based ceramic powders using MgO-B 2 O-based ceramic powders.
  • the invention's effect [0042]
  • the ceramic multilayer substrate of the present invention can prevent non-uniform deformation without adding a special process.
  • FIG. 1 is a cross-sectional view showing a configuration of a ceramic multilayer substrate. (Example 1)
  • FIG. 2 is a cross-sectional view showing a configuration of a deformation prevention pattern.
  • FIG. 3 is a cross-sectional view showing a configuration of a deformation prevention pattern. (Modification 1)
  • FIG. 4 is a cross-sectional view showing a configuration of a deformation prevention pattern. (Modification 2)
  • FIG. 5 is a cross-sectional view showing a configuration of a deformation prevention pattern. (Modification 3)
  • FIG. 6 is an external view showing a configuration of a ceramic multilayer substrate. (Example 2)
  • FIG. 7 is a (A) exploded perspective view and (B) an assembled sectional view showing the configuration of the ceramic multilayer substrate. (Example 3)
  • FIG. 8 is an exploded perspective view of the main part showing the configuration of the ceramic multilayer substrate. (Example 4)
  • FIG. 9 is an exploded perspective view showing a configuration of a ceramic multilayer substrate. (Example 5)
  • Example 1 A ceramic multilayer substrate 10 of Example 1 will be described with reference to FIGS.
  • the main body 11 of the ceramic multilayer substrate 10 includes a flat bottom plate portion 1 la and a cavity peripheral portion l ib in which a cavity 12 is formed at the center.
  • the ceramic multilayer substrate 10 is formed by laminating and firing a plurality of ceramic dally sheets.
  • an internal electrode pattern that is a part of the built-in circuit is formed inside the main body 11, an in-plane conductor 13 disposed between ceramic dally sheets, a via-hole conductor 14 filled in a through-hole (via) penetrating the ceramic tagley sheet, and the like.
  • An internal electrode pattern that is a part of the built-in circuit is formed inside the main body 11.
  • an internal electrode pattern such as a passive element pattern such as a capacitor inductor, a ground pattern, or a wiring pattern for turning a bow I is formed.
  • Terminal electrodes 18a and 18b electrically connected to the built-in circuit are formed on the second main surface 10a and the first main surface 10b of the ceramic multilayer substrate 10. Further, the cavity 12 is formed on the first main surface 10b so that its opening faces.
  • an IC chip 70 is mounted in the cavity 12 as a part of a built-in circuit, for example, via a bonding wire 72. Further, for example, the chip type multilayer ceramic capacitor 50 is mounted on the terminal electrode 18a of the second main surface 10a via the solder 52, and the semiconductor device 60 is mounted via the solder ball 62.
  • the ceramic multilayer substrate 10 is thus connected to the second main surface 10a and the cavity 12 through the terminal electrodes 18b on the first main surface 10b in a state where the surface mount components 50, 60, 70 are mounted in the cavity 12. It is mounted on a large circuit board (mother board) such as a printed circuit board.
  • mother board such as a printed circuit board.
  • the cavity surrounding portion l ib (bank portion) that forms the cavity 12 is located in the plurality of ceramic interlayers similarly to the in-plane conductor 13.
  • a plurality of deformation prevention patterns 15 formed in the above are arranged.
  • the deformation preventing patterns 15 are connected by an interlayer connection conductor pattern 16 formed so as to penetrate the ceramic layer, similarly to the via-hole conductor 14. It is also possible to adopt a configuration in which only one or two or more deformation prevention patterns 15 are arranged and the interlayer connection conductor pattern 16 is not provided.
  • the deformation preventing pattern 15 is disposed so as to surround almost the entire circumference of the cavity 12 and suppresses deformation of the main body 11, particularly the cavity surrounding portion l ib when the ceramic multilayer substrate 10 is fired.
  • the deformation prevention patterns 15 By providing a plurality of deformation prevention patterns 15, the effect of suppressing deformation (particularly warpage) of the cavity peripheral portion ib is enhanced.
  • the rigidity is increased and the firing displacement between the deformation prevention patterns 15 is constrained, so that the deformation suppressing ability is further increased.
  • the deformation preventing pattern 15 is connected to the built-in circuit of the ceramic multilayer substrate 10 by the connection conductor 17. Of these, a portion that becomes a ground potential, for example, a terminal electrode 18b connected to the ground terminal of the mother board is electrically connected.
  • the deformation preventing pattern 15 surrounding the periphery of the cavity 12 becomes a ground potential, so that it can also serve as an electromagnetic shield for the component 70 disposed in the cavity 12.
  • the ground potential is further strengthened.
  • the plurality of deformation prevention patterns 15 provided in different layers are connected by the plurality of interlayer connection conductor patterns, the magnetic shielding property is enhanced.
  • the anti-deformation pattern may be connected to the built-in circuit, or may be a floating pattern (floating pattern (dummy pattern)).
  • the ceramic multilayer substrate 10 has a "down-cavity structure" in which the opening of the cavity 12 faces the mother board.
  • the main surface 10b on the cavity 12 side is the connection part to the mother board, so high flatness is required, so it is particularly important to suppress the deformation of the cavity periphery l ib. is there.
  • the deformation prevention pattern 15 is at the ground potential as described above, the ground pattern is brought closer to the so-called “ideal ground” by adopting a down-cavity structure because the deformation prevention pattern becomes closer to the mother board. This can lead to ground strengthening and thus high frequency characteristics.
  • the deformation preventing pattern 15 is formed in a ring-shaped pattern that continuously surrounds the entire circumference of the cavity 12.
  • the deformation of the cavity surrounding portion ib can be suppressed by appropriately selecting the shape, size, and arrangement of the pattern elements of the divided pattern according to the degree of deformation of the cavity surrounding portion ib.
  • each belt-like pattern 15b shown in FIG. 4 may be formed in a belt-like pattern extending along each side 12x of the rectangular opening of the cavity 12.
  • a belt-like pattern having an appropriate size and shape is arranged at an appropriate position. By doing so, the deformation of the cavity peripheral portion l ib can be suppressed.
  • the belt-like pattern 15b may be divided for each side 12x, or the belt-like pattern portions along the side 12x contacting P may be combined. Further, each belt-like pattern is not limited to the shape along the entire side 12x of the cavity 12, but may be a shape along only a part of the side 12x.
  • a deformation prevention pattern may be formed by appropriately combining a ring-shaped pattern, a divided pattern, and a band-shaped pattern.
  • deformation of the cavity surrounding portion 1 lb can be suppressed by appropriately selecting the size, shape, and arrangement of each pattern according to the degree of deformation of the cavity surrounding portion 11b.
  • the division pattern 15x and the strip patterns 15y and 15z are arranged so as to surround the entire circumference of the cavity 12.
  • the ceramic green sheet for a substrate is an unsintered glass ceramic green sheet obtained by forming a slurry containing glass ceramic into a sheet shape by a doctor blade method or a casting method.
  • a low temperature co-fired ceramic (LTCC) material that can be sintered at a firing temperature of 1050 ° C or lower is used. Since it can be fired simultaneously with silver (Ag), copper (Cu), etc. with low specific resistance, it is a suitable material for high-frequency ceramic multilayer substrates.
  • the low-temperature sintered ceramic material is a glass composite LTCC material made by mixing borosilicate glass with ceramic powder such as alumina forsterite, Zn O -MgO-Al ⁇ -Crystallized glass-based LTCC material using SiO-based crystallized glass,
  • the opening for forming cavity 12 is machined.
  • the via hole conductor 14, the interlayer connection conductor pattern 16 and the connection conductor 17 are formed in the through hole by carrying a conductor paste by printing or the like.
  • Conductor paste is It contains at least one metal component and resin component of Cu, Ag, Pd, W, and Au.
  • the conductor paste is preferably composed mainly of Ag or Cu.
  • one main surface of the ceramic green sheet for substrate is made of the same material as the conductor paste to be carried in the through hole for forming the via-hole conductor 14, the layer indirect conductive pattern 16 and the connection conductor 17.
  • the in-plane conductor 13 and the deformation preventing pattern 15 are formed by printing a conductor paste by a screen printing method, a gravure printing method, or the like, or transferring a metal foil having a predetermined pattern shape.
  • the in-plane conductor 13 and the deformation preventing pattern 15 may be formed by using a photolithography technique.
  • the auxiliary ceramic green sheet is prepared by dispersing a ceramic powder such as alumina in an organic vehicle composed of an organic binder, an organic solvent, a plasticizer, etc., and preparing the slurry, using the doctor blade method or the like. It is formed into a sheet shape by a casting method or the like.
  • the sintering temperature of the auxiliary ceramic green sheet is, for example, 1400 to: 1600 ° C., and is not substantially sintered at the sintering temperature of the ceramic green sheet for the substrate.
  • the terminal electrodes 18a and 18b of the main surfaces 10a and 10b of the ceramic multilayer substrate 10 are formed, the in-plane conductor 13 and the deformation prevention are provided on appropriate portions of the substrate ceramic green sheet and the auxiliary ceramic green sheet. Place the conductive paste in the same way as pattern 15.
  • a plurality of substrate ceramic green sheets are appropriately stacked in sequence between the auxiliary ceramic green sheets, and then pressed by an isostatic press or the like to produce a laminated unfired composite laminate.
  • a part of the auxiliary ceramic green sheet enters the cavity, and the auxiliary ceramic green sheet is also provided on the bottom surface of the cavity.
  • the unfired composite laminate is fired at a temperature lower than the firing temperature of the auxiliary ceramic green sheet, for example, from 800 ° C to 1050 ° C.
  • the auxiliary layer in which the organic component is scattered from the auxiliary ceramic green sheet and becomes porous is removed by a sand blast method, a wet blast method, an ultrasonic vibration method, or the like. As a result, the ceramic multilayer substrate 10 having the cavity 12 is taken out.
  • the sintering start temperature of the conductor paste mainly composed of Au or Cu is lower than the sintering start temperature of the ceramic green sheet for substrates composed of the low-temperature fired ceramic material.
  • the timing is earlier than the end timing of sintering of the ceramic green sheet for substrates Therefore, the deformation preventing pattern 15 is sintered before the substrate ceramic green sheet forming the cavity peripheral portion ib.
  • the ceramic green sheet for substrate forming the cavity peripheral portion ib is uniformly restrained from deformation during firing by the deformation prevention pattern 15. That is, in the cavity periphery, the firing shrinkage behavior of the conductor pattern, which is a deformation prevention pattern, is more dominant than the firing shrinkage behavior of the ceramic green sheet.
  • the main body 11 of the ceramic multilayer substrate 10, particularly the cavity peripheral portion l ib can be prevented from being unevenly deformed.
  • the non-shrinkage method using the auxiliary layer has been described, it can be manufactured by a normal method for manufacturing a ceramic multilayer substrate without using the auxiliary layer.
  • the non-shrinking method can more suitably suppress deformation of the cavity periphery due to a synergistic effect with the use of the deformation prevention pattern.
  • Example 2 The ceramic multilayer substrate 20 of Example 2 will be described with reference to FIG.
  • the internal structure of the ceramic multilayer substrate 20 is substantially the same as that of the ceramic multilayer substrate 10 of the first embodiment.
  • the ceramic multilayer substrate 20 has surface patterns 26a, 26b formed on the main surface 2 Ob on the side where the cavity 22 is formed, in addition to the terminal electrodes 28, and
  • the difference between the cavity 22 and the ceramic multilayer substrate 10 of the first embodiment is that the opening shape of the cavity 22 is a square and the shape of the main surface 20b of the ceramic multilayer substrate 20 is a rectangle having a long side and a short side.
  • the surface patterns 26a and 26b are formed in a rectangle having a long side in a direction perpendicular to the long side 20t, and are made of substantially the same material as the conductor pattern such as the terminal electrode 28 and the in-plane conductor, and the terminal. It is formed simultaneously with the electrode 28.
  • the ceramic multilayer substrate has an irregular shape such as a rectangular parallelepiped connected with an isotropic shape.
  • deformation of the cavity peripheral portion is likely to occur.
  • the firing shrinkage in the direction parallel to the long side 20t of the ceramic multilayer substrate increases. Therefore, a rectangular surface pattern 26a, 26b having an area larger than the terminal electrode and having a long side in a direction perpendicular to the long side 20t is provided symmetrically between the opening and the short side with respect to the opening. Therefore, the deformation suppressing ability of the cavity surrounding portion 21b can be improved.
  • the surface patterns 26a and 26b may be provided only partially around the cavity 22 on the main surface 20b of the ceramic multilayer substrate 20.
  • the surface patterns 26a and 26b are formed in the cavity peripheral portion 21b as in the first embodiment, and are formed into a deformation prevention pattern (in particular, a plurality of deformation prevention patterns connected by interlayer connection conductor patterns). By connecting to, the ground can be further strengthened.
  • FIG. 7A is an exploded perspective view of a ceramic multilayer substrate of Example 3.
  • FIG. 7 (B) is an assembled cross-sectional view taken along line bb in FIG. 7 (A). In Fig. 7 (A), the signal line is not shown.
  • ceramic layers 110, 120, and 130 force S having openings 112, 122, and 132 that become cavities 162 are laminated on a flat bottom plate portion 100.
  • the first and third ceramic layers 110 and 130 from the bottom plate portion 100 side are prevented from being deformed by a pair of sides (left and right sides in the figure) on the same side facing each other with the openings 112 and 132 interposed therebetween. Patterns 11 4 and 134 are formed. As shown in FIG. 7B, the deformation preventing patterns 114 and 134 are connected by interlayer connection conductor patterns 116 and 126 formed on the first and second ceramic layers 110 and 120, respectively.
  • the third ceramic layer 130 is formed with a connection conductor 136 that connects between the deformation prevention pattern 134 and the ground terminal electrode 138 exposed on the first main surface 160. As a result, the deformation preventing patterns 114 and 134 and the ground terminal electrode 138 are electrically connected to form the ground line 150.
  • the ground line 150 is formed on two opposite sides of the first pair of four sides around the cavity 162.
  • a signal line 140 is disposed on the outside of the ground line 150 (on the opposite side to the cavity 162) on the two sides of the first pair.
  • the signal line 140 is electrically connected to the surface electrode 102, the in-plane conductor 104, and the interlayer connection conductor pattern 106 of the bottom plate portion 100.
  • Signal line 140 is placed in cavity 162 by ground line 150. Isolation for parts is improved.
  • the deformation prevention pattern 124 is formed on two sides of the four sides around the opening 122 where the ground line 150 is not formed. ing.
  • the deformation prevention pattern 124 is a floating pattern, and is not connected to the ground line or the signal line.
  • the first and third layer deformation prevention patterns 114 and 134 and the second layer deformation prevention pattern 124 are openings that form a cavity 162 when viewed from the normal direction of the first main surface 160. 112, 12 2 and 132 are arranged so as to surround the entire circumference.
  • the ceramic multilayer substrate of Embodiment 4 is a ceramic layer having openings 112, 122, 132 serving as cavities, as in Embodiment 3. 110, 120, and 130 are connected to a bottom plate (not shown), and ground patterns 114 and 134 are formed on the first and third ceramic layers 110 and 130, respectively. In FIG. 8, the signal lines are not shown.
  • the ceramic multilayer substrate of Example 4 is different from Example 3 in that the interlayer connection conductor patterns 116a, 116b; 126a, 126b force S, 2 are connected between the ground patterns 114, 134 to form the ground line. They are arranged alternately in a row.
  • first and second ceramic layers 110 and 120 have interlayer connection conductors C in parallel with the sides of the openings 112 and 122.
  • the interlayer connection conductor patterns 116a, 126a in the first row and the interlayer connection conductor patterns 116a, 126a in the second row are formed of the interlayer connection conductor patterns 116a, 116b; 126a, 126b along the main surface of the ceramic layers 110, 120. ⁇ (When you see the direction force that is straight to J, you will be alternately placed and read.
  • interlayer connection conductor patterns 116a, 116b; 126a, 126b in a zigzag or zigzag manner in this way, it is possible to improve the magnetic shielding properties for the components arranged in the cavity.
  • the interlayer connection conductor pattern is not limited to two rows, and three or more rows may be arranged in a staggered pattern.
  • the ceramic multilayer substrate of Example 5 includes ceramic layers 210, 220, and 230 having openings 212, 222, and 232 that form cavities.
  • a ground line is formed in the first ceramic layer 210 from the bottom plate 200 side.
  • Turns 216, 2 18 and force are arranged all around the opening 212.
  • the signal lines are not shown.
  • interlayer connection conductor patterns 226, 226a, 226b, and 226c that form ground lines are formed on four sides along the opening 212.
  • ground patterns 234 and 236 are arranged on the entire circumference along the opening 232.
  • both the ground patterns 214, 214a, 214b, 214c and the signal patterns 216, 218 may be arranged in the same layer. Any of the patterns 214, 214 a, 214 b, 214 c; 216, 218 functions as a deformation preventing pattern. When both are arranged, it is more preferable that a signal pattern be arranged between the dotted patterns as in the ground patterns 214a, 214b, 214c and the signal pattern 218. This is because the signal pattern is improved in the isolation.
  • the size of the ground pattern may not be constant as long as it is formed according to the degree of deformation of the cavity.
  • the size of the ground pattern may be different for each ceramic layer, such as ground patterns 214 and 234, 214a, 214b, 214c and 236, and the ground patterns 214, 214a, 214b, 214c Like, it can be different in the same ceramic layer.
  • the ceramic multilayer substrate described above can suppress deformation such as warpage and waviness of the main body of the ceramic multilayer substrate, particularly the cavity periphery, by providing a deformation prevention pattern and a surface pattern. .
  • This stabilizes the mounting of components on the ceramic multilayer substrate and improves connection reliability.
  • the mounting of the ceramic multilayer substrate itself is stable and connection reliability is improved.
  • insertion layer, etc.” since it is not necessary to add a special process for forming a conventional insertion layer, shrinkage relaxation pad, shape retention pattern, etc. (hereinafter referred to as “insertion layer, etc.”), the cost is reduced.
  • a multilayer multilayer substrate can be formed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

 特別な工程を追加することなく、不均一な変形が生じないようにすることができる、セラミック多層基板を提供する。  積層された複数のセラミック層と、少なくとも1つのセラミック層に配置された少なくとも一つの導体パターン13,14とを備え、少なくとも第1の主面10aにキャビィティ12が形成されている。キャビティ12を形成する開口を有する少なくとも1つのセラミック層に、開口の全周を囲むように配置された、導体パターンと同一材料からなる変形防止パターン15を備える。

Description

明 細 書
セラミック多層基板
技術分野
[0001] 本発明は、セラミック多層基板に関し、詳しくは、キヤビティを有するセラミック多層 基板に関する。
背景技術
[0002] 電子部品の実装密度を高め、小型化、低背化を図るため、キヤビティ構造を有する セラミック多層基板が用いられてレ、る。
[0003] キヤビティを有するセラミック多層基板は、キヤビティを形成するため、開口のない未 焼成セラミック層と、開口を有する未焼成セラミック層とを積層して同時に焼成するこ とにより、形成される。キヤビティを有するセラミック多層基板は、焼成時におけるセラ ミック層の収縮量の違いなどによって、キヤビティの底面の端部にクラックが発生した り、キヤビティ底面やキヤビティ周囲の側壁を形成する部分に反りやうねりなどの変形 が発生したりしゃすい。このような不具合を防止する技術が種々提案されている。
[0004] 例えば特許文献 1には、セラミック層よりも焼成時の収縮が小さい揷入層をキヤビテ ィ周囲の側壁を形成する部分に設けることが提案されている。特許文献 2には、キヤ ビティ内周面の底面側端部付近に、セラミック層間の界面に生じる収縮応力を緩和 する収縮緩和パッドを設けることが提案されている。特許文献 3には、セラミック多層 基板の内部に、基板形成用グリーンシートのセラミック材料よりも焼結開始温度が高 レ、セラミック材料で形成した形状保持パターンを、キヤビティの角付近に沿って坦め 込むことが提案されている。
[0005] また、特許文献 4には、キヤビティの中心部を深ぐ周辺部を浅くすることにより、キヤ ビティに段差を設けた構成が開示されている。
[0006] また、特許文献 5及び 6には、内部電極等の導体ペーストの焼結収縮開始温度を、 セラミックグリーンシートの焼結収縮開始温度よりも低くすることが開示されている。 特許文献 1 :特開 2003— 60106号公報
特許文献 2:特開 2002— 164654号公報 特許文献 3:特開 2004— 165247号公報
特許文献 4 :特開平 10— 173083号公報
特許文献 5:特開平 5 _ 243700号公報
特許文献 6:特開 2002— 26528号公報
発明の開示
発明が解決しょうとする課題
[0007] 揷入層を設けてセラミック層の焼成時の収縮を制御する場合、揷入層の配置によつ て、セラミック多層基板内に設ける回路は、設計上の制限が大きくなる。また、揷入層 は、基板の主要部を形成するセラミックグリーンシートとは特性や形状が異なるので、 特別な工程の追加が必要となり、製造コスト低減が困難となる。
[0008] また、特別な形状や特性にすることが必要な収縮緩和パッドや形状保持パターンを 用いる場合も、特別な工程の追加が必要となり、製造コスト低減が困難となる。
[0009] 本発明は、かかる実情に鑑み、特別な工程を追加することなぐ不均一な変形が生 じないようにすることができる、セラミック多層基板を提供しょうとするものである。 課題を解決するための手段
[0010] 本発明は、上記課題を解決するために、以下のように構成したセラミック多層基板 を提供する。
[0011] セラミック多層基板は、積層された複数のセラミック層と、少なくとも 1つの前記セラミ ック層に配置された少なくとも一つの導体パターンとを備え、少なくとも第 1の主面に キヤビィティが形成されている。前記キヤビティを形成する開口を有する少なくとも 1つ の前記セラミック層に、前記第 1の主面の法線方向から透視したときに前記開口の全 周を囲むように配置された、前記導体パターンと同一材料からなる変形防止パターン を備える。
[0012] 上記構成において、導体パターンは、電気回路の一部を構成する。すなわち、セラ ミック多層基板の内蔵回路の一部、例えば、コンデンサパターン、インダクタパターン
、グランドパターン、弓 Iき回し用配線パターン等のような内部電極パターンや、セラミツ ク多層基板の表面端子パターンなどを構成する。変形防止パターンは、電気回路と は無関係な単なるダミーパターンであっても、導体パターンを兼ねてもよい。 [0013] 上記構成において、変形防止パターンは、開口の全周を囲むように配置されている ので、セラミック層が焼成時に不均一に変形することを抑制することができる。変形防 止パターンは、開口の周囲の一部にのみ設けられている場合に比べ、変形を抑制す る効果が大きい。
[0014] 上記構成によれば、変形防止パターンは、前記導体パターンと同一材料からなる ので、導体パターンと同様の工程で形成することができ、特別な工程の追加は不要 である。
[0015] 好ましくは、前記変形防止用パターンは、前記開口の全周を連続して包囲する輪 状パターンを含む。
[0016] 上記構成によれば、開口を有するセラミック層の変形抑制効果が大きい。
[0017] 好ましくは、前記変形防止パターンは、前記開口を有する前記セラミック層に、前記 開口の全周を囲むように、間隔を設けて複数のパターン要素が配置された分割パタ ーンを含む。
[0018] 上記構成によれば、開口を有するセラミック層の変形の度合いに応じて、適宜に分 割された分割パターンを用いて、開口を有するセラミック層の焼成時の変形を抑制す ること力 Sできる。
[0019] 好ましくは、前記開口は矩形である。前記変形防止パターンは、前記開口を有する 前記セラミック層に、前記開口の少なくとも 1つの辺に沿って延在する帯状パターンを 含む。
[0020] 上記構成によれば、開口を有するセラミック層の変形の度合いに応じて、適宜な形 状の帯状パターンを用いて、開口を有するセラミック層の焼成時の変形を抑制するこ とがでさる。
[0021] 本発明において、「変形防止パターン」は、キヤビティの成形時や焼成時の変形を 防止するためのパターンである。この変形防止パターンは、面内導体パターン、層間 接続導体パターンの少なくとも一方のパターンで形成されており、グランド電位にある グランドパターンであってもよいし、電気信号を伝播するための信号パターンであつ てもよレ、。あるいは、グランドパターンや信号パターンに接続されていないダミーパタ ーンであってもよい。 [0022] なお、変形防止パターンは、開口を有するセラミック層に、前述した輪状パターン、 分割パターン、帯状パターンを適宜に組み合わせて形成したパターンを配置してもよ レ、。また、それぞれのパターンの形状'寸法も、開口を有するセラミック層の変形度合 いに応じて、適当に選ぶことができる。また、キヤビティとなる開口を有する 1つのセラ ミック層上に設けられている必要は無ぐ例えば、 2以上の異なるセラミック層に設けら れた複数の変形防止パターンが、セラミック多層基板の主面から透視したときに、キ ャビティの全周を囲むように配置されていればよい。また、セラミック多層基板の横方 向と縦方向に形成された変形防止パターンのそれぞれの方向に形成される枚数は、 変形度合いにより異なってもよい。たとえば、透視したときに、横方向には 3層の変形 防止パターンが形成され、縦方向には 1層の変形防止パターンが形成されている等 でもよい。
[0023] 好ましくは、前記キヤビティの開口の形状は、正方形である。前記第 1の主面は、長 辺および短辺を有する長方形である。前記第 1の主面には、前記キヤビティの前記開 口と前記第 1の主面の前記短辺との間に、前記変形防止パターン以外の導体パター ンと、少なくとも一つの前記変形防止パターンとが配置されている。前記少なくとも一 つの変形防止パターンは、前記変形防止パターン以外の前記導体パターンのよりも 、面積が大きい。
[0024] 第 1の主面が長方形形状である場合、第 1の主面の長辺と平行な方向の焼成収縮 力 第 1の主面の短辺と平行な方向の焼成収縮よりも大きくなり、キヤビティ周囲部の 変形が起こりやすくなるが、第 1の主面に面積が大きい変形防止パターンを配置する ことによって、キヤビティ周囲部の変形抑制能を向上させることができる。
[0025] 好ましくは、前記変形防止パターンは、前記第 1の主面に配置される。
[0026] 上記構成によれば、変形防止パターンは、第 1の主面に配置する導体パターンの 端子電極と同様に、容易に形成することができる。また、開口を有するセラミック層の 変形抑制の程度を調節することも容易である。
[0027] 好ましくは、前記開口を有する複数の前記セラミック層の主面にそれぞれ配置され た複数の前記変形防止パターンと、前記導体パターンと同一材料からなり、前記セラ ミック層を貫通し、前記複数の前記変形防止パターンを接続する、層間接続導体パ ターンとを備える。
[0028] 上記構成によれば、複数の変形防止パターンが層間接続導体パターンで接続され ることによって剛性が増すので、変形抑制能がより大きくなる。また、複数の変形防止 ノ ターンの電位を同電位に保つことができる。
[0029] 好ましくは、前記層間接続導体パターンを複数備える。前記複数の層間接続導体 パターンは、前記第 1の主面の法線方向力 透視したときに、平行な少なくとも 2列に 交互にずらして配置されている。
[0030] この場合、複数の層間接続導体パターンをジグザグ又は千鳥状に配置することに より、キヤビティ内に配置する部品に対する磁気シールド性が向上する。
[0031] 好ましくは、前記変形防止パターンが、前記導体パターンのグランド電位になる部 分に電気的に接続されたグランドパターンを含む。
[0032] 上記構成によれば、グランドパターンである変形防止パターンはグランド電位となる ため、キヤビティ内に配置される部品(特に ICチップ)の電磁シールドの役割も果たす こと力 Sできる。特に、開口を有するセラミック層の異なる主面にそれぞれ配置された変 形防止パターンが、セラミック層を貫通する層間接続導体パターンで接続されている 場合には、グランド電位が強化される。
[0033] 好ましくは、前記第 1の主面に、当該セラミック多層基板を回路基板に接続するた めの端子を有する。
[0034] 上記構成によれば、セラミック多層基板は、キヤビティが回路基板(以下、「マザ一 ボード」という。)に対向する「ダウンキヤビティ構造」となる。ダウンキヤビティ構造の場 合、キヤビティ側の第 1の主面がマザ一ボードへの接続部分となるので、セラミック多 層基板とマザ一ボードとの接続信頼性を確保するためには、開口を有するセラミック 層の変形を抑えることが特に重要である。また、前述したように変形防止パターンが 導体パターンのグランド電位になる部分に接続された場合、グランドパターンになる 変形防止パターンは、ダウンキヤビティ構造にすることにより、マザ一ボードに近くな るため、グランドパターンをいわゆる「理想グランド」に近づけることができ、セラミック 多層基板のグランド強化、ひいては高周波特性の向上につながる。
[0035] 好ましくは、前記第 1の主面に形成された前記キヤビティ内に、第 1の表面実装部 品が実装される。前記第 1の主面とは反対側の第 2の主面に、第 2の表面実装部品 が実装される。
[0036] 上記構成によれば、「ダウンキヤビティ構造」のセラミック多層基板の両面に、チップ コンデンサ、チップ型 LCフィルタ、半導体 IC等の表面実装部品(Surface Mounta ble Device)を搭載することができ、より小型、高機能のセラミック多層基板が得られ る。
[0037] 好ましくは、前記第 1の主面に、前記キヤビティに沿って配置された、前記導体バタ ーンと同一材料からなる表面パターンを備える。
[0038] 上記構成によれば、セラミック多層基板の第 1の主面に露出するように、表面パター ンを設け、変形抑制能をより向上させることができる。
[0039] なお、表面パターンは、キヤビティの全周に設ける必要はなレ、。例えば、セラミック 多層基板の第 1の主面に端子が配置される場合には、端子がない空きスペースに表 面パターンを配置すればよい。その場合、表面パターンは、第 1の主面に配置される 端子よりも面積が大きいことが好ましい。また、表面パターンは、グランド電位になる 変形防止パターン (特に、層間接続導体パターンで接続された複数の変形防止パタ ーン)に接続すれば、グランドをさらに強化することができ、好ましい。
[0040] 好ましくは、前記セラミック層は、低温焼成セラミック材料によって構成される。前記 導体パターン及び前記変形防止パターンは、銀または銅を主成分とする材料によつ て構成される。
[0041] 低温焼成セラミック(LTCC : Low Temperature Co -fired Ceramic)材料は 、 1050°C以下の焼成温度で焼結可能であって、比抵抗の小さな銀 (Ag)、銅(Cu) 等と同時焼成が可能であるため、高周波用途のセラミック多層基板に好適である。低 温焼結セラミック材料 (以下、「LTCC材料」という。)としては、具体的には、アルミナ ゃフォルステライト等のセラミック粉末にホウ珪酸系ガラスを混合してなるガラス複合 系 LTCC材料、 ZnO _Mg〇_Al O _ Si〇系の結晶化ガラスを用いた結晶化ガラ
2 3 2
ス系 LTCC材料、 Ba〇_Al O _ Si〇系セラミック粉末や Al O _ CaO _ Si〇 -
2 3 2 2 3 2
MgO - B O系セラミック粉末等を用いた非ガラス系 LTCC材料等、が挙げられる。
2 3
発明の効果 [0042] 本発明のセラミック多層基板は、特別な工程を追加することなぐ不均一な変形が 生じないようにすることができる。
図面の簡単な説明
[0043] [図 1]セラミック多層基板の構成を示す断面図である。 (実施例 1)
[図 2]変形防止パターンの構成を示す断面図である。 (実施例 1)
[図 3]変形防止パターンの構成を示す断面図である。 (変形例 1)
[図 4]変形防止パターンの構成を示す断面図である。 (変形例 2)
[図 5]変形防止パターンの構成を示す断面図である。 (変形例 3)
[図 6]セラミック多層基板の構成を示す外観図である。 (実施例 2)
[図 7]セラミック多層基板の構成を示す (A)分解斜視図、(B)組立断面図である。 (実 施例 3)
[図 8]セラミック多層基板の構成を示す要部分解斜視図である。 (実施例 4)
[図 9]セラミック多層基板の構成を示す分解斜視図である。 (実施例 5)
符号の説明
[0044] 10 セラミック多層基板
10a 主面(第 2の主面)
10b 主面(第 1の主面)
11 本体
11a 底板部
l ib キヤビティ周囲部
12 キヤビティ
13 面内導体 (導体パターン)
14 ビアホール導体(導体パターン)
15 変形防止パターン
16 層間接続導体パターン
17 接続導体
18a, 18b 端子電極(導体パターン)
20 セラミック多層基板 20b 主面(第 1の主面)
22 キヤビティ
26a, 26b 表面パターン(変形防止パターン)
28 端子電極 (導体パターン)
50, 60, 70 表面実装部品
100 底板部
114 変形防止パターン
116, 116a, 116b 層間接続導体パターン
124 変形防止パターン
126, 126a, 126b 層間接続導体パターン
134 変形防止パターン
136 接続導体
162 キヤビティ
200 底板部
214, 214a, 214b, 214c グランドパターン(変形防止パターン)
216, 218 信号パターン (変形防止パターン)
226, 226a, 226b, 226c 層間接続導体ノ ターン
234, 236 グランドパターン(変形防止パターン)
発明を実施するための最良の形態
[0045] 以下、本発明の実施の形態について、図 1〜図 9を参照しながら説明する。
[0046] <実施例 1 > 実施例 1のセラミック多層基板 10について、図 1〜図 5を参照しなが ら説明する。
[0047] 図 1の断面図に示すように、セラミック多層基板 10の本体 11は、平板状の底板部 1 laと、中央にキヤビティ 12が形成されているキヤビティ周囲部 l ibとを有する。セラミ ック多層基板 10は、複数層のセラミックダリーシートを積層して焼成することにより形 成される。
[0048] 本体 11の内部には、セラミックダリーシート間に配置される面内導体 13や、セラミツ タグリーシートを貫通する貫通孔(ビア)に充填されるビアホール導体 14などにより、 内蔵回路の一部となる内部電極パターンが形成されている。例えば、コンデンサゃィ ンダクタなどの受動素子パターン、グランドパターン、弓 Iき回し用配線パターン等の内 部電極パターンが形成されてレ、る。
[0049] セラミック多層基板 10の第 2の主面 10aと第 1の主面 10bには、内蔵回路に電気的 に接続された端子電極 18a, 18bが形成されている。また、キヤビティ 12は、第 1の主 面 10bに、その開口が向くように形成されている。
[0050] セラミック多層基板 10には、内蔵回路の一部として、キヤビティ 12内に、例えば、ボ ンデイングワイヤ 72を介して ICチップ 70が実装される。また、第 2の主面 10aの端子 電極 18aに、例えば、はんだ 52を介してチップ型積層セラミックコンデンサ 50が実装 され、はんだボール 62を介して半導体デバイス 60が実装される。
[0051] セラミック多層基板 10は、このように第 2の主面 10aやキヤビティ 12内に表面実装 部品 50, 60, 70が実装された状態で、第 1の主面 10bの端子電極 18bを介して、プ リント基板等の大型の回路基板(マザ一ボード)に実装される。
[0052] 次に、セラミック多層基板 10の特徴部分について説明する。
[0053] 図 1に示すように、セラミック多層基板 10の本体 11のうち、キヤビティ 12を形成する キヤビティ周囲部 l ibの内部(土手部)には、面内導体 13同様に、複数のセラミック 層間に形成された複数の変形防止パターン 15が配置されている。また、変形防止パ ターン 15間は、ビアホール導体 14と同様に、セラミック層を貫通するように形成され た層間接続導体パターン 16により接続されている。なお、 1又は 2以上の変形防止パ ターン 15のみが配置され、層間接続導体パターン 16のない構成とすることも可能で ある。
[0054] 変形防止パターン 15は、キヤビティ 12のほぼ全周を囲むように配置されており、セ ラミック多層基板 10の焼成時に、本体 11、特にキヤビティ周囲部 l ibの変形を抑制 する。複数の変形防止パターン 15を設けることで、キヤビティ周囲部 l ibの変形(特 に、反り)の抑制効果が高まる。さらに、複数の変形防止パターン 15を層間接続導体 パターン 16で接続することで、剛性が増し、変形防止パターン 15間の焼成ズレが拘 束されるので、変形抑制能がより一層大きくなる。
[0055] 変形防止パターン 15は、接続導体 17により、セラミック多層基板 10の内蔵回路の うちグランド電位になる部分、例えば、マザ一ボードのグランド端子に接続される端子 電極 18bに、電気的に接続されている。
[0056] これによつて、キヤビティ 12の周囲を囲む変形防止パターン 15がグランド電位とな るため、キヤビティ 12内に配置される部品 70の電磁シールドの役割も果たすことがで きる。複数の変形防止パターン 15がグランド電位となる場合には、グランド電位がより 強化される。また、異なる層に設けられた複数の変形防止パターン 15が複数の層間 接続導体パターンで接続されているので、磁気シールド性が強化される。ただし、変 形防止パターンは、内蔵回路に接続されてレ、なレ、浮きパターン (ダミーパターン)で あってもよレヽ。
[0057] セラミック多層基板 10は、キヤビティ 12の開口がマザ一ボードに対向する「ダウンキ ャビティ構造」となる。ダウンキヤビティ構造の場合、キヤビティ 12側の主面 10bがマ ザ一ボードへの接続部分となるので、高い平坦性が要求されるため、キヤビティ周囲 部 l ibの変形を抑えることが特に重要である。特に、前述したように変形防止パター ン 15がグランド電位になる場合、ダウンキヤビティ構造にすることにより、変形防止パ ターンがマザ一ボードに近くなるため、グランドパターンをいわゆる「理想グランド」に 近づけることができ、グランド強化、ひいては高周波特性の向上につながる。
[0058] 図 1の線 II IIに沿って切断した断面図である図 2に示すように、変形防止パターン 15は、キヤビティ 12の全周を連続して包囲する輪状パターンに形成されている。変 形防止パターン 15を輪状パターンにすることにより、キヤビティ周囲部 l ibの変形を 抑制する効果が大きくなる。
[0059] 図 2に示した輪状パターンの代わりに、図 3に示す変形防止パターン 15aのように、 キヤビティ 12の全周を囲むように、間隔を設けて複数のパターン要素が配置された 分割パターンとなるように形成してもよい。この場合、分割パターンのパターン要素の 形状や大きさ、配置を、キヤビティ周囲部 l ibの変形の度合いに応じて適宜に選択 することにより、キヤビティ周囲部 l ibの変形を抑制することができる。
[0060] また、図 4に示す変形防止パターン 15bのように、キヤビティ 12の矩形開口の各辺 1 2xに沿って延在する帯状パターンに形成してもよい。この場合、キヤビティ周囲部 11 bの変形の度合いに応じて、適宜な寸法、形状の帯状パターンを、適宜位置に配置 することにより、キヤビティ周囲部 l ibの変形を抑制することができる。なお、帯状バタ ーン 15bは、辺 12xごとに分割されても、 P 接する辺 12xに沿う帯状パターン部分同 士が結合されてもよレ、。また、各帯状パターンは、キヤビティ 12の一つの辺 12xの全 体に沿う形状に限らず、辺 12xの一部分にのみ沿う形状であってもよい。
[0061] さらには、輪状パターン、分割パターン、帯状パターンを適宜に組み合わせた変形 防止パターンとしてもよい。この場合、それぞれのパターンの寸法、形状、配置を、キ ャビティ周囲部 11 bの変形度合レ、に応じて適切に選ぶことにより、キヤビティ周囲部 1 lbの変形を抑制することができる。例えば図 5に示すように、キヤビティ 12の全周を 囲むように、分割パターン 15xと帯状パターン 15y, 15zとを配置する。
[0062] 次に、セラミック多層基板 10の製造方法について説明する。
[0063] まず、複数の基板用セラミックグリーンシートと、補助用セラミックグリーンシートを用 意する。
[0064] 基板用セラミックグリーンシートは、ガラスセラミックを含んで構成されるスラリーを、ド クタ一ブレード法やキャスティング法でシート状に成形した未焼結のガラスセラミック グリーンシートである。基板用セラミックグリーンシートには、 1050°C以下の焼成温度 で焼結可能である低温焼成セラミック(LTCC : Low Temperature Co -fired C eramic)材料を用いる。比抵抗の小さな銀 (Ag)、銅(Cu)等と同時焼成が可能であ るため、高周波用途のセラミック多層基板に好適な材料である。低温焼結セラミック材 料(以下、「LTCC材料」という。)としては、具体的には、アルミナゃフォルステライト 等のセラミック粉末にホウ珪酸系ガラスを混合してなるガラス複合系 LTCC材料、 Zn O-MgO-Al〇 - SiO系の結晶化ガラスを用いた結晶化ガラス系 LTCC材料、
2 3 2
BaO-Al〇 - SiO系セラミック粉末や Al〇 一 Ca〇一 Si〇一 Mg〇一 B〇系セ
2 3 2 2 3 2 2 3 ラミック粉末等を用いた非ガラス系 LTCC材料等、が挙げられる。
[0065] 基板用セラミックグリーンシートには、金型による穴あけ、ドリノレによる穴あけ、レーザ 加工による穴あけ等の方法により、ビアホール導体 14、層間接続導体パターン 16及 び接続導体 17を形成するための貫通孔ゃ、キヤビティ 12を形成するための開口を 加工する。貫通孔には、導体ペーストを印刷等により坦め込むことによって、ビアホー ル導体 14、層間接続導体パターン 16及び接続導体 17を形成する。導体ペーストは 、 Cu、 Ag、 Pd、 W、 Auのうち少なくとも 1種類以上の金属成分と樹脂成分とを含む。 導体ペーストは、 Ag又は Cuを主成分とすることが好ましレ、。
[0066] また、基板用セラミックグリーンシートの一方主面には、ビアホール導体 14、層間接 続導体パターン 16及び接続導体 17を形成するための貫通孔に坦め込む導体ぺー ストと同一材料からなる導体ペーストを、スクリーン印刷法やグラビア印刷法等により 印刷する、あるいは所定パターン形状の金属箔を転写する等によって、面内導体 13 及び変形防止パターン 15を形成する。フォトリソグラフィ技術を用いて、面内導体 13 や変形防止パターン 15を形成してもよい。
[0067] 補助用セラミックグリーンシートは、アルミナ等のセラミック粉末を有機バインダ、有 機溶剤、可塑剤等からなる有機ビヒクル中に分散させてスラリーを調製し、得られたス ラリーをドクターブレード法やキャスティング法等によりシート状に成形したものである 。補助用セラミックグリーンシートの焼結温度は、たとえば 1400〜: 1600°Cであり、基 板用セラミックグリーンシートの焼結温度では実質的に焼結しない。
[0068] なお、セラミック多層基板 10の主面 10a, 10bの端子電極 18a, 18bを形成するた め、基板用セラミックグリーンシートや補助用セラミックグリーンシートの適宜部分に、 面内導体 13や変形防止パターン 15と同様に導体ペーストを配置しておく。
[0069] 次に、補助用セラミックグリーンシートの間に複数の基板用セラミックグリーンシート を適宜順序で重ね合わせた後、静水圧プレス等により圧着し、積層された未焼成複 合積層体を作製する。なお、このとき、補助用セラミックグリーンシートの一部がキヤビ ティ内に入り込み、キヤビティの底面上にも補助用セラミックグリーンシートが付与され た状態になる。次いで、未焼成複合積層体を、補助用セラミックグリーンシートの焼成 温度よりも低い温度、例えば 800°C〜: 1050°Cで、焼成する。次いで、焼成後の複合 積層体について、補助用セラミックグリーンシートから有機成分が飛散し、多孔質の 状態になった補助層を、サンドブラスト法、ウエットブラスト法、超音波振動法などによ つて除去することによって、キヤビティ 12を有するセラミック多層基板 10を取り出す。
[0070] Auや Cuを主成分とする導体ペーストの焼結開始温度は、一般には、低温焼成セ ラミック材料で構成された基板用セラミックグリーンシートの焼結開始温度よりも低ぐ 焼結終了のタイミングも基板用セラミックグリーンシートの焼結終了タイミングよりも早 いため、変形防止パターン 15は、キヤビティ周囲部 l ibを形成する基板用セラミック グリーンシートよりも先に焼結が終わる。そのため、キヤビティ周囲部 l ibを形成する 基板用セラミックグリーンシートは、変形防止パターン 15によって、焼成時の変形が 均一に拘束される。すなわち、キヤビティ周囲部では、セラミックグリーンシートの焼成 収縮挙動よりも、変形防止パターンである導体パターンの焼成収縮挙動が支配的に なる。これによつて、セラミック多層基板 10の本体 11、特にキヤビティ周囲部 l ibに、 不均一な変形が生じなレ、ようにすることができる。
[0071] なお、補助層を用いた無収縮工法について説明したが、補助層を用いず、通常の セラミック多層基板の製造方法によって製造することもできる。ただし、無収縮工法に よる方が、変形防止パターンの使用との相乗的な効果により、より好適に、キヤビティ 周囲部の変形を抑制できる。
[0072] く実施例 2 > 実施例 2のセラミック多層基板 20について、図 6を参照しながら説明 する。
[0073] セラミック多層基板 20の内部構造は、実施例 1のセラミック多層基板 10と、略同様 である。
[0074] 図 6に示すように、セラミック多層基板 20は、キヤビティ 22が形成された側の主面 2 Obに、端子電極 28以外に、表面パターン 26a, 26bが形成されている点、ならびに、 キヤビティ 22の開口形状が正方形であって、セラミック多層基板 20の主面 20bの形 状が長辺および短辺を有する長方形である点が、実施例 1のセラミック多層基板 10と 異なる。
[0075] ここで、主面 20bの周縁部に複数の端子電極 28がー列に配置されている場合、セ ラミック多層基板 20の主面 20bにおいて、開口と短辺 20sとの間(長辺 20t方向)に はスペースの余裕があるので、短辺 20sと平行に延在する、他の導体パターン(ここ では端子電極 28)よりも大きな面積の表面パターン 26a,26bが、キヤビティ 12に沿つ て配置されている。すなわち、表面パターン 26a, 26bは、長辺 20tと垂直な方向に 長辺を有する長方形に形成されており、端子電極 28や面内導体などの導体パター ンと略同一材料を用レ、、端子電極 28と同時に形成される。
[0076] 本例のように、セラミック多層基板が等方形状でなぐ直方体のような異形形状であ る場合、キヤビティ周囲部の変形が起こりやすくなる。具体的に言うと、本例の場合、 セラミック多層基板の長辺 20tと平行な方向の焼成収縮が大きくなる。そこで、開口と 短辺との間に、端子電極よりも面積が大きぐかつ、長辺 20tと垂直な方向に長辺を 有する長方形状の表面パターン 26a, 26bを、開口に関して対称に設けることによつ て、キヤビティ周囲部 21bの変形抑制能を向上させることができる。
[0077] 表面パターン 26a,26bは、セラミック多層基板 20の主面 20bにおいて、キヤビティ 2 2の周囲に部分的に設けるだけであってもよレ、。表面パターン 26a,26bは、実施例 1 のように、キヤビティ周囲部 21bの内部に形成され、グランド電位になる変形防止パタ ーン (特に、層間接続導体パターンで接続された複数の変形防止パターン)に接続 すれば、グランドをさらに強化することができる。
[0078] く実施例 3 > 図 7 (A)は、実施例 3のセラミック多層基板の分解斜視図である。図 7 (B)は、図 7 (A)の線 b— bに沿って切断した組立断面図である。図 7 (A)では、信 号ラインの図示を省略している。
[0079] 実施例 3のセラミック多層基板は、平板状の底板部 100に、キヤビティ 162となる開 口 112, 122, 132を有するセラミック層 110, 120, 130力 S積層される。
[0080] 底板部 100側から 1層目と 3層目のセラミック層 110, 130には、開口 112, 132を 挟んで対向する同じ側の一対の辺(図において左右の辺)に、変形防止パターン 11 4, 134が形成されている。変形防止パターン 114, 134は、図 7 (B)に示すように、 1 層目と 2層目のセラミック層 110, 120に形成された層間接続導体パターン 116, 12 6により接続されている。 3層目のセラミック層 130には、変形防止パターン 134と第 1 の主面 160に露出するグランド端子電極 138との間を接続する接続導体 136が形成 されている。これによつて、変形防止パターン 114, 134とグランド端子電極 138との 間が電気的に接続され、グランドライン 150が形成される。
[0081] このグランドライン 150は、キヤビティ 162周囲の 4辺のうち、対向する第 1対の 2辺 に形成されている。この第 1対の 2辺には、グランドライン 150の外側(キヤビティ 162 とは反対側)に信号ライン 140が配置されている。信号ライン 140は、底板部 100の 表面電極 102、面内導体 104、層間接続導体パターン 106に電気的に接続されて いる。信号ライン 140は、グランドライン 150によって、キヤビティ内 162に配置される 部品に対するアイソレーションが向上する。
[0082] 底板部 100側から 2層目のセラミック層 120には、開口 122の周囲の 4辺のうち、グ ランドライン 150が形成されていなレ、 2辺に、変形防止パターン 124が形成されてい る。変形防止パターン 124は浮きパターンであり、グランドラインにも、信号ラインにも 接続されていない。
[0083] 1、 3層目の変形防止パターン 114, 134と、 2層目の変形防止パターン 124とは、 第 1の主面 160の法線方向から見たときに、キヤビティ 162を形成する開口 112, 12 2, 132の全周を囲むように、配置されている。
[0084] <実施例 4 > 実施例 4のセラミック多層基板は、図 8の要部分解斜視図に示すよう に、実施例 3と同様に、キヤビティとなる開口 112, 122, 132を有するセラミック層 11 0, 120, 130が底板部(不図示)に接続され、 1層目と 3層目のセラミック層 110, 13 0にグランドパターン 114, 134が形成されている。なお、図 8では、信号ラインの図示 を省略している。
[0085] 実施例 4のセラミック多層基板は、実施例 3と異なり、グランドパターン 114, 134の 間を接続し、グランドラインを形成する層間接続導体パターン 116a, 116b ; 126a, 1 26b力 S、 2列に交互にずらして配置されている。
[0086] すなわち、 1層目と 2層目のセラミック層 110, 120には、開口 112, 122の辺と平行 に、層間接続導体ハ。ターン 1 16a, 116b ; 126a, 126b力 2歹 IJに酉己置されてレヽる。一 列目の層間接続導体パターン 116a, 126aと二列目の層間接続導体パターン 116a , 126aとは、セラミック層 110, 120の主面に沿って、層間接続導体パターン 116a, 116b ; 126a, 126bの歹 (Jに塞直な方向力ら見たときに、交互に酉己置されてレヽる。
[0087] このように層間接続導体パターン 116a, 116b ; 126a, 126bをジグザグ又は千鳥 状に配置することによって、キヤビティ内に配置する部品に対する磁気シールド性を 向上することができる。なお、層間接続導体パターンは 2列に限らず、 3列以上が千 鳥状に配置されてもよい。
[0088] <実施例 5 > 実施例 5のセラミック多層基板は、図 9の分解斜視図に示すように、 キヤビティを形成する開口 212, 222, 232を有するセラミック層 210, 220, 230のう ち、底板部 200側から 1層目のセラミック層 210には、グランドラインを形成するグラン ドノ ターン 214, 214a, 214b, 214cと、信号ラインを形成する信号ノ、。ターン 216, 2 18と力 開口 212に沿って全周に配置されている。なお、図 9では、信号ラインの図 示を省略している。
[0089] 2層目のセラミック層 220には、開口 212に沿って 4辺に、グランドラインを形成する 層間接続導体ノ ターン 226, 226a, 226b, 226c力 S形成されてレ、る。
[0090] 3層目のセラミック層 230には、開口 232に沿って全周に、グランドパターン 234, 2 36が配置されている。
[0091] 1層目のセラミック層 210のように、同一層に、グランドパターン 214, 214a, 214b , 214cと、信号パターン 216, 218の両方を配置してもよい。いずれのパターン 214 , 214a, 214b, 214c ; 216, 218も、変形防止用パターンとして機能する。両方を配 置する場合、グランドパターン 214a, 214b, 214cと信号パターン 218のように、ダラ ンドパターンの間に信号パターンが配置されているとなおよい。信号パターンのアイ ソレーシヨンが向上するからである。
[0092] また、各セラミック層 210, 220, 230に ίま、開口 212, 222, 232に f口、つて各辺に、 グランドラインを形成するグランドノ ターン 214, 214a, 214b, 214c ; 234, 236と、 グランドラインを形成する層間接続導体パターン 226, 226a, 226b, 226cとの少な くとも一方が配置されることが好ましい。キヤビティ内に配置する部品に対する磁気シ 一ルド性が向上するからである。
[0093] グランドパターンは、キヤビティの変形度合いに応じて形成すればよぐ大きさは一 定でなくてもよレ、。すなわち、グランドパターンの大きさは、グランドパターン 214と 23 4や、 214a, 214b, 214cと 236のようにセラミック層ごとに異なってレヽてもよレヽし、グ ランドパターン 214, 214a, 214b, 214cのように、同一のセラミック層内において異 なってもよレ、。
[0094] <まとめ > 以上に説明したセラミック多層基板は、変形防止パターンや表面パタ ーンを設けることにより、セラミック多層基板の本体、特にキヤビティ周囲部の反りやう ねりなどの変形を抑えることができる。これにより、セラミック多層基板への部品の実装 が安定し、接続信頼性が向上する。また、セラミック多層基板自身の実装も安定し、 接続信頼性が向上する。 [0095] また、従来技術の挿入層、収縮緩和パッド、形状保持パターン等 (以下、「挿入層 等」という。)を形成するための特別な工程を追加する必要がないので、低コストでセ ラミック多層基板を形成することが可能となる。
[0096] さらに、揷入層等がないので、薄く形成することが可能となる。また、揷入層等がなく 、面内導体やビアホール導体と同様の工程で変形防止パターンや層間接続導体パ ターンを形成するので、キヤビティ周囲部の内部に回路を配置することも容易である
[0097] また、変形防止パターンがグランド電位になるようにしてグランドを強化することによ り、高周波特性などの特性向上を図ることができる。また、
[0098] なお、本発明は、上記した実施の形態に限定されるものではなぐ変更を加え、種 々の態様で実施することが可能である。

Claims

請求の範囲
[1] 積層された複数のセラミック層と、
少なくとも 1つの前記セラミック層に配置された少なくとも一つの導体パターンとを備 え、
少なくとも第 1の主面にキヤビィティが形成されたセラミック多層基板であって、 前記キヤビティを形成する開口を有する少なくとも 1つの前記セラミック層に、前記 第 1の主面の法線方向から透視したときに前記開口の全周を囲むように配置された、 前記導体パターンと同一材料力 なる変形防止パターンを備えたことを特徴とする、 セラミック多層基板。
[2] 前記変形防止パターンは、前記開口の全周を連続して包囲する輪状パターンを含 むことを特徴とする、請求項 1に記載のセラミック多層基板。
[3] 前記変形防止パターンは、前記開口を有する前記セラミック層に、前記開口の全周 を囲むように、間隔を設けて複数のパターン要素が配置された分割パターンを含むこ とを特徴とする、請求項 1に記載のセラミック多層基板。
[4] 前記開口は矩形であり、
前記変形防止パターンは、前記開口を有する前記セラミック層に、前記開口の少な くとも 1つの辺に沿って延在する帯状パターンを含むことを特徴とする、請求項 1に記 載のセラミック多層基板。
[5] 前記キヤビティの開口の形状は正方形であり、
前記第 1の主面は、長辺および短辺を有する長方形であり、
前記第 1の主面には、前記キヤビティの前記開口と前記第 1の主面の前記短辺との 間に、前記変形防止パターン以外の導体パターンと、少なくとも一つの前記変形防 止パターンとが配置され、
前記少なくとも一つの変形防止パターンは、前記変形防止パターン以外の前記導 体パターンのよりも、面積が大きいことを特徴とする、請求項:!〜 4のいずれか一つに 記載のセラミック多層基板。
[6] 前記変形防止パターンは、前記第 1の主面に配置されることを特徴とする、請求項 :!〜 5のいずれか一つに記載のセラミック多層基板。
[7] 前記開口を有する複数の前記セラミック層の主面にそれぞれ配置された複数の前 記変形防止パターンと、
前記導体パターンと同一材料からなり、前記セラミック層を貫通し、前記複数の前記 変形防止パターンを接続する、層間接続導体パターンとを備えたことを特徴とする、 請求項 1〜5のいずれか一つに記載のセラミック多層基板。
[8] 前記層間接続導体パターンを複数備え、
前記複数の層間接続導体パターンは、前記第 1の主面の法線方向から透視したと きに平行な少なくとも 2列に交互にずらして配置されていることを特徴とする、請求項
7のいずれか一つに記載のセラミック多層基板。
[9] 前記変形防止パターンが、前記導体パターンのグランド電位になる部分に電気的 に接続されたグランドパターンを含むことを特徴とする、請求項:!〜 8のいずれか一つ に記載のセラミック多層基板。
[10] 前記第 1の主面に、当該セラミック多層基板を回路基板に接続するための端子を有 することを特徴とする、請求項 1〜9のいずれか一つに記載のセラミック多層基板。
[11] 前記第 1の主面に形成された前記キヤビティ内に、第 1の表面実装部品が実装され 前記第 1の主面とは反対側の第 2の主面に、第 2の表面実装部品が実装されること を特徴とする、請求項 10記載のセラミック多層基板。
[12] 前記第 1の主面に、前記変形防止パターンを備えたことを特徴とする、請求項:!〜 1
1に記載のセラミック多層基板。
[13] 前記セラミック層は、低温焼成セラミック材料によって構成され、
前記導体パターン及び前記変形防止パターンは、銀または銅を主成分とする材料 によって構成されることを特徴とする、請求項 1〜: 12のいずれか一つに記載のセラミ ック多層基板。
PCT/JP2006/307590 2005-05-12 2006-04-10 セラミック多層基板 WO2006120826A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2006529412A JP4506990B2 (ja) 2005-05-12 2006-04-10 セラミック多層基板
EP06731537.4A EP1881751B1 (en) 2005-05-12 2006-04-10 Ceramic multilayer board
US11/738,637 US7745734B2 (en) 2005-05-12 2007-04-23 Ceramic multilayer substrate

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005140442 2005-05-12
JP2005-140442 2005-05-12

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/738,637 Continuation US7745734B2 (en) 2005-05-12 2007-04-23 Ceramic multilayer substrate

Publications (1)

Publication Number Publication Date
WO2006120826A1 true WO2006120826A1 (ja) 2006-11-16

Family

ID=37396342

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/307590 WO2006120826A1 (ja) 2005-05-12 2006-04-10 セラミック多層基板

Country Status (6)

Country Link
US (1) US7745734B2 (ja)
EP (1) EP1881751B1 (ja)
JP (1) JP4506990B2 (ja)
KR (1) KR20070083505A (ja)
CN (1) CN100553413C (ja)
WO (1) WO2006120826A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010050627A1 (ja) * 2008-10-31 2010-05-06 太陽誘電株式会社 プリント配線板およびその製造方法
US8138424B2 (en) 2007-12-06 2012-03-20 Shinko Electric Industries Co., Ltd. Wiring substrate including a reinforcing structural body
JP2017063121A (ja) * 2015-09-25 2017-03-30 日本特殊陶業株式会社 セラミック基板
WO2017082017A1 (ja) * 2015-11-11 2017-05-18 株式会社村田製作所 コイルアンテナ、コイル実装基板、記録媒体および電子機器
JPWO2016052284A1 (ja) * 2014-09-30 2017-06-22 株式会社村田製作所 多層基板
JP2017228730A (ja) * 2016-06-24 2017-12-28 京セラ株式会社 配線基板、電子装置および電子モジュール

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5382225B2 (ja) * 2010-07-29 2014-01-08 株式会社村田製作所 セラミック多層基板およびその製造方法
US10748867B2 (en) * 2012-01-04 2020-08-18 Board Of Regents, The University Of Texas System Extrusion-based additive manufacturing system for 3D structural electronic, electromagnetic and electromechanical components/devices
US9414501B2 (en) 2012-01-04 2016-08-09 Board Of Regents, The University Of Texas System Method for connecting inter-layer conductors and components in 3D structures
US10518490B2 (en) 2013-03-14 2019-12-31 Board Of Regents, The University Of Texas System Methods and systems for embedding filaments in 3D structures, structural components, and structural electronic, electromagnetic and electromechanical components/devices
US9908037B2 (en) 2013-07-11 2018-03-06 Board Of Regents, The University Of Texas System Electronic gaming die
US9724897B2 (en) * 2015-01-07 2017-08-08 Emisense Technologies, Llc Processing method for constraining lower melting point metals within ceramic laminates during sintering
WO2016208674A1 (ja) * 2015-06-25 2016-12-29 京セラ株式会社 配線基板、電子装置および電子モジュール
JP6490255B1 (ja) * 2018-01-16 2019-03-27 三菱電機株式会社 車載電子装置
US10856411B2 (en) * 2018-06-29 2020-12-01 Dell Products, L.P. System and method for design of high speed signaling and power delivery
WO2020066085A1 (ja) * 2018-09-25 2020-04-02 株式会社村田製作所 平面型ワイヤレス受電回路モジュール
CN112912995A (zh) * 2018-10-19 2021-06-04 康宁股份有限公司 包括通孔的装置及用于制造通孔的方法和材料
KR20210101764A (ko) * 2020-02-11 2021-08-19 삼성전자주식회사 인쇄회로기판 조립체 및 이를 포함하는 전자 장치
CN111599690A (zh) * 2020-05-27 2020-08-28 上海芯波电子科技有限公司 一种基于wb芯片与fc芯片共存的双面挖腔陶瓷封装工艺
US20220216171A1 (en) * 2021-01-06 2022-07-07 Huawei Technologies Co., Ltd. Chip package structure, preparation method, and electronic device

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1981000949A1 (en) 1979-09-20 1981-04-02 Western Electric Co Double cavity semiconductor chip carrier
WO1987001510A1 (en) 1985-08-27 1987-03-12 Hughes Aircraft Company Microelectronic package
JPH06252558A (ja) * 1993-03-01 1994-09-09 Oki Electric Ind Co Ltd 多層ガラスセラミックキャビティ基板
EP0658937A1 (en) 1993-12-08 1995-06-21 Hughes Aircraft Company Vertical IC chip stack with discrete chip carriers formed from dielectric tape
JPH10289964A (ja) 1997-04-15 1998-10-27 Ngk Spark Plug Co Ltd 配線基板とその製造方法
JP2004095767A (ja) * 2002-08-30 2004-03-25 Murata Mfg Co Ltd セラミック多層基板およびその製造方法
JP2006019643A (ja) * 2004-07-05 2006-01-19 Hitachi Metals Ltd 積層基板およびその製造方法
JP2006041345A (ja) * 2004-07-29 2006-02-09 Hitachi Metals Ltd 積層基板およびその製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05243700A (ja) 1992-03-03 1993-09-21 Fujitsu Ltd 多層セラミック回路基板の製造方法
US5798909A (en) * 1995-02-15 1998-08-25 International Business Machines Corporation Single-tiered organic chip carriers for wire bond-type chips
JP3725949B2 (ja) 1996-12-05 2005-12-14 日本特殊陶業株式会社 半導体素子収納用基体とその製造方法
JP3470852B2 (ja) * 1996-12-25 2003-11-25 日本特殊陶業株式会社 配線基板とその製造方法
JP2001284808A (ja) * 2000-03-31 2001-10-12 Kyocera Corp 積層回路基板
JP4524876B2 (ja) 2000-07-12 2010-08-18 日立金属株式会社 導電性ペーストおよび多層セラミック基板
JP3757788B2 (ja) * 2000-11-27 2006-03-22 株式会社村田製作所 多層セラミック基板およびその製造方法
JP2003060106A (ja) 2001-08-21 2003-02-28 Matsushita Electric Ind Co Ltd 積層セラミックパッケージおよびこれを用いた電子部品
JP2003224222A (ja) * 2001-11-26 2003-08-08 Kyocera Corp 半導体素子収納用パッケージ
JP4099756B2 (ja) * 2002-08-07 2008-06-11 日立金属株式会社 積層基板
JP2004165247A (ja) 2002-11-11 2004-06-10 Matsushita Electric Ind Co Ltd 多層セラミック基板、その製造方法、通信用デバイスおよびそれを用いた通信機器

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1981000949A1 (en) 1979-09-20 1981-04-02 Western Electric Co Double cavity semiconductor chip carrier
WO1987001510A1 (en) 1985-08-27 1987-03-12 Hughes Aircraft Company Microelectronic package
JPH06252558A (ja) * 1993-03-01 1994-09-09 Oki Electric Ind Co Ltd 多層ガラスセラミックキャビティ基板
EP0658937A1 (en) 1993-12-08 1995-06-21 Hughes Aircraft Company Vertical IC chip stack with discrete chip carriers formed from dielectric tape
JPH10289964A (ja) 1997-04-15 1998-10-27 Ngk Spark Plug Co Ltd 配線基板とその製造方法
JP2004095767A (ja) * 2002-08-30 2004-03-25 Murata Mfg Co Ltd セラミック多層基板およびその製造方法
JP2006019643A (ja) * 2004-07-05 2006-01-19 Hitachi Metals Ltd 積層基板およびその製造方法
JP2006041345A (ja) * 2004-07-29 2006-02-09 Hitachi Metals Ltd 積層基板およびその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1881751A4

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8138424B2 (en) 2007-12-06 2012-03-20 Shinko Electric Industries Co., Ltd. Wiring substrate including a reinforcing structural body
WO2010050627A1 (ja) * 2008-10-31 2010-05-06 太陽誘電株式会社 プリント配線板およびその製造方法
JP5432918B2 (ja) * 2008-10-31 2014-03-05 太陽誘電株式会社 プリント配線版の製造方法
US8963016B2 (en) 2008-10-31 2015-02-24 Taiyo Yuden Co., Ltd. Printed wiring board and method for manufacturing same
JPWO2016052284A1 (ja) * 2014-09-30 2017-06-22 株式会社村田製作所 多層基板
JP2017063121A (ja) * 2015-09-25 2017-03-30 日本特殊陶業株式会社 セラミック基板
WO2017082017A1 (ja) * 2015-11-11 2017-05-18 株式会社村田製作所 コイルアンテナ、コイル実装基板、記録媒体および電子機器
JP2017228730A (ja) * 2016-06-24 2017-12-28 京セラ株式会社 配線基板、電子装置および電子モジュール

Also Published As

Publication number Publication date
JPWO2006120826A1 (ja) 2008-12-18
EP1881751A4 (en) 2009-07-29
KR20070083505A (ko) 2007-08-24
US7745734B2 (en) 2010-06-29
JP4506990B2 (ja) 2010-07-21
CN100553413C (zh) 2009-10-21
US20070187137A1 (en) 2007-08-16
CN101010996A (zh) 2007-08-01
EP1881751B1 (en) 2014-06-04
EP1881751A1 (en) 2008-01-23

Similar Documents

Publication Publication Date Title
JP4506990B2 (ja) セラミック多層基板
US6153290A (en) Multi-layer ceramic substrate and method for producing the same
KR100451949B1 (ko) 다층 세라믹 기판의 제조 방법
US7649252B2 (en) Ceramic multilayer substrate
JP2004056112A (ja) 回路部品、回路部品実装体、および回路部品内蔵モジュールと、回路部品実装体および回路部品内蔵モジュールの製造方法
KR20140081360A (ko) 적층 세라믹 커패시터, 그 제조방법 및 적층 세라믹 커패시터가 실장된 회로기판
JP4277275B2 (ja) セラミック積層基板および高周波電子部品
CN104589738A (zh) 多层陶瓷基板及其制造方法
JPH10308584A (ja) セラミック多層基板およびその製造方法
WO2022162888A1 (ja) コア基板
JP5207854B2 (ja) 部品内蔵セラミックス基板およびその製造方法
JP4565381B2 (ja) 積層基板
JP2003163559A (ja) フィルタを有する回路基板
JP3540941B2 (ja) 積層体およびその製造方法
JP2004165343A (ja) 積層型セラミック電子部品およびその製造方法
JP2004259898A (ja) 多層配線基板およびその製造方法
JP5838978B2 (ja) セラミック積層部品
JP3909285B2 (ja) 配線基板
JP4157352B2 (ja) 配線基板
JP2004247699A (ja) 配線基板
JP2004153023A (ja) 高周波用多層回路基板
JP2004172342A (ja) セラミック積層基板の製造方法
JP3940659B2 (ja) 多層回路基板の製造方法
JP2002359474A (ja) 表面実装型多層回路基板
JP2006041241A (ja) セラミック配線基板

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2006529412

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006731537

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020077004345

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 200680000745.1

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 11738637

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 11738637

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: RU

WWP Wipo information: published in national office

Ref document number: 2006731537

Country of ref document: EP