WO2006093293A1 - セラミック多層基板及びその製造方法 - Google Patents

セラミック多層基板及びその製造方法 Download PDF

Info

Publication number
WO2006093293A1
WO2006093293A1 PCT/JP2006/304162 JP2006304162W WO2006093293A1 WO 2006093293 A1 WO2006093293 A1 WO 2006093293A1 JP 2006304162 W JP2006304162 W JP 2006304162W WO 2006093293 A1 WO2006093293 A1 WO 2006093293A1
Authority
WO
WIPO (PCT)
Prior art keywords
multilayer substrate
substrate body
ceramic
siloxane film
land
Prior art date
Application number
PCT/JP2006/304162
Other languages
English (en)
French (fr)
Inventor
Hiromichi Kawakami
Iwao Fujita
Makoto Tose
Yoshifumi Saito
Masahiro Kimura
Original Assignee
Murata Manufacturing Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co., Ltd. filed Critical Murata Manufacturing Co., Ltd.
Priority to EP06715221A priority Critical patent/EP1855516A4/en
Priority to JP2006524158A priority patent/JPWO2006093293A1/ja
Publication of WO2006093293A1 publication Critical patent/WO2006093293A1/ja
Priority to US11/777,354 priority patent/US20070256859A1/en
Priority to US12/552,389 priority patent/US20090321121A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • H01L21/481Insulating layers on insulating parts, with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/315Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the encapsulation having a cavity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • H01L21/4807Ceramic parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81009Pre-treatment of the bump connector or the bonding area
    • H01L2224/8101Cleaning the bump connector, e.g. oxide removal step, desmearing
    • H01L2224/81011Chemical cleaning, e.g. etching, flux
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/8121Applying energy for connecting using a reflow oven
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8134Bonding interfaces of the bump connector
    • H01L2224/81355Bonding interfaces of the bump connector having an external coating, e.g. protective bond-through coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8138Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/81395Bonding interfaces outside the semiconductor or solid-state body having an external coating, e.g. protective bond-through coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/15165Monolayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15174Fan-out arrangement of the internal vias in different layers of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0162Silicon containing polymer, e.g. silicone
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0179Thin film deposited insulating layer, e.g. inorganic layer for printed capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/13Moulding and encapsulation; Deposition techniques; Protective layers
    • H05K2203/1305Moulding and encapsulation
    • H05K2203/1316Moulded encapsulation of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/13Moulding and encapsulation; Deposition techniques; Protective layers
    • H05K2203/1305Moulding and encapsulation
    • H05K2203/1322Encapsulation comprising more than one layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/282Applying non-metallic protective coatings for inhibiting the corrosion of the circuit, e.g. for preserving the solderability

Definitions

  • the present invention relates to a ceramic multilayer substrate, in particular, a ceramic multilayer substrate on which an electronic component such as an IC component is mounted, and a method for manufacturing the same.
  • a land mainly composed of Ag or Cu for mounting mounted components is formed on the surface, and an external electrode for mounting the multilayer substrate itself is formed.
  • a plating film that can be soldered or wire-bonded is formed on the land or the external electrode. The plating film also has the effect of suppressing migration of lands and external electrodes.
  • the mounted components may be sealed with a resin sealant.
  • a resin sealant since the wettability between the resin sealing material and the ceramic multilayer substrate body is not good, there is also a problem that the bonding strength between the two is not sufficient.
  • Patent Document 1 Japanese Patent Laid-Open No. 2003-249840
  • Patent Document 2 JP-A-6-152109
  • Patent Document 3 Japanese Patent Laid-Open No. 8-213742
  • an object of the present invention is to provide excellent migration resistance, a resin sealing material and a ceramic multi-layer. It is an object of the present invention to provide a ceramic multilayer substrate having high bonding strength with a layer substrate body and a method for manufacturing the same.
  • a ceramic multilayer substrate according to a first invention is provided on a multilayer substrate body formed by stacking a plurality of ceramic layers and internal conductor layers, and on a surface of the multilayer substrate body.
  • the siloxane film is further provided so as to cover at least a part of the mounting component mounted on the land via solder and the solder. Is preferred!
  • a ceramic multilayer substrate according to a second aspect of the present invention is a multilayer substrate body configured by stacking a plurality of ceramic layers and internal conductor layers, and an external electrode of a mounting component provided on the surface of the multilayer substrate body.
  • the ceramic multilayer substrate according to the first and second inventions further comprises a resin sealant for sealing the mounted component. Furthermore, it is preferable that the resin sealing material is covered with the siloxane film.
  • a ceramic multilayer substrate according to a third aspect of the present invention is a multilayer substrate body configured by stacking a plurality of ceramic layers and internal conductor layers, and an external electrode of a mounting component provided on the surface of the multilayer substrate body.
  • the mounted component preferably includes an IC component and is electrically connected to the land by wire bonding.
  • the IC component may be housed in a cavity provided on one main surface of the multilayer substrate body.
  • a plating film may be formed on the land.
  • a method for manufacturing a ceramic multilayer substrate according to a fourth invention includes a step of stacking a plurality of ceramic layers and an internal conductor layer to form a multilayer substrate body, and a surface of the multilayer substrate body on the surface of the mounted component.
  • a method for manufacturing a ceramic multilayer substrate according to a fifth invention includes a step of stacking a plurality of ceramic layers and an internal conductor layer to form a multilayer substrate body, and a surface of the multilayer substrate body on the surface of the mounted component.
  • the mounting component is coated with a resin sealing material. You may provide the process to seal. Further, a step of forming a siloxane film having a film thickness of less than lOOnm by PVD so as to cover the resin sealing material may be provided.
  • a method for manufacturing a ceramic multilayer substrate according to a sixth aspect of the invention includes a step of stacking a plurality of ceramic layers and an inner conductor layer to form a multilayer substrate main body, and a surface of the multilayer substrate main body on the surface of the mounted component.
  • a step of forming a land electrically connected to the electrode, a step of mounting the mounting component on the land via solder, a step of sealing the mounting component with a resin sealant, and the laminated substrate body And a step of forming a siloxane film having a film thickness of less than lOOnm by the PVD method so as to cover the resin sealing material.
  • a method for manufacturing a ceramic multilayer substrate according to a seventh aspect of the invention includes a step of stacking a plurality of ceramic layers and an internal conductor layer to form a multilayer substrate body, and a surface of the multilayer substrate body on the surface of the mounted component.
  • a method for manufacturing a ceramic multilayer substrate according to an eighth invention includes a step of stacking a plurality of ceramic layers and an internal conductor layer to form a multilayer substrate body, and a surface of the multilayer substrate body on the surface of the mounted component.
  • a step of sealing the mounting component with a resin sealing material may be provided after the step of mounting the mounting component.
  • a step of forming a siloxane film having a film thickness of less than 100 ⁇ m by a PVD method so as to cover the laminated substrate body and the resin sealing material may be provided.
  • the method for producing a ceramic multilayer substrate according to the fourth to eighth inventions comprises a step of activating the surface of the siloxane film.
  • the step of activating the surface of the siloxane film is preferably performed by cleaning the surface of the siloxane film with oxygen plasma.
  • the siloxane film having a film thickness of less than lOOnm is provided so as to cover the laminated substrate main body and the land, the migration resistance can be improved by the water repellent effect, Chemical environmental characteristics such as oxidation are also improved. Furthermore, the film thickness of the siloxane film Since it is less than the force S lOOnm, soldering and wire bonding can be performed without problems.
  • the siloxane film covers the exposed portion of the solder, so that the solder can be prevented from flowing out.
  • the resin sealant When the resin sealant is provided so as to be covered with a siloxane film, moisture absorbed by the resin sealant or hydrolysis of the resin sealant is suppressed in order to suppress moisture absorption of the resin sealant. It is possible to suppress changes in the characteristics of mounted parts due to impurities generated in
  • the side surface of the interface between the laminated substrate body and the sealing substrate is covered with the siloxane film. Separation of the interface can be suppressed.
  • FIG. 1 is a sectional view showing Example 1 of a ceramic multilayer substrate according to the present invention.
  • FIG. 2 is an explanatory diagram showing a process for forming a siloxane film.
  • FIG. 3 is a graph showing the relationship between the amount of silicone-based resin and the thickness of the siloxane film.
  • FIG. 5 is a sectional view showing a modification of the first embodiment of the ceramic multilayer substrate according to the present invention.
  • FIG. 6 is a sectional view showing Example 2 of a ceramic multilayer substrate according to the present invention.
  • FIG. 7 is a sectional view showing Example 3 of the ceramic multilayer substrate according to the present invention.
  • FIG. 8 is a sectional view showing Example 4 of the ceramic multilayer substrate according to the present invention.
  • FIG. 9 is a sectional view showing Example 5 of the ceramic multilayer substrate according to the present invention.
  • FIG. 10 is a sectional view showing a modification of the fifth embodiment of the ceramic multilayer substrate according to the present invention.
  • FIG. 11 is a cross-sectional view showing another modification of Example 5 of the ceramic multilayer substrate according to the present invention.
  • FIG. 12 is a sectional view showing Example 6 of the ceramic multilayer substrate according to the present invention.
  • FIG. 13 is a sectional view showing Example 7 of the ceramic multilayer substrate according to the present invention.
  • FIG. 14 is a sectional view showing Example 8 of the ceramic multilayer substrate according to the present invention.
  • FIG. 15 is a sectional view showing Example 9 of the ceramic multilayer substrate according to the present invention.
  • the ceramic multilayer substrate 1 shown in FIG. 1 schematically includes a multilayer substrate body 2, a mounting component (IC component) 11 mounted on the multilayer substrate body 2, and a resin sealing material for sealing the mounting component 11. It consists of four.
  • lands 16 and 17 are formed on the upper surface of the multilayer substrate body 2.
  • the mounting component 11 is mounted on the multilayer substrate body 2 with external electrodes 13 and 14 provided on the bottom surface thereof joined to the lands 16 and 17 by solder 19.
  • Internal conductor patterns 22 and 23 are formed inside the multilayer substrate body 2. One end of each of the internal conductor patterns 22 and 23 is electrically connected to the lands 16 and 17 via via-hole conductors 20 formed in the multilayer substrate body 2. The other end of each of the internal conductor patterns 22 and 23 is electrically connected to the external electrodes 24 and 25 extending from the side surface to the bottom surface of the multilayer substrate body 2.
  • the multilayer substrate body 2 is manufactured by the following manufacturing procedure. First, SiO, Al O, B O, C
  • Crystallized glass powder consisting of aO and alumina powder are mixed at an equal weight ratio.
  • 15 parts by weight of polybutyral, 40 parts by weight of isopropyl alcohol and 20 parts by weight of troll are added and mixed in a ball mill for 24 hours to form a slurry.
  • This slurry is formed into a 120 m thick sheet by the doctor blade method to obtain a ceramic Darin sheet.
  • via hole conductors 20 are formed by filling via holes with conductive paste, and internal conductor patterns 22 and 23 are formed on each of the ceramic liner sheets by screen printing. At the same time as forming the internal conductor patterns 22 and 23 by screen printing, The via hole conductor 20 may be formed by filling the via hole with conductive paste! /.
  • the ceramic green sheets are stacked, they are pressure-bonded at a pressure of 50 MPa and a temperature of 60 ° C to form a laminate block.
  • the laminate block is cut into a predetermined size and then fired integrally.
  • the low-temperature fired ceramic multilayer substrate body 2 is obtained.
  • a conductive paste is applied to the surface of the multilayer substrate body 2 and baked to form the lands 16, 17 and the external electrodes 24, 25. Further, a nickel-Au plating process is performed on the lands 16 and 17 and the external electrodes 24 and 25 to form a plating film.
  • the silicone-based resin 40 and the laminated substrate body 2 housed in the crucible 51 are put together in an oven 50 and sealed, and heated by the heater 52.
  • the siloxane 42 which is a component of the silicone resin 40 evaporates and adheres to the surface of the multilayer substrate body 2.
  • the entire multilayer substrate body 2 including the lands 16 and 17 and the external electrodes 24 and 25 is covered with a siloxane PVD (Physical Vapor Deposition) protective film.
  • the film thickness of the siloxane PV D protective film (hereinafter referred to as siloxane film) is set to less than lOOnm. In FIG. 1, the siloxane film is not shown.
  • the curing condition of the silicone-based resin 40 is, for example, 150 ° C for 2 hours.
  • the component siloxane 42 evaporates, the siloxane concentration in the oven 50 becomes the highest at 150 ° C., and adhesion to the surface of the laminated substrate body 2 occurs with evaporation.
  • the temperature inside the oven 50 is lowered after the silicone resin 40 is cured, further siloxane 42 adheres to the surface of the multilayer substrate body 2 as the saturated vapor pressure decreases.
  • FIG. 3 is a graph showing the relationship between the amount of the silicone-based resin 40 put in the oven 50 and the thickness of the siloxane film formed on the laminated substrate body 2.
  • the thickness of the siloxane film can be adjusted by changing the amount of the silicone resin 40.
  • the silicone resin 40 is lOgZm 3 or more, the thickness becomes a constant thickness of about 20 nm. This saturates the siloxane concentration in the oven 50 Because.
  • the multilayer substrate body 2 thus manufactured was evaluated for the items shown in Table 1. For comparison, an evaluation was also made on a laminated substrate body that did not form a siloxane film. Migration evaluation was performed under the test conditions of 85 ° C and 85% RH50VDC. Sulfurization was evaluated by leaving it in a hydrogen sulfide atmosphere for 1 minute. For solder wettability, a 2 mm square land was dipped with Sn—Pb solder, and when 95% or more was wetted with solder, it was judged acceptable. For wire bonding, a wire was bonded to a 2 mm square land, and if it had a bonding strength of 2 gf or more, it was considered acceptable.
  • FIG. 4 is a graph showing the relationship between the amount of the silicone-based resin 40 put in the oven 50 and the wetted area of the multilayer substrate body 2.
  • the siloxane film is formed by the PVD method, the siloxane film is formed up to micro level defects, and it is possible to suppress even migration that generates minute defect force.
  • the thickness of the siloxane film is as thin as less than lOOnm, the solder wettability and wire bonding properties of the lands 16, 17 and the external electrodes 24, 25 are at a problem level.
  • the surface of the siloxane film covering the multilayer substrate body 2 is activated by washing by a method such as plasma (preferably oxygen plasma) or ultraviolet irradiation. Thereby, the wettability with the resin sealing material 4 can be further improved.
  • the external electrodes 13 and 14 of the mounted component 11 are electrically connected to the lands 16 and 17 of the multilayer substrate body 2 by the solder 19. If it is done, it will be fixed firmly.
  • a resin sealing material 4 for sealing the mounting component 11 is formed on the multilayer substrate body 2.
  • the material of the resin sealing material 4 is preferably a thermosetting resin such as an epoxy resin or a photosensitive resin. Since the resin sealant 4 has good wettability with the siloxane film and the bonding strength between the siloxane film and the multilayer substrate body 2 is high, the bonding strength between the resin sealant 4 and the multilayer substrate body 2 is increased. be able to.
  • the mounting component 11 may be soldered before or after the formation of the siloxane film.
  • Table 2 shows the results of evaluating a ceramic multilayer substrate in which the mounting component 11 was soldered before and after the formation of the siloxane film.
  • Sample 1 is a ceramic multilayer substrate in which the mounting component 11 is soldered to the multilayer substrate body 2 and then a siloxane film is formed and sealed with the resin sealing material 4.
  • Sample 2 is a ceramic multilayer substrate in which the multilayer substrate body 2 is covered with a siloxane film, and then the mounted component 11 is soldered and sealed with the resin sealing material 4.
  • Sample 3 is a ceramic multilayer substrate in which a mounting component 11 without forming a siloxane film on a multilayer substrate body 2 is soldered and sealed with a resin sealant 4.
  • the ceramic multilayer substrate 1A shown in FIG. 5 is roughly a multilayer substrate body 2A and a mounting component 11 housed in a cavity 65 provided in the multilayer substrate body 2A, and for sealing the mounting component 11. It is composed of a resin sealing material 4A.
  • Lands 16 and 17 are formed on the upper surface of the stepped portion in the cavity 65 of the multilayer substrate body 2A.
  • the mounted component 11 is disposed in the cavity 65, and its external electrodes 13 and 14 are electrically connected to the lands 16 and 17 by wire bonding 61.
  • Internal conductor patterns 22 and 23 are formed in the multilayer substrate body 2A. One end of each of the internal conductor patterns 22 and 23 is electrically connected to the lands 16 and 17 via via-hole conductors 20 formed in the multilayer substrate body 2A. The other ends of the inner conductor patterns 22 and 23 are electrically connected to the outer electrodes 24 and 25 extending from the side surface to the bottom surface of the multilayer substrate body 2A.
  • a Ni—Au plating film is formed on the lands 16 and 17 and the external electrodes 24 and 25. Further, the entire laminated substrate body 2A is covered with a siloxane film including the lands 16, 17 and the external electrodes 24, 25. The thickness of the siloxane film is set to less than lOOnm. Note that in Figure 5, the siloxane film is shown!
  • a resin sealing material 4A force for sealing the mounting component 11 is filled in the cavity 65 of the multilayer substrate body 2A.
  • a thermosetting resin such as an epoxy resin or a photosensitive resin is desirable.
  • the siloxane film covers the entire laminated substrate body 2A including the lands 16, 17 and the external electrodes 24, 25, so that the migration property is greatly improved.
  • the thickness of the siloxane film is as thin as less than lOOnm, the solder wettability and wire bonding property of the lands 16, 17 and the external electrodes 24, 25 are at a level with no problem. Wire bonding may be performed before or after the formation of the siloxane film.
  • the bonding strength between the resin sealing material 4A and the multilayer substrate body 2A can be increased.
  • the ceramic multilayer substrate IB shown in FIG. 6 includes a multilayer substrate body 2, a land 16 formed on the upper surface of the multilayer substrate body 2, and a siloxane film 70 provided so as to cover the multilayer substrate body 2 and the land 16. It is configured.
  • a conductor pattern 22 formed between layers and a via hole conductor 20 connecting the conductor pattern 22 formed between different layers and the land 16 are formed.
  • the multilayer substrate body 2 is manufactured by the following manufacturing procedure. First, SiO, Al O, B O, C
  • Crystallized glass powder consisting of aO and alumina powder are mixed at an equal weight ratio.
  • 15 parts by weight of polybutyral, 40 parts by weight of isopropyl alcohol and 20 parts by weight of troll are added and mixed in a ball mill for 24 hours to form a slurry.
  • This slurry is formed into a 120 m thick sheet by the doctor blade method to obtain a ceramic Darin sheet.
  • via-hole conductors 20 are formed by filling via-holes with conductive paste, and internal conductor patterns 22 are formed on each ceramic liner sheet by screen printing.
  • the via hole conductor 20 may be formed by filling the via hole with a conductive paste at the same time as forming the inner conductor pattern 22 by screen printing.
  • the ceramic green sheets are stacked, they are pressure-bonded at a pressure of 50 MPa and a temperature of 60 ° C to form a laminate block.
  • the laminate block is cut into a predetermined size and then fired integrally.
  • the laminated substrate body 2 may be produced by forming a groove for cutting after firing in the laminate block and dividing the laminate block along the groove after firing.
  • the conductive paste is applied to the surface of the multilayer substrate body 2 and baked to form the land 16.
  • the land 16 may be formed by forming a land pattern on a ceramic green sheet and firing it simultaneously with the ceramic green sheet. Furthermore, a plated film may be formed on the land 16 by performing Ni—Au plating. It is not necessary to form a plating film.
  • a siloxane film 70 having a film pressure of less than lOOnm is formed on the multilayer substrate body 2 so as to cover the multilayer substrate body 2 and the lands 16 by the same method as in the first embodiment.
  • Multilayer substrate IB is produced.
  • the force with which the entire surface of the multilayer substrate body 2 is covered with the siloxane film is sufficient if at least the main surface on which the lands 16 are formed is covered.
  • the bottom surface may not be covered. .
  • the siloxane film 70 covers the entire multilayer substrate body 2 including the lands 16, so that the migration resistance can be greatly improved, such as sulfidation and oxidation.
  • the chemical environmental characteristics of the material are also improved.
  • the thickness of the siloxane film 70 is as thin as less than lOOnm, the mounting characteristics of the land 16 with respect to solder wettability and wire bonding are problematic! /.
  • the multilayer ceramic substrate 1C shown in FIG. 7 is roughly composed of a multilayer substrate body 2, a mounting component 11 mounted on the multilayer substrate body 2, and a siloxane film 70 provided so as to cover the multilayer substrate body 2 and the mounting component 11. It consists of
  • a land 16 is formed on the upper surface of the multilayer substrate body 2.
  • the mounting component 11 is mounted on the multilayer substrate body 2 with an external electrode 13 provided on the bottom surface thereof joined to the land 16 by solder 19. At least a part of the land 16 that is not in contact with the solder 19 and is exposed is covered with the siloxane film 70. Of the solder 19, at least a part of the exposed portion which is not in contact with the land 16 and the external electrode 13 is covered with the siloxane film 70.
  • a conductor pattern 22 formed between the layers and a via hole conductor 20 connecting the conductor patterns 22 and lands 16 formed between different layers are formed. In FIG.
  • a siloxane film 70 is formed on a part of the side surface of the solder 19 connected to the external electrode 13, and a siloxane film 70 is formed on this part.
  • the ceramic multilayer substrate 1C is manufactured by the following manufacturing procedure.
  • the multilayer substrate body 2 is formed by the same method as in the second embodiment.
  • a siloxane film 70 having a film thickness of less than lOOnm is formed by the same method as in Example 1.
  • the siloxane film 70 is formed.
  • the mounting component 11 is mounted on the land 16 via the solder 19.
  • the siloxane film 70 is again formed so as to cover at least a part of the mounting component 11 and the solder 19 that are exposed without contacting the land 16 and the external electrode 13. Form .
  • a siloxane film 70 may be further formed on the multilayer substrate body 2.
  • the siloxane film 70 covers the entire multilayer substrate body 2 including the lands 16, the migration resistance can be greatly improved and the chemical environment can be improved. The characteristics are also improved.
  • the mounted component 11 is also covered with the siloxane film 70, chemical environmental characteristics such as sulfur and sodium oxide of the mounted component 11 are improved.
  • the thickness of the siloxane film 70 is as thin as less than lOOnm, the solder wettability of the land 16 and the mounting characteristics of the bondability are at a level that does not cause any problem.
  • the siloxane film 70 covers at least a part of the solder 19, the solder 19 is prevented from flowing out in the reflow process when the ceramic multilayer substrate 1C is mounted on another substrate.
  • the multilayer ceramic substrate 1D shown in FIG. 8 is roughly composed of a multilayer substrate body 2, a mounting component 11 mounted on the multilayer substrate body 2, and a siloxane film 70 provided so as to cover the multilayer substrate body 2 and the mounting component 11. It consists of
  • a land 16 is formed on the upper surface of the multilayer substrate body 2.
  • the mounting component 11 is mounted on the multilayer substrate body 2 with an external electrode 13 provided on the bottom surface thereof joined to the land 16 by solder 19. At least a part of the land 16 that is not in contact with the solder 19 and is exposed is covered with the siloxane film 70. Further, at least a part of the exposed portion of the solder 19 that is not in contact with the land 16 and the external electrode 13 is covered with the siloxane film 70.
  • a conductor pattern 22 formed between the layers and a via hole conductor 20 connecting the conductor patterns 22 and lands 16 formed between different layers are formed inside the multilayer substrate body 2.
  • the side of the external electrode 13 that is formed in the center of the mounted part 11 and the side of the external part 13 that has the external electrode 13 formed on the bottom surface and its side The side surface of the solder 19 connected to the external electrode 13 and the side surface of the land 16
  • the siloxane film 70 may be formed in this portion if the xanthine film 70 is formed.
  • the ceramic multilayer substrate 1D is manufactured by the following manufacturing procedure.
  • the multilayer substrate body 2 is formed by the same method as in the second embodiment.
  • the mounting component 11 is mounted on the land 16 via the solder 19.
  • a siloxane film 70 is formed.
  • the siloxane film 70 covers at least a part of the multilayer substrate body 2, the mounted component 11, and the land 16, so that the migration resistance is improved. And chemical environmental characteristics such as sulfurization and oxidation are improved. In addition, since the mounted component 11 is also covered with the siloxane film 70, the chemical environmental characteristics of the mounted component 11 such as sulfur and acid are improved. In addition, since the siloxane film 70 covers at least a part of the solder 19, the solder 19 is prevented from flowing out in the reflow process when the ceramic multilayer substrate 1D is mounted on another substrate.
  • the ceramic multilayer substrate 1E shown in FIG. 9 includes a ceramic multilayer substrate 1B (see Example 2 and FIG. 6), a mounting component 11 mounted on the ceramic multilayer substrate 1B, and a resin seal that seals the mounting component 11.
  • a land 16 covered with a siloxane film 70 is formed on the upper surface of the ceramic multilayer substrate 1B.
  • the mounting component 11 is mounted on the multilayer substrate body 2 with an external electrode 13 provided on the bottom surface thereof joined to the land 16 by solder 19.
  • the ceramic multilayer substrate 1E is manufactured by the following manufacturing procedure.
  • the surface of the siloxane film 70 covering the ceramic multilayer substrate 1B manufactured by the same method as in Example 2 is cleaned and activated by a method such as plasma (preferably oxygen plasma) or ultraviolet irradiation.
  • the mounting component 11 is mounted on the land 16 of the ceramic multilayer substrate 1B via the solder 19.
  • the resin sealing material 4 for sealing the mounting component 11 is formed. Oil
  • a siloxane film 70 is formed so as to cover the resin sealing material 4 by the same method as in Example 1.
  • a siloxane film 70 may be further formed on the multilayer substrate body 2.
  • the siloxane film 70 is formed on the resin sealant 4, but the siloxane film 70 may be formed so as to cover the resin sealant 4.
  • ceramic multilayer substrates 1F and 1G shown in FIGS. 10 and 11 are also sealed with ceramic multilayer substrate 1C (see Example 3 and FIG. 7) and ceramic multilayer substrate 1D (see Example 4 and FIG. 8).
  • a stopper 4 is provided, and a siloxane film 70 is formed on the resin sealant 4.
  • the formation method of the resin sealing material 4 and the siloxane film 70 is the same as in Example 1.
  • the siloxane film 70 is formed on the resin sealant 4 so that the siloxane film 70 is formed so as to cover the resin sealant 4.
  • the ceramic multilayer substrates IE, IF, and 1G having the above-described constituent power can obtain the following effects. Since the siloxane film 70 is formed at the interface between the resin sealing material 4 and the multilayer substrate body 2, the bonding strength between the resin sealing material 4 and the multilayer substrate body 2 can be increased. When the resin sealing material 4 is covered with the siloxane film 70, moisture absorption of the resin sealing material 4 can be suppressed, and the water absorbed by the resin sealing material 4 or the resin sealing can be suppressed. Changes in the characteristics of the mounted component 11 due to impurities generated by hydrolysis of the stopper 4 can be suppressed. In addition, when the siloxane film 70 covers the side surface of the interface between the resin sealant 4 and the multilayer substrate body 2, the peeling of the interface between the multilayer substrate body 2 and the resin sealant 4 is more reliably performed. Can be suppressed.
  • the ceramic multilayer substrate 1H shown in FIG. 12 includes a multilayer substrate body 2, a mounting component 11 mounted on the multilayer substrate body 2 , a sealing resin material 4 for sealing the mounted component, a multilayer substrate body 2 and a sealing member. It is composed of a siloxane film 70 provided so as to cover the resin material 4.
  • a land 16 is formed on the upper surface of the multilayer substrate body 2.
  • the mounted component 11 has an external electrode 13 provided on the bottom surface thereof joined to the land 16 by solder 19 so that the multilayer substrate body 2 Has been implemented.
  • the ceramic multilayer substrate 1H is manufactured by the following manufacturing procedure.
  • the mounting component 11 is mounted via the solder 19 on the land 16 formed on the multilayer substrate body 2 manufactured by the same method as in the second embodiment.
  • a resin sealing material 4 for sealing the mounting component 11 is formed.
  • the material of the resin sealing material 4 the same material as described in Example 1 can be used.
  • a siloxane film 70 is formed so as to cover the multilayer substrate body 2 and the resin sealing material 4 by the same method as in Example 1.
  • the resin sealant 4 is covered with the siloxane film 70, so that the moisture absorption of the resin sealant 4 can be suppressed. It is possible to suppress changes in characteristics of the mounted component 11 due to moisture absorbed by the material 4 or impurities generated by hydrolysis of the resin sealing material 4. Furthermore, since the siloxane film 70 covers the side surface of the interface between the resin sealant 4 and the multilayer substrate body 2, the separation of the interface between the multilayer substrate body 2 and the resin sealant 4 is more reliably suppressed. be able to.
  • the multilayer ceramic substrate II shown in FIG. 13 (a) includes a multilayer substrate body 2, a land 16 formed on the upper surface of the multilayer substrate body 2, a mounting component 11 mounted on the land 16 via a solder 19, and The laminated substrate body 2, the mounted component 11, and the siloxane film 70 provided so as to cover at least a part of the solder 19.
  • a conductor pattern 22 formed between layers and a via-hole conductor 20 connecting a conductor pattern 22 and land 16 formed between different layers are formed inside the multilayer substrate body 2, a conductor pattern 22 formed between layers and a via-hole conductor 20 connecting a conductor pattern 22 and land 16 formed between different layers are formed.
  • the ceramic multilayer substrate II is manufactured by the following manufacturing procedure. As shown in FIG. 13 (b), first, a multilayer ceramic body in which the multilayer substrate main body 2 and the lands 16 formed on the upper surface of the multilayer substrate main body 2 are covered with the siloxane film 70 by the same method as in the second embodiment. Make substrate 1B. On the other hand, a solder ball 19A is formed on the external electrode 13 of the mounting component 11, and then a siloxane film 70 is formed so as to cover the mounting component 11 and the solder ball 19A. The siloxane film 70 is formed by the same method as in the first embodiment.
  • the mounting component 11 covered with the siloxane film 70 is placed on the ceramic multilayer substrate 1B with solder balls 19A and lands 16 thereon. By disposing them so as to correspond to each other and performing heat treatment, the mounted component 11 is connected to the ceramic multilayer substrate 1B, and the ceramic multilayer substrate II is manufactured.
  • the siloxane film 70 is in contact with the solder 19 of the land 16 and covers the side surface and the entire multilayer substrate main body 2;
  • the chemical properties such as sulfur and acid can be improved.
  • the mounted component 11 is also covered with the siloxane film 70, chemical environmental characteristics such as sulfur oxides of the mounted component 11 are improved.
  • the side surfaces of the solder 19 which are in contact with the lands 16 of the solder 19 and the external electrodes 13 of the mounting component 11 are all covered with the siloxane film 70, so that the reflow when mounting the ceramic multilayer substrate II on another substrate is performed.
  • the solder 19 is surely suppressed from flowing out in the process.
  • the thickness of the siloxane film 70 is as thin as less than lOOnm, the siloxane film 70 is moved by the heat treatment in the soldering process, so there is no problem in the soldering connection property!
  • the multilayer ceramic substrate 1J shown in FIG. 14 (a) includes a multilayer substrate body 2, a land 16 formed on the upper surface of the multilayer substrate body 2, a mounting component 11 mounted on the land 16 via a solder 19, and The laminated substrate body 2, the mounted component 11, and the siloxane film 70 provided so as to cover at least a part of the solder 19.
  • a conductor pattern 22 formed between layers and a via-hole conductor 20 connecting a conductor pattern 22 and land 16 formed between different layers are formed inside the multilayer substrate body 2, a conductor pattern 22 formed between layers and a via-hole conductor 20 connecting a conductor pattern 22 and land 16 formed between different layers are formed.
  • the ceramic multilayer substrate 1J is manufactured by the following manufacturing procedure. As shown in FIG. 14 (b), first, solder balls 19A are formed on lands 16 formed on the upper surface of the multilayer substrate body 2. Next, a siloxane film 70 is formed so as to cover the multilayer substrate body 2 and the solder balls 19A. On the other hand, a siloxane film 70 is formed so as to cover the mounting component 11 and its external electrode 13. The siloxane film 70 is formed by the same method as in the first embodiment. Next, the external electrodes 13 of the mounting component 11 covered with the siloxane film 70 are disposed so as to correspond to the solder balls 19A of the laminated board body 2 covered with the siloxane film 70, respectively, and are subjected to heat treatment.
  • the mounting component 11 is connected to the multilayer substrate body 2 to produce the ceramic multilayer substrate 1J.
  • the siloxane film 70 is in contact with the solder 19 of the land 16 and covers the side surface and the entire multilayer substrate body 2; The chemical properties such as sulfur and acid can be improved.
  • the mounted component 11 is also covered with the siloxane film 70, chemical environmental characteristics such as sulfur oxides of the mounted component 11 are improved.
  • the side surfaces of the solder 19 that are in contact with the lands 16 of the solder 19 and the external electrodes 13 of the mounted component 11 are all covered with the siloxane film 70, so that reflow when mounting the ceramic multilayer substrate 1J on another substrate is performed.
  • the solder 19 is surely suppressed from flowing out in the process.
  • the thickness of the siloxane film 70 is as thin as less than lOOnm, the siloxane film 70 is moved by the heat treatment in the soldering process, so there is no problem in the soldering connection property!
  • the ceramic multilayer substrate 1K shown in Fig. 15 is mounted on the ceramic multilayer substrate II (see Example 7, Fig. 13) or the ceramic multilayer substrate 1J (see Example 8, Fig. 14) and the ceramic multilayer substrate II, 1 J.
  • the resin sealing material 4 for sealing the mounted component 11, and the siloxane film 70 provided so as to cover the resin sealing material 4.
  • the ceramic multilayer substrate 1K is manufactured by the following manufacturing procedure.
  • the surface of the siloxane film 70 covering the ceramic multilayer substrate II, 1J produced by the same method as in Example 7 or Example 8 is cleaned by a method such as plasma (preferably oxygen plasma) or ultraviolet irradiation.
  • a resin sealant 4 for sealing the mounting component 11 is formed on the ceramic multilayer substrates II and 1J.
  • the material of the resin sealing material 4 the same materials as those described in Example 1 can be used.
  • a siloxane film 70 is formed so as to cover the resin sealing material 4 by the same method as in Example 1.
  • a siloxane film 70 may be further formed on the laminated substrate body 2.
  • the siloxane film 70 is formed on the resin sealing material 4, but the siloxane film 70 may not be formed so as to cover the resin sealing material 4.
  • the ceramic multilayer substrate 1K that also has the above-described constitutional power can obtain the following effects.
  • Siloxane film 70 is made of resin sealant 4 and laminated substrate Since it is formed at the interface with the main body 2, the bonding strength between the resin sealing material 4 and the multilayer substrate main body 2 can be increased.
  • the resin sealing material 4 is covered with the siloxane film 70, moisture absorption of the resin sealing material 4 can be suppressed, and the moisture absorbed by the resin sealing material 4 or the resin sealing It is possible to suppress changes in the characteristics of mounted components due to impurities generated by hydrolysis of material 4.
  • the siloxane film 70 covers the side surface of the interface between the resin encapsulant 4 and the multilayer substrate body 2, peeling of the interface between the siloxane film 70 and the resin encapsulant 4 can be more reliably suppressed. Can do.
  • the ceramic multilayer substrate and the method for producing the same according to the present invention are not limited to the above-described embodiments, and can be variously modified within the scope of the gist thereof.
  • force is shown to form a multilayer substrate body by stacking ceramic green sheets.
  • the multilayer substrate body is formed by alternately applying ceramic paste and conductive paste.
  • the present invention is useful for a ceramic multilayer substrate on which an electronic component such as an IC component is mounted on the surface, and a method for manufacturing the same.
  • the present invention has good migration resistance and a resin sealant. It is excellent in that the bonding strength with the ceramic multilayer substrate body is increased.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Dispersion Chemistry (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

 耐マイグレーション性に優れ、樹脂封止材とセラミック多層基板本体との接合強度が高いセラミック多層基板及びその製造方法を得る。  積層基板本体(2)の全体を、ランド(16),(17)及び外部電極(24),(25)を含めて、PVD法によって形成したシロキサン膜で覆う。シロキサン膜の膜厚は100nm未満に設定される。この後、積層基板本体(2)のランド(16),(17)に、搭載部品(11)の外部電極(13),(14)をはんだ(19)により電気的に接続すると共に、堅固に固定する。次に、搭載部品(11)を封止するための樹脂封止材(4)を、積層基板本体(2)上に形成する。

Description

明 細 書
セラミック多層基板及びその製造方法
技術分野
[0001] 本発明は、セラミック多層基板、特に、 IC部品などの電子部品を表面に搭載するセ ラミック多層基板及びその製造方法に関する。
背景技術
[0002] 一般に、セラミック多層基板には、その表面に搭載部品を実装するための Ag又は Cuを主成分とするランドが形成されており、さらには多層基板自身を実装するための 外部電極が形成されている。このランド上や外部電極上には、はんだ付けやワイヤボ ンデイング可能なめっき膜が形成されて 、る。めっき膜はランドや外部電極のマイグ レーシヨンを抑制する効果も有して 、る。
[0003] し力しながら、高電界強度下で使用されるセラミック多層基板の場合、ランドや外部 電極上に形成されためつき膜だけでは、マイグレーションを充分に抑制することがで きないため、めっき膜とは別にガラスゃ榭脂による保護膜を形成する必要があった。 このため、保護膜形成による設計上の制約や製造コストの上昇という問題があった。
[0004] また、特許文献 1に記載されて 、るように、セラミック多層基板に実装された搭載部 品を保護するために、榭脂封止材で搭載部品を封止する場合がある。しかし、榭脂 封止材とセラミック多層基板本体との濡れ性がよくないため、両者の接合強度が十分 でないという問題もあった。
[0005] なお、蒸着によるシロキサン膜の形成技術については、特許文献 2や特許文献 3に 記載されている。
特許文献 1:特開 2003— 249840号公報
特許文献 2:特開平 6— 152109号公報
特許文献 3:特開平 8 - 213742号公報
発明の開示
発明が解決しょうとする課題
[0006] そこで、本発明の目的は、耐マイグレーション性に優れ、榭脂封止材とセラミック多 層基板本体との接合強度が高いセラミック多層基板及びその製造方法を提供するこ とにある。
課題を解決するための手段
[0007] 前記目的を達成するため、第 1の発明に係るセラミック多層基板は、複数のセラミツ ク層と内部導体層を積み重ねて構成した積層基板本体と、前記積層基板本体の表 面に設けられ、搭載部品の外部電極と電気的に接続するランドと、前記積層基板本 体及び前記ランドを覆うように設けられ、かつ、膜厚が lOOnm未満であるシロキサン 膜と、を備えたことを特徴とする。
[0008] 第 1の発明に係るセラミック多層基板において、前記シロキサン膜は、さらに、前記 ランドにはんだを介して搭載された搭載部品及び前記はんだの少なくとも一部を覆う ように設けられて 、ることが好まし!/、。
[0009] 第 2の発明に係るセラミック多層基板は、複数のセラミック層と内部導体層を積み重 ねて構成した積層基板本体と、前記積層基板本体の表面に設けられ、搭載部品の 外部電極と電気的に接続するランドと、前記ランドにはんだを介して搭載された搭載 部品と、前記積層基板本体、前記搭載部品及び前記はんだの少なくとも一部を覆う ように設けられ、かつ、膜厚が lOOnm未満であるシロキサン膜と、を備えたことを特徴 とする。
[0010] 第 1及び第 2の発明に係るセラミック多層基板においては、さらに、前記搭載部品を 封止するための榭脂封止材を備えていることが好ましい。さらに、前記榭脂封止材が 前記シロキサン膜に覆われて 、ることが好ま 、。
[0011] 第 3の発明に係るセラミック多層基板は、複数のセラミック層と内部導体層を積み重 ねて構成した積層基板本体と、前記積層基板本体の表面に設けられ、搭載部品の 外部電極と電気的に接続するランドと、前記ランドにはんだを介して搭載された搭載 部品と、前記搭載部品を封止するための榭脂封止材と、前記積層基板本体及び前 記榭脂封止材を覆うように設けられ、かつ、膜厚が lOOnm未満であるシロキサン膜と 、を備えたことを特徴とする。
[0012] 第 1〜第 3の発明に係るセラミック多層基板において、前記搭載部品は IC部品を含 み、ワイヤボンディングによって前記ランドに電気的に接続されていることが好ましい 。前記 IC部品が前記積層基板本体の一方の主面に設けられたキヤビティ内に収納さ れていてもよい。また、前記ランドにめっき膜が形成されていてもよい。
[0013] 第 4の発明に係るセラミック多層基板の製造方法は、複数のセラミック層と内部導体 層を積み重ねて積層基板本体を構成する工程と、前記積層基板本体の表面に、搭 載部品の外部電極と電気的に接続するランドを形成する工程と、前記積層基板本体 及び前記ランドを覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法によつ て形成する工程と、を備えたことを特徴とする。
[0014] 第 4の発明に係るセラミック多層基板の製造方法においては、さらに、前記シロキサ ン膜が形成されたランドに、はんだを介して搭載部品を搭載する工程と、前記搭載部 品及び前記はんだの少なくとも一部を覆うように、膜厚が lOOnm未満であるシロキサ ン膜を PVD法によって形成する工程と、を備えて!/、てもよ!/、。
[0015] 第 5の発明に係るセラミック多層基板の製造方法は、複数のセラミック層と内部導体 層を積み重ねて積層基板本体を構成する工程と、前記積層基板本体の表面に、搭 載部品の外部電極と電気的に接続するランドを形成する工程と、前記ランドにはんだ を介して前記搭載部品を搭載する工程と、前記積層基板本体、前記搭載部品及び 前記はんだの少なくとも一部を覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法によって形成する工程と、を備えたことを特徴とする。
[0016] 第 4及び第 5の発明に係るセラミック多層基板の製造方法において、前記搭載部品 を覆うように前記シロキサン膜を PVD法によって形成する工程の後に、榭脂封止材 で前記搭載部品を封止する工程を備えていてもよい。さらに、前記榭脂封止材を覆う ように、膜厚が lOOnm未満であるシロキサン膜を PVD法によって形成する工程を備 えていてもよい。
[0017] 第 6の発明に係るセラミック多層基板の製造方法は、複数のセラミック層と内部導体 層を積み重ねて積層基板本体を構成する工程と、前記積層基板本体の表面に、搭 載部品の外部電極と電気的に接続するランドを形成する工程と、前記ランドにはんだ を介して前記搭載部品を搭載する工程と、榭脂封止材で前記搭載部品を封止する 工程と、前記積層基板本体及び前記榭脂封止材を覆うように、膜厚が lOOnm未満 であるシロキサン膜を PVD法によって形成する工程と、を備えたことを特徴とする。 [0018] 第 7の発明に係るセラミック多層基板の製造方法は、複数のセラミック層と内部導体 層を積み重ねて積層基板本体を構成する工程と、前記積層基板本体の表面に、搭 載部品の外部電極と電気的に接続するランドを形成する工程と、前記ランドにはんだ ボールを形成する工程と、前記積層基板本体、前記ランド及び前記はんだボールを 覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法によって形成する工程 と、前記搭載部品を覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法に よって形成する工程と、前記ランドにはんだボールを介して前記搭載部品を搭載する 工程と、を備えたことを特徴とする。
[0019] 第 8の発明に係るセラミック多層基板の製造方法は、複数のセラミック層と内部導体 層を積み重ねて積層基板本体を構成する工程と、前記積層基板本体の表面に、搭 載部品の外部電極と電気的に接続するランドを形成する工程と、前記積層基板本体 及び前記ランドを覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法によつ て形成する工程と、前記搭載部品にはんだボールを形成する工程と、前記搭載部品 及び前記はんだボールを覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD 法によって形成する工程と、前記ランドにはんだボールを介して前記搭載部品を搭 載する工程と、を備えたことを特徴とする。
[0020] 第 7及び第 8の発明に係るセラミック多層基板の製造方法において、前記搭載部品 を搭載する工程の後に、榭脂封止材で前記搭載部品を封止する工程を備えていて もよい。さらに、前記積層基板本体及び前記榭脂封止材を覆うように、膜厚が 100η m未満であるシロキサン膜を PVD法によって形成する工程を備えて 、てもよ 、。
[0021] 第 4〜第 8の発明に係るセラミック多層基板の製造方法においては、前記シロキサ ン膜の表面を活性化させる工程を備えて ヽることが好ま ヽ。このシロキサン膜の表 面を活性化させる工程は、前記シロキサン膜の表面を酸素プラズマで洗浄を施すこ とによって行うことが好ましい。
発明の効果
[0022] 本発明によれば、膜厚が lOOnm未満であるシロキサン膜を、積層基板本体及びラ ンドを覆うように設けたので、撥水効果により耐マイグレーション性を向上させることが でき、硫化や酸化などの化学的な環境特性も向上する。さらに、シロキサン膜の膜厚 力 S lOOnm未満であるため、はんだ付けやワイヤボンディングは問題なくできる。
[0023] 積層基板本体とはんだを介して搭載された搭載部品とをあわせてシロキサン膜で 覆うと、シロキサン膜がはんだの露出部分を覆うため、はんだの流れ出しを抑制する ことができる。
[0024] また、搭載部品を封止するための榭脂封止材を備えて 、る場合には、榭脂封止材 とシロキサン膜との濡れ性がよぐかつ、シロキサン膜と積層基板本体との接合強度も 高いため、榭脂封止材と積層基板本体の接合強度を高めることができる。
[0025] 榭脂封止材をシロキサン膜で覆うように設けると、榭脂封止材の吸湿を抑制するた め、榭脂封止材の吸収した水分、あるいは榭脂封止材の加水分解で生じた不純物 による搭載部品の特性変化を抑制することができる。
[0026] また、積層基板本体と榭脂封止材とを同時にシロキサン膜で覆うと、積層基板本体 と封止基板の界面の側面をシロキサン膜が覆うことにより、積層基板本体と封止基板 の界面の剥離を抑制することができる。
[0027] シロキサン膜で覆われたはんだボールを介して搭載部品を基板本体に実装すると
、さらにはんだの流れ出しを確実に抑制することができる。
図面の簡単な説明
[0028] [図 1]本発明に係るセラミック多層基板の実施例 1を示す断面図。
[図 2]シロキサン膜の形成工程を示す説明図。
[図 3]シリコーン系榭脂量とシロキサン膜の厚さの関係を示すグラフ。
圆 4]シリコーン系榭脂量と濡れ面積の関係を示すグラフ。
[図 5]本発明に係るセラミック多層基板の実施例 1の変形例を示す断面図。
[図 6]本発明に係るセラミック多層基板の実施例 2を示す断面図。
[図 7]本発明に係るセラミック多層基板の実施例 3を示す断面図。
[図 8]本発明に係るセラミック多層基板の実施例 4を示す断面図。
[図 9]本発明に係るセラミック多層基板の実施例 5を示す断面図。
[図 10]本発明に係るセラミック多層基板の実施例 5の変形例を示す断面図。
[図 11]本発明に係るセラミック多層基板の実施例 5の他の変形例を示す断面図。
[図 12]本発明に係るセラミック多層基板の実施例 6を示す断面図。 [図 13]本発明に係るセラミック多層基板の実施例 7を示す断面図。
[図 14]本発明に係るセラミック多層基板の実施例 8を示す断面図。
[図 15]本発明に係るセラミック多層基板の実施例 9を示す断面図。
発明を実施するための最良の形態
[0029] 以下に、本発明に係るセラミック多層基板及びその製造方法の実施例について添 付図面を参照して説明する。
[0030] (実施例 図 1〜図 4参照)
図 1に示すセラミック多層基板 1は概略、積層基板本体 2と、積層基板本体 2上に搭 載された搭載部品 (IC部品) 11と、搭載部品 11を封止するための榭脂封止材 4とで 構成されている。
[0031] 積層基板本体 2の上面にはランド 16, 17が形成されている。搭載部品 11は、その 底面に設けた外部電極 13, 14がはんだ 19によってランド 16, 17に接合され、積層 基板本体 2に実装されている。
[0032] 積層基板本体 2の内部には、内部導体パターン 22, 23が形成されている。これら 内部導体パターン 22, 23のそれぞれの一端は、積層基板本体 2内に形成されてい るビアホール導体 20を介してランド 16, 17に電気的に接続されている。内部導体パ ターン 22, 23のそれぞれの他端は、積層基板本体 2の側面から底面に到る外部電 極 24, 25に電気的に接続されている。
[0033] 積層基板本体 2は以下の製造手順により作製される。まず、 SiO , Al O , B O , C
2 2 3 2 3 aOカゝらなる結晶化ガラス粉末と、アルミナ粉末を等重量比率で混合する。その混合 粉末 100重量部に、ポリビュルブチラール 15重量部、イソプロピルアルコール 40重 量部及びトロール 20重量部をカ卩え、ボールミルで 24時間混合してスラリーとする。こ のスラリーをドクターブレード法により厚さ 120 mのシート状に成形し、セラミックダリ ーンシートを得る。
[0034] 次に、所定のセラミックグリーンシートにビアホール用の穴を形成する。この後、ビア ホール用穴に導電ペーストを充填してビアホール導体 20を形成し、セラミックダリー ンシートのそれぞれにスクリーン印刷法によって内部導体パターン 22, 23を形成す る。なお、スクリーン印刷法によって内部導体パターン 22, 23を形成すると同時に、 ビアホール用穴に導電ペーストを充填してビアホール導体 20を形成してもよ!/、。
[0035] 各セラミックグリーンシートは積み重ねられた後、圧力 50Mpa、温度 60°Cで圧着し て積層体ブロックとする。積層体ブロックは所定のサイズにカットされた後、一体的に 焼成される。これにより、低温焼成セラミック積層基板本体 2とされる。
[0036] 次に、積層基板本体 2の表面に導電ペーストを塗布し、焼き付けすることによりラン ド 16, 17や外部電極 24, 25を形成する。さらに、ランド 16, 17上や外部電極 24, 2 5上に Ni— Auめつき処理をしてめつき膜を形成する。
[0037] 次に、図 2に示すように、坩堝 51に収容したシリコーン系榭脂 40と積層基板本体 2 とを一緒にオーブン 50に入れて密封し、ヒータ 52で加熱する。このとき、シリコーン系 榭脂 40の成分であるシロキサン 42が蒸発し、積層基板本体 2の表面に付着する。こ れにより、積層基板本体 2の全体がランド 16, 17及び外部電極 24, 25を含めて、シ ロキサン PVD (Physical Vapor Deposition)保護膜で覆われる。シロキサン PV D保護膜 (以下、シロキサン膜と記す)の膜厚は lOOnm未満に設定される。なお、図 1においては、シロキサン膜は図示していない。
[0038] シロキサン膜を PVD法で形成した場合には、 CVD (Chemical Vapor Depositi on)法やプラズマ法と比べて、シリコーン系榭脂 40と一緒に加熱するだけで済むの で、容易かつ安価に形成することができる。
[0039] シリコーン系榭脂 40の硬化条件は、例えば 150°C、 2時間である。シリコーン系榭 脂 40の硬化時に、その成分であるシロキサン 42が蒸発し、 150°Cでオーブン 50内 のシロキサン濃度が最も高くなり、蒸発と共に積層基板本体 2の表面への付着も生じ る。シリコーン系榭脂 40を硬化させた後、オーブン 50内の温度を下げると、飽和蒸 気圧が小さくなるのに伴って、さらにシロキサン 42が積層基板本体 2の表面に付着す る。
[0040] 図 3は、オーブン 50に入れたシリコーン系榭脂 40の量と、積層基板本体 2の上に 形成されたシロキサン膜の厚さとの関係を示すグラフである。オーブン 50内のシリコ 一ン系榭脂 40が lOgZm3未満の場合、シリコーン系榭脂 40の量を変更することでシ ロキサン膜の膜厚を調整することができる。シリコーン系榭脂 40が lOgZm3以上では 約 20nmの一定の厚さになる。これは、オーブン 50内のシロキサン濃度が飽和する ためである。
[0041] こうして作製された積層基板本体 2に対して、表 1に示すような項目について評価し た。比較のために、シロキサン膜を形成しな力 た積層基板本体についても評価した 。マイグレーションの発生評価は、 85°C85%RH50VDCの試験条件下で行った。 硫化評価は、硫化水素雰囲気中に 1分間放置することにより行った。はんだ濡れ性 は、 2mm角のランドを Sn—Pbはんだでディップし、 95%以上がはんだで濡れた場 合には合格とした。ワイヤボンディング性は、 2mm角のランドにワイヤをボンディング し、 2gf以上の接合強度を有していれば合格とした。
[0042] [表 1]
Figure imgf000010_0001
Figure imgf000010_0002
[0043] 表 1から明らかなように、シロキサン膜が、ランド 16, 17と外部電極 24, 25を含む積 層基板本体 2全体を覆っているので、マイグレーション性が大きく向上する。これはシ ロキサン膜の撥水効果によるものである。図 4は、オーブン 50に入れたシリコーン系 榭脂 40の量と、積層基板本体 2の濡れ面積との関係を示すグラフである。
[0044] さらに、硫化や酸化などの化学的な環境特性も向上する。シロキサン膜は PVD法 により形成されているので、ミクロレベルの欠陥にまでシロキサン膜が形成されており 、微小な欠陥力も発生するマイグレーションゃ硫ィ匕までも抑制することができる。
[0045] 一方、シロキサン膜の膜厚が lOOnm未満と薄いため、ランド 16, 17や外部電極 24 , 25のはんだ濡れ性やワイヤボンディング性の実装特性は問題な 、レベルである。
[0046] 次に、この積層基板本体 2を覆って ヽるシロキサン膜の表面を、プラズマ (好ましく は、酸素プラズマ)や紫外線照射などの方法により洗浄して活性化させる。これにより 、榭脂封止材 4との濡れ性をさらに向上させることができる。この後、積層基板本体 2 のランド 16, 17に、搭載部品 11の外部電極 13, 14がはんだ 19により電気的に接続 されると共〖こ、堅固に固定される。
[0047] 次に、搭載部品 11を封止するための榭脂封止材 4が積層基板本体 2上に形成され る。榭脂封止材 4の材料としては、エポキシ系榭脂などの熱硬化性榭脂ゃ感光性榭 脂が望ましい。榭脂封止材 4はシロキサン膜との濡れ性がよぐかつ、シロキサン膜と 積層基板本体 2との接合強度も高いため、榭脂封止材 4と積層基板本体 2の接合強 度を高めることができる。
[0048] なお、搭載部品 11のはんだ付けはシロキサン膜の形成前後のいずれでもよい。表 2は、搭載部品 11のはんだ付けをシロキサン膜の形成前後に行ったセラミック多層基 板を評価した結果を示すものである。
[0049] 即ち、サンプル 1は、積層基板本体 2に搭載部品 11をはんだ付けした後、シロキサ ン膜を形成し、榭脂封止材 4にて封止したセラミック多層基板である。サンプル 2は、 積層基板本体 2をシロキサン膜で覆った後、搭載部品 11をはんだ付けし、榭脂封止 材 4にて封止したセラミック多層基板である。比較のために、サンプル 3は、積層基板 本体 2にシロキサン膜を形成することなぐ搭載部品 11をはんだ付けし、榭脂封止材 4にて封止したセラミック多層基板である。
[0050] [表 2]
Figure imgf000011_0001
Figure imgf000011_0002
[0051] ヒートサイクル試験は、― 55°C/+ 125°Cで 400サイクル行!、、榭脂封止材 4と積 層基板本体 2の剥がれ状態を側面と断面で確認した。吸湿後のはんだリフロー試験 は、 60°C60%RHの条件で 40時間放置し、その後 260°Cで 5回リフローし、榭脂封 止材 4と積層基板本体 2の剥がれ状態を側面と断面で確認すると共に、はんだショー 卜を確認した。
[0052] (実施例 1の変形例、図 5参照) また、図 5に示すセラミック多層基板 1Aは概略、積層基板本体 2Aと、積層基板本 体 2Aに設けたキヤビティ 65内に収納されて 、る搭載部品 11と、搭載部品 11を封止 するための榭脂封止材 4Aとで構成されて 、る。
[0053] 積層基板本体 2Aのキヤビティ 65内の段差部上面にはランド 16, 17が形成されて いる。搭載部品 11はキヤビティ 65内に配設され、その外部電極 13, 14がワイヤボン デイング 61によってランド 16, 17に電気的に接続されている。
[0054] 積層基板本体 2Aの内部には、内部導体パターン 22, 23が形成されている。これら 内部導体パターン 22, 23のそれぞれの一端は、積層基板本体 2A内に形成されて いるビアホール導体 20を介してランド 16, 17に電気的に接続されている。内部導体 パターン 22, 23のそれぞれの他端は、積層基板本体 2Aの側面から底面に到る外 部電極 24, 25に電気的に接続されている。
[0055] ランド 16, 17上や外部電極 24, 25上には、 Ni— Auめっき膜が形成されている。さ らに、積層基板本体 2Aの全体がランド 16, 17及び外部電極 24, 25を含めて、シロ キサン膜で覆われている。シロキサン膜の膜厚は lOOnm未満に設定される。なお、 図 5にお!/ヽては、シロキサン膜は図示して!/ヽな ヽ。
[0056] さらに、搭載部品 11を封止するための榭脂封止材 4A力 積層基板本体 2Aのキヤ ビティ 65内に充填されている。榭脂封止材 4Aの材料としては、エポキシ系榭脂など の熱硬化性榭脂ゃ感光性榭脂が望ま Uヽ。
[0057] 以上の構成力 なるセラミック多層基板 1Aは、シロキサン膜が、ランド 16, 17と外 部電極 24, 25を含む積層基板本体 2A全体を覆っているので、マイグレーション性 が大きく向上する。一方、シロキサン膜の膜厚が lOOnm未満と薄いため、ランド 16, 17や外部電極 24, 25のはんだ濡れ性やワイヤボンディング性の実装特性は問題な いレベルである。ワイヤボンディングはシロキサン膜の形成前後のいずれでもよい。ま た、榭脂封止材 4Aはシロキサン膜との濡れ性がよぐかつ、シロキサン膜と積層基板 本体 2Aとの接合強度も高いため、榭脂封止材 4Aと積層基板本体 2Aの接合強度を 高めることができる。
[0058] (実施例 2、図 6参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 2について説 明する。図 6に示すセラミック多層基板 IBは、積層基板本体 2と、積層基板本体 2の 上面に形成されたランド 16と、積層基板本体 2及びランド 16とを覆うように設けられた シロキサン膜 70とで構成されている。積層基板本体 2の内部には、層間に形成され た導体パターン 22と、異なる層間に形成された導体パターン 22やランド 16を接続す るビアホール導体 20が形成されて!、る。
[0059] 積層基板本体 2は以下の製造手順により作製される。まず、 SiO , Al O , B O , C
2 2 3 2 3 aOカゝらなる結晶化ガラス粉末と、アルミナ粉末を等重量比率で混合する。その混合 粉末 100重量部に、ポリビュルブチラール 15重量部、イソプロピルアルコール 40重 量部及びトロール 20重量部をカ卩え、ボールミルで 24時間混合してスラリーとする。こ のスラリーをドクターブレード法により厚さ 120 mのシート状に成形し、セラミックダリ ーンシートを得る。
[0060] 次に、所定のセラミックグリーンシートにビアホール用の穴を形成する。この後、ビア ホール用穴に導電ペーストを充填してビアホール導体 20を形成し、セラミックダリー ンシートのそれぞれにスクリーン印刷法によって内部導体パターン 22を形成する。な おスクリーン印刷法によって、内部導体パターン 22を形成すると同時に、ビアホール 用穴に導電ペーストを充填し、ビアホール導体 20を形成してもよ 、。
[0061] 各セラミックグリーンシートは積み重ねられた後、圧力 50Mpa、温度 60°Cで圧着し て積層体ブロックとする。積層体ブロックは所定のサイズにカットされた後、一体的に 焼成される。これにより、低温焼成セラミック積層基板本体 2とされる。なお、積層体ブ ロックに焼成後にカットするための溝を形成し、焼成後にこの溝に沿って分割すること により積層基板本体 2を作製してもよ 、。
[0062] 次に、積層基板本体 2の表面に導電ペーストを塗布し、焼き付けすることによりラン ド 16を形成する。なお、ランド 16はセラミックグリーンシートにランドパターンを形成し 、セラミックグリーンシートと同時に焼成して形成してもよい。さらに、ランド 16上に Ni —Auめっき処理をしてめっき膜を形成してもよい。なお、めっき膜は形成しなくてもよ い。
[0063] 次に、前記実施例 1と同様の方法により、積層基板本体 2及びランド 16を覆うように 、積層基板本体 2に膜圧が lOOnm未満であるシロキサン膜 70を形成してセラミック 多層基板 IBを作製する。なお、図 6においては積層基板本体 2の全面がシロキサン 膜で覆われている力 少なくともランド 16が形成されている主面が覆われていればよ ぐ例えば、底面は覆われていなくてもよい。
[0064] 以上の構成力 なるセラミック多層基板 1Bは、シロキサン膜 70が、ランド 16を含む 積層基板本体 2全体を覆って ヽるので、耐マイグレーション性を大きく向上させること ができ、硫化や酸化などの化学的な環境特性も向上する。一方、シロキサン膜 70の 膜厚が lOOnm未満と薄いため、ランド 16のはんだ濡れ性やワイヤボンディング性の 実装特性は問題な!/、レベルである。
[0065] (実施例 3、図 7参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 3について説 明する。図 7に示すセラミック多層基板 1Cは概略、積層基板本体 2と、積層基板本体 2上に搭載された搭載部品 11と、積層基板本体 2と搭載部品 11を覆うように設けられ たシロキサン膜 70とで構成されて 、る。
[0066] 積層基板本体 2の上面にはランド 16が形成されている。搭載部品 11は、その底面 に設けられた外部電極 13がはんだ 19によってランド 16に接合され、積層基板本体 2 に実装されている。ランド 16のうち、はんだ 19と接しておらず露出している部分の少 なくとも一部はシロキサン膜 70に覆われている。はんだ 19のうち、ランド 16及び外部 電極 13と接しておらず露出している部分の少なくとも一部はシロキサン膜 70に覆わ れている。積層基板本体 2の内部には、層間に形成された導体パターン 22と、異な る層間に形成された導体パターン 22やランド 16を接続するビアホール導体 20が形 成されている。なお、図 7においては、搭載部品 11のうち、底面に外部電極 13が形 成された搭載部品 11につ ヽて、搭載部品 11の中央部に形成されて ヽる外部電極 1 3の側面とその外部電極 13に接続されているはんだ 19の側面の一部にはシロキサ ン膜 70が形成されて 、な 、が、この部分にシロキサン膜 70が形成されて 、てもよ ヽ
[0067] セラミック多層基板 1Cは以下の製造手順により作製される。積層基板本体 2は前記 実施例 2と同様の方法により形成される。次に、前記実施例 1と同様の方法により膜 厚が lOOnm未満であるシロキサン膜 70を形成する。次に、シロキサン膜 70の形成さ れたランド 16にはんだ 19を介して搭載部品 11を実装する。その後、実施例 1と同様 の方法により、搭載部品 11とはんだ 19のうちランド 16及び外部電極 13と接しておら ず露出している部分の少なくとも一部とを覆うように、再びシロキサン膜 70を形成する 。なお、このときさらに積層基板本体 2にシロキサン膜 70を形成してもよい。
[0068] 以上の構成力もなるセラミック多層基板 1Cは、シロキサン膜 70が、ランド 16を含む 積層基板本体 2全体を覆って ヽるので、耐マイグレーション性を大きく向上させること ができ、化学的な環境特性も向上する。また、搭載部品 11もシロキサン膜 70に覆わ れているため、搭載部品 11の硫ィ匕ゃ酸ィ匕などの化学的な環境特性も向上する。一 方、シロキサン膜 70の膜厚が lOOnm未満と薄いため、ランド 16のはんだ濡れ性ゃヮ ィャボンディング性の実装特性は問題ないレベルである。さらに、シロキサン膜 70が はんだ 19の少なくとも一部を覆っているので、セラミック多層基板 1Cを他の基板に実 装する際のリフロー工程においてはんだ 19が流れ出すのを抑制する。
[0069] (実施例 4、図 8参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 4について説 明する。図 8に示すセラミック多層基板 1Dは概略、積層基板本体 2と、積層基板本体 2上に搭載された搭載部品 11と、積層基板本体 2と搭載部品 11を覆うように設けられ たシロキサン膜 70とで構成されて 、る。
[0070] 積層基板本体 2の上面にはランド 16が形成されている。搭載部品 11は、その底面 に設けられた外部電極 13がはんだ 19によってランド 16に接合され、積層基板本体 2 に実装されている。ランド 16のうち、はんだ 19と接しておらず露出している部分の少 なくとも一部はシロキサン膜 70に覆われている。また、はんだ 19のうち、ランド 16及 び外部電極 13と接しておらず露出している部分の少なくとも一部はシロキサン膜 70 に覆われている。
[0071] 積層基板本体 2の内部には、層間に形成された導体パターン 22と、異なる層間に 形成された導体パターン 22やランド 16を接続するビアホール導体 20が形成されて いる。なお、図 8においては、搭載部品 11のうち、底面に外部電極 13が形成された 搭載部品 11につ ヽて、搭載部品 11の中央部に形成されて!ヽる外部電極 13の側面 とその外部電極 13に接続されているはんだ 19の側面及びランド 16の側面にはシロ キサン膜 70が形成されて 、な 、が、この部分にシロキサン膜 70が形成されて ヽても よい。
[0072] セラミック多層基板 1Dは以下の製造手順により作製される。積層基板本体 2は前記 実施例 2と同様の方法により形成される。次にランド 16にはんだ 19を介して搭載部品 11を実装する。その後、前記実施例 1と同様の方法により、積層基板本体 2と搭載部 品 11とはんだ 19のうちランド 16及び外部電極 13と接しておらず露出している部分の 少なくとも一部とを覆うようにシロキサン膜 70を形成する。
[0073] 以上の構成カゝらなるセラミック多層基板 1Dは、シロキサン膜 70が、積層基板本体 2 と搭載部品 11とランド 16の少なくとも一部を覆って 、るので、耐マイグレーション性を 向上させることができ、硫化や酸化などの化学的な環境特性も向上する。また、搭載 部品 11もシロキサン膜 70に覆われているため、搭載部品 11の硫ィ匕ゃ酸ィ匕などの化 学的な環境特性も向上する。また、シロキサン膜 70がはんだ 19の少なくとも一部を 覆っているので、セラミック多層基板 1Dを他の基板に実装する際のリフロー工程にお いてはんだ 19が流れ出すのを抑制する。
[0074] (実施例 5、図 9参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 5について説 明する。図 9に示すセラミック多層基板 1Eは、セラミック多層基板 1B (実施例 2,図 6 参照)と、セラミック多層基板 1B上に搭載された搭載部品 11、搭載部品 11を封止す る榭脂封止材 4と、榭脂封止材 4を覆うように設けられたシロキサン膜 70とで構成され ている。
[0075] セラミック多層基板 1Bの上面にはシロキサン膜 70に覆われたランド 16が形成され ている。搭載部品 11は、その底面に設けられた外部電極 13がはんだ 19によってラ ンド 16に接合され、積層基板本体 2に実装されている。
[0076] セラミック多層基板 1Eは以下の製造手順により作製される。前記実施例 2と同様の 方法により作製されたセラミック多層基板 1Bを覆っているシロキサン膜 70の表面を、 プラズマ (好ましくは、酸素プラズマ)や紫外線照射などの方法により洗浄して活性ィ匕 させる。次に、セラミック多層基板 1Bのランド 16上に、はんだ 19を介して搭載部品 11 を実装する。次に、搭載部品 11を封止するための榭脂封止材 4が形成される。榭脂 封止材 4の材料としては、実施例 1に記載したものと同様のものを用いることができる 。その後、前記実施例 1と同様の方法により、榭脂封止材 4を覆うようにシロキサン膜 70を形成する。なお、このとき、さらに積層基板本体 2にシロキサン膜 70を形成しても よい。図 9においては、榭脂封止材 4にシロキサン膜 70が形成されているが、榭脂封 止材 4を覆うようにシロキサン膜 70が形成されて ヽなくてもょ 、。
[0077] (実施例 5の変形例、図 10及び図 11参照)
同様に、図 10、図 11に示すセラミック多層基板 1F、 1Gについても、セラミック多層 基板 1C (実施例 3、図 7参照)、セラミック多層基板 1D (実施例 4、図 8参照)に榭脂 封止材 4を備え、その榭脂封止材 4にシロキサン膜 70が形成されている。榭脂封止 材 4とシロキサン膜 70の形成方法は、前記実施例 1と同様の方法による。図 10、図 1 1においては、榭脂封止材 4にシロキサン膜 70が形成されている力 榭脂封止材 4を 覆うようにシロキサン膜 70が形成されて 、なくてもょ 、。
[0078] 以上の構成力 なるセラミック多層基板 IE, IF, 1Gは、セラミック多層基板 IB, 1 C, 1Dの効果に加え、以下の効果を得ることができる。シロキサン膜 70が、榭脂封止 材 4と積層基板本体 2との界面に形成されているため、榭脂封止材 4と積層基板本体 2との接合強度を高めることができる。榭脂封止材 4がシロキサン膜 70に覆われてい る場合には、榭脂封止材 4の吸湿を抑制することができ、榭脂封止材 4の吸収した水 分、あるいは榭脂封止材 4の加水分解で生じた不純物による搭載部品 11の特性変 化を抑制することができる。さらに、シロキサン膜 70が榭脂封止材 4と積層基板本体 2 の界面の側面を覆って!/、る場合には、積層基板本体 2と榭脂封止材 4の界面の剥離 をより確実に抑制することができる。
[0079] (実施例 6、図 12参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 6について説 明する。図 12に示すセラミック多層基板 1Hは、積層基板本体 2と、積層基板本体2 上に搭載された搭載部品 11と、搭載部品を封止する封止榭脂材 4と、積層基板本体 2と封止榭脂材 4を覆うように設けられたシロキサン膜 70とで構成されている。
[0080] 積層基板本体 2の上面にはランド 16が形成されている。搭載部品 11は、その底面 に設けられた外部電極 13がはんだ 19によってランド 16に接合され、積層基板本体 2 に実装されている。
[0081] セラミック多層基板 1Hは以下の製造手順により作製される。前記実施例 2と同様の 方法により作製された積層基板本体 2上に形成されているランド 16に、はんだ 19を 介して搭載部品 11を実装する。次に、搭載部品 11を封止するための榭脂封止材 4 が形成される。榭脂封止材 4の材料としては、前記実施例 1に記載したものと同様の ものを用いることができる。その後、実施例 1と同様の方法により、積層基板本体 2及 び榭脂封止材 4を覆うようにシロキサン膜 70を形成する。
[0082] 以上の構成力もなるセラミック多層基板 1Hは、榭脂封止材 4がシロキサン膜 70に 覆われているため、榭脂封止材 4の吸湿を抑制することができ、榭脂封止材 4の吸収 した水分、あるいは榭脂封止材 4の加水分解で生じた不純物による搭載部品 11の特 性変化を抑制することができる。さらに、シロキサン膜 70が榭脂封止材 4と積層基板 本体 2の界面の側面を覆って ヽるため、積層基板本体 2と榭脂封止材 4の界面の剥 離をより確実に抑制することができる。
[0083] (実施例 7、図 13参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 7について説 明する。図 13 (a)に示すセラミック多層基板 IIは、積層基板本体 2と、積層基板本体 2の上面に形成されたランド 16と、ランド 16にはんだ 19を介して搭載されている搭載 部品 11と、積層基板本体 2、搭載部品 11、はんだ 19の少なくとも一部を覆うように設 けられたシロキサン膜 70とで構成されている。積層基板本体 2の内部には、層間に 形成された導体パターン 22と、異なる層間に形成された導体パターン 22やランド 16 を接続するビアホール導体 20が形成されて 、る。
[0084] セラミック多層基板 IIは以下の製造手順により作製される。図 13 (b)に示すように、 まず、前記実施例 2と同様の方法により、積層基板本体 2と積層基板本体 2の上面に 形成されたランド 16とがシロキサン膜 70で覆われたセラミック多層基板 1Bを作製す る。他方、搭載部品 11の外部電極 13にはんだボール 19Aを形成し、その後、搭載 部品 11及びはんだボール 19Aを覆うようにシロキサン膜 70を形成する。シロキサン 膜 70は前記実施例 1と同様の方法により形成される。次に、シロキサン膜 70で覆わ れた搭載部品 11を、セラミック多層基板 1B上に、はんだボール 19Aとランド 16がそ れぞれ対応するように配置し、熱処理することにより、搭載部品 11をセラミック多層基 板 1B上に接続し、セラミック多層基板 IIが作製される。
[0085] 以上の構成力もなるセラミック多層基板 IIは、シロキサン膜 70が、ランド 16のはん だ 19と接して 、な 、側面及び積層基板本体 2全体を覆って 、るので、耐マイグレー シヨン性を大きく向上させることができ、硫ィ匕ゃ酸ィ匕などの化学的な環境特性も向上 する。また、搭載部品 11もシロキサン膜 70に覆われているため、搭載部品 11の硫化 ゃ酸ィ匕などの化学的な環境特性も向上する。さらに、はんだ 19のランド 16及び搭載 部品 11の外部電極 13に接して ヽな 、側面が全てシロキサン膜 70に覆われて 、るた め、セラミック多層基板 IIを他の基板に実装する際のリフロー工程においてはんだ 1 9が流れ出すのを確実に抑制する。一方、シロキサン膜 70の膜厚が lOOnm未満と 薄いため、はんだ付け工程における熱処理によりシロキサン膜 70は移動させられる ため、はんだによる接続'性には問題がな!、。
[0086] (実施例 8、図 14参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 8について説 明する。図 14 (a)に示すセラミック多層基板 1Jは、積層基板本体 2と、積層基板本体 2の上面に形成されたランド 16と、ランド 16にはんだ 19を介して搭載されている搭載 部品 11と、積層基板本体 2、搭載部品 11、はんだ 19の少なくとも一部を覆うように設 けられたシロキサン膜 70とで構成されている。積層基板本体 2の内部には、層間に 形成された導体パターン 22と、異なる層間に形成された導体パターン 22やランド 16 を接続するビアホール導体 20が形成されて 、る。
[0087] セラミック多層基板 1Jは以下の製造手順により作製される。図 14 (b)に示すように、 まず、積層基板本体 2の上面に形成されたランド 16上にはんだボール 19Aを形成す る。次に、積層基板本体 2とはんだボール 19Aとを覆うようにシロキサン膜 70を形成 する。他方、搭載部品 11及びその外部電極 13を覆うようにシロキサン膜 70を形成す る。シロキサン膜 70は前記実施例 1と同様の方法により形成される。次に、シロキサン 膜 70で覆われた搭載部品 11の外部電極 13が、シロキサン膜 70で覆われた積層基 板本体 2のはんだボール 19Aにそれぞれ対応するように配置し、熱処理することによ り、搭載部品 11を積層基板本体 2上に接続し、セラミック多層基板 1Jが作製される。 [0088] 以上の構成力もなるセラミック多層基板 1Jは、シロキサン膜 70が、ランド 16のはん だ 19と接して 、な 、側面及び積層基板本体 2全体を覆って 、るので、耐マイグレー シヨン性を大きく向上させることができ、硫ィ匕ゃ酸ィ匕などの化学的な環境特性も向上 する。また、搭載部品 11もシロキサン膜 70に覆われているため、搭載部品 11の硫化 ゃ酸ィ匕などの化学的な環境特性も向上する。さらに、はんだ 19のランド 16及び搭載 部品 11の外部電極 13に接して ヽな 、側面が全てシロキサン膜 70に覆われて 、るた め、セラミック多層基板 1Jを他の基板に実装する際のリフロー工程においてはんだ 1 9が流れ出すのを確実に抑制する。一方、シロキサン膜 70の膜厚が lOOnm未満と 薄いため、はんだ付け工程における熱処理によりシロキサン膜 70は移動させられる ため、はんだによる接続'性には問題がな!、。
[0089] (実施例 9、図 15参照)
次に、本発明に係るセラミック多層基板及びその製造方法の実施例 9について説 明する。図 15に示すセラミック多層基板 1Kは、セラミック多層基板 II (実施例 7、図 1 3参照)又はセラミック多層基板 1J (実施例 8、図 14参照)と、セラミック多層基板 II, 1 J上に搭載された搭載部品 11を封止する榭脂封止材 4と、榭脂封止材 4を覆うように 設けられたシロキサン膜 70とで構成されて 、る。
[0090] セラミック多層基板 1Kは以下の製造手順により作製される。前記実施例 7又は実施 例 8と同様の方法により作製されたセラミック多層基板 II, 1Jを覆っているシロキサン 膜 70の表面を、プラズマ (好ましくは、酸素プラズマ)や紫外線照射などの方法により 洗浄して活性化させる。次に、セラミック多層基板 II, 1Jに、搭載部品 11を封止する ための榭脂封止材 4が形成される。榭脂封止材 4の材料としては、前記実施例 1に記 載したものと同様のものを用いることができる。その後、実施例 1と同様の方法により、 榭脂封止材 4を覆うようにシロキサン膜 70を形成する。なお、このとき、さらに積層基 板本体 2にシロキサン膜 70を形成してもよい。図 15においては、榭脂封止材 4にシロ キサン膜 70が形成されているが、榭脂封止材 4を覆うようにシロキサン膜 70が形成さ れていなくてもよい。
[0091] 以上の構成力もなるセラミック多層基板 1Kは、セラミック多層基板 II, 1Jの効果に 加え、以下の効果を得ることができる。シロキサン膜 70が、榭脂封止材 4と積層基板 本体 2との界面に形成されて 、るため、榭脂封止材 4と積層基板本体 2との接合強度 を高めることができる。榭脂封止材 4がシロキサン膜 70に覆われている場合には、榭 脂封止材 4の吸湿を抑制することができ、榭脂封止材 4の吸収した水分、あるいは榭 脂封止材 4の加水分解で生じた不純物による搭載部品の特性変化を抑制することが できる。さらに、シロキサン膜 70が榭脂封止材 4と積層基板本体 2の界面の側面を覆 つている場合には、シロキサン膜 70と榭脂封止材 4の界面の剥離をより確実に抑制 することができる。
[0092] (他の実施例)
なお、本発明に係るセラミック多層基板及びその製造方法は前記実施例に限定す るものではなぐその要旨の範囲内で種々に変更することができる。
[0093] 例えば、前記各実施例ではセラミックグリーンシートを積み重ねて積層基板本体を 形成するものを示した力 セラミックペーストと導電ペーストを交互に重ね塗りする方 法で積層基板本体を形成するものであってもよ 、。
産業上の利用可能性
[0094] 以上のように、本発明は、 IC部品などの電子部品を表面に搭載するセラミック多層 基板及びその製造方法に有用であり、特に、耐マイグレーション性が良好で、榭脂封 止材とセラミック多層基板本体との接合強度が高くなる点で優れている。

Claims

請求の範囲
[1] 複数のセラミック層と内部導体層を積み重ねて構成した積層基板本体と、
前記積層基板本体の表面に設けられ、搭載部品の外部電極と電気的に接続する ランドと、
前記積層基板本体及び前記ランドを覆うように設けられ、かつ、膜厚が lOOnm未 満であるシロキサン膜と、
を備えたことを特徴とするセラミック多層基板。
[2] 前記シロキサン膜は、さらに、前記ランドにはんだを介して搭載された搭載部品及 び前記はんだの少なくとも一部を覆うように設けられて 、ることを特徴とする請求の範 囲第 1項に記載のセラミック多層基板。
[3] 複数のセラミック層と内部導体層を積み重ねて構成した積層基板本体と、
前記積層基板本体の表面に設けられ、搭載部品の外部電極と電気的に接続する ランドと、
前記ランドにはんだを介して搭載された搭載部品と、
前記積層基板本体、前記搭載部品及び前記はんだの少なくとも一部を覆うよう〖こ 設けられ、かつ、膜厚が lOOnm未満であるシロキサン膜と、
を備えたことを特徴とするセラミック多層基板。
[4] さらに、前記搭載部品を封止するための榭脂封止材を備えたことを特徴とする請求 の範囲第 1項ないし第 3項のいずれかに記載のセラミック多層基板。
[5] 前記榭脂封止材が前記シロキサン膜に覆われていることを特徴とする請求の範囲 第 4項に記載のセラミック多層基板。
[6] 複数のセラミック層と内部導体層を積み重ねて構成した積層基板本体と、
前記積層基板本体の表面に設けられ、搭載部品の外部電極と電気的に接続する ランドと、
前記ランドにはんだを介して搭載された搭載部品と、
前記搭載部品を封止するための榭脂封止材と、
前記積層基板本体及び前記榭脂封止材を覆うように設けられ、かつ、膜厚が 100η m未満であるシロキサン膜と、 を備えたことを特徴とするセラミック多層基板。
[7] 前記搭載部品は IC部品を含み、ワイヤボンディングによって前記ランドに電気的に 接続されて 、ることを特徴とする請求の範囲第 1項な 、し第 6項の 、ずれかに記載の セラミック多層基板。
[8] 前記 IC部品が前記積層基板本体の一方の主面に設けられたキヤビティ内に収納さ れていることを特徴とする請求の範囲第 7項に記載のセラミック多層基板。
[9] 前記ランドにめっき膜が形成されていることを特徴とする請求の範囲第 1項ないし第 8項の 、ずれかに記載のセラミック多層基板。
[10] 複数のセラミック層と内部導体層を積み重ねて積層基板本体を構成する工程と、 前記積層基板本体の表面に、搭載部品の外部電極と電気的に接続するランドを形 成する工程と、
前記積層基板本体及び前記ランドを覆うように、膜厚が lOOnm未満であるシロキサ ン膜を PVD法によって形成する工程と、
を備えたことを特徴とするセラミック多層基板の製造方法。
[11] 前記シロキサン膜が形成されたランドに、はんだを介して搭載部品を搭載する工程 と、
前記搭載部品及び前記はんだの少なくとも一部を覆うように、膜厚が lOOnm未満 であるシロキサン膜を PVD法によって形成する工程と、
を備えたことを特徴とする請求の範囲第 10項に記載のセラミック多層基板の製造方 法。
[12] 複数のセラミック層と内部導体層を積み重ねて積層基板本体を構成する工程と、 前記積層基板本体の表面に、搭載部品の外部電極と電気的に接続するランドを形 成する工程と、
前記ランドにはんだを介して前記搭載部品を搭載する工程と、
前記積層基板本体、前記搭載部品及び前記はんだの少なくとも一部を覆うように、 膜厚が lOOnm未満であるシロキサン膜を PVD法によって形成する工程と、
を備えたことを特徴とするセラミック多層基板の製造方法。
[13] 前記搭載部品を覆うように前記シロキサン膜を PVD法によって形成する工程の後 に、榭脂封止材で前記搭載部品を封止する工程を備えたことを特徴とする請求の範 囲第 10項ないし第 12項のいずれかに記載のセラミック多層基板の製造方法。
[14] 前記榭脂封止材を覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法に よって形成する工程を備えたことを特徴とする請求の範囲第 13項に記載のセラミック 多層基板の製造方法。
[15] 複数のセラミック層と内部導体層を積み重ねて積層基板本体を構成する工程と、 前記積層基板本体の表面に、搭載部品の外部電極と電気的に接続するランドを形 成する工程と、
前記ランドにはんだを介して前記搭載部品を搭載する工程と、
榭脂封止材で前記搭載部品を封止する工程と、
前記積層基板本体及び前記榭脂封止材を覆うように、膜厚が lOOnm未満である シロキサン膜を PVD法によって形成する工程と、
を備えたことを特徴とするセラミック多層基板の製造方法。
[16] 複数のセラミック層と内部導体層を積み重ねて積層基板本体を構成する工程と、 前記積層基板本体の表面に、搭載部品の外部電極と電気的に接続するランドを形 成する工程と、
前記ランドにはんだボールを形成する工程と、
前記積層基板本体、前記ランド及び前記はんだボールを覆うように、膜厚が 100η m未満であるシロキサン膜を PVD法によって形成する工程と、
前記搭載部品を覆うように、膜厚が lOOnm未満であるシロキサン膜を PVD法によ つて形成する工程と、
前記ランドにはんだボールを介して前記搭載部品を搭載する工程と、
を備えたことを特徴とするセラミック多層基板の製造方法。
[17] 複数のセラミック層と内部導体層を積み重ねて積層基板本体を構成する工程と、 前記積層基板本体の表面に、搭載部品の外部電極と電気的に接続するランドを形 成する工程と、
前記積層基板本体及び前記ランドを覆うように、膜厚が lOOnm未満であるシロキサ ン膜を PVD法によって形成する工程と、 前記搭載部品にはんだボールを形成する工程と、
前記搭載部品及び前記はんだボールを覆うように、膜厚が lOOnm未満であるシロ キサン膜を PVD法によって形成する工程と、
前記ランドにはんだボールを介して前記搭載部品を搭載する工程と、
を備えたことを特徴とするセラミック多層基板の製造方法。
[18] 前記搭載部品を搭載する工程の後に、榭脂封止材で前記搭載部品を封止するェ 程を備えたことを特徴とする請求の範囲第 16項又は第 17項に記載のセラミック多層 基板の製造方法。
[19] 前記積層基板本体及び前記榭脂封止材を覆うように、膜厚が lOOnm未満である シロキサン膜を PVD法によって形成する工程を備えたことを特徴とする請求の範囲 第 18項に記載のセラミック多層基板の製造方法。
[20] 前記シロキサン膜の表面を活性化させる工程を備えていることを特徴とする請求の 範囲第 10項ないし第 19項のいずれかに記載のセラミック多層基板の製造方法。
[21] 前記シロキサン膜の表面を活性化させる工程は、前記シロキサン膜の表面を酸素 プラズマで洗浄を施すことによって行うことを特徴とする請求の範囲第 20項に記載の セラミック多層基板の製造方法。
PCT/JP2006/304162 2005-03-04 2006-03-03 セラミック多層基板及びその製造方法 WO2006093293A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP06715221A EP1855516A4 (en) 2005-03-04 2006-03-03 MULTILAYER CERAMIC PLATE AND METHOD FOR MANUFACTURING THE SAME
JP2006524158A JPWO2006093293A1 (ja) 2005-03-04 2006-03-03 セラミック多層基板及びその製造方法
US11/777,354 US20070256859A1 (en) 2005-03-04 2007-07-13 Ceramic multilayer substrate and its manufacturing method
US12/552,389 US20090321121A1 (en) 2005-03-04 2009-09-02 Ceramic multilayer substrate and its manufacturing method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005-060769 2005-03-04
JP2005060769 2005-03-04

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/777,354 Continuation US20070256859A1 (en) 2005-03-04 2007-07-13 Ceramic multilayer substrate and its manufacturing method

Publications (1)

Publication Number Publication Date
WO2006093293A1 true WO2006093293A1 (ja) 2006-09-08

Family

ID=36941323

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/304162 WO2006093293A1 (ja) 2005-03-04 2006-03-03 セラミック多層基板及びその製造方法

Country Status (6)

Country Link
US (2) US20070256859A1 (ja)
EP (1) EP1855516A4 (ja)
JP (1) JPWO2006093293A1 (ja)
KR (1) KR100857011B1 (ja)
CN (1) CN101116382A (ja)
WO (1) WO2006093293A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014097835A1 (ja) * 2012-12-18 2014-06-26 株式会社村田製作所 樹脂多層基板
JP2018107435A (ja) * 2016-12-27 2018-07-05 パッケージング・エス・イ・ペ 密封電子モジュールのウェーハスケール製造のための工程

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2709150A1 (en) * 2012-09-18 2014-03-19 ABB Technology AG Humidity protection of semiconductor modules
JPWO2014128899A1 (ja) * 2013-02-22 2017-02-02 株式会社日立製作所 樹脂封止型電子制御装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06152109A (ja) * 1992-11-02 1994-05-31 Matsushita Electric Ind Co Ltd プリント基板およびその製造方法
JPH0752395A (ja) * 1993-08-20 1995-02-28 Seiko Epson Corp インクジェット記録ヘッドの製造方法
JPH0832214A (ja) * 1994-07-15 1996-02-02 Nippondenso Co Ltd 電子部品搭載回路基板の製造方法
JPH10293201A (ja) * 1997-04-17 1998-11-04 Ito Kogaku Kogyo Kk 撥水処理光学要素
JP2003249840A (ja) * 2001-12-18 2003-09-05 Murata Mfg Co Ltd 弾性表面波装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE33691E (en) * 1984-12-21 1991-09-17 General Electric Company Piezoelectric ceramic switching devices and systems and method of making the same
JPS63311794A (ja) * 1987-06-12 1988-12-20 Sumitomo Electric Ind Ltd フレキシブル配線板の製造方法
DE69116422D1 (de) * 1990-05-18 1996-02-29 Ibm Supraleitendes Mehrschichtkeramiksubstrat
JPH06152111A (ja) * 1992-11-02 1994-05-31 Matsushita Electric Ind Co Ltd プリント基板およびその製造方法
US5492730A (en) * 1992-12-28 1996-02-20 Aluminum Company Of America Siloxane coating process for metal or ceramic substrates
JPH06244316A (ja) * 1993-02-19 1994-09-02 Sony Corp 半導体装置、その製造方法及びその製造装置
US5600181A (en) * 1995-05-24 1997-02-04 Lockheed Martin Corporation Hermetically sealed high density multi-chip package
AU6973296A (en) * 1995-09-12 1997-04-01 Gelest, Inc. Beta-substituted organosilsesquioxanes and use thereof
US5956605A (en) * 1996-09-20 1999-09-21 Micron Technology, Inc. Use of nitrides for flip-chip encapsulation
US5935638A (en) * 1998-08-06 1999-08-10 Dow Corning Corporation Silicon dioxide containing coating
JP3883094B2 (ja) * 1999-05-28 2007-02-21 富士通株式会社 ヘッドicチップの製造方法
US6885522B1 (en) * 1999-05-28 2005-04-26 Fujitsu Limited Head assembly having integrated circuit chip covered by layer which prevents foreign particle generation
DE19930782A1 (de) * 1999-07-03 2001-01-04 Bosch Gmbh Robert Verfahren zum selektiven Beschichten keramischer Oberflächenbereiche
JP2001085823A (ja) * 1999-09-17 2001-03-30 Denso Corp 電子部品の実装構造
JP4370663B2 (ja) * 2000-03-22 2009-11-25 株式会社村田製作所 積層型セラミック電子部品およびその製造方法ならびに電子装置
JP3663120B2 (ja) * 2000-09-04 2005-06-22 株式会社日立製作所 自動車用エンジンコントロールユニットの実装構造及び実装方法
DE10114897A1 (de) * 2001-03-26 2002-10-24 Infineon Technologies Ag Elektronisches Bauteil
JP4177993B2 (ja) * 2002-04-18 2008-11-05 株式会社ルネサステクノロジ 半導体装置及びその製造方法
JP2004247334A (ja) * 2003-02-10 2004-09-02 Murata Mfg Co Ltd 積層型セラミック電子部品およびその製造方法ならびにセラミックグリーンシート積層構造物
JP2005108950A (ja) * 2003-09-29 2005-04-21 Matsushita Electric Ind Co Ltd セラミックモジュール部品およびその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06152109A (ja) * 1992-11-02 1994-05-31 Matsushita Electric Ind Co Ltd プリント基板およびその製造方法
JPH0752395A (ja) * 1993-08-20 1995-02-28 Seiko Epson Corp インクジェット記録ヘッドの製造方法
JPH0832214A (ja) * 1994-07-15 1996-02-02 Nippondenso Co Ltd 電子部品搭載回路基板の製造方法
JPH10293201A (ja) * 1997-04-17 1998-11-04 Ito Kogaku Kogyo Kk 撥水処理光学要素
JP2003249840A (ja) * 2001-12-18 2003-09-05 Murata Mfg Co Ltd 弾性表面波装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1855516A4 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014097835A1 (ja) * 2012-12-18 2014-06-26 株式会社村田製作所 樹脂多層基板
JP5958558B2 (ja) * 2012-12-18 2016-08-02 株式会社村田製作所 樹脂多層基板
JP2018107435A (ja) * 2016-12-27 2018-07-05 パッケージング・エス・イ・ペ 密封電子モジュールのウェーハスケール製造のための工程

Also Published As

Publication number Publication date
US20090321121A1 (en) 2009-12-31
CN101116382A (zh) 2008-01-30
KR20070094787A (ko) 2007-09-21
EP1855516A4 (en) 2010-07-28
US20070256859A1 (en) 2007-11-08
JPWO2006093293A1 (ja) 2008-08-07
EP1855516A1 (en) 2007-11-14
KR100857011B1 (ko) 2008-09-04

Similar Documents

Publication Publication Date Title
US9496088B2 (en) Electronic component and method of manufacturing electronic component
EP1956876B1 (en) Ceramic substrate, electronic device, and process for producing a ceramic substrate
TWI425536B (zh) A method of manufacturing a ceramic electronic component and a ceramic electronic part
EP1267596A2 (en) Printed circuit board and its manufacturing method
JP4793447B2 (ja) 多層セラミック基板およびその製造方法ならびに電子部品
JP5449958B2 (ja) 半導体装置と接続構造及びその製造方法
WO2005104148A1 (ja) 電子部品及びその製造方法
JP5195921B2 (ja) セラミック体の製造方法
JP2010245095A (ja) セラミック積層電子部品およびその製造方法
US11856712B2 (en) Method of manufacturing multilayer substrate
JP2011040604A (ja) 積層型セラミック電子部品およびその製造方法
WO2006093293A1 (ja) セラミック多層基板及びその製造方法
JP4720425B2 (ja) 電子部品
JP5833148B2 (ja) 多層セラミック素子
US7110241B2 (en) Substrate
JP2019117900A (ja) 積層電子部品
JPH06169173A (ja) 窒化アルミニウム質基板の製造方法
JP5218499B2 (ja) セラミック積層電子部品の製造方法
JP2000286353A (ja) 半導体素子収納用パッケージ
KR100942944B1 (ko) 다층 박막 기판의 제조 방법 및 그 다층 박막 기판
JP3825352B2 (ja) 回路基板
JP2008159726A (ja) 多層配線基板
JP4570190B2 (ja) 配線基板
JP2008112786A (ja) 多層セラミックス基板及びその製造方法
JP4544838B2 (ja) ビア導体用銅ペーストとそれを用いたセラミック配線基板

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2006524158

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006715221

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11777354

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020077016249

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 200680004096.2

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: RU

WWP Wipo information: published in national office

Ref document number: 11777354

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 2006715221

Country of ref document: EP