WO2005018001A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2005018001A1
WO2005018001A1 PCT/JP2004/007264 JP2004007264W WO2005018001A1 WO 2005018001 A1 WO2005018001 A1 WO 2005018001A1 JP 2004007264 W JP2004007264 W JP 2004007264W WO 2005018001 A1 WO2005018001 A1 WO 2005018001A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor element
semiconductor
transistor
support plate
fixed
Prior art date
Application number
PCT/JP2004/007264
Other languages
English (en)
French (fr)
Inventor
Masaki Kanazawa
Original Assignee
Sanken Electric Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanken Electric Co., Ltd. filed Critical Sanken Electric Co., Ltd.
Priority to EP04745370.9A priority Critical patent/EP1657750B1/en
Priority to US10/567,523 priority patent/US7608918B2/en
Priority to JP2005513139A priority patent/JPWO2005018001A1/ja
Publication of WO2005018001A1 publication Critical patent/WO2005018001A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/071Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Definitions

  • the present invention relates to a semiconductor device, and more particularly, to a semiconductor device that can be miniaturized by mounting a plurality of power semiconductor elements on a single support plate.
  • the H-type bridge circuit (10) shown in Fig. 3 is configured by a single semiconductor device
  • the H-type bridge circuit (10) includes the first transistor (1) and the third transistor on the high side. It comprises a transistor (3), a second transistor (2) and a fourth transistor (4) on the low side.
  • the connection point (A1) between the emitter electrode of the first transistor (1) and the collector electrode of the second transistor (2), and the connection point between the emitter electrode of the third transistor (3) and the fourth transistor (4) Between the connection point (A2) and the collector electrode, a load (6), which is a cold cathode fluorescent discharge tube driven by an AC current, is connected.
  • the load (6) can be operated by passing a current in the opposite direction alternately between the connection points (A1) and (A2). In this way, the switching operation from the first transistor (1) to the fourth transistor (4) is performed, and a DC voltage source is used to connect between the connection points (A1) and (A2). It is possible to light the cold cathode fluorescent discharge tube and the like that have been turned on.
  • Patent Document 1 JP-A-55-111151
  • an object of the present invention is to provide a semiconductor device in which a plurality of semiconductor elements are stacked in a small area and can operate with good heat radiation characteristics.
  • a semiconductor device comprises a support plate (5) having heat dissipation properties, and a first semiconductor element which is sequentially laminated on and fixed to the support plate (5) and which is alternately switched.
  • (1) and a second semiconductor element (2) are successively laminated and fixed on the support plate (5).
  • the degree of integration can be improved while reducing the area occupied by the support plate (5).
  • the first semiconductor element (1) and the second semiconductor element (2) are switched alternately, when one is on, the other is off, and the first semiconductor element (1) and the second semiconductor element (2) are turned off. The amount of heat generated by the semiconductor element (2) can be suppressed.
  • a semiconductor device includes a support plate (5) having heat dissipation properties, a first semiconductor element (1) and a second semiconductor element (2) sequentially laminated and fixed on the support plate (5).
  • a first semiconductor element laminate (7) having the first semiconductor element (2), a third semiconductor element (3) and a fourth semiconductor element (4) sequentially laminated and fixed on a support plate (5).
  • the third semiconductor element (3) and the fourth semiconductor element (4) of the semiconductor element laminate (8) constitute an H-type bridge circuit (10).
  • Each of the first semiconductor element (1) to the fourth semiconductor element (4) has a switching element, and the first semiconductor element (1), the fourth semiconductor element (4), and the second semiconductor element (4).
  • the switching operation is performed alternately with the element (2) and the third semiconductor element (3).
  • a DC power supply is obtained by alternately switching the switching elements of the first semiconductor element (1) and the fourth semiconductor element (4), and the second semiconductor element (2) and the third semiconductor element (3).
  • the load (6) of the H-bridge circuit (10) connected to the power supply can be driven by alternating current.
  • a third semiconductor device is a semiconductor device comprising a support plate (5) having a heat dissipation property and a power semiconductor element sequentially laminated and fixed on the support plate (5).
  • Each of the first semiconductor element (1) and the second semiconductor element (2) has a switching element.
  • a heat dissipation layer (11) is fixed between the first semiconductor element (1) and the second semiconductor element (2), and the first semiconductor element (1) and the second semiconductor element (2) are , And are electrically connected to each other via the heat radiation layer (11).
  • the semiconductor device is a semiconductor device comprising a support plate (5) having a heat radiation property and a power semiconductor element sequentially laminated and fixed on the support plate (5) (
  • a first power semiconductor element stack (7) having a first and second semiconductor element (2), and a third power semiconductor element each constituted by a power semiconductor element laminated and fixed on a support plate (5) sequentially.
  • a second power semiconductor element laminate (8) having the semiconductor element (3) and the fourth semiconductor element (4).
  • Each of the first semiconductor element (1), the second semiconductor element (2), the third semiconductor element (3), and the fourth semiconductor device (4) has a switching element.
  • a first heat dissipation layer (11) is fixed between the first semiconductor element (1) and the second semiconductor element (2), and the third semiconductor element (3) and the fourth semiconductor element (4)
  • the second heat radiation layer (12) is fixed between the second heat radiation layer and the second heat radiation layer.
  • the first semiconductor element (1) and the second semiconductor element (2) are electrically connected to each other via a first heat dissipation layer (11), and the third semiconductor element (3) and the fourth semiconductor element (3) are connected to each other.
  • the semiconductor element (4) is electrically connected to each other via the second heat radiation layer (12).
  • the first semiconductor element (1) and the second semiconductor element (2) are fixed on a single support plate (5), the first semiconductor element (1) and the second Through the first and second heat radiation layers (11, 12) fixed between the second semiconductor element (2) and between the third semiconductor element (3) and the fourth semiconductor element (4). Since a sufficient amount of heat can be released, the electrical characteristics from the first semiconductor element (1) to the fourth semiconductor element (4) do not deteriorate. Furthermore, the first semiconductor element (1) and the second semiconductor element (2), and the third semiconductor element (3) and the fourth semiconductor element (4) are connected to the first and second heat dissipation layers (11, 12), they are electrically connected to each other via the first power semiconductor element stack (7) and the second power semiconductor element stack (8). Noise generation and power loss due to extension of the You can.
  • FIG. 1 A side view of a semiconductor device of the present invention showing a state before being covered with a resin sealing body.
  • FIG. 2 A plan view of a semiconductor device of the present invention showing a state of being covered with a resin sealing body.
  • the semiconductor device includes a support plate (5) made of a metal such as copper or aluminum having heat dissipation properties, and a first semiconductor element laminate (5) fixed on the support plate (5).
  • a control circuit (13) constituted by a semiconductor integrated circuit fixed on a support plate (5) is provided between the element stack ( 7 ) and the second semiconductor element stack (8).
  • the first semiconductor element stacked body (7) includes a first transistor (a first semiconductor element, a first power semiconductor element, or a first switching element) which is sequentially stacked and fixed on the support plate (5).
  • the first transistor (1) to the fourth transistor (4) are, for example, insulated gate bipolar transistors (IGBTs) constituting the four power transistors of the H-bridge circuit (10) shown in FIG.
  • IGBTs insulated gate bipolar transistors
  • the semiconductor substrate a base electrode and an emitter electrode electrically connected to the upper surface of the semiconductor substrate, and the lower electrode of the semiconductor substrate And a collector electrode connected to the collector electrode.
  • the emitter electrode and the base electrode are electrically separated by an interlayer insulating film (9) provided between the emitter electrode and the base electrode.
  • the collector electrode of the first transistor (1) is fixed to the support plate (5) via a brazing material (solder) (14), and the emitter electrode of the first transistor (1) is a brazing material (solder) ( It is fixed to the first heat dissipation layer (11) via (15).
  • the collector electrode of the second transistor (2) is fixed to the first heat dissipation layer (11) via the brazing material (16), and the emitter electrode of the second transistor (2) is disposed on the top. You. Similarly, the collector electrode of the third transistor (3) is fixed to the support plate (5) via a brazing material (solder) (17), and the emitter electrode of the third transistor (3) is It is fixed to the second heat dissipation layer (12) via the solder (18). The collector electrode of the fourth transistor (4) is fixed to the second heat dissipation layer (12) via the brazing material (19), and the emitter electrode of the fourth transistor (4) is disposed at the top .
  • the first and second radiating layers (11, 12) use a radiating plate formed of a metal such as copper or aluminum, and mainly use the second transistor (2) and the second radiating layer. It is also called a heat spreader that emits heat generated from the fourth transistor (4) to the outside. Instead of using a heat radiating plate, the heat radiating layers (11, 12) may be formed by a relatively thin solder layer. As shown in FIG. 2, each emitter electrode, collector electrode and base electrode from the first transistor (1) to the fourth transistor (4) are connected to the circuit configuration shown in FIG.
  • the semiconductor element laminate (7), the second semiconductor element laminate (8), and a plurality of external leads (20) connected to the electrodes of the control circuit (13) are connected, and the resin sealing body (21) The entire device is covered, but the external leads (20) are led out from the resin sealing body (21).
  • the support plate (5) is connected to the positive terminal of a DC power supply (not shown), and the emitter electrodes of the second transistor (2) and the fourth transistor (4) Connected to the negative terminal of the power supply.
  • Each base electrode from the first transistor (1) to the fourth transistor (4) is connected to a control circuit (13) constituted by a semiconductor integrated circuit, and receives a control signal from the control circuit (13).
  • the semiconductor device according to the present embodiment differs from the conventional semiconductor device in the following points.
  • the second transistor (2) and the fourth transistor (4) on the low side are fixed on the first transistor (1) and the third transistor (3) on the high side.
  • a first and second semiconductor element laminate (7, 8), and a control circuit (13) provided between the first semiconductor element laminate (7) and the second semiconductor element laminate (8) are fixed on a single support plate (5).
  • the semiconductor device according to the present embodiment has the following operational effects.
  • the first transistor (1) and the second transistor (2), and the third transistor (3) and the fourth transistor (4) are connected to the first and second heat radiation layers (11, 12). Connection between the first power semiconductor element laminate (7) and the second power semiconductor element laminate (8), which does not require separate wire bonding, since they are electrically connected to each other via By shortening the path, wire connection and the like can be simplified, and noise generation and power loss due to extension of the current connection path can be suppressed.
  • first to fourth semiconductor elements (1) to (4) are shown as transistors, they may be composite elements including switching elements such as transistors and other semiconductor elements.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Inverter Devices (AREA)
  • Recrystallisation Techniques (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

 放熱性を有する支持板(5)と、支持板(5)上に順次積層されて固着され且つ交互にスイッチング動作される第1の半導体素子(1)及び第2の半導体素子(2)とを半導体装置に設ける。第1の半導体素子(1)と第2の半導体素子(2)とを順次支持板(5)上に積層して固着すると、支持板(5)の占有面積を減少しつつ集積度を向上でき、第1の半導体素子(1)及び第2の半導体素子(2)とを交互にスイッチング動作させて、第1の半導体素子(1)及び第2の半導体素子(2)の発生熱量を抑制することができる。半導体装置の複数の半導体素子を小さい面積に積層して、半導体装置を良好な放熱特性で作動できる。

Description

明 細 書
半導体装置
技術分野
[0001] 本発明は、半導体装置に係り、詳細には単一の支持板上に複数のパワー半導体 素子を搭載して小型化に製造できる半導体装置に関する。
背景技術
[0002] 図 3に示す H型ブリッジ回路 (10)を単一の半導体装置で構成する場合、 H型ブリツ ジ回路 (10)は、ハイサイド側の第 1のトランジスタ (1)及び第 3のトランジスタ (3)と、ロー サイド側の第 2のトランジスタ (2)及び第 4のトランジスタ (4)とを備えている。第 1のトラン ジスタ (1)のェミッタ電極と第 2のトランジスタ (2)のコレクタ電極との接続点 (A1)と、第 3 のトランジスタ (3)のェミッタ電極と第 4のトランジスタ (4)のコレクタ電極との接続点 (A2) との間には、交流電流により駆動される例えば冷陰極蛍光放電管である負荷 (6)が接 される。
H型ブリッジ回路 (10)を作動する際に、第 1のトランジスタ (1)及び第 4のトランジスタ (4)と、第 2のトランジスタ (2)及び第 3のトランジスタ (3)とを交互にオン'オフ動作させて 、スイッチング作動させることにより、接続点 (A1)と (A2)との間に交互に逆方向の電流 を流して、負荷 (6)を作動させることができる。このように、第 1のトランジスタ (1)から第 4 のトランジスタ (4)までのスイッチング動作を行なレ、、直流電圧源を使用し、接続点 (A1)と (A2)との間に接続された冷陰極蛍光放電管等を点灯させることができる。
[0003] 特許文献 1 :特開昭 55— 111151号公報
発明の開示
発明が解決しょうとする課題
[0004] 図 3に示す H型ブリッジ回路 (10)を単一の半導体装置に構築するとき、 4つの第 1の トランジスタ (1)から第 4のトランジスタ (4)までとその制御用 ICを搭載する支持板(図示 せず)の平面面積が大きくなるため、半導体装置のサイズが増大する欠点がある。そ こで、例えば特許文献 1に開示される 2つの半導体素子の積層技術を適用して、半 導体装置の平面面積を縮小することができる。特許文献 1は、非導電性接着剤を介 して 2つの半導体素子を積層した電子部品を示す。し力 ながら、パワー半導体素子 を積層する H型ブリッジ回路では、単に半導体素子を積層しても、動作時に半導体 素子の発熱が集中して、良好な放熱特性が得られず、半導体素子の電気的特性が 劣化するおそれがあった。
そこで、本発明の目的は、複数の半導体素子を小さい面積に積層し且つ良好な放 熱特性で作動できる半導体装置を提供することにある。
課題を解決するための手段
[0005] 第一の本発明による半導体装置は、放熱性を有する支持板 (5)と、支持板 (5)上に順 次積層されて固着され且つ交互にスイッチング動作される第 1の半導体素子 (1)及び 第 2の半導体素子 (2)とを備えている。第 1の半導体素子 (1)及び第 2の半導体素子 (2) を順次支持板 (5)上に積層して固着すると、支持板 (5)の占有面積を減少しつつ集積 度を向上することができる。また、第 1の半導体素子 (1)と第 2の半導体素子 (2)とを交 互にスイッチング動作させるので、一方がオンのとき他方がオフとなり、第 1の半導体 素子 (1)と第 2の半導体素子 (2)の発生熱量を抑制することができる。
[0006] 第二の本発明による半導体装置は、放熱性を有する支持板 (5)と、支持板 (5)上に順 次積層されて固着された第 1の半導体素子 (1)及び第 2の半導体素子 (2)を有する第 1 の半導体素子積層体 (7)と、支持板 (5)上に順次積層されて固着された第 3の半導体 素子 (3)及び第 4の半導体素子 (4)を有する第 2の半導体素子積層体 (8)とを備え、第 1 の半導体素子積層体 (7)の第 1の半導体素子 (1)及び第 2の半導体素子 (2)と、第 2の 半導体素子積層体 (8)の第 3の半導体素子 (3)及び第 4の半導体素子 (4)とは、 H型ブ リッジ回路 (10)を構成する。第 1の半導体素子 (1)から第 4の半導体素子 (4)までの各々 は、スィッチング素子を有し、第 1の半導体素子 (1)及び第 4の半導体素子 (4)と第 2の 半導体素子 (2)及び第 3の半導体素子 (3)とは交互にスイッチング動作される。第 1の 半導体素子 (1)及び第 4の半導体素子 (4)並びに第 2の半導体素子 (2)及び第 3の半 導体素子 (3)のスイッチング素子を交互にスイッチング動作させることにより、直流電 源に接続した H型ブリッジ回路 (10)の負荷 (6)を交流電流で駆動することができる。
[0007] 第三の本発明による半導体装置は、放熱性を有する支持板 (5)と、支持板 (5)上に順 次積層されて固着されたパワー半導体素子により各々構成された第 1の半導体素子 (1)及び第 2の半導体素子 (2)とを備えている。第 1の半導体素子 (1)及び第 2の半導体 素子 (2)の各々はスイッチング素子を有する。第 1の半導体素子 (1)と第 2の半導体素 子 (2)との間に放熱層 (11)が固着され、第 1の半導体素子 (1)と第 2の半導体素子 (2)と は、放熱層 (11)を介して電気的に互いに接続される。大電流が流れる第 1の半導体 素子 (1)及び第 2の半導体素子 (2)から多量の発熱が発生しても、第 1の半導体素子 (1)と第 2の半導体素子 (2)との間に固着された放熱層 (11)を通じて十分な量の熱を放 出できるので、第 1の半導体素子 (1)と第 2の半導体素子 (2)の電気的特性は劣化しな レ、。
第四の本発明による半導体装置は、放熱性を有する支持板 (5)と、支持板 (5)上に順 次積層されて固着されたパワー半導体素子により各々構成される第 1の半導体素子 (1)及び第 2の半導体素子 (2)を有する第 1のパワー半導体素子積層体 (7)と、支持板 (5)上に順次積層されて固着されたパワー半導体素子により各々構成される第 3の半 導体素子 (3)及び第 4の半導体素子 (4)を有する第 2のパワー半導体素子積層体 (8)と を備えている。第 1の半導体素子 (1)、第 2の半導体素子 (2)、第 3の半導体素子 (3)及 び第 4の半導体装置 (4)の各々はスイッチング素子を有する。第 1の半導体素子 (1)と 第 2の半導体素子 (2)との間に第 1の放熱層 (11)が固着され、第 3の半導体素子 (3)と 第 4の半導体素子 (4)との間に第 2の放熱層 (12)が固着される。第 1の半導体素子 (1) と第 2の半導体素子 (2)とは、第 1の放熱層 (11)を介して電気的に互いに接続され、第 3の半導体素子 (3)と第 4の半導体素子 (4)とは、第 2の放熱層 (12)を介して電気的に 互いに接続される。単一の支持板 (5)上に第 1のパワー半導体素子積層体 (7)と第 2の パワー半導体素子積層体 (8)とを固着しても、第 1の半導体素子 (1)と第 2の半導体素 子 (2)との間及び第 3の半導体素子 (3)と第 4の半導体素子 (4)との間に固着される第 1 及び第 2の放熱層 (11, 12)を通じて十分な量の熱を放出できるので、第 1の半導体素 子 (1)から第 4の半導体素子 (4)までの電気的特性は劣化しない。更に、第 1の半導体 素子 (1)と第 2の半導体素子 (2)及び第 3の半導体素子 (3)と第 4の半導体素子 (4)とを 第 1及び第 2の放熱層 (11, 12)を介して電気的に互いに接続するので、第 1のパワー 半導体素子積層体 (7)と第 2のパワー半導体素子積層体 (8)とに流れる電流の結線経 路を短縮して、電流の結線経路の延長によるノイズ発生及び電力損失を抑制するこ とができる。
発明の効果
[0009] 本発明による半導体装置では、複数の半導体素子に大きな電流が流れても過度の 発熱が発生せずに、電気的特性の劣化を抑制して、寿命を延長し、信頼性のある半 導体装置を得ることができる。
図面の簡単な説明
[0010] [図 1]樹脂封止体により被覆する前の状態を示す本発明の半導体装置の側面図 [図 2]樹脂封止体により被覆した状態を示す本発明の半導体装置の平面図
[図 3]従来の H型ブリッジ回路を示す回路図
符号の説明
[0011] (1) · ·第 1の半導体装置 (第 1のトランジスタ)、 (2) · ·第 2の半導体装置 (第 2のトラン ジスタ)、 (3)· ·第 3の半導体装置 (第 3のトランジスタ)、 (4)· ·第 4の半導体装置 (第 4のトランジスタ)、 (5) · ·支持板、 (6)· ·負荷、 (7) · ·第 1のパワー半導体素子積層 体、 (8) · ·第 2のパワー半導体素子積層体、 (10) · ·Η型ブリッジ回路、 (11,12) · · 放熱層、 (13) · ·制御回路、 (14,15,16, 17,18,19) · ·ろう材(半田)、
発明を実施するための最良の形態
[0012] 以下、図 3に示す Η型ブリッジ回路を構成する本発明による半導体装置の実施の 形態を図 1及び図 2について説明する。図 1及び図 2では、図 3に示す部分と同一の 箇所には、同一の符号を付する。
[0013] 第一の本発明による半導体装置は、放熱性を有する銅又はアルミニウム等の金属 製の支持板 (5)と、支持板 (5)上に固着された第 1の半導体素子積層体 (第 1のパワー 半導体素子積層体) (7)と、支持板 (5)上に固着された第 2の半導体素子積層体 (第 2 のパワー半導体素子積層体 ) (8)と、第 iの半導体素子積層体 (7)と第 2の半導体素子 積層体 (8)との間で支持板 (5)上に固着された半導体集積回路により構成された制御 回路 (13)とを備えている。第 1の半導体素子積層体 (7)は、支持板 (5)上に順次積層さ れて固着された第 1のトランジスタ(第 1の半導体素子、第 1のパワー半導体素子又は 第 1のスイッチング素子)(1)と第 2のトランジスタ(第 2の半導体素子、第 2のパワー半 導体素子又は第 2のスイッチング素子) (2)とを有し、第 2の半導体素子積層体 (8)は、 支持板 (5)上に順次積層されて固着された第 3のトランジスタ(第 3の半導体素子、第 3のパワー半導体素子又は第 3のスイッチング素子) (3)と第 4のトランジスタ(第 4の半 導体素子、第 4のパワー半導体素子又は第 4のスイッチング素子) (4)とを有する。第 1 のトランジスタ (1)から第 4のトランジスタ (4)までは、図 3に示す H型ブリッジ回路 (10)の 4つのパワートランジスタを構成する例えば絶縁ゲート型バイポーラトランジスタ( IGBT)である。
図示しないが、第 1のトランジスタ (1)から第 4のトランジスタ (4)までは、半導体基板と 、半導体基板の上面に電気的に接続されたベース電極及びェミッタ電極と、半導体 基板の下面に電気的に接続されたコレクタ電極とを有する。ェミッタ電極とベース電 極との間に設けられる層間絶縁膜 (9)により、ェミッタ電極とベース電極とは電気的に 分離される。第 1のトランジスタ (1)のコレクタ電極は、ろう材(半田)(14)を介して支持板 (5)に固着され、第 1のトランジスタ (1)のェミッタ電極は、ろう材(半田)(15)を介して第 1 の放熱層 (11)に固着される。第 2のトランジスタ (2)のコレクタ電極は、ろう材 (16)を介し て第 1の放熱層 (11)に固着され、第 2のトランジスタ (2)のェミッタ電極は、最上部に配 置される。同様に、第 3のトランジスタ (3)のコレクタ電極は、ろう材(半田)(17)を介して 支持板 (5)に固着され、第 3のトランジスタ (3)のェミッタ電極は、ろう材(半田)(18)を介 して第 2の放熱層 (12)に固着される。第 4のトランジスタ (4)のコレクタ電極は、ろう材 (19)を介して第 2の放熱層 (12)に固着され、第 4のトランジスタ (4)のェミッタ電極は、最 上部に配置される。図示の実施の形態では、第 1及び第 2の放熱層 (11,12)は、銅又 はアルミニウム等の金属により形成された放熱板が使用され、主に第 2のトランジスタ (2)と第 4のトランジスタ (4)から発生する熱を外部に放出するヒートスプレッダとも呼ば れる。放熱板により形成する代わりに、比較的肉薄の半田層により放熱層 (11, 12)を形 成してもよレ、。図 2に示すように、第 1のトランジスタ (1)から第 4のトランジスタ (4)までの 各ェミッタ電極、コレクタ電極及びベース電極は、図 3に示す回路構成に接続される と共に、第 1の半導体素子積層体 (7)、第 2の半導体素子積層体 (8)及び制御回路 (13) の電極に接続された複数の外部リード (20)が接続され、樹脂封止体 (21)により半導体 装置全体が被覆されるが、外部リード (20)は樹脂封止体 (21)から外部に導出される。 [0015] 動作の際に、支持板 (5)は、図示しない直流電源の正側端子に接続され、第 2のトラ ンジスタ (2)と第 4のトランジスタ (4)の各ェミッタ電極は、直流電源の負側端子に接続さ れる。第 1のトランジスタ (1)から第 4のトランジスタ (4)までの各ベース電極は、半導体 集積回路により構成される制御回路 (13)に接続され、制御回路 (13)から制御信号を 受信する。第 1のトランジスタ (1)と第 4のトランジスタ (4)がオンのとき、第 2のトランジス タ (2)と第 3のトランジスタ (3)とはオフとなり、負荷 (6)に一方向の電流 (II)が流れ、その 後、第 1のトランジスタ (1)と第 4のトランジスタ (4)がオフに切り換えられ、第 2のトランジ スタ (2)と第 3のトランジスタ (3)とがオンに切り換えられると、負荷 (6)に他方向の電流 (12)が流れて、負荷 (6)が交流電流により作動される。
[0016] 本実施の形態での半導体装置は、下記の点で従来の半導体装置と異なる。
<1> ハイサイド側の第 1のトランジスタ (1)と第 3のトランジスタ (3)との上に、ローサイ ド側の第 2のトランジスタ (2)と第 4のトランジスタ (4)が固着されて第 1及び第 2の半導体 素子積層体 (7,8)が構成され、第 1の半導体素子積層体 (7)と第 2の半導体素子積層 体 (8)の間に設けられる制御回路 (13)とが単一の支持板 (5)上に固着される。
<2> 第 1のトランジスタ (1)と第 2のトランジスタ (2)との間及び第 3のトランジスタ (3)及 び第 4のトランジスタ (4)との間に金属製の第 1及び第 2の放熱層 (11,12)が固着される
<3> 第 1のトランジスタ (1)及び第 4のトランジスタ (4)と、第 2のトランジスタ (2)及び第 3のトランジスタ (3)とが交互にスイッチング動作される。
<4> 第 1のトランジスタ (1)と第 2のトランジスタ (2)との間及び第 3のトランジスタ (3)と 第 4のトランジスタ (4)との間は、金属製の第 1及び第 2の放熱層 (11, 12)を介して電気 的に接続される。
[0017] 本実施の形態による半導体装置は、下記の作用効果を生ずる。
[1] 第 1のトランジスタ (1)の上に第 2のトランジスタ (2)を固着し又は第 3のトランジス タ (3)の上に第 4のトランジスタ (4)を固着することにより、支持板 (5)の占有面積を減少 しつつ集積度を向上することができると共に、第 1のトランジスタ (1)と第 2のトランジス タ (2)又は第 3のトランジスタ (3)と第 4のトランジスタ (4)とを交互にスイッチング動作させ るので、第 1のトランジスタ (1)から第 4のトランジスタ (4)までの各々から発生する熱を十 分に放出して、第 1の半導体素子積層体 (7)又は第 2の半導体素子積層体 (8)の過度 の温度上昇を防止することができる。
[2] 第 1のトランジスタ (1)及び第 4のトランジスタ (4)並びに第 2のトランジスタ (2)及び 第 3のトランジスタ (3)のスイッチング素子 (6)を交互にスイッチング動作させることにより 、直流電源に接続された H型ブリッジ回路 (10)の負荷 (6)を交流電流で駆動すること ができる。
[3] 大電流が流れる第 1のトランジスタ (1)及び第 2のトランジスタ (2)から多量の発熱 が生じても、第 1のトランジスタ (1)と第 2のトランジスタ (2)との間に固着された第 1の放 熱層 (11)を通じて十分な量の熱を放出できるので、第 1のトランジスタ (1)と第 2のトラン ジスタ (2)の電気的特性は劣化しなレ、。
[4] 単一の支持板 (5)上に第 1のパワー半導体素子積層体 (7)と第 2のパワー半導 体素子積層体 (8)とを固着しても、第 1のトランジスタ (1)と第 2のトランジスタ (2)との間に 固着される第 1の放熱層 (11)及び第 3のトランジスタ (3)と第 4のトランジスタ (4)との間に 固着される第 2の放熱層 (12)を通じて十分な量の熱を放出できるので、第 1のトランジ スタ (1)から第 4のトランジスタ (4)までの電気的特性は劣化しない。
[5] 第 1のトランジスタ (1)と第 2のトランジスタ (2)及び第 3のトランジスタ (3)と第 4のト ランジスタ (4)とを第 1及び第 2の放熱層 (11, 12)を介して電気的に互いに接続するの で、別途ワイヤボンディング等を行なう必要がなぐ第 1のパワー半導体素子積層体 (7)と第 2のパワー半導体素子積層体 (8)とに流れる電流の結線経路を短縮して、ワイ ャ結線等を簡素化し、電流の結線経路の延長によるノイズ発生及び電力損失を抑制 すること力 Sできる。
[0018] 本発明の前記実施の形態は、変更が可能である。例えば、絶縁ゲート型バイポーラ トランジスタの代わりに、 MOSFET又は一般的なバイポーラトランジスタを使用するこ とができる。また、第 1の半導体素子 (1)から第 4の半導体素子 (4)までをトランジスタと して示したが、トランジスタ等のスイッチング素子と他の半導体素子を含む複合素子 であってもよい。
産業上の利用可能性
[0019] 冷陰極蛍光放電管等の駆動装置に使用される半導体装置に適用することが可能 である。

Claims

請求の範囲
[1] 放熱性を有する支持板と、該支持板上に順次積層されて固着され且つ交互にスィ ツチング動作される第 1の半導体素子及び第 2の半導体素子とを備えることを特徴と する半導体装置。
[2] 前記第 1の半導体素子と第 2の半導体素子とをパワー半導体素子により構成し、前 記第 1の半導体素子と第 2の半導体素子との間に放熱層を固着した請求項 1に記載 の半導体装置。
[3] 前記放熱層を介して前記第 1の半導体素子と前記第 2の半導体素子とを電気的に 接続した請求項 2に記載の半導体装置。
[4] 放熱性を有する支持板と、該支持板上に順次積層されて固着された第 1の半導体 素子及び第 2の半導体素子を有する第 1の半導体素子積層体と、前記支持板上に 順次積層されて固着された第 3の半導体素子及び第 4の半導体素子を有する第 2の 半導体素子積層体とを備え、
前記第 1の半導体素子積層体の第 1の半導体素子及び第 2の半導体素子と、前記 第 2の半導体素子積層体の第 3の半導体素子及び第 4の半導体素子とは、 H型プリ ッジ回路を構成し、
前記第 1の半導体素子から第 4の半導体素子までの各々は、スイッチング素子を有 し、
前記第 1の半導体素子及び第 4の半導体素子と前記第 2の半導体素子及び第 3の 半導体素子とは交互にスィッチング動作されることを特徴とする半導体装置。
[5] 前記第 1の半導体素子積層体を構成する前記第 1の半導体素子及び第 2の半導 体素子の一方並びに前記第 2の半導体素子積層体を構成する前記第 3の半導体素 子及び第 4の半導体素子の一方は、前記 H型ブリッジ回路のハイサイド側スィッチを 構成し、
前記第 1の半導体素子積層体を構成する前記第 1の半導体素子及び第 2の半導 体素子の他方並びに前記第 2の半導体素子積層体を構成する前記第 3の半導体素 子及び第 4の半導体素子の他方は、前記 H型ブリッジ回路のローサイド側スィッチを 構成する請求項 4に記載の半導体装置。
[6] 前記第 1の半導体素子積層体を構成する前記第 1の半導体素子と第 2の半導体素 子との間に第 1の放熱層を固着し、前記第 2の半導体素子積層体を構成する前記第 3の半導体素子と第 4の半導体素子との間に第 2の放熱層を形成した請求項 4又は 5 に記載の半導体装置。
[7] 前記第 1の半導体素子から前記第 4の半導体素子までのスイッチング動作を制御 する制御回路を前記支持板に固着した請求項 4から 6までの何れか 1項に記載の半 導体装置。
[8] 放熱性を有する支持板と、該支持板上に順次積層されて固着されたパワー半導体 素子により各々構成された第 1の半導体素子及び第 2の半導体素子とを備え、 該第 1の半導体素子及び第 2の半導体素子の各々はスイッチング素子を有し、 前記第 1の半導体素子と第 2の半導体素子との間に放熱層が形成され、 前記第 1の半導体素子と第 2の半導体素子とは、前記放熱層を介して電気的に互 いに接続されることを特徴とする半導体装置。
[9] 放熱性を有する支持板と、
該支持板上に順次積層されて固着されたパワー半導体素子により各々構成される 第 1の半導体素子及び第 2の半導体素子を有する第 1のパワー半導体素子積層体と 前記支持板上に順次積層されて固着されたパワー半導体素子により各々構成され る第 3の半導体素子及び第 4の半導体素子を有する第 2のパワー半導体素子積層体 とを備え、
前記第 1の半導体素子、第 2の半導体素子、第 3の半導体素子及び第 4の半導体 素子の各々はスイッチング素子を有し、
前記第 1の半導体素子と第 2の半導体素子との間に第 1の放熱層が形成され、第 3 の半導体素子と第 4の半導体素子との間に第 2の放熱層が形成され、
前記第 1の半導体素子と第 2の半導体素子とは、前記第 1の放熱層を介して電気的 に互いに接続され、
前記第 3の半導体素子と第 4の半導体素子とは、第 2の放熱層を介して電気的に互 いに接続されることを特徴とする半導体装置。
PCT/JP2004/007264 2003-08-18 2004-05-27 半導体装置 WO2005018001A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP04745370.9A EP1657750B1 (en) 2003-08-18 2004-05-27 Semiconductor device
US10/567,523 US7608918B2 (en) 2003-08-18 2004-05-27 Semiconductor device
JP2005513139A JPWO2005018001A1 (ja) 2003-08-18 2004-05-27 半導体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003294208 2003-08-18
JP2003-294208 2003-08-18

Publications (1)

Publication Number Publication Date
WO2005018001A1 true WO2005018001A1 (ja) 2005-02-24

Family

ID=34191023

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/007264 WO2005018001A1 (ja) 2003-08-18 2004-05-27 半導体装置

Country Status (5)

Country Link
US (1) US7608918B2 (ja)
EP (1) EP1657750B1 (ja)
JP (3) JPWO2005018001A1 (ja)
CN (1) CN100546028C (ja)
WO (1) WO2005018001A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1909329A1 (en) * 2005-07-15 2008-04-09 Sanken Electric Co., Ltd. Semiconductor device

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007019215A (ja) * 2005-07-07 2007-01-25 Sanken Electric Co Ltd 半導体装置及びその製法
JP5481104B2 (ja) 2009-06-11 2014-04-23 ルネサスエレクトロニクス株式会社 半導体装置
DE102013008193A1 (de) 2013-05-14 2014-11-20 Audi Ag Vorrichtung und elektrische Baugruppe zum Wandeln einer Gleichspannung in eine Wechselspannung
CN103824832B (zh) * 2014-03-13 2016-08-24 杭州明果教育咨询有限公司 一种多mosfet集成六桥臂封装模块
EP3257336A4 (en) * 2014-12-10 2018-10-10 Texas Instruments Incorporated Power field-effect transistor (fet), pre-driver, controller, and sense resistor integration
US10204847B2 (en) 2016-10-06 2019-02-12 Infineon Technologies Americas Corp. Multi-phase common contact package
JP6770452B2 (ja) * 2017-01-27 2020-10-14 ルネサスエレクトロニクス株式会社 半導体装置
JP2022136455A (ja) * 2021-03-08 2022-09-21 株式会社デンソー 回路基板内に半導体素子を内蔵する半導体モジュール

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09213877A (ja) * 1996-02-02 1997-08-15 Toshiba Corp マルチチップモジュール半導体装置
JP2000164800A (ja) * 1998-11-30 2000-06-16 Mitsubishi Electric Corp 半導体モジュール
JP2001043985A (ja) * 1999-07-30 2001-02-16 Denso Corp 放電灯装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5371654A (en) * 1992-10-19 1994-12-06 International Business Machines Corporation Three dimensional high performance interconnection package
US5532512A (en) * 1994-10-03 1996-07-02 General Electric Company Direct stacked and flip chip power semiconductor device structures
US6014413A (en) * 1997-05-02 2000-01-11 At&T Corp Time-shifted weighting for signal processing
EP0927433B1 (en) * 1997-07-19 2005-11-16 Koninklijke Philips Electronics N.V. Semiconductor device assemblies and circuits
US6259615B1 (en) * 1999-07-22 2001-07-10 O2 Micro International Limited High-efficiency adaptive DC/AC converter
JP2002026251A (ja) 2000-07-11 2002-01-25 Toshiba Corp 半導体装置
DE10102750B4 (de) * 2001-01-22 2006-04-20 Siemens Ag Schaltungsanordnung
US6891739B2 (en) * 2002-03-04 2005-05-10 International Rectifier Corporation H-bridge with power switches and control in a single package
US6747300B2 (en) * 2002-03-04 2004-06-08 Ternational Rectifier Corporation H-bridge drive utilizing a pair of high and low side MOSFETs in a common insulation housing
DE60305006T2 (de) * 2003-05-08 2006-11-02 Infineon Technologies Ag Schaltungsmodul mit miteinander verschalteten gruppen von überlappenden halbleiterchips

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09213877A (ja) * 1996-02-02 1997-08-15 Toshiba Corp マルチチップモジュール半導体装置
JP2000164800A (ja) * 1998-11-30 2000-06-16 Mitsubishi Electric Corp 半導体モジュール
JP2001043985A (ja) * 1999-07-30 2001-02-16 Denso Corp 放電灯装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1657750A4 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1909329A1 (en) * 2005-07-15 2008-04-09 Sanken Electric Co., Ltd. Semiconductor device
EP1909329A4 (en) * 2005-07-15 2008-09-17 Sanken Electric Co Ltd SEMICONDUCTOR COMPONENT
US8143645B2 (en) 2005-07-15 2012-03-27 Sanken Electric Co., Ltd. Semiconductor device having a stacked multi structure that has layered insulated gate-type bipolar transistors

Also Published As

Publication number Publication date
JPWO2005018001A1 (ja) 2007-10-04
CN1795557A (zh) 2006-06-28
CN100546028C (zh) 2009-09-30
JP2008199067A (ja) 2008-08-28
EP1657750A1 (en) 2006-05-17
JP4853493B2 (ja) 2012-01-11
JP4844591B2 (ja) 2011-12-28
US7608918B2 (en) 2009-10-27
EP1657750B1 (en) 2018-12-05
US20060202228A1 (en) 2006-09-14
JP2008199066A (ja) 2008-08-28
EP1657750A4 (en) 2009-09-02

Similar Documents

Publication Publication Date Title
JP4844591B2 (ja) 半導体装置
US7750463B2 (en) Bidirectional switch module
JP5789264B2 (ja) 回路装置
US7514777B2 (en) Power semiconductor module
JP2009044152A (ja) 半導体モジュール、パワー半導体モジュール、パワー半導体構造、多層基板、パワー半導体モジュールの製造方法、および多層基板の製造方法
WO2015159751A1 (ja) 半導体装置
WO2012039115A1 (ja) 回路装置
JPH0758758B2 (ja) ハーフ・ブリッジ装置
JP2013175727A (ja) 半導体モジュール
US20160105004A1 (en) Power Module, Power Converter and Drive Arrangement With A Power Module
KR100983959B1 (ko) 반도체 장치
JP2003197861A (ja) 電力用半導体サブモジュール及び電力用半導体モジュール
JP4061551B2 (ja) 半導体装置
CN220233181U (zh) 一种功率模块
JP2004221381A (ja) 半導体装置
US6740902B2 (en) Semiconductor package for series-connected diodes
JP2001077260A (ja) 半導体装置及びインバータ装置
JP5171199B2 (ja) パワーモジュール
JP2001085612A (ja) 相補型igbtの実装構造
JP2003243608A (ja) 電力用モジュール
JP2009117868A (ja) 双方向スイッチモジュール
JP2010251556A (ja) 半導体装置及び放熱体
JP2008258643A (ja) 半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005513139

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 20048143033

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 10567523

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2004745370

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2004745370

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 10567523

Country of ref document: US