WO2004047111A1 - データ記憶装置 - Google Patents

データ記憶装置 Download PDF

Info

Publication number
WO2004047111A1
WO2004047111A1 PCT/JP2003/012846 JP0312846W WO2004047111A1 WO 2004047111 A1 WO2004047111 A1 WO 2004047111A1 JP 0312846 W JP0312846 W JP 0312846W WO 2004047111 A1 WO2004047111 A1 WO 2004047111A1
Authority
WO
WIPO (PCT)
Prior art keywords
switch
host device
memory
memory means
nonvolatile memory
Prior art date
Application number
PCT/JP2003/012846
Other languages
English (en)
French (fr)
Inventor
Takumi Okaue
Shigeo Araki
Junko Sasaki
Kenichi Nakanishi
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to US10/499,646 priority Critical patent/US7490198B2/en
Priority to EP03754012A priority patent/EP1562199B1/en
Priority to DE60316462T priority patent/DE60316462T2/de
Publication of WO2004047111A1 publication Critical patent/WO2004047111A1/ja

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/0772Physical layout of the record carrier
    • G06K19/07732Physical layout of the record carrier the record carrier having a housing or construction similar to well-known portable memory devices, such as SD cards, USB or memory sticks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K17/00Methods or arrangements for effecting co-operative working between equipments covered by two or more of main groups G06K1/00 - G06K15/00, e.g. automatic card files incorporating conveying and reading operations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/072Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising a plurality of integrated circuit chips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0013Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00

Definitions

  • the present invention relates to a removable data storage device detachably attached to a host device having a recording / reproducing function, and more specifically, to a memory card and a memory card recording system. About.
  • a storage medium for information using NAND-type flash memory as a removable small IC memory device called a memory card that is removably attached to a recording and / or playback device
  • the one described in Japanese Patent No. 340 575 is known.
  • the memory card described in this publication can store various types of digital data such as still image data, moving image data, audio data, and music data.
  • information portable terminals, desktop computers, and notebook computers Used as external storage media for host devices such as computers, mobile phones, audio devices, and home appliances.
  • the upper limit of the recording capacity of a memory card is limited by the file system applied.
  • High-capacity flash memory used in memory cars Even if it is applied to a file system, it cannot exceed the upper limit of its storage capacity in order to be compatible with a conventional file system. Therefore, if you want to use the capacity of the memory card beyond the management capacity of the conventional file system, you must apply a new file system to the memory card.
  • the storage area in one memory card When managing data recorded in a memory card, it may be convenient to divide the storage area in one memory card into a plurality of parts and recognize each divided area as an independent device. For example, if business data and private data are stored on the same memory card, the storage area of one memory card is divided into multiple areas, and business data and private data are stored. It is very useful to be able to handle data and to store them on different devices.
  • a switch-switching type memory card in which a plurality of flash memories are provided internally and the flash memories can be used by switching with an external switching switch is a special feature. It is proposed in Japanese Patent Publication No. 2333439, Heisei 5th year.
  • this switch-switching type memory card a plurality of internal recording areas can be recognized as independent devices by a host device by switching an external switch.
  • the total recording capacity in one package can be made larger than the upper limit of the management capacity of the file system.
  • An object of the present invention is to provide a novel data storage device that can solve the problems of the conventional technology as described above, and more specifically, to provide a memory card and a memory force recording system. Is to do.
  • Another object of the present invention is to switch a plurality of internal storage areas with a switch so that a host device can recognize each recording area as an independent device, and a state in which the storage device is mounted on the host device. It is another object of the present invention to provide a removable data storage device which can be detachably attached to a host device capable of switching the switch.
  • Still another object of the present invention is to switch a plurality of internal storage areas with a switch so that a host device can recognize each recording area as an independent device, and a state in which the storage device is mounted on the host device.
  • An object of the present invention is to provide a removable data storage device which is detachably attached to a host device which allows a user to recognize a storage area selected by a switch.
  • Still another object of the present invention is to switch a plurality of internal storage areas with a switch so that a host device can recognize each recording area as an independent device, and can perform device recording or reproducing during recording or reproduction. It is an object of the present invention to provide a removable data storage device which can be detachably attached to a host device in which the data cannot be changed.
  • the data storage device is a removable data storage device that is detachably attached to a host device.
  • This data storage device is provided with a plurality of nonvolatile memories and a plurality of contacts. The contacts are switched by a user operation, and a first nonvolatile memory corresponding to the switched contact is selected.
  • a second switch for switching a contact in conjunction with a switching operation of the first switch, and an interface for transmitting and receiving data to and from the host device when the device is mounted on the host device
  • a controller that operates based on the data transmitted through the interface unit and that reads and writes data to one nonvolatile memory selected by the first switch. ing.
  • the interface unit is provided with a detection terminal for causing the host device to determine that the device is mounted.
  • the host device determines that the device is mounted when the detection terminal is connected to the ground, and determines that the device is not mounted when the detection terminal is disconnected.
  • the first switch is provided with a contact which does not select any nonvolatile memory at an intermediate position of switching from a contact for selecting any nonvolatile memory to a contact for selecting another nonvolatile memory.
  • the second switch connects the detection terminal to the ground when the first switch is switched to the contact for selecting one of the nonvolatile memories, and the first switch selects any of the nonvolatile memories. Open the detection terminal when the contact has been switched to an undetected contact.
  • the plurality of internal non-volatile memories are switched by the first switch, so that the host device recognizes each recording area as an independent device. Further, in this data storage device, none of the nonvolatile memories is selected in the first switch at an intermediate position of switching from a contact for selecting an arbitrary nonvolatile memory to a contact for selecting another nonvolatile memory. A contact is provided, and the second switch connects the detection terminal to the ground when the first switch is switched to a contact for selecting one of the non-volatile memories, and the first switch is connected to any one of the switches. The detection terminal is opened when the non-volatile memory is also switched to the unselected contact.
  • Another data storage device is also a removable data storage device detachably attached to a host device.
  • This data storage device is provided with a plurality of nonvolatile memories and a plurality of contacts. The contacts are switched by a user operation, and one of the nonvolatile memories corresponding to the switched contact is selected.
  • an interface for transmitting / receiving data to / from the host device when the device is attached to the host device, and a data transmitted via the interface for the device.
  • the controller that reads and writes data to and from the one nonvolatile memory selected by the memory switch and the nonvolatile memory that is selected by the memory switch are displayed to the user. And a display unit.
  • the plurality of internal non-volatile memories are switched by the memory switch, so that the host device recognizes each recording area as an independent device. Further, in this data storage device, the non-volatile memory selected by the memory switch is displayed to the user by the display unit.
  • FIG. 1 is a perspective view showing a memory card according to the present invention and its host device.
  • FIG. 2 is a perspective view of the memory card according to the present invention as viewed from the front side.
  • FIG. 3 is a perspective view of the memory card viewed from the back side.
  • FIG. 4 is a block diagram showing the internal configuration of the memory card.
  • FIG. 5 is a perspective view showing a memory card according to the present invention provided with a mouthpiece switch.
  • FIG. 6 is a diagram showing a configuration of a switch provided in a memory card provided with a rotary switch.
  • FIG. 7 is a perspective view showing a memory card provided with a display unit.
  • FIG. 8 is a block diagram showing an internal configuration of a memory card provided with a display unit.
  • FIG. 9 is a perspective view of the memory card provided with the erroneous erasure prevention switch as viewed from the back side.
  • FIG. 10 is a perspective view of another example of the memory card according to the present invention as viewed from the back side. P2003 / 012846
  • FIG. 11 is a bottom view showing a mounting position of a slide switch provided on the memory card.
  • FIG. 12 is a block diagram showing the internal configuration of another example of a memory card according to the present invention. .
  • FIG. 13 is a perspective view of the memory card provided with the erroneous erasure prevention switch as viewed from the back side.
  • FIG. 14 is a perspective view of a memory card in which an erroneous erasure prevention switch is provided on a side surface when viewed from the back side.
  • FIG. 15 is a perspective view of a memory switch in which a mounting position of a slide switch is changed, as viewed from the back side.
  • FIG. 16 is a perspective view + of a memory card of still another example according to the present invention as viewed from the front side.
  • FIG. 17 is a perspective view of a memory card according to still another example of the present invention as viewed from the back side.
  • FIG. 18 is a block diagram showing an internal configuration of a memory card of still another example according to the present invention.
  • the following describes an example in which the present invention is applied to a removable small IC memory device and a data processing device using the small IC memory device as an external storage medium.
  • the small IC memory device is referred to as a memory card
  • the data processing device to which the memory card is connected is referred to as a host device.
  • the memory card 1 has a nonvolatile semiconductor memory (IC memory) therein and stores various digital data such as still image data, moving image data, audio data, music data, and the like. be able to.
  • This memory card 1 for example, It functions as an external storage medium of the host device 2 such as an information portable terminal, a desktop computer, a notebook computer, a mobile phone, an audio device, a home appliance, and the like.
  • the memory card 1 is used in a state where it is inserted into a slot 3 provided in the host device 2.
  • the user can freely insert and remove the memory card 1 from the slot 3. Therefore, the memory card 1 inserted in a certain host device can be extracted and inserted into another host device. That is, the memory card 1 can be used for exchanging data between different host devices.
  • the memory card 1 As shown in FIG. 2, the memory card 1 according to the present invention is formed in a substantially rectangular thin plate shape, the length L i in the longitudinal direction is 5 mm, and the width W i is 21.45 mm. And the thickness D 1 is set to 2.8 mm.
  • the memory card 1 has one surface as a front surface 1a and the other surface as a back surface 1b.
  • a connection terminal group 4 composed of 10 plane electrodes is provided on the back surface 1 b of one end of the memory card 1 in the longitudinal direction.
  • the electrodes constituting the connection terminal group 4 are provided in parallel in the width direction of the memory card 1. Between each of the electrodes, a partition piece 5 rising vertically from the back surface 1b is provided.
  • Each partition piece 5 prevents a connection terminal connected to each electrode from contacting another electrode.
  • a slide switch 6 is provided at a central portion on one end surface side of the memory card 1.
  • the slide switch 6 is provided at a position where the user can externally switch the memory card 1 even when the memory card 1 is inserted into the host device 2.
  • the slide switch 6 is provided on an end face 1 c opposite to the longitudinal end where the connection terminal group 4 is provided.
  • the end face 1 c is exposed from the slot 3 even when the memory card 1 is inserted into the slot 3 of the host device 2. For this reason, if the slide switch 6 is provided for the end face 1c, even if the memory card 1 is inserted into the host device 2, the user can externally switch the state.
  • the slide switch 6 has a movable portion 6a that can slide.
  • the movable part 6a is indicated by X in the figure.
  • the X is movable in two directions.
  • Slide switch 6 Within the movable range of 6a, there is provided a point to which the movable portion 6a is fixed.
  • the points to which the movable portion 6a is fixed are one end in the movable range, the other end in the movable range, and three points at the center in the movable range. That is, the slide switch 6 is a switch of a method of sequentially switching these three points.
  • the internal IC memory can be switched by switching the slide switch 6, but the details of the function will be described later.
  • the host device 2 to which the above-mentioned memory card 1 is mounted is provided with a slot 3 for inserting and removing the memory card 1.
  • the slot 3 is located on the front side of the host device 2, and the width W i and thickness D! It is formed as an opening corresponding to. ⁇ ⁇ ⁇
  • the connection terminal on the side of the host device 2- has 10 contacts corresponding to the electrodes constituting the connection terminal group 4 provided on the memory card 1 to be mounted.
  • the memory card 1 according to the present invention is inserted into the host device 2 through the insertion / removal opening 3 with one end provided with the connection terminal group 4 as an insertion end and the direction of arrow ⁇ in FIG.
  • the electrodes constituting the connection terminal group 4 and the respective contacts of the connection terminals on the host device 2 are connected, so that signals can be transmitted and received.
  • FIG. 4 shows the internal configuration of the memory card 1 according to the present invention.
  • connection terminal group 4 provided in the connection terminal group 4 of the memory card 1 and the insertion / removal opening 3 of the host device 2 include a serial data terminal SD and a bus state terminal BS. , A clock terminal CLK and an insertion / removal detection terminal INS.
  • serial data terminal SD serial data recorded in the IC memory in the memory card 1 or serial data read from the IC memory is transmitted, and various control data are also transmitted.
  • the bus state terminal BS has a bus state indicating the state of the serial data transmitted via the serial data overnight terminal SD. A signal is transmitted. A clock signal indicating the clock timing of serial data transmitted via the serial data terminal SD is transmitted to the clock terminal CLK.
  • the insertion / removal detection terminal I NS is a terminal provided to determine from the host device 2 whether the memory card 1 is inserted into the host device 2 or not. The detection of insertion / removal of the memory card 1 by the host device 2 will be described later in detail. '
  • the connection terminal group 4 is provided with a power supply terminal VC C and a ground terminal VSS not shown.
  • the power supply terminal VCC is a terminal for supplying power from the host device 2 to the memory card 1 having no internal power supply.
  • the ground terminal VSS is a terminal for sharing the ground level of the memory card 1 and the host device 2 when the memory card 1 is inserted into the host device 2. '
  • the memory card 1 includes a controller 11, a first IC memory 12-1, a second IC memory 12-2, a first switch 13, and a second switch. 1 and 4 are provided.
  • the controller 11 When the memory card 1 is inserted into the host device 2, the controller 11 communicates with the host device 2 via the serial data terminal SD, the bus state terminal BS, and the clock terminal CLK. Transfer of bus state signal and clock terminal between serial data.
  • the controller 11 sends data to the first IC memory 12-1 and the second IC memory 12-2 based on the serial data (actual data and control data) supplied from the host device 2. It controls writing and reading of data.
  • the controller 11 has a control terminal CNT, and generates a memory control signal indicating the timing of writing and reading data to and from the IC memory from the control terminal CNT.
  • the controller 11 sets the corresponding memory control signal to LOW and does not perform writing or reading. Sometimes, the memory control signal is set to HIGH.
  • the first IC memory 12-1 and the second IC memory 12-2 are non-volatile semiconductor memories such as a NAND flash memory. 1st IC memory 1 2— 1
  • the second IC memory 12-2 is configured as an independent device (IC).
  • the first IC memory 12-1 and the second IC memory 12-2 are both connected to the controller 11 via a bus (address bus, data bus and control bus) 14. ⁇
  • the first IC memory 12-1 and the second IC memory 12-2 are provided with chip select terminals CS.
  • the first IC memory 12-1 and the second IC memory 12-2 receive data from the controller 11 when the signal (chip select signal) supplied to the chip select terminal is LOW. Enables writing and reading, and does not accept writing or reading of data from the controller 11 when it is HIGH.
  • the first switch 13 is a switch that switches in conjunction with a slide switch 6 provided outside the housing.
  • the first switch 13 has one fixed contact 13a and three movable contacts of the first movable contact 13b, the second movable contact 13c, and the third movable contact 13d. are doing.
  • the first switch 13 connects the fixed contact 13 a and any one of the movable contacts 13 b to 13 d in conjunction with the sliding operation of the movable portion 6 a of the slide switch 6. .
  • the fixed contact 13a is connected to the control terminal CNT. Of the controller 11 '.
  • the first movable contact 13 b is connected to the chip select terminal CS of the first IC memory 1211, and is connected to the power supply terminal V CC via the first blue resistor 15.
  • the second movable contact 13 c is connected to the chip select terminal CS of the second IC memory 12-2, and is connected to the power supply terminal V CC via the second pull-up resistor 16. I have. .
  • the third movable contact 13d is open without being connected to any terminal.
  • the movable part 6a of the slide switch 6 is switched to the fixed position on the end If it has been changed, the memory control signal from the controller 11 is supplied to the chip select terminal CS of the first IC memory 12-1, and the memory control signal is supplied to the second IC memory 12-2. A high level is always supplied to the chip select terminal CS. In other words, when the movable portion 6a of the slide switch .6 is switched to the fixed position on the side of the negative end, writing and reading of data only to the first IC memory 12-1 are performed. Reading is performed.
  • the memory control signal from the controller 11 is used for the chip select of the second IC memory 12-2. High level is always supplied to the chip select terminal CS of the first IC memory 12-1. In other words, when the movable part 6a of the slide switch 6 is switched to the fixed position on the other end, the data is stored only in the second I 'C memory 12-2. Is written and read.
  • the chip select terminal CS of the first IC memory 12-1 and the second IC memory 12-2 is always at H level. 'l GH level is supplied. In other words, when the movable portion 6a of the slide switch 6 is switched to the center fixed position, both the first IC memory 12-1 and the second IC memory 12-2 are used. In both cases, data is neither written nor read.
  • the first switch 13 operates in conjunction with the slide switch 6 to select one of the two internal IC memories, or It is assumed that none of the memories is selected.
  • the second switch 14 is a switch that switches in conjunction with a slide switch 6 provided outside the housing.
  • the contact configuration of the second switch 14 is the same as the contact configuration of the first switch 13. More specifically, the second switch 14 includes one fixed contact 14a, a first movable contact 14b, a second movable contact 14c, and a third movable contact 14d. And two movable contacts.
  • the second switch 14 connects the fixed contact 14 a and any one of the movable contacts 14 b to 14 d in conjunction with the sliding operation of the movable portion 6 a of the slide switch 6. .
  • the first movable contact 14b is connected to the ground.
  • the second movable contact 14c is connected to the ground.
  • the third movable contact point 14d is not connected to any terminal, and is released.
  • the second switch 14 When the movable portion 6a of the slide switch 6 is switched to the fixed position on one end side, the second switch 14 has a fixed contact 14a and a first movable contact 14b.
  • the fixed contact 14a and the second movable contact When the movable portion 6a of the slide switch 6 is switched to the center fixed position, the fixed contact 14a is connected to the third movable contact 14d.
  • the insertion / extraction detection terminal INS is connected to the ground.
  • the insertion / extraction detection terminal INS is connected to the ground.
  • the insertion / extraction detection terminal INS is opened.
  • the controller of the host device 2 monitors the voltage level of the insertion / removal detection terminal INS, and determines whether the memory card 1 is inserted into the host device 2 ′ and data can be written and read, or It is determined whether the memory card 1 is not inserted into the host device 2 and data cannot be written or read.
  • the insertion / extraction detection terminal INS on the host device 2 side is pulled up to the power supply VCC via the pull-up resistor 17 as shown in FIG. Therefore, when the memory card 1 is not inserted, the voltage level of the insertion / extraction detection terminal INS of the host device 2 becomes HIGH. When the memory card 1 is inserted and the insertion / removal detection terminal INS of the memory card 1 is grounded, the voltage level of the insertion / removal detection terminal NS of the host device 2 becomes LOW. Therefore, if the memory card 1 is inserted and removed with the insertion / extraction detection terminal INS of the memory card 1 connected to the ground, the host device 2 monitors the voltage level of the insertion / extraction detection terminal INS, It is possible to determine the insertion and removal of the memory card 1.
  • the controller of the host device 2 judges the insertion and removal of the memory card 1 and performs mounting and demounting of the memory card. Specifically, when the insertion / removal detection terminal INS changes from High to LOW, the controller of the host device 2 performs a process of mounting the file system of the memory card 1 on the operation system (mounting process). . As a result, the memory card 1 is recognized as an external storage device of the host device 2. In addition, when the insertion / extraction detection terminal INS changes from LOW to HIGH, the host controller of the host device 2 performs processing (demounting) for removing the file system of the memory card 1 incorporated in the storage system. . At this time, for example, if the memory card 1 is removed during data writing or the like, the host device 2 performs a backup process of the data being written. ..
  • the host device 2 monitors the voltage level of the insertion / removal detection terminal INS and performs processing for insertion / removal of the memory card 1. '
  • the second switch 14 switches the connection state of the insertion / extraction detection terminal INS in accordance with the switching of the moving position of the movable portion 6a of the slide switch 6.
  • the second switch 14 is provided when the movable portion 6a of the slide switch 6 is switched to a fixed position on one end side, that is, the first switch 1.3 is used for the first IC.
  • the insertion / extraction detection terminal INS is connected to ground. Therefore, when the memory card 1 in a state where the slide switch 6 is switched to one end is inserted into the host device 2, the host device 2 is required to detect that the memory card 1 is inserted. In addition, data can be written to and read from the first IC memory 12-1. .
  • the second switch 14 is provided when the movable portion 6a of the slide switch 6 is switched to the fixed position on the other end side, that is, the first switch 13
  • the insertion / extraction detection terminal INS is connected to ground. Therefore, when the memory switch 1 with the slide switch 6 being switched to the other end is inserted into the host device 2, the host It is possible to cause the remote device 2 to detect that the memory card 1 is inserted, and to write and read data to and from the second IC memory 12-2.
  • the second switch 14 is operated when the movable portion 6 a of the slide switch 6 is switched to the center fixed position, that is, when no IC memory is selected by the first switch 13. , Insertion detection terminal INS is open. Therefore, when the memory card 1 with the slide switch 6 switched to the center fixed position is inserted into the host device 2, the memory card 1 is not inserted into the host device 2. And can be detected.
  • the slide switch 6 can be operated by a user while being inserted into the host device 2. Therefore, the movable portion 6a of the slide switch 6 can be moved from the fixed position at one end to the fixed position at the other end while being inserted into the host device 2. In addition, it is also possible to move from the fixed position on the other end side to the fixed position on the one end side like the circumference. That is, when the slide switch 6 is switched while the memory card 1 is inserted in the host device 2, the IC memory for performing the writing and reading of the data is replaced with the first IC memory 12 You can switch from 1 to the second IC memory 12-2 or vice versa.
  • the insertion / extraction detection terminal INS is once opened by the second switch 14. That is, when the movable portion 6a of the slide switch 6 is moved from the fixed position at one end to the fixed position at the other end, or when the movable portion 6a is moved in the opposite direction, The detection terminal INS is released from the state of being connected to the ground, and then connected to the ground again.
  • the number of internal IC memories is not limited to two and may be plural. Any number is acceptable.
  • the switch for selecting the IC memory is a slide switch, the operation by the user may be complicated.
  • the first switch 13 and the second switch 14 operate in conjunction with the rotary switch 21, and as shown in FIG.
  • the second switch 14 causes the disconnection detection terminal INS to be grounded.
  • the second switch 14 is used to always open the insertion / extraction detection terminal NS.
  • a display unit for notifying the user of the selected IC memory may be provided.
  • the display unit is provided at a position where the user can see the display even when the memory card 1 is inserted into the host device 2.
  • the display section is configured by a first light emitting diode 22 and a second light emitting diode 23, and these are arranged with respect to the longitudinal end where the connection terminal group 4 is provided. At the opposite end.
  • the first light emitting diode 22 is connected in series to the first pull-up resistor 15, and the second light-emitting diode 23 is connected to the second pull-up resistor 16.
  • the first IC memory 12-1 is selected, the first light emitting diode 22 emits light, and the second IC memory 12-2 is selected.
  • the second light emitting diode 23 emits light.
  • the host device 2 can recognize each IC memory as an independent device, and This allows the user to recognize the IC memory that is selected when the IC memory is installed.
  • the memory card 1 may be provided with a switch ′ for preventing erroneous erasure.
  • the erroneous erasure prevention switch is a switch that switches between a state in which data writing to the first IC memory 12-1 and the second IC memory 12-2 is prohibited and a state in which writing is permitted.
  • the selection signal of the erroneous erasure prevention switch is given to the controller 11.
  • the controller 11 controls prohibition and permission of data writing to the first IC memory 12-1 and the second IC memory 12-2 in accordance with the selection signal of the erroneous erasure prevention switch.
  • the operation unit 25 is provided near the connection terminal group 4 on the rear surface 1b of the housing, for example, as shown in FIG.
  • FIG. 10 is a perspective view of a memory card 30 of another example according to the present invention as viewed from the back side.
  • the memory card 30 has a built-in nonvolatile semiconductor memory (IC memory) like the above-mentioned memory card, and can store various digital data.
  • This memory card 30 is used as an external storage medium of the host device 2.
  • the memory card 30 is used in a state where it is inserted into the slot 3 provided in the host device 2.
  • the user can freely insert and remove the memory card 3 ⁇ from the insertion slot 3 manually. Therefore, the memory card 30 inserted in one host device 2 can be extracted and inserted into another host device 2, so that it can be used for data exchange between different host devices. is there.
  • the memory card 30 is formed in a thin plate shape in which the front surface 1 a and the back surface 1 b are substantially rectangular, and has the same housing configuration as the memory card 1 described above.
  • the memory card 30 of this example is different from the above-mentioned memory card 1 in the mounting position of the slide switch 6 for switching the internal IC memory.
  • the memory card 30 of this example is provided substantially at the center of the back surface 1b.
  • an IC for the controller 11 and a memory IC are provided, and the slide switch 6 is connected to the IC 11a for the controller 11 as shown in FIG. And the memory IC 11b.
  • FIG. 12 shows a configuration diagram of the internal block of the memory card 30.
  • the insertion / removal detection terminal I N S of the memory card 30 is a terminal provided for determining from the host device 2 whether the memory card 30 is inserted into the host device 2 or not.
  • the disconnection detection terminal INS is connected to the ground.
  • the memory card 30 includes a controller 11, a first IC memory 3 1-1, a second IC memory 3 1-2, a third IC memory 3 3-3, and a memory switch. Switch 32 is provided.
  • the controller 11 When the memory card 30 is inserted into the host device 2, the controller 11 communicates with the host device 2 via the serial data terminal SD, the bus state terminal: BS and the clock terminal CLK. Transfer of serial data, bus state signal and clock terminal between The controller 11 receives the first IC memory 31-1, the second IC memory 31-2 and the third IC memory 3 based on the actual data and control data supplied as serial data from the host device 2. It controls the writing and reading of data to and from the IC memory 3 1 to 3.
  • the controller 11 has a control terminal CNT, and generates a memory control signal indicating the timing of writing and reading of data to and from the IC memory from the control terminal CNT.
  • the controller 11 sets the memory control signal to L level.
  • the corresponding memory control signal is set to HIGH. .
  • the first IC memory 31-1, the second IC memory 31-2, and the third IC memory 31-3 are non-volatile semiconductor memories such as a NAND-type flash memory.
  • the first IC memory 31-1, the second IC memory 31-2, and the third IC memory 31-13 are each configured as an independent device (IC).
  • the first IC memory 31-1, the second IC memory 31-2, and the third IC memory 31-3 are both connected via a bus (address bus, data bus, and control bus) 14 to the controller. 1 connected to one '.
  • the first IC memory 31-1, the second IC memory 31-2, and the third IC memory 31-3 are provided with chip select terminals CS.
  • the signal supplied to the chip select terminal (chip select signal) is LOW, Enables writing and reading of data from the controller 11, and does not accept writing or reading of data from the controller 11 when it is HIGH.
  • the memory switching switch 32 is a switch that switches in conjunction with a slide switch 6 provided outside the housing.
  • the memory switching switch 32 includes one fixed contact 32a, a first movable contact 32b, a second movable contact 32c, and a third movable contact 3b.
  • the memory switching switch 32 connects the fixed contact 32a and any one of the movable contacts 32b to 32d in conjunction with the sliding operation of the movable portion 6a of the slide switch 6.
  • the fixed contact 32a is connected to the control terminal CNT of the controller 11.
  • the first movable contact 32b is connected to the chip select terminal CS of the first IC memory 31-1, and is also connected to the power supply terminal VC C via the first pull-up resistor 33.
  • the second movable contact 32c is connected to the chip select terminal CS of the second IC memory 31-2, and is also connected to the power supply terminal VCC via the second bull-up resistor 34.
  • the third movable contact 3 2 d is connected to the chip select terminal CS of the third IC memory 31-3, and is connected to the power supply terminal VCC via the third pull-up resistor 35. .
  • the memory switching switch 32 When the movable portion 6a of the slide switch 6 is switched to the fixed position on the other end side, the memory switching switch 32 has the fixed contact 32a and the first movable contact 32. b, and when the movable part 6 a of the slide switch 6 is switched to the fixed position on the other end side opposite to the negative end side, the fixed contact 32 a and the third contact The movable contact 32d is connected, and when the movable portion 6a of the slide switch 6 is switched to the center fixed position, the fixed contact 32a and the second movable contact 32c are connected.
  • the memory control signal from the controller 11 becomes the first IC memory 3 1—
  • the chip select terminal GS of the second IC memory 31-2 and the third IC memory 31-3 are always supplied with the high level. That is, when the movable part 6a of the slide switch 6 is switched to the fixed position on one end side, data writing and reading are performed only to the first IC memory 31-1. . '
  • the memory control signal from the controller 11 is supplied to the chip select terminal CS of the second IC memory 311.
  • the HIGH level is always supplied to the chip select terminal CS of the first IC memory 31-1 and the third IC memory 31-3. That is, when the movable portion 6a of the slide switch 6 is switched to the center fixed position, data writing and reading are performed only to the second IC memory 31-2.
  • the memory control signal from the controller 11 is supplied to the chip select terminal CS of the third IC memory 31-3.
  • the high level is always supplied to the chip select terminal CS of the first IC memory 31-1 and the second IC memory 31-2. That is, when the movable part 6a of the slide switch 6 is switched to the fixed position on the other end side, only the third IC memory 31-3 is provided. Data writing and reading are performed.
  • the memory switch 32 operates in conjunction with the slide switch 6 to select one of the three internal IC memories.
  • the mounting position of the slide switch 6 for switching the internal IC memory is provided on the back surface 1b.
  • the slide switch 6 By providing the slide switch 6 on the back surface 1b in this manner, when the memory card 30 is inserted into the host device 2, it is impossible for the user to perform external switching. Therefore, in the memory card 30 of this example, a plurality of flash memories are provided inside, and the flash memories can be used by switching with an external changeover switch, and the data is input to the host device 2 at the most. During this time, switching by the user is prevented, so that recorded data is not destroyed. 'Further, a switch for preventing erroneous erasure may be provided in the memory card 30 of the second embodiment.
  • the erroneous erasure prevention switch has a state in which data writing to the first IC memory 31-1, the second IC memory 31-2, and the third IC memory 31-3 is prohibited, and the writing is permitted. This is a switch for switching the state.
  • the selection signal of the erroneous erasure prevention switch is given to the controller 11.
  • the controller 11 sends a signal to the first IC memory 31-1, the second IC memory 31-2, and the third IC memory 31-3 in accordance with the selection signal of the erroneous erasure prevention switch. It controls the prohibition and permission of writing overnight.
  • the operation section 25 is provided near the connection terminal group 4 on the rear surface 1b of the housing, as shown in FIG. 13, for example. Since the operation unit 25 is provided on the rear surface 1b of the housing in this way, when the memory card 30 is inserted into the host device 2, the operation by the user is impossible. it can.
  • the erroneous erasure prevention switch has, for example, an operation section 25 on an end face 1c opposite to a longitudinal end where the connection terminal group 4 is provided as shown in FIG. 14, for example. It may be provided.
  • the end face 1 c is exposed from the slot 3 even when the memory card 1 is inserted into the slot 3 of the host device 2. Therefore, if the operation section 25 of the erasure prevention switch is provided on the end face 1c, the memory card 1 can Even in the state of being inserted into the container 2, the user can switch from the outside.
  • the position of the slide switch 6 may be provided near the connection terminal group 4 on the rear surface 1b of the housing as shown in FIG. ,.
  • a memory card called Memory Stick (trademark) having almost the same external shape as the memory card 30 of the second embodiment has been proposed.
  • an operation section of an erroneous erasure prevention switch is provided near the connection terminal group on the rear surface 1b of the housing.
  • the slide switch 6 of the memory card 30 shown in FIG. 15 is disposed at the same position as the switch for preventing erroneous erasure provided on the conventional memory card, and is constituted by the same member. Therefore, the memory card 30 shown in FIG. 15 can realize a switch for memory selection without changing the external shape / switch shape of the conventional memory card. Therefore, the memory line and the manufacturing line can be shared, and the cost due to the design change can be suppressed.
  • the IC memory provided in the memory card 30 is described as an example of a NAND flash memory. However, in the present invention, even after the memory card is removed from the host device, the IC memory is also deleted. Any memory means may be used as long as the evening can be held. Although a plurality of memory means are provided in the memory card 30, a plurality of types of IC memories may be mixed. For example, flash memory and R ⁇ M may be mixed, and if a battery is provided in the memory card 30, a RAM may be included as a memory means.
  • FIG. 16 is a perspective view of a memory card 40 according to still another example of the present invention as viewed from the front side
  • FIG. 17 is a perspective view of the memory card 40 as viewed from the back side.
  • the memory card 40 of this example has a built-in nonvolatile semiconductor memory (IC memory) like the memory card 1 described above, and can store various digital files.
  • the memory card 40 functions as an external storage medium of the host device 2.
  • the memory card 40 is used in a state where it is inserted into the slot 3 provided in the host device 2. Insert and remove the memory card 40 from Can be done manually manually. Therefore, for example, the memory card 40 inserted in a certain host device 2 can be extracted and inserted into another host device 2, so that it can be used for data exchange between different host devices. You.
  • the memory card 40 is formed in a thin plate shape whose front surface 1a and back surface 1b are substantially rectangular, and the configuration of the housing is the same as that of the memory card 1 described above. .
  • the memory card 40 has two IC memories, a first IC memory 12-1 and a second IC memory 12-12.
  • the name of one of the two IC memories for example, the first IC memory 12-1 is defined as "Memory A”
  • the other IC memory for example, The name of the second IC memory 12-2 is defined as “memory B”.
  • a first mark 41 indicating the total capacity of the memory A and the memory B, a second mark 42 indicating the capacity of the memory A, and a A third mark 43 indicating the capacity is described. Since the data capacities of the individual IC memories are described on the memory card 40 outside the casing as described above, the user can recognize the data capacities of the individual IC memories. Such a mark indicating the data capacity of each IC memory may be applied to the memory card 1 and the memory card 30 described above.
  • a first slide switch 44 of a two-contact switching type is provided on the back surface 1 b of the memory card 40.
  • the first slide switch 44 functions as a memory selection switch.
  • a movable portion 44a operated by a user is movable in the longitudinal direction of the back surface 1b.
  • the first slide switch 44 is arranged substantially at the center in the longitudinal direction of the back surface 1b, and is arranged at a position close to one end side of the back surface lb in the short side direction.
  • the memory A when the movable portion 44a is moved to one end side, for example, to the end on which the connection terminal group 4 is not provided, the memory A If the movable part 44a is moved to the other end side, for example, the end on the side where the connection terminal group 4 is provided, the memory B is selected.
  • the memory switch direction mark 4 that allows the user to recognize in which direction the user moves the operation unit 4 4a of the slide switch 4 4a to select the memory A or the memory B 5 is listed.
  • the selection direction mark 45 has a description indicating the corresponding memory name ("A" or "B") near the vicinity of each moving position of the movable portion 44a. Such a selection direction mark may be applied to the memory card 1 and the memory card 30 described above.
  • a second slide switch 46 of a two-contact switching type is provided on a back surface 1 b of the memory card 40.
  • the second slide switch 46 functions as a switch that switches between a state in which writing of data into the IC memory is prohibited and a state in which writing is permitted.
  • the second slide switch 46 has the same size and shape as the first slide switch 44.
  • the second slide switch 46 has a movable section 46 a operated by a user, which is movable in the longitudinal direction of the rear surface 1 b.
  • the second slide switch 46 is 'The rear surface 1b is arranged in the longitudinal direction between the connection terminal group 4 and the first slide switch 4 4, and the rear surface 1b is arranged in the short side direction of the first slide switch 4. It is the same position as 4.
  • the second slide switch 46 is movable when the movable part 46 a is moved to the end of the ⁇ direction, for example, the connection.
  • the end can be written when the terminal group 4 is not provided. However, if the movable part 46a is moved to the other end, for example, to the end on which the connection terminal group 4 is provided, writing is prohibited. .
  • FIG. 18 shows a configuration diagram of an internal block of a memory card 40 of still another example according to the present invention.
  • the memory card 40 includes a controller 11, a first IC memory (memory ⁇ ) 12-1, a second IC memory (memory ⁇ ) 12-2, and a memory switching switch 4. 7 and an erroneous erasure prevention switch 48.
  • the insertion / extraction detection terminal INS is connected to the ground.
  • the controller 11 communicates with the host device 2 via the serial data terminal SD, the bus state terminal BS, and the clock terminal CLK. Serial data, bus state signals and And transfer of the clock terminal. Based on the serial data (actual data and control data) supplied from the host device 2, the controller 11 sends data to the first IC memory 12-1 and the second IC memory 12-2 in the Controls writing and reading.
  • the controller 11 has a control terminal CNT, and generates a memory control signal indicating the timing of writing and reading data to and from the IC memory from the control terminal CNT.
  • the controller 11 sets the corresponding memory control signal to LOW and performs writing and reading. If not, the memory control signal is set to HIGH.
  • the memory 12-1 and the second IC memory 12-2 are nonvolatile semiconductor memories such as a NAND flash memory.
  • the first IC memory 12-1 and the second IC memory 12 _ 2 are each configured as an independent device (IC).
  • the first IC memory 12-1 and the second memory C 12-2 are both connected to the controller 11 via a bus (address bus, data bus, and control bus) 14. .
  • the first IC memory 12-1 and the second IC memory 12-2 are provided with chip select terminals CS.
  • the first IC memory 12-1 and the second IC memory 12-2 are connected to the controller 11 when a signal (chip select signal) supplied to the chip select terminal is LOW. Data writing and reading are enabled, and when HIGH, data writing and reading from the controller 11 are not accepted.
  • the memory switch 47 is a switch that switches in conjunction with a first slide switch 44 provided outside the housing.
  • the memory changeover switch 47 has one fixed contact 47a, and two movable contacts of a first movable contact 47b and a second movable contact 47c.
  • the memory switch 47 connects the fixed contact 47a and any one of the movable contacts 47b to 47c in conjunction with the sliding operation of the movable portion 44a of the first slide switch 44.
  • the fixed contact 47a is connected to the control terminal CNT of the controller 11.
  • the first movable contact 47 b is connected to the chip select terminal CS of the first IC memory 12-1, and Connected to power supply pin VCC via pull-up resistor 15.
  • the second movable contact 47 c is connected to the chip select terminal CS of the second IC memory 12-2, and is connected to the power supply terminal VCC via the second pull-up resistor 16. .
  • the memory switch 47 is connected to the fixed contact 47a and the first movable switch.
  • the contact is connected to the contact point 47b. 47 a and the second movable contact 47 c are connected.
  • the memory control signal from the controller 11 is transmitted to the first switch. It is supplied to the chip select terminal CS of the IC memory 12-1, and the HIGH level is always supplied to the chip select terminal CS of the second memory 12-2.
  • the movable part 44a of the first slide switch 44 is switched to the fixed position on the side of the first end, data is written only to the first IC memory 12-1. And reading is performed.
  • the memory control signal from the controller 11 is transmitted to the second IC memory 12-2. 2 is supplied to the chip select terminal CS, and the high level is always supplied to the chip select terminal CS of the first IC memory 12-'1. That is, when the movable portion 44a of the first slide switch 44 is switched to the fixed position on the other end side, the data is only transferred to the second IC memory 12-2. Is written and read.
  • the memory switching switch 47 operates in conjunction with the first slide switch 44 to select one of the two internal IC memories.
  • the erroneous erasure prevention switch 48 is a switch that switches in conjunction with a second slide switch 46 provided outside the housing.
  • the erroneous erasure prevention switch 48 includes one fixed contact 48 a and two movable contacts (the first movable contact 48 b and the second movable contact 48 b). 4 8 c).
  • the erroneous erasure prevention switch 48 is connected to the fixed contact 48 a and one of the movable contacts 48 b to 4 b in conjunction with the sliding operation of the movable portion 46 a of the second slide switch 46. 8 Connect to c.
  • the fixed contact 48 a is connected to the controller 11.
  • the first movable contact 48b is connected to the power supply terminal VCC via the third pull-up resistor 49.
  • the second movable contact 48c is connected to the ground.
  • the erroneous erasure prevention switch 48 is connected to the fixed contact 48a and the first contact.
  • the movable contact 48b is connected to the movable contact 48b
  • the movable part 46a of the second slide switch 46 is switched to a fixed position on the other end side opposite to one end side. Connects the fixed contact 48a and the second movable contact 48c.
  • the controller 11 receives a register read command for confirming the state of the memory card 40 from the host device 2, the controller 11 writes the state of the erroneous erase prevention switch 48 to the internal register, and the contents of this register Is returned to the host device 2 via the serial data line.
  • the host device 2 determines from the write-inhibited state to the write-enabled state based on this content.
  • the mounting position of the first slide switch 44 for switching the internal IC memory is provided on the back surface 1b.
  • the first slide switch 44 By providing the first slide switch 44 on the back surface 1b in this manner, when the memory card 40 is inserted into the host device 2, switching from the outside by a user becomes impossible. Therefore, in the memory card 40, a plurality of flash memories are provided inside, and the flash memories can be used by being switched by an external switching switch, and while the data is being inserted into the host device 2. Prevents switching by the user and does not destroy recorded data.
  • each memory card when writing and reading to / from one C memory, authentication is performed by a pass code, and authentication to the other IC memory is performed.
  • the IC memory to be used may be distinguished depending on whether security is provided or not, such as not performing authentication using a password.
  • One IC memory records personal data, and the other IC memory records private data or public data, as when recording business data.
  • the IC memory used may be distinguished. If the host device 2 is a digital still camera, the data is recorded in one IC memory, and if the host device 2 is a personal computer, the data is recorded in the other memory.
  • the IC memory used may be distinguished according to the type of the host device 2.
  • a plurality of internal nonvolatile memories are switched by the first switch, so that the recording area of each of them is independent of the host device.
  • a contact that does not select any nonvolatile memory is provided in the first switch at an intermediate position of switching from a contact for selecting an arbitrary nonvolatile memory to a contact for selecting another nonvolatile memory.
  • the second switch connects the detection terminal to the ground when the first switch is switched to a contact for selecting one of the nonvolatile memories, and the first switch is connected to any of the nonvolatile memories. Open the detection terminal when the contact is not selected for the memory.
  • a plurality of internal storage areas are switched by a switch, so that the host device recognizes each recording area as an independent device, and With the first switch attached to Can be switched.
  • the plurality of internal nonvolatile memories are switched by the first switch, so that the host device recognizes each recording area as an independent device. Further, in this data storage device, the non-volatile memory selected by the first switch is displayed to the user on the display unit.
  • the host device by switching a plurality of internal storage areas with a switch, the host device can recognize each recording area as an independent device, and The user can recognize the storage area selected by the switch while attached to the device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • General Engineering & Computer Science (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Storage Device Security (AREA)
  • Credit Cards Or The Like (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Memory System (AREA)

Abstract

 本発明は、記録再生機能を備えたホスト機器の記憶媒体として用いられるメモリカード(1)であり、第1のメモリ(12−1)と、第2のメモリ(12−2)と、メモリを切り換える第1のスイッチ(13)と、挿抜検出端子INSの接続を切り換える第2のスイッチ(14)とを備える。第1及び第2のスイッチは、筐体外部に設けたスライドスイッチ(6)に連動する。第1のスイッチには、第1のメモリを選択する接点と、第2のメモリを選択する接点との中間に、メモリを選択しない接点が設けられている。第2のスイッチは、第1のスイッチが第1又は第2のメモリを選択する接点に切り換えられているときには端子INSをグランドに接続し、メモリを選択していない接点に切り換えられているときには端子INSを開放する。

Description

明細書 データ記憶装置 技術分野 本発明は、 記録再生機能を備えたホスト機器に対して着脱自在に取り付けられ るリムーバブルなデータ記憶装置に関し、 さらに具体的には、 メモリ力一ド及び メモリカード記録システムに関する。
本出願は、 日本国において 2 002年 1 1月 1 5日に出願された日本特許出願 番号 20 0 2— 3 3 2 6 9 9、 20 03年 1月 8日に出願された日本特許出願番 号 2 00 3— 00 2 6 5 3を基礎として優先権を主張するものであり、 この出願 は参照することにより、 本出願に援用される。 ' 背景技術
N AND型のフラッシュメモリを利用した情報の記憶媒体として、 記録及び/ 又は再生装置に着脱自在に装着されるメモリカードと称されるリム一バブルな小 型 I Cメモリ装置として、 特鬨平 1 0年第 340 5 7 5号公報に記載されたもよ うなものが知られている。 この公報に記載されるメモリカードは、 静止画像デー 夕、 動画像データ、 音声データ、 音楽データ等の各種デジタルデ一夕を格納する ことができ、 例えば、 情報携帯端末、 デスクトヅプ型コンピュータ、 ノート型コ ンピュー夕、 携帯電話機、 オーディオ装置、 家電装置等々のホス ト機器に、 外部 記憶メディアとして用いられる。
近年、 N AND型のフラッシュメモリの鬨発が進み、 急速な勢いで高容量化が 進められている。 それに合わせて、 1つのメモリカードで記億可能なデ一夕量も 急速に大きくなっている。
ところが、 メモリカードは、 適用されるファイルシステムによって、 記録容量 の上限が制限されてしまう。 高容量化が図られたフラッシュメモリをメモリカー ドに適用したとしても、 従来のファイルシステムと互換をとるには、 その記録容 量の上限を超えることはできない。 したがって、 もし、 メモリカードの容量を従 来のファイルシステムの管理容量の上限を超えて用いたいのであれば、 そのメモ リカードには新たなファイルシステムを適用しなければならない。
新たなファイルシステムが適用されたメモリカードを使用する場合、 通常、 ホ ス ト機器のオペレーションシステムを変更しなければならない。 ホス ト機器のォ ペレーシヨンシステムを変更することは、 複雑な処理作業を必要とし、 変更作業 の負担が大きい。
そのため、 従来のファイルシステムの管理容量を超えた大容量のメモリカード を提供する場合、 ホス ト機器のシステム変更を行うことなくそのメモリカードを 利用できるようにすることが望ましい。 ■
メモリカード内に記録したデータの管理を行う場合、 1つのメモリカード内の 記憶領域を複数に分割し、 分割した各領域をそれぞれ独立のデバイスとして認識 をさせると便利であることがある。 例えば、 仕事上のデータとプライベートのデ 一夕とを同一のメモリカードに記憶させている場合、 1つのメモリ力一ドの記億 領域が複数に分割されており、 業務上のデータとプライペートのデータとをそれ それ異なるデバイスに格納するように取り扱えると、 非常に便利である。
以上のようなことが考慮されたメモリカードとして、 内部に複数のフラッシュ メモリを設け、 そのフラッシュメモリを外部の切換スィ ヅチで切り換えて利用で きるようにしたスィ ツチ切換型のメモリカードが、 特開平 5年第 2 3 3 4 3 9号 公報等において提案されている。 このスィ ッチ切換型のメモリカードでは、 外部 のスィ ツチの切換えにより、 ホスト機器に対して内部の複数の記録領域をそれぞ れ独立のデバイスとして認識させることができる。 このスィ ヅチ切換型のメモリ カードでは、 1つのパヅケージ内の全体の記録容量を、 ファイルシステムの管理 容量の上限より大きくすることができる。
このような従来のスィ ツチ切換型のメモリカードでは、 ホス ト機器に装着した 状態でスィ ツチを切り換えてしまうと、 ホスト側でデバイスの認識ができなくな り、 最悪の場合には、 記録済みのデータが破壊されてしまう。
また、 このような従来のスィ ッチ切換型のメモリカードでは、 ホス ト機器に装 着した状態では、 現在どのフラッシュメモリを選択しているのかをユーザが判断 できない。 つまり、 ホスト機器に装着した後にどの記録領域を選択しているのか が不明になった場合には、 その都度メモリカードをホスト機器から取り外してス ィツチの状態を確認しなければならない。 発明の鬨示 本発明の目的は、 上述したような従来の技術が有する問題点を解消することが できる新規なデータ記憶装置、 さらに具体的には、 メモリカード及びメモリ力一 ド記録システムを提供することにある。
本発明の他の目的は、 内部の複数の記憶領域をスィツチで切り換えることによ り、 ホスト機器に対してそれそれの記録領域を独立のデバイスとして認識をさせ、 且つ、 ホスト機器に装着した状態で上記スィツチを切り換えることができるよう にするホス ト機器に対して着脱自在に取り付けられるリム一バブルなデータ記憶 装置を提供することにある。
本発明にさらに他の目的は、 内部の複数の記憶領域をスィヅチで切り換えるこ とにより、 ホスト機器に対してそれそれの記録領域を独立のデバイスとして認識 をさせ、 且つ、 ホスト機器に装着した状態でスィッチにより選択されている記憶 領域をユーザが認識できるホスト機器に対して着脱自在に取り付けられるリム一 バブルなデータ記憶装置を提供することにある。
本発明のさらに他の目的は、 内部の複数の記憶領域をスィツチで切り換えるこ とにより、 ホスト機器に対してそれぞれの記録領域を独立のデバイスとして認識 をさせ、 且つ、 記録中や再生中にデバイスの変更ができないようにしたホスト機 器に対して着脱自在に取り付けられるリムーバプルなデ一タ記憶装置を提供する にある。 '
本発明に係るデータ記憶装置は、 ホスト機器に対して着脱自在に取り付けられ るリムーバブルなデータ記憶装置である。 このデータ記憶装置は、 複数の不揮発 性メモリと、 複数の接点が設けられており、 ユーザの操作によりその接点が切り 換えられ、 切り換えられた接点に対応した 1つの不揮発性メモリを選択する第 1 のスイッチと、 第 1のスィツチの切り換えの動作と連動して接点を切り換える第 2のスィッチと、 ホスト機器に装着されているときに当該ホスト機器との間でデ 一夕の送受信を行うィンタフェース部と、 インタフエース部を介して送信された データに基づき動作するとともに、 第 1のスィヅチにより選択された 1つの不揮 発性メモリに対してデータの読出し及び書込みを行うコントロ一ラとを備えてい る。
インタフヱ一ス部には、 本装置が装着されているとホスト機器に対して判断さ せるための検出端子が設けられている。 ホスト機器は、 この検出端子がグランド に接続されているときに本装置が装着されている判断し、 この検出端子が閧放さ れているときに本装置が装着されていないと判断する。
さらに、 第 1のスィッチは、 任意の不揮発性メモリを選択する接点から他の不 揮発性メモリを選択する接点への切り換えの中間位置に、 いずれの不揮発性メモ リも選択しない接点が設けられており、 第 2のスィッチは、 第 1 ·のスィッチがい ずれかの不揮発性メモリを選択する接点に切り換えられているときには検出端子 をグランドに接続し、 第 1のスィツチがいずれの不揮発性メモリも選択していな い接点に切り換えられているときには検出端子を開放する。
本発明に係るデータ記憶装置では、 内部の複数の不揮発性メモリを第 1のスィ ヅチによって切り換えることにより、 ホスト機器に対してそれそれの記録領域を 独立のデバイスとして認識をさせる。 さらに、 このデータ記憶装置では、 第 1の スィツチに、 任意の不揮発性メモリを選択する接点から他の不揮発性メモリを選 択する接点への切り換えの中間位置に、 いずれの不揮発性メモリも選択しない接 点が設けられており、 第 2のスイッチが、 第 1のスイッチがいずれかの不揮発性 メモリを選択する接点に切り換えられているときには検出端子をグランドに接続 し、 第 1のスィ ヅチがいずれの不揮発性メモリも選択していない接点に切り換え られているときには検出端子を開放する。
本発明に係る他のデータ記憶装置も、 ホスト機器に対して着脱自在に取り付け られるリムーバブルなデータ記憶装置である。 このデータ記憶装置は、 複数の不 揮発性メモリと、 複数の接点が設けられており、 ユーザの操作によりその接点が 切り換えられ、 切り換えられた接点に対応した 1つの上記不揮発性メモリを選択 するメモリ切換スィヅチと、 ホスト機器に装着されているときに当該ホスト機器 との間でデータの送受信を行うィン夕フェース部と、 イン夕フェース部を介して 送信されたデ一夕に基づき動作するとともに、 メモリ切換スィツチにより選択さ れた 1つの不揮発性メモリに対してデ一夕の読出し及び書込みを行うコントロ一 ラと、 メモリ切換スィツチにより選択されている不揮発性メモリをユーザに対し て表示する表示部とを備える。
本発明に係るデ一夕記憶装置では、 内部の複数の不揮発性メモリをメモリ切換 スイッチによって切り換えることにより、 ホスト機器に対してそれぞれの記録領 域を独立のデバイスとして認識をさせる。 さらに、 このデータ記憶装置では、 表 示部によって、 メモリ切換スィヅチにより選択されている不揮発性メモリをュ一 ザに対して表示している。
本発明の更に他の目的、 本発明によって得られる具体的な利点は、 以下におい て図面を参照して説明される実施の形態の説明から一層明らかにされるであろう。 図面の簡単な説明 図 1は、 本発明に係るメモリカード及びそのホスト機器を示す斜視図である。 図 2は、 本発明に係るメモリカードを表面側から見た斜視図である。
図 3は、 メモリ力一ドを裏面側から見た斜視図である。
図 4は、 メモリカードの内部構成を示すプロヅク図である。
図 5は、 口一夕リスィツチを設けた本発明に係るメモリカードを示す斜視図で ある。
図 6は、 ロータリスィヅチを設けたメモリカード内に設けたスィツチ構成を示 す図である。
図 7は、 表示部を設けたメモリ力一ドを示す斜視図である。
図 8は、 表示部を設けたメモリ力一ドの内部構成を示すプロヅク図である。 図 9は、 誤消去防止スィツチが設けられたメモリカードを裏面側から見た斜視 図である。
図 1 0は、 本発明に係るメモリカードの他の例を裏面側から見た斜視図である。 P2003/012846
6 図 1 1は、 メモリ力一ドに設けたスライ ドスィツチの取り付け位置を示す底面 図である。
図 1 2は、 本発明に係る他の例のメモリカードの内部構成を示すプロヅク図で める。 .
図 1 3は、 誤消去防止スィツチが設けられたメモリ力一ド.,を裏面側から見た斜 視図である。
図 1 4は、 誤消去防止スイッチが側面部に設けられたメモリカードを裏面側か ら見た斜視図である。
図 1 5は、 スライ ドスィツチの取り付け位置を変更したメモリ力一ドを裏面側 から見た斜視図である。
図 1 6は、 本発明に係るさらに他の例のメモリカードを表面側から見た斜視図+である。
図 1 7は、 本発明に係るさらに他の例のメモリカードを裏面側から見た斜視図 である。
図 1 8は、 本発明に係るさらに他の例のメモリカードの内部構成を示すブロッ ク図である。 発明を実施するための最良の形態
• 以下、 本発明をリムーバブルな小型 I Cメモリ装置、 並びに、 この小型 I Cメ モリ装置を外部記憶メディアとして用いるデ一タ処理装置に適用した例を挙げて 説明する。
なお、 以下の説明で、 小型 I Cメモリ装置をメモリカードと称し、 このメモリ カードが接続されるデータ処理装置をホスト機器と称する。
まず、 本発明を適用したホスト機器及びこのホスト機器に接続されるメモリ力 一ドの概略を図 1を参照して説明する。
本発明に係るメモリカード 1は、 内部に不揮発性の半導体メモリ ( I Cメモ リ) を有しており、 静止画像データ、 動画像デ一夕、 音声データ、 音楽データ等 の各種デジタルデータを格納することができる。 このメモリカード 1は、 例えば、 情報携帯端末、 デスク ト ヅプ型コンピュータ、 ノート型コンピュータ、 携帯電話 機、 オーディオ装置、 家電装置等々のホスト機器 2の外部記憶メディアとして機 能する。
メモリカード 1は、 図 1に示すように、 ホスト機器 2に設けられている揷脱ロ 3に揷入された状態で使用される。 メモリカード 1の揷脱ロ 3に対する挿入及び 抜き取りは、 ユーザが自在に行うことができる。 そのため、 あるホスト機器に揷 入されていたメモリカード 1を抜き出して、 他のホスト機器に挿入することもで きる。 すなわち、 本メモリカード 1は、 異なるホスト機器間のデータのやり取り に用いることが可能である。
本発明に係るメモリカード 1は、 図 2に示すように、 略長方形状の薄板状に形 成され、 長手方向の長さ L iを 5◦ mmとし、 幅 W iを 2 1 . 4 5 m mとし、.厚さ D 1を 2 . 8 m mとして形成されている。 メモリカード 1は、 一方の面を表面 1 a とし、 他方の面を裏面 1 bとしている。 メモリカード 1長手方向の一端側の裏面 1 b側には、 図 3に示すように、 1 0個の平面電極で.ある接続端子群 4が設けら れている。 接続端子群 4を構成する各電極は、 メモリカード 1の幅方向に並列し て設けられている。 電極と電極との各間には、 裏面 1 bから垂直に立ち上がった 仕切片 5が設けられている。 各仕切片 5は、 各電極に接続される接続端子が他の 電極に接触することを防止するようにしたものである。 メモリカード 1の一端面 側の中央部には、 図 3に示すように、 スライ ドスイッチ 6が設けられている。 ス ライ ドスィヅチ 6は、 メモリカード 1がホスト機器 2に挿入された状態であって も、 ユーザにより外部から切換えが可能な位置に設けられている。 例えば、 図 2 及び図 3に示すように、 スライ ドスィヅチ 6は、 接続端子群 4が設けられている 長手方向の端部に対して、 反対側の端面 1 cに設けられている。 端面 1 cは、 ホ スト機器 2の挿脱口 3にメモリカード 1を挿入している状態であっても揷脱ロ 3 から露出する。 このため端面 1 cに対してスライ ドスィヅチ 6を設ければ、 メモ リカード 1がホスト機器 2に揷入された状態であっても、 ユーザにより外部から 切換えが可能となる。
スライ ドスィヅチ 6は、 スライ ド可能な可動部 6 aを有している。 可動部 6 a は、 図中 X!、 X 2方向に移動自在とされている。 スライ ドスイッチ 6は、 可動部 6 aの可動範囲内において、 当該可動部 6 aが固定されるポイントが設けられて いる。 可動部 6 aが固定されるポイントは、 可動範囲内における一方の端部、 可 動範囲における他方の端部及び可動範囲内にける中央の 3ポィントである。 つま り、 スライ ドスィッチ 6は、 これら 3ポイントを順番に切り換えていく方式のス ィヅチである。 なお、 · メモリカード 1では、 スライ ドスイッチ 6を切り換えるこ とによって、 内部の I Cメモリを切り換えることができるが、 その機能の詳細に ついては後述す'る。
上述したメモリカード 1が装着されるホスト機器 2には、 メモリカード 1を挿 脱するための挿脱口 3が設けられている。 挿脱口 3は、 図 1に示すように、 ホス ト機器 2の前面側にメモリカード 1の幅 W i及び厚さ D!に対応する開口として形 成されている。 揷脱ロ 3を介してホスト機器 2に挿入されたメモリカード 1は、 接続端子群 4を構成する各電極にホスト機器 ·2側の接続端子が接続されることに より、 ホスト機器 2への保持が図られて脱落が防止される。 なお、 ホスト機器 2 - 側の接続端子は、 装着されるメモリ力一ド 1に設けられる接続端子群 4を構成す る電極に対応して 1 0個の接点を有する。
本発明に係るメモリカード 1は、 接続端子群 4が設けられた一端側を挿入端と し、 図 2中矢印 Υ方向を挿入方向として挿脱口 3を介してホスト機器 2に装着さ れる。 ホスト機器 2に装着されたメモリカード 1は、 接続端子群 4を構成する各 電極どホスト機器 2側の接続端子の各接点とが接続され、 信号の授受が可能な状 態となる。
次に、 本発明に係るメモリカード 1の内部構成を図 4に示す。
本発明に係るメモリ力一ド 1の接続端子群 4とホスト機器 2の挿脱口 3内に設 けられた接続端子群には、 図 4に示すように、 シリアルデータ端子 S D、 バスス テート端子 B S、 クロヅク端子 C L K及び挿抜検出端子 I N Sとが含まれている。 メモリ力一ド 1がホスト機器 2に接続されると、 これらの端子が互いに接続する。 シリアルデータ端子 S Dには、 メモリカード 1内の I Cメモリに記録するシリァ ルデータ又はこの I Cメモリから読み出されるシリアルデータが伝送されるとと もに、 各種の制御デ一夕も伝送される。 バスステート端子 B Sには、 シリアルデ 一夕端子 S Dを介して伝送されるシリアルデータのステートを示すバスステート 信号が伝送される。 クロヅク端子 CLKには、 シリアルデータ端子 S Dを介して 伝送されるシリアルデータのクロヅク夕イ ミングを示すクロヅク信号が伝送され る。
挿抜検出端子 I NSは、 ホス ト機器 2にメモリカード 1が挿入されているか、 揷入されていないかをホス ト機器 2側から判断するために設けられた端子である。 ホス ト機器 2によるメモリカード 1の挿抜検出については、 後で詳細に説明をす る。 '
接続端子群 4には、 図示しない電源端子 VC C及びグランド端子 VS Sが設け られている。 電源端子 VC Cは、 内部に電源を有していないメモリカード 1に対 して、 ホス ト機器 2から電力を供給するための端子である。 グランド端子 VS S は、 メモリカード 1がホス ト機器 2に揷入されているときに、 メモリカード 1及 びホス ト機器 2のグランドレベルを共通化するための端子である。'
メモリカード 1は、 内部に、 コン トローラ 1 1と、 第 1の I Cメモリ 12— 1 と、 第 2の I Cメモリ 1 2— 2と、 第 1のスイ ッチ 1 3と、 第 2のスイ ッチ 1 4 とを備えている。
コン トローラ 1 1は、 当該メモリカード 1がホス ト機器 2に挿入されている状 態のときに、 シリアルデ一夕端子 SD、 バスステート端子 B S及びクロック端子 CLKを介して、 ホス ト機器 2との間でシリアルデ一夕、 バスステート信号及び クロヅク端子の転送を行う。 コン トローラ 1 1は、 ホス ト機器 2から供給される シリアルデ一夕 (実データ及び制御データ) に基づき、 第 1の I Cメモリ 12— 1及び第 2の I Cメモリ 1 2— 2に対する、 デ一夕の書込み及び読出しの制御を 行う。 コントローラ 1 1は、 コントロール端子 C NTを有しており、 このコン ト ロール端子 CNTから I Cメモリに対するデータの書込み及び読出しのタイ ミ ン グを示すメモリコントロール信号を発生する。 コントロ一ラ 1 1は、 第 1の I C メモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2に対する書込み及び読出しを行う ときに当該メモリコントロール信号を L OWとし、 書込み及び読出しを行ってい ないときには当該メモリコントロール信号を H I GHとする。
第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2は、 N AND型のフ ラヅシュメモリ等の不揮発性の半導体メモリである。 第 1の I Cメモリ 1 2— 1 及び第 2の I Cメモリ 1 2— 2は、 それそれ独立したデバイス (I C) として構 成されている。 第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2は、 と もにバス (アドレスバス、 データバス及び制御バス) 14を介してコントローラ 1 1に接続されている。 ·
第 1の I Cメモリ 1 2— 1及び第 2のェ Cメモリ 1 2— 2には、 チヅプセレク ト端子 C Sが設けられている。 第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2は、 チヅプセレクト端子に供給される信号'(チップセレクト信号) が、 LOWとなっているときにコントローラ 1 1からのデータの書込み及び読出しを 可能とし、 H I GHとなっているときにはコントローラ 1 1からのデータの書込 み及び読出しを受け付けない。
第 1のスィツチ 1 3は、 筐体の外部に設けられたスライ ドスィツチ 6と連動し て切り換わるスィヅチである。 第 1のスイッチ 13は、 1つの固定接点 1 3 aと、' 第 1の可動接点 1 3 b、 第 2の可動接点 1 3 c、 第 3の可動接点 1 3 dの 3つの 可動接点を有している。 第 1のスィッチ 1 3は、 スライ ドスイッチ 6の可動部 6 aのスライ ド動作に連動して、 固定接点 1 3 aと、 いずれか 1つの可動接点 1 3 b〜 1 3 dとを接続する。 固定接点 1 3 aは、 コントローラ 1 1のコン トロール 端子 C NT.と接続されている'。 第 1の可動接点 1 3 bは、 第 1の I Cメモリ 1 2 一 1のチヅプセレクト端子 CSに接続されているとともに、 第 1のブルアヅプ抵 抗 1 5を介して電源端子 V C Cに接続されている。 第 2の可動接点 1 3 cは、 第 2の I Cメモリ 1 2— 2のチヅプセレク ト端子 C Sに接続されているとともに、 第 2のプルアップ抵抗 1 6を介して電源端子 VC Cに接続されている。.第 3の可 動接点 1 3 dは、 いずれの端子とも接続されずに、 開放された状態となっている。 このような第 1のスィッチ 1 3は、 スライ ドスィヅチ 6の可動部 6 aがー方の 端部側の固定位置に切り換えられた場合には固定接点 1 3 aと第 1の可動接点 1 3 bとを接続し、 スライ ドスイッチ 6の可動部 6 aがー方の端部側とは反対の他 方の端部側の固定位置に切り換えられた場合には固定接点 1 3 aと第 2の可動接 点 1 3 cとを接続し、 スライ ドスィヅチ 6の可動部 6 aが中心の固定位置に切り 換えられた場合には固定接点 1 3 aと第 3の可動接点 1 3 dとを接続する。
したがって、 スライ ドスィヅチ 6の可動部 6 aがー方の端部側の固定位置に切 り換えられている場合には、 コントローラ 1 1からのメモリコント口一ル信号が 第 1の I Cメモリ 1 2— 1のチヅプセレク ト端子 C Sに供給され、 第 2の I Cメ モリ 1 2— 2のチップセレクト端子 C Sには常に H I G Hレベルが供給される。 つまり、 スライ ドスィツチ.6の可動部 6 aがー方の端部側の固定位置に切り換え られている場合には、 第 1の I Cメモリ 1 2— 1に対してのみデ一夕の書込み及 び読出しが行われる。
■ スライ ドスイッチ 6の可動部 6 aが他方の端部側の固定位置に切り換えられて いる場合には、 コントローラ 1 1からのメモリコントロール信号が第 2の I Cメ モリ 1 2— 2のチップセレク ト端子 C Sに供給され、 第 1の I Cメモリ 1 2— 1 のチヅプセレクト端子 C Sには常に H I G Hレベルが供給される。 つまり、 スラ ィ ドスィツチ ·6の可動部 6 aが他方の端部側の固定位置に切り換えられている場 合には、 第 ·2の I' Cメモ.リ 1 2 - 2に対してのみデータの書込み及び読出しが行 われる。
スライ ドスィツチ 6の可動部 6 aが中心の固定位置に切り換えられている場合 には、 第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2のチヅプセレク ト端子 C Sには常に H 'l G Hレベルが供給される。 つまり、 スライ ドスィッチ 6 の可動部 6 aが中央の固定位置に切り換えられている場:合には、 第 1.の I Cメモ リ 1 2— 1及ぴ第 2の I Cメモリ 1 2— 2の両者ともに、 データの書込み及び読 出しが行われない。
以上のように、 第 のスイッチ 1 3は、 スライ ドスイッチ 6に連動して動作し、 内部の 2つの I Cメモリのうちいずれか 1つの I Cメモリを選択した状態とする か、 或いは、 2つの I Cメモリのいずれも選択しない状態とする。
第 2のスィ ヅチ 1 4は、 筐体の外部に設けられたスライ ドスィツチ 6と連動し て切り換わるスィヅチである。 第 2のスィヅチ 1 4の接点構成は、 第 1のスィヅ チ 1 3の接点構成と同一となっている。 具体的には、 第 2のスイッチ 1 4は、 1 つの固定接点 1 4 aと、 第 1の可動接点 1 4 b、 第 2の可動接点 1 4 c及び第 3 の可動接点 1 4 dの 3つの可動接点とを有している。 第 2のスィッチ 1 4は、 ス ライ ドスィツチ 6の可動部 6 aのスライ ド動作に連動して、 固定接点 1 4 aと、 いずれか 1つの可動接点 1 4 b〜 1 4 dとを接続する。 固定接点 1 4 aは、 揷抜 検出端子 I N Sと接続されている。 第 1の可動接点 1 4 bは、 グランドに接続さ れている。 第 2の可動接点 1 4 cは、 グランドに接続されている。 第 3の可動接 点 1 4 dは、 いずれの端子とも接続されておらず、 鬨放されている。
このような第 2のスィツチ 1 4は、 スライ ドスィツチ 6の可動部 6 aが一方の 端部側の固定位置に切り換えられた場合には固定接点 1 4 aと第 1の可動接点 1 4 bとを接続し、 スライ ドスィヅチ 6の可動部 6 aがー方の端部側とは反対め他 方の端部側の固定位置に切り換えられた場合には固定接点 1 4 aと第 2の可動接 点 1 4 cとを接続し、 スライ ドスイッチ 6の可動部 6 aが中心の固定位置に切り 換えられた場合には固定接点 1 4 aと第 3の可動接点 1 4 dとを接続する。
したがって、 スライ ドスィヅチ 6の可動部 6 aが一方の端部側の固定位置に切 り換えられている場合には、 挿抜検出端子 I N Sをグランドに接続する。 スライ ドスィツチ 6の可動部 6 aが他方の端部側の固定位置に切り換えられている場合 には、 挿抜検出端子 I N Sをグランドに接続する。 また、 スライ ドスィッチ 6の 可動部 6 aが中心の固定位置に切り換えられている場合には、 挿抜検出端子 I N Sを開放する。
ここで、 ホスト機器 2が行う挿抜検出判断について説明をする。
ホスト機器 2のコントローラは、 挿抜検出端子 I N Sの電圧レベルをモニタし て、 ホスト機器 2'に対してメモリカード 1が揷入されておりデータの書込み及び 読出しができる状態となっているか、 或いは、 ホスト機器 2に対してメモリカー ド 1が挿入されておらずデータの書込み及び読出しができない状態となっている かを判断する。
ホスト機器 2側の挿抜検出端子 I N Sは、 図 4に示すように、 プルアップ抵抗 1 7を介して電源 V C Cにプルアップされている。 そのため、 メモリカード 1が 挿入されていない場合には、 ホスト機器 2側の挿抜検出端子 I N Sの電圧レベル は H I G Hとなる。 また、 メモリカード 1が挿入され、 メモリカード 1側の挿抜 検出端子 I N Sがグランドに落とされていれば、 ホスト機器 2側の挿抜検出端子 ェ N Sの電圧レベルは L O Wとなる。 したがって、 メモリカード 1側の挿抜検出 端子 I N Sをグランドに接続した状態でメモリカード 1の挿入及び抜出をすれば、 ホスト機器 2は、 挿抜検出端子 I N Sの電圧レベルをモニタすることによって、 メモリカード 1の挿入及び抜出の判断をすることができる。
ホス ト機器 2のコン トロ一ラは、 メモリカード 1の挿入及び抜出の判断をして、 メモリカードのマウン ト処理及びデマウン ト処理を行う。 具体的には、 ホス ト機 器 2のコントローラは、 挿抜検出端子 I N Sが H i h gから L O Wに変化した場 合、 オペレ一ションシステム上にメモリカード 1のファイルシステムを組み込む 処理 (マウント処理) を行う。 このことによって、 メモリカード 1は、 ホス ト機 器 2の外部記憶デバイスとして認識されることとなる。 また、 ホス ト機器 2のホ ス トコン トローラは、 挿抜検出端子 I N SがL O WからH I G Hに変化した場合、 才ペレ一ションシステム上に組み込んでいるメモリカード 1のファイルシステム を取り外す処理 (デマウント) を行う。 このとき、 例えば、 データの書込み中等 にメモリカード 1が取り外されてしまった場合には、 ホス ト機器 2は、 書込み中 のデータのバヅ ク'ァヅ プ処理等を行う。 . · . '·
以.上のように、 ホス ト機器 2では、 挿抜検出端子 I N Sの電圧レベルをモニタ して、 メモリカード 1 .の挿入及び抜出に対する処理を行う。'
ところで、 第 2のスイ ッチ 1 4は、 スライ ドスィッチ 6の可動部 6 aの移動位 置の切り換え.に応じて、 挿抜検出端子 I N Sの接続状態を切り換えている。
第 2のスィ ヅチ 1 4は、 スライ ドスィ ヅチ 6の可動部 6 aが一方の端部側の固 定位置に切り換えられている場合、 つまり、 第 1のスィ ヅチ 1 .3によって第 1の I Cメモリ 1 2 — 1が選択されている場合には、 挿抜検出端子 I N Sをグランド に接続している。 したがって、 スライ ドスィヅチ 6が一方の端部に切り換えられ ている状態のメモリカード 1をホス ト機器 2に挿入したときには、 当該ホス ト機 器 2に対して、 メモリカード 1が挿入されたと検出させることができ、 さらに、 第 1の I Cメモリ 1 2— 1に対してデータの書込み及び読出しを行わせることが できる。 .
同様に、 第 2のスイ ッチ 1 4は、 スライ ドスィ ヅチ 6の可動部 6 aが他方の端 部側の固定位置に切り換えられている場合、 つまり、 第 1のスィ ッチ 1 3によつ て第 2の I Cメモリ 1 2— 2が選択されている場合、 挿抜検出端子 I N Sをグラ ンドに接続している。 したがって、 スライ ドスイ ッチ 6が他方の端部に切り換え られている状態のメモリ力一ド 1をホス ト機器 2に挿入したときには、 当該ホス ト機器 2に対して、 メモリカード 1が挿入されたと検出させることができ、 さら に、 第 2の I Cメモリ 1 2— 2に対してデータの書込み及び読出しを行わせるこ とができる。
一方、 第 2のスイッチ 1 4は、 スライ ドスイッチ 6の可動部 6 aが中央の固定 位置に切り換えられている場合、 つまり、 第 1のスィッチ 1 3によっていずれの I Cメモリも選択されていない場合、 挿抜検出端子 I N Sを開放している。 した がって、 スライ ドスィヅチ 6が中央の固定位置に切り換えられている状態のメモ リカード 1をホスト機器 2に挿入したときには、 当該ホスト機器 2に対して、 メ モリカード 1は揷入されていないと、 検出させることができる。
さらに、 スライ ドスィヅチ 6は、 ホスト機器 2に挿入されている状態で、 ユー ザにより操作が可能となっている。 したがって、 ホスト機器 2に挿入されている 状態のまま、 スライ ドスィヅチ 6の可動部 6 aを、 一方の端部側の固定位置から、 他方の端部側の固定位置へ移動させるができる。 また、'周様に、 他方の端部側の 固定位置から、 一方の端部側の固定位置へ移動させることもできる。 つまり、 メ モリカード 1は、 ホスト機器 2に挿入されている状態のまま、 スライ ドスイッチ 6が切り換えられれば、 デ一夕の書込み及び読出しを行う I Cメモリを、 第 1の I Cメモリ 1 2— 1から第 2の I Cメモリ 1 2— 2へ、 或いはその反対方向へ、 切り換えることができる。
スライ ドスイッチ 6の可動部 6 aは、 一方の端部側の固定位置から他方の端部 側の固定位置へ移動させた場合、 或いは、 その逆方向への移動をさせた場合、 必 ず、 中央の固定位置を通過し、 第 2のスィッチ 1 4により挿抜検出端子 I N Sが 一旦開放される。 つまり、 スライ ドスイッチ 6の可動部 6 aは、 一方の端部側の 固定位置から他方の端部側の固定位置へ移動させた場合、 或いは、 その逆方向へ の移動をさせた場合、 挿抜検出端子 I N Sは、 グランドに接続されている状態か ら、 鬨放され、 そののちに再度グランドに接続される。
このようなメモリカード 1では、 ホスト機器 2にメモリカード 1が挿入されて いる状態のまま、 スライ ドスィツチ 6を操作して、 選択する I Cメモリを他の I Cメモリに切り換えた場合、 ホスト機器 2に対して一旦メモリカード 1のデマウ ント処理をさせた後、 再度マウント処理をさせることができる。 このことにより、 本発明に係るメモリカード 1では、 ホスト機器 2に挿入され た状態でスライ ドスィツチ 6を操作して I Cメモリを切り換えたとしても、 ホス ト機器 2に対しては、 一旦、 抜き出しがされたものと判断させることができる。 そのため、 本メモリカード 1では、 記録中のデータを破壊等することなく、 安全 に I Cメモリの切り換えをすることができる。
なお、 上述したメモリカード 1では、 内部の I Cメモリの数が 2つある例を挙 げて説明した'が、 本究明では、 内部の I Cメモリの数は、 2つに限らず、 複数で あればいくつでもよい。 もっとも、 I Cメモリの数が増加した場合、 I Cメモリ を選択するスィツチをスライ ドスイッチとすると、 ユーザによる操作が複雑にな ることがある。 このような場合には、 I Cメモリを選択するスイッチに、 例えば、 図 5に示すような回転式のスイッチ 2 1を用いるのが望ましい。 この場合も、 第 ' 1のスイッチ 1 3及び第 2のスィヅチ 1 4は、 回転式のスィヅチ 2 1に連動して 動作し、 図 6に示すように、 第 1のスイッチ 1 3が任意のいずれかのェ Cメモリ を選択しているときには、 第 2のスイッチ 1 4は揷抜検出端子 I N Sをグランド に落とすようにする。 さらに、 任意の I Cメモリから、 他の I Cメモリへ切り換 え操作がされた場合には、 第 2のスイッチ 1 4によって、 必ず、 挿抜検出端子ェ N Sを開放するように構成する。
上述したメモリ力一ド 1においては、 選択している I Cメモリをユーザに通知 するための表示部を設けてもよい。 表示部は、 本メモリ力一ド 1をホスト機器 2 に揷入したときにでも、 ユーザがその表示が見える位置に設けられる。 例えば、 図 7に示すように、 表示部を第 1の発光ダイォード 2 2と第 2の発光ダイォード 2 3とで構成し、 これらを接続端子群 4が設けられている長手方向の端部に対し て、 反対側の端部に設ける。 そして、 図 8に示すように、 第 1の発光ダイオード 2 2を第 1のプルァヅブ抵抗 1 5に対して直列に接続し、 第 2の発光ダイォ一ド 2 3を第 2のプルアップ抵抗 1 6に対して直列に接続する。 このように構成する ことで、 第 1の I Cメモリ 1 2— 1が選択されているときには第 1の発光ダイォ ード 2 2が発光し、 第 2の I Cメモリ 1 2— 2が選択されているときには第 2の 発光ダイオード 2 3が発光することとなる。
このように選択している I Cメモリをユーザに通知するための表示部を設ける ことによって、 本発明に係るメモリカード 1では、 内部の複数の I Cメモリをス ィヅチで切り換えることにより、 ホスト機器 2に対してそれぞれの I Cメモリを 独立のデバイスとして認識をさせ、 且つ、 ホスト機器 2に装着した状態で選択さ れている I Cメモリをユーザに対して認識させることができる。
また、 本発明に係るメモリカード 1に、 誤消去防止用のスィッチ 'を設けてもよ い。 誤消去防止スィ ヅチは、 第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2 - 2に対するデータの書込みを禁止した状態と、 書込みを許可した状態とを切 り換えるスィッチである。 誤消去防止スイッチの選択信号は、 コントローラ 1 1 に与えられる。 コントローラ 1 1は、 誤消去防止スィッチの選択信号に応じて、 第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2に対するデータの書込 みの禁止及び許可の制御を行う。 この誤消去防止スィッチは、 その操作部 2 5が、 例えば、 図 9に示すように、 筐体の裏面 1 bの接続端子群 4の.近傍に設けられる。 このように操作部 2 5が、 筐体の裏面 l bに設けられることによって、 メモリ力 一ド 1がホスト機器 2に挿入されている場合には、 ユーザによる操作を不可能と することができる。
次に、 本発明に係るメモリカードの他の例を説明をする。
なお、 本発明に係る他の例のメモリカードの説明をするにあたり、 上述したメ モリカード 1と共通する構成要素については、 同一の符号を付してその詳細な説 明は省略する。
図 1 0に、 本発明に係る他の例のメモリカード 3 0を裏面側から見た斜視図を 示す。
メモリカード 3 0は、 前述したメモリカードと同様に、 不揮発性の.半導体メモ リ ( I Cメモリ) を内蔵しており、 各種デジタルデータを格納することができる。 このメモリカード 3 0は、 ホスト機器 2の外部記憶メディアとして用いられる。 メモリカード 3 0は、 ホスト機器 2に設けられている揷脱ロ 3に挿入された状態 で使用される。 メモリカード 3 ◦の挿脱口 3に対する挿入及び抜出は、 ユーザが 手動で自在に行うことができる。 そのため、 一のホスト機器 2に揷入されていた メモリカード 3 0を抜き出して、 他のホスト機器 2に挿入することもできるため、 異なるホスト機器間のデ一夕のやり取りに用いることが可能である。 メモリカード 3 0は、 表面 1 a及び裏面 1 bが略長方形とされた薄板形状に形 成され、 筐体の構成は、 上述したメモリカード 1 と共通にしている。
但し、 本例のメモリカード 3 0は、 内部の I Cメモリの切換用のスライ ドスィ ツチ 6の取り付け位置が、 上述したメモリカード 1 とは異にする。 本例のメモリ カード 3 0は、 裏面 1 bのほぼ中央部に設けている。 このようにスライ ドスィ ヅ チ 6が裏面 1 bに設けられることによって、 メモリカード 3 0がホス ト機器 2に 揷入された状態のときに、 ユーザにより外部から切換えが不可能となる。
メモリカード 3 0の内部には、 コントローラ 1 1用の I Cと、 メモ.リ I Cが設 けられ、 スライ ドスィッチ 6は、 図 1 1 に示すように、 そのコン トローラ 1 1用 の I C 1 1 aの配設位置と、 メモリ I C 1 1 bの配設位置との間の位置に設けら れている。 このようにスライ ドスイ ッチ 6を設けることによって、 カード内部の 切換スィ ッチとの距離を短くすることができ、 製造が容易になる ό
図 1 2に、 メモリ力一ド 3 0の内部プロヅク構成図を示す。
メモリカード 3 0の挿抜検出端子 I N Sは、 .ホス ト機器 2にメモリカード 3 0 が挿入されているか、 挿入されていないかをホス ト機器 2側から判断するために 設けられた端子である。 第 2の実施の形態のメモリカード 3 0では、 揷抜検出端 子 I N Sがグランドに接続されている。
メモリカード 3 0は、 内部に、 コン トローラ 1 1 と、 第 1の I Cメモリ 3 1— 1 と、 第 2の I Cメモリ 3 1— 2 と、 第 3の I Cメモリ 3 3— 3と、 メモリ切換 スイ ッチ 3 2 とを備えている。
コントローラ 1 1は、 当該メモリカード 3 0がホス ト機器 2に挿入されている 状態のときに、 シリアルデ一タ端子 S D、 バスステート端子: B S及びクロック端 子 C L Kを介して、 ホス ト機器 2 との間でシリアルデータ、 バスステート信号及 びクロヅク端子の転送を行う。 コン トロ一ラ 1 1は、 ホスト機器 2からシリアル データとして供給される実デ一夕及び制御データに基づき、 第 1の I Cメモリ 3 1— 1、 第 2の I Cメモリ 3 1― 2及び第 3の I Cメモリ 3 1— 3に対する、 デ —夕の書込み及び読出しの制御を行う。 コントローラ 1 1は、 コン ト口一ル端子 C N Tを有しており、 このコン トロール端子 C N Tから I Cメモリに対するデー 夕の書込み及び読出しの夕ィ ミングを示すメモリコントロール信号を発生する。 コン トローラ 1 1は、 第 1の I Cメモリ 3 1— 1、 第 2の I Cメモリ 3 1— 2及 び第 3の I Cメモリ 3 1— 3に対する書込み及び読出しを行う ときに当該メモリ コントロール信号を L OWとし、 書込み及び読出しを行っていないときには当該 メモリコン トロール信号を H I GHとする。 .
第 1の I Cメモリ 3 1— 1、 第 2の I Cメモリ 3 1— 2及び第 3の I Cメモリ 3 1— 3は、 N AND型のフラッシュメモリ等の不揮発性の半導体メモリである。 第 1の I C'メモリ 3 1— 1、 第 2の I Cメモリ 3 1— 2及び第 3の I Cメモリ 3 1一 3は、 それぞれ独立したデバイス ( I C) として構成されている。 第 1の I Cメモリ 3 1— 1、 第 2の I Cメモリ 3 1— 2及び第 3の I Cメモリ 3 1— 3は、 ともにバス (アドレスバス、 データバス及び制御バス) 1 4を介してコントロー ラ 1 1に接続されている'。
第 1.の I Cメモリ 3 1— 1、 第 2の I Cメモリ 3 1— 2及び第 3の I Cメモリ 3 1— 3には、 チヅプセレク ト端子 C Sが設けられている。 第 1の I Cメモリ 3
1— 1、 第 2の I Cメモリ 3 1— 2及び第 3の I Cメモリ 3 1— 3は、 チップセ レク ト端子に供給される信号 (チップセレク ト信号) が、 LOWとなっていると きにコン トローラ 1 1からのデータの書込み及び読出しを可能とし、 H I GHと なっているときにはコン トローラ 1 1からのデータの書込み及び読出しを受け付 けない。
メモリ切換スィ ツチ 3 2は、 筐体の外部に設けられたスライ ドスイ ッチ 6と連 動して切り換わるスィ ヅチである。 メモリ切換スイ ッチ 3 2は、 1つの固定接点 3 2 aと、 第 1の可動接点 32 b、 第 2の可動接点 3 2 c及び第 3の可動接点 3
2 dの 3つの可動接点を有している。 メモリ切換スィ ツチ 32は、 スライ ドスィ ヅチ 6の可動部 6 aのスライ ド動作に連動して、 固定接点 32 aと、 いずれか 1 つの可動接点 3 2 b〜 3 2 dとを接続する。 固定接点 32 aは、 コントローラ 1 1のコン トロール端子 C NTと接続されている。 第 1の可動接点 32 bは、 第 1 の I Cメモリ 3 1— 1のチヅプセレク ト端子 C Sに接続されているとともに、 第 1のプルァヅプ抵抗 3 3を介して電源端子 VC Cに接続されている。 第 2の可動 接点 32 cは、 第 2の I Cメモリ 3 1— 2のチヅプセレク ト端子 C Sに接続され ているとともに、 第 2のブルアツプ抵抗 34を介して電源端子 V C Cに接続され ている。 第 3の可動接点 3 2 dは、 第 3の I Cメモリ 3 1— 3のチップセレクト 端子 C Sに接続されているとともに、 第 3のプルァヅプ抵抗 3 5を介して電源端 子 V C Cに接続されている。
このようなメモリ切換スィヅチ 3 2は、 スライ ドスイッチ 6の可動部 6 aがー 方の端部側の固定位置に切り換えられた場合には固定接点 3 2 aと第 1の可動接 点 3 2 bとを接続し、 スライ ドスイッチ 6の可動部 6 aがー方の端部側とは反対 の他方の端部側の固定位置に切り換えられた場合には固定接点 3 2 aと第 3の可 動接点 3 2 dとを接続し、 スライ ドスィツチ 6の可動部 6 aが中心の固定位置に 切り換えられた場合には固定接点 3 2 aと第 2の可動接点 3 2 cとを接続する。
したがって、 スライ ドスイッチ 6の可動部 6 aが一方の端部側の固定位置に切 り換えられている場合には、 コントローラ 1 1からのメモリコントロール信号が 第 1·の. I Cメモリ 3 1— 1のチップセレクト端子 C Sに供給され、 第 2の I Cメ モリ 3 1— 2及び第 3の I Cメモリ 3 1— 3のチップセレクト端子 G Sには常に Hェ G Hレベルが供給される。 つまり、 スライ ドスイッチ 6の可動部 6 aが一方 の端部側の固定位置に切り換えられている場合には、 第 1の I Cメモリ 3 1— 1 に対してのみデータの書込み及び読出しが行われる。 '
スライ ドスィヅチ 6の可動部 6 aが中央の固定位置に切り換えられている場合 には、 コントローラ 1 1からのメモリコントロ一ル信号が第 2の I Cメモリ 3 1 一 2のチヅプセレク ト端子 C Sに供給され、 第 1の I Cメモリ 3 1— 1及び第 3 の I Cメモリ 3 1— 3のチヅプセレクト端子 C Sには常に H I G Hレベルが供給 される。 つまり、 スライ ドスイッチ 6の可動部 6 aが中央の固定位置に切り換え られている場合には、 第 2の I Cメモリ 3 1— 2に対してのみデータの書込み及 び読出しが行われる。
スライ ドスィツチ 6の可動部 6 aが他方の端部側の固定位置に切り換えられて いる場合には、 コントローラ 1 1からのメモリコントロール信号が第 3の I Cメ モリ 3 1— 3のチヅプセレク ト端子 C Sに供給され、 第 1の I Cメモリ 3 1— 1 及び第 2の I Cメモリ 3 1— 2のチヅプセレクト端子 C Sには常に H I G Hレべ ルが供給される。 つまり、 スライ ドスイッチ 6の可動部 6 aが他方の端部側の固 定位置に切り換えられている場合には、 第 3の I Cメモリ 3 1 ー 3に対してのみ データの書込み及ぴ読出しが行われる。
以上のように、 メモリ切換スィッチ 3 2は、 スライ ドスィッチ 6に連動して動 作し、 内部の 3つの I Cメモリのうちいずれか 1つの I Cメモリを選択した状態 とする。
上述したように本発明に係る他のメモリ力一ド 3 0では、 内部の I Cメモリの 切換用のスライ ドスイッチ 6の取り付け位置が、 裏面 1 bに設けられている。 こ のようにスライ ドスイッチ 6が裏面 1 bに設けられることによって、 メモリカー ド 3 0がホスト機器 2に挿入された状態のときに、 ユーザによる外部から切換え が不可能となる。 したがって、 本例のメモリカード 3 0では、 内部に複数のフラ ヅシュメモリを設け、 そのフラッシュメモリを外部の切換スイッチで切り換えて 利用できるようにしたとともに、 データをホスト機器 2に揷入している最中には ユーザによる切換えを防止して、 記録済みデータの破壊等を発生させない。 . ' また、 第 2の実施の形態のメモリカード 3 0に、 誤消去防止用のスィッチを設 けてもよい。 誤消去防止スィヅチは、 第 1の I Cメモリ 3 1— 1、 第 2の I Cメ モリ 3 1— 2及び第 3の I Cメモリ 3 1— 3に対するデータの書込みを禁止した 状態と、 書込みを許可した状態とを切り換えるスィッチである。 誤消去防止スィ ツチの選択信号は、 コントローラ 1 1に与えられる。 コン.トローラ 1 1は、 誤消 去防止スィツチの選択信号に応じて、 第 1の I Cメモリ 3 1— 1、 第 2の I Cメ モリ 3 1— 2及び第 3の I Cメモリ 3 1— 3に対するデ一夕の書込みの禁止及び 許可の制御を行う。 この誤消去防止スィッチは、 例えば、 その操作部 2 5が、 例 えば、 図 1 3に示すように、 筐体の裏面 1 bの接続端子群 4の近傍に設ける。 こ のように操作部 2 5が、 筐体の裏面 1 bに設けられることによって、 メモリカー ド 3 0がホスト機器 2に挿入されている場合には、 ユーザによる操作を不可能と することができる。
誤消去防止スィッチは、 例えば、 その操作部 2 5が、 例えば、 図 1 4に示すよ うに、 接続端子群 4が設けられている長手方向の端部に対して、 反対側の端面 1 cに設けられていてもよい。 端面 1 cは、 ホスト機器 2の揷脱ロ 3にメモリカー ド 1を挿入している状態であっても挿脱口 3から露出する。 このため端面 1 cに 対して誤消去防止スィヅチの操作部 2 5を設ければ、 メモリカード 1がホスト機 器 2に挿入された状態であっても、 ユーザにより外部から切換えが可能となる。 本発明に係る他の例のメモリカード 3 0では、 スライ ドスィヅチ 6の配設位置 を、 図 1 5に示すように、 筐体の裏面 1 bの接続端子群 4の近傍に設けてもよレ、。 第 2の実施の形態のメモリカード 3 0と、 外観形状がほぼ同一のメモ リスティ ヅク (商標) と呼ばれるメモリカードが提案されている。 このメモリカードでは、 筐体の裏面 1 bの接続端子群の近傍に、 誤消去防止スィツチの操作部が設けられ ている。 図 1 5に示すメモリカード 3 0のスライ ドスィヅチ 6は、 この従来のメ モリカードに設けられている誤消去防止スィヅチと、 同一位置に配設され、 同一 の部材で構成されている。 そのため、 この図 1 5に示すメモリカード 3 0は、 従 来のメモリカードの外観形状ゃスィツチ形状を変更する必要なく、 メモリ選択用 のスイッチを実現することができる。 したがって.、 従来のメモリ力一ドと製造ラ インを共用化することができ、 設計変更によるコストを抑えることができる。 また、 メモリ力一ド 3 0内に設けられている I Cメモリは、 N A N D型のフラ ヅシュメモリを一例に説明しているが、 本発明では、 ホスト機器からメモリカー ドを取り外したのちにもデ一夕を保持することができれば、 どのようなメモリ手 段であってもよい。 また、 メモリカード 3 0内には、 複数のメモリ手段が備えら れるが、 複数の種類の I Cメモリが混在していてもよい。 例えば、 フラヅシュメ モリと R〇Mとが混在していてもよいし、 また、 メモリカード 3 0内に電池が備 えられていれば、 メモリ手段として R A Mが含まれていてもよい。
次に、 本発明に係るさらに他のメモリカードの例を挙げて説明する。
本例のメモリカードの説明をするにあたり、 上述したメモリカード 1 と共通の 構成要素については、 共通の符号をつけてその詳細な説明を省略する。
図 1 6に、 本発明に係るさらに等の例のメモリカード 4 0を表面側から見た斜 視図を示し、 図 1 7にそのメモリカード 4 0を裏面側から見た斜視図を示す。 本例のメモリカード 4 0は、 前述したメモリカード 1と同様に、 不揮発性の半 導体メモリ ( I Cメモリ) を内蔵しており、 各種デジ夕ルデ一夕を格納すること ができる。 メモリカード 4 0は、 ホスト機器 2の外部記憶メディアとして機能す る。 メモリカード 4 0は、 ホスト機器 2に設けられている挿脱口 3に挿入された 状態で使用される。 メモリカード 4 0の揷脱ロ 3に対する挿入及び抜出は、 ユー ザが手動で自在に行うことができる。 そのため、 例えば、 あるホスト機器 2に挿 入されていたメモリカード 4 0を抜き出して、 他のホスト機器 2に挿入すること もできるため、 異なるホスト機器間のデータのやり取りに用いることが可能であ る。
メモリカード 4 0は、 表面 1 a及び裏面 1 bが略長方形とされた薄板形状に形 成されており、 筐体の構成は、 前述したメモリカード 1と同一である。 .
メモリカード 4 0内には、 第 1の I Cメモリ 1 2— 1 と第 2の I Cメモリ 1 2 一 2の 2つの I Cメモリが設けられている。 メモリカ"ド 4 0では、 2つの I C メモリのうち、 一方の I Cメモリ、 例えば、 第 1の I Cメモリ 1 2— 1の名称が "メモリ A " と定義されており、 他方の I Cメモリ、 例えば、 第 2の I Cメモリ 1 2 - 2の名称が "メモリ B " と定義されている。
メモリカード 4 0の表面 1 aには、 メモリ Aとメモリ Bとの合計の容量を示し た第 1のマーク 4 1と、 メモリ Aの容量を示した第 2のマーク 4 2と、 メモリ B の容量を示した第 3のマーク 4 3とが記載されている。 メモリカード 4 0には、 このように個々の I Cメモリのデータ容量が筐体の外部に記載されているため、 ユーザが個々の Ί Cメモリのデータ容量を認識することができる。 このような個 々の I Cメモリのデータ容量を示したマ一クは、 前述のメモリ力一ド 1及びメモ リカード 3 0にも施すよ.うにしてもよい。
メモリカード 4 0の裏面 1 bには、 2接点切換式の第 1のスライ ドスイッチ 4 4が設けられている。 第 1のスライ ドスイッチ 4 4は、 メモリ選択用のスィヅチ として機能する。 第 1のスライ ドスィヅチ 4 4は、 ユーザにより操作がされる可 動部 4 4 aが、 裏面 1 bの長手方向に移動可能とされている。 第 1のスライ ドス イッチ 4 4は、 裏面 1 bの長手方向の略中央に配置され、 裏面 l bの短辺方向の 一方の端部側に近接した位置に配置されている。
このような第 1のスライ ドスィヅチ 4 4では、 可動部 4 4 aが一方の端部側、 例えば、 接続端子群 4が設けられていない側の端部に移動されている場合にはメ モリ Aを選択し、 可動部 4 4 aが他方の端部側、 例えば、 接続端子群 4が設けら れている側の端部に移動されている場合にはメモリ Bを選択する。
メモリカード 4 0の裏面 l bの第 1のスライ ドスィヅチ 4 4の近傍には、 第 1 のスライ ドスィヅチ 4 4の操作部 4 4 aをどちらの方向に移動させれば、 メモリ Aが選択されるか、 或いは、 メモリ Bが選択されるかをユーザに認識させるメモ リの選択方向マーク 4 5が記載されている。 具体的には、 選択方向マーク 4 5は、 可動部 4 4 aの各移動位置の近傍付近に、 対応するメモリ名称. ( " A " 又は " B " ) を示した記載がされている。 このような選択方向マ一クは、 前述したメ モリカード 1及びメモリカード 3 0にも施すようにしてもよい。
メモリカード 4 0の裏面 1 bには、 2接点切換式の第 2のスライ ドスイッチ 4 6が設けられている。 第 2のスライ ドスイッチ 4 6は、 I Cメモリに対するデー 夕の書込みの禁止状態と、 書込みの許可状態とを切り換えるスィツチとして機能 する。
第 2のスライ ドスィヅチ 4 6は、 第 1のスライ ドスイッチ 4 4と同一の大きさ 及ぴ形状となっている。 第 2のスライ ドスイッチ 4 6は、 ユ^ "ザにより操作がさ れる可動部 4 6 aが、 裏面 1 bの長手方向に移動可能とされている。 第 2のスラ ィ ドスィヅチ 4 6は、'裏面 1 bの長手方向の配置が、 接続端子群 4と第 1のスラ ィ ドスィツチ 4 4との間とされており、 裏面 1 bの短辺方向の配置が第 1のスラ イ ドスイッチ 4 4と同一の位置とされている。
第 2のスライ ドスィヅチ 4 6は、 可動部 4 6 aが ^方'の端部側、 例えば、 接続. 端子群 4が設けられていない側の端部に移動されている場合には書込みを可能と し、 可動部 4 6 aが他方の端部側、 例えば、 接続端子群 ·4が設けられている側の 端部に移動されている場合には書込みを禁止する。 .
図 1 8に、 本発明に係るさらに他の例のメモリカード 4 0の内部プロヅク構成 図を示す。
このメモリカード 4 0は、 内部に、 コントローラ 1 1 と、 第 1の I Cメモリ (メモリ Α ) 1 2— 1と、 第 2の I Cメモリ (メモリ Β ) 1 2— 2と、 メモリ切 換スィッチ 4 7と、 誤消去防止スィツチ 4 8とを備えている。
メモリカード 4 0では、 挿抜検出端子 I N Sがグランドに接続されている。 コントローラ 1 1は、 当該メモリカード 4 0がホスト機器 2に揷入されている 状態のときに、 シリアルデータ端子 S D、 バスステート端子 B S及びクロヅク端 子 C L Kを介して、 ホスト機器 2との間でシリアルデータ、 バスステート信号及 びクロック端子の転送を行う。 コントローラ 1 1は、 ホスト機器 2から供給され るシリアルデータ (実データ及び制御デ一夕) に基づき、 第 1の I Cメモリ 1 2 - 1及び第 2の I Cメモリ 12— 2に対する、 デ一夕の書込み及び読出しの制御 を行う。 また、 コントローラ 1 1は、 コントロール端子 C NTを有しており、 こ のコントロール端子 CNTから I Cメモリに対するデータの書込み及び読出しの 夕イ ミングを示すメモリコントロール信号を発生する。 コントローラ 1 1は、 第 1の. I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2に対する書込み及び読出 しを行うときに当該メモリコントロ一ル信号を L OWとし、 書込み及び読出しを 行っていないときには当該メモリコントロール信号を H I GHとする。
第 1の I。メモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2は、 NAND型のフ ラヅシュメモリ等の不揮発性の半導体メモリである。 第 1の I Cメモリ 1 2— 1 及び第 2の I Cメモリ 1 2 _ 2は、 それそれ独立したデバイス (I C) として構 成されている。 第 1の I Cメモリ 1 2— 1及び第 2のェ Cメモリ 1 2— 2は、 と もにバス (アドレスバス、 デ一夕バス及び制御バス) 14を介してコンドローラ 1 1に接続されている。
第 1の I Cメモリ.1 2— 1及び第 2のェ Cメモリ 1 2— 2には、 チヅプセレク ト端子 C Sが設けられてい.る。 第 1の I Cメモリ 1 2— 1及び第 2の I Cメモリ 1 2— 2は、 チップセレク ト端子に供給される信号 (チップセレク ト信号) が、 LOWとなっているときにコントローラ 1 1からのデータの書込み及び読出しを 可能とし、 H I GHとなっているときにはコントローラ 1 1からのデータの書込 み及び読出しを受け付けない。
メモリ切換スィツチ 47は、 筐体の外部に設けられた第 1のスライ ドスイッチ 44と連動して切り換わるスイッチである。 メモリ切換スイッチ 47は、 1つの 固定接点 47 aと、 第 1の可動接点 47 b及び第 2の可動接点 47 cの 2つの可 動接点を有している。 メモリ切換スィヅチ 47は、 第 1のスライ ドスイッチ 44 の可動部 44 aのスライ ド動作に連動して、 固定接点 47 aと、 いずれか 1つの 可動接点 47 b〜47 cとを接続する。 固定接点 47 aは、 コントローラ 1 1の コントロール端子 CNTと接続されている。 第 1の可動接点 47 bは、 第 1の I Cメモリ 1 2— 1のチヅプセレクト端子 C Sに接続されているとともに、 第 1の プルアップ抵抗 1 5を介して電源端子 V C Cに接続されている。 第 2の可動接点 4 7 cは、 第 2の I Cメモリ 1 2— 2のチヅプセレク ト端子 C Sに接続されてい るとともに、 第 2.のブルアヅプ抵抗 1 6を介して電源端子 V C Cに接続されてい る。
このようなメモリ切換スイッチ 4 7は、 第 1のスライ ドスィッチ 4 4の可動部 4 4 aがー方の端部側の固定位置に切り換えられた場合には固定接点 4 7 aと第 1の可動接点 4 7 bとを接続し、 第 1のスライ ドスイッチ 4 4の可動部 4 4 aが 一方の端部側とは反対の他方の端部側の固定位置に切り換えられた場合には固定 接点 4 7 aと第 2の可動接点 4 7 cとを接続する。
したがって、 第 1のスライ ドスィッチ 4 4の可動部 4 4 aが一方の端部側の固 定位置に切り換えられている場合には、 コントローラ 1 1からのメモリコント口 —ル信号が第 1の ' I Cメモリ 1 2— 1のチヅプセレ ト端子 C Sに供給され、 第 2の メモリ 1 2— 2のチヅプセレク ト端子 C Sには常に H I G Hレベルが供 給される。 つまり、 第 1のスライ ドスィッチ 4 4の可動部 4 4 aがー方の端部側 の固定位置に切り換えられている場合には、 第 1の I Cメモリ 1 2— 1に対して のみデータの書込み及び読出しが行われる。
第 1のスライ ドスィヅチ 4 .4の可動部 4 4 aが他方の端部側の固定位置に切り 換えられている場合には、 コントローラ 1 1からのメモリコントロール信号が第 2の I Cメモリ 1 2— 2のチヅプセレク ト端子 C Sに供給され、 第 1の I Cメモ リ 1 2—' 1のチヅプセレク ト端子 C Sには常に H I G Hレベルが供給される。 つ まり、 第 1のスライ ドスィヅチ 4 4の可動部 4 4 aが他方の端部側の固定位置に 切り換えられている場合には、 第 2の I Cメモリ 1 2— 2に対してのみデ一夕の 書込み及び読出しが行われる。
以上のように、 メモリ切換スィヅチ 4 7は、 第 1のスライ ドスィヅチ 4 4に連 動して動作し、 内部の 2つの I Cメモリのうちいずれか 1つの I Cメモリを選択 した状態とする。
誤消去防止スィツチ 4 8は、 筐体の外部に設けられた第 2のスライ ドスィツチ 4 6と連動して切り換わるスィツチである。 誤消去防止スィヅチ 4 8は、 1つの 固定接点 4 8 aと、 2つの可動接点 (第 1の可動接点 4 8 b及び第 2の可動接点 4 8 c ) を有している。 誤消去防止スィヅチ 4 8は、 第 2のスライ ドスイッチ 4 6の可動部 4 6 aのスライ ド動作に連動して、 固定接点 4 8 aと、 いずれか 1つ の可動接点 4 8 b〜 4 8 cとを接続する。 固定接点 4 8 aは、 コントローラ 1 1 と接続されている。 第 1の可動接点 4 8 bは、 第 3のプルアップ抵抗 4 9.を介し て電源端子 V C Cに接続されている。 第 2の可動接点 4 8 cは、 グランドに接続 されている。
このような誤消去防止スィツチ 4 8は、 第 2のスライ ドスイッチ 4 6の可動部 4 6 aが一方の端部側の固定位置に切り換えられた場合には固定接点 4 8 aと第 1の可動接点 4 8 bとを接続し、 第 2のスライ ドスィッチ 4 6の可動部 4 6 aが 一方の端部側とは反対の他方の端部側の固定位置に切り換.えられた場合には固定 接点 4 8 aと第 2の可動接点 4 8 cとを接続する。 ·
したがって、 誤消去防止スィヅチ 4 8は、 第 2のスライ ドスィツチ 4 6の可動 部 4 .6 aが一方の端部側の固定位置に切り換えられている場合には、 コントロー ラ 1 1に対して H I G Hを与えることができ、 可動部 4 6 aが他方の端部側の固 定位置に切り換えられている場合には、 コントローラ 1 1に対して L O Wを与え ることができる。 コントローラ 1 1は、 ホスト機器 2からメモリカード 4 0の状 態'を確認するためのレジスタ読出命令を受信すると、 .誤消去防止スィツチ 4 8の 状態 'を内部レジス夕に書込み、 このレジスタの内容をシリアルデータ線を介して ホスト機器 2に返送する。 ホスト機器 2は、 この内容に基づいて書込み禁止状態 から書込み許可状態かを判断する。
以上のように本発明に係るさらに他のメモリカード 4 0では、 内部の I Cメモ リの切換用の第 1のスライ ドスイッチ 4 4の取り付け位置が、 裏面 1 bに設けら れている。 このように第 1のスライ ドスイッチ 4 4が裏面 1 bに設けられること によって、 メモリカード 4 0がホスト機器 2に挿入された状態のときに、 ユーザ による外部から切換えが不可能となる。 したがって、 メモリカード 4 0では、 内 部に複数のフラッシュメモリを設け、 そのフラッシュメモリを外部の切換スィヅ チで切り換えて利用できるようにするとともに、 データをホスト機器 2に挿入し ている最中にはユーザによる切換えを防止して、 記録済みデータの破壊等を発生 させない'。 なお、 以上のような本発明に係る各メモリカードの使用方法として、 一方のェ Cメモリに対して書込み及び読出しを行う場合には、 パスヮ一ドにより認証を行 い、 他方の I Cメモリに対して書込み及び読出しを行う場合には、 パスワードに よる認証を行わないといったように、 セキュリティの有無によって使用する I C メモリを区別するようにしてもよい。 一方の I Cメモリには、 個人データを記録 しておき、 他方の I Cメモリには、 業務用のデ一夕を記録するといつたように、 プライべ一トデ一夕かパブリヅクデータかによつて使用する I Cメモリを区別す るようにしてもよい。 ホスト機器 2がデジタルスチルカメラである場合には一方 の I Cメモリにデ一夕を記録し、 ホスト機器 2がパーソナルコンピュータである 場合には他方のェ Cメモリにデータを記録するといつたように、 ホスト機器 2の 種類に応じて使用する I Cメモリを区別するようにしてもよい。
なお、 本発明は、 図面を参照して説明した上述の実施例に限定されるものでは なく、 添付の請求の範囲及びその主旨を逸脱することなく、 様々な変更、 置換又 はその同等のものを行うことができることは当業者にとって明らかである。 産業上の利用可能性 ' 本発明に係るデ一タ記憶装置では、 内部の複数の不揮発性メモリを第 1のスィ ヅチによって切り換えることにより、 ホスト機器に対してそれそれの記録領域を 独立のデバイスとして認識させる。 このデータ記憶装置では、 第 1のスィヅチに、 任意の不揮発性メモリを選択する接点から他の不揮発性メモリを選択する接点へ の切換えの中間位置に、 いずれの不揮発性メモリも選択しない接点が設けられて おり、 第 2のスイッチが、 第 1のスイッチがいずれかの不揮発性メモリを選択す る接点に切り換えられているときには検出端子をグランドに接続し、 第 1のスィ ツチがいずれの不揮発性メモリも選択していない接点に切り換えられているとき には検出端子を開放する。
このため、 本発明に係るデータ記憶装置では、 内部の複数の記憶領域をスイツ チで切り換えることにより、 ホスト機器に対してそれそれの記録領域を独立のデ バイスとして認識をさせ、 且つ、 ホスト機器に装着した状態で第 1のスイッチを 切り換えることができる。
また、 本発明に係るデータ記憶装置では、 内部の複数の不揮発性メモリを第 1 のスイ ッチによって切り換えることにより、 ホス ト機器に対してそれぞれの記録 領域を独立のデバイスとして認識をさせる。 さらに、 このデータ記憶装置では、 表示部によって、 第 1のスィ ヅチにより選択されている不揮発性メモリをユーザ- に対して表示している。
このため、 本発明に係るデータ記憶装置では、 内部の複数の記憶領域をスイ ツ チで切り換えることにより、 ホス ト機器に対してそれぞれの記録領域を独立のデ バイスとして認識をさせ、 且つ、 ホス ト機器に装着した状態でスィ ッチにより選 択されている記憶領域をユーザが認識できる。

Claims

請求の範囲
1 . ホスト機器に対して着脱自在に取り付けられるデータ記憶装置において、 ホスト機器から取り外された状態であっても記憶しているデータが消去されな い複数の不揮発性メモリ手段と、
複数の接点が設けられており、 ユーザの操作によりその接点が切り換えられて 選択され、 切り換えられた接点に対応した 1つの上記不揮発性メモリ手段を選択 する第 1のスイッチと、
上記第 1のスィツチの切換えの動作と連動して接点を切り換える第 2のスィッ チと、
上記ホスト機器に装着されているときに当該ホスト機器との間でデータの送受 信を行うインタフェース部と、
上記ィンタフエース部を介して送信されたデ一夕に基づき動作するとともに、 上記第 1のスィツチにより選択された 1つの不揮発性メモリ手段に対してデータ の読出し及び書込みを行うコントローラとを備え、
上記ィンタフエース部には、 本装置が装着されているとホスト機器に.対して判 断させるための検出端子が設けられており、
上記第 1のスィツチは、 任意の不揮発性メモリ手段を選択する接点から他の不 揮発性メモリ手段を選択する接点への切換えの中間位置に、 いずれの不揮発性メ モリ手段も選択しない接点が設けられており、
上記第 2のスィツチは、 上記第 1のスィツチがいずれかの不揮発性メモリ手段 を選択する接点に切り換えられているときには上記検出端子をグランドに接続し、 上記第 1のスィツチがいずれの不揮発性メモリ手段も選択していない接点に切り 換えられているときには上記検出端子を開放することを特徴とするデータ記憶装 置。
2 . 上記不揮発性メモリ手段は、 選択信号が入力される選択信号入力部を有し、 当該選択信号入力部に与えられた選択信号に応じてデータの読出し及び書込みを 可能とし、
上記コントローラと上記複数の不揮発性メモリ手段とは共通のバスで接続され ており、
上記第 1のスィッチは、 不揮発性メモリ手段を選択する接点に切り換えられて いるときにはその接点に対応した 1つの不揮発性メモリ手段に対して上記選択信 号を供給し、 いずれの不揮発性メモリ手段も選択していない接点に切り換えられ ているときにはいずれの不揮発性メモリ手段に対しても上記遴択信号を供給しな いことを特徴とする請求の範囲第 1項記載のデータ記憶装置。 ;
3 . 上記第 1のスィッチは、 操作部が、 本装置がホスト機器に装着されていると きでもュ一ザにより操作可能な位置に設けられていることを特徴とする請求の範 囲第 1項記載のデータ記憶装置。 '
4 . ホスト機器に対して着脱自在に取り付けられるデータ記憶装置において、 ホスト機器から取り外された状態であっても記憶しているデ一夕が消去されな い複数の不揮発性メモリ手段と、
上記複数の不揮発性メモリ手段のうち 1つの不揮発性メモリ手段を選択するメ モリ切換スィ ヅチと、
上記ホスト機器に装着されているときに当該ホスト機器との間でデータの送受 信を行うインタフェース部と、
上記ィンタフヱ一ス部を介して送信されたデータに基づき動作するとともに、 上記メモリ切換スィツチにより選択された 1つの不揮発性メモリ手段に対してデ —夕の読出し及び書込みを行うコントローラと、 · 上記メモリ切換スィツチにより選択されている不揮発性メモリ手段をホスト機 器で表示するための情報を出力する出力部とを備えるデータ記憶装置。
5 . 上記メモリ切換スィツチの切り換えの動作と連動して接点を切り換える第 2 のスィツチをさらに備え、
上記ィンタフエース部には、 本装置が装着されているとホスト機器に対して判 断させるための検出端子が設けられており、
上記メモリ切換スィツチは、 任意の不揮発性メモリ手段を選択する接点から他 の不揮発性メモリ手段を選択する接点への切換えの中間位置に、 いずれの不揮発 性メモリ手段も選択しない接点が設けられており、
上記第 2のスィツチは、 上記メモリ切換スィツチがいずれかの不揮発性メモリ 手段を選択する接点に切り換えられているときには上記検出端子をグランドに接 続し、 上記メモリ切換スィツチがいずれの不揮発性メモリ手段も選択していない 接点に切り換えられているときには上記検出端子を開放することを特徴とする請 求の範囲第 4項記載のデータ記憶装置。 .
6 . 上記不揮発性メモリ手段は、 選択信号が入力される選択信号入力部を有し、 当該選択信号入力部に与えられた選択信号に応じてデータの読出し及び書込みを 可能とし、 ·
上記コントローラと上記複数の不揮発性メモリ手段とは共通のバスで接続され ており、
上記メモリ切換スィツチは、 不揮発性メモリ手段を選択する接点に切り換えら れているときにはその接点に対応した 1つの不揮発性メモリ手段に対して上記選 択信号を供給し、 いずれの不揮発性メモリ手段も選択していない接点に切り換え られているときにはいずれの不揮発性メモリ手段に対しても上記選択信号を供給 しないことを特徴とする請求の範囲第 5項記載のデータ記憶装置。
7 . 上記メモリ切換スィッチは、 操作部が、 本装置がホスト機器に装着されてい るときでもユーザにより操作可能な位置に設けられていること請求の範囲第' 5項 記載のデ一タ記憶装置。 .
8 . ホスト機器に対して着脱自在に取り付けられるデータ記憶装置において、 ホスト機器から取り外された状態であっても記憶しているデータが消去されな い複数の不揮発性メモリ手段と、
上記複数の不揮発性メモリ手段のうち 1つの不揮発性メモリ手段を選択するメ モリ切換スィツチと、
インタフエース部を介してホスト機器から送信されたデ一タに基づき動作する とともに、 上記第 1のメモリ切換スィヅチにより選択された 1つの不揮発性メモ リ手段に対してデータの読出し及び書込みを行うコントロ一ラとを備え、 上記メモリ切換スイッチは、 操作部が、 本装置がホスト機器に装着されている ときに、 ユーザにより操作不可能となる位置に設けられていることを特徴とする データ記憶装置。
9 . 内部に上記複数の不揮発性メモリ手段及び上記コントローラが配設された簿 板状の筐体を備え、
上記メモリ切換スィツチの操作部は、 上記薄板状の筐体の主面に設けられてい ることを特徴とする請求の範囲第 8項記載のデータ記憶装置。
1 ,0 . 上記メモリ切換スィッチの操作部は、 複数の不揮発性メモリ手段と上記コ ントローラとの間に配置されていることを特徴とする請求の範囲第 8項記載のデ 一夕記憶装置。 ·
1 1 -. 3つ以上の不揮発性メモリ手段を備え、 上記メモリ切換スィ ッチの操作部 は、 スライ ドスィツチであることを特徴とする請求の範囲第 8項記載のデ一夕記, 憶装置。
1 2 . 上記複数の不揮発性メモリ手段は、 異なる種類のメモリデバイスを含んで 構成されていることを特徴とする請求の範囲第 8項記載のデータ記憶装置。
1 3 ..上記不揮発性メモリ手段に対する書込み禁止状態と書込み可能状態とを切 り換える誤消去防止スィツチを備え、
上記コントローラは、 上記誤消去防止スィツチが書込み禁止状態に切り換えら れているときには、 上記ホスト機器から与えられる上記不揮発性メモリ手段に対 する書込み命令に応じた書込み動作を行わず、 上記誤消去防止スィツチ.が書込み み可能状態に切り換えられているときには、 上記ホスト機器から与えられる上記 不揮発性メモリ手段に対する書込み命令に応じた書込み動作を行うことを特徴と する請求の範囲第 8項記載のデ一夕記憶装置。
1 4 . ホスト機器に対して着脱自在に取り付けられるデータ記憶装置において、 ホスト機器から取り外された状態であつても記憶しているデータが消去されな い複数の不揮発性メモリ手段と、
上記複数の不揮発性メモリ手段のうち 1つの不揮発性メモリ手段を選択するメ モリ切換スィッチと、
上記不揮発性メモリ手段に対する書込み禁止状態と書込み可能状態とを切り換 える誤消去防止スィツチと、
インタフェース部を介してホスト機器から送信されたデータに基づき動作する コントローラとを備え、
上記コントロ一ラは、 上記第 1のメモリ切換スィツチにより選択された 1つの 不揮発性メモリ手段に対してデ一夕の読出し及び書込みを行うとともに、 上記誤 消去防止スィツチが書込み禁止状態に切り換えられているときには、 上記ホスト 機器から与えられる上記不揮発性メモリ手段に対する書込み命令に応じた書込み 動作を行わず、 上記誤消去防止スィツチが書込みみ可能状態に切り換えちれてい るときには、 上記ホスト機器から与えられる上記不揮発性メモリ手段に対する書 込み命令に応じた書込み動作を行い、
上記メモリ切換スィッチは、 その操作部が、 本装置がホスト機器に装着されて いるときに、 ユーザにより操作不可能となる位置に設けられており、 ·
上記誤消去防止スィッチは、 その操作部が、 本装置がホスト機器に装着されて いるときでもユーザにより操作可能な位置に設けられていることを特徴とするデ 一夕記憶装置。
1 .5 . ホスト機器に対して着脱自在に取り付けられるデータ記憶装置において、 ホスト機器から取り外された状態であっても記憶しているデータが消去されな い複数の不揮発性メモリ手段と、
上記複数の不揮発性メモリ手段のうち 1つの不揮発性メモリ手段を選択するメ モリ切換スィッチと、 . .
上記不揮発性メモリ手段に対する書込み禁止状態と書込み可能状態とを切り換 える誤消去防止スィツチと、
ィンタフヱ一ス部を介してホスト機器から送信されたデータに基づき動作する コントローラとを.備え、
上記コントローラは、 上記第 1のメモリ切換スィツチにより選択された 1つの 不揮発性メモリ手段に対してデータの読出し及び書込みを行うとともに、 上記誤 消去防止スィツチが書込み禁止状態に切り換えられているときには、 上記ホスト 機器から与えられる上記不揮発性メモリ手段に対する書込み命令に応じた書込み 動作を行わず、 上記誤消去防止スィツチが書込みみ可能状態に切り換えられてい るときには、 上記ホスト機器から与えられる上記不揮発性メモリ手段に対する書 込み命令に応じた書込み動作を行い、
上記メモリ切換スイッチは、 その操作部が、 本装置がホスト機器に装着されて いるときでもユーザにより操作可能な位置に設けられており、 上記誤消去防止スィッチは、 その操作部が、 本装置がホスト機器に装着されて いるときに、 ユーザにより操作不可能となる位置に設けられていることを特徴と するデータ記憶装置。
1 6 . ホスト機器に対して着脱自在に取り付けられるデ一夕記憶装置において.、 ホスト機器から取り外された状態であっても記憶しているデータが消去されな い複数の不揮発性メモリ手段と、 '
複数の接点が設けられており、 ユーザの操作によりその接点が切り換えられて 選択され、 切り換えられた接点に対応した 1つの上記不揮発性メモリ手段を選択 するメモリ選択スイッチと、 '
上記複数の不揮発性メモリ手段に対する書込み禁止状態と書込み可能状態とを 切り換える誤消去防止スィツチと、
上記ホスト機器に装着されているときに当該ホスト.機器との,間でデ 夕の送受 信を行うインタフヱース部と、
上記ィンタフエース部を介して送信されたデータに基づき動作するとともに、 上記メモリ選択スィヅチにより選択された 1つの不揮発性メモリ手段に対してデ 一夕の読出し及び書込みを行うコントローラとを備える.データ記憶装置。' . 1 7 . 各不揮発性メモリ手段のデータ容量が筐体の外部.に記載されていることを 特徴とする請求の範囲第 1 6項記載のデータ記憶装置。 '
1 8 . 各不揮発性メモリ手段には、 他の不揮発性メモリ手段と識別するための名 称が定義されており、 筐体外部における上記メモリ選択スィッチの操作部の各移 動位置近傍には、 その移動位置で選択される上記不揮発性メモリ手段の名称が表 記されていることを特徴とする請求の範囲第 1 6項記載のデータ記憶装置。
1 9 . ホスト機器に対して着脱自在に取り付けられるメモリカードにおいて、 ホスト機器から取り外された状態であっても記憶しているデータが消去されな い複数の不揮発性メモリ手段と、 上記複数の不揮発性メモリ手段のうち 1つの不 揮発性メモリ手段を選択するメモリ切換スィツチと、 ィンタフエース部を介して ホスト機器から送信されたデ一夕に基づき動作するとともに、 上記第 1のメモリ 切換スィツチにより選択された 1つの不揮発性メモリ手段に対してデータの読出 し及び書込みを行うコントローラとを備え、 上記メモリ切換スィツチは、 当該メモリカードと同一の外観形状の他種類のメ モリカードに設けられた誤消去防止用のスィツチと同一の形状とされ、 その操作 部が同一の位置に配置されていることを特徴とするメモリカード。
2 0 . ホスト機器と、 当該ホスト機器に対して着脱自在に取り付けられるデータ 記憶用の第 1及び第 2のメモリカードを有するメモリカード記録システムにおい て、
上記第 1のメモリカード及び上記第 2のメモリカードは、 外観形状が同一であ るとともに、 ユーザにより操作可能なスィッチの操作部が外部に設けられており、 '上記第 2のメモリカードは、 ホスト機器から取り外された状態であっても記憶 しているデ一夕が消去されない複数の不揮発性メモリ手段を内部に有し、 当該第 2のメモリカードの上記スィヅチは、 複数の不揮発性メモリ手段のうち 1つの不 揮発性メモリ.手段を選択するメモリ切換スィツチであり、
上記第 1のメモリカードの上記スィツチは、 当該メモリカードに対する書込み 禁止状態と書込み可能状態とを切り換える誤消去防止スィツチで。あることを特徴 とするメモリカード記録システム。
2 1 . .ホスト機器と、 当該ホスト機器に対して着脱自在に取り付けられるデータ 記憶装置とを有する記録システムにおいて、
上記データ記憶装置は、 ホスト機器から取り外された状態であっても記憶して いるデータが消去されない複数の不揮発性メモリ手段と、 上記複数の不揮発性メ モリ手段のうち 1つの不揮発性メモリ手段を選択するメモリ切換スィツチと、 上 記ホスト機器に装着されているときに当該ホスト機器との間でデータの送受信を 行うィンタフエース部と、 上記ィン夕フエース部を介して送信されたデータに基 づき動作するとともに、 上記メモリ切換スィツチにより選択された 1つの不揮発 性メモリ手段に対してデータの読出し及び書込みを行うコントローラと、 上記メ モリ切換スィツチにより選択されている不揮発性メモリ手段をホスト機器で表示 するための選択情報を出力する出力部とを備え、
上記ホスト機器は、 上記選択情報を表示する表示部を有することを特徴とする 記録システム。
2 2 . 外部記憶装置として機能するデ一夕記憶装置が着脱自在に取り付けられる ホスト機器において、
上記データ記憶装置は、 ホスト機器から取り外された状態であっても記億して いるデータが消去されない複数の不揮発性メモリ手段と、 上記複数の不揮発性メ モリ手段のうち 1つの不揮発性メモリ手段を選択するメモリ切換スィヅチと、 上 記ホスト機器に装着されているときに当該ホスト機器との間でデータの送受信を 行うィン夕フヱース部と、 上記ィンタフエ一ス部を介して送信されたデータに基 づき動作するとともに、 上記メモリ切換スィツチにより選択された 1つの不揮発 性メモリ手段に対してデータの読出し及び書込みを行うコントローラと、 上記メ モリ切換スィツチにより選択されている不揮発性メモリ手段をホスト機器で表示 するための選択情報を出力する出力部とを備え、
上記選択情報を表示する表示部を有することを特徴とするホスト機器。
PCT/JP2003/012846 2002-11-15 2003-10-07 データ記憶装置 WO2004047111A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/499,646 US7490198B2 (en) 2002-11-15 2003-10-07 Data storage apparatus that includes a plurality of nonvolatile memories in which no data is erased after the data storage apparatus is removed from a host apparatus
EP03754012A EP1562199B1 (en) 2002-11-15 2003-10-07 Memory card with a plurality of memory chips and a changeover switch
DE60316462T DE60316462T2 (de) 2002-11-15 2003-10-07 Speicherkarte mit mehreren Speicherchips und einem Umschalter

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2002332699 2002-11-15
JP2002-332699 2002-11-15
JP2003-002653 2003-01-08
JP2003002653A JP4238580B2 (ja) 2002-11-15 2003-01-08 データ記憶装置、データ記録システム

Publications (1)

Publication Number Publication Date
WO2004047111A1 true WO2004047111A1 (ja) 2004-06-03

Family

ID=32328305

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/012846 WO2004047111A1 (ja) 2002-11-15 2003-10-07 データ記憶装置

Country Status (7)

Country Link
US (1) US7490198B2 (ja)
EP (4) EP1847947A3 (ja)
JP (1) JP4238580B2 (ja)
KR (1) KR100985096B1 (ja)
CN (1) CN100472642C (ja)
DE (1) DE60316462T2 (ja)
WO (1) WO2004047111A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005124670A1 (ja) * 2004-06-18 2005-12-29 Matsushita Electric Industrial Co., Ltd. Icカード
GB2425379A (en) * 2005-04-20 2006-10-25 Hewlett Packard Development Co External storage device with user activated disconnect request component.

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004227239A (ja) * 2003-01-22 2004-08-12 Fujitsu Ltd 変換装置
JP2005309839A (ja) * 2004-04-22 2005-11-04 Sanyo Electric Co Ltd 制御装置
KR100630730B1 (ko) * 2005-01-07 2006-10-02 삼성전자주식회사 테스트 타임을 단축할 수 있는 멀티 칩 패키지
JP2006268459A (ja) * 2005-03-24 2006-10-05 Ricoh Co Ltd 不揮発性メモリーカード及び形状変換アダプタ
US9269212B2 (en) * 2005-05-19 2016-02-23 Bally Gaming, Inc. Removable mass storage device in a wagering game machine
US20070088914A1 (en) * 2005-10-14 2007-04-19 Soman Anuradha K Method and electronic device for selective transfer of data from removable memory element
JP2007179110A (ja) * 2005-12-26 2007-07-12 Toshiba Corp コマンド判定制御装置と装置制御方法
US20070218837A1 (en) * 2006-03-14 2007-09-20 Sony Ericsson Mobile Communications Ab Data communication in an electronic device
US8661185B2 (en) * 2006-07-12 2014-02-25 Sandisk Technologies Inc. Electronic library for managing data on removable storage devices
KR100801179B1 (ko) 2006-08-16 2008-02-05 (주) 라모스테크놀러지 불량 플래시 메모리를 재활용할 수 있는 플래시 메모리장치
KR100839358B1 (ko) * 2006-10-02 2008-06-19 삼성전자주식회사 메모리 카드 및 그 제조 방법
KR100770220B1 (ko) * 2006-10-16 2007-10-26 삼성전자주식회사 메모리 카드 및 그 제조 방법
US9202087B2 (en) * 2006-10-31 2015-12-01 Verizon Patent And Licensing Inc. Method and apparatus for controlling access to local storage devices
US20080277485A1 (en) * 2007-05-07 2008-11-13 Samsung Electronics Co., Ltd. Memory card having multiple application-based functions, method of manufacturing the same, method of operating the same and digital device applying the same
GB2450355A (en) * 2007-06-20 2008-12-24 Samsung Electronics Co Ltd Re-configurable memory cards having multiple application based functions of operating, and methods of forming the same
JP4929242B2 (ja) * 2008-07-17 2012-05-09 株式会社東芝 半導体記憶装置
JP2010134580A (ja) * 2008-12-03 2010-06-17 Seiko Epson Corp フィスカルプリンタ
CN101923878A (zh) * 2009-06-17 2010-12-22 鸿富锦精密工业(深圳)有限公司 数据存储控制系统及方法
JP2011123781A (ja) * 2009-12-14 2011-06-23 Seiko Epson Corp 電子機器、及び、電子機器の制御方法
TW201202996A (en) * 2010-07-12 2012-01-16 Walton Advanced Eng Inc Encryption flash disk
FR2964487B1 (fr) * 2010-09-02 2013-07-12 Oberthur Technologies Carte a microcircuit comprenant un moyen lumineux
EP2426627B1 (fr) 2010-09-02 2016-10-12 Oberthur Technologies Module lumineux pour dispositif à microcircuit
CN106406492B (zh) 2015-07-30 2019-10-25 华为技术有限公司 混合存储设备、计算机、控制设备、及降低功耗的方法
CN114637544B (zh) * 2022-05-18 2022-08-12 深圳市华曦达科技股份有限公司 一种智能终端启动控制方法、装置及启动切换装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60104949U (ja) * 1983-12-19 1985-07-17 株式会社東芝 コンピユ−タのメモリカ−トリツジ
JPS63103494A (ja) * 1986-10-20 1988-05-09 Brother Ind Ltd 集積回路カートリッジ付き電子機器
JPS63172389A (ja) * 1987-01-09 1988-07-16 Nec Corp Icメモリカ−ド

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4980856A (en) * 1986-10-20 1990-12-25 Brother Kogyo Kabushiki Kaisha IC memory cartridge and a method for providing external IC memory cartridges to an electronic device extending end-to-end
JPH03283078A (ja) * 1990-03-29 1991-12-13 Mita Ind Co Ltd ハンディ型データ記憶媒体
JPH05233439A (ja) * 1992-02-21 1993-09-10 Matsushita Electric Ind Co Ltd Icメモリカード
JPH0778043A (ja) * 1993-09-07 1995-03-20 Olympus Optical Co Ltd 画像処理装置
EP0845750A3 (de) 1996-11-29 2000-11-29 Tyco Electronics Logistics AG Doppelstöckiger Stecker für zwei Chipkarten
JP2002101419A (ja) 1997-01-24 2002-04-05 Matsushita Electric Ind Co Ltd 画像符号化方法及び画像符号化装置
JPH10340575A (ja) * 1997-06-04 1998-12-22 Sony Corp 外部記憶装置及びその制御装置、データ送受信装置
JP3173438B2 (ja) * 1997-06-04 2001-06-04 ソニー株式会社 メモリカード及び装着装置
JPH11176178A (ja) * 1997-12-15 1999-07-02 Sony Corp 不揮発性半導体記憶装置およびそれを用いたicメモリカード
US6173899B1 (en) * 1998-04-03 2001-01-16 Alexander Rozin Method and system for contactless energy transmission and data exchange between a terminal and IC card
EP1207493B1 (en) * 1999-08-24 2003-10-15 Matsushita Electric Industrial Co., Ltd. Memory card
JP2001233368A (ja) * 1999-12-17 2001-08-28 Sony Corp 収納ケース
US6438638B1 (en) 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
JP2002183700A (ja) 2001-10-12 2002-06-28 Sony Corp メモリカード、制御装置、データ処理システム及びデータ処理方法
TWI241520B (en) * 2003-07-08 2005-10-11 Ours Technology Inc Universal serial bus device for exchange data each other

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60104949U (ja) * 1983-12-19 1985-07-17 株式会社東芝 コンピユ−タのメモリカ−トリツジ
JPS63103494A (ja) * 1986-10-20 1988-05-09 Brother Ind Ltd 集積回路カートリッジ付き電子機器
JPS63172389A (ja) * 1987-01-09 1988-07-16 Nec Corp Icメモリカ−ド

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
"DC-yo 'memory card' ni hitaio no soft ga akirakani", SOFTBANK PUBLISHING INC., 28 October 2000 (2000-10-28), XP002979122, Retrieved from the Internet <URL:http://www.itmedia.co.jp/games/gsnews/0010/28/news02.html> [retrieved on 20040106] *
"Memory card 4X", SEGA CORP., XP002979123, Retrieved from the Internet <URL:http://sega.jp/dc/hard/mc_4x.html> [retrieved on 20040106] *
See also references of EP1562199A4 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005124670A1 (ja) * 2004-06-18 2005-12-29 Matsushita Electric Industrial Co., Ltd. Icカード
CN101014969A (zh) * 2004-06-18 2007-08-08 松下电器产业株式会社 Ic卡
JPWO2005124670A1 (ja) * 2004-06-18 2008-04-17 松下電器産業株式会社 Icカード
US7616447B2 (en) 2004-06-18 2009-11-10 Panasonic Corporation IC card
GB2425379A (en) * 2005-04-20 2006-10-25 Hewlett Packard Development Co External storage device with user activated disconnect request component.
GB2425379B (en) * 2005-04-20 2009-09-16 Hewlett Packard Development Co Method and apparatus for disconnecting an external data storage device from a computer

Also Published As

Publication number Publication date
EP1562199A4 (en) 2006-03-08
EP1847946A3 (en) 2008-07-23
CN100472642C (zh) 2009-03-25
EP1847946A2 (en) 2007-10-24
EP1847947A2 (en) 2007-10-24
EP1562199A1 (en) 2005-08-10
US7490198B2 (en) 2009-02-10
KR20050084759A (ko) 2005-08-29
EP1847947A3 (en) 2008-07-23
CN1685436A (zh) 2005-10-19
US20050086433A1 (en) 2005-04-21
KR100985096B1 (ko) 2010-10-04
DE60316462T2 (de) 2008-06-19
EP1847948A3 (en) 2008-07-23
EP1847948A2 (en) 2007-10-24
DE60316462D1 (de) 2007-10-31
EP1562199B1 (en) 2007-09-19
JP2004213574A (ja) 2004-07-29
JP4238580B2 (ja) 2009-03-18

Similar Documents

Publication Publication Date Title
WO2004047111A1 (ja) データ記憶装置
KR100499686B1 (ko) 메모리 확장 가능한 휴대용 플래쉬 메모리 장치
US6751694B2 (en) Silicon disk drive with few slots for plural disks
EP0689127B1 (en) Recording and/or reproducing system and data backup system
US20040268042A1 (en) Information processing device and peripheral devices used therewith
US20070083689A1 (en) USB system having card-type USB interface connector
KR20040052412A (ko) 메모리 저장 용량을 제공하며 폴딩되는 유에스비 플레쉬메모리 장치
JP2007534034A (ja) 複数のコネクタ標準と互換性を有するメモリカード
JP2009003785A (ja) データ移送用リムーバブルメディア
KR20040075138A (ko) 카드 타입 usb 커넥터와 이를 이용한 usb 변환 젠더및 usb 메모리 카드
JP2002207972A (ja) アダプタ装置、メモリ装置及び集積回路チップ
JPH04263386A (ja) Icメモリカード
US7613857B2 (en) Memory device with a built-in memory array and a connector for a removable memory device
JP2009059253A (ja) カード型周辺装置
US7603499B2 (en) Method for using a memory device with a built-in memory array and a connector for a removable memory device
EP2172935A1 (en) Optical disc drive
JP2004326733A (ja) データ記憶装置
JP2004178535A (ja) ストレージコントローラー、ストレージカード、磁気ディスクドライブ
US20080175089A1 (en) Flash memory card
JP2008071079A (ja) メモリシステム
KR200296225Y1 (ko) 에스디플레이어가 내설된 복사장치
JP4438692B2 (ja) メモリカード、制御装置及びデータ処理システム
KR20040103071A (ko) 확장가능한 외장형 usb메모리 장치
KR100499685B1 (ko) 휴대용 플래쉬 메모리 장치
KR20020057551A (ko) 컴팩트플래쉬어댑터 및 휴대용 데이터처리장치

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

WWE Wipo information: entry into national phase

Ref document number: 10499646

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2003754012

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 20038A01088

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 1020047010995

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 2003754012

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 2003754012

Country of ref document: EP