TWI819491B - 半導體裝置及半導體裝置的製造方法 - Google Patents
半導體裝置及半導體裝置的製造方法 Download PDFInfo
- Publication number
- TWI819491B TWI819491B TW111105361A TW111105361A TWI819491B TW I819491 B TWI819491 B TW I819491B TW 111105361 A TW111105361 A TW 111105361A TW 111105361 A TW111105361 A TW 111105361A TW I819491 B TWI819491 B TW I819491B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor chip
- wiring substrate
- semiconductor wafer
- columnar electrode
- semiconductor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 334
- 238000004519 manufacturing process Methods 0.000 title claims description 43
- 239000002184 metal Substances 0.000 claims abstract description 149
- 229910052751 metal Inorganic materials 0.000 claims abstract description 149
- 239000000758 substrate Substances 0.000 claims abstract description 91
- 229920005989 resin Polymers 0.000 claims description 146
- 239000011347 resin Substances 0.000 claims description 146
- 238000000034 method Methods 0.000 claims description 27
- 235000012431 wafers Nutrition 0.000 description 145
- 238000010586 diagram Methods 0.000 description 38
- 239000003822 epoxy resin Substances 0.000 description 34
- 229920000647 polyepoxide Polymers 0.000 description 34
- 238000000465 moulding Methods 0.000 description 24
- 239000002131 composite material Substances 0.000 description 23
- 239000000463 material Substances 0.000 description 23
- 229910052802 copper Inorganic materials 0.000 description 15
- 229910052737 gold Inorganic materials 0.000 description 15
- ICXAPFWGVRTEKV-UHFFFAOYSA-N 2-[4-(1,3-benzoxazol-2-yl)phenyl]-1,3-benzoxazole Chemical compound C1=CC=C2OC(C3=CC=C(C=C3)C=3OC4=CC=CC=C4N=3)=NC2=C1 ICXAPFWGVRTEKV-UHFFFAOYSA-N 0.000 description 14
- 239000000956 alloy Substances 0.000 description 14
- 229910045601 alloy Inorganic materials 0.000 description 14
- 229910052759 nickel Inorganic materials 0.000 description 14
- 229910052763 palladium Inorganic materials 0.000 description 14
- 238000002844 melting Methods 0.000 description 13
- 230000008018 melting Effects 0.000 description 13
- 229910052709 silver Inorganic materials 0.000 description 12
- 230000015572 biosynthetic process Effects 0.000 description 10
- 239000004593 Epoxy Substances 0.000 description 9
- 239000004952 Polyamide Substances 0.000 description 9
- 239000004642 Polyimide Substances 0.000 description 9
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 9
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical class C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 9
- 229920002647 polyamide Polymers 0.000 description 9
- 229920001721 polyimide Polymers 0.000 description 9
- 229920001296 polysiloxane Polymers 0.000 description 9
- 229910052797 bismuth Inorganic materials 0.000 description 8
- LNEPOXFFQSENCJ-UHFFFAOYSA-N haloperidol Chemical compound C1CC(O)(C=2C=CC(Cl)=CC=2)CCN1CCCC(=O)C1=CC=C(F)C=C1 LNEPOXFFQSENCJ-UHFFFAOYSA-N 0.000 description 8
- 238000012986 modification Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 8
- 238000007747 plating Methods 0.000 description 8
- 239000000126 substance Substances 0.000 description 8
- 229910052718 tin Inorganic materials 0.000 description 8
- 229910052725 zinc Inorganic materials 0.000 description 8
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N Phenol Chemical compound OC1=CC=CC=C1 ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 7
- 229910052787 antimony Inorganic materials 0.000 description 7
- 229910052738 indium Inorganic materials 0.000 description 7
- IISBACLAFKSPIT-UHFFFAOYSA-N bisphenol A Chemical compound C=1C=C(O)C=CC=1C(C)(C)C1=CC=C(O)C=C1 IISBACLAFKSPIT-UHFFFAOYSA-N 0.000 description 6
- 230000004907 flux Effects 0.000 description 6
- 229910052732 germanium Inorganic materials 0.000 description 6
- 239000011521 glass Substances 0.000 description 6
- 229920003986 novolac Polymers 0.000 description 6
- PAYRUJLWNCNPSJ-UHFFFAOYSA-N Aniline Chemical compound NC1=CC=CC=C1 PAYRUJLWNCNPSJ-UHFFFAOYSA-N 0.000 description 4
- RTZKZFJDLAIYFH-UHFFFAOYSA-N Diethyl ether Chemical compound CCOCC RTZKZFJDLAIYFH-UHFFFAOYSA-N 0.000 description 4
- UFWIBTONFRDIAS-UHFFFAOYSA-N Naphthalene Chemical compound C1=CC=CC2=CC=CC=C21 UFWIBTONFRDIAS-UHFFFAOYSA-N 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- RWCCWEUUXYIKHB-UHFFFAOYSA-N benzophenone Chemical compound C=1C=CC=CC=1C(=O)C1=CC=CC=C1 RWCCWEUUXYIKHB-UHFFFAOYSA-N 0.000 description 4
- 239000012965 benzophenone Substances 0.000 description 4
- -1 bisphenol A type Chemical compound 0.000 description 4
- PXKLMJQFEQBVLD-UHFFFAOYSA-N bisphenol F Chemical compound C1=CC(O)=CC=C1CC1=CC=C(O)C=C1 PXKLMJQFEQBVLD-UHFFFAOYSA-N 0.000 description 4
- NIHNNTQXNPWCJQ-UHFFFAOYSA-N fluorene Chemical compound C1=CC=C2CC3=CC=CC=C3C2=C1 NIHNNTQXNPWCJQ-UHFFFAOYSA-N 0.000 description 4
- 238000010438 heat treatment Methods 0.000 description 4
- 150000002989 phenols Chemical class 0.000 description 4
- GHMLBKRAJCXXBS-UHFFFAOYSA-N resorcinol Chemical compound OC1=CC=CC(O)=C1 GHMLBKRAJCXXBS-UHFFFAOYSA-N 0.000 description 4
- QTWJRLJHJPIABL-UHFFFAOYSA-N 2-methylphenol;3-methylphenol;4-methylphenol Chemical compound CC1=CC=C(O)C=C1.CC1=CC=CC(O)=C1.CC1=CC=CC=C1O QTWJRLJHJPIABL-UHFFFAOYSA-N 0.000 description 2
- VPWNQTHUCYMVMZ-UHFFFAOYSA-N 4,4'-sulfonyldiphenol Chemical compound C1=CC(O)=CC=C1S(=O)(=O)C1=CC=C(O)C=C1 VPWNQTHUCYMVMZ-UHFFFAOYSA-N 0.000 description 2
- 229930185605 Bisphenol Natural products 0.000 description 2
- 239000004721 Polyphenylene oxide Substances 0.000 description 2
- 125000003118 aryl group Chemical group 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 229930003836 cresol Natural products 0.000 description 2
- 239000000945 filler Substances 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- 239000000178 monomer Substances 0.000 description 2
- 229920000570 polyether Polymers 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 238000003848 UV Light-Curing Methods 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000001723 curing Methods 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9212—Sequential connecting processes
- H01L2224/92122—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92125—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0651—Wire or wire-like electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06562—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
- H01L2225/06586—Housing with external bump or bump-like connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5383—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Abstract
一種半導體裝置,包括:配線基板21,於內部設置有配線層;第一半導體晶片22,設置於配線基板上;第二半導體晶片231,錯開地設置於第一半導體晶片22上,且於與配線基板21相向的面上設置有金屬凸塊231b;以及柱狀電極241,設置於配線基板21上,並與金屬凸塊231b連接。
Description
本揭示是有關於一種半導體裝置及半導體裝置的製造方法。
[相關申請案的引用]
本申請案以基於2021年09月22日提出申請的在先日本專利申請案第2021-154454號的優先權的利益為基礎,並且要求其利益,所述日本專利申請案的全部內容藉由引用而包含於本申請案中。
已知一種積層有多個半導體晶片的半導體裝置。
一實施方式是於配線基板上設置半導體晶片,於利用柱狀電極連接配線基板與半導體晶片時,抑制於半導體晶片出現裂紋。
本揭示是一種半導體裝置,包括:配線基板,於內部設置有配線層;第一半導體晶片,設置於配線基板上;第二半導體晶片,錯開地設置於第一半導體晶片上,於與配線基板相向的面上設置有金屬凸塊;以及柱狀電極,設置於配線基板上,並與設置於第二半導體晶片的所述金屬凸塊連接。
本揭示是一種半導體裝置的製造方法,準備於內部設置有配線層的配線基板,於配線基板上設置第一半導體晶片,於配線基板上設置柱狀電極,於第一半導體晶片上錯開並設置第二半導體晶片,於設置於第二半導體晶片的金屬凸塊上連接柱狀電極。
根據所述的結構,於配線基板上設置半導體晶片,於利用柱狀電極連接配線基板與半導體晶片時,可抑制於半導體晶片出現裂紋。
以下,參照隨附圖式對本實施方式進行說明。為了容易理解說明,於各圖式中對同一構成要素儘量標注同一符號,並省略重覆的說明。
參照圖1對第一實施方式中的半導體裝置2進行說明。圖1是半導體裝置2的剖面圖。如圖1所示,半導體裝置2包括配線基板21、第一半導體晶片22、第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234、柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244、模塑樹脂層25、以及金屬球26。
於配線基板21上以倒裝晶片的方式安裝有第一半導體晶片22。第一半導體晶片22例如可為與非(NAND)型快閃記憶體的記憶體晶片、或搭載有任意的大規模積體電路(large scale integration,LSI)的半導體晶片。第一半導體晶片22經由第一金屬凸塊27而安裝於配線基板21上。
於第一半導體晶片22與配線基板21之間設置有第一樹脂層28。第一樹脂層28是底部填充材料(underfill,UF)。於第一半導體晶片22上設置有第二半導體晶片231。於第一半導體晶片22與第二半導體晶片231之間設置有第二樹脂層29。
於第二半導體晶片231上錯開地設置有第二半導體晶片232。於第二半導體晶片231與第二半導體晶片232之間設置有第三樹脂層33。第三樹脂層33是晶粒附接膜(die attach film,DAF)。
於第二半導體晶片232上錯開地設置有第二半導體晶片233。於第二半導體晶片232與第二半導體晶片233之間設置有第三樹脂層33。於第二半導體晶片233上錯開地設置有第二半導體晶片234。於第二半導體晶片233與第二半導體晶片234之間設置有第三樹脂層33。
於第二半導體晶片231的朝向配線基板21的面上設置有第二金屬凸塊231b。於第二半導體晶片232的朝向配線基板21的面上設置有第二金屬凸塊232b。於第二半導體晶片233的朝向配線基板21的面上設置有第二金屬凸塊233b。於第二半導體晶片234的朝向配線基板21的面上設置有第二金屬凸塊234b。
於配線基板21上設置有柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244。柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244包含自配線基板21直立的導線。
柱狀電極241與第二半導體晶片231的設置有第二金屬凸塊231b的位置相對應地設置。柱狀電極241的前端被插入第二金屬凸塊231b內。柱狀電極242與第二半導體晶片232的設置有第二金屬凸塊232b的位置相對應地設置。柱狀電極242的前端被插入第二金屬凸塊232b內。
柱狀電極243與第二半導體晶片233的設置有第二金屬凸塊233b的位置相對應地設置。柱狀電極243的前端被插入第二金屬凸塊233b內。柱狀電極244與第二半導體晶片234的設置有第二金屬凸塊234b的位置相對應地設置。柱狀電極244的前端被插入第二金屬凸塊234b內。
於配線基板21上設置有模塑樹脂層25。模塑樹脂層25覆蓋第一半導體晶片22、第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234、及柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244。柱狀電極241、柱狀電極242、柱狀電極243的配線基板21側的端部即第一端部的直徑大於柱狀電極241、柱狀電極242、柱狀電極243的中央部的直徑。第一端部位於較模塑樹脂層25與配線基板21接觸的面更靠第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234側。
於配線基板21的與安裝有第一半導體晶片22的面為相反側的面上設置有金屬球26。
於本說明書中,將與配線基板21等的表面平行且相互垂直的方向表示為X方向及Y方向,將與配線基板21等的表面垂直的方向表示為Z方向。於本說明書中,將+Z方向作為上方向來處理,將-Z方向作為下方向來處理。例如,第一半導體晶片22位於配線基板21的上方,且位於第二半導體晶片231的下方。-Z方向可與重力方向一致亦可不一致。
接下來,參照圖2至圖12對半導體裝置2的製造方法進行說明。如圖2所示,準備配線基板21。於配線基板21的內部設置有配線層211。
接下來,如圖3所示,於第一半導體晶片22形成第一金屬凸塊27。第一半導體晶片22經由第一金屬凸塊27而與形成於配線基板21上的焊墊(未圖示)進行倒裝晶片安裝。作為第一金屬凸塊27,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。倒裝晶片安裝可使用焊劑進行回流,亦可藉由熱壓接來形成。亦可於還原環境中回流。亦可利用FC接合機暫時壓接後,一面藉由雷射回流進行加壓一面進行加熱來連接。
接下來,如圖4所示,將第一樹脂流入配線基板21與第一半導體晶片22之間來形成第一樹脂層28。作為形成第一樹脂層28的第一樹脂,使用酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、環氧系、對伸苯基苯並雙噁唑(p-phenylene benzobisoxazole,PBO)系、矽酮系、苯並環丁烯系等的樹脂、或者該些的混合材料、複合材料等。亦可使用非導電膏(Nonconductive Paste,NCP)、非導電膜(Nonconductive Film,NCF)等,一併進行倒裝晶片安裝與樹脂密封。
接下來,如圖5所示,於配線基板21上設置柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244。作為柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的材料,使用Cu、Ni、W、Au、Ag、Pd、Sn、Bi、Zn、Cr、Al、Ti等單體、該些中的兩種以上的複合材料、或者該些中的兩種以上的合金等。更理想的是可使用Au、Ag、Cu、CuPd作為柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的材料。進而理想的是可使用作為硬材料的Cu、CuPd作為柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的材料。作為柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的材料,亦可為於Cu上被覆有Pd的金屬。於樹脂形成時柱狀電極不易傾倒。
接下來,參照圖6對形成柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的方法進行詳細說明。於圖6的(A)~圖6的(H)中,以柱狀電極241的形成為例進行說明。圖6的(A)~圖6的(H)按照(A)、(B)、(C)、(D)、(E)、(F)、(G)、(H)的順序表示形成柱狀電極241的步驟。
如圖6的(A)所示,由毛細管41保持自導線夾42送出的導線241b。將由毛細管41保持的導線241b的前端加工成球形狀,形成作為第一端部的前端部241a。於配線基板21上設置有電極焊墊212。於電極焊墊212中使用Al、Cu、Au、Ni、Pd等單體、複合膜、合金等。
接下來,如圖6的(B)所示,將毛細管41及導線夾42於電極焊墊212上移動,於電極焊墊212的正上方配置前端部241a。接下來,如圖6的(C)所示,使毛細管41及導線夾42下降,使前端部241a與電極焊墊212抵接。於將前端部241a按壓於電極焊墊212上的狀態下施加超音波,使前端部241a接著於電極焊墊212。
接下來,如圖6的(D)所示,根據最終成為柱狀電極時的目標高度,自毛細管41及導線夾42送出導線241b。接下來,如圖6的(E)所示,將毛細管41自電極焊墊212的中心向規定位置按壓。規定位置被設定為最終成為柱狀電極時的目標高度的50%~90%的位置。為了使最終成為柱狀電極時的高度穩定,規定位置宜設為一定位置。
接下來,如圖6的(F)所示,提起毛細管41及導線夾42,使導線241b直立。如圖6的(G)所示,若進一步提起毛細管41及導線夾42,則於圖6的(E)中按壓毛細管41的位置A處導線241b被切斷。最終,如圖6的(H)所示,形成包含被切斷的導線241b及前端部241a的柱狀電極241。
接下來,如圖7所示,準備形成有電極焊墊231a的第二半導體晶片231。於電極焊墊231a中使用Al、Cu、Au、Ni、Pd等單體、複合膜、合金等。雖於圖中未明示,但同樣地準備形成有電極焊墊的第二半導體晶片232、第二半導體晶片233、第二半導體晶片234。
接下來,如圖8所示,於電極焊墊231a上形成第二金屬凸塊231b。雖於圖中未明示,但同樣地於第二半導體晶片232、第二半導體晶片233、第二半導體晶片234的電極焊墊上形成第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b。作為第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。
接下來,如圖9所示,於第一半導體晶片22的背面形成第二樹脂層29。作為形成第二樹脂層29的第二樹脂,使用酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、環氧系、對伸苯基苯並雙噁唑(p-phenylene benzobisoxazole,PBO)系、矽酮系、苯並環丁烯系等的樹脂、或者該些的混合材料、複合材料等。第二樹脂亦可塗佈液狀者而製成第二樹脂層29。第二樹脂亦可貼附膜狀者而製成第二樹脂層29。
接下來,如圖10所示,於第二樹脂層29上搭載第二半導體晶片231。如參照圖7及圖8進行說明般,於第二半導體晶片231上形成有第二金屬凸塊231b。當於第二樹脂層29上搭載第二半導體晶片231時,將柱狀電極241的前端與第二金屬凸塊231b連接。於柱狀電極241的前端與第二金屬凸塊231b的連接時,例如可將焊劑塗佈於第二金屬凸塊231b上並搭載後,藉由回流進行連接,亦可利用FC接合機進行熱壓接。亦可於還原環境中回流。亦可利用FC接合機暫時壓接後,一面藉由雷射回流進行加壓一面進行加熱來連接。
接下來,如圖11所示,於第二半導體晶片231上形成第三樹脂層33。作為形成第三樹脂層33的第三樹脂,使用酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、環氧系、對伸苯基苯並雙噁唑(p-phenylene benzobisoxazole,PBO)系、矽酮系、苯並環丁烯系等的樹脂、或者該些的混合材料、複合材料等。第三樹脂亦可塗佈液狀者而製成第三樹脂層33。第三樹脂亦可貼附膜狀者而製成第三樹脂層33。
於形成於第二半導體晶片231上的第三樹脂層33上搭載第二半導體晶片232。於第二半導體晶片232上形成有第二金屬凸塊232b。於搭載第二半導體晶片232時,將第二金屬凸塊232b以位於與柱狀電極242對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片232時,將柱狀電極242的前端與第二金屬凸塊232b連接。於柱狀電極242的前端與第二金屬凸塊232b的連接時,例如可將焊劑塗佈於第二金屬凸塊232b上並搭載後,藉由回流進行連接,亦可利用FC接合機進行熱壓接。亦可於還原環境中回流。亦可利用FC接合機暫時壓接後,一面藉由雷射回流進行加壓一面進行加熱來連接。
於第二半導體晶片232上形成第三樹脂層33。第三樹脂層33的材料或形成方法如所述說明般。於形成於第二半導體晶片232上的第三樹脂層33上搭載第二半導體晶片233。於搭載第二半導體晶片233時,將第二金屬凸塊233b以位於與柱狀電極243對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片233時,將柱狀電極243的前端與第二金屬凸塊233b連接。柱狀電極243的前端與第二金屬凸塊233b的連接方法如所述說明般。
於第二半導體晶片233上形成第三樹脂層33。第三樹脂層33的材料或形成方法如所述說明般。於形成於第二半導體晶片233上的第三樹脂層33上搭載第二半導體晶片234。於搭載第二半導體晶片234時,將第二金屬凸塊234b以位於與柱狀電極244對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片234時,將柱狀電極244的前端與第二金屬凸塊234b連接。柱狀電極244的前端與第二金屬凸塊234b的連接方法如所述說明般。
接下來,如圖12所示,形成模塑樹脂層25。模塑樹脂層25被設置為覆蓋第一半導體晶片22、第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234、及柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244。作為形成模塑樹脂層25的模塑樹脂,使用環氧系、酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、PBO系、矽酮系、苯並環丁烯系等樹脂、該些的混合材料、複合材料。作為環氧樹脂的例子,並無特別限定,例如可列舉:雙酚A型、雙酚F型、雙酚AD型、雙酚S型等雙酚型環氧樹脂、苯酚酚醛清漆型、甲酚酚醛清漆型等酚醛清漆型環氧樹脂、間苯二酚型環氧樹脂、三苯酚甲烷三縮水甘油醚等芳香族環氧樹脂、萘型環氧樹脂、芴型環氧樹脂、二環戊二烯型環氧樹脂、聚醚改質環氧樹脂、二苯甲酮型環氧樹脂、苯胺型環氧樹脂、NBR改質環氧樹脂、CTBN改質環氧樹脂、及該些的氫化物等。該些中,就與Si的密接性良好的方面而言,較佳為萘型環氧樹脂、二環戊二烯型環氧樹脂。另外,就容易獲得快速硬化性而言,亦較佳為二苯甲酮型環氧樹脂。該些環氧樹脂可單獨使用,亦可併用兩種以上。另外,模塑樹脂中亦可包含二氧化矽等填料。接下來,於利用烘箱等加熱模塑樹脂、或紫外線(ultraviolet,UV)硬化樹脂的情況下,照射UV光使其硬化。
接下來,如圖1所示,於配線基板21的背面形成金屬球26,藉由切割進行單片化,藉此完成半導體裝置2。作為金屬球26,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。
參照圖13,對半導體裝置2中的配線基板21及第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234的配置態樣進行說明。圖13是沿Z方向觀察半導體裝置2的俯視圖。如參照圖1至圖12說明般,第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234於X方向上錯開配置,使得第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b可與配線基板21相向。另一方面,第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234配置成於Y方向上未錯開,並且沿著X方向的邊對齊。
依照所述步驟,製造半導體裝置2,並搭載於配線基板上,供於溫度循環試驗,並調查其可靠性。再者,溫度循環試驗將-55℃(30 min)~25℃(5 min)~125℃(30 min)作為一循環來進行。結果,即便在3000循環後,於連接部位亦完全未發現斷裂的產生。
與先前般的於半導體晶片上形成柱狀電極相比,於配線基板21上形成柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,因此不會對第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234產生損傷。
作為柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,以導線為例,但可藉由鍍敷法等形成。亦可混合存在導線法與鍍敷法。當然亦可如通常的使用打線接合法的製品般,混合存在將晶片間直接連接的導線、與使用導線的柱狀電極。亦可混合存在將晶片間直接連接的導線、與使用鍍敷法等的柱狀電極。亦可混合存在將晶片間直接連接的導線、使用導線的柱狀電極、應用鍍敷法等的柱狀電極。
另外,第二樹脂層29可不形成,而將第二半導體晶片231搭載於配線基板21上。該情況下,模塑樹脂層25形成於第一半導體晶片22的背面與第二半導體晶片231之間。
另外,第一半導體晶片22可為與非(NAND)型快閃記憶體,第二半導體晶片231可為控制器晶片。
參照圖14至圖17,對作為變形例的半導體裝置2A(參照圖17)的製造方法進行說明。如圖14所示,準備支撐板30。作為支撐板30,使用矽、玻璃、陶瓷、樹脂板、引線框架等金屬板等。於支撐板30朝向配線基板21的一面,經由第三樹脂層33而設置第二半導體晶片234。構成第三樹脂層33的第三樹脂使用酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、環氧系、對伸苯基苯並雙噁唑(p-phenylene benzobisoxazole,PBO)系、矽酮系、苯並環丁烯系等樹脂、或者該些的混合材料、複合材料等。第三樹脂層33可形成於支撐板30側,亦可形成於第二半導體晶片234的背面。
以設置於第二半導體晶片234上的第二金屬凸塊234b露出的方式錯開,經由第三樹脂層33而配置第二半導體晶片233。以設置於第二半導體晶片233上的第二金屬凸塊233b露出的方式錯開,經由第三樹脂層33而配置第二半導體晶片232。以設置於第二半導體晶片232上的第二金屬凸塊232b露出的方式錯開,經由第三樹脂層33而配置第二半導體晶片231。
如圖15所示,準備參照圖9而進行了說明的配線基板21。於該配線基板21上設置有第一半導體晶片22、柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244等。將參照圖14進行了說明的支撐板30及第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234搭載於配線基板21上。第二半導體晶片231與第一半導體晶片22經由第二樹脂層29進行接著。作為構成第二樹脂層29的第二樹脂,使用酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、環氧系、對伸苯基苯並雙噁唑(p-phenylene benzobisoxazole,PBO)系、矽酮系、苯並環丁烯系等樹脂、或者該些的混合材料、複合材料等。
第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b與柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的前端連接。例如,可將焊劑塗佈於第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b上並搭載後,藉由回流進行連接,亦可利用FC接合機進行熱壓接。亦可於還原環境中回流。亦可利用FC接合機暫時壓接後,一面藉由雷射回流進行加壓一面進行加熱來連接。
接下來,如圖16所示,形成模塑樹脂層25。模塑樹脂層25被設置為覆蓋第一半導體晶片22、第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234、柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244、及支撐板30。作為形成模塑樹脂層25的模塑樹脂,使用環氧系、酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、PBO系、矽酮系、苯並環丁烯系等樹脂、該些的混合材料、複合材料。作為環氧樹脂的例子,並無特別限定,例如可列舉:雙酚A型、雙酚F型、雙酚AD型、雙酚S型等雙酚型環氧樹脂、苯酚酚醛清漆型、甲酚酚醛清漆型等酚醛清漆型環氧樹脂、間苯二酚型環氧樹脂、三苯酚甲烷三縮水甘油醚等芳香族環氧樹脂、萘型環氧樹脂、芴型環氧樹脂、二環戊二烯型環氧樹脂、聚醚改質環氧樹脂、二苯甲酮型環氧樹脂、苯胺型環氧樹脂、NBR改質環氧樹脂、CTBN改質環氧樹脂、及該些的氫化物等。該些中,就與Si的密接性良好的方面而言,較佳為萘型環氧樹脂、二環戊二烯型環氧樹脂。另外,就容易獲得快速硬化性而言,亦較佳為二苯甲酮型環氧樹脂。該些環氧樹脂可單獨使用,亦可併用兩種以上。另外,模塑樹脂中亦可包含二氧化矽等填料。接下來,於利用烘箱等加熱模塑樹脂、或UV硬化樹脂的情況下,照射UV光使其硬化。
接下來,如圖17所示,於配線基板21的背面形成金屬球26,藉由切割進行單片化,藉此完成半導體裝置2A。作為金屬球26,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。
依照所述步驟,製造半導體裝置2A,並搭載於配線基板上,供於溫度循環試驗,並調查其可靠性。再者,溫度循環試驗將-55℃(30 min)~25℃(5 min)~125℃(30 min)作為一循環來進行。結果,即便在3000循環後,於連接部位亦完全未發現斷裂的產生。
與先前般的於半導體晶片上形成柱狀電極相比,於配線基板21上形成柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,因此不會對第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234產生損傷。
作為柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,以導線為例,但可藉由鍍敷法等形成。亦可混合存在導線法與鍍敷法。當然亦可如通常的使用打線接合法的製品般,混合存在將晶片間直接連接的導線、與使用導線的柱狀電極。亦可混合存在將晶片間直接連接的導線、與使用鍍敷法等的柱狀電極。亦可混合存在將晶片間直接連接的導線、使用導線的柱狀電極、應用鍍敷法等的柱狀電極。
另外,第二樹脂層29可不形成,而將第二半導體晶片231搭載於配線基板21上。該情況下,模塑樹脂層25形成於第一半導體晶片22的背面與第二半導體晶片231之間。
另外,第一半導體晶片22可為與非(NAND)型快閃記憶體,第二半導體晶片231可為控制器晶片。
參照圖18,對作為變形例的半導體裝置進行說明。圖18是與說明第一實施方式的圖11對應的圖。與圖11所示的第一實施方式的不同點在於如下方面:代替第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b,設置柱凸塊231c、柱凸塊232c、柱凸塊233c、柱凸塊234c及低熔點金屬部231d、低熔點金屬部232d、低熔點金屬部233d、低熔點金屬部234d。
於第二半導體晶片231上形成柱凸塊231c,之後於柱凸塊231c上形成低熔點金屬部231d。同樣地,於第二半導體晶片232上形成柱凸塊232c,之後於柱凸塊232c上形成低熔點金屬部232d。於第二半導體晶片233上形成柱凸塊233c,之後於柱凸塊233c上形成低熔點金屬部233d。於第二半導體晶片234上形成柱凸塊234c,之後於柱凸塊234c上形成低熔點金屬部234d。
作為柱凸塊231c、柱凸塊232c、柱凸塊233c、柱凸塊234c,使用Ag、Cu、Au、Pd、Ni的單體、該些中的兩種以上的複合膜、或者合金。作為低熔點金屬部231d、低熔點金屬部232d、低熔點金屬部233d、低熔點金屬部234d,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。
藉由形成柱凸塊231c、柱凸塊232c、柱凸塊233c、柱凸塊234c,能夠使與柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的連接部自第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234的晶片面分離。藉由使連接部自晶片面分離,由第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234與配線基板21的熱膨脹係數差引起的對連接部施加的應變的影響變小,可靠性進一步提高。亦能夠對應使柱凸塊或柱狀電極的間隔變窄的窄間距化。另外,相對於柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的直徑,增大柱凸塊231c、柱凸塊232c、柱凸塊233c、柱凸塊234c的直徑,藉此可減小於各部產生的應力。
參照圖19,對作為變形例的半導體裝置進行說明。圖19是與說明第一實施方式的圖11對應的圖。與圖11所示的第一實施方式的不同點在於如下方面:以覆蓋柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244與配線基板21的電極焊墊212的連接部的方式設置第四樹脂層31。
作為形成第四樹脂層31的第四樹脂,使用環氧系、酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、PBO系、矽酮系、苯並環丁烯系等樹脂、該些的混合材料、複合材料。藉由形成第四樹脂層31,能夠抑制形成模塑樹脂層25時的柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244的傾倒,可靠性提高。
參照圖20,對作為變形例的半導體裝置進行說明。圖20是與說明第一實施方式的圖11對應的圖。與圖11所示的第一實施方式的不同點在於如下方面:於配線基板21的設置有柱狀電極的部分設置有階差部32。階差部32與由第二半導體晶片232、第二半導體晶片233、第二半導體晶片234形成的階差相應地設置。階差部32具有第一階322、第二階323、及第三階324。於第一階322的內部設置有內部配線322a。於第二階323的內部設置有內部配線323a。於第三階324的內部設置有內部配線324a。雖於圖中未明示,但於第一階322的表面設置有與內部配線322a相連的電極焊墊。同樣地,於第二階323的表面設置有與內部配線323a相連的電極焊墊。於第三階324的表面設置有與內部配線324a相連的電極焊墊。
於配線基板21上設置有柱狀電極241D。柱狀電極241D與設置於第二半導體晶片231上的第二金屬凸塊231b相連。於設置於第一階322的電極焊墊上設置有柱狀電極242D。柱狀電極242D與設置於第二半導體晶片232上的第二金屬凸塊232b相連。
於設置於第二階323的電極焊墊上設置有柱狀電極243D。柱狀電極243D與設置於第二半導體晶片233上的第二金屬凸塊233b相連。於設置於第三階324的電極焊墊上設置有柱狀電極244D。柱狀電極244D與設置於第二半導體晶片234上的第二金屬凸塊234b相連。
柱狀電極241D、柱狀電極242D、柱狀電極243D、柱狀電極244D全部形成為相同的長度。藉由使柱狀電極241D、柱狀電極242D、柱狀電極243D、柱狀電極244D的長度相同,電性特性提高。另外,若積層晶片數增加,則需要形成長的柱狀電極,但若為該方式,則不需要形成長的柱狀電極,可抑制柱狀電極的傾倒。
接下來,參照圖21至圖28,對第二實施方式中的半導體裝置2E(參照圖28)的製造方法進行說明。如圖21所示,準備積層有玻璃支撐體51、剝離層52、及金屬層53者。作為剝離層52,使用環氧系、酚系、聚醯亞胺系、聚醯胺系、丙烯酸系、PBO系、矽酮系、苯並環丁烯系等樹脂、該些的混合材料、複合材料。作為金屬層53,使用Al、Cu、Au、Ni、Pd、Ti、Cr等單體、複合膜、合金等。
接下來,如圖22所示,於金屬層53上設置柱狀電極242、柱狀電極243、柱狀電極244。接下來,如圖23所示,於金屬層53上積層第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234。
於金屬層53上經由第三樹脂層33而設置第二半導體晶片231。關於形成第三樹脂層33的第三樹脂如所述說明般,因此省略其說明。於第二半導體晶片231與金屬層53之間設置有金屬柱54。作為金屬柱54,使用Ag、Cu、Au、Pd、Ni的單體、該些中的兩種以上的複合膜、或者合金。
於形成於第二半導體晶片231上的第三樹脂層33上搭載第二半導體晶片232。於第二半導體晶片232上形成有第二金屬凸塊232b。作為第二金屬凸塊232b,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。亦可將金屬凸塊設為柱凸塊與低熔點金屬部的組合。作為柱凸塊,使用Ag、Cu、Au、Pd、Ni的單體、該些中的兩種以上的複合膜、或者合金。作為低熔點金屬部,使用Sn、Ag、Cu、Au、Pd、Bi、Zn、Ni、Sb、In、Ge的單體、該些中的兩種以上的複合膜、或者合金。於搭載第二半導體晶片232時,將第二金屬凸塊232b以位於與柱狀電極242對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片232時,將柱狀電極242的前端與第二金屬凸塊232b連接。於柱狀電極242的前端與第二金屬凸塊232b的連接時,例如可將焊劑塗佈於第二金屬凸塊232b上並搭載後,藉由回流進行連接,亦可利用FC接合機進行熱壓接。亦可於還原環境中回流。亦可利用FC接合機暫時壓接後,一面藉由雷射回流進行加壓一面進行加熱來連接。
於第二半導體晶片232上形成第三樹脂層33。第三樹脂層33的材料或形成方法如所述說明般。於形成於第二半導體晶片232上的第三樹脂層33上搭載第二半導體晶片233。於搭載第二半導體晶片233時,將第二金屬凸塊233b以位於與柱狀電極243對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片233時,將柱狀電極243的前端與第二金屬凸塊233b連接。柱狀電極243的前端與第二金屬凸塊233b的連接方法如所述說明般。
於第二半導體晶片233上形成第三樹脂層33。第三樹脂層33的材料或形成方法如所述說明般。於形成於第二半導體晶片233上的第三樹脂層33上搭載第二半導體晶片234。於搭載第二半導體晶片234時,將第二金屬凸塊234b以位於與柱狀電極244對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片234時,將柱狀電極244的前端與第二金屬凸塊234b連接。柱狀電極244的前端與第二金屬凸塊234b的連接方法如所述說明般。
接下來,如圖24所示般,形成模塑樹脂層25。模塑樹脂層25被設置為覆蓋第一半導體晶片22、第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234、及柱狀電極242、柱狀電極243、柱狀電極244。關於形成模塑樹脂層25的模塑樹脂如所述說明般,因此省略其說明。
接下來,如圖25所示般,藉由雷射剝離來剝離玻璃支撐體51。接下來,如圖26所示般,去除剝離層52及金屬層53。接下來,如圖27所示般,搭載於配線基板21E上。配線基板21E例如使用有機基板,但並不限於此,亦可為再配線基板。
接下來,如圖28所示般,形成模塑樹脂層25E。於配線基板21E的背面形成金屬球26,藉由切割進行單片化,藉此完成半導體裝置2E。
接下來,參照圖29及圖30,對作為第二實施方式的變形例的半導體裝置2F進行說明。圖29是與圖27對應的圖式。如圖29所示般,可使用配線基板21F來代替配線基板21E。配線基板21F是再配線基板。接下來,如圖30所示般,形成模塑樹脂層25。於配線基板21F的背面形成金屬球26,藉由切割進行單片化,藉此完成半導體裝置2F。
接下來,參照圖31至圖35,對半導體裝置2F的不同的製造方法進行說明。如圖31所示,準備積層有玻璃支撐體51、剝離層52、及配線基板21F者。配線基板21F是再配線基板。
接下來,如圖32所示,於配線基板21F上設置柱狀電極242、柱狀電極243、柱狀電極244。接下來,如圖33所示,於配線基板21F上積層第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234。
於配線基板21F上經由第三樹脂層33而設置第二半導體晶片231。關於形成第三樹脂層33的第三樹脂如所述說明般,因此省略其說明。於第二半導體晶片231與配線基板21F之間設置有金屬柱54。
於形成於第二半導體晶片231上的第三樹脂層33上搭載第二半導體晶片232。於第二半導體晶片232上形成有第二金屬凸塊232b。於搭載第二半導體晶片232時,將第二金屬凸塊232b以位於與柱狀電極242對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片232時,將柱狀電極242的前端與第二金屬凸塊232b連接。於柱狀電極242的前端與第二金屬凸塊232b的連接時,例如可將焊劑塗佈於第二金屬凸塊232b上並搭載後,藉由回流進行連接,亦可利用FC接合機進行熱壓接。亦可於還原環境中回流。亦可利用FC接合機暫時壓接後,一面藉由雷射回流進行加壓一面進行加熱來連接。
於第二半導體晶片232上形成第三樹脂層33。第三樹脂層33的材料或形成方法如所述說明般。於形成於第二半導體晶片232上的第三樹脂層33上搭載第二半導體晶片233。於搭載第二半導體晶片233時,將第二金屬凸塊233b以位於與柱狀電極243對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片233時,將柱狀電極243的前端與第二金屬凸塊233b連接。柱狀電極243的前端與第二金屬凸塊233b的連接方法如所述說明般。
於第二半導體晶片233上形成第三樹脂層33。第三樹脂層33的材料或形成方法如所述說明般。於形成於第二半導體晶片233上的第三樹脂層33上搭載第二半導體晶片234。於搭載第二半導體晶片234時,將第二金屬凸塊234b以位於與柱狀電極244對應的位置的方式錯開配置。當於第三樹脂層33上搭載第二半導體晶片234時,將柱狀電極244的前端與第二金屬凸塊234b連接。柱狀電極244的前端與第二金屬凸塊234b的連接方法如所述說明般。
接下來,如圖34所示般,形成模塑樹脂層25。模塑樹脂層25被設置為覆蓋第一半導體晶片22、第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234、及柱狀電極242、柱狀電極243、柱狀電極244。關於形成模塑樹脂層25的模塑樹脂如所述說明般,因此省略其說明。
接下來,如圖35所示般,藉由雷射剝離來剝離玻璃支撐體51。繼而,去除剝離層52。接下來,於配線基板21F的背面形成金屬球26,藉由切割進行單片化,藉此完成半導體裝置2F(參照圖30)。
如所述說明般,半導體裝置2、半導體裝置2A、半導體裝置2E、半導體裝置2F包括:配線基板21、配線基板21E、配線基板21F,於內部設置有配線層;第一半導體晶片22,設置於配線基板21、配線基板21E、配線基板21F上;第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234,錯開地設置於第一半導體晶片22上、且於與配線基板21、配線基板21E、配線基板21F相向的面上設置有金屬凸塊;以及柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,設置於配線基板21、配線基板21E、配線基板21F上、且包含與設置於第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234上的第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b連接的導線。亦可設置柱凸塊231c、柱凸塊232c、柱凸塊233c、柱凸塊234c及低熔點金屬部231d、低熔點金屬部232d、低熔點金屬部233d、低熔點金屬部234d來代替第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b。第一半導體晶片22以倒裝晶片的方式安裝於配線基板21、配線基板21E、配線基板21F上。
如所述說明般,半導體裝置2、半導體裝置2A、半導體裝置2E、半導體裝置2F的製造方法是準備於內部設置有配線層的配線基板21、配線基板21E、配線基板21F,於配線基板21、配線基板21E、配線基板21F上設置第一半導體晶片22,於配線基板21、配線基板21E、配線基板21F上設置包含導線的柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,於第一半導體晶片22上錯開並設置第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234,將柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244與設置於第二半導體晶片231、第二半導體晶片232、第二半導體晶片233、第二半導體晶片234上的第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b連接。亦可設置柱凸塊231c、柱凸塊232c、柱凸塊233c、柱凸塊234c及低熔點金屬部231d、低熔點金屬部232d、低熔點金屬部233d、低熔點金屬部234d來代替第二金屬凸塊231b、第二金屬凸塊232b、第二金屬凸塊233b、第二金屬凸塊234b。第一半導體晶片22以倒裝晶片的方式安裝於配線基板21、配線基板21E、配線基板21F上。
如參照圖19說明般,亦可於柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244與配線基板21抵接的部分設置作為樹脂部的第四樹脂層31。於半導體裝置2的製造方法中,於配線基板21上設置柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244,於柱狀電極241、柱狀電極242、柱狀電極243、柱狀電極244與配線基板21抵接的部分設置作為樹脂部的第四樹脂層31。
如參照圖20說明般,亦可於配線基板21的表面設置有階差部32,柱狀電極242D、柱狀電極243D、柱狀電極244D設置於階差部32上。於半導體裝置2的製造方法中,準備於內部設置有配線層且於表面設置有階差部32的配線基板21,於階差部32上設置柱狀電極242D、柱狀電極243D、柱狀電極244D。
以上,參照具體例對本實施方式進行了說明。但是,本揭示並不限定於該些具體例。只要包括本揭示的特徵,則本領域技術人員向該些具體例中適宜加入設計變更而得者亦包含於本揭示的範圍內。所述各具體例包括的各要素及其配置、條件、形狀等可不限定於所例示者而適宜變更。只要不產生技術上的矛盾,則所述各具體例包括的各要素可適宜改變組合。
2、2A、2E、2F:半導體裝置
21、21E、21F:配線基板
22:第一半導體晶片
25、25E:模塑樹脂層
26:金屬球
27:第一金屬凸塊
28:第一樹脂層
29:第二樹脂層
30:支撐板
31:第四樹脂層
32:階差部
33:第三樹脂層
41:毛細管
42:導線夾
51:玻璃支撐體
52:剝離層
53:金屬層
54:金屬柱
211:配線層
212、231a:電極焊墊
231、232、233、234:第二半導體晶片
231b、232b、233b、234b:第二金屬凸塊
231c、232c、233c、234c:柱凸塊
231d、232d、233d、234d:低熔點金屬部
241、241D、242、242D、243、243D、244、244D:柱狀電極
241a:前端部
241b:導線
322:第一階
322a、323a、324a:內部配線
323:第二階
324:第三階
A:位置
圖1是第一實施方式中的半導體裝置的剖面圖。
圖2是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖3是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖4是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖5是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖6的(A)~圖6的(H)是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖7是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖8是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖9是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖10是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖11是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖12是用於說明第一實施方式中的半導體裝置的製造方法的圖。
圖13是用於說明第一實施方式中的半導體裝置的圖。
圖14是用於說明第一實施方式中的半導體裝置的製造方法的變形例的圖。
圖15是用於說明第一實施方式中的半導體裝置的製造方法的變形例的圖。
圖16是用於說明第一實施方式中的半導體裝置的製造方法的變形例的圖。
圖17是用於說明第一實施方式中的半導體裝置的製造方法的變形例的圖。
圖18是用於說明第一實施方式中的半導體裝置的變形例的圖。
圖19是用於說明第一實施方式中的半導體裝置的變形例的圖。
圖20是用於說明第一實施方式中的半導體裝置的變形例的圖。
圖21是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖22是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖23是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖24是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖25是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖26是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖27是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖28是用於說明第二實施方式中的半導體裝置的製造方法的圖。
圖29是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
圖30是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
圖31是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
圖32是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
圖33是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
圖34是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
圖35是用於說明第二實施方式中的半導體裝置的變形例的製造方法的圖。
2:半導體裝置
21:配線基板
22:第一半導體晶片
25:模塑樹脂層
26:金屬球
27:第一金屬凸塊
28:第一樹脂層
29:第二樹脂層
33:第三樹脂層
231、232、233、234:第二半導體晶片
231b、232b、233b、234b:第二金屬凸塊
241、242、243、244:柱狀電極
Claims (8)
- 一種半導體裝置,包括:配線基板,於內部設置有配線層,且具有第一面;第一半導體晶片,於作為與所述第一面相向的面的第二面上設置有第一金屬凸塊;第一柱狀電極,其中一端部與所述第一金屬凸塊連接,另一端部與所述配線基板連接,並沿著與所述配線基板的表面垂直的方向即第一方向設置;以及第一樹脂,密封所述配線基板的所述第一面、所述第一半導體晶片、及所述第一柱狀電極,所述第一金屬凸塊的直徑大於所述第一柱狀電極的中央部的直徑,且所述第一金屬凸塊設置於所述第一樹脂中,所述第一柱狀電極的所述另一端部的直徑大於所述第一柱狀電極的中央部的直徑,且設置於所述第一樹脂中。
- 如請求項1所述的半導體裝置,其中於所述配線基板與所述第一半導體晶片之間設置有第二半導體晶片,所述第二半導體晶片以倒裝晶片的方式安裝於所述配線基板上。
- 如請求項1所述的半導體裝置,其中設置有覆蓋所述第一柱狀電極的所述另一端部的第二樹脂。
- 如請求項1所述的半導體裝置,包括:第二半導體晶片,設置於所述第一半導體晶片上,於作為與 所述第一面相向的面的第三面上設置有第二金屬凸塊;第一階差部,以自所述配線基板上突出的方式設置;以及第二柱狀電極,其中一端部與所述第二金屬凸塊連接,另一端部與所述第一階差部連接,並沿著所述第一方向設置。
- 一種半導體裝置的製造方法,其中於內部設置有配線層的配線基板上沿著與所述配線基板的第一面垂直的方向即第一方向,以其中一端部與所述配線基板連接的方式設置第一柱狀電極,於設置所述第一柱狀電極之後,將所述第一柱狀電極的另一端部與設置於第一半導體晶片上的第一金屬凸塊連接,以及設置第一樹脂,所述第一樹脂密封所述配線基板的所述第一面、所述第一半導體晶片、及所述第一柱狀電極,所述第一金屬凸塊的直徑大於所述第一柱狀電極的中央部的直徑,且所述第一金屬凸塊設置於所述第一樹脂中,所述第一柱狀電極的所述另一端部的直徑大於所述第一柱狀電極的中央部的直徑,且設置於所述第一樹脂中。
- 如請求項5所述的半導體裝置的製造方法,其中於將所述第一柱狀電極的另一端部與所述第一金屬凸塊連接之前,將第二半導體晶片以倒裝晶片的方式安裝於所述配線基板上,此處,於自所述第一方向觀察時,所述第一半導體晶片重疊於所述第二半導體晶片上。
- 如請求項5或請求項6所述的半導體裝置的製造方 法,其中以覆蓋所述第一柱狀電極的所述一端部的方式設置第二樹脂。
- 如請求項5或請求項6所述的半導體裝置的製造方法,其中準備於所述第一面上設置有階差部的配線基板,沿著所述第一方向,以其中一端部與所述階差部連接的方式設置第二柱狀電極,以及於設置所述第二柱狀電極之後,將所述第二柱狀電極的另一端部與設置於第二半導體晶片上的第二金屬凸塊連接。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021154454A JP2023045852A (ja) | 2021-09-22 | 2021-09-22 | 半導体装置及び半導体装置の製造方法 |
JP2021-154454 | 2021-09-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202315008A TW202315008A (zh) | 2023-04-01 |
TWI819491B true TWI819491B (zh) | 2023-10-21 |
Family
ID=85572369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111105361A TWI819491B (zh) | 2021-09-22 | 2022-02-15 | 半導體裝置及半導體裝置的製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230089223A1 (zh) |
JP (1) | JP2023045852A (zh) |
CN (1) | CN115863284A (zh) |
TW (1) | TWI819491B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201025532A (en) * | 2008-12-16 | 2010-07-01 | Powertech Technology Inc | Chip stacked package having single-sided pads on chips |
TW201238030A (en) * | 2011-01-31 | 2012-09-16 | Fujitsu Ltd | Semiconductor device, method of manufacturing semiconductor device, and electronic device |
TW201701416A (zh) * | 2012-12-20 | 2017-01-01 | 英帆薩斯公司 | 用於具有接合元件至囊封表面的微電子封裝的結構 |
TW201921625A (zh) * | 2017-08-24 | 2019-06-01 | 美商美光科技公司 | 具有橫向偏移堆疊之半導體晶粒之半導體裝置 |
TW201943039A (zh) * | 2018-03-27 | 2019-11-01 | 力成科技股份有限公司 | 半導體封裝及其製造方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI613772B (zh) * | 2017-01-25 | 2018-02-01 | 力成科技股份有限公司 | 薄型扇出式多晶片堆疊封裝構造 |
-
2021
- 2021-09-22 JP JP2021154454A patent/JP2023045852A/ja active Pending
-
2022
- 2022-02-15 TW TW111105361A patent/TWI819491B/zh active
- 2022-02-18 CN CN202210149707.3A patent/CN115863284A/zh active Pending
- 2022-02-25 US US17/681,487 patent/US20230089223A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201025532A (en) * | 2008-12-16 | 2010-07-01 | Powertech Technology Inc | Chip stacked package having single-sided pads on chips |
TW201238030A (en) * | 2011-01-31 | 2012-09-16 | Fujitsu Ltd | Semiconductor device, method of manufacturing semiconductor device, and electronic device |
TW201701416A (zh) * | 2012-12-20 | 2017-01-01 | 英帆薩斯公司 | 用於具有接合元件至囊封表面的微電子封裝的結構 |
TW201921625A (zh) * | 2017-08-24 | 2019-06-01 | 美商美光科技公司 | 具有橫向偏移堆疊之半導體晶粒之半導體裝置 |
TW201943039A (zh) * | 2018-03-27 | 2019-11-01 | 力成科技股份有限公司 | 半導體封裝及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202315008A (zh) | 2023-04-01 |
US20230089223A1 (en) | 2023-03-23 |
JP2023045852A (ja) | 2023-04-03 |
CN115863284A (zh) | 2023-03-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7187078B2 (en) | Bump structure | |
JP4705748B2 (ja) | 半導体装置の製造方法 | |
TW202249195A (zh) | 半導體封裝以及製造其之方法 | |
US9633939B2 (en) | Semiconductor package and manufacturing method thereof | |
CN113140519A (zh) | 采用模制中介层的晶圆级封装 | |
US10121736B2 (en) | Method of fabricating packaging layer of fan-out chip package | |
JP2013518432A (ja) | Icダイ又はウエハをtsvウエハに接合するためのデュアルキャリア | |
JP2003332521A (ja) | 半導体装置及びその製造方法 | |
US20100007017A1 (en) | Inter-connecting structure for semiconductor package and method for the same | |
US20120252165A1 (en) | Method for manufacturing a semiconductor device | |
CN110880457B (zh) | 半导体封装件及其形成方法 | |
JPH11274241A (ja) | 半導体装置の製造方法 | |
JP4206631B2 (ja) | 熱硬化性液状封止樹脂組成物、半導体素子の組立方法及び半導体装置 | |
TW201517187A (zh) | 具有嵌入在延伸基板和底部基板之間的半導體晶粒的半導體裝置 | |
JP2021197430A (ja) | 半導体装置の製造方法 | |
JP3262728B2 (ja) | 半導体装置及びその製造方法 | |
JP2003258034A (ja) | 多層配線基体の製造方法および多層配線基体 | |
US20230361070A1 (en) | Method for fabricating semiconductor package | |
TWI819491B (zh) | 半導體裝置及半導體裝置的製造方法 | |
JP2002313993A (ja) | 半導体装置およびその製造方法並びにその接合構造 | |
JP2006222470A (ja) | 半導体装置および半導体装置の製造方法 | |
JP3721175B2 (ja) | 半導体装置の製造方法 | |
JP7406336B2 (ja) | 半導体装置の製造方法 | |
TWI394240B (zh) | 免用凸塊之覆晶封裝構造及其中介板 | |
JP2005142452A (ja) | 半導体装置及びその製造方法 |