TWI804626B - 貼合式soi晶圓的製造方法及貼合式soi晶圓 - Google Patents

貼合式soi晶圓的製造方法及貼合式soi晶圓 Download PDF

Info

Publication number
TWI804626B
TWI804626B TW108117570A TW108117570A TWI804626B TW I804626 B TWI804626 B TW I804626B TW 108117570 A TW108117570 A TW 108117570A TW 108117570 A TW108117570 A TW 108117570A TW I804626 B TWI804626 B TW I804626B
Authority
TW
Taiwan
Prior art keywords
wafer
layer
bonded
insulating film
polysilicon layer
Prior art date
Application number
TW108117570A
Other languages
English (en)
Other versions
TW202001988A (zh
Inventor
今井俊和
吉田和彦
二井谷美保
若林大士
石川修
Original Assignee
日商信越半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商信越半導體股份有限公司 filed Critical 日商信越半導體股份有限公司
Publication of TW202001988A publication Critical patent/TW202001988A/zh
Application granted granted Critical
Publication of TWI804626B publication Critical patent/TWI804626B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02595Microstructure polycrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • H01L21/3221Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
    • H01L21/3226Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering of silicon on insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Recrystallisation Techniques (AREA)
  • Element Separation (AREA)

Abstract

一種貼合式SOI晶圓的製造方法,係將由單晶矽構成的貼合晶圓及由單晶矽構成的基底晶圓藉由絕緣膜而予以貼合,包含下列步驟:於基底晶圓的貼合面側形成基礎絕緣膜;於基礎絕緣膜的表面堆積多晶矽層;研磨多晶矽層的表面;於研磨後的多晶矽層進行離子注入以將多晶矽層變質,而形成變質矽層;於貼合晶圓的貼合面形成絕緣膜;透過絕緣膜將基底晶圓的變質矽層的表面與貼合晶圓貼合;以及將經貼合的貼合晶圓薄膜化而形成SOI層,其中,基底晶圓係使用電阻率100Ω‧cm以上的單晶矽晶圓,藉此能夠提供諧波特性良好的貼合式SOI晶圓。

Description

貼合式SOI晶圓的製造方法及貼合式SOI晶圓
本發明係關於一種貼合式SOI晶圓的製造方法及貼合式SOI晶圓。
作為對應高頻(Radio frequency, RF)裝置的SOI晶圓,係以將基底晶圓的電阻率高電阻化以對應。但是,為了對應進一步的高速化而變得必須對應更高的頻率,僅藉由習知的高電阻晶圓之使用逐漸變得無法對應。
於此,近年來實用化而使用有包含由單晶矽所構成的基底晶圓、基底晶圓上的多晶矽層、多晶矽層上的導電體層及導電體層上的單晶矽層的貼合式半導體晶圓,詳細而言為具有載體補陷層的所謂高捕捉(Trap-rich)型絕緣體上矽(Silicon on Insulator, SOI)基板等。多晶矽層作為具有使產生的載體消滅的效果的層(亦稱載體陷阱層、高捕捉層)而發揮功效。
關於高捕捉型SOI晶圓的製造,已知有如下所示的技術。
專利文獻1及專利文獻2中,記載有於藉由洗淨基底晶圓所形成的厚度約1nm的薄氧化膜上形成多晶矽層,藉此能夠抑制SOI晶圓製造步驟的熱處理步驟及裝置製造步驟的熱處理所致的單晶化,而能夠維持作為載體陷阱層的效果。 專利文獻3中,記載有使高捕捉型SOI晶圓的載體陷阱層的多晶矽層的厚度為4μm以上,使基底晶圓的電阻率為2至4kΩcm。
專利文獻4中記載有關於高捕捉層的形成,為了迴避堆積於上部的多晶矽層的磊晶成長,將下側的多晶層的上部藉由Ar等的離子注入而非晶質化(第[0043]至[0044]段等)。
專利文獻5中記載有關於高捕捉層,包含多晶構造體或非晶態構造體,該層為選自以矽、SiGe、SiC及Ge所構成的材料群(請求項1等)。
專利文獻6中記載有關於高階頻率諧波抑制區域(即高捕捉層),能夠包含稀有氣體原子等(Ar等)的離子注入原子(申請專利範圍等)。 〔先行技術文獻〕 〔專利文獻〕
專利文獻1:日本特開2015-211074號公報 專利文獻2:日本特開2015-211061號公報 專利文獻3:日本特開2016-143820號公報 專利文獻4:日本特表2017-510080號公報 專利文獻5:日本特表2017-538297號公報 專利文獻6:日本特表2012-517691號公報
〔發明所欲解決的問題〕 如同前述,對應RF裝置的SOI晶圓,為了對應進一步的高速化而變得必須要對應更高的頻率,而必須要進一步提升諧波特性。進一步,雖然亦需要抑制在同時施加直流偏壓(DC bias)和RF訊號時的二次、三次諧波(直流偏壓依賴性),但未曾報告有關於直流偏壓依賴性的抑制。
又專利文獻2所記載的技術中,由於在多晶矽層堆積步驟中進行低溫堆積及高溫堆積的二階段堆積,無法避免生產性降低。專利文獻3所記載的技術中,亦由於使多晶矽層的厚度為4μm以上,使成膜時間變長而生產性降低。如此,習知技術中,提升載體陷阱層的諧波特性,將伴隨有生產性降低的問題。
在此,於表1顯示調查了習知的高捕捉型SOI晶圓中,多晶矽層的厚度與結合不良之間的關係的結果。表1所示的資料,為對以堆積溫度1130℃、堆積速度5μm/min下形成的多晶矽層的表面進行研磨,並調查研磨後的多晶矽層的厚度與結合不良的關係。
【表1】
Figure 108117570-A0304-0001
如表1所示,得知習知構造的狀況下,使研磨後的多晶矽層的膜厚為1.7μm以下的較薄範圍則會發生結合不良,即為了迴避結合不良的發生,必須使研磨後的多晶矽層為約2μm以上的厚度。換句話說,為了提升生產性而僅將多晶矽層的厚度減少,則會發生結合不良的問題。但是若是增加多晶矽層的厚度,則在生產性降低的同時會發生翹曲的問題。
本發明為解決上述問題之物,以提供具有二次、三次諧波特性提升的高捕捉層的貼合式SOI晶圓的製造方法及具有二次、三次諧波特性提升的高捕捉層的貼合式SOI晶圓為目的。 又本發明以在提升具有高捕捉層的貼合式SOI晶圓的二次、三次諧波特性的同時,提升生產性並抑制晶圓的翹曲及結合不良為目的。
本發明為了解決上述問題所採用之技術手段係提供一種將單晶矽所構成的貼合晶圓與單晶矽所構成的基底晶圓透過絕緣膜貼合的貼合式SOI晶圓的製造方法,包含下列步驟:於該基底晶圓的貼合面側形成基礎絕緣膜;於該基礎絕緣膜的表面堆積多晶矽層;研磨該多晶矽層的表面;於研磨後的該多晶矽層進行離子注入以將該多晶矽層變質,而形成變質矽層;於該貼合晶圓的貼合面形成該絕緣膜;透過該絕緣膜將該基底晶圓的該變質矽層的表面與該貼合晶圓貼合;以及將經貼合的該貼合晶圓薄膜化而形成SOI層,其中,該基底晶圓係使用電阻率100Ω‧cm以上的單晶矽晶圓。
依據如此的貼合式SOI晶圓的製造方法,能夠得到二次、三次諧波特性提升的高捕捉層。特別是能夠將同時施加直流偏壓及RF訊號的二次、三次諧波抑制。又藉由提高高捕捉層的諧波特性,較習知的高捕捉層(多晶層)更能夠薄膜化,結果能夠提升多晶層堆積的生產性,而抑制晶圓的翹曲及結合不良。
此時該變質矽層的膜厚度得以為100nm以上且1000nm以下。
藉此,能夠減少堆積多晶矽層的步驟所需的時間,而能夠進一步提升生產性的同時,能夠更有效果地抑制晶圓的翹曲及結合不良。
此時,得以使該離子注入中的注入離子為Ar離子。
藉此,能夠更有效地使多晶構造變質。
此時,得以使該多晶矽層堆積後的該基礎絕緣膜的厚度為0.5nm以上且20nm以下。
藉此,能夠更有效果地抑制SOI製造步驟中熱處理所致的高捕捉層的單晶化。
又藉由本發明,能夠提供一種貼合式SOI晶圓,包含由電阻率100Ω‧cm以上的單晶矽所構成的基底晶圓、該基底晶圓上的基礎絕緣膜、該基礎絕緣膜上的變質矽層、該變質矽層上的絕緣膜及該絕緣膜上的SOI層,其中該變質矽層為具有非晶態區域,該非晶態區域包含球狀缺陷。
依據如此的貼合式SOI晶圓,能夠成為得以提升二次、三次諧波特性,而得以將在同時施加直流偏壓及RF訊號時的二次、三次諧波抑制的貼合式SOI晶圓。又變質矽層的薄膜化變得可能,而成為抑制翹曲及結合不良的貼合式SOI晶圓。
此時,該變質矽層的膜厚度得以為100nm以上且1000nm以下。
藉此,翹曲及結合不良受到進一步的抑制。
此時,該基礎絕緣膜的厚度得以為0.5nm以上且20nm以下。
藉此,Trap-ruch層的單晶化受到進一步的抑制。
如同前述,依照本發明的貼合式SOI晶圓的製造方法,能夠得到二次、三次諧波特性提升的貼合式SOI晶圓。又依照本發明的貼合式SOI晶圓,能夠為二次、三次諧波特性提升的貼合式SOI晶圓。進一步,藉由高捕捉層的諧波特性的提升,變得能夠較習知的高捕捉層(多晶層)更加薄膜化,結果能夠提升多晶層堆積的生產性,並抑制晶圓的翹曲及結合不良。
以下詳細說明本發明,但本發明並非限定於此。
如同前述,尋求有包含二次、三次諧波特性提升的高捕捉層的貼合式SOI晶圓的製造方法及包含二次、三次諧波特性提升的高捕捉層的貼合式SOI晶圓。
本案發明人對上述課題反覆精心研討的結果,發現藉由將由單晶矽構成的貼合晶圓及由單晶矽構成的基底晶圓藉由絕緣膜而予以貼合,且包含於該基底晶圓的貼合面側形成基礎絕緣膜的步驟;於該基礎絕緣膜的表面堆積多晶矽層的步驟;研磨該多晶矽層的表面的步驟;於研磨後的該多晶矽層進行離子注入以將該多晶矽層變質,而形成變質矽層的步驟;於該貼合晶圓的貼合面形成該絕緣膜的步驟;透過該絕緣膜將該基底晶圓的該變質矽層的表面與該貼合晶圓貼合的步驟;以及將經貼合的該貼合晶圓薄膜化而形成SOI層的步驟,且其中該基底晶圓係使用電阻率100Ω‧cm以上的單晶矽晶圓的貼合式SOI晶圓的製造方法,能夠得到二次、三次諧波特性提升的高捕捉層,特別是能夠將在同時施加直流偏壓及RF訊號時的二次、三次諧波抑制,又藉由高捕捉層的諧波特性的提升,能夠變得較習知的高捕捉層(多晶層)更加薄膜化,提高多晶層堆積的生產性,且抑制翹曲及結合不良,而完成本發明。
又本案發明人對上述課題反覆精心研討的結果,發現藉由包含由電阻率100Ω‧cm以上的單晶矽所構成的基底晶圓、該基底晶圓上的基礎絕緣膜、該基礎絕緣膜上的變質矽層、該變質矽層上的絕緣膜及該絕緣膜上的SOI層,且其中該變質矽層為具有非晶態區域,該非晶態區域包含球狀缺陷的貼合式SOI晶圓,成為能夠提升二次、三次諧波特性的貼合式SOI晶圓,而完成本發明。
以下,參照圖式而說明本發明的貼合式SOI晶圓的製造方法的實施型態之一例。另外,圖式為示意圖,並非反映實際的尺寸。
首先,準備由單晶矽所構成的貼合晶圓10(參照圖1的步驟S11、圖2的(a))。
接著,藉由例如熱氧化及CVD等,於貼合晶圓10使作為埋入氧化膜層16 (BOX層)的絕緣膜14成長(參照圖1的步驟S12、圖2的(b))。
接著,自該絕緣膜14上藉由離子注入機,將氫離子及稀有氣體離子中至少一種的氣體離子注入,而於貼合晶圓10內形成離子注入層17(參照圖1的步驟S13、圖2的(c))。此時,以能夠得到目標的SOI層15之厚度的方式,選擇離子注入加速電壓。
接著,為了除去貼合晶圓10的貼合面的微粒子,進行貼合前洗淨(參照圖1的步驟S14)。
另一方面,於上述步驟之外,準備由單晶矽所構成的基底晶圓11(參照圖1的步驟S21、圖2的(d))。 另外,基底晶圓11的電阻率,只要為100Ω‧cm以上便能夠用於製造高頻裝置,以1000Ω‧cm以上較佳、以3000Ω‧cm以上特佳。電阻率的上限雖無特別限定,但能夠為例如50000Ω‧cm。
接著,於基底晶圓11上形成基礎氧化膜20(基底氧化膜) (參照圖1的步驟S22、圖2的(e))。基礎氧化膜20的厚度,為0.5nm以上,且20nm以下的厚度為佳。為此範圍,則能夠更有效地將包含於變質矽層13中的非晶態區域由於熱處理而單晶化予以抑制。 作為形成如此厚度的氧化膜的方法,可列舉熱氧化所致的屏蔽氧化膜的形成,及濕洗所致的薄氧化膜(數nm以下)的形成。作為熱氧化可舉例如於DryO2 氛圍中800℃的熱氧化處理。作為濕洗可舉例如藉由進行使用SC1(NH4 OH與H2 O2 的混合水溶液)、SC2(HCl與H2 O2 的混合水溶液)、過二硫酸(H2 SO4 與H2 O2 的混合水溶液)及臭氧水等的洗淨,以及組合此些的洗淨,以形成厚度約0.5至20nm的均勻的氧化膜。
接著,於基礎氧化膜20上堆積多晶矽層12(參照圖1的步驟S23、圖2的(f))。多晶矽層12,能夠使用一般的CVD裝置,作為原料氣體使用三氯氫矽,以常壓高速堆積多晶矽層12。當然,亦能夠以甲矽烷、二氯矽烷及四氯矽烷等作為原料氣體,以減壓氛圍堆積。只要使多晶矽成長,堆積溫度、原料氣體及堆積壓力等並無特別限定。
接著,將堆積於基底晶圓11的多晶矽層12的表面藉由研磨而平坦化(參照圖1的步驟S24、圖2的(g))。由於多晶矽層12的表面粗糙度大,有藉由將表面研磨以平坦化的必要。
接著,為本發明的特徵的於經研磨的多晶矽層12進行離子注入,藉此將多晶矽層12變質而形成變質矽層13(參照圖1的步驟S25、圖2的(h))。 注入的離子,只要不會成為使自由載體增加的摻雜物的離子,且能夠將多晶構造變質則無特別限定,但以能夠更加有效地變質的點而言以Ar離子為佳。其他亦能夠使用Si離子、Ge離子、O離子、C離子等。 離子注入加速電壓,根據多晶矽層的厚度及注入的離子種類而適宜設定即可。例如能夠為約100keV至1MeV。 劑量雖無特別限定,但能夠為例如約0.1×1016 至5×1016 /cm2 。若增加劑量,則能夠將變質矽層擴散到更深的位置。 變質矽層的厚度,以100nm以上且1000nm以下為佳。為此範圍,則諧波特性更加提升的同時,由於不需要過剩的多晶矽層的形成,能夠進一步提升堆積多晶矽層的步驟的生產性。以200nm以上且500nm以下較佳。又自能夠抑制晶圓的翹曲的發生來看,以不形成為過厚較好。
接著,為了除去變質矽層13的表面的微粒子,進行貼合前洗淨(參照圖1的步驟S26)。 另外,圖1的步驟S11至S14及圖1的步驟S21至S26,能夠並行實施。
接著,使形成有變質矽層13的基底晶圓11,密著貼合於形成有絕緣膜14的貼合晶圓10,而使基底晶圓11的形成有變質矽層13的面與貼合晶圓10的注入面接觸(參照圖1的步驟S31、圖2的(i))。
接著,對貼合式晶圓施加於離子注入層17使微泡層產生的熱處理(剝離熱處理),於產生的微泡層剝離,而製作於基底晶圓11上形成有埋入氧化膜層16及SOI層15的貼合式SOI晶圓21。另外,此時衍生出具有剝離面19的剝離晶圓18(參照圖1的步驟S32、圖2的(j))。
接著,為了增加貼合交界面的結合強度而對貼合式晶圓21施加結合熱處理(參照圖1的步驟S33)。 〔實施例〕
以下雖列舉實施例以詳細說明本發明,但本發明並非限定於此。
(實施例) 藉由以圖1、圖2所說明的製造方法,製造貼合式SOI晶圓。但是,作為基底晶圓,使用直徑200mm、結晶方位<100>、電阻率9000Ω‧cm、p型的單晶矽,形成基底氧化膜,堆積多晶矽層(使用三氯氫矽做為原料氣體),多晶矽層的研磨,離子注入所致的變質矽層的形成,BOX氧化,注入氫離子,剝離熱處理及結合熱處理,係以如下的條件以進行。 基礎氧化膜形成    :800℃dryO2 氧化膜厚度15nm 多晶矽層堆積     :1130℃ 常壓 堆積速度5μm/min 膜厚度1.35μm 多晶矽層的研磨    :研磨量1μm(研磨後膜厚度0.35μm) 變質矽層形成     :Ar+ 離子、210keV、 1.0×1016 /cm2 BOX氧化       :1050℃ 氧化膜厚度400nm 氫離子注入      :105keV 7.5×1016 /cm2 剝離熱處理      :500℃ 30分鐘 100%Ar氛圍 結合熱處理      :900℃高溫氧化 + 1100℃120分鐘的Ar退火 SOI層        :145nm 使用如此製作的貼合式SOI晶圓,製造高頻積體電路裝置。
(比較例1) 變質矽層形成     :無(無注入Ar離子) 使用除了上述改變外與實施例相同的貼合式SOI晶圓,製造高頻積體電路裝置。
(比較例2) 基礎氧化膜形成    :SC1+SC2洗淨 氧化膜厚度1nm 多晶矽層堆積     :1000℃ 常壓 堆積速度1.8μm/min 膜厚度2.8μm(研磨後1.8μm) 變質矽層形成     :無(無注入Ar離子) 使用除了上述改變外與實施例相同的貼合式SOI晶圓,製造高頻積體電路裝置。
將實施例、比較例所得的樣品進行以下的評價。
作為變質矽層形成後的晶圓的形狀測定,進行了以AFM進行的10μm見方的變質矽層表面的表面粗糙度(RMS)的測定,及晶圓的翹曲(μm)的測定。 又評價了基底晶圓與貼合晶圓結合時的結合不良的發生。結合不良未發生者評為「結合不良:無」,發生結合不良者評為「結合不良:有」。
關於製造的高頻積體電路裝置,測定了二次諧波(2HD)、三次諧波(3HD)的特性。二次諧波(2HD)及三次諧波(3HD)為該數值越小(負值越大)表示裝置的特性越佳。 又將分別施加作為直流偏壓的+20V及0V的2HD、3HD予以測定,藉由算出其差異,評價2HD、3HD的直流偏壓依賴性。算出值越小,則表示偏壓依賴性越小而特性越佳。
進一步進行生產性的比較。以比較例2的多晶矽層堆積步驟的生產性為1.0,計算、評價了實施例、比較例1的生產性。
各種評價結果統整顯示於表2。另外,表2亦記載有多晶矽層12及變質矽層13的形成條件。
【表2】
Figure 108117570-A0304-0002
比較使研磨後的多晶矽層的厚度相等的實施例、比較例1,則可得知相對於比較例1中由於發生結合不良,而無法測定諧波特性,實施例中並未發生結合不良,因此夠得到高製品產率及良好的諧波特性。
比較實施例及比較例2的諧波特性,則可得知於比較例2中,由於將研磨後的厚度加厚為1.8μm的不發生結合不良的程度,雖在2HD得到與實施例同等的特性,但3HD為較實施例差的結果。另一方面,直流偏壓依賴性與實施例1相比顯示出較大的值,可得知實施例中,得到直流偏壓依賴性佳之物。 關於翹曲,實施例減少至比較例2的一半以下。 又比較例2中基礎氧化膜為1nm,因此為了防止多晶矽層的單晶化而以低溫堆積。因此,堆積速率變低而生產性低下,但在堆積速度高且堆積膜厚度小的實施例中,能夠大幅提高生產性。
又得知如本發明中藉由於多晶矽層12進行離子注入而形成變質矽層13的狀況下,即使令變質矽層的厚度為1000nm(1μm)以下的相較於習知技術(參照表1)為極薄的範圍的狀況下亦不會發生結合不良。其理由被認為是如實施例、比較例1的表面粗糙測定結果所示,與藉由離子注入而多晶矽層12的研磨面的表面粗糙度改善有關係。雖尚未明瞭表面粗糙的改善為何種現象所致,但被認為是(1)藉由大原子而Si結晶的凹凸面被敲擊而變得平滑,或是(2)藉由高劑量注入而矽表面變為高溫而引起再配置等。
接著,將實施例所得的貼合式SOI晶圓的SOI層除去後的剖面,使用TEM進行觀察。剖面TEM相片顯示於圖3。又於圖4顯示用以說明圖3的剖面TEM相片的構造說明圖。 圖1的S25、圖2的(h)中藉由於多晶矽層12注入Ar離子,使多晶矽層12成為變質矽層13。如圖3、圖4所示,變質矽層13成為於上部含有球狀缺陷的非晶態區域23、於下部含有多晶層24之物。另外,圖3、圖4中,最上層形成有TEM觀察用保護膜22。球狀缺陷被認為是經離子注入的多晶矽層12藉由受到SOI晶圓製造步驟的熱處理(剝離熱處理及結合熱處理)而形成,成為混合有球狀的空洞(cavity)及球狀的非晶態矽的構造。又非晶態區域藉由基礎氧化膜20的存在而維持非晶態構造。如此的構造體為本案發明人率先製造。
藉由具備有包含此些球狀缺陷的非晶態區域23的變質矽層13,能夠得到在諧波特性良好的同時,翹曲的發生及結合不良被抑制,高捕捉層得以薄膜化的貼合式SOI晶圓。
另外,本發明並非限定於上述實施型態。上述實施型態僅為例示,具有與本發明的專利請求範圍所記載的技術思想實質相同的構成,而發揮相同效果之物,亦應包含於本發明的技術範圍內。
10‧‧‧貼合晶圓 11‧‧‧基底晶圓 12‧‧‧多晶矽層 13‧‧‧變質矽層 14‧‧‧絕緣膜 15‧‧‧SOI層 16‧‧‧埋入氧化膜層 17‧‧‧離子注入層 18‧‧‧剝離晶圓 19‧‧‧剝離面 20‧‧‧基礎氧化膜 21‧‧‧貼合式SOI晶圓 22‧‧‧TEM觀察用保護膜 23‧‧‧非晶態區域 24‧‧‧多晶層
圖1為顯示本發明的SOI晶圓的製造方法的實施型態之一例的製造流程。 圖2為顯示本發明的SOI晶圓的實施樣態之一例的示意剖面圖。 圖3為顯示本發明的SOI晶圓的剖面TEM相片。 圖4為顯示本發明的SOI晶圓的剖面TEM相片的構造說明圖。

Claims (8)

  1. 一種貼合式SOI晶圓的製造方法,係將由單晶矽構成的貼合晶圓及由單晶矽構成的基底晶圓藉由絕緣膜而予以貼合,包含下列步驟: 於該基底晶圓的貼合面側形成基礎絕緣膜; 於該基礎絕緣膜的表面堆積多晶矽層; 研磨該多晶矽層的表面; 於研磨後的該多晶矽層進行離子注入以將該多晶矽層變質,而形成變質矽層; 於該貼合晶圓的貼合面形成該絕緣膜; 透過該絕緣膜將該基底晶圓的該變質矽層的表面與該貼合晶圓貼合;以及 將經貼合的該貼合晶圓薄膜化而形成SOI層, 其中,該基底晶圓係使用電阻率100Ω‧cm以上的單晶矽晶圓。
  2. 如請求項1所述的貼合式晶圓的製造方法,其中該變質矽層的膜厚度為100nm以上且1000nm以下。
  3. 如請求項1所述的貼合式SOI晶圓的製造方法,其中使該離子注入中的注入離子為Ar離子。
  4. 如請求項2所述的貼合式SOI晶圓的製造方法,其中使該離子注入中的注入離子為Ar離子。
  5. 如請求項1至4中任一項所述的貼合式SOI晶圓的製造方法,其中該多晶矽層堆積後的該基礎絕緣膜的厚度為0.5nm以上且20nm以下。
  6. 一種貼合式SOI晶圓,包含由電阻率100Ω‧cm以上的單晶矽所構成的基底晶圓、該基底晶圓上的基礎絕緣膜、該基礎絕緣膜上的變質矽層、該變質矽層上的絕緣膜及該絕緣膜上的SOI層,其中該變質矽層為具有非晶態區域,該非晶態區域包含球狀缺陷。
  7. 如請求項6所述的貼合式SOI晶圓,其中該變質矽層的膜厚度為100nm以上且1000nm以下。
  8. 如請求項7所述的貼合式SOI晶圓,其中該基礎絕緣膜的厚度為0.5nm以上且20nm以下。
TW108117570A 2018-06-14 2019-05-21 貼合式soi晶圓的製造方法及貼合式soi晶圓 TWI804626B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP2018-114001 2018-06-14
JP2018114001A JP6827442B2 (ja) 2018-06-14 2018-06-14 貼り合わせsoiウェーハの製造方法及び貼り合わせsoiウェーハ

Publications (2)

Publication Number Publication Date
TW202001988A TW202001988A (zh) 2020-01-01
TWI804626B true TWI804626B (zh) 2023-06-11

Family

ID=68843208

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108117570A TWI804626B (zh) 2018-06-14 2019-05-21 貼合式soi晶圓的製造方法及貼合式soi晶圓

Country Status (8)

Country Link
US (1) US11495488B2 (zh)
EP (1) EP3809448B1 (zh)
JP (1) JP6827442B2 (zh)
KR (1) KR20210020024A (zh)
CN (1) CN112262455A (zh)
SG (1) SG11202011945RA (zh)
TW (1) TWI804626B (zh)
WO (1) WO2019239763A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021190660A (ja) * 2020-06-04 2021-12-13 株式会社Sumco 貼り合わせウェーハ用の支持基板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107533953A (zh) * 2015-03-03 2018-01-02 太阳能爱迪生半导体有限公司 具有可控膜应力的在硅衬底上沉积电荷捕获多晶硅膜的方法
US20180122639A1 (en) * 2015-06-09 2018-05-03 Shin-Etsu Handotai Co., Ltd. Method for manufacturing bonded soi wafer

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0246756A (ja) * 1988-08-08 1990-02-16 Mitsubishi Electric Corp 半導体容量素子の製造方法
US5229305A (en) * 1992-02-03 1993-07-20 Motorola, Inc. Method for making intrinsic gettering sites in bonded substrates
JPH06232390A (ja) * 1993-01-29 1994-08-19 Nippon Steel Corp 半導体装置のポリサイド配線の製造方法
JPH08186167A (ja) * 1994-12-27 1996-07-16 Mitsubishi Materials Shilicon Corp 張り合わせ誘電体分離ウェーハの製造方法
US8299537B2 (en) 2009-02-11 2012-10-30 International Business Machines Corporation Semiconductor-on-insulator substrate and structure including multiple order radio frequency harmonic supressing region
US8786051B2 (en) * 2012-02-21 2014-07-22 International Business Machines Corporation Transistor having a monocrystalline center section and a polycrystalline outer section, and narrow in-substrate collector region for reduced base-collector junction capacitance
FR3019373A1 (fr) 2014-03-31 2015-10-02 St Microelectronics Sa Procede de fabrication d'une plaque de semi-conducteur adaptee pour la fabrication d'un substrat soi et plaque de substrat ainsi obtenue
JP6100200B2 (ja) * 2014-04-24 2017-03-22 信越半導体株式会社 貼り合わせsoiウェーハの製造方法
JP6118757B2 (ja) 2014-04-24 2017-04-19 信越半導体株式会社 貼り合わせsoiウェーハの製造方法
JP6156252B2 (ja) * 2014-05-16 2017-07-05 株式会社豊田自動織機 半導体基板の製造方法および半導体基板
JP2015228432A (ja) * 2014-06-02 2015-12-17 信越半導体株式会社 Soiウェーハの製造方法及び貼り合わせsoiウェーハ
JP6650463B2 (ja) 2014-11-18 2020-02-19 グローバルウェーハズ カンパニー リミテッドGlobalWafers Co.,Ltd. 電荷トラップ層を備えた高抵抗率の半導体・オン・インシュレーターウェハーの製造方法
JP2016143820A (ja) 2015-02-04 2016-08-08 信越半導体株式会社 貼り合わせ半導体ウェーハ及びその製造方法
JP6443394B2 (ja) * 2016-06-06 2018-12-26 信越半導体株式会社 貼り合わせsoiウェーハの製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107533953A (zh) * 2015-03-03 2018-01-02 太阳能爱迪生半导体有限公司 具有可控膜应力的在硅衬底上沉积电荷捕获多晶硅膜的方法
US20180122639A1 (en) * 2015-06-09 2018-05-03 Shin-Etsu Handotai Co., Ltd. Method for manufacturing bonded soi wafer

Also Published As

Publication number Publication date
CN112262455A (zh) 2021-01-22
JP6827442B2 (ja) 2021-02-10
US11495488B2 (en) 2022-11-08
EP3809448B1 (en) 2023-03-01
EP3809448A4 (en) 2022-03-02
SG11202011945RA (en) 2021-01-28
US20210249301A1 (en) 2021-08-12
KR20210020024A (ko) 2021-02-23
JP2019216222A (ja) 2019-12-19
WO2019239763A1 (ja) 2019-12-19
EP3809448A1 (en) 2021-04-21
TW202001988A (zh) 2020-01-01

Similar Documents

Publication Publication Date Title
TWI610335B (zh) 貼合式soi晶圓的製造方法及貼合式soi晶圓
TWI709197B (zh) 製造具有電荷捕捉層之高電阻率絕緣體上半導體晶圓之方法
KR102312812B1 (ko) 접합 soi 웨이퍼의 제조방법
JP7451777B2 (ja) 高抵抗率半導体・オン・インシュレータウエハおよび製造方法
TWI717504B (zh) 貼合式soi晶圓的製造方法
TWI692001B (zh) 貼合式soi晶圓的製造方法
TWI804626B (zh) 貼合式soi晶圓的製造方法及貼合式soi晶圓
CN109075028B (zh) 贴合式soi晶圆的制造方法
JP2015060887A (ja) Soiウェーハの製造方法及び貼り合わせsoiウェーハ
JP6070487B2 (ja) Soiウェーハの製造方法、soiウェーハ、及び半導体デバイス
JP2018137278A (ja) 貼り合わせsoiウェーハの製造方法