TWI786088B - 氧化物半導體膜、薄膜電晶體、濺鍍靶用氧化物燒結體、濺鍍靶、顯示裝置、及固體攝像元件 - Google Patents

氧化物半導體膜、薄膜電晶體、濺鍍靶用氧化物燒結體、濺鍍靶、顯示裝置、及固體攝像元件 Download PDF

Info

Publication number
TWI786088B
TWI786088B TW107105954A TW107105954A TWI786088B TW I786088 B TWI786088 B TW I786088B TW 107105954 A TW107105954 A TW 107105954A TW 107105954 A TW107105954 A TW 107105954A TW I786088 B TWI786088 B TW I786088B
Authority
TW
Taiwan
Prior art keywords
oxide
sintered body
transistor
film
thin film
Prior art date
Application number
TW107105954A
Other languages
English (en)
Other versions
TW201833062A (zh
Inventor
井上一吉
柴田雅敏
Original Assignee
日本商出光興產股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本商出光興產股份有限公司 filed Critical 日本商出光興產股份有限公司
Publication of TW201833062A publication Critical patent/TW201833062A/zh
Application granted granted Critical
Publication of TWI786088B publication Critical patent/TWI786088B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • C04B35/453Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on zinc, tin, or bismuth oxides or solid solutions thereof with other oxides, e.g. zincates, stannates or bismuthates
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • C04B35/453Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on zinc, tin, or bismuth oxides or solid solutions thereof with other oxides, e.g. zincates, stannates or bismuthates
    • C04B35/457Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on zinc, tin, or bismuth oxides or solid solutions thereof with other oxides, e.g. zincates, stannates or bismuthates based on tin oxides or stannates
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/622Forming processes; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/626Preparing or treating the powders individually or as batches ; preparing or treating macroscopic reinforcing agents for ceramic products, e.g. fibres; mechanical aspects section B
    • C04B35/62605Treating the starting powders individually or as mixtures
    • C04B35/6261Milling
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/622Forming processes; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/64Burning or sintering processes
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • C23C14/3414Metallurgical or chemical aspects of target preparation, e.g. casting, powder metallurgy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/26Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/26Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
    • H01L29/267Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7391Gated diode structures
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3224Rare earth oxide or oxide forming salts thereof, e.g. scandium oxide
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3224Rare earth oxide or oxide forming salts thereof, e.g. scandium oxide
    • C04B2235/3225Yttrium oxide or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3224Rare earth oxide or oxide forming salts thereof, e.g. scandium oxide
    • C04B2235/3227Lanthanum oxide or oxide-forming salts thereof
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3286Gallium oxides, gallates, indium oxides, indates, thallium oxides, thallates or oxide forming salts thereof, e.g. zinc gallate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3293Tin oxides, stannates or oxide forming salts thereof, e.g. indium tin oxide [ITO]
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/60Aspects relating to the preparation, properties or mechanical treatment of green bodies or pre-forms
    • C04B2235/604Pressing at temperatures other than sintering temperatures
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/65Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes
    • C04B2235/656Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes characterised by specific heating conditions during heat treatment
    • C04B2235/6562Heating rate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/65Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes
    • C04B2235/656Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes characterised by specific heating conditions during heat treatment
    • C04B2235/6567Treatment time
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/70Aspects relating to sintered or melt-casted ceramic products
    • C04B2235/74Physical characteristics
    • C04B2235/77Density
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/70Aspects relating to sintered or melt-casted ceramic products
    • C04B2235/80Phases present in the sintered or melt-cast ceramic products other than the main phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Structural Engineering (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Physical Vapour Deposition (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Thin Film Transistor (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本發明係一種氧化物半導體膜,其以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(1)
0.01≦Sn/(In+Ga+Sn)≦0.40…(2)
0.55≦In/(In+Ga+Sn)≦0.98…(3),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(4)。

Description

氧化物半導體膜、薄膜電晶體、濺鍍靶用氧化物燒結體、濺鍍靶、顯示裝置、及固體攝像元件
本發明係關於一種氧化物半導體膜、製造使用其之薄膜電晶體(TFT)之氧化物半導體膜等時可使用之濺鍍靶、及成為其材料之氧化物燒結體。
用於薄膜電晶體之非晶質(amorphous)氧化物半導體由於具有高於通用之非晶矽(a-Si)之載子遷移率,且光學帶隙較大,能夠於低溫下成膜,故而期待應用於要求大型、高解像度、高速驅動之下一代顯示器、或耐熱性較低之樹脂基板等。
於形成上述氧化物半導體(膜)時,可較佳地使用對濺鍍靶進行濺鍍之濺鍍法。其原因在於:利用濺鍍法所形成之薄膜與利用離子鍍覆法或真空蒸鍍法、電子束蒸鍍法所形成之薄膜相比,膜面方向(膜面內)之成分組成或膜厚等之面內均一性優異,能夠形成與濺鍍靶相同之成分組成之薄膜。
於文獻1(日本專利特開2013-249537號公報)中例示有一種於In2O3中添加有Ga2O3及SnO2之氧化物半導體膜。然而,該膜難以控制成膜後之載子(降低載子濃度),於在該膜上藉由CVD(chemical vapor deposition,化學氣相沈積)等形成層間絕緣膜等之後,有不會半導體化之情況。
於文獻2(國際公開2015-108110號公報)中例示有一種電晶體及濺鍍靶,該電晶體係於In2O3中添加有Ga2O3及SnO2之氧化物半導體膜及於In2O3中添加有Ga2O3及SnO2以及ZnO之氧化物半導體膜積層而成。
於文獻3(日本專利特開2011-94232號公報)、文獻4(日本專利特開平 4-272612號公報)、文獻5(國際公開2003-014409號公報)、文獻6(國際公開2009-128424號公報)中記載有包含In2O3、Ga2O3及SnO2之透明導電膜之製造方法,且例示有濺鍍靶。
另一方面,強烈要求進一步高性能之TFT,迫切期望高遷移率且CVD等下之特性變化較小之材料。
本發明之目的在於提供一種包含新穎氧化物系之新穎氧化物半導體膜。
又,本發明之目的在於提供一種用於TFT時發揮優異之TFT性能之氧化物半導體膜、及能夠形成其之濺鍍靶、以及作為其材料之氧化物燒結體。
根據本發明,提供以下氧化物半導體膜、薄膜電晶體、氧化物燒結體及濺鍍靶。
一種氧化物半導體膜,其以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(1)
0.01≦Sn/(In+Ga+Sn)≦0.40…(2)
0.55≦In/(In+Ga+Sn)≦0.98…(3),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(4)。
如上述記載之氧化物半導體膜,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鎦(Lu)所組成之群中之1種以上。
如上述記載之氧化物半導體膜,其中上述稀土元素X為選自由釔 (Y)、鑭(La)、釹(Nd)及釤(Sm)所組成之群中之1種以上。
一種薄膜電晶體,其使用有如上述任一項記載之氧化物半導體膜。
一種氧化物燒結體,其以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(5)
0.01≦Sn/(In+Ga+Sn)≦0.40…(6)
0.55≦In/(In+Ga+Sn)≦0.98…(7),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(8)。
如上述記載之氧化物燒結體,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鎦(Lu)所組成之群中之1種以上。
如上述記載之氧化物燒結體,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)及釤(Sm)所組成之群中之1種以上。
如上述任一項記載之氧化物燒結體,其以In2O3結晶為主成分,且含有X2Sn2O7結晶及X3Ga5O12結晶(此處,X表示上述稀土元素)之任一者或兩者。
如上述任一項記載之氧化物燒結體,其相對密度為95%以上。
如上述任一項記載之氧化物燒結體,其體電阻為30mΩcm以下。
一種濺鍍靶,其包含如上述任一項記載之氧化物燒結體、及底板。
一種電子機器,其使用有如上述記載之薄膜電晶體。
根據本發明,能夠提供一種包含新穎氧化物系之新穎氧化物半導體膜。
根據本發明,能夠提供一種用於TFT時發揮優異之TFT性能之氧化物 半導體膜、及能夠形成其之濺鍍靶、以及作為其材料之氧化物燒結體。
1:氧化物燒結體
1A:氧化物燒結體
1B:氧化物燒結體
1C:氧化物燒結體
3:底板
20:矽晶圓
30:閘極絕緣膜
40:氧化物半導體薄膜
50:源極電極
60:汲極電極
70:層間絕緣膜
70A:層間絕緣膜
70B:層間絕緣膜
100:薄膜電晶體
100A:薄膜電晶體
300:基板
301:像素部
302:第1掃描線驅動電路
303:第2掃描線驅動電路
304:信號線驅動電路
310:電容配線
312:閘極配線
313:閘極配線
314:源極電極或汲極電極
316:電晶體
317:電晶體
318:第1液晶元件
319:第2液晶元件
320:像素部
321:開關用電晶體
322:驅動用電晶體
501:量子穿隧場效電晶體
501A:量子穿隧場效電晶體
503:p型半導體層
505:氧化矽層
505A:絕緣膜
505B:接觸孔
507:n型半導體層
509:閘極絕緣膜
511:閘極電極
513:源極電極
515:汲極電極
519:層間絕緣膜
519A:接觸孔
519B:接觸孔
3002:光電二極體
3004:傳輸電晶體
3006:重置電晶體
3008:放大電晶體
3010:信號電荷儲存部
3100:電源線
3110:重置電源線
3120:垂直輸出線
圖1係表示本發明之一實施形態之靶之形狀之立體圖。
圖2係表示本發明之一實施形態之靶之形狀之立體圖。
圖3係表示本發明之一實施形態之靶之形狀之立體圖。
圖4係表示本發明之一實施形態之靶之形狀之立體圖。
圖5係表示本發明之一實施形態之薄膜電晶體之縱剖視圖。
圖6係表示本發明之一實施形態之薄膜電晶體之縱剖視圖。
圖7係表示本發明之一實施形態之量子穿隧場效電晶體之縱剖視圖。
圖8係表示量子穿隧場效電晶體之另一實施形態之縱剖視圖。
圖9係於圖8中於p型半導體層與n型半導體層之間形成有氧化矽層之部分之TEM(Transmission Electron Microscopy,穿透式電子顯微鏡)照片。
圖10係用以說明量子穿隧場效電晶體之製造程序之縱剖視圖。
圖11係用以說明量子穿隧場效電晶體之製造程序之縱剖視圖。
圖12係用以說明量子穿隧場效電晶體之製造程序之縱剖視圖。
圖13係用以說明量子穿隧場效電晶體之製造程序之縱剖視圖。
圖14係用以說明量子穿隧場效電晶體之製造程序之縱剖視圖。
圖15係表示使用有本發明之一實施形態之薄膜電晶體之顯示裝置的俯視圖。
圖16係表示能夠應用於VA(Vertical Aligned,垂直配向)型液晶顯示裝置之像素之像素部之電路的圖。
圖17係表示使用有有機EL(Electroluminescence,電致發光)元件之 顯示裝置之像素部之電路的圖。
圖18係表示使用有本發明之一實施形態之薄膜電晶體之固體攝像元件之像素部之電路的圖。
圖19係實施例1所製作之燒結體之XRD(X ray diffraction,X射線繞射測定)曲線圖。
圖20係實施例2所製作之燒結體之XRD曲線圖。
圖21係實施例3所製作之燒結體之XRD曲線圖。
圖22係實施例4所製作之燒結體之XRD曲線圖。
圖23係比較例1所製作之燒結體之XRD曲線圖。
圖24係比較例2所製作之燒結體之XRD曲線圖。
圖25係比較例3所製作之燒結體之XRD曲線圖。
圖26係比較例4所製作之燒結體之XRD曲線圖。
圖27係表示於玻璃基板上形成有氧化物半導體薄膜之狀態的縱剖視圖。
圖28係表示於圖27之氧化物半導體薄膜上形成有SiO2膜之狀態的圖。
[發明之背景]
先前之包含將氧化銦(In2O3)、氧化鎵(Ga2O3)、及氧化錫(SnO2)進行燒結而獲得之氧化物燒結體的濺鍍靶存在濺鍍時於靶產生稱為髮線裂痕(hair-line crack)之微小之線狀裂痕的情況。若產生該等,則存在於濺鍍時引起異常放電而產生稱為結核之異物之情況,成為降低製品之良率或性能之要因。
產生髮線裂痕之原因並不明確,認為:若於濺鍍靶中存在Ga3In5Sn2O16、Ga2In6Sn2O16、Ga3InSn5O16等化合物,則於藉由濺鍍等自一方向施加熱之情形時,起因於該等化合物之結晶相之間之熱膨脹率之不同,會產生內部應力,並產生髮線裂痕。
為了解決該等問題,本發明者等人發現:藉由於氧化銦(In2O3)、氧化鎵(Ga2O3)、及氧化錫(SnO2)中添加稀土元素X:(Y、La、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)之氧化物X2O3:(Y2O3、La2O3、Nd2O3、Sm2O3、Eu2O3、Gd2O3、Tb2O3、Dy2O3、Ho2O3、Er2O3、Tm2O3、Yb2O3、Lu2O3)進行燒結,能夠抑制Ga3In5Sn2O16或Ga2In6Sn2O16、Ga3InSn5O16等化合物之生成。
判明藉此為不產生內部應力,不產生髮線裂痕等,另一方面,氧化物半導體亦穩定之組成。
[氧化物燒結體]
本發明之一態樣之氧化物燒結體(以下,有時簡稱為本發明之燒結體)之特徵在於:以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(5)
0.01≦Sn/(In+Ga+Sn)≦0.40…(6)
0.55≦In/(In+Ga+Sn)≦0.98…(7),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(8)。
本發明之燒結體係藉由將氧化銦、氧化鎵及氧化錫作為基礎原料,並向其中添加稀土元素之氧化物作為結晶之生成抑制劑進行燒結而獲得。
所謂「稀土元素」,亦稱為稀土類金屬元素,係週期表中分類為3族 之鈧(Sc)、釔(Y)及鑭系元素之總稱。於「鑭系元素」中,包含鑭(La)、鈰(Ce)、鐠(Pr)、釹(Nd)、鉕(Pm)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鎦(Lu)。以下說明亦相同。
於本發明中,較佳為使用上述稀土元素中之選自由釔(Y)、鑭(La)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鎦(Lu)所組成之群中之1種以上,進而較佳為使用選自由釔(Y)、釤(Sm)及鐿(Yb)所組成之群中之1種以上。
稀土元素X進而更佳為選自由釔(Y)、鑭(La)、釹(Nd)及釤(Sm)所組成之群中之1種以上。
稀土元素具有大於In(銦)元素離子、Ga(鎵)元素離子、Sn(錫)元素離子之離子半徑的離子半徑,具有不固溶於Ga3In5Sn2O16或Ga2In6Sn2O16、Ga3InSn5O16化合物之性質,且具有容易與Sn(錫)元素或Ga(鎵)元素反應之性質,於將稀土元素設為X之情形時,認為藉由生成X2Sn2O7化合物或X3Ga5O12化合物,而發揮作為Ga3In5Sn2O16或Ga2In6Sn2O16、Ga3InSn5O16化合物之結晶之生成抑制劑之功能。
具體而言,以In、Ga及Sn之原子比組成成為下述範圍
0.01≦Ga/(In+Ga+Sn)≦0.30…(5)
0.01≦Sn/(In+Ga+Sn)≦0.40…(6)
0.55≦In/(In+Ga+Sn)≦0.98…(7)
之方式將In2O3、Ga2O3及SnO2進行混合,進而,以稀土元素X之原子比組成成為下述範圍
0.03≦X/(In+Ga+Sn+X)≦0.25…(8)
之方式添加X2O3作為結晶之生成抑制劑進行混合,將所獲得之原料 進行燒結即可。
於將In2O3、Ga2O3及SnO2進行燒結時,藉由添加X2O3作為結晶之生成抑制劑,可獲得如下燒結體,其不以先前將In2O3、Ga2O3及SnO2進行燒結之情形時之主成分即Ga3InSn5O16化合物或Ga2In6Sn2O16化合物作為主成分,含有In2O3結晶、及X2Sn2O7結晶及/或X3Ga5O12結晶。
本發明之一形態之濺鍍靶(以下,有時簡稱為本發明之靶)之特徵在於包含上述氧化物燒結體、及底板。
可藉由對上述本發明之燒結體進行切削研磨加工,製作設為板狀之濺鍍靶材,並使用金屬銦等低熔點金屬將其接合於金屬性之底板,從而製成作為濺鍍裝置之構件之濺鍍靶。
以下,將包含上述本發明之燒結體及底板之濺鍍靶中之燒結體稱為「本發明之靶材」。
上述本發明之燒結體(靶材)藉由以特定之比率添加X2O3作為結晶之生成抑制劑進行燒結,可抑制Ga3In5Sn2O16、Ga2In6Sn2O16、Ga3InSn5O16等化合物之生成。認為該等化合物於濺鍍時會產生內部應力,並產生髮線裂痕。
若使用本發明之靶材,則於濺鍍時不會產生髮線裂痕,亦不會產生由起因於髮線裂痕之異常放電而引起之稱為結核之異物。
本發明之燒結體(靶材)較佳為不含Ga3InSn5O16化合物或Ga2In6Sn2O16化合物,但燒結體中之該等化合物之合計容許含有不成為燒結體之主成分之量即50質量%以下。
本發明之一實施形態之燒結體中,較佳為不含Ga3InSn5O16化合物、及Ga2In6Sn2O16化合物之任一者或兩者。藉由不含該等化合物,可獲得於 濺鍍時不產生髮線裂痕之燒結體(靶材)。
本發明之一實施形態之燒結體較佳為以In2O3結晶為主成分,並含有X2Sn2O7結晶及X2SnO7結晶(此處,X為上述稀土元素)之任一者或兩者。
此處,所謂「以In2O3結晶為主成分」,意指In2O3結晶於燒結體之全部氧化物中所占之比率超過50質量%,更佳為55質量%以上,進而較佳為60質量%以上。
以下,於本說明書中稱為「主成分」時,意指於燒結體之全部氧化物中所占之比率超過50質量%。
藉由以In2O3結晶為主成分,並含有X2Sn2O7結晶,能夠獲得不含於不添加X2O3之情形時作為主成分之Ga3InSn5O16化合物或Ga2In6Sn2O16化合物的燒結體。藉此,於濺鍍時不會產生髮線裂痕等。
又,本發明之另一實施形態之燒結體中,較佳為藉由X射線分析所求出之In2O3與X2Sn2O7之質量比為In2O3>X2Sn2O7。若In2O3之含有比率小於X2Sn2O7,則存在燒結體(靶材)之體電阻變大之情況,於濺鍍時存在引起異常放電或電弧放電等之情況。因此,存在TFT之製造步驟中良率降低、或TFT之特性劣化之情況。若In2O3>X2Sn2O7,則成為能夠抑制濺鍍時之異常放電等之靶材。
氧化鎵具有抑制氧空位之產生之效果、及增大所獲得之氧化物半導體膜之帶隙之效果。Ga之比率[Ga/(In+Ga+Sn)(原子比)]較佳為0.01≦Ga/(In+Ga+Sn)≦0.30。若未達0.01,則抑制氧空位之效果較小,存在無法形成半導體膜之情況。又,若超過0.30,則存在氧空位消失,所獲得之膜絕緣膜化之情況。又,於將燒結體用作靶之情形時,有產生髮線裂痕等之虞。
更佳為0.02≦Ga/(In+Ga+Sn)≦0.27,進而較佳為0.03≦Ga/(In+Ga+Sn)≦0.23。
氧化錫具有耐化學品性,且由於用作導電膜,故而亦認為較少對半導體膜之遷移率產生影響。因此,Sn之比率[Sn/(In+Ga+Sn)(原子比)]較佳為0.01≦Sn/(In+Ga+Sn)≦0.40。若未達0.01,則存在不表現出耐化學品性之情況。若超過0.40,則耐化學品性過高,存在無法對所獲得之半導體膜進行蝕刻而形成半導體膜之島嶼之情況。更佳為0.02≦Sn/(In+Ga+Sn)≦0.35,進而較佳為0.03≦Sn/(In+Ga+Sn)≦0.30。
氧化銦為負責半導體膜之遷移率之氧化物。In之比率[In/(In+Ga+Sn)(原子比)]較佳為0.55≦In/(In+Ga+Sn)≦0.98。若未達0.55,則存在引起遷移率降低之情況。又,於將燒結體用作靶之情形時,有產生髮線裂痕等之虞。若超過0.98,則存在結晶化,或氧空位之量增加過多,所獲得之膜不成為半導體而成為導體之情況。更佳為0.60≦In/(In+Ga+Sn)≦0.96,進而較佳為0.60≦In/(In+Ga+Sn)≦0.94。
於不對上述基礎原料添加稀土元素之氧化物之情形時,成為結晶相之主成分為Ga3InSn5O16化合物、或Ga2In6Sn2O16化合物之燒結體。藉由添加稀土元素之氧化物,可獲得含有In2O3結晶、Z2Sn2O7結晶且以該等作為主成分之燒結體(靶材)。藉此,能夠解決髮線裂痕等問題。
再者,本發明之氧化物燒結體可本質上僅包含In、Ga、Sn及稀土元素作為金屬元素。於此情形時,可包含作為不可避免之雜質之其他金屬元素。
作為不可避免之雜質之例,可列舉鹼金屬、及鹼土金屬(Li、Na、K、Rb、Mg、Ca、Sr、Ba等等),為10ppm以下,較佳為1ppm以下,進 而較佳為100ppb以下。雜質濃度可藉由ICP(inductively coupled plasma,感應耦合電漿)或SIMS(secondary ion mass spectrometry,二次離子質譜法)進行測定。又,亦存在除鹼金屬或鹼土金屬以外亦包含氫或氮元素之情況。於此情形時,藉由SIMS之測定中為5ppm以下,較佳為1ppm以下,進而較佳為100ppb以下。
又,In、Ga、Sn及稀土元素可占本發明之氧化物燒結體中之全部金屬元素之例如70%原子以上、80原子%以上、90原子%以上、95原子%以上、98原子%以上或99原子%以上。
本發明之氧化物燒結體例如可包含Ce(鈰)元素等作為除In、Ga、Sn及稀土元素以外之金屬元素。
本發明之一實施形態之燒結體(靶材)中之稀土元素X之比率較佳為下述原子比0.03≦X/(In+Ga+Sn+X)≦0.25…(8)
之範圍。若未達0.03,則存在無法充分地抑制生成Ga3InSn5O16化合物、或Ga2In6Sn2O16化合物之情況。又,若超過0.25,則存在使用所獲得之氧化物半導體膜之薄膜電晶體之遷移率變小而無法供於實際應用之情況。藉由稀土元素之添加,可獲得使用所獲得之氧化物半導體膜之薄膜電晶體之耐CVD性提昇之效果。更佳為0.04≦X/(In+Ga+Sn+X)≦0.20,進而較佳為0.05≦X/(In+Ga+Sn+X)≦0.17。
本發明之一實施形態之燒結體(靶材)更佳為以下述原子比含有In、Ga及In:0.02≦Ga/(In+Ga+Sn)≦0.27…(5A)
0.02≦Sn/(In+Ga+Sn)≦0.35…(6A)
0.60≦In/(In+Ga+Sn)≦0.96…(7A),且以下述原子比含有稀土元素X:0.04≦X/(In+Ga+Sn+X)≦0.20…(8A)。
本發明之一實施形態之燒結體(靶材)進而較佳為以下述原子比含有In、Ga及In:0.03≦Ga/(In+Ga+Sn)≦0.23…(5B)
0.03≦Sn/(In+Ga+Sn)≦0.30…(6B)
0.60≦In/(In+Ga+Sn)≦0.94…(7B),且以下述原子比含有X:0.05≦X/(In+Ga+Sn+X)≦0.17…(8B)。
本發明之一實施形態之燒結體(靶材)之相對密度為95%以上。
若燒結體(靶材)之相對密度未達95%,則存在濺鍍時出現髮線裂痕或產生結核,導致使用所獲得之氧化物半導體膜之薄膜電晶體之性能降低或使良率降低的情況。存在所獲得之膜之密度亦變低,於使用CVD裝置於該膜上形成保護絕緣膜或層間絕緣膜時,不得不降低CVD裝置中之成膜溫度而成為缺乏耐久性之膜的情況。燒結體(靶材)之相對密度較佳為97%以上,更佳為98%,進而較佳為99%以上。
相對密度可藉由實施例記載之方法進行測定。
本發明之一實施形態之燒結體較佳為體電阻為30mΩcm以下。若體電阻為30mΩcm以下,則即便於以高功率進行濺鍍之情形時,亦無異常放電之產生、或侵蝕部之變色及結核之產生等,能夠進行穩定之濺鍍。體電阻更佳為20mΩcm以下,進而較佳為18Ωcm以下。體電阻之下限通常為0.1mΩcm,較佳為1mΩcm。
體電阻例如可基於四探針法進行測定。
[氧化物燒結體之製造方法]
本發明之一實施形態之氧化物燒結體可藉由實施將原料粉末進行混合之混合步驟、將經混合之粉末進行成形而獲得成型體之成形步驟、及將成形體進行燒結之燒結步驟而製造。
作為原料,可列舉銦化合物、鎵化合物、錫化合物、及稀土元素化合物,作為該等化合物,較佳為氧化物。例如,使用氧化銦(In2O3)、氧化鎵(Ga2O3)及稀土類氧化物。
氧化銦粉並無特別限定,可使用工業上市售者,較佳為高純度,例如4N(0.9999)以上。又,不僅氧化物,亦可使用氯化物、硝酸鹽、乙酸鹽等銦鹽。
氧化鎵粉並無特別限定,可使用工業上市售者,較佳為高純度,例如4N(0.9999)以上。又,不僅氧化物,亦可使用氯化物、硝酸鹽、乙酸鹽等鎵鹽。
氧化錫粉並無特別限定,可使用工業上市售者,較佳為高純度,例如4N(0.9999)以上。又,不僅氧化物,亦可使用氯化物、硝酸鹽、乙酸鹽等鋁鹽。
稀土類氧化物粉並無特別限定,可使用工業上市售者,較佳為高純度,例如4N(0.9999)以上。又,亦可不為氧化物。
使用之原料粉末較佳為以滿足式(5)至(8)記載之原子比之方式進行混合。
混合步驟之方法並無特別限制,可將原料粉末1次或分成2次以上進行混合粉碎而進行。混合粉碎機構例如可使用球磨機、珠磨機、噴射磨機 或超音波裝置等公知之裝置。
將上述混合步驟所製備之原料藉由公知之方法進行成形,並進行燒結,藉此製成氧化物燒結體。
成形步驟中,將混合步驟所獲得之混合粉例如進行加壓成形而製成成形體。藉由該步驟,成形為製品之形狀(例如,作為濺鍍靶所適宜之形狀)。
作為成形處理,例如可列舉模具成形、澆鑄成形、射出成形等,為了獲得燒結密度高之氧化物燒結體,較佳為利用冷態靜水壓(CIP)等進行成形。
於成形處理時,可使用聚乙烯醇或甲基纖維素、聚乙烯蠟(polywax)、油酸等成形助劑。
燒結步驟中,將成形步驟所獲得之成形體進行煅燒。
作為燒結條件,於大氣壓下、氧氣環境或氧氣加壓下,通常於1200~1550℃下,通常燒結30分鐘~360小時,較佳為8~180小時,更佳為12~96小時。若燒結溫度未達1200℃,則有靶之密度難以提高、或於燒結時花費過多時間之虞。另一方面,若超過1550℃,則有因成分之氣化而使組成偏離、或損壞爐之虞。
若燃燒時間未達30分鐘,則靶之密度難以提高,若長於360小時,則花費過多製造時間,成本變高,因此於實際使用上無法採用。若為上述範圍內,則可使相對密度提昇,使體電阻降低。
[濺鍍靶]
可使用本發明之一實施形態之氧化物燒結體製作濺鍍靶。具體而言,可藉由將氧化物燒結體進行切削、研磨加工,並接合於底板而製作濺 鍍靶。
與底板之接合率較佳為95%以上。接合率可藉由X射線CT(computerized tomography,電腦化斷層掃描)進行確認。
本發明之一實施形態之濺鍍靶(以下,稱為本發明之靶)包含上述本發明之一實施形態之氧化物燒結體(以下,合併稱為本發明之氧化物燒結體)、及底板。本發明之一實施形態之濺鍍靶較佳為包含上述本發明之氧化物燒結體、及視需要而設置於氧化物燒結體之底板等冷卻及保持用之構件。
構成本發明之靶之氧化物燒結體(靶材)係對上述本發明之氧化物燒結體實施研削加工而成者,因而靶材之物質與本發明之氧化物燒結體相同。因此,針對本發明之氧化物燒結體之說明對靶材亦照樣適用。
氧化物燒結體之形狀並無特別限定,可為如圖1之符號1所示之板狀,亦可為如圖2之符號1A所示之圓筒狀。於板狀之情形時,平面形狀可為如圖1之符號1所示之矩形,亦可為如圖3之符號1B所示之圓形。氧化物燒結體可為一體成型,亦可如圖4所示,為將分割成複數個之氧化物燒結體(符號1C)分別固定於底板3之多分割式。
底板3係氧化物燒結體之保持或冷卻用之構件。材料較佳為銅等導熱性優異之材料。
濺鍍靶例如係利用以下步驟進行製造。
對氧化物燒結體之表面進行研削之步驟(研削步驟)。
將氧化物燒結體接合於底板之步驟(接合步驟)。
以下,對各步驟具體地進行說明。
<研削步驟>
研削步驟中,將燒結體切削加工成適合安裝於濺鍍裝置之形狀。
燒結體表面多存在高氧化狀態之燒結部,或面為凸凹,又,需要切斷加工成特定之尺寸。
燒結體之表面較佳為研削0.3mm以上。研削之深度較佳為研削0.5mm以上,尤佳為2mm以上。藉由研削0.3mm以上,能夠去除表面附近之結晶結構之變動部分。
較佳為對氧化物燒結體例如利用平面研削盤進行研削而製成平均表面粗糙度Ra為5μm以下之素材。進而,亦可對濺鍍靶之濺鍍面實施鏡面加工,將平均表面粗糙度Ra設為1000×10-10m以下。鏡面加工(研磨)可使用機械研磨、化學研磨、及機械化學研磨(機械研磨與化學研磨之併用)等公知之研磨技術。例如,可利用固定研磨粒拋光儀(拋光液為水)拋光成#2000號以上,亦可利用游離研磨粒磨削具(研磨材為SiC膏等)進行磨削之後將研磨材換成鑽石膏進行磨削。研磨方法並不限定於該等方法。研磨材可列舉#200號、或者#400號、進而800號者。
研削步驟後之氧化物燒結體較佳為利用鼓風或流水洗淨等進行清潔。於利用鼓風去除異物時,若自噴嘴所面對之側利用集塵機進行吸氣,則能夠更有效地去除。再者,由於利用鼓風或流水洗淨於清潔力方面存在極限,故而亦可進而進行超音波洗淨等。關於超音波洗淨,有效的是於頻率為25kHz以上且300kHz以下之間多重振盪而進行之方法。例如較佳為於頻率為25kHz以上且300kHz之間每隔25kHz多重振盪12種頻率而進行超音波洗淨。
<接合步驟>
接合步驟中,將研削後之燒結體利用金屬銦等低熔點金屬接合於底 板。
以上為濺鍍靶之說明。
[氧化物半導體膜]
本發明之一態樣之氧化物半導體膜(以下,有時簡稱為本發明之半導體膜)之特徵在於以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(1)
0.01≦Sn/(In+Ga+Sn)≦0.40…(2)
0.55≦In/(In+Ga+Sn)≦0.98…(3),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(4)。
本發明之半導體膜可較佳地用作薄膜電晶體之半導體層(半導體部分)。
具有上述原子比組成之本發明之半導體膜可藉由對具有相同之原子比組成之上述本發明之濺鍍靶進行濺鍍而形成。
對包含氧化物燒結體之濺鍍靶進行濺鍍所形成之膜之原子比組成與所使用之濺鍍靶之原子比組成一致。
作為濺鍍法,可較佳地使用DC(Direct Current,直流)濺鍍法、RF(Radio Frequency,射頻)濺鍍法、脈衝DC濺鍍法等。於脈衝DC濺鍍法之情形時,可利用10kHz~300kHz之脈衝以工作比20~90%進行成膜。輸出為成膜速度之函數,根據欲獲得之成膜速度進行調整即可。
本發明之一實施形態之半導體膜較佳為於藉由濺鍍進行成膜時為非晶質狀態,於加熱處理(退火處理)後亦為非晶質狀態。若生成氧化銦結晶,則存在該結晶中摻雜錫而與ITO同樣地導電化之情況。於氧化銦結晶 為微晶之情形時,非晶質狀之部分會與微晶混合存在,存在載子於該等界面散射而降低遷移率之情況。又,若於非晶質狀之部分與微晶之間產生氧空位等,則存在生成光吸收之色中心之情況,且存在TFT之光穩定性受損之情況。
若氧化物半導體膜之原子比組成為上述範圍以外,則存在如下情況:於利用形成薄膜電晶體之步驟中使用之CVD成膜裝置進行處理時,薄膜電晶體之半導體部分(本發明之半導體膜)之載子濃度上升,即便藉由其後之退火處理,載子濃度亦不會降低,無法作為TFT進行作動。因此,使CVD裝置之成膜溫度降低,抑制載子濃度之上升,進行TFT特性之表現,但由於使CVD裝置之成膜溫度降低,故而存在僅獲得缺乏耐久性之半導體膜,TFT特性亦較差之情況。
於本發明之半導體膜中,氧化鎵具有抑制產生氧空位之效果、及增大氧化物半導體膜之帶隙之效果。Ga之比率[Ga/(In+Ga+Sn)(原子比)]較佳為0.01≦Ga/(In+Ga+Sn)≦0.30。若未達0.01,則存在抑制氧空位之效果較小而不會成為半導體膜之情況。又,若超過0.30,則存在氧空位消失而成為絕緣膜之情況。更佳為0.02≦Ga/(In+Ga+Sn)≦0.25,進而較佳為0.03≦Ga/(In+Ga+Sn)≦0.20。
於本發明之半導體膜中,氧化錫具有耐化學品性,且由於用作導電膜,故而亦認為較少對半導體膜之遷移率產生影響。因此,Sn之比率[Sn/(In+Ga+Sn)(原子比)]較佳為0.01≦Sn/(In+Ga+Sn)≦0.40。若未達0.01,則存在無法獲得耐化學品性之情況。若超過0.40,則存在耐化學品性過高而無法藉由蝕刻形成半導體膜之島嶼之情況。更佳為0.02≦Sn/(In+Ga+Sn)≦0.35,進而較佳為0.03≦Sn/(In+Ga+Sn)≦0.30。
於本發明之半導體膜中,氧化銦為負責半導體膜之遷移率之氧化物。In之比率[In/(In+Ga+Sn)(原子比)]較佳為0.55≦In/(In+Ga+Sn)≦0.98。若未達0.55,則存在引起半導體膜之遷移率之降低之情況。若為0.98以上,則存在半導體膜結晶化、或氧空位之量增加過多導致未半導體化而成為導體之情況。更佳為0.60≦In/(In+Ga+Sn)≦0.96,進而較佳為0.60≦In/(In+Ga+Sn)≦0.94。
於本發明之半導體膜中,稀土元素X之氧化物具有將半導體膜非晶質化之作用、及抑制因氧空位而產生載子之作用。於基礎原料氧化物中之氧化銦之比率較多之氧化物半導體膜之情形時,若不使稀土元素X之氧化物之量相對增多,則半導體膜會結晶化,或變得無法抑制因由結晶化產生之氧化錫之摻雜劑效果而引起之載子增大、或因非晶質狀態下之氧空位而引起之載子增大。另一方面,於基礎原料氧化物中之氧化銦之比率較少之氧化物半導體膜之情形時,若不使稀土元素X之氧化物之量相對減少,則存在膜會絕緣化、或使用該氧化物半導體膜之薄膜電晶體之遷移率降低之情況。根據基礎原料氧化物中之In之比率對稀土元素X之比率進行適當調整即可。
例如,於In之比率[In/(In+Ga+Sn)(原子比)]為0.85以上之情形時,稀土元素X之比率[X/(In+Ga+Sn+X)(原子比)]為0.03以上,較佳為0.04以上,更佳為0.05以上,上限較佳為0.25以下。若In之比率[In/(In+Ga+Sn)(原子比)]為0.85以上,則存在半導體膜容易結晶化之情況,為了抑制其結晶化,較佳為對稀土元素X之添加量進行增量。又,由於氧化銦之氧空位量亦會隨著In之比率之增大而增大,故而為了抑制載子產生,亦較佳為增加半導體膜中之稀土元素X之添加量。
又,於In之比率[In/(In+Ga+Sn)(原子比)]為0.70以下之情形時,較佳為將添加之稀土元素X之比率[X/(In+Ga+Sn+X)(原子比)]設為0.25以下,更佳為設為0.20以下。更佳為0.17以下。下限較佳為0.03以上。
稀土元素X抑制因氧空位而產生載子之效果較大,例如,使藉由化學氣相沈積(CVD)處理等形成層間絕緣膜或閘極絕緣膜時於半導體膜產生之載子於後退火時回覆成正常之載子濃度的能力較高。可知:藉由稀土元素X之該性質,即便因CVD處理等而載子濃度暫時變高,亦能夠藉由後退火而使膜回覆成可發揮作為半導體之功能之正常之載子濃度,從而回覆TFT特性。
於In之比率[In/(In+Ga+Sn)(原子比)]為上述之中間之超過0.70且未達0.85之情形時,適當選擇成膜之條件(氧濃度、基板溫度、成膜壓力、背壓等)即可。於In之比率[In/(In+Ga+Sn)(原子比)]為上述之中間之超過0.70且未達0.85之情形時,由於Ga之比率[Ga/(In+Ga+Sn)(原子比)]超過0.10之情形時,會表現出氧化鎵之非晶質化效果、及載子之控制效果,故而稀土元素X之比率[X/(In+Ga+Sn+X)(原子比)]無需In之比率[In/(In+Ga+Sn)(原子比)]為0.85以上之情形時之程度之量,於根據半導體膜之用途欲使之具有耐CVD性等之情形、或欲使半導體膜之耐久性進一步提昇之情形時,添加與In之比率[In/(In+Ga+Sn)(原子比)]為0.85以上之情形時相同程度之量即可。
另一方面,於Sn之比率[Sn/(In+Ga+Sn)(原子比)]超過0.20之情形時,由於耐化學品性變得非常高,故而可獲得對蝕刻製程等具有耐性之半導體膜。進而,考慮到CVD耐性、或TFT之耐久性適當選擇X之比率即可。另一方面,於將本發明之半導體膜應用於薄膜電晶體之遷移率較高之 用途之情形時,可減少In之比率[In/(In+Ga+Sn)(原子比)]為0.85以下之情形時之稀土元素X之比率[X/(In+Ga+Sn+X)(原子比)]。藉此,能夠提供使用有遷移率較高之氧化物半導體膜之薄膜電晶體。
又,氧化鎵及/或稀土元素X之氧化物之添加具有提昇氧化物半導體膜之帶隙之效果,容易獲得光耐性較高之氧化物半導體膜及薄膜電晶體(TFT)。氧化鎵及稀土元素X之氧化物之量由於亦與氧空位量密切相關,故而根據與所獲得之半導體膜之用途相應之耐久性之期望適當選擇即可。
本發明之一實施形態之氧化物半導體膜較佳為以下述原子比含有In、Ga及Sn:0.02≦Ga/(In+Ga+Sn)≦0.25…(1A)
0.02≦Sn/(In+Ga+Sn)≦0.35…(2A)
0.60≦In/(In+Ga+Sn)≦0.96…(3A),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(4A)。
本發明之一實施形態之氧化物半導體膜更佳為以下述原子比含有In、Ga及Sn:0.03≦Ga/(In+Ga+Sn)≦0.20…(1B)
0.03≦Sn/(In+Ga+Sn)≦0.30…(2B)
0.60≦In/(In+Ga+Sn)≦0.94…(3B),且以下述原子比含有稀土元素X:0.03≦X/(In+Ga+Sn+X)≦0.25…(4B)。
氧化物半導體膜較佳為使用稀土元素中之選自由釔(Y)、鑭(La)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩 (Tm)、鐿(Yb)及鎦(Lu)所組成之群中之1種以上,進而較佳為使用選自由釔(Y)、釤(Sm)及鐿(Yb)所組成之群中之1種以上。
稀土元素X進而更佳為選自由釔(Y)、鑭(La)、釹(Nd)及釤(Sm)所組成之群中之1種以上。
氧化物半導體膜中之各金屬元素之含量(原子比)可藉由利用ICP(Inductive Coupled Plasma,感應耦合電漿)測定或XRF(X-ray Fluorescence,X射線螢光分析儀)測定對各元素之存在量進行測定而求出。ICP測定可使用感應電漿發光分析裝置。XRF測定可使用薄膜螢光X射線分析裝置(AZX400,Rigaku公司製造)。
又,使用扇型動態二次離子質譜儀SIMS分析亦能夠以與感應電漿發光分析同等之精度對氧化物半導體薄膜中之各金屬元素之含量(原子比)進行分析。於經感應電漿發光分析裝置或薄膜螢光X射線分析裝置測定之金屬元素之原子比已知之標準氧化物薄膜之上表面將與TFT元件相同之材料以通道長度形成源極、汲極電極,將所獲得者作為標準材料,藉由扇型動態二次離子質譜儀SIMS(IMS 7f-Auto,AMETEK公司製造)進行氧化物半導體層之分析而獲得各元素之質譜強度,製作已知之元素濃度與質量光譜強度之校正曲線。繼而,若對實物TFT元件之氧化物半導體膜部分根據藉由扇型動態二次離子質譜儀SIMS分析而得之光譜強度並使用上述校正曲線算出原子比,則可確認:所算出之原子比為另行利用薄膜螢光X射線分析裝置或感應電漿發光分析裝置所測得之氧化物半導體膜之原子比之2原子%以內。
[薄膜電晶體]
本發明之一態樣之薄膜電晶體(以下,有時簡稱為本發明之TFT)之特 徵在於使用有上述本發明之氧化物半導體膜。
本發明之一實施形態之薄膜電晶體之形狀並無特別限定,較佳為背溝道蝕刻型電晶體、蝕刻終止層型電晶體、頂閘極型電晶體等。
本發明之一實施形態之非晶質氧化物半導體膜可用於薄膜電晶體,較佳作為薄膜電晶體之通道層。
本發明之一實施形態之薄膜電晶體只要具有本發明之一實施形態之非晶質氧化物半導體膜作為通道層,則其他元件構成並無特別限定,可採用公知者。本發明之薄膜電晶體可較佳地用於液晶顯示器或有機EL顯示器等顯示裝置。
本發明之一實施形態之薄膜電晶體中之通道層之膜厚通常為10~300nm,較佳為20~250nm。
本發明之一實施形態之薄膜電晶體中之通道層通常於N型區域使用,可使之與P型Si系半導體、P型氧化物半導體、P型有機半導體等各種P型半導體組合而用於PN接合型電晶體等各種半導體元件。
本發明之一實施形態之薄膜電晶體亦可應用於場效型電晶體、邏輯電路、記憶電路、差動放大電路等各種積體電路。進而,除場效型電晶體以外,亦能夠適合於靜電感應型電晶體、肖特基能障型電晶體、肖特基二極體、電阻元件。
本發明之一實施形態之薄膜電晶體之構成可不限制地採用底閘極、底部接觸、頂部接觸等公知之構成。
尤其是底閘極構成由於與非晶矽或ZnO之薄膜電晶體相比,可獲得較高之性能,故而有利。底閘極構成由於容易削減製造時之遮罩件數從而容易降低大型顯示器等用途之製造成本,故而較佳。
本發明之一實施形態之薄膜電晶體可較佳地用於顯示裝置。
作為大面積之顯示器用,尤佳為溝道蝕刻型之底閘極構成之薄膜電晶體。溝道蝕刻型之底閘極構成之薄膜電晶體於光微影步驟時之光罩之數較少,能夠以低成本製造顯示器用面板。其中,溝道蝕刻型之底閘極構成、及頂部接觸構成之薄膜電晶體由於遷移率等特性良好,容易工業化,故而尤佳。
將具體之薄膜電晶體之例示於圖5及圖6。
如圖5所示,薄膜電晶體100具備矽晶圓20、閘極絕緣膜30、氧化物半導體薄膜40、源極電極50、汲極電極60、及層間絕緣膜70、70A。
矽晶圓20為閘極電極。閘極絕緣膜30係遮斷閘極電極與氧化物半導體薄膜40之導通之絕緣膜,設置於矽晶圓20上。
氧化物半導體薄膜40為通道層,設置於閘極絕緣膜30上。氧化物半導體薄膜40係使用本發明之一實施形態之氧化物半導體薄膜。
源極電極50及汲極電極60係用以使源極電流及汲極電流流入至氧化物半導體薄膜40之導電端子,分別以與氧化物半導體薄膜40之兩端附近接觸之方式而設置。
層間絕緣膜70係遮斷源極電極50及汲極電極60與氧化物半導體薄膜40之間之除接觸部分以外之導通的絕緣膜。
層間絕緣膜70A係遮斷源極電極50及汲極電極60與氧化物半導體薄膜40之間之除接觸部分以外之導通的絕緣膜。層間絕緣膜70A亦係遮斷源極電極50與汲極電極60之間之導通的絕緣膜。層間絕緣膜70A亦為通道層保護層。
如圖5所示,薄膜電晶體100A之構造與薄膜電晶體100相同,但於以 與閘極絕緣膜30及氧化物半導體薄膜40之兩者接觸之方式設置源極電極50及汲極電極60之方面不同。於以覆蓋閘極絕緣膜30、氧化物半導體薄膜40、源極電極50、及汲極電極60之方式一體地設置層間絕緣膜70B之方面亦不同。
形成汲極電極60、源極電極50及閘極電極之材料並無特別限制,可任意地選擇一般所使用之材料。圖5及圖6所列舉之例中,係使用矽晶圓作為基板,矽晶圓亦發揮作為電極之作用,但電極材料並不限定於矽。
例如,可使用氧化銦錫(ITO)、氧化銦鋅(IZO)、ZnO、及SnO2等之透明電極、或Al、Ag、Cu、Cr、Ni、Mo、Au、Ti、及Ta等之金屬電極、或包含該等之合金之金屬電極或積層電極。
又,於圖5及圖6中,亦可於玻璃等基板上形成閘極電極。
對形成層間絕緣膜70、70A、70B之材料亦無特別限制,可任意地選擇一般所使用之材料。作為形成層間絕緣膜70、70A、70B之材料,具體而言,例如可使用SiO2、SiNx、Al2O3、Ta2O5、TiO2、MgO、ZrO2、CeO2、K2O、Li2O、Na2O、Rb2O、Sc2O3、Y2O3、HfO2、CaHfO3、PbTiO3、BaTa2O6、SrTiO3、Sm2O3、及AlN等化合物。
於本發明之一實施形態之薄膜電晶體為背溝道蝕刻型(底閘極型)之情形時,較佳為於汲極電極、源極電極及通道層上設置保護膜。藉由設置保護膜,即便於TFT經長時間驅動之情形時,耐久性亦容易提昇。再者,於頂閘極型之TFT之情形時,例如成為於通道層上形成有閘極絕緣膜之構造。
保護膜或絕緣膜例如可藉由CVD而形成,此時存在成為藉由高溫度之製程之情況。又,保護膜或絕緣膜於剛成膜後多含有雜質氣體,較佳為 進行加熱處理(退火處理)。藉由利用加熱處理去除雜質氣體,而成為穩定之保護膜或絕緣膜,容易形成耐久性較高之TFT元件。
藉由使用本發明之一實施形態之氧化物半導體薄膜,不易受CVD製程中之溫度之影響、及其後之由加熱處理產生之影響,因而即便於形成有保護膜或絕緣膜之情形時,亦能夠提昇TFT特性之穩定性。
於電晶體特性中,開/閉特性係決定顯示器之顯示性能之要素。於用作液晶之開關之情形時,開/閉比較佳為6位數以上。於OLED(Organic Light Emitting Diode,有機發光二極體)之情形時,由於為電流驅動,故而通態電流較重要,關於開/閉比,同樣較佳為6位數以上。
本發明之一實施形態之薄膜電晶體較佳為開/閉比為1×106以上。
開-閉比係藉由如下方式而求出:將Vg=-10V之Id之值設為斷態電流值,將Vg=20V之Id之值設為通態電流值,而決定比[通態電流值/斷態電流值]。
又,本發明之一實施形態之TFT之遷移率較佳為5cm2/Vs以上,且較佳為10cm2/Vs以上。
飽和遷移率係根據施加20V汲極電壓之情形時之傳遞特性而求出。具體而言,可藉由如下方式而算出:製作傳遞特性Id-Vg之曲線圖,算出各Vg之互導(Gm),藉由飽和區域之式求出飽和遷移率。Id為源極、汲極電極間之電流,Vg為對源極、汲極電極間施加電壓Vd時之閘極電壓。
閾值電壓(Vth)較佳為-3.0V以上且3.0V以下,更佳為-2.0V以上且2.0V以下,進而較佳為-1.0V以上且1.0V以下。若閾值電壓(Vth)為-3.0V以上,則可獲得高遷移率之薄膜電晶體。若閾值電壓(Vth)為3.0V以下,則斷態電流較小,可獲得開關比較大之薄膜電晶體。
閾值電壓(Vth)可藉由傳遞特性之曲線圖以Id=10-9A下之Vg進行定義。
開-閉比較佳為106以上且1012以下,更佳為107以上且1011以下,進而較佳為108以上且1010以下。若開-閉比為106以上,則能夠驅動液晶顯示器。若開-閉比為1012以下,則能夠驅動對比度較大之有機EL。又,可將斷態電流設為10-11A以下,於用於CMOS(complementary metal oxide semiconductor,互補金氧半導體)影像感測器之傳輸電晶體或重置電晶體之情形時,能夠延長圖像之保持時間、或提昇感度。
<量子穿隧場效電晶體>
本發明之一實施形態之氧化物半導體薄膜亦可用於量子穿隧場效電晶體(FET)。
將一實施形態之量子穿隧場效電晶體(FET)之模式圖(縱剖視圖)示於圖7。
量子穿隧場效電晶體501具備p型半導體層503、n型半導體層507、閘極絕緣膜509、閘極電極511、源極電極513、及汲極電極515。
p型半導體層503、n型半導體層507、閘極絕緣膜509、及閘極電極511係依序進行積層。
源極電極513設置於p型半導體層503上。汲極電極515設置於n型半導體層507上。
p型半導體層503為p型之IV族半導體層,此處為p型矽層。
n型半導體層507此處為用於上述實施形態之影像感測器的n型之氧化物半導體薄膜。源極電極513及汲極電極515為導電膜。
於p型半導體層503上可形成絕緣層,但於圖7未進行圖示。於此情形 時,p型半導體層503與n型半導體層507係經由使絕緣層局部開口之區域即接觸孔而連接。量子穿隧場效電晶體501可具備覆蓋其上表面之層間絕緣膜,但於圖7未進行圖示。
量子穿隧場效電晶體501係藉由閘極電極511之電壓控制穿過由p型半導體層503及n型半導體層507形成之能量障壁之電流而進行電流之開關的量子穿隧場效電晶體(FET)。該構造中,構成n型半導體層507之氧化物半導體之帶隙變大,能夠減小斷態電流。
將另一實施形態之量子穿隧場效電晶體501A之模式圖(縱剖視圖)示於圖8。
量子穿隧場效電晶體501A之構成與量子穿隧場效電晶體501相同,但於在p型半導體層503與n型半導體層507之間形成有氧化矽層505之方面不同。藉由具有氧化矽層,能夠減小斷態電流。
氧化矽層505之厚度較佳為10nm以下。藉由設為10nm以下,能夠防止穿隧電流不流通、或不易形成要形成之能量障壁、或障壁高度變化,防止穿隧電流降低、或變化。較佳為8nm以下,更佳為5nm以下,進而較佳為3nm以下,進而更佳為1nm以下。
將於p型半導體層503與n型半導體層507之間形成有氧化矽層505之部分之TEM照片示於圖9。
量子穿隧場效電晶體501及501A之n型半導體層507均為n型氧化物半導體。
構成n型半導體層507之氧化物半導體可為非晶質。藉由為非晶質,能夠利用草酸等有機酸進行蝕刻,與其他層之蝕刻速度之差變大,對配線等金屬層亦無影響,能夠良好地進行蝕刻。
構成n型半導體層507之氧化物半導體亦可為晶質。藉由為晶質,較非晶質之情形時,帶隙變大,能夠減小斷態電流。亦能夠增大功函數,因而容易控制穿過由p型之IV族半導體材料及n型半導體層507形成之能量障壁的電流。
量子穿隧場效電晶體501之製造方法並無特別限定,可例示以下方法。
首先,如圖10所示,於p型半導體層503上形成絕緣膜505A,藉由蝕刻等使絕緣膜505A之一部分開口而形成接觸孔505B。
繼而,如圖11所示,於p型半導體層503及絕緣膜505A上形成n型半導體層507。此時,經由接觸孔505B將1p型半導體層503與n型半導體層507連接。
繼而,如圖12所示,於n型半導體層507上依序形成閘極絕緣膜509及閘極電極511。
繼而,如圖13所示,以覆蓋絕緣膜505A、n型半導體層507、閘極絕緣膜509及閘極電極511之方式設置層間絕緣膜519。
繼而,如圖14所示,使p型半導體層503上之絕緣膜505A、及層間絕緣膜519之一部分開口,形成接觸孔519A,並於接觸孔519A設置源極電極513。
進而,如圖14所示,使n型半導體層507上之閘極絕緣膜509及層間絕緣膜519之一部分開口,形成接觸孔519B,並於接觸孔519B形成汲極電極515。
按照以上程序,可製造量子穿隧場效電晶體501。
再者,可藉由於p型半導體層503上形成n型半導體層507之後,以 150℃以上且600℃以下之溫度進行熱處理,而於p型半導體層503與n型半導體層507之間形成氧化矽層505。藉由追加該步驟,可製造量子穿隧場效電晶體501A。
本發明之一實施形態之薄膜電晶體較佳為通道摻雜型薄膜電晶體。所謂通道摻雜型電晶體,係對通道之載子藉由n型摻雜而非容易對於環境或溫度等外界之刺激變動之氧空位進行適當控制的電晶體,可獲得兼具高遷移率及高可靠性之效果。
[薄膜電晶體之用途]
本發明之一實施形態之薄膜電晶體亦可應用於場效型電晶體、邏輯電路、記憶電路、及差動放大電路等各種積體電路,且可將該等應用於電子機器等。進而,本發明之一實施形態之薄膜電晶體除場效型電晶體以外亦可適合於靜電感應型電晶體、肖特基能障型電晶體、肖特基二極體、及電阻元件。
本發明之一實施形態之薄膜電晶體可較佳地用於顯示裝置及固體攝像元件等。
以下,針對將本發明之一實施形態之薄膜電晶體用於顯示裝置及固體攝像元件之情形進行說明。
首先,針對將本發明之一實施形態之薄膜電晶體用於顯示裝置之情形,參照圖15~圖17進行說明。
圖15係本發明之一實施形態之顯示裝置之俯視圖。圖16係用以說明將液晶元件應用於本發明之一實施形態之顯示裝置之像素部之情形時的像素部之電路之電路圖。又,圖17係用以說明將有機EL元件應用於本發明之一實施形態之顯示裝置之像素部之情形的像素部之電路之電路圖。
配置於像素部之電晶體可使用本發明之一實施形態之薄膜電晶體。由於本發明之一實施形態之薄膜電晶體容易製成n通道型,故而將可由n通道型電晶體構成之驅動電路之一部分與像素部之電晶體形成於同一基板上。藉由將本實施形態所示之薄膜電晶體用於像素部或驅動電路,能夠提供可靠性較高之顯示裝置。
將主動矩陣型顯示裝置之俯視圖之一例示於圖15。於顯示裝置之基板300上,形成像素部301、第1掃描線驅動電路302、第2掃描線驅動電路303、信號線驅動電路304。複數條信號線自信號線驅動電路304延伸而配置於像素部301,複數條掃描線自第1掃描線驅動電路302、及第2掃描線驅動電路303延伸而配置於像素部301。於掃描線與信號線之交叉區域分別矩陣狀地設置具有顯示元件之像素。顯示裝置之基板300經由FPC(Flexible Printed Circuit,可撓性印刷配線板)等連接部與時序控制電路(控制器,亦稱為控制IC(integrated circuit,積體電路))連接。
圖15中,第1掃描線驅動電路302、第2掃描線驅動電路303、信號線驅動電路304係與像素部301形成於相同基板300上。因此,設置於外部之驅動電路等零件之數減少,因而能夠實現成本之降低。又,於在基板300外部設置有驅動電路之情形時,需要使配線延伸,配線間之連接數增加。於在相同基板300上設置有驅動電路之情形時,能夠減少其配線間之連接數,能夠實現可靠性之提昇、或良率之提昇。
又,將像素之電路構成之一例示於圖16。此處,表示能夠應用於VA型液晶顯示裝置之像素部之像素部之電路。
該像素部之電路能夠應用於一個像素具有複數個像素電極之構成。以各個像素電極與不同之電晶體連接、各電晶體可利用不同之閘極信號驅 動之方式構成。藉此,能夠獨立控制對經多域設計之像素之各個像素電極施加之信號。
使電晶體316之閘極配線312與電晶體317之閘極配線313分離以給予不同之閘極信號。另一方面,發揮作為資料線之功能之源極電極或汲極電極314係由電晶體316與電晶體317共同使用。電晶體316及電晶體317可使用本發明之一實施形態之電晶體。藉此,能夠提供可靠性較高之液晶顯示裝置。
第1像素電極電性連接於電晶體316,第2像素電極電性連接於電晶體317。第1像素電極與第2像素電極分離。第1像素電極及第2像素電極之形狀並無特別限定。例如,第1像素電極設為V字狀即可。
電晶體316之閘極電極與閘極配線312連接,電晶體317之閘極電極與閘極配線313連接。對閘極配線312及閘極配線313給予不同之閘極信號,使電晶體316與電晶體317之動作時序不同,能夠控制液晶之配向。
又,可利用電容配線310、發揮作為介電體之功能之閘極絕緣膜、及與第1像素電極或第2像素電極電性連接之電容電極形成保持電容。
多域構造於一個像素具備第1液晶元件318及第2液晶元件319。第1液晶元件318包含第1像素電極、對向電極及其間之液晶層,第2液晶元件319包含第2像素電極、對向電極及其間之液晶層。
像素部並不限定於圖16所示之構成。可於圖16所示之像素部追加開關、電阻元件、電容元件、電晶體、感測器、或邏輯電路。
將像素之電路構成之另一例示於圖17。此處,表示使用有有機EL元件之顯示裝置之像素部之構造。
圖17係表示能夠應用之像素部320之電路之一例的圖。此處表示1個 像素使用2個n通道型之電晶體之例。本發明之一實施形態之氧化物半導體膜可用於n通道型之電晶體之通道形成區域。該像素部之電路可應用數位時間灰階驅動。
開關用電晶體321及驅動用電晶體322可使用本發明之一實施形態之薄膜電晶體。藉此,能夠提供可靠性較高之有機EL顯示裝置。
像素部之電路之構成並不限定於圖17所示之構成。可於圖17所示之像素部之電路追加開關、電阻元件、電容元件、感測器、電晶體或邏輯電路。
以上為將本發明之一實施形態之薄膜電晶體用於顯示裝置之情形之說明。
繼而,針對將本發明之一實施形態之薄膜電晶體用於固體攝像元件之情形,參照圖18進行說明。
CMOS(Complementary Metal Oxide Semiconductor,互補金氧半導體)影像感測器係使電位保持於信號電荷儲存部並使該電位經由放大電晶體輸出至垂直輸出線的固體攝像元件。若於CMOS影像感測器所包含之重置電晶體、及/或傳輸電晶體存在漏電流,則因該漏電流而引起充電或放電,信號電荷儲存部之電位產生變化。若信號電荷儲存部之電位產生變化,則放大電晶體之電位亦會變化,成為偏離原本之電位之值,所拍攝之圖像會劣化。
對將本發明之一實施形態之薄膜電晶體應用於CMOS影像感測器之重置電晶體、及傳輸電晶體之情形之動作之效果進行說明。放大電晶體應用薄膜電晶體或塊體電晶體之任一者均可。
圖18係表示CMOS影像感測器之像素構成之一例的圖。像素包含作 為光電轉換元件之光電二極體3002、傳輸電晶體3004、重置電晶體3006、放大電晶體3008及各種配線,矩陣狀地配置複數個而構成感測器。亦可設置與放大電晶體3008電性連接之選擇電晶體。電晶體符號所標註之「OS」表示氧化物半導體(Oxide Semiconductor),「Si」表示矽,係顯示較佳應用於各電晶體之材料。關於以下圖式,亦相同。
光電二極體3002連接於傳輸電晶體3004之源極側,於傳輸電晶體3004之汲極側形成信號電荷儲存部3010(FD:亦稱為浮動擴散(Floating Diffusion))。於信號電荷儲存部3010連接有重置電晶體3006之源極、及放大電晶體3008之閘極。作為另一構成,亦可刪除重置電源線3110。例如,有將重置電晶體3006之汲極與電源線3100或垂直輸出線3120而非重置電源線3110相連之方法。
再者,光電二極體3002可使用本發明之一實施形態之氧化物半導體膜,亦可使用與用於傳輸電晶體3004、重置電晶體3006之氧化物半導體膜相同之材料。
以上為將本發明之一實施形態之薄膜電晶體用於固體攝像元件之情形之說明。
實施例
以下,列舉實施例、比較例對本發明進一步具體地進行說明,但本發明絲毫不受該等所限定。
[氧化物燒結體之製造及特性評價]
實施例1:
以成為表1所示之比率(原子比)之方式,稱量氧化鎵粉末、氧化錫粉末、氧化銦粉末、稀土元素X之氧化物之粉末,放入至聚乙烯製罐(pot), 藉由乾式球磨機混合粉碎72小時,而製作混合粉末。
將該混合粉末放入至模具,以49MPa(500kg/cm2)之壓力製作壓製成型體。將該成型體以196MPa(2000kg/cm2)之壓力藉由CIP進行緻密化。繼而,將該成型體放入至大氣壓煅燒爐,於350℃下保持3小時,其後,以升溫速度100℃/小時進行升溫,於1450℃下保持32小時,其後,放置進行冷卻,而獲得氧化物燒結體。
<氧化物燒結體之特性評價>
針對所獲得之氧化物燒結體,評價下述物性。將結果示於表1。
(1)藉由XRD測得之結晶相
針對所獲得之燒結體,藉由X射線繞射測定裝置Smartlab,於以下條件下對燒結體之X射線繞射(XRD)進行測定。對所獲得之XRD曲線圖藉由JADE6進行分析,求出燒結體中之結晶相。將所獲得之XRD曲線圖示於圖19。
‧裝置:Smartlab(Rigaku股份有限公司製造)
‧X射線:Cu-Kα射線(波長1.5418×10-10m)
‧2θ-θ反射法,連續掃描(2.0°/min)
‧取樣間隔:0.02°
‧狹縫DS(divergence slit,發散狹縫)、SS(scattering slit,散射狹縫)、RS(receiving slit,受光狹縫):1mm
(2)相對密度(%)
此處所謂「相對密度」,意指藉由阿基米德法所測得之氧化物燒結體之實測密度除以氧化物燒結體之理論密度所得之值之百分率。於本發明中,理論密度係以如下方式算出。
理論密度=用於氧化物燒結之原料粉末之總重量/用於氧化物燒結體之原料粉末之總體積
例如,於將氧化物A、氧化物B、氧化物C、氧化物D用作氧化物燒結體之原料粉末之情形時,若將氧化物A、氧化物B、氧化物C、氧化物D之使用量(下料量)分別設為a(g)、b(g)、c(g)、d(g),則理論密度可藉由套入下式而算出。
理論密度=(a+b+c+d)/((a/氧化物A之密度)+(b/氧化物B之密度)+(c/氧化物C之密度)+(d/氧化物D之密度))
再者,於本發明中,關於各氧化物之密度,由於密度與比重大致相同,故而使用化學便覽 基礎篇I日本化學篇 修定2版(丸善股份有限公司)所記載之比重之值。
(3)體電阻(mΩ‧cm)
對所獲得之燒結體之體電阻(mΩ‧cm)使用電阻率計Loresta(三菱化學股份有限公司製造),基於四探針法(JISR1637)進行測定。
(4)以400W之DC功率進行5小時成膜後之靶(氧化物燒結體)之狀態
以DC功率400W進行5小時成膜,其後,利用目視對靶表面進行確認。
實施例2~4及比較例1~4
原料粉末係以表1所示之組成使用原料氧化物,與實施例1同樣地進行操作,而獲得氧化物燒結體。針對所獲得之氧化物燒結體,與實施例1同樣地進行評價。將結果示於表1及表2。又,將所獲得之XRD曲線圖示於圖20~26。
[表1]
Figure 107105954-A0305-02-0038-1
Figure 107105954-A0305-02-0038-2
如表1所示,實施例1至實施例4係以滿足式(5)至式(8)之原子比包含Ga、Sn、In及稀土元素X,成膜後除侵蝕之形成以外,於外觀無大變化。相對密度為95%以上,體電阻為30mΩ‧cm以下。
如表2所示,比較例1不含稀土元素X,於成膜後之侵蝕部產生黑色異 物及髮線裂痕。
比較例2之Ga之含量偏離式(5)之上限,於成膜後之侵蝕部產生黑色異物及髮線裂痕。
比較例3之In之含量偏離式(7)之下限,於燒結時試樣破裂,未能製造靶。
比較例4之Ga之含量偏離式(5)之上限,In之含量偏離式(7)之下限,於成膜後之侵蝕部產生黑色異物及髮線裂痕。
[薄膜電晶體之製造及性能評價]
實施例A
(1)成膜步驟
使用由實施例1中製造之氧化物燒結體所製作之濺鍍靶,以表2所示之成膜條件,於附熱氧化膜(閘極絕緣膜)之矽晶圓(閘極電極)上,經由金屬遮罩形成50nm之薄膜(氧化物半導體層)。使用高純度氬氣及高純度氧氣1%之混合氣體作為濺鍍氣體,進行濺鍍。
薄膜(氧化物半導體層)之成膜係使用4英吋Φ靶,以200kHz、工作比50%、輸出200W而進行。對所獲得之半導體膜之下述特性進行評價。將結果示於表3。
(2)源極、汲極電極之形成
使用金屬遮罩,利用濺鍍成膜使鈦金屬附著作為源極、汲極電極,其後,將所獲得之積層體於大氣中以350℃加熱處理30分鐘。完成薄膜電晶體(TFT),並對TFT之特性進行評價。
<TFT之特性評價>
針對所獲得之TFT之下述特性,進行以下項目之評價。
飽和遷移率係根據對汲極電壓施加5V之情形時之傳遞特性而求出。具體而言,製作傳遞特性Id-Vg之曲線圖,算出各Vg之互導(Gm),藉由線性區域之式導出飽和遷移率。再者,Gm係藉由
Figure 107105954-A0305-02-0040-35
(Id)/
Figure 107105954-A0305-02-0040-36
(Vg)而表示,Vg係施加至-15~25V,將該範圍中之最大遷移率定義為飽和遷移率。於本說明書中,只要未特別說明,則飽和遷移率係以該方法進行評價。上述Id為源極、汲極電極間之電流,Vg為對源極、汲極電極間施加電壓Vd時之閘極電壓。
閾值電壓(Vth)根據傳遞特性之曲線圖定義為Id=10-9A下之Vg。
開-閉比係將Vg=-10V之Id之值設為斷態電流值、將Vg=20V之Id之值設為通態電流值而決定比[開/閉]。
將結果示於表3之「加熱處理後之TFT之特性」。
(3)保護絕緣膜之形成
於加熱處理後之半導體膜上,於基板溫度300℃下藉由化學蒸鍍法(CVD)形成SiO2膜(保護絕緣膜;層間絕緣膜),其後,以350℃進行1小時加熱處理作為後退火。
對成膜SiO2膜後進行過加熱處理之TFT之特性以與「加熱處理後之TFT之特性」相同之條件進行評價。將結果示於表3之「利用CVD成膜SiO2膜後進行加熱處理所獲得之TFT之特性」。
<半導體膜之特性評價>
又,亦同時製作僅使氧化物薄膜載置於玻璃基板而成之樣品,按照以下程序,於半導體膜成膜之加熱處理後、以及利用CVD剛成膜SiO2膜後及加熱處理後之各階段進行霍爾測定,對載子密度之增減等半導體膜之特性進行測定、並進行評價。
再者,所獲得之氧化物薄膜具有與所使用之靶相同之原子比組成。
霍耳效應測定:
如圖27所示,與TFT製造步驟同樣地於玻璃基板上成膜厚度50nm之氧化物半導體膜,並進行加熱處理,其後,切取1cm見方之正方形,於4角使金(Au)以成為約2mm×2mm以下之大小之方式使用金屬遮罩藉由離子塗佈機進行成膜,使銦焊料載置於Au金屬上改善接觸,而製作霍耳效應測定用樣品。
玻璃基板係使用Nippon Electric Glass股份有限公司製造之ABC-G。
將霍耳效應測定用樣品設置於霍耳效應/比電阻測定裝置(ResiTest8300型,TOYO Corporation公司製造),於室溫下評價霍耳效應,求出載子密度及遷移率。將結果示於表3之「加熱處理後之半導體膜之特性」。
如圖28所示,於上述霍耳效應測定用樣品之半導體膜上藉由CVD裝置成膜SiO2膜,其後,以與「加熱處理後之半導體膜之特性」相同之條件實施霍爾測定。將結果示於表3之「利用CVD成膜SiO2膜後之半導體膜之特性」。
進而,於加熱處理後亦以與「加熱處理後之半導體膜之特性」相同之條件進行霍爾測定。使測定用針刺入SiO2膜直至Au金屬之層從而進行接觸。將結果示於表3之「利用CVD成膜SiO2膜後進行過加熱處理之半導體膜之特性」。
半導體膜之結晶特性:
對濺鍍後(膜沈積後)之未加熱之膜、及加熱後之膜之結晶性,藉由X 射線繞射(XRD)測定進行評價,將所得之結果示於表3。
半導體膜之帶隙:
測定成膜於石英基板上且與半導體膜同樣地進行過熱處理之薄膜試樣之透射光譜,將橫軸之波長轉換成能量(eV),將縱軸之透過率轉換成(αhν)1/2
(此處,α:吸收係數
h:普朗克常數
ν:振動數),其後,對吸收上升之部分擬合直線,並算出該直線與基準線相交處之eV值。
實施例B及比較例A:
使用由表3所示之實施例中製造之氧化物燒結體所製作之濺鍍靶,並設為表3所示之條件,除此以外,以與實施例A相同之方式製造半導體膜及薄膜電晶體,並進行評價。將結果示於表3。
Figure 107105954-A0305-02-0042-3
Figure 107105954-A0305-02-0043-4
如表3所示,實施例A、實施例B係使用實施例1、實施例2之燒結體成膜半導體膜者,即便加熱後亦可獲得作為TFT之特性。
比較例A係使用比較例1之燒結體製膜半導體膜者,若進行加熱,則膜會導通,無法獲得作為TFT之特性。

Claims (13)

  1. 一種氧化物半導體膜,其以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(1) 0.01≦Sn/(In+Ga+Sn)≦0.40…(2) 0.55≦In/(In+Ga+Sn)≦0.98…(3),且以下述原子比含有稀土元素X:0.04≦X/(In+Ga+Sn+X)≦0.25…(4)。
  2. 如請求項1之氧化物半導體膜,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鎦(Lu)所組成之群中之1種以上。
  3. 如請求項2之氧化物半導體膜,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)及釤(Sm)所組成之群中之1種以上。
  4. 一種薄膜電晶體,其使用有如請求項1至3中任一項之氧化物半導體膜。
  5. 一種濺鍍靶用氧化物燒結體,其以下述原子比含有In、Ga及Sn:0.01≦Ga/(In+Ga+Sn)≦0.30…(5) 0.01≦Sn/(In+Ga+Sn)≦0.40…(6) 0.55≦In/(In+Ga+Sn)≦0.98…(7), 且以下述原子比含有稀土元素X:0.04≦X/(In+Ga+Sn+X)≦0.25…(8)。
  6. 如請求項5之濺鍍靶用氧化物燒結體,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)及鎦(Lu)所組成之群中之1種以上。
  7. 如請求項6之濺鍍靶用氧化物燒結體,其中上述稀土元素X為選自由釔(Y)、鑭(La)、釹(Nd)及釤(Sm)所組成之群中之1種以上。
  8. 如請求項5之濺鍍靶用氧化物燒結體,其以In2O3結晶為主成分,且含有X2Sn2O7結晶及X3Ga5O12結晶(此處,X表示上述稀土元素)之任一者或兩者。
  9. 如請求項5至8中任一項之濺鍍靶用氧化物燒結體,其相對密度為95%以上。
  10. 如請求項5至8中任一項之濺鍍靶用氧化物燒結體,其體電阻為30mΩcm以下。
  11. 一種濺鍍靶,其包含如請求項5至10中任一項之濺鍍靶用氧化物燒結體、及底板。
  12. 一種顯示裝置,其使用有如請求項4之薄膜電晶體。
  13. 一種固體攝像元件,其使用有如請求項4之薄膜電晶體。
TW107105954A 2017-02-22 2018-02-22 氧化物半導體膜、薄膜電晶體、濺鍍靶用氧化物燒結體、濺鍍靶、顯示裝置、及固體攝像元件 TWI786088B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-031460 2017-02-22
JP2017031460 2017-02-22

Publications (2)

Publication Number Publication Date
TW201833062A TW201833062A (zh) 2018-09-16
TWI786088B true TWI786088B (zh) 2022-12-11

Family

ID=63253791

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107105954A TWI786088B (zh) 2017-02-22 2018-02-22 氧化物半導體膜、薄膜電晶體、濺鍍靶用氧化物燒結體、濺鍍靶、顯示裝置、及固體攝像元件

Country Status (6)

Country Link
US (1) US11251310B2 (zh)
JP (1) JP6902090B2 (zh)
KR (1) KR102380806B1 (zh)
CN (1) CN110447093B (zh)
TW (1) TWI786088B (zh)
WO (1) WO2018155301A1 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112289863B (zh) * 2020-09-25 2024-07-19 华南理工大学 一种金属氧化物半导体及薄膜晶体管与应用
CN116240630A (zh) * 2018-08-01 2023-06-09 出光兴产株式会社 晶体化合物、氧化物烧结体、溅射靶、晶质及无定形氧化物薄膜、薄膜晶体管及电子设备
CN110767745A (zh) * 2019-09-18 2020-02-07 华南理工大学 复合金属氧化物半导体及薄膜晶体管与应用
CN110797395A (zh) * 2019-09-18 2020-02-14 华南理工大学 掺杂型金属氧化物半导体及薄膜晶体管与应用
JP7373428B2 (ja) * 2020-02-14 2023-11-02 株式会社神戸製鋼所 薄膜トランジスタ、酸化物半導体薄膜、およびスパッタリングターゲット
DE102021108615A1 (de) * 2020-05-29 2021-12-02 Taiwan Semiconductor Manufacturing Company, Ltd. Erhöhter source/drain-oxidhalbleiterdünnfilmtransistor und verfahren zur herstellung davon
CN112390622A (zh) * 2020-11-23 2021-02-23 先导薄膜材料(广东)有限公司 一种eigzo靶材的制备方法
KR20220090871A (ko) * 2020-12-23 2022-06-30 한양대학교 산학협력단 Igto 산화물 반도체 결정화를 통한 고이동도 트랜지스터 소자 및 그의 제조 방법
KR20220094735A (ko) * 2020-12-29 2022-07-06 에이디알씨 주식회사 결정성 산화물 반도체 박막 및 그 형성 방법, 박막 트랜지스터 및 그 제조 방법, 표시 패널 및 전자 장치
KR20220156718A (ko) * 2021-05-18 2022-11-28 삼성전자주식회사 반도체 메모리 소자 및 그의 제조 방법
CN116813310B (zh) * 2023-06-01 2024-06-07 先导薄膜材料(广东)有限公司 一种稀土元素掺杂氧化铟锡镓靶材及其制备方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010030824A (ja) * 2008-07-28 2010-02-12 Idemitsu Kosan Co Ltd 金属相含有酸化インジウム焼結体及びその製造方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04272612A (ja) 1991-02-26 1992-09-29 Kojundo Chem Lab Co Ltd 透明電極
US20020017331A1 (en) 2000-06-30 2002-02-14 Renaud Michel C. Variable stiffness bellows
WO2003014409A1 (fr) 2001-08-02 2003-02-20 Idemitsu Kosan Co., Ltd. Cible de pulverisation, film conducteur transparent et leur procede de fabrication
ITMI20012075A1 (it) * 2001-10-08 2003-04-08 Consiglio Nazionale Ricerche Procedimento per il conferimento e controllo su scale micro e nanomatriche dell'anisotropia di proprieta' strutturali elettriche ottiche ed
KR100514952B1 (ko) * 2003-01-15 2005-09-14 주식회사 피앤아이 씨앗층과 벌크층의 성막 시퀀스 방법을 이용한 인듐 주석산화물 박막 형성 방법
JP4985928B2 (ja) * 2005-10-21 2012-07-25 信越化学工業株式会社 多層コート耐食性部材
DE102007009546B4 (de) 2007-02-27 2008-12-04 Continental Automotive Gmbh Verfahren und Vorrichtung zur Steuerung einer Brennkraftmaschine eines auf den Betrieb mit CNG-Gas umschaltbaren Kraftfahrzeugs
JP5348132B2 (ja) 2008-04-16 2013-11-20 住友金属鉱山株式会社 薄膜トランジスタ型基板、薄膜トランジスタ型液晶表示装置および薄膜トランジスタ型基板の製造方法
US8859051B2 (en) * 2008-05-28 2014-10-14 Mitsubishi Materials Corporation Composition for ferroelectric thin film formation, method for forming ferroelectric thin film and ferroelectric thin film formed by the method thereof
KR101533391B1 (ko) * 2008-08-06 2015-07-02 삼성디스플레이 주식회사 박막 트랜지스터 기판과 그 제조 방법
KR20110047308A (ko) 2009-10-30 2011-05-09 삼성코닝정밀소재 주식회사 산화인듐주석 스퍼터링 타겟 및 이를 이용하여 제조되는 투명전도막
JP2011174134A (ja) 2010-02-24 2011-09-08 Idemitsu Kosan Co Ltd In−Ga−Sn系酸化物焼結体、ターゲット、酸化物半導体膜、及び半導体素子
US9224820B2 (en) 2012-05-31 2015-12-29 Samsung Corning Advanced Glass, Llc Oxide semiconductor sputtering target, method of manufacturing thin-film transistors using the same, and thin film transistor manufactured using the same
JP2014111818A (ja) * 2012-11-09 2014-06-19 Idemitsu Kosan Co Ltd スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法
JP6064895B2 (ja) * 2013-12-27 2017-01-25 住友金属鉱山株式会社 酸化インジウム系酸化物焼結体およびその製造方法
TWI545777B (zh) 2014-01-15 2016-08-11 Kobe Steel Ltd Thin film transistor
WO2015115330A1 (ja) * 2014-01-31 2015-08-06 独立行政法人物質・材料研究機構 薄膜トランジスタ、酸化物半導体、およびその製造方法
KR101563700B1 (ko) 2014-03-17 2015-10-27 삼성중공업 주식회사 도장장치
KR20230044327A (ko) 2015-04-22 2023-04-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 촬상 장치 및 전자 기기
JP6610062B2 (ja) * 2015-07-31 2019-11-27 日本製鉄株式会社 チタン板
JP6141381B2 (ja) 2015-10-14 2017-06-07 出光興産株式会社 スパッタリングターゲットの製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010030824A (ja) * 2008-07-28 2010-02-12 Idemitsu Kosan Co Ltd 金属相含有酸化インジウム焼結体及びその製造方法

Also Published As

Publication number Publication date
WO2018155301A1 (ja) 2018-08-30
KR20190117528A (ko) 2019-10-16
KR102380806B1 (ko) 2022-03-30
JPWO2018155301A1 (ja) 2019-12-12
US20190378933A1 (en) 2019-12-12
TW201833062A (zh) 2018-09-16
JP6902090B2 (ja) 2021-07-14
US11251310B2 (en) 2022-02-15
CN110447093A (zh) 2019-11-12
CN110447093B (zh) 2023-04-25

Similar Documents

Publication Publication Date Title
TWI786088B (zh) 氧化物半導體膜、薄膜電晶體、濺鍍靶用氧化物燒結體、濺鍍靶、顯示裝置、及固體攝像元件
TWI760539B (zh) 濺鍍靶材、氧化物半導體薄膜、薄膜電晶體及電子機器
JP7092746B2 (ja) 酸化物焼結体、スパッタリングターゲット、酸化物半導体薄膜、薄膜トランジスタ、および電子機器
JP7263408B2 (ja) 結晶質酸化物薄膜、アモルファス酸化物薄膜、薄膜トランジスタ、及び電子機器
JP7082947B2 (ja) 非晶質酸化物半導体膜、酸化物焼結体、薄膜トランジスタ、スパッタリングターゲット、電子機器及び非晶質酸化物半導体膜の製造方法
TW201806908A (zh) 氧化物燒結體、濺鍍靶及氧化物半導體膜
JP6869157B2 (ja) 酸化物焼結体、スパッタリングターゲット、非晶質酸化物半導体薄膜、および薄膜トランジスタ
JP6956748B2 (ja) 酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット
WO2024203946A1 (ja) 酸化物焼結体、スパッタリングターゲット、酸化物薄膜、薄膜トランジスタ、及び電子機器