TWI771289B - 電晶體結構、積體電路及製造場效電晶體胞元之方法 - Google Patents

電晶體結構、積體電路及製造場效電晶體胞元之方法 Download PDF

Info

Publication number
TWI771289B
TWI771289B TW106105439A TW106105439A TWI771289B TW I771289 B TWI771289 B TW I771289B TW 106105439 A TW106105439 A TW 106105439A TW 106105439 A TW106105439 A TW 106105439A TW I771289 B TWI771289 B TW I771289B
Authority
TW
Taiwan
Prior art keywords
metallization
dielectric
source
drain
semiconductor
Prior art date
Application number
TW106105439A
Other languages
English (en)
Other versions
TW201801323A (zh
Inventor
派翠克 莫洛威
里夏比 梅漢度
毛洛 J 科布林斯基
Original Assignee
美商英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾公司 filed Critical 美商英特爾公司
Publication of TW201801323A publication Critical patent/TW201801323A/zh
Application granted granted Critical
Publication of TWI771289B publication Critical patent/TWI771289B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823468MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7809Vertical DMOS transistors, i.e. VDMOS transistors having both source and drain contacts on the same surface, i.e. Up-Drain VDMOS transistors

Abstract

一種電晶體胞元包括深通孔,該深通孔至少部分地以介電質材料加襯裡。該深通孔可向下延伸至基板,該電晶體設置於該基板上。該深通孔可直接連接至該電晶體之端子,諸如源極或汲極,以將該電晶體與設置於該電晶體下方的該基板中或該基板之與該電晶體相對的側上的互連金屬化層級互連。與該深通孔金屬化與該電晶體之一或多個端子之緊密接近性相關聯的寄生電容可藉由以介電質材料對該深通孔側壁之至少一部分加襯裡,從而部分地使鄰近於該電晶體的區中之該深通孔金屬化變細來減少。

Description

電晶體結構、積體電路及製造場效電晶體胞元之方法
本發明係有關於包括與一介電質材料並列的一深通孔的電晶體胞元。
發明背景
積體電路(IC)中之電晶體胞元密度繼續增加。當電晶體胞元覆蓋區之尺寸收縮時,變得日益難以定比最低互連金屬化層級且仍達成用於電晶體之適合低的外電阻及寄生電容度量。通常,電晶體金屬化之形成依賴自對準技術,該等自對準技術將金屬化置放成密切接近於一或多個電晶體端子。此可造成關於IC寄生現象的困難,諸如與電晶體之端子一起的增加之電容。
減少此電容之一方式將減少電容性耦合元件之重疊區域。在收縮電晶體胞元覆蓋區內,此區域變得由電晶體胞元內之元件之高度或垂直厚度支配,因為垂直定向變得更流行。電容性耦合區域之減少因此將不可能藉由減少所謂的z維出現。用來以使垂直定向或「深」金屬化兩者能夠適合於3D整合且可適應胞元覆蓋區之進一步 減少的方式局部地增加電容性耦合元件之間的側向間距的技術因此可為有利的。
依據本發明之一實施例,係特地提出一種電晶體胞元,其具有一前側及一背側,該胞元包含:一電晶體,其進一步包括:一源極半導體及一汲極半導體,該源極半導體及該汲極半導體藉由一通道半導體分離;一閘極電極堆疊,其包括設置於該通道半導體上之一閘極電極及一閘極介電質;以及源極/汲極金屬化,其與該源極半導體及該汲極半導體接觸且藉由至少一第一介電質間隔件與該閘極電極分離;一深通孔,其在該胞元之該前側與背側之間延伸,且包括藉由至少該第一介電質間隔件與該閘極電極分離的通孔金屬化及設置於該深通孔之一側壁之至少一部分上的一介電質通孔襯裡。
101:FET胞元
102:前側胞元表面
103:半導體主體
104:背側胞元表面
105、205:背側堆疊
140:源極及汲極半導體
145:閘極介電質
150:源極及汲極金屬化
171:介電質間隔件
173:閘極電極
180:隔離介電質
185:深通孔/深源極/汲極通孔
190:介電質襯裡/襯裡
195:通孔金屬化
206:前側堆疊
207:背側側向互連體
215:組成界面
501:方法
505~530、515~519:操作
605:背側基板
606:深通孔開口
910:犧牲材料
1006:頂部深通孔部分
1705:行動計算平台
1706:伺服器機器
1710:晶片級或封裝級整合系統
1715:電池
1725:RF(無線)積體電路(RFIC)
1730:功率管理積體電路(PMIC)
1735:控制器
1750:封裝單塊SoC
1760:插入物
1800:計算裝置/裝置
1802:母板
1804:處理器
1806:通訊晶片
A-A’、B-B’、C-C’、D-D’、P、Q:平面
C1:較大電容
C2:較低電容
CD1、CDP:側向尺寸
CD2:尺寸
CD4:直徑
CD3:側向距離
H1、Hsf、Hr:高度
H2:縱向深通孔長度
Hf:半導體主體z-高度
Hc:側壁高度
本文所描述之材料以實例之方式而非以限制之方式例示於附圖中。出於例示的簡單性及清晰性,諸圖中所例示的元件未必按比例繪製。例如,一些元件之尺寸可出於清晰性而相對於其他元件誇示。此外,在認為適當的情況下,已在諸圖間重複參考標號來指示對應或類似元件。在諸圖中:圖1A為根據一些實施例的包括深源極/汲極通孔介電質襯裡之FET的平面圖;圖1B為根據一些實施例的具有半環形深通孔介電質 襯裡之深通孔的平面圖;圖2A為根據一些實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之A-A’平面的橫截面圖;圖2B為根據一些實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之B-B’平面的橫截面圖;圖2C為根據一些實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之C-C’平面的橫截面圖;圖2D為根據一些實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之D-D’平面的橫截面圖;圖3A為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之A-A’平面的橫截面圖;圖3B為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之B-B’平面的橫截面圖;圖3C為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之C-C’平面的橫截面圖;圖3D為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FFT之沿圖1A中所指示之D-D’平面的橫截面圖; 圖4A為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之A-A’平面的橫截面圖;圖4B為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之B-B’平面的橫截面圖;圖4C為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之C-C’平面的橫截面圖;圖4D為根據一些替代性實施例的包括深源極/汲極通孔介電質襯裡之FET之沿圖1A中所指示之D-D’平面的橫截面圖;圖5A為例示根據一些實施例的用於製造包括深源極/汲極通孔介電質襯裡之FET之方法的流程圖;圖5B例示根據一些實施例的形成深通孔介電質襯裡之方法;圖6A、圖6B、圖6C及圖6D例示根據一些實施例的在蝕刻深通孔開口之後的FET的橫截面圖;圖7A、圖7B、圖7C及圖7D例示根據一些實施例的在形成著陸於通孔開口之底部上的深通孔襯裡之後的FET的橫截面圖;圖8A、圖8B、圖8C及圖8D例示根據一些實施例的在深通孔開口充滿源極/汲極金屬化之後的FET的橫截面圖;圖9A、圖9B、圖9C及圖9D例示根據一些實施例的在 深通孔開口以犧牲材料回填之後的FET的橫截面圖;圖10A、圖10B、圖10C及圖10D例示根據一些實施例的在設置於深通孔開口中的犧牲材料凹入之後的FET的橫截面圖;圖11A、圖11B、圖11C及圖11D例示根據一些實施例的在形成著陸於犧牲材料上的深通孔介電質襯裡之後的FET的橫截面圖;圖12A、圖12B、圖12C及圖12D例示根據一些實施例的在自深通孔開口移除犧牲材料之後的FET的橫截面圖;圖13A、圖13B、圖13C及圖13D例示根據一些實施例的在深通孔開口充滿源極/汲極金屬化之後的FET的橫截面圖;圖14A、圖14B、圖14C及圖14D例示根據一些實施例的在介電質襯裡選擇性地沉積於深通孔開口之一部分上之後的FET的橫截面圖;圖15A、圖15B、圖15C及圖15D例示根據一些實施例的在深通孔開口充滿源極/汲極金屬化之後的FET的橫截面圖;圖16例示根據一些實施例的在深通孔與包括背側互連金屬層級之背側堆疊互連之後的FET的橫截面圖;圖17例示根據實施例的使用SoC的行動計算平台及資料伺服器機器,該SoC具有包括深源極/汲極通孔介電質襯裡之多個FET;以及圖18為根據一些實施例的電子計算裝置的功能方塊 圖。
較佳實施例之詳細說明
現在參考附圖來描述一或多個實施例。雖然詳細地描繪且論述特定組態及配置,但是應理解此僅出於例示性目的而進行。熟習相關技術者將認識到,其他組態及配置在不脫離本描述之精神及範疇的情況下為可能的。熟習相關技術者將顯而易見,本文所描述之技術及/或配置亦可使用於除本文詳細描述之系統及應用之外的各種其他系統及應用中。
在以下詳細描述中參考伴隨圖式,該等伴隨圖式形成詳細描述之一部分且例示示範性實施例。此外,將理解,可利用其他實施例,且可在不脫離所請求標的之範疇的情況下做出結構及/或邏輯變化。亦應注意,例如向下、向下、頂部、底部等的方向及參考可僅用來促進圖式中之特徵之描述。因此,將不以限制性意義考慮以下詳細描述,且所請求標的之範疇僅由隨附申請專利範圍及其等效物定義。
在以下描述中,闡述眾多細節。然而,熟習此項技術者將顯而易見,可在無此等特定細節的情況下實踐實施例。在一些情況下,以方塊圖形式而非詳細地展示熟知的方法及裝置,以避免模糊實施例。在遍及本說明書中提及「一實施例」或「一個實施例」或「一些實施例」意味結合實施例描述之特定特徵、結構、功能或特性包括 於至少一實施例中。因此,短語「在一實施例中」或「在一個實施例中」或「一些實施例」在遍及本說明書之各處的出現未必均指代同一實施例。此外,該等特定特徵、結構、功能或特性可在一或多個實施例中以任何適合方式進行組合。例如,第一實施例可與第二實施例進行組合,只要與該等兩個實施例相關聯之特定特徵、結構、功能或特性並不互相排斥。
如描述及所附申請專利範圍中所使用,單數形式「一」、「一種」及「該」意欲亦包括複數形式,除非上下文另有清楚地指示。將亦理解,如本文中所使用之「及/或」一詞指代及涵蓋相關聯列表項目中一或多個之任何或所有可能的組合。
「耦合」及「連接」等詞以及其其衍生詞可在本文中用來描述組件之間的功能或結構關係。應理解,此等詞並非意欲作為用於彼此之同義詞。實情為,在特定實施例中,「連接」可用來指示兩個或兩個以上元件處於彼此直接實體接觸、光學接觸或電氣接觸狀態中。「耦合」可用來指示兩個或兩個以上元件處於彼此直接或間接(具有其間的其他介入元件)實體或電氣接觸狀態中,及/或兩個或兩個以上元件彼此合作或互動(例如,如在原因效應關係中)。
如本文所使用的「在......上方」、「在......下方」、「在......之間」及「在......上」指代一組件或材料相對於其他組件或材料之相對位置,其中此類實體關係 為值得注意的。例如,在材料之上下文中,設置在另一材料上方或下方的一材料或多個材料可直接處於接觸狀態中或可具有一或多個介入材料。此外,設置在兩個材料或多個材料之間的一材料可直接處於與兩個層接觸狀態中,或可具有一或多個介入層。相反,第二材料或材料「上」之第一材料或材料處於與第二材料/材料直接接觸狀態中。在組件總成之上下文中做出類似區別。
如遍及本描述且在申請專利範圍中所使用,藉由「中至少一個」或「中一或多個」聯合的一列項目可意味所列表術語之任何組合。例如,用語「A、B或C中至少一個」可意味A;B;C;A及B;A及C;B及C;或A、B及C。
本文所描述的是併入深通孔的電晶體胞元,該深通孔自電晶體半導體主體之第一側延伸至電晶體半導體主體之與該第一側相對的第二側。在半導體主體包含半導體鰭片的一些示範性實施例中,深通孔延伸鰭片之至少一主動通道區之高度,且有利地延伸半導體鰭片之整個高度,包括主動通道區以下的任何子鰭片區。在一些實施例中,深通孔鄰近於電晶體半導體主體而設置但與電晶體閘極端子、源極端子或汲極端子中至少一個電氣地絕緣(亦即,未直接接觸該至少一個)。在一些此類實施例中,深通孔電氣接觸至閘極端子、源極端子或汲極端子中至少一個,同時與該等電晶體端子中至少另一者電氣地絕緣。在本文進一步所描述之示範性實施例中,深通孔包括介電 質襯裡層,該介電質襯裡層設置於深通孔側壁之至少一部分上,從而有效地頸縮金屬化之電氣橫截面,該金屬化之電氣橫截面在鄰近於電晶體端子及/或鄰近於半導體主體的局部化區中進一步設置於深通孔內。在頸區內,較大量之介電質分離設置在深通孔金屬化與電晶體端子及/或半導體主體之間,藉此減少與深通孔及電晶體之部分相關聯的寄生電容。
在一些實施例中,深通孔金屬化與(接觸)源極端子或汲極端子之金屬化直接電氣接觸。對於一些此類實施例,深通孔之介電質襯裡相對於深通孔之側壁凹入,以促進設置於深通孔內的金屬化與源極/汲極金屬化之間的直接接觸。如以下進一步所描述,用來形成具有深通孔介電質襯裡之電晶體之技術包括圖案化鄰近於電晶體半導體主體的深通孔開口,及在襯裡沉積及襯裡凹入中一或多個之後使開口充滿金屬化。
圖1A為根據一些實施例的場效電晶體(FET)胞元101的平面圖,該FET胞元101包括具有深通孔185之FET,該深通孔進一步包括介電質襯裡190,該介電質襯裡使通孔金屬化195之至少一部分與其他電晶體結構遠離。在圖1A中,實線指示形成電晶體層疊之前側表面的凸出材料,而虛線指示電晶體層疊內設置在另一上覆材料以下的凸出材料界面。粗點劃線指示平面,橫截面圖沿該等平面進一步提供為圖2A至圖2D。圖1B為根據一些替代性「半環形」襯裡實施例的深通孔185的平面圖,其中介 電質襯裡190並不如圖1A中所描繪地圍繞深通孔金屬化195完全包覆。實情為,介電質襯裡190經局部化至深通孔側壁之一或多個離散部分,例如從而比在正交維(例如,y維)上更多地在一維(例如,x維)上減少深通孔金屬化之側向尺寸。
進一步參考圖1A,FET胞元101包括背側堆疊105,該背側堆疊形成於半導體主體103之背側上,該等半導體主體嵌入隔離介電質180的材料內。FET胞元101進一步包括閘極電極173,該閘極電極跨於第一及第二半導體主體103中每一個之通道區捆紮。儘管在圖1A中例示兩個半導體主體103,但FET可包括一或多個半導體主體。半導體主體103可具有已知適合於場效電晶體的任何半導體組成,諸如但不限於第IV族材料(例如,Si、Ge、SiGe)、第III-V族材料(例如,GaAs、InGaAs、InAs、InP)或第III-N族材料(例如,GaN、AlGaN、InGaN)。在一些有利實施例中,半導體主體103為單晶的。
源極及汲極金屬化150設置於閘極電極173之相對側上且亦跨於半導體主體103延伸。在所例示之實施例中,源極及汲極金屬化150設置於凸起的源極及汲極半導體140,該凸起的源極及汲極半導體進一步設置於半導體主體103上。源極及汲極半導體140以給予n型或p型傳導性的電氣主動雜質重摻雜。對於FET胞元101為習知FET的示範性實施例,源極及汲極半導體140兩者經摻雜至相同傳導性類型(例如,用於NMOS之n型及用於PMOS之p 型)。在替代性實施例(例如,用於穿隧FET)中,源極及汲極半導體140可經互補地摻雜。源極及汲極半導體140可為與半導體主體103相容的任何半導體材料,諸如第IV族材料(例如,Si、Ge、SiGe)及/或第III-V族材料(例如,InGaAs、InAs)。
電氣絕緣介電質間隔件171將閘極電極173與源極及汲極金屬化150及/或源極及汲極半導體140側向地分離。源極及汲極金屬化150可包括與摻雜源極及汲極半導體140形成歐姆或穿隧接面的一或多個金屬,諸如Ti、W、Pt、其合金及氮化物。介電質間隔件171亦將閘極電極173與深源極/汲極通孔185側向地分離。在例示性實施例中,深通孔185設置於介電質間隔件171之兩個條紋之間。介電質間隔件171可為或任何習知介電質,諸如但不限於二氧化矽、氮化矽或氮氧化矽。介電質間隔件171亦可為具有低於4.0之相對介電係數的任何已知低k材料。
儘管僅一閘極電極173以實線例示為單個邏輯胞元之部分,但示範性第二閘極電極173以虛線繪製為與鄰近胞元相關聯。第二閘極電極亦藉由介電質間隔件171與深通孔185側向地分離。深通孔185至少部分地充滿通孔金屬化195。除藉由介電質間隔件171提供的間隔之外,由深通孔185內之虛線指示的介電質襯裡190藉由一些量將通孔金屬化195之至少一些部分與鄰近電晶體結構側向地分離。在一些實施例中,介電質襯裡190圍繞深通孔金屬化195徑向地包覆,從而形成包圍深通孔金屬化195 的連續、環形周邊,如圖1A中所示。然而,在其他實施例中,深通孔185以多個離散垂直定向的條紋加襯裡,例如形成如圖1B中所描繪之半環形襯裡。
FET胞元101之外部通路狀態電阻與介於通道區與半導體源極及汲極140之間的半導體主體103之側向臨界尺寸(CD)相關聯。因此,雖然介電質間隔件171之側向CD對於針對最低外部源極/汲極電阻最小化為重要的,但金屬化深通孔與閘極電極之間的寄生電容在介電質間隔件CD減少時增加。因此,雖然介電質間隔件171可為用於相對於FET胞元101之端子定位深通孔185(例如,以便避免至閘極電極173之電氣短路)的有用特徵,但介電質間隔件171之最小側向CD將導致顯著的深通孔寄生電容C 1 。根據一些實施例,介電質襯裡190沿深通孔185之側壁之至少一部分設置,例如以局部地增加閘極電極173之間的側向分離,且金屬化設置於深通孔185內。襯裡190之存在可藉此使寄生電容減少至C 2 之較低值。在一些示範性實施例中,介電質間隔件171具有2-7nm之CD且襯裡190亦具有1-7nm之側向尺寸。如以下進一步所述,繼之以在深通孔側壁上形成襯裡的蝕刻最大CD之深通孔保持優於僅蝕刻較小CD之深通孔的優點。
介電質襯裡190可具有任何已知組成。在一些實施例中,介電質襯裡190之組成與介電質間隔件171之該組成相同,從而圍繞深通孔185有效地局部加厚介電質間隔件171。在一些有利實施例中,介電質襯裡190具有 相較於介電質間隔件171的不同組成。在一些進一步實施例中,介電質襯裡190具有相較於隔離介電質180的不同組成。在一些此類實施例中,介電質襯裡190具有對於寄生電容之較大減少擁有相較於介電質間隔件171的較低塊體相對介電係數的介電質材料。在一些此類實施例中,介電質襯裡190具有對於寄生電容之甚至更大減少擁有相較於隔離介電質180的較低塊體相對介電係數的介電質材料。例如,介電質襯裡190可為具有低於4.0之相對介電係數的任何已知低k材料,或任何習知介電質,諸如但不限於二氧化矽、氮化矽或氮氧化矽。
圖2A為根據一些實施例的FET胞元101之沿圖1A中所指示之A-A’平面的橫截面圖。在例示性實施例中,深通孔185跨越整個半導體主體z-高度H f ,且在前側胞元表面102與交叉底部的平面P或背側胞元表面104之間延伸。設置於前側胞元表面102上方的是前側堆疊206。設置於背側胞元表面104上方的是背側堆疊105。深通孔185可延伸至背側堆疊105中任何深度。前側堆疊206及背側堆疊105以虛線例示為並非電晶體胞元層疊之部分,且僅提供例示深通孔185可交叉的事物的情境參考。在示範性實施例中,背側堆疊205包括至少一背側側向互連體207及使該互連體與其他特徵絕緣的一些介電質。對於本文實施例,背側堆疊105之架構可無限制地改變。背側堆疊105可包括已知適合於支撐電晶體胞元層疊的任何載體。例如,背側堆疊105可為可製造半導體主體103的一或多個材 料。對於矽半導體主體,背側堆疊105可包括薄晶體第IV族基板,諸如Si。對於第III-V族半導體主體,背側堆疊105可包括諸如GaAs的晶體III-V材料或諸如Si的第IV族基板。替代地,背側堆疊105可包括一材料,在深通孔185經製造之前或之後,包括FET胞元101的層疊轉移至該材料或該材料經沉積至FET胞元101之背側上。例如,背側堆疊105可包括累積在半導體主體103之背側上方的另一電晶體胞元層疊、聚合物薄片、多個薄膜或任何其他材料。
前側堆疊206之架構可無限制地改變,且深通孔185延伸至前側堆疊206中的量亦可改變。前側堆疊206可包括已知適合於支撐電晶體胞元之層疊的任何載體。例如,前側堆疊206可包括晶體第IV族基板,諸如Si。替代地,前側堆疊206可包括晶體III-V材料,諸如GaAs。在仍然其他實施例中,前側堆疊206可為包括FET胞元101的層疊轉移至的一或多個材料,或在深通孔185經製造之前或之後沉積至FET胞元101之前側上的一或多個薄膜材料。例如,前側堆疊206可包括累積在半導體主體103之前側上方的另一電晶體胞元層疊、聚合物薄片、多個薄膜或任何其他材料。
如圖2A中進一步所示,半導體主體103嵌入隔離介電質180中,該隔離介電質在平面P處界接背側堆疊105。隔離介電質180可為已知適合於在電晶體之間提供電氣隔離的一或多個材料。在一些示範性實施例中,隔離材料180為二氧化矽。亦可利用已知適合於該目的的其他材 料,包括低k材料(例如,具有低於4.0之塊體相對介電係數)。
在由圖2A所例示之一些實施例中,深通孔185與源極及汲極半導體140側向地對準。介電質襯裡190處於與源極及汲極半導體140直接接觸狀態中(例如,處於與側壁直接接觸狀態中)。在源極及汲極半導體140為凸起磊晶再生長材料的一些實施例中,源極及汲極半導體140之側向寬度(例如,y維)亦可大於半導體主體103之該側向寬度,使得隔離介電質180存在於深通孔185與半導體主體103之間,如圖2A中進一步所示。對於此類實施例,介電質襯裡190可處於與隔離介電質180及源極及汲極半導體140直接接觸狀態中。
在一些實施例中,介電質襯裡190處於與深通孔185之底部表面直接接觸狀態中。例如,如圖2A中所示,介電質襯裡190在藉由通孔金屬化195交叉的大體上相同平面處交叉背側堆疊105。在一些示範性實施例中,介電質襯裡190凹入源極及汲極金屬化150之前側表面以下一高度H1,且深通孔金屬化195與源極及汲極金屬化150直接接觸,從而在介電質襯裡190上方側向地(例如,在y維上)延伸。對於此類實施例,深通孔185在本文中稱為「深源極/汲極通孔」,該「深源極/汲極通孔」藉由背側堆疊105將FET胞元101之源極或汲極端子電氣地互連至電路元件(未描繪)。在介電質襯裡190凹入的區中,深通孔金屬化195具有較大側向尺寸CD 1 。在介電質襯裡190存在的情 況下,深通孔金屬化195具有較小(「頸」)尺寸CD 2 。在一些實施例中,深通孔金屬化195具有與源極及汲極金屬化150之組成相異的組成,在該狀況下,兩個金屬之組成界面215可與源極及汲極半導體140與介電質襯裡190之間的界面對準,如圖2A中所示。在替代性實施例中,深通孔金屬化195可具有與源極及汲極金屬化150相同的組成,在該狀況下,不存在組成界面215。
在一些實施例中,介電質襯裡190並未凹入高度H 1 ,且替代地延伸全部高度H 1 。對於此類實施例,介電質襯裡190可進一步用來使深通孔金屬化195與源極及汲極金屬化150電氣地絕緣。深通孔185隨後與FET胞元101之所有端子完全隔離,作為通過電晶體胞元層疊的電氣互連體。
圖2B為根據一些實施例的FET胞元101之沿圖1A中所指示之B-B’平面的橫截面圖。如所示,包括閘極介電質145上方之閘極電極173的閘極堆疊設置於半導體主體103之通道部分上方。半導體主體通道部分耦合至閘極堆疊,且具有側壁高度H c ,在該側壁高度以下為具有H sf 之z-高度的子鰭片。雖然可利用已知適合於半導體主體103的任何閘極堆疊材料,但在一些示範性實施例中,閘極堆疊包括高k介電質材料(具有大於9之塊體相對介電係數)及具有適合於半導體主體103之功函數的金屬閘極電極。示範性高k材料包括金屬氧化物,諸如但不限於Al2O3、HfO2、HfAlOx。諸如但不限於HfSiOx或TaSiOx 的矽酸鹽亦可適合於一些半導體主體組成(例如,Si、Ge、SiGe、III-V)。閘極電極173可有利地具有低於5eV之功函數,且可包括元素金屬層、金屬合金層或任何者或兩者之積層結構。在一些實施例中,閘極電極為金屬氮化物,諸如TiN(例如,4.0-4.7eV)。閘極電極亦可包含Al(例如,TiAlN)。其他合金成分亦可使用於閘極電極173中,諸如但不限於C、Ta、W、Pt及Sn。
圖2C為根據一些實施例的FET胞元101之沿圖1A中所指示之C-C’平面的橫截面圖。圖2C例示與深通孔金屬化195及閘極電極173相關聯的較低電容C 2 ,其中介電質襯裡190在縱向深通孔長度H 2 上設置成處於與介電質間隔件171接觸狀態中。在深通孔185跨越兩個鄰近介電質間隔件171之間側向距離CD 3 的有利實施例中,跨越縱向通孔長度H 1 的深通孔185之頂部部分具有與源極/汲極金屬化相同的側向尺寸。較大電容C 1 限於深通孔185中介電質襯裡190凹入H 1 從而與源極金屬化直接接觸的一部分。在一些實施例中,如圖2C中進一步所示,深通孔金屬化195之至少一部分藉由介電質襯裡190、介電質間隔件171及閘極介電質145與閘極電極173分離。圖2D為根據一些實施例的FET胞元101之沿圖1A中所指示之D-D’平面的橫截面圖。圖2D進一步例示源極末端與汲極末端之間的半導體主體103之縱向長度。深通孔金屬化與其平面化的閘極電極173之前側表面亦與源極及汲極金屬化150及隔離介電質180之前側表面平面化。
在一些實施例中,深通孔介電質襯裡經局部化至深通孔之直接鄰近於閘極電極的縱向長度。對於此類實施例,經頸縮以用於減少之寄生電容的深通孔之載流長度經最小化以用於減少之深通孔電阻。圖3A為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之A-A’平面的橫截面圖,其中介電質襯裡190經局部化至深通孔之直接鄰近於閘極電極的部分縱向長度。不同於以上(例如,關於圖2A)所述之實施例,襯裡190不交叉深通孔185之底部表面。介電質襯裡190在深通孔185之小於鰭片高度H f 的縱向長度上延伸。如圖3A中進一步所示,深通孔185在背側堆疊105之交叉點處具有CD 1 之較大側向直徑。對於深通孔金屬化195處於與源極及汲極金屬化150直接接觸狀態中的源極/汲極深通孔實施例,介電質襯裡190亦自源極及汲極金屬化150之頂部表面凹入縱向通孔長度H 1
圖3B為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之B-B’平面的橫截面,其中深通孔介電質襯裡經局部化至深通孔之直接鄰近於閘極電極的部分縱向長度。在圖3B中,閘極電極173捆紮在具有H f 之側壁高度的半導體主體103上方,從而界定具有側壁高度H c 之通道部分,該通道部分設置於具有側壁高度H sf 子鰭片部分上方。圖3C為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之C-C’平面的橫截面圖,其中介電質襯裡190經局部化至深通孔之直接鄰近於閘極電極的部分縱向長度。如所示,介電質襯裡190僅延伸至交叉閘極堆疊 之底部表面的平面Q。對於此類實施例,介電質襯裡190可根據製程變化近似著陸在平面Q處。圖3D為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之D-D’平面的橫截面,其中深通孔介電質襯裡經局部化至深通孔之直接鄰近於閘極電極的部分縱向長度。圖3D中所例示之特徵大體上與圖2D中所例示之該等特徵相同。
根據一些實施例,深通孔介電質襯裡徑向地局部化至深通孔之直接鄰近於閘極電極的一部分,例如如圖1B中所例示。圖4A為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之A-A’平面的橫截面圖,其中深通孔襯裡並未圍繞深通孔金屬化完全包覆且相反僅設置於深通孔側壁之與介電質間隔件材料界接的一小部分上。深通孔側壁之其他部分例如包含源極/汲極半導體或隔離介電質保持大體上無深通孔介電質襯裡。對於此類實施例,A-A’平面內的深通孔185之直徑為至少整體縱向半導體主體側壁高度H f 上的較大CD 1 ,因為A-A’平面內的深通孔側壁中無襯裡。深通孔金屬化195因此與源極及汲極半導體140及隔離介電質180兩者直接接觸。
圖4B為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之B-B’平面的橫截面圖,其中深通孔介電質襯裡徑向地局部化至深通孔之直接鄰近於閘極電極的一部分。在B-B’平面內,FET胞元101具有大體上與以上圖2B及圖3B之上下文中所描述之該架構的相同架構。圖4C為根據一些替代性實施例的FET胞元101之沿圖 1A中所指示之C-C’平面的橫截面圖,其中深通孔介電質襯裡經徑向地局部化至深通孔之直接鄰近於閘極電極的一部分。深通孔襯裡190處於與介電質間隔件171直接接觸狀態中,且延伸至交叉閘極堆疊之底部表面的平面Q。襯裡190至介電質間隔件171之精確的z-高度對準指示選擇性沉積製程,例如如以下進一步所描述。如圖4C中進一步所例示,介電質襯裡190大體上與閘極電極173之頂部表面成平面,不具有凹部。因而,C-C’平面內的深通孔金屬化195之直徑為沿閘極電極173之整個z-高度的較小CD 4 ,且為沿至少等於Hsf的剩餘縱向長度的較大CD 3 。圖4D為根據一些替代性實施例的FET胞元101之沿圖1A中所指示之D-D’平面的橫截面圖,其中深通孔介電質襯裡經徑向地局部化至深通孔之直接鄰近於閘極電極的一部分。圖4D中所例示之特徵大體上與圖2D及圖3D中所例示之該等特徵相同。
包括深通孔介電質襯裡,例如包括以上所描述之特徵中一或多個的FET可藉由應用各種技術及處理腔室組態的各種方法製造。圖5A為例示根據一些實施例的用於製造包括深源極/汲極通孔介電質襯裡之FET之方法501的流程圖。方法501始於接收支撐電晶體之層疊的背側基板。所接收的背側基板可為得到電晶體通道半導體的一或多個材料。例如,在一些矽通道電晶體實施例中,在操作505處接收的背側基板為晶體第IV族基板,諸如Si。對於一些第III-V族通道電晶體實施例,在操作505處接收的背 側基板可為晶體III-V材料,諸如GaAs。設置於在操作505處接收的背側基板上的電晶體可具有任何已知架構。例如,電晶體可為具有任何平面或非平面閘極/通道架構之FET,其中每一電晶體胞元包括一源極端子、一汲極端子及一閘極端子。
方法501在操作510處繼續,其中在由一電晶體胞元佔據的區域內圖案化且蝕刻深通孔。深通孔可經圖案化且蝕刻以界定最大通孔尺寸,並且一或多個側壁自對準至電晶體特徵,諸如介電質間隔件及/或源極/汲極半導體。取決於x-y尺寸,通孔可被視為「溝槽」(例如,具有相較於x維的較長y維)。在操作515處,介電質襯裡經形成於在操作510處蝕刻的深通孔之側壁之至少一部分上。介電質襯裡係以局部地減少最接近於否則可更強烈地電容性耦合的鄰近電晶體特徵的區中之通孔之尺寸的方式形成。在操作525處,一或多個金屬(或其他適合導電材料)經沉積至加襯裡的深通孔中。裝置處理隨後在操作530處使用任何已知技術完成。在一些實施例中,裝置處理包括前側堆疊之形成,該前側堆疊包括施加(例如,黏結)至電晶體層疊之前側的任何適合載體。背側基板隨後可經薄化成與深通孔互連的背側堆疊,且/或背側基板以背側堆疊替換。例如,任何已知研磨及/或拋光及/或層轉移製程可用來使深通孔之背側顯露。
圖5B例示根據一些實施例的用於在操作515處形成深通孔介電質襯裡之方法。在一些實施例中,操作 515進一步需要操作516,其中深通孔介電質襯裡經形成於深通孔側壁之整體上,且隨後經凹部蝕刻以自深通孔側壁之頂部部分移除襯裡。圖6A至圖8D進一步例示在包括操作516之方法501在一實施例中經實踐時的FET演變的橫截面圖。在一些替代性實施例中,操作515進一步需要操作517,其中深通孔介電質襯裡經形成於深通孔側壁之鄰近於閘極電極的僅一局部化部分上。在一些此類實施例中,操作517進一步需要在操作518處將深通孔介電質襯裡形成於部分地回填深通孔的犧牲材料上。在介電質襯裡之形成之後,犧牲材料隨後可經移除以為以一或多個金屬回填作準備。圖9A至圖13D進一步例示在包括操作518之方法501之一實施例經實踐時的FET演變的橫截面圖。在一些其他實施例中,操作517進一步需要操作519處的選擇性襯裡形成,其中介電質襯裡經對於存在於深通孔側壁處的其他材料選擇性地形成於在深通孔側壁處暴露於的某些材料上。圖14A至圖15D進一步例示當包括操作519之方法501之一實施例經實踐時的FET演變的橫截面圖。
圖6A、圖6B、圖6C及圖6D例示根據操作510(圖5A)之一些實施例的在蝕刻深通孔開口606之後的FET胞元101的橫截面圖。圖6A、圖6B、圖6C及圖6D中所例示之區段分別沿如圖1A中以粗點劃線所示的A-A’平面、B-B’平面、C-C’平面及D-D’平面。因此,圖6A至圖6D中所示之四個視圖為以上用來描述FET 101之結構特徵的相同視圖。以上介紹的FET胞元101之各種元件出於清晰性 以相同元件符號展示。然而,值得注意的是,圖6A至圖6D中所例示之背側基板605不需要為圖1A至圖4D中所例示之背側堆疊105。在一些示範性實施例中,背側基板605為形成半導體主體103的晶體半導體基板(例如,Si)。在深通孔形成之後,包括任何適合載體的前側堆疊可施加至電晶體層疊之前側。背側基板605隨後可經薄化成背側堆疊105且/或以背側堆疊105替換,例如使用任何已知研磨及/或拋光及/或層轉移製程。
任何已知圖案化技術可用來形成深通孔開口606,諸如感光材料之微影圖案化及穿過包圍半導體主體103的隔離介電質180之厚度的各向異性乾燥蝕刻。可使用已知適合於各向異性地蝕刻隔離介電質180的任何蝕刻製程。在一些實施例中,深通孔開口606藉由蝕刻製程之選擇性至少部分依賴於自對準通孔開口之底部來以具有大於深通孔之該尺寸的開口尺寸的遮罩圖案化。例如,在圖6A中,深通孔開口606可在與背側堆疊105之交叉點處具有介於100nm、50nm或甚至更少之間的CD 1 之側向尺寸。然而,使用於深通孔蝕刻中的遮罩開口可為較大的,例如具有使源極及汲極半導體140之一部分暴露的CD P 之側向尺寸。源極及汲極半導體140隨後在深通孔蝕刻期間充當補充遮罩,從而自對準地限制深通孔開口606。深通孔開口606可根據需要經蝕刻至任何深度以與基板605交叉界面。例如,深通孔開口606可具有3:1、5:1或甚至10:1或更大的深度:直徑縱橫比。如圖6B中所示,在一些示範 性實施例中,閘極電極173及閘極介電質145在圖案化深通孔開口606時已存在。在一些替代性實施例中,深通孔開口606在犧牲閘極替換製程之前經圖案化。
沿圖6C中所示之平面,深通孔開口606經蝕刻以具有等於介電質間隔件171之鄰近條紋之間的間隔的CD3之側向尺寸。此外在此,介電質間隔件171與隔離介電質180之間的組成差異可經利用來使深通孔開口606自對準於介電質間隔件171之鄰近條紋之間的間隙內。例如,適合於用作隔離介電質180的二氧化矽的蝕刻可對於用作介電質間隔件171的氮化矽及/或氮氧化物為充分選擇性的,以將深通孔開口606限制於CD 3 之側向尺寸。與圖6A一致,圖6D中所示之平面進一步例示可在蝕刻深通孔開口606期間存在的各種電晶體結構。
圖7A、圖7B、圖7C及圖7D例示根據操作515(圖5A)之一些實施例的在形成著陸於深通孔開口606之底部上的深通孔襯裡之後的FET胞元101的橫截面圖。在一些示範性實施例中,介電質襯裡190為例如藉由化學氣相沈積(CVD)或原子層沉積(ALD)保形地沉積的材料(例如,氮化矽、氮氧化物或低k材料)。在介電質襯裡190具有相較於隔離介電質180之不同組成的一些實施例中,襯裡190經過度蝕刻達一預定時間以使襯裡190自隔離介電質180之頂部表面凹入高度H 1 ,以為將深通孔與源極/汲極金屬化互連作準備。如圖7A及圖7C中所示,介電質襯裡190經各向異性地蝕刻以清潔垂直於蝕刻離子通量的表面 上之襯裡(例如,通孔開口606之底部),同時保留不垂直於蝕刻離子通量的表面上之襯裡。所要縱向長度之「間隔件」藉此形成於深通孔開口606之側壁上。襯裡蝕刻製程可為任何已知能夠在形貌學之側壁上形成襯裡材料之自對準「間隔件」的製程。在深通孔金屬化將與源極/汲極金屬化電氣地隔離的替代實施例中,襯裡190不需要經凹部蝕刻。在襯裡蝕刻之後,在閘極電極173及隔離介電質180之前側表面中無襯裡190(圖7B及圖7D)。深通孔開口隨後準備以諸如金屬的導電材料回填。在一些實施例中,接點金屬化經沉積至深通孔開口中且沉積於源極/汲極半導體上以並行地金屬化源極/汲極端子及深通孔。在替代性實施例中,深通孔開口首先以導電材料回填,且隨後接點金屬經形成於源極/汲極半導體上。
圖8A、圖8B、圖8C及圖8D例示根據操作520(圖5A)之一些實施例的在深通孔開口充滿源極及汲極金屬化150之後的FET胞元101的橫截面圖。如圖8A中所示,源極及汲極金屬化150進一步充當深通孔金屬化195,已直接沉積於半導體源極及汲極140及背側基板605兩者上。在一些實施例中,為形成源極及汲極金屬化150,接點金屬溝槽經蝕刻至隔離介電質180中。接點金屬溝槽可經自對準以藉由對於介電質間隔件171選擇性蝕刻隔離介電質180來重疊深通孔開口。在實踐中,可首先圖案化接點金屬溝槽或深通孔。在一些實施例中,蝕刻接點金屬溝槽為使襯裡190凹入的蝕刻製程。在替代性實施例中,接 點金屬溝槽蝕刻對於已在先前操作中凹入的襯裡為選擇性的。如圖8A中所示,源極及汲極金屬化150可經沉積至使一或多個源極及汲極半導體140暴露的接點金屬溝槽中。金屬化經沉積於襯裡190上,從而回填深通孔。已知適合於特定源極/汲極(接點)材料的任何沉積製程可用來回填深通孔開口及源極/汲極接點溝槽,諸如但不限於物理氣相沉積(PVD)、金屬離子電漿(MIP)、電解電鍍及無電電鍍。源極及汲極金屬化150、閘極電極173及隔離介電質之前側表面隨後可與隔離介電質180平面化(例如,藉由化學機械拋光)。
在深通孔及源極/汲極端子之金屬化之後,FET胞元101之前端處理大體上完成。任何習知後端互連製造隨後可經實踐來完成IC層疊之前側。在一些進一步實施例中,包括任何載體的前側堆疊(例如,圖2A中之206)可經施加於前側互連層級上方。背側基板605隨後可經充分地移除或薄化以暴露深通孔金屬化195。可根據已知技術進一步執行額外背側處理,例如將深通孔金屬化195互連至將深通孔耦合至諸如功率軌道、信號匯流排等的各種IC節點的背側互連層級(例如,圖2A中之207)。
在一些實施例中,深通孔介電質襯裡沉積於部分地回填深通孔的犧牲材料上。在介電質襯裡之形成之後,犧牲材料可經移除且以一或多個金屬替換。在深通孔圖案化之後,電晶體大體上如圖6A至圖6D中所例示。圖案化的深通孔開口606隨後充滿犧牲材料。圖9A、圖9B、 圖9C及圖9D例示根據一些實施例的在以犧牲材料910回填深通孔開口之後的FET胞元101的橫截面圖。犧牲材料910可為隨後可對於永久電晶體結構選擇性地移除的任何材料。在示範性實施例中,犧牲材料為介電質,諸如但不限於碳質材料(例如,類金剛石碳)、旋壓玻璃(例如,甲基矽倍半氧烷、氫矽倍半氧烷)或可流動氧化物。旋壓、CVD及CMP中一或多個可用來回填深通孔開口且使犧牲材料910與隔離介電質180之前側表面平面化。
在一些實施例中,深通孔內之犧牲材料經凹入以暴露深通孔之介電質間隔件側壁。在進一步實施例中,犧牲材料之凹入進一步暴露深通孔之側壁上的源極/汲極半導體。圖10A、圖10B、圖10C及圖10D例示根據一些實施例的在使犧牲材料910凹入高度H r 之後的FET胞元101的橫截面圖。可以已知適合於材料的任何深蝕刻製程使犧牲材料910凹入。在有利實施例中,凹部蝕刻在對暴露於蝕刻製程的所有其他材料的高選擇性的情況下各向同性地移除犧牲材料。在犧牲材料為碳質的一些實施例中,凹部蝕刻需要基於氧或氫的電漿蝕刻製程。如所示,使犧牲材料910凹入重新打開頂部深通孔部分1006。如圖10C中所示,凹部蝕刻可在足以使犧牲材料910凹入高度Hr的預定時間之後停止,此舉沿深通孔側壁充分地暴露介電質間隔件171。如圖10A中進一步所例示,凹部蝕刻亦暴露深通孔側壁上之源極及汲極半導體140。
在一些實施例中,深通孔介電質襯裡形成於 設置在深通孔中的犧牲材料上。圖11A、圖11B、圖11C及圖11D例示根據一些實施例的在深通孔介電質襯裡190形成於犧牲材料910上之後的FET胞元101的橫截面圖。如本文其他地方所描述,介電質襯裡190可為例如藉由CVD或ALD保形地沉積的材料(例如,氮化矽、氮氧化物或低k材料)。在介電質襯裡190具有相較於隔離介電質180的不同組成的一些實施例中,襯裡190經過度蝕刻達預定時間以使襯裡190自隔離介電質180之頂部表面凹入高度H 1 。如圖11A及圖11C中所示,介電質襯裡190經各向異性地蝕刻以腐蝕垂直於蝕刻離子通量的表面上之襯裡材料(例如,暴露犧牲材料910),同時保留不垂直於蝕刻離子通量的表面上之襯裡。襯裡蝕刻製程可為任何已知能夠在形貌學之側壁上形成襯裡材料之自對準「間隔件」的製程。在襯裡蝕刻之後,在閘極電極173及隔離介電質180之頂部表面中無襯裡190(圖11B及圖11D)。襯裡蝕刻製程可對於犧牲材料910為選擇性的,或犧牲材料910亦可藉由襯裡蝕刻製程顯著地腐蝕。
在一些實施例中,設置於深通孔中的犧牲材料經移除且以導電材料替換。圖12A、圖12B、圖12C及圖12D例示根據一些實施例的在犧牲材料910自深通孔開口606移除之後的FET胞元101的橫截面圖。如圖12A及圖12C中所例示,犧牲材料經對於隔離介電質180及深通孔介電質襯裡190選擇性地移除,從而在額外側壁介電質襯裡材料已補充介電質間隔件171之後重新打開深通孔開口 606。犧牲材料之移除可藉由已知適合於提供充分選擇性的材料的任何製程。在犧牲材料為碳質的一些實施例中,犧牲材料910可以基於氧或氫的電漿蝕刻製程移除。深通孔開口隨後準備以諸如金屬的導電材料回填。在一些實施例中,接點金屬化經沉積至深通孔開口中且沉積於源極/汲極半導體上以並行地金屬化源極/汲極端子及深通孔。在替代性實施例中,深通孔開口首先以導電材料回填且隨後接點金屬經沉積於源極/汲極半導體上。
圖13A、圖13B、圖13C及圖13D例示根據操作520(圖5A)之一些實施例的在深通孔開口充滿源極及汲極金屬化150之後的FET胞元101的橫截面圖。如圖13A中所示,源極及汲極金屬化150進一步充當深通孔金屬化195,已直接沉積於半導體源極及汲極140及背側基板605兩者上。在一些實施例中,為形成源極及汲極金屬化150,接點金屬溝槽經蝕刻至隔離介電質180中。接點金屬溝槽可經自對準以藉由對於介電質間隔件171選擇性地蝕刻隔離介電質180來重疊深通孔開口。在一些實施例中,蝕刻接點金屬溝槽亦使襯裡190凹入。在替代性實施例中,接點金屬溝槽蝕刻對於已在先前操作中凹入的襯裡為選擇性的。如圖13A中所示,源極及汲極金屬化150可經沉積至使一或多個源極及汲極半導體140暴露的接點金屬溝槽中。金屬化進一步經沉積於襯裡190上,從而回填深通孔。已知適合於特定源極/汲極(接點)材料的任何沉積製程可用來回填深通孔開口及源極/汲極接點溝槽,諸如但不限於 PVD、MIP、電解電鍍及無電電鍍。源極及汲極金屬化150、閘極電極173及隔離介電質之前側表面隨後可與隔離介電質180平面化(例如,藉由化學機械拋光)。
在深通孔及源極/汲極端子之金屬化之後,FET胞元101之前端處理大體上完成。任何習知後端互連製造隨後可經實踐來完成IC之前側。在一些進一步實施例中,包括任何載體的前側堆疊(例如,圖2A中之206)可經施加至IC層疊之前側,且背側基板605隨後經充分地移除或薄化以暴露深通孔金屬化195。可根據已知技術進一步執行額外背側處理,例如將深通孔金屬化195互連至將深通孔耦合至諸如功率軌道、信號匯流排等的各種IC節點的背側互連層級(例如,圖2A中之207)。
在一些其他實施例中,形成深通孔介電質襯裡之方法需要選擇性襯裡形成,其中介電質襯裡經對於存在於深通孔側壁處的其他材料選擇性地形成於某些側壁材料上。在深通孔圖案化之後,電晶體大體上如圖6A至圖6D中所例示。圖14A、圖14B、圖14C及圖14D例示根據一些實施例的在介電質襯裡190選擇性地形成於深通孔開口606之一部分上的FET胞元101的橫截面圖。如圖14A及圖14C中所示,介電質襯裡190形成於深通孔側壁中介電質間隔件171經暴露的部分上,但未形成於深通孔側壁中隔離介電質180經暴露的部分上。如由圖14A中之虛線所例示,介電質襯裡190亦可選擇性地形成於深通孔側壁中源極及汲極半導體140經暴露的部分上。
在一些有利實施例中,選擇襯裡形成需要相對於隔離介電質180上之沉積偏愛介電質間隔件171上之材料沉積的選擇性沉積。此沉積製程可直接形成深通孔介電質襯裡,或可形成前體或催化劑,深通孔介電質襯裡隨後由該前體或催化劑形成。在介電質間隔件171為氮化矽且隔離介電質180為二氧化矽的一實施例中,可使用此項技術中已知的一或多個選擇性沉積技術對於二氧化矽選擇性地將矽沉積於氮化矽上。在選擇性沉積之後,短暫的各向同性矽蝕刻可經執行來確保無矽沉積於除氮化矽間隔件以外的任何表面上。隨後,所沉積矽膜可轉換成介電質襯裡,例如藉由該所沉積矽膜之氧化(電漿或熱)以形成二氧化矽襯裡190、藉由該所沉積矽膜之氮化(電漿或熱)以形成氮化矽襯裡,或藉由該氧化及該氮化之組合以形成氮氧化物襯裡。
深通孔開口隨後準備以諸如金屬的導電材料回填。在一些實施例中,接點金屬化經沉積至深通孔開口中且沉積於源極/汲極半導體上以並行地金屬化源極/汲極端子及深通孔。值得注意的是,若無介電質襯裡形成於隔離介電質經暴露的側壁上,則可不需要在當前沉積源極/汲極金屬化及深通孔金屬化之前選擇性地凹部蝕刻所形成之介電質襯裡。在替代性實施例中,深通孔開口首先以導電材料回填且隨後接點金屬經沉積於源極/汲極半導體上。
圖15A、圖15B、圖15C及圖15D例示根據操作520(圖5A)之一些實施例的在深通孔開口充滿源極及汲 極金屬化150之後的FET胞元101的橫截面圖。如圖15A中所示,源極及汲極金屬化150進一步充當深通孔金屬化195,已直接沉積於半導體源極及汲極140及背側基板605兩者上。在一些實施例中,為形成源極及汲極金屬化150,接點金屬溝槽經蝕刻至隔離介電質180中。接點金屬溝槽可經自對準以藉由對於介電質間隔件171及襯裡190選擇性地蝕刻隔離介電質180來重疊深通孔開口。如圖15A中所示,源極及汲極金屬化150可經沉積至使一或多個源極及汲極半導體140暴露的接點金屬溝槽中。金屬化進一步經沉積於襯裡190上,從而回填深通孔。已知適合於特定源極/汲極(接點)材料的任何沉積製程可用來回填深通孔開口及源極/汲極接點溝槽,諸如但不限於PVD、MIP、電解電鍍及無電電鍍。源極及汲極金屬化150、閘極電極173及隔離介電質之頂部表面隨後可經平面化(例如,藉由化學機械拋光)。
在深通孔及源極/汲極端子之金屬化之後,FET胞元101之前端處理大體上完成。任何習知後端互連製造隨後可經實踐來完成IC之前側。在圖16中所例示之一些進一步實施例中,包括任何載體的前側堆疊205可經施加至FET胞元101之前側。背側基板605隨後可經充分地移除或薄化以暴露深通孔金屬化195。可根據已知技術進一步執行額外背側處理,例如將深通孔金屬化195互連至將深通孔電氣地耦合至諸如功率軌道、信號匯流排等的各種IC節點的背側互連層級207。
圖17例示使用SoC的行動計算平台及資料伺服器機器,該SoC包括具有深通孔介電質襯裡之FET,例如如本文在其他地方所描述。伺服器機器1706可為任何商業伺服器,例如包括設置於機架內且聯網在一起以用於電子資料處理的任何數目之高效能計算平台,該伺服器機器在示範性實施例中包括封裝單塊SoC 1750。行動計算平台1705可為經組配來用於電子資料顯示、電子資料處理、無線電子資料傳輸等中每一個的任何可攜式裝置。例如,行動計算平台1705可為平板電腦、智慧型電話、膝上型電腦等中任何者,且可包括顯示螢幕(例如,電容性、感應性、電阻性或光學觸控螢幕)、晶片級或封裝級整合系統1710及電池1715。
設置於放大圖1720中所例示之整合系統1710內,或作為伺服器機器1706內之獨立封裝晶片,單塊SoC 1750包括記憶體區塊(例如,RAM)、處理器區塊(例如,微處理器、多核心微處理器、圖形處理器等),該記憶體區塊、處理器區塊包括至少一FET,該至少一FET包括介電質加襯裡的源極/汲極深通孔,例如如本文其他地方所描述。單塊SoC 1750可進一步與功率管理積體電路(PMIC)1730、包括寬頻帶RF(無線)發射器及/或接收器(TX/RX)(例如,包括數位基帶且類比前端模組進一步包含傳輸路徑上之功率放大器及接收路徑上之低雜訊放大器)的RF(無線)積體電路(RFIC)1725及控制器1735中一或多個一起耦合至板、基板或插入物1760。
功能上,PMIC 1730可執行電池功率調節、DC至DC轉換等並且亦具有耦合至電池1715的輸入且具有將電流供應提供至其他功能模組的輸出。如進一步所例示,在示範性實施例中,RFIC 1725具有輸出,該輸出耦合至天線(未示出)以實行若干無線標準或協定中之任何者,包括但不限於Wi-Fi(IEEE 802.11族)、WiMAX(IEEE 802.16族)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍牙、其衍生物以及指定為3G、4G、4G及以上的任何其他無線協協定。在替代性實行方案中,此等板級模組中每一個可整合至分離IC上或整合至單塊SoC 1750中。
圖18為根據一些實施例的電子計算裝置的功能方塊圖。計算裝置1800可見於例如圖17所示平台1705或伺服器機器1706內。裝置1800進一步包括母板1802,該母板代管若干組件,諸如但不限於處理器1804(例如,應用處理器),該母板可進一步併入具有深通孔介電質襯裡之至少一FET,例如如本文其他地方所描述。處理器1804可實體地及/或電氣地耦合至母板1802。在一些實例中,處理器1804包括封裝在處理器1804內的積體電路晶粒。通常,「處理器」或「微處理器」一詞可指代處理來自暫存器及/或記憶體的電子資料以將該電子資料變換成可進一步儲存在暫存器及/或記憶體中的其他電子資料的任何裝置或裝置之部分。
在各種實例中,一或多個通訊晶片1806亦可實體地及/或電氣地耦合至母板1802。在進一步實行方案中,通訊晶片1806可為處理器1804之一部分。取決於其應用,計算裝置1800可包括其他組件,該等其他組件可為或可並未實體地且電氣地耦接至母板1802。此等其他組件包括但不限於依電性記憶體(例如,DRAM)、非依電性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位信號處理器、加密處理器、晶片組、天線、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速計、迴轉儀、揚聲器、攝影機及大容量儲存裝置(諸如硬碟片驅動機、固態驅動機(SSD)、光碟片(CD)、數位通用碟片(DVD)等)等。
通訊晶片1806可允許用於資料往返於計算裝置1800之傳送的無線通訊。「無線」一詞及其派生詞可用以描述可經由非固體媒體藉由調變電磁輻射之使用來通訊資料的電路、裝置、系統、方法、技術、通訊通道等。該術語並非暗示相關聯裝置不含有任何引線,但是在一些實施例中該等相關聯裝置可不含有任何引線。通訊晶片1806可實行若干無線標準或協定中任何者,該等無線標準或協定包括但不限於本文在其他地方所描述之該等無線標準或協定。如所論述,計算裝置1800可包括多個通訊晶片1806。例如,第一通訊晶片可專用於較短範圍之無線通訊,諸如Wi-Fi及藍牙,且第二通訊晶片可專用於較長範 圍之無線通訊,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO等等。
雖然已參考各種實施方案描述本文所闡述的某些特徵,但此描述並非意欲以限制性意義來理解。因此,本揭示案所屬的技術中的技術者顯而易見的對本文所描述之實施方案以及其他實施方案的各種修改在本揭示案之精神及範疇內。
將認識到,本揭示案之原理不限於如此描述之實施例,但可在不脫離所附申請專利範圍之範疇的情況下以修改及變化加以實踐。例如,以上實施例可包括如以下進一步提供之特徵之特定組合。
在一或多個第一實施例中,具有前側及背側的電晶體胞元包含電晶體及深通孔。該電晶體進一步包括:源極半導體及汲極半導體,該源極半導體及該汲極半導體藉由通道半導體分離;閘極電極堆疊,其包括閘極電極及閘極介電質,該閘極電極堆疊設置於該通道半導體上;以及源極/汲極金屬化,其處於與該源極半導體及該汲極半導體接觸狀態中且藉由至少一第一介電質間隔件與該閘極電極分離。該深通孔在該胞元之該前側與背側之間延伸,且包括藉由至少該第一介電質間隔件與該閘極電極分離的通孔金屬化及設置於該深通孔之側壁之至少一部分上的介電質通孔襯裡。
在第一實施例之進一步方面,該通孔金屬化與該前側上之金屬化層級直接接觸且與設置於該背側上的 金屬化層級直接接觸,且該介電質通孔襯裡處於與該第一介電質間隔件接觸狀態中。
在直接以上第一實施例之進一步方面,該介電質通孔襯裡處於與該源極半導體及該汲極半導體中至少一個接觸狀態中。
在直接以上第一實施例之進一步方面,該通孔金屬化處於與源極/汲極金屬化接觸狀態中,該源極/汲極金屬化與該源極半導體及該汲極半導體中一個接觸。
在直接以上第一實施例之進一步方面,該通孔金屬化具有與該源極/汲極金屬化相同的組成。
在以上第一實施例之進一步方面,介電質通孔襯裡在小於該深通孔之整個縱向長度上延伸。
在直接以上第一實施例之進一步方面,該介電質通孔襯裡處於與該背側金屬化層級接觸狀態中。
在第一實施例之進一步方面,該電晶體胞元進一步包含第二介電質間隔件,該第二介電質間隔件處於與源極/汲極金屬化之側壁接觸中,該第二介電質間隔件與該第一介電質間隔件相對,且該介電質通孔襯裡處於與該第一介電質間隔件及第二介電質間隔件接觸狀態中。
在第一實施例之進一步方面,該半導體通道為嵌入隔離介電質中的半導體鰭片之頂部部分,且該深通孔金屬化藉由至少該隔離介電質與該半導體鰭片分離。
在直接以上第一實施例之進一步方面,該深通孔藉由該介電質通孔襯裡與該隔離介電質分離。
在以上第一實施例之進一步方面,該深通孔處於與該隔離介電質接觸狀態中。
在第一實施例之進一步方面,該深通孔金屬化具有在該深通孔之頂部及底部處的直徑,該直徑超過鄰近於該介電質通孔襯裡的通孔金屬化之直徑。
在直接以上第一實施例之進一步方面,在該深通孔之該頂部處的該通孔金屬化之該直徑等於該第一間隔件介電質與第二間隔件介電質之間的間隔,該第二間隔件介電質處於與該源極/汲極金屬化之側壁接觸狀態中,該第二間隔件介電質與該第一介電質間隔件相對。
在直接以上第一實施例之進一步方面,該通孔襯裡具有不超過該間隔件介電質之介電係數的介電係數,且該通孔襯裡具有不大於該間隔件介電質之厚度的厚度。
在一或多個第二實施例中,積體電路(IC)包含:一或多個電晶體層疊,其包括場效電晶體(FET);以及深通孔,其延伸穿過該層疊之厚度,該厚度至少等於該FET之半導體主體之厚度,其中該深通孔包含介電質襯裡及金屬化,該深通孔金屬化藉由至少該介電質襯裡與該FET分離。
在直接以上第二實施例之進一步方面,該半導體主體包含通道半導體。該FET包含:閘極電極堆疊,其包括閘極電極及閘極介電質,該閘極電極堆疊設置於該通道半導體上;源極半導體及汲極半導體,該源極半導體 及該汲極半導體藉由該通道半導體分離;以及源極/汲極金屬化,其處於與該源極及汲極半導體接觸狀態中且藉由至少一第一介電質間隔件與該閘極電極分離。該深通孔金屬化藉由至少該第一介電質間隔件及該介電質襯裡與該閘極電極分離,該介電質襯裡設置於該深通孔之鄰近於該第一介電質間隔件的一側壁之至少一部分上。
在直接以上第二實施例之進一步方面,該介電質襯裡處於與該第一介電質間隔件接觸狀態中,該介電質襯裡處於與該源極半導體及汲極半導體中至少一個接觸狀態中,且該深通孔金屬化處於與該源極/汲極金屬化接觸中,該源極/汲極金屬化與該源極半導體及汲極半導體中一個接觸。
在一或多個第三實施例中,製造場效電晶體(FET)胞元之方法包含形成源極半導體及汲極半導體,該源極半導體及該汲極半導體藉由通道半導體分離,該通道半導體藉由隔離介電質包圍。該方法包含在該通道半導體上形成閘極堆疊,該閘極堆疊包括閘極電極及閘極介電質。該方法包含形成源極/汲極金屬化,該源極/汲極金屬化處於與該源極及汲極半導體接觸狀態中且藉由至少一第一介電質間隔件與該閘極電極分離。該方法包含在該隔離介電質中形成深通孔開口,該深通孔開口暴露該通孔之側壁處的該第一介電質間隔件。該方法包含在該深通孔開口內形成介電質襯裡,該介電質襯裡覆蓋至少該第一介電質間隔件。該方法包含在該深通孔開口內沉積導電材料,以 將該深通孔金屬化之第一末端與該源極/汲極金屬化互連。該方法包含形成背側互連金屬化層級,該背側互連金屬化層級處於與該深通孔金屬化之與該第一末端相對的第二末端接觸狀態中。
在第三實施例之進一步方面,形成該介電質襯裡進一步包含將介電質材料沉積於該通孔開口之側壁上,及使該介電質材料凹入至低於該通孔開口之頂部的高度。
在第三實施例之進一步方面,形成該介電質襯裡進一步包含對於該隔離介電質選擇性地將材料沉積於該第一介電質間隔件上。
在直接以上第三實施例之進一步方面,將該材料沉積於該第一介電質間隔件上進一步包含將矽層沉積於該第一介電質間隔件上,且該方法進一步包含藉由氧化或氮化將該矽層轉換成介電質。
在直接以上第三實施例之進一步方面,形成該介電質襯裡進一步包含以犧牲材料回填該通孔開口之底部部分,將介電質材料沉積於該犧牲材料上且沉積於該通孔開口之未充滿該犧牲材料的頂部部分之側壁上,各向異性地蝕刻該介電質材料以暴露該犧牲材料,及移除該犧牲材料。
在第三實施例之進一步方面,形成該形成該背側互連金屬化層級進一步包含移除或薄化第一基板以暴露該第二通孔金屬化末端,及沉積處於與該第二通孔金屬 化末端接觸狀態中的該背側互連金屬化層級。
在第三實施例之進一步方面,沉積該導電材料與該深通孔開口進一步包含並行地將一或多個金屬沉積於該深通孔中且沉積於該源極半導體及汲極半導體中至少一個上,該等金屬將該源極或汲極半導體與該深通孔互連。
然而,以上實例在此方面不受限制,且在各種實施方案中,以上實例可包括承擔此類特徵之僅一子集、承擔此類特徵之不同次序、承擔此類特徵之不同組合,及/或承擔相較於明確地列表的該等特徵的額外特徵。本發明之範疇以及等效物之全部範疇因此應參考隨附申請專利範圍來確定,此等請求項授予該等等效物權利。
101:FET胞元
103:半導體主體
105:背側堆疊
140:源極及汲極半導體
150:源極及汲極金屬化
171:介電質間隔件
173:閘極電極
180:隔離介電質
185:深通孔/深源極/汲極通孔
190:介電質襯裡
195:通孔金屬化
A-A’、B-B’、C-C’、D-D’:平面
C1:較大電容
C2:較低電容
CD1:側向尺寸
CD3:側向距離

Claims (20)

  1. 一種電晶體結構,其具有一前側及一背側,該電晶體結構包含:一源極半導體及一汲極半導體,該源極半導體及該汲極半導體藉由一通道半導體分離,其中該通道半導體係鄰近於一隔離介電質;一閘極電極堆疊,其包括於該通道半導體之一前側上之一閘極電極及一閘極介電質;源極金屬化以及汲極金屬化,該源極金屬化與該源極半導體之一前側接觸,該汲極金屬化與該汲極半導體之一前側接觸,其中該源極及汲極半導體係僅藉由包含一第一介電質之一間隔件與該閘極電極橫向地分離;以及一通孔,其在該電晶體結構之該前側與背側之間延伸,其中該通孔包含通孔金屬化,其與該源極金屬化或汲極金屬化直接接觸並且延伸通過該隔離介電質,其中該通孔金屬化係至少藉由該間隔件與一通孔襯裡兩者來與該閘極電極橫向地分離,該通孔襯裡係沿著與該閘極電極鄰近之該通孔之一側壁之至少一部分與該間隔件直接接觸,其中該通孔襯裡包含一第二介電質。
  2. 如請求項1之電晶體結構,其中:該通孔金屬化與該電晶體結構之該前側上之一金屬化層級直接接觸且與該電晶體結構之該背側上的一金屬化層級直接接觸。
  3. 如請求項1之電晶體結構,其中:該通孔襯裡與該源極半導體或該汲極半導體中至少一者之一側壁接觸。
  4. 如請求項1之電晶體結構,其中該通孔金屬化具有與該源極金屬化或該汲極金屬化相同的組成。
  5. 如請求項1之電晶體結構,其中該通孔襯裡在小於在該電晶體結構之該前側及後側之間的該通孔金屬化之一整個縱向長度上延伸。
  6. 如請求項2之電晶體結構,其中該通孔襯裡與該背側上之該金屬化層級接觸,但在該通孔金屬化之一前側表面之下,而該通孔金屬化之該前側表面與該源極金屬化或汲極金屬化之一前側表面共平面。
  7. 請求項1之電晶體結構,其進一步包含一第二間隔件,其包含該第一介電質,並且該第二間隔件與該間隔件相對,且與該源極及汲極金屬化之一側壁接觸;且其中該間隔件及該第二間隔件係無接觸的,並且其中該通孔襯裡也與該第二間隔件直接地接觸。
  8. 如請求項1之電晶體結構,其中:該通道半導體為與該隔離介電質相鄰的一鰭片之一頂部部分,該鰭片包含一半導體;且該通孔金屬化至少藉由該隔離介電質與該鰭片分離。
  9. 如請求項8之電晶體結構,其中該通孔金屬化藉由該通孔襯裡與該隔離介電質分離。
  10. 如請求項8之電晶體結構,其中該通孔金屬化與該隔離介電質接觸。
  11. 如請求項1之電晶體結構,其中該通孔金屬化具有在該通孔之一頂部及底部處的一直徑,該直徑超過鄰近於該通孔襯裡的通孔金屬化之一直徑。
  12. 如請求項11之電晶體結構,其中在該通孔之該頂部處的該通孔金屬化之該直徑等於該間隔件與和該間隔件相對的一第二間隔件之間的一間隔,該第二間隔件要和該源極及汲極金屬化之一側壁接觸。
  13. 如請求項1之電晶體結構,其中:該第二介電質具有一相對介電係數,其不超過該第一介電質之相對介電係數;且該通孔襯裡具有不大於該間隔件之厚度的一厚度。
  14. 一種積體電路(IC),其包含:一或多個電晶體層疊,其包括一場效電晶體(FET);以及一通孔,其延伸穿過該一或多個電晶體層疊之一厚度,該厚度至少等於該FET之一半導體主體之一厚度,其中該通孔包含一介電質襯裡及通孔金屬化,該通孔金屬化至少藉由該介電質襯裡與該FET分離,其中:該半導體主體包含一通道半導體;該FET包含:一閘極電極堆疊,其包括於該通道半導體上之一閘極 電極及一閘極介電質;一源極半導體及一汲極半導體,該源極半導體及該汲極半導體藉由該通道半導體分離;以及一源極金屬化及一汲極金屬化,其與該源極半導體及該汲極半導體之對應者接觸,該源極金屬化及該汲極金屬化僅藉由一介電質間隔件與該閘極電極分離;且該通孔金屬化與該源極金屬化或該汲極金屬化直接接觸,但至少藉由該介電質間隔件及該介電質襯裡二者與該閘極電極分離,該介電質襯裡係沿著與該閘極電極相鄰之該通孔之一側壁之至少一部分與該介電質間隔件接觸。
  15. 如請求項14之IC,其中:該介電質襯裡與該源極半導體及該汲極半導體中至少一者之一側壁接觸。
  16. 一種製造一場效電晶體(FET)胞元之方法,該方法包含:形成一源極半導體及一汲極半導體,該源極半導體及該汲極半導體藉由一通道半導體分離,該通道半導體被一隔離介電質包繞;在該通道半導體上形成一閘極堆疊,該閘極堆疊包括一閘極電極及一閘極介電質;形成源極金屬化及汲極金屬化,該源極金屬化及汲極金屬化分別與該源極半導體及該汲極半導體接觸且至少藉由一第一介電質間隔件與該閘極電極分離;在該隔離介電質中形成一通孔之一通孔開口,該通孔 開口暴露該通孔之一側壁處的該第一介電質間隔件;在該通孔開口內形成一介電質襯裡,該介電質襯裡遮蓋至少該第一介電質間隔件;於該通孔開口內沉積一導電材料,以將通孔金屬化之一第一末端與該源極/汲極金屬化互連;以及形成一背側互連金屬化層級,該背側互連金屬化層級與該通孔金屬化之與該第一末端相對的一第二末端接觸,其中該通孔金屬化與該源極金屬化或該汲極金屬化直接接觸,但至少藉由該第一介電質間隔件及該介電質襯裡二者與該閘極電極分離,該介電質襯裡係沿著與該閘極電極相鄰之該通孔之一側壁之至少一部分與該第一介電質間隔件接觸。
  17. 如請求項16之方法,其中形成該介電質襯裡進一步包含:將一介電質材料沉積於該通孔開口之側壁上;以及使該介電質材料凹入至低於該通孔開口之一頂部的一高度。
  18. 如請求項16之方法,其中形成該介電質襯裡進一步包含:以一犧牲材料回填該通孔開口之一底部部分;將一介電質材料沉積於該犧牲材料上且沉積於該通孔開口之未充滿該犧牲材料的一頂部部分之側壁上;異向性地蝕刻該介電質材料以暴露該犧牲材料;以及移除該犧牲材料。
  19. 如請求項16之方法,其中形成該背側互連金屬化層級進一步包含:移除或薄化一第一基板以暴露該通孔金屬化之該第二末端;以及沉積與該通孔金屬化之該第二末端接觸的該背側互連金屬化層級。
  20. 如請求項16之方法,其中沉積該導電材料於該通孔開口內進一步包含同時地將一或多個金屬沉積於該通孔中且沉積於該源極半導體及該汲極半導體中至少一者上,該一或多個金屬將該源極或汲極半導體與該通孔互連。
TW106105439A 2016-04-01 2017-02-18 電晶體結構、積體電路及製造場效電晶體胞元之方法 TWI771289B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
USPCT/US16/25593 2016-04-01
PCT/US2016/025593 WO2017171842A1 (en) 2016-04-01 2016-04-01 Transistor cells including a deep via lined with a dielectric material

Publications (2)

Publication Number Publication Date
TW201801323A TW201801323A (zh) 2018-01-01
TWI771289B true TWI771289B (zh) 2022-07-21

Family

ID=59965068

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106105439A TWI771289B (zh) 2016-04-01 2017-02-18 電晶體結構、積體電路及製造場效電晶體胞元之方法

Country Status (4)

Country Link
US (2) US11328951B2 (zh)
EP (1) EP3440705A4 (zh)
TW (1) TWI771289B (zh)
WO (1) WO2017171842A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018182572A1 (en) * 2017-03-28 2018-10-04 Intel Corporation Integrated circuit contact structures
WO2019152026A1 (en) * 2018-01-31 2019-08-08 Intel Corporation Asymmetrical device terminals for 3d interconnection of a stacked device
US11776898B2 (en) * 2018-02-22 2023-10-03 Intel Corporation Sidewall interconnect metallization structures for integrated circuit devices
US11373999B2 (en) 2018-06-07 2022-06-28 Intel Corporation Deep trench via for three-dimensional integrated circuit
CN112585752B (zh) * 2018-09-05 2023-09-19 东京毅力科创株式会社 3d逻辑和存储器的配电网络
US10763863B2 (en) 2018-09-28 2020-09-01 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device for logic and memory co-optimization
DE102019117897B4 (de) 2018-09-28 2024-03-21 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleitervorrichtung zur logik- und speicher-co-optimierung sowie schaltung
TWI762196B (zh) * 2020-05-26 2022-04-21 台灣積體電路製造股份有限公司 半導體裝置與其製造方法
US11637101B2 (en) 2020-05-26 2023-04-25 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and manufacturing method thereof
US20230068312A1 (en) * 2021-09-02 2023-03-02 Applied Materials, Inc. Backside power rail to deep vias
US11916013B2 (en) 2021-09-02 2024-02-27 International Business Machines Corporation Via interconnects including super vias
US20230139929A1 (en) * 2021-10-28 2023-05-04 International Business Machines Corporation Structure containing a via-to-buried power rail contact structure or a via-to-backside power rail contact structure
KR20240018249A (ko) * 2022-08-02 2024-02-13 삼성전자주식회사 집적회로 소자

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080179678A1 (en) * 2007-01-26 2008-07-31 International Business Machines Corporation Two-sided semiconductor-on-insulator structures and methods of manufacturing the same
CN104425496A (zh) * 2013-09-02 2015-03-18 索尼公司 半导体装置及半导体装置制造方法

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5376561A (en) 1990-12-31 1994-12-27 Kopin Corporation High density electronic circuit modules
US6627953B1 (en) 1990-12-31 2003-09-30 Kopin Corporation High density electronic circuit modules
JPH05198739A (ja) 1991-09-10 1993-08-06 Mitsubishi Electric Corp 積層型半導体装置およびその製造方法
JPH09260669A (ja) 1996-03-19 1997-10-03 Nec Corp 半導体装置とその製造方法
WO2001006546A2 (en) 1999-07-16 2001-01-25 Massachusetts Institute Of Technology Silicon on iii-v semiconductor bonding for monolithic optoelectronic integration
EP1453093A4 (en) 2001-11-05 2007-10-10 Zycube Co Ltd SEMICONDUCTOR COMPONENT WITH A LOW-DINE-CIRCULAR MATERIAL FILM AND METHOD FOR THE PRODUCTION THEREOF
KR101057569B1 (ko) 2009-03-24 2011-08-17 이상윤 3차원 반도체 장치의 제조 방법
KR100615085B1 (ko) * 2004-01-12 2006-08-22 삼성전자주식회사 노드 콘택 구조체들, 이를 채택하는 반도체소자들, 이를채택하는 에스램 셀들 및 이를 제조하는 방법들
US7315466B2 (en) 2004-08-04 2008-01-01 Samsung Electronics Co., Ltd. Semiconductor memory device and method for arranging and manufacturing the same
EP1638142A3 (en) 2004-09-20 2006-09-13 Samsung Electronics Co.,Ltd. SRAM cell with stacked thin-film transistors
US7279375B2 (en) 2005-06-30 2007-10-09 Intel Corporation Block contact architectures for nanoscale channel transistors
US7402866B2 (en) * 2006-06-27 2008-07-22 Taiwan Semiconductor Manufacturing Company, Ltd. Backside contacts for MOS devices
KR101275758B1 (ko) 2007-07-20 2013-06-14 삼성전자주식회사 복수개의 적층된 트랜지스터들을 구비하는 반도체 소자 및그 제조방법
JP2009164589A (ja) 2007-12-12 2009-07-23 Elpida Memory Inc 半導体装置及びその製造方法
JP2009164158A (ja) 2007-12-28 2009-07-23 Panasonic Corp 半導体装置及びその製造方法
US9379059B2 (en) 2008-03-21 2016-06-28 Mediatek Inc. Power and ground routing of integrated circuit devices with improved IR drop and chip performance
JP4600576B2 (ja) 2008-05-08 2010-12-15 株式会社デンソー 半導体装置およびその製造方法
US8395191B2 (en) 2009-10-12 2013-03-12 Monolithic 3D Inc. Semiconductor device and structure
US8084795B2 (en) 2009-05-22 2011-12-27 James Nan Hsi Pan Resonant cavity complementary optoelectronic transistors
US8921168B2 (en) 2009-07-15 2014-12-30 Silanna Semiconductor U.S.A., Inc. Thin integrated circuit chip-on-board assembly and method of making
TWI515878B (zh) 2009-07-15 2016-01-01 西拉娜半導體美國股份有限公司 絕緣體上半導體結構、自絕緣體上半導體主動元件之通道去除無用積聚多數型載子之方法、及製造積體電路之方法
US8716091B2 (en) 2010-03-30 2014-05-06 International Business Machines Corporation Structure for self-aligned silicide contacts to an upside-down FET by epitaxial source and drain
US8354675B2 (en) 2010-05-07 2013-01-15 International Business Machines Corporation Enhanced capacitance deep trench capacitor for EDRAM
WO2012051133A2 (en) 2010-10-12 2012-04-19 Io Semiconductor, Inc. Vertical semiconductor device with thinned substrate
JP5678866B2 (ja) 2011-10-31 2015-03-04 株式会社デンソー 半導体装置およびその製造方法
WO2013134315A1 (en) 2012-03-05 2013-09-12 Berg Pharma Llc Compositions and methods for diagnosis and treatment of pervasive developmental disorder
ITTO20120742A1 (it) 2012-08-24 2014-02-25 St Microelectronics Srl Dispositivo a semiconduttore con modalita' operative lineare e a commutazione migliorate, metodo di fabbricazione del dispositivo a semiconduttore, e metodo di polarizzazione del dispositivo a semiconduttore
US9735243B2 (en) 2013-11-18 2017-08-15 Infineon Technologies Ag Semiconductor device, integrated circuit and method of forming a semiconductor device
KR101968351B1 (ko) 2013-01-28 2019-08-13 서울대학교산학협력단 반도체 장치 및 그 제조 방법
KR102056867B1 (ko) 2013-03-04 2020-01-22 삼성전자주식회사 반도체 소자 및 그 제조방법
KR102011874B1 (ko) 2013-03-05 2019-08-19 삼성전자주식회사 박막 트랜지스터를 포함하는 표시 장치
US9640531B1 (en) * 2014-01-28 2017-05-02 Monolithic 3D Inc. Semiconductor device, structure and methods
US20140264632A1 (en) 2013-03-18 2014-09-18 Globalfoundries Inc. Semiconductor structure including a transistor having a layer of a stress-creating material and method for the formation thereof
JP2014220376A (ja) 2013-05-08 2014-11-20 ソニー株式会社 半導体装置およびその製造方法
US9059123B2 (en) 2013-07-24 2015-06-16 International Business Machines Corporation Active matrix using hybrid integrated circuit and bipolar transistor
US9929133B2 (en) 2013-08-27 2018-03-27 Taiwan Semiconductor Manufacturing Company Limited Semiconductor logic circuits fabricated using multi-layer structures
US9214398B2 (en) * 2013-09-09 2015-12-15 Taiwan Semiconductor Manufacturing Company, Ltd. Backside contacts for integrated circuit devices
KR102146449B1 (ko) 2013-12-18 2020-08-20 인텔 코포레이션 이종 층 디바이스
CN104810396B (zh) 2014-01-23 2018-02-06 中芯国际集成电路制造(上海)有限公司 一种半导体器件及其制造方法
US9293437B2 (en) 2014-02-20 2016-03-22 Taiwan Semiconductor Manufacturing Company, Ltd. Functional block stacked 3DIC and method of making same
US9455350B2 (en) 2014-03-25 2016-09-27 National Applied Research Laboratories Transistor device structure that includes polycrystalline semiconductor thin film that has large grain size
US9385201B2 (en) 2014-06-06 2016-07-05 Stmicroelectronics, Inc. Buried source-drain contact for integrated circuit transistor devices and method of making same
US9431296B2 (en) 2014-06-26 2016-08-30 International Business Machines Corporation Structure and method to form liner silicide with improved contact resistance and reliablity
US20160095221A1 (en) 2014-09-27 2016-03-31 Qualcomm Incorporated Integration of electronic elements on the backside of a semiconductor die
US9385195B1 (en) 2015-03-31 2016-07-05 Stmicroelectronics, Inc. Vertical gate-all-around TFET
US20190057959A1 (en) 2015-06-06 2019-02-21 Monolithic 3D Inc. Semiconductor device and structure with thermal isolation
US10367070B2 (en) 2015-09-24 2019-07-30 Intel Corporation Methods of forming backside self-aligned vias and structures formed thereby
WO2017052626A1 (en) 2015-09-25 2017-03-30 Intel Corporation Power gate with metal on both sides
WO2017095409A1 (en) 2015-12-03 2017-06-08 Intel Corporation Stacked channel structures for mosfets
CN105633101A (zh) 2016-04-01 2016-06-01 京东方科技集团股份有限公司 Tft阵列基板及其制造方法、显示装置
US9780210B1 (en) 2016-08-11 2017-10-03 Qualcomm Incorporated Backside semiconductor growth
US10420171B2 (en) 2016-08-26 2019-09-17 Qualcomm Incorporated Semiconductor devices on two sides of an isolation layer

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080179678A1 (en) * 2007-01-26 2008-07-31 International Business Machines Corporation Two-sided semiconductor-on-insulator structures and methods of manufacturing the same
CN104425496A (zh) * 2013-09-02 2015-03-18 索尼公司 半导体装置及半导体装置制造方法

Also Published As

Publication number Publication date
EP3440705A1 (en) 2019-02-13
EP3440705A4 (en) 2019-11-13
US20190067091A1 (en) 2019-02-28
US11328951B2 (en) 2022-05-10
US20220254681A1 (en) 2022-08-11
WO2017171842A1 (en) 2017-10-05
TW201801323A (zh) 2018-01-01

Similar Documents

Publication Publication Date Title
TWI771289B (zh) 電晶體結構、積體電路及製造場效電晶體胞元之方法
US11616015B2 (en) Integrated circuit device with back-side interconnection to deep source/drain semiconductor
US11799037B2 (en) Gate-all-around integrated circuit structures having asymmetric source and drain contact structures
CN107275331B (zh) 沟槽限定的外延生长器件层
US11824107B2 (en) Wrap-around contact structures for semiconductor nanowires and nanoribbons
US20230207700A1 (en) Integrated circuit structures having partitioned source or drain contact structures
US11688637B2 (en) Wrap-around contact structures for semiconductor fins
TW201735179A (zh) 具有嵌入式介電質間隔物的奈米線電晶體
US20170162503A1 (en) Mos antifuse with void-accelerated breakdown
US11329162B2 (en) Integrated circuit structures having differentiated neighboring partitioned source or drain contact structures
US20210343710A1 (en) Metallization structures under a semiconductor device layer
TW201813100A (zh) 具有包括低k介電材料的混合式閘極間隔件之場效電晶體
TWI556399B (zh) 具有導體回填之內嵌式熔絲
EP3105783A1 (en) Antifuse with backfilled terminals
TW202145564A (zh) 具有高磷摻雜物濃度的源極和汲極
CN107924948B (zh) 用于集成电路的复合横向电阻器结构
US20220102385A1 (en) Substrate-free integrated circuit structures
US20240105801A1 (en) Integrated circuit structures with gate volume reduction
US20230307514A1 (en) Gate-all-around integrated circuit structures having backside contact with enhanced area relative to epitaxial source
US20220416022A1 (en) Substrate-less nanowire-based lateral diode integrated circuit structures
US20220406773A1 (en) Integrated circuit structures with backside self-aligned conductive pass-through contact
US20240006531A1 (en) Integrated circuit structures having vertical transistor
US20240105771A1 (en) Integrated circuit structures with channel cap reduction
US20230290825A1 (en) Integrated circuit structures with backside self-aligned conductive source or drain contact
US20220399334A1 (en) Integrated circuit structures with backside self-aligned conductive via bar