TWI754389B - 記憶體陣列及使用於形成包含記憶體胞元之串之記憶體陣列之方法 - Google Patents

記憶體陣列及使用於形成包含記憶體胞元之串之記憶體陣列之方法 Download PDF

Info

Publication number
TWI754389B
TWI754389B TW109133057A TW109133057A TWI754389B TW I754389 B TWI754389 B TW I754389B TW 109133057 A TW109133057 A TW 109133057A TW 109133057 A TW109133057 A TW 109133057A TW I754389 B TWI754389 B TW I754389B
Authority
TW
Taiwan
Prior art keywords
conductive
insulating
memory
laterally
forming
Prior art date
Application number
TW109133057A
Other languages
English (en)
Other versions
TW202121659A (zh
Inventor
寇爾 史密斯
雷米 M 阿卜杜勒拉哈曼
席爾維雅 博爾薩里
克里斯 M 卡爾森
大衛 戴克
馬修 J 金恩
瑾 呂
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202121659A publication Critical patent/TW202121659A/zh
Application granted granted Critical
Publication of TWI754389B publication Critical patent/TWI754389B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本發明揭示一種用於形成包含記憶體胞元串之一記憶體陣列的方法,其包含形成包含垂直交替之第一階層及第二階層之一堆疊。將水平伸長之溝槽形成至該堆疊中以形成橫向間隔開之記憶體區塊區域。在橫向介於該等記憶體區塊區域之橫向緊鄰者之間的該等溝槽之個別者中形成一壁。該壁之該形成包含用包含一絕緣氮化物及元素形式硼之至少一者的絕緣材料加襯裡於該等溝槽之側。在該等溝槽中形成一核心材料以橫向跨越該絕緣氮化物與該元素形式硼之該至少一者之間。本發明亦揭示獨立於方法之結構。

Description

記憶體陣列及使用於形成包含記憶體胞元之串之記憶體陣列之方法
本文中揭示之實施例係關於記憶體陣列及使用於形成包含記憶體胞元之串之一記憶體陣列之方法。
記憶體係一種類型之積體電路系統,且在用於儲存資料之電腦系統中使用。可在個別記憶體胞元之一或多個陣列中製造記憶體。記憶體胞元可使用數位線(其等亦可稱為位元線、資料線、或感測線)及存取線(其等亦可稱為字線)寫入或讀取。感測線可沿著陣列之行使記憶體胞元導電地互連,且存取線可沿著陣列之列使記憶體胞元導電地互連。各記憶體胞元可透過一感測線與一存取線之組合唯一地定址。
記憶體胞元可係揮發性、半揮發性或非揮發性。非揮發性記憶體胞元可在不存在電力的情況下儲存資料達延長時段。非揮發性記憶體習知地指定為具有至少約10年之一留存時間的記憶體。揮發性記憶體消散,且因此經再新/重寫以維持資料儲存。揮發性記憶體可具有數毫秒或更短之一留存時間。無論如何,記憶體胞元經組態以將記憶體留存或儲存於至少兩種不同可選擇狀態中。在一二進位系統中,該等狀態被視為一「0」或一「1」。在其他系統中,至少一些個別記憶體胞元可經組態以儲存資訊之兩個以上位準或狀態。
一場效電晶體係可用於一記憶體胞元中之一種類型的電子組件。此等電晶體包含一對導電源極/汲極區域,在其等之間具有一半導電通道區域。一導電閘極鄰近通道區域且藉由一薄閘極絕緣體與通道區域分開。將一合適電壓施加至閘極容許電流自源極/汲極區域之一者通過通道區域流動至源極/汲極區域之另一者。當自閘極移除電壓時,極大程度上防止電流流動通過通道區域。場效電晶體亦可包含額外結構,例如,作為閘極絕緣體與導電閘極之間的閘極構造之部分的一可逆程式化電荷儲存區域。
快閃記憶體係一種類型的記憶體,且在現代電腦及裝置中具有許多用途。例如,現代個人電腦可具有儲存於一快閃記憶體晶片上之BIOS。作為另一實例,電腦及其他裝置利用固態磁碟中之快閃記憶體來替換習知硬碟變得愈來愈普遍。作為又另一實例,快閃記憶體在無線電子裝置中係風行的,此係因為其使製造商能夠支援新通信協定(由於其等變得標準化),且提供遠端地升級裝置以增強特徵之能力。
NAND可為整合式快閃記憶體之一基礎架構。一NAND胞元單元包含串聯耦合至記憶體胞元之一串列組合之至少一個選擇裝置(其中該串列組合通常稱為一NAND串)。NAND架構可經組態為包含垂直堆疊記憶體胞元的三維配置,該等垂直堆疊記憶體胞元個別包含一可逆程式化垂直電晶體。控制電路系統或其他電路系統可形成於垂直堆疊記憶體胞元下方。其他揮發性或非揮發性記憶體陣列架構亦可包含個別包含一電晶體之垂直堆疊記憶體胞元。
記憶體陣列可經配置於記憶體頁面、記憶體區塊及部分區塊(例如,子區塊)及記憶體平面中,例如,如在美國專利申請公開案第2015/0228659號、第2016/0267984號及第2017/0140833號中之任一者中展示且描述,且該等案以引用的方式併入本文中且該等案之態樣可用於本文揭示之本發明之一些實施例中。記憶體區塊可至少部分界定垂直堆疊記憶體胞元之個別字線階層中之個別字線之縱向輪廓。
在一些實施例中,一種用於形成包含記憶體胞元串之一記憶體陣列的方法包含形成包含垂直交替之第一階層及第二階層之一堆疊。水平伸長之溝槽經形成至該堆疊中以形成橫向間隔開之記憶體區塊區域。在橫向介於該等記憶體區塊區域之橫向緊鄰者之間的該等溝槽之個別者中形成一壁。該壁之形成包含用包含一絕緣氮化物及元素形式硼之至少一者的絕緣材料加襯裡於該等溝槽之側。在該等溝槽中形成一核心材料以橫向跨越該絕緣氮化物與該元素形式硼之該至少一者之間。
在一些實施例中,一種用於形成包含記憶體胞元串之一記憶體陣列的方法包含形成包含垂直交替之第一階層及第二階層之一堆疊。水平伸長之溝槽經形成至該堆疊中以形成橫向間隔開之記憶體區塊區域。透過該等溝槽,該第一階層中之犧牲材料經各向同性蝕除且用個別導電線之導電材料替換。形成該等記憶體胞元串之個別記憶體胞元以包含:該等記憶體區塊區域中之通道材料串之通道材料;一閘極區域,其係該等第一階層之個別者中之該等個別導電線之一者之部分;及一記憶體結構,其橫向介於該等個別第一階層中之該閘極區域與該等通道材料串之該通道材料之間。該等通道材料串在形成該等個別導電線之該導電材料之前形成。在替換之後,形成橫向介於該等記憶體區塊區域之橫向緊鄰者之間的該等溝槽之個別者中之一壁。該壁之形成包含用包含直接抵靠該等個別導電線之該導電材料的一絕緣氮化物及元素形式硼之至少一者的絕緣材料加襯裡於該等溝槽之側。在橫向跨越該絕緣氮化物與該元素形式硼之該至少一者之間之該等溝槽中形成一核心材料。該核心材料之形成包含形成直接抵靠絕緣氮化物及元素形式硼之該至少一者的一橫向外部二氧化矽。多晶矽直接抵靠該橫向外部二氧化矽形成且橫向跨越該橫向外部二氧化矽之間。
在一些實施例中,一種包含記憶體胞元串之記憶體陣列包含一垂直堆疊,其包含交替之絕緣階層及導電階層。該等導電階層個別包含導電線。該堆疊中之記憶體胞元串包含通道材料,其延伸通過該等絕緣階層及該等導電階層。該等記憶體胞元之個別者包含:該通道材料;一閘極區域,其係該等導電階層之個別者中之該等導電線之一者之部分;及一記憶體結構,其橫向介於該等個別導電階層中之該閘極區域與該通道材料之間。壁橫向介於該等導電線之緊鄰者之間個別地延伸通過該等絕緣階層及該等導電階層。該等壁個別地包含橫向外部絕緣材料及橫向跨越該橫向外部絕緣材料之間的一核心材料。該橫向外部絕緣材料包含一絕緣氮化物及元素形式硼之至少一者。
在一些實施例中,一種包含記憶體胞元串之記憶體陣列包含一垂直堆疊,其包含交替之絕緣階層及導電階層。該等導電階層個別地包含導電線,該等導電線包含導電材料。該堆疊中之記憶體胞元串包含通道材料,其延伸通過該等絕緣階層及該等導電階層。該等記憶體胞元之個別者包含:該通道材料;一閘極區域,其係該等導電階層之個別者中之該等導電線之一者之部分;及一記憶體結構,其橫向介於該等個別導電階層中之該閘極區域與該通道材料之間。壁橫向介於該等導電線之兩者之間個別地延伸通過該等絕緣階層及該等導電階層。該等壁個別地包含橫向外部絕緣材料及橫向跨越該橫向外部絕緣材料之間的一核心材料。該橫向外部絕緣材料包含直接抵靠該等導電線之該導電材料的一絕緣氮化物及元素形式硼之至少一者。該核心材料包含直接抵靠絕緣氮化物及元素形式硼之該至少一者的一橫向外部二氧化矽。多晶矽直接抵靠該橫向外部二氧化矽且橫向跨越該橫向外部二氧化矽之間。
本發明之實施例涵蓋用於形成一記憶體陣列(例如,具有在陣列下方之周邊控制電路系統(例如,陣列下方CMOS)之一NAND或其他記憶體胞元陣列)中之方法。本發明之實施例涵蓋所謂的「閘極後」或「替換閘極」處理、所謂的「閘極前」處理及與何時形成電晶體閘極無關的現有或尚待開發之其他處理。本發明之實施例亦涵蓋獨立於製造方法之一記憶體陣列(例如,NAND架構)。參考圖1至圖13描述例示性方法實施例,其等可視為一「閘極後」或「替換閘極」程序。
圖1及圖2展示具有其中將形成高度上延伸之電晶體及/或記憶體胞元串之一陣列或陣列區域12的一構造10。構造10包含一基底基板11,其具有導電/導體/導電、半導電/半導體/半導電及絕緣性/絕緣體/絕緣(即,本文中之電絕緣)材料之任一或多者。已經在基底基板11上方在高度上形成各種材料。材料可在圖1及圖2描繪之材料旁邊、在高度上在該材料內部或在高度上在材料外部。例如,積體電路系統之其他部分或完全製造組件可設置於基底基板11上方、周圍或其內之某處。用於操作高度上延伸之記憶體胞元串的一陣列(例如,陣列12)內之組件之控制及/或其他周邊電路系統亦可經製造,且可或可不完全或部分處在一陣列或子陣列內。此外,亦可獨立地、協力地或以其他方式相對於彼此製造或操作多個子陣列。在本文件中,一「子陣列」亦可被視為一陣列。
包含導電材料17之一導體階層16已經形成於基板11上方。導體階層16可包含用於控制對將形成於陣列12內之電晶體及/或記憶體胞元之讀取及寫入存取的控制電路系統之部分(例如,陣列下方周邊電路系統及/或一共同源極線或板極)。包含垂直交替之絕緣階層20及導電階層22之一堆疊18已經形成於導體階層16上方。階層20及22之各者之例示性厚度為22至60奈米。僅展示少量階層20及22,其中更可能的是,堆疊18包含數十、一百或一百以上等個階層20及22。可為或可不為周邊電路系統及/或控制電路系統之部分之其他電路系統可介於導體階層16與堆疊18之間。例如,此電路系統之多個垂直交替之導電材料階層及絕緣材料階層可在一最下導電階層22下方及/或在一最上導電階層22上方。例如,一或多個選擇閘極階層(未展示)可介於導體階層16與最下導電階層22之間,且一或多個選擇閘極階層可在一最上導電階層22上方。無論如何,導電階層22(替代地稱為第一階層)可不包含導電材料,且絕緣階層20(替代地稱為第二階層)可不包含絕緣材料或在結合此處最初描述之例示性方法實施例(其為「閘極後」或「替換閘極」)之處理中之此點係絕緣的。例示性導電階層22包含第一材料26 (例如,氮化矽),其可完全或部分係犧牲材料。例示性絕緣階層20包含第二材料24 (例如,二氧化矽),其具有不同於第一材料26之組合物的組合物且可完全或部分係犧牲材料。
已經形成(例如,藉由蝕刻)通過絕緣階層20及導電階層22至導體階層16之通道開口25。在一些實施例中,通道開口25可如展示般部分進入導體階層16之導電材料17中,或可停止於該材料上方(未展示)。替代地,作為一實例,通道開口25可停止於最下絕緣階層20上方或其內。將通道開口25至少延伸至導體階層16之導電材料17的原因係為確保隨後形成之通道材料(尚未展示)直接電耦合至導體階層16,而無需在期望此一連接時使用替代性處理及結構來如此做。蝕刻停止材料(未展示)可在導體階層16之導電材料17內或其頂部以在需要時促進停止相對於導體階層16蝕刻通道開口25。此蝕刻停止材料可為犧牲材料或非犧牲材料。藉由實例且為簡明起見,通道開口25展示為配置成每列四個及五個開口25之交錯列之群組或行,且排列在橫向間隔開之記憶體區塊區域58中,記憶體區塊區域58將包含在一成品電路系統構造中之橫向間隔開的記憶體區塊58。在本文件中,「區塊」一般包含「子區塊」。記憶體區塊區域58及所得記憶體區塊58 (尚未展示)可被視為縱向伸長且(例如)沿著一方向55定向。否則,在此處理點可無法辨別記憶體區塊區域58。可使用任何替代性現有或尚待開發之配置及構造。
電晶體通道材料可沿著絕緣階層及導電階層在高度上形成於個別通道開口中,因此包含個別通道材料串,其與導體階層中之導電材料直接電耦合。所形成之例示性記憶體陣列之個別記憶體胞元可包含一閘極區域(例如,一控制閘極區域)及橫向介於閘極區域與通道材料之間的一記憶體結構。在一項此實施例中,記憶體結構經形成以包含一電荷阻擋區域、儲存材料(例如,電荷儲存材料)及一絕緣電荷通過材料。個別記憶體胞元之儲存材料(例如,浮動閘極材料(諸如摻雜或未摻雜矽)或電荷捕獲材料(諸如氮化矽、金屬點等))在高度上沿著電荷阻擋區域之個別者。絕緣電荷通過材料(例如,具有夾置於兩個絕緣體氧化物[例如,二氧化矽]之間的含氮材料[例如,氮化矽]之一帶隙工程設計結構)橫向介於通道材料與儲存材料之間。
圖3、圖3A、圖4及圖4A展示其中電荷阻擋材料30、儲存材料32及電荷通過材料34已在高度上沿著絕緣階層20及導電階層22形成於個別通道開口25中。可藉由(例如)以下各者形成電晶體材料30、32及34 (例如,記憶體胞元材料):將其等之各自薄層沈積於堆疊18上方及個別通道開口25內,接著將此等至少平坦化回至堆疊18之一頂部表面。通道材料36亦已在高度上沿著絕緣階層20及導電階層22形成於通道開口25中,因此包含個別可操作通道材料串53。歸因於規模,材料30、32、34及36共同展示為圖3及圖4中之材料37且僅指示為材料37。例示性通道材料36包含適當摻雜之結晶半導體材料,諸如一或多個矽、鍺及所謂的III/V族半導體材料(例如,GaAs、InP、GaP及GaN)。材料30、32、34及36之各者之例示性厚度為25至100埃。可如展示般進行穿孔蝕刻,以從通道開口25之基底移除材料30、32及34以暴露導體階層16,使得通道材料36直接抵靠導體階層16之導電材料17。此穿孔蝕刻可相對於材料30、32及34之各者單獨發生(如展示),或可在沈積材料34之後相對於全部共同發生(未展示)。替代地,且僅藉由實例,可不進行穿孔蝕刻,且通道材料36可藉由一單獨導電互連件(未展示)直接電耦合至導體階層16之導電材料17。通道開口25展示為包含一徑向中心固體介電材料38 (例如,旋塗介電質、二氧化矽及/或氮化矽)。替代地,且僅藉由實例,通道開口25內之徑向中心部分可包含(若干)空隙空間(未展示)及/或不含固體材料(未展示)。導電插頭(未展示)可形成於通道材料串53之頂部,以更佳導電連接至上覆電路系統(未展示)。
參考圖5及圖6,水平伸長之溝槽40已經形成(例如,藉由各向異性蝕刻)至堆疊18中,以形成橫向間隔開之記憶體區塊區域58。水平伸長之溝槽40可具有直接抵靠導體階層16 (例如,頂部或其內)之導電材料17之各自底部(如展示)或可具有在導體階層16之導電材料17上方之各自底部(未展示)。水平伸長之溝槽40可被視為包含側45。
上述處理展示在形成溝槽40之前形成且填充通道開口25。此可經反轉。替代地,溝槽40可在通道開口25之形成及填充之間形成(並非理想)。
參考圖7至圖9,且在一項實施例中,導電階層22之材料26 (未展示)已例如藉由相對於其他曝露材料理想地選擇性地各向異性蝕除穿過溝槽40而移除(例如,使用液體或蒸汽H3 PO4 作為一主要蝕刻劑,其中材料26為氮化矽,且其他材料包含一或多個氧化物或多晶矽)。在例示性實施例中,導電階層22中之材料26係犧牲材料,且已用導電材料48替換,且此後已從溝槽40移除該材料,從而形成個別導電線29(例如,字線)及個別電晶體及/或記憶體胞元56之高度上延伸之串49。導電材料48可從溝槽側45橫向向後凹入導電階層22內(如展示),以確保個別導電線29相對於彼此垂直分離。可在形成導電材料48之前形成一薄絕緣襯層(例如,Al2 O3 且未展示)。
電晶體及/或記憶體胞元56之大致位置在圖9中用括號指示,且一些在圖7及圖8中用虛線輪廓指示,其中在所描繪之實例中,電晶體及/或記憶體胞元56本質上係環狀或環形的。替代地,電晶體及/或記憶體胞元56可相對於個別通道開口25並非完全包圍的,使得各通道開口25可具有兩個或兩個以上高度上延伸之串49 (例如,圍繞個別導電階層中之個別通道開口之多個電晶體及/或記憶體胞元,其中個別導電階層中之每個通道開口可能存在多個字線,且未展示)。導電材料48可被視為具有對應於個別電晶體及/或記憶體胞元56之控制閘極區域52之終端端部50 (圖9)。在所描繪之實施例中,控制閘極區域52包含個別導電線29之個別部分。材料30、32及34可被視為橫向介於控制閘極區域52與通道材料36之間的一記憶體結構65。在一項實施例中,且如關於例示性「閘極後」處理展示,在形成溝槽40之後形成導電階層22之導電材料48。替代地,例如關於「閘極前」處理,導電階層之導電材料可在形成溝槽40 (未展示)之前及/或在形成通道開口25之前形成。
一電荷阻擋區域(例如,電荷阻擋材料30)介於儲存材料32與個別控制閘極區域52之間。電荷阻塊可在一記憶體胞元中具有下列功能:在一程式化模式中,電荷阻擋可防止電荷載子自儲存材料(例如,浮動閘極材料、電荷捕獲材料等)流向控制閘極,且在一擦除模式中,電荷阻塊可防止電荷載子從控制閘極流動至儲存材料中。因此,電荷阻塊可用來阻擋個別記憶體胞元之控制閘極區域與儲存材料之間的電荷遷移。如展示之一例示性電荷阻擋區域包含絕緣體材料30。藉由進一步實例,一電荷阻擋區域可包含儲存材料(例如,材料32)之一橫向(例如,徑向)外部部分,其中此儲存材料係絕緣的(例如,在一絕緣儲存材料32與導電材料48之間不存在任何不同組合物之材料的情況下)。無論如何,作為一額外實例,在不存在任何單獨組合物絕緣體材料30的情況下,一控制閘極之一儲存材料與導電材料的一介面可足以用作一電荷阻擋區域。此外,導電材料48與材料30(當存在時)之一介面與絕緣體材料30組合可一起用作一電荷阻擋區域,且可替代地或另外可用作一絕緣儲存材料(例如,氮化矽材料32)之一橫向外部區域。一例示性材料30係氧化鉿矽及二氧化矽之一或多者。
例如,且在如參考圖10至圖13描述之一些實施例中,在橫向介於記憶體區塊區域之橫向緊鄰者之間的溝槽之個別者中形成一壁。
參考圖10,溝槽40之側45已經用絕緣材料70加襯裡,絕緣材料70包含絕緣氮化物及元素形式硼之至少一者。在一項實施例中,絕緣材料包含絕緣氮化物,在一項實施例中包含元素形式硼,且在一項實施例中包含兩者。在一項實施例中,絕緣氮化物包含氮化矽、氮化硼、氮化碳、碳氮化矽及氮化鍺之一或多者。在一項實施例中且如展示,絕緣氮化物及元素形式硼之至少一者直接抵靠導電線29之導線材料48形成,且在一項實施例中,不含氧(即,從0至不超過0.1之原子百分比)。一些先前技術方法及構造形成直接抵靠元素形式鎢導電材料48之二氧化矽,此非所要地導致氧化鎢之形成。使用包含絕緣氮化物及/或元素形式硼的絕緣材料,尤其在絕緣材料不含氧的情況下,可至少减少或甚至消除氧化物形成。
在一項實施例中,個別溝槽40經形成以在一垂直橫截面中具有一最上最小橫向寬度,例如,在垂直橫截面(其圖10所在頁面之平面)中之此寬度W。在此實施例中,在核心材料57之各側上之絕緣材料70在垂直橫截面中具有最上最小橫向寬度W之1%至20%的一橫向寬度。
參考圖11及圖12,已在溝槽40中形成一核心材料57以橫向跨越絕緣氮化物及元素形式硼70之至少一者之間,因此在橫向介於橫向緊鄰記憶體區塊區域58之間的個別溝槽40中形成一壁75。在一項實施例中且如展示,直接抵靠絕緣氮化物及元素形式硼之至少一者形成核心材料57。在一項實施例中,核心材料57至少主要(即,大於50且不超過100原子百分比)包含絕緣材料,在另一實施例中至少主要包含導電材料,且在又一實施例中至少主要包含半導電材料。例示性導電材料包含金屬材料及導電摻雜半導電材料,例如導電摻雜元素形式矽、導電摻雜元素形式鍺、矽及鍺之一導電摻雜合金、導電元素金屬(例如,W)、導電金屬氮化物(例如,TiN)以及導電金屬氧化物(例如氧化銦、氧化釕等)。例示性絕緣核心材料包含絕緣氧化物,例如氧化鋁、二氧化矽、氧化鉭、氧化銅、氧化亞銅、氧化鐵及鐵電氧化物。例示性半導電材料包含未摻雜或半導電摻雜元素形式矽、未摻雜或半導電摻雜元素形式鍺、以及矽及鍺之一未摻雜或半導電摻雜合金。
在一項實施例中,核心材料57係均質的。在另一實施例中,核心材料57並非均質的。例如,且僅藉由實例,核心材料57可包含一橫向外部絕緣氧化物(例如,任何上文所述者)及並非絕緣氧化物之一橫向內部材料(即,核心材料57之側向內部) (例如,如上文描述之絕緣、導電及半導電材料之任何一或多者)。此外,核心材料57可包含空隙空間(未展示),例如在內部具有任何大小或形狀之一或多個空隙空間(未展示)。在一項理想實施例中,絕緣材料70包含直接抵靠導電材料48之氮化矽,且核心材料57包含直接抵靠氮化矽之橫向外部二氧化矽(厚度相同於、小於、或大於絕緣材料70)及直接抵靠二氧化矽之橫向內部未摻雜或輕度摻雜(理想上未經導電摻雜)多晶矽。
圖13展示後續處理,其中材料70及57已經平坦化至少回至堆疊18之一高度上最外部表面,藉此在溝槽40內形成例示性成品構造壁75。
替代性實施例構造可由上文描述之方法實施例或以其他方式導致。無論如何,本發明之實施例涵蓋獨立於製造方法之記憶體陣列。然而,此等記憶體陣列可具有本文在方法實施例中描述之屬性的任一者。類似地,上文描述之方法實施例可併入、形成及/或具有關於裝置實施例描述之屬性的任一者。
本發明之實施例包括包含記憶體胞元串之一記憶體陣列(例如,12)。記憶體陣列包含一垂直堆疊(例如,18),其包含交替之絕緣階層(例如,20)及導電階層(例如,22)。導電階層個別包含導電線(例如,29)。堆疊中之記憶體胞元(例如,56)之串(例如,49)包含通道材料(例如,36),其延伸通過絕緣階層及導電階層。記憶體胞元之個別者包含:通道材料;一閘極區域(例如,52),其係該等導電階層之個別者中之導電線之一者之部分;及一記憶體結構(例如,65),其橫向介於個別導電階層中之閘極區域與通道材料之間。
壁(例如,75)橫向介於導電線之緊鄰者之間個別延伸通過絕緣階層及導電階層。該等壁個別地包含橫向外部絕緣材料(例如,70)及橫向跨越橫向外部絕緣材料之間的一核心材料(例如,57)。橫向外部絕緣材料包含絕緣氮化物及元素形式硼之至少一者。
亦可使用如本文中關於其他實施例展示及/或描述之任何其他(若干)屬性或(若干)態樣。
上述(若干)處理或(若干)構造可被視為相對於作為上述此等組件之一單一堆疊或單一層疊形成或在其內形成或作為一底層基底基板之部分形成之一組件陣列(儘管單一堆疊/層疊可具有多個階層)。用於操作或存取一陣列內之此等組件的控制及/或其他周邊電路系統亦可作為成品構造之部分在任何位置形成,且在一些實施例中可在陣列下方(例如,陣列下方CMOS)。無論如何,可在圖中展示或上文描述之(若干)堆疊/(若干)層疊上方及/或下方提供或製造一或多個額外此(等)堆疊/層疊。此外,組件之(若干)陣列可在不同堆疊/層疊中相對於彼此相同或不同,且不同堆疊/層疊可具有相對於彼此相同或不同之厚度。中介結構可設置於垂直緊鄰堆疊/層疊(例如,額外電路系統及/或介電層)之間。又,不同堆疊/層疊可相對於彼此電耦合。多個堆疊/層疊可單獨且循序製造(例如,彼此頂部上),或兩個或兩個以上堆疊/層疊可本質上同時製造。
上文論述之總成及結構可用於積體電路/電路系統中且可併入電子系統中。此等電子系統可用於例如記憶體模組、裝置驅動器、電源模組、通信數據機、處理器模組及特定應用模組中,且可包含多層、多晶片模組。電子系統可為廣泛範圍之系統之任一者,諸如例如攝影機、無線裝置、顯示器、晶片集、機上盒、遊戲、照明、車輛、時鐘、電視、蜂巢式電話、個人電腦、汽車、工業控制系統、飛機等。
在此文件中,除非另有指示,否則「高度」、「較高」、「上」、「下」、「頂部」、「在頂部上」、「底部」、「上方」、「下方」、「之下」、「下面」、「向上」及「向下」一般參考垂直方向。「水平」指代沿一主基板表面之一大體方向(即,在10度以內)且可相對於在製造期間處理基板之方向,且垂直係與其大體上正交之一方向。對「完全水平」之引用係沿主基板表面之方向(即,未與其成角度)且可相對於在製造期間處理基板之方向。此外,如本文中使用之「垂直」及「水平」係相對於彼此之大體垂直方向且獨立於基板在三維空間中之定向。另外,「高度上延伸」及「在高度上延伸」指代自完全水平傾斜達至少45°之一方向。此外,相對於一場效電晶體「在高度上延伸」、「高度上延伸」、「水平地延伸」、「水平延伸」及類似者係參考電晶體之通道長度之定向,在操作中,電流沿該定向在源極/汲極區域之間流動。對於雙極性接面電晶體,「在高度上延伸」、「高度上延伸」、「水平地延伸」、「水平延伸」及類似者係參考基底長度之定向,在操作中,電流沿該定向在射極與集極之間流動。在一些實施例中,在高度上延伸之任何組件、特徵及/或區域垂直地延伸或在垂直之10°內延伸。
此外,「直接在…上方」及「直接在…下方」要求兩個所述區域/材料/組件相對於彼此至少部分橫向重疊(即,水平)。又,使用前面無「直接」之「上方」僅要求另一所述區域/材料/組件上方之所述區域/材料/組件之一些部分在高度上位於另一所述區域/材料/組件之外部(即,獨立於兩個所述區域/材料/組件是否存在任何橫向重疊)。類比地,使用前面無「直接」之「下方」僅要求另一所述區域/材料/組件下方之所述區域/材料/組件之一些部分在高度上位於另一所述區域/材料/組件之內部(即,獨立於兩個所述區域/材料/組件是否存在任何橫向重疊)。
本文中所描述之材料、區域及結構之任何者可為均質的或非均質的,且無論如何可在其等上覆之任何材料上方連續或不連續。在針對任何材料提供一或多個實例性組合物之情況下,該材料可包含此一或多個組合物,基本上由或由此一或多個組合物組成。此外,除非另有陳述,否則各材料可使用任何適合現有或尚待開發之技術形成,例如,原子層沈積、化學氣相沈積、物理氣相沈積、磊晶生長、擴散摻雜及離子植入。
另外,「厚度」本身(之前無方向形容詞)被定義為自不同組合物之一緊鄰材料或一緊鄰區域之一最接近表面垂直地通過一給定材料或區域之平均直線距離。另外,本文中描述之各種材料或區域可具有實質上恆定厚度或具有可變厚度。若具有可變厚度,則厚度係指平均厚度,除非另有指示,且歸因於厚度可變,此材料或區域將具有某一最小厚度及某一最大厚度。如本文中所使用,「不同組合物」僅要求兩個所述材料或區域之可彼此直接抵靠之該等部分在化學及/或物理上不同,例如前提是此等材料或區域係非均質的。若兩個所述材料或區域彼此未直接抵靠,則「不同組合物」僅要求兩個所述材料或區域之彼此最接近之該等部分在化學及/或物理上不同,前提是此等材料或區域係非均質的。在本文件中,當所述材料、區域或結構相對於彼此存在至少一些實體觸碰接觸時,一材料、區域或結構彼此「直接抵靠」。相比之下,前面未加「直接」之「上方」、「在…上」、「相鄰」、「沿著」及「抵靠」涵蓋「直接抵靠」以及其中(若干)中介材料、(若干)區域或(若干)結構未導致所述材料、區域或結構相對於彼此之實體觸碰接觸的構造。
在本文中,若在正常操作中電流能夠自區域、材料、組件之一者連續地流動至另一者且主要藉由亞原子正電荷及/或負電荷(當充分產生亞原子正電荷及/或負電荷時)之移動而流動,則區域-材料-組件相對彼此「電耦合」。另一電子組件可在區域-材料-組件之間且電耦合至區域-材料-組件。相比之下,當區域-材料-組件被稱為「直接電耦合」時,直接電耦合之區域-材料-組件之間無中介電子組件(例如,無二極體、電晶體、電阻器、換能器、開關、熔絲等)。
在本文件中,對「列」及「行」之任何使用係為了方便區分特徵之一系列或定向與特徵之另一系列或定向及已經或可形成組件所沿的定向。獨立於功能,「列」及「行」相對於任何系列之區域、組件及/或特徵同義地使用,。無論如何,列可為筆直的及/或彎曲的及/或相對於彼此平行及/或不平行,行亦可如此。此外,列及行可相對於彼此按90°或一或多個其他角度相交。
本文之導電/導體/導電材料之任一者之組合物可為金屬材料及/或導電摻雜半導電/半導體/半導電材料。「金屬材料」係一元素金屬、兩個或兩個以上元素金屬之任一混合物或合金及任何一或多個導電金屬化合物之任一者或組合。
本文中,關於蝕刻、移除、沈積及/或形成對「選擇性」之任何使用係一個所述材料相對於另一所述材料以至少2:1體積比之一比率作用之此一動作。此外,對選擇性地沈積、選擇性地生長或選擇性地形成之任何使用係針對至少前75埃之沈積、生長或形成使一個材料相對於另一(些)所述材料以至少2:1體積比之一比率沈積、生長或形成。
除非另有指示,否則本文中使用「或」涵蓋任一者及兩者。
按照法規,本文中揭示之標的物已用或多或少特定於結構及方法特徵之語言進行描述。然而,應理解,發明申請專利範圍不限於所展示及描述之特定特徵,此係因為本文中揭示之構件包含例示性實施例。因此,發明申請專利範圍應被給予如字面措詞之全範疇且應根據均等論加以適當解釋。
10:構造 11:基底基板 12:陣列 16:導體階層 17:導電材料 18:堆疊 20:絕緣階層 22:導電階層 24:第二材料 25:通道開口 26:第一材料 29:導電線 30:電荷阻擋材料/電晶體材料 32:儲存材料/電晶體材料 34:電荷通過材料/電晶體材料 36:通道材料 37:材料 38:徑向中心固體介電材料 40:溝槽 45:側 48:導電材料 49:串 50:終端端部 52:控制閘極區域 53:可操作通道材料串 55:方向 56:電晶體/記憶體胞元 57:核心材料 58:記憶體區塊區域 65:記憶體結構 70:絕緣材料 75:壁
圖1係根據本發明之一實施例之處理中的一基板之一部分的一圖解橫截面視圖,且透過圖2中之線1-1取得。
圖2係透過圖1中之線2-2取得之一圖解橫截面圖。
圖3至圖13係根據本發明之一些實施例之處理中的圖1及圖2之構造或其部分之圖解順序剖面視圖及/或放大視圖。
10:構造
11:基底基板
12:陣列/陣列區域
16:導體階層
17:導電材料
18:堆疊
20:絕緣階層
22:導電階層
24:第二材料
25:通道開口
37:材料
38:徑向中心固體介電材料
40:溝槽
48:導電材料
49:串
53:可操作通道材料串
56:電晶體/記憶體胞元
57:核心材料
58:記憶體區塊區域
70:絕緣材料
75:壁

Claims (21)

  1. 一種用於形成包含記憶體胞元之串(strings)之一記憶體陣列之方法,其包含:形成包含垂直交替之第一階層(tiers)及第二階層之一堆疊;將水平伸長之溝槽形成至該堆疊中以形成橫向間隔開之記憶體區塊區域;在橫向介於該等記憶體區塊區域之橫向緊鄰者之間的該等溝槽之個別者中形成一壁,該壁之該形成包含:用包含一絕緣氮化物及元素形式硼之絕緣材料加襯裡(lining)於溝槽之側;及在該等溝槽中形成一核心材料以橫向跨越(span)該絕緣材料之間。
  2. 如請求項1之方法,其中該絕緣材料包含由氮化矽、氮化硼、氮化碳、碳氮化矽及氮化鍺組成之群組中之一或多個成員。
  3. 如請求項1之方法,其包含形成該等個別溝槽以在一垂直橫截面中具有一最上最小橫向寬度,該核心材料之各側上之該絕緣材料具有該垂直橫截面中之該最上最小橫向寬度之1%至20%的一橫向寬度。
  4. 如請求項1之方法,其包含:在該等個別溝槽中形成該壁之前,各向同性蝕除該等導電階層中之 犧牲材料且用個別導電線之導電材料替換該犧牲材料;形成該等記憶體胞元串之個別記憶體胞元以包含:該等記憶體區塊區域中之通道材料串之通道材料;一閘極區域,其係該等導電階層之個別者中之該等個別導電線之一者之部分;及一記憶體結構,其橫向介於該等個別導電階層中之該閘極區域與該等通道材料串之該通道材料之間,在形成該等個別導電線之該導電材料之前形成該等通道材料串;及在該替換之後,在該等個別溝槽中形成該壁。
  5. 一種用於形成包含記憶體胞元之串之一記憶體陣列之方法,其包含:形成包含垂直交替之第一階層及第二階層之一堆疊;將水平伸長之溝槽形成至該堆疊中,以形成橫向間隔開之記憶體區塊區域;透過該等溝槽,各向同性蝕除該等導電階層中之犧牲材料且用個別導電線之導電材料替換該犧牲材料;形成該等記憶體胞元串之個別記憶體胞元以包含:該等記憶體區塊區域中之通道材料串之通道材料;一閘極區域,其係該等導電階層之個別者中之該等個別導電線之一者之部分;及一記憶體結構,其橫向介於該等個別導電階層中之該閘極區域與該等通道材料串之該通道材料之間,在形成該等個別導電線之該導電材料之前形成該等通道材料串;在該替換之後,在橫向介於該等記憶體區塊區域之橫向緊鄰者之間的該等溝槽之個別者中形成一壁,該壁之該形成包含:用絕緣材料加襯裡於溝槽之側,該絕緣材料包含直接抵靠該等個 別導電線之該導電材料之至少一絕緣氮化物及元素形式硼;及在橫向跨越該絕緣材料之間的該等溝槽中形成一核心材料,該核心材料之該形成包含:形成直接抵靠該絕緣材料之一橫向外部二氧化矽;及形成直接抵靠該橫向外部二氧化矽且橫向跨越該橫向外部二氧化矽之間的多晶矽。
  6. 一種包含記憶體胞元之串之記憶體陣列,其包含:一垂直堆疊,其包含交替之絕緣階層及導電階層,該等導電階層個別地包含導電線;該堆疊中之記憶體胞元串,其等包含延伸通過該等絕緣階層及該等導電階層之通道材料;該等記憶體胞元之個別者包含:該通道材料;一閘極區域,其係該等導電階層之個別者中之該等導電線之一者之部分;及一記憶體結構,其在該等個別導電階層中橫向介於該閘極區域與該通道材料之間;及壁,其等橫向介於該等導電線之緊鄰者之間個別地延伸通過該等絕緣階層及該等導電階層,該等壁個別地包含橫向外部絕緣材料及橫向跨越該橫向外部絕緣材料之間的一核心材料,該橫向外部絕緣材料包含至少一絕緣氮化物及元素形式硼。
  7. 如請求項6之記憶體陣列,其中該至少一絕緣氮化物包含氮化硼、氮化碳、氮化矽、碳氮化矽及氮化鍺之一或多者。
  8. 如請求項6之記憶體陣列,其中該橫向外部絕緣材料不含氧。
  9. 如請求項6之記憶體陣列,其中該橫向外部絕緣材料直接抵靠該等導電線之導電材料。
  10. 如請求項6之記憶體陣列,其中該核心材料至少主要包含絕緣材料。
  11. 如請求項6之記憶體陣列,其中該核心材料至少主要包含導電材料。
  12. 如請求項6之記憶體陣列,其中該核心材料至少主要包含半導電材料。
  13. 如請求項12之記憶體陣列,其中該半導電材料至少主要包含未摻雜元素形式矽。
  14. 如請求項6之記憶體陣列,其中在一垂直橫截面中,該核心材料之各側上之該橫向外部絕緣材料具有該垂直橫截面中之該個別壁之一最上最小橫向寬度之1%至20%的一橫向寬度。
  15. 如請求項6之記憶體陣列,其中該核心材料係均質的。
  16. 如請求項6之記憶體陣列,其中該核心材料並非均質的。
  17. 如請求項16之記憶體陣列,其中該核心材料包含一橫向外部絕緣氧化物及並非一絕緣氧化物之一橫向內部材料。
  18. 如請求項17之記憶體陣列,其中該橫向外部絕緣材料包含氮化矽。
  19. 如請求項16之記憶體陣列,其包含該核心材料中之空隙空間。
  20. 如請求項6之記憶體陣列,其包含NAND。
  21. 一種包含記憶體胞元之串之記憶體陣列,其包含:一垂直堆疊,其包含交替之絕緣階層及導電階層,該等導電階層個別地包含導電線,該等導電線包含導電材料;該堆疊中之記憶體胞元串,其等包含延伸通過該等絕緣階層及該等導電階層之通道材料;該等記憶體胞元之個別者包含:該通道材料;一閘極區域,其係該等導電階層之個別者中之該等導電線之一者之部分;及一記憶體結構,其在該等個別導電階層中橫向介於該閘極區域與該通道材料之間;及壁,其等橫向介於該等導電線之兩者之間個別地延伸通過該等絕緣階層及該等導電階層,該等壁個別地包含橫向外部絕緣材料及橫向跨越該橫向外部絕緣材料之間的一核心材料,該橫向外部絕緣材料包含直接抵靠該等導線線之該導電材料之至少一絕緣氮化物及元素形式硼,該核心材料包含:一橫向外部二氧化矽,其直接抵靠絕該橫向外部絕緣材料;及 多晶矽,其直接抵靠該橫向外部二氧化矽且橫向跨越該橫向外部二氧化矽之間。
TW109133057A 2019-10-15 2020-09-24 記憶體陣列及使用於形成包含記憶體胞元之串之記憶體陣列之方法 TWI754389B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/653,062 US11152388B2 (en) 2019-10-15 2019-10-15 Memory arrays and methods used in forming a memory array comprising strings of memory cells
US16/653,062 2019-10-15

Publications (2)

Publication Number Publication Date
TW202121659A TW202121659A (zh) 2021-06-01
TWI754389B true TWI754389B (zh) 2022-02-01

Family

ID=75383132

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109133057A TWI754389B (zh) 2019-10-15 2020-09-24 記憶體陣列及使用於形成包含記憶體胞元之串之記憶體陣列之方法

Country Status (7)

Country Link
US (2) US11152388B2 (zh)
EP (1) EP4046196A4 (zh)
JP (1) JP7408790B2 (zh)
KR (1) KR20220066953A (zh)
CN (1) CN114342076A (zh)
TW (1) TWI754389B (zh)
WO (1) WO2021076248A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11152388B2 (en) 2019-10-15 2021-10-19 Micron Technology, Inc. Memory arrays and methods used in forming a memory array comprising strings of memory cells
US11335694B2 (en) 2019-12-03 2022-05-17 Micron Technology, Inc. Memory arrays and methods used in forming a memory array comprising strings of memory cells
JP2023002045A (ja) * 2021-06-22 2023-01-10 キオクシア株式会社 半導体記憶装置
US11871588B2 (en) * 2021-08-03 2024-01-09 Macronix International Co., Ltd. Memory device and method for manufacturing the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120256289A1 (en) * 2011-04-11 2012-10-11 Silvia Borsari Forming High Aspect Ratio Isolation Structures
US20160093634A1 (en) * 2014-09-29 2016-03-31 Byong-hyun JANG Semiconductor devices and methods of fabricating the same
US9881929B1 (en) * 2016-10-27 2018-01-30 Sandisk Technologies Llc Multi-tier memory stack structure containing non-overlapping support pillar structures and method of making thereof
US20190287982A1 (en) * 2018-03-14 2019-09-19 Sandisk Technologies Llc Three-dimensional memory device containing compositionally graded word line diffusion barrier layer for and methods of forming the same

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8563090B2 (en) 2008-10-16 2013-10-22 Applied Materials, Inc. Boron film interface engineering
KR20110069196A (ko) 2009-12-17 2011-06-23 삼성전자주식회사 도전막 구조물의 형성 방법 및 리세스 채널 트랜지스터의 제조 방법
KR101652829B1 (ko) 2010-06-03 2016-09-01 삼성전자주식회사 수직 구조의 비휘발성 메모리 소자
KR101660432B1 (ko) 2010-06-07 2016-09-27 삼성전자 주식회사 수직 구조의 반도체 메모리 소자
KR101175148B1 (ko) 2010-10-14 2012-08-20 주식회사 유진테크 3차원 구조의 메모리 소자를 제조하는 방법 및 장치
KR101989514B1 (ko) 2012-07-11 2019-06-14 삼성전자주식회사 반도체 소자 및 그 제조 방법
US8963156B2 (en) 2013-02-22 2015-02-24 Micron Technology, Inc. Semiconductor devices including WiSX
US9252151B2 (en) 2013-07-08 2016-02-02 Sandisk Technologies Inc. Three dimensional NAND device with birds beak containing floating gates and method of making thereof
KR102039708B1 (ko) 2013-11-13 2019-11-01 삼성전자주식회사 비휘발성 메모리 장치 및 그 제조 방법
CN103904035B (zh) 2014-03-05 2016-09-21 清华大学 Tcat结构及其形成方法
KR102190350B1 (ko) 2014-05-02 2020-12-11 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
US9728546B2 (en) 2014-09-05 2017-08-08 Sandisk Technologies Llc 3D semicircular vertical NAND string with self aligned floating gate or charge trap cell memory cells and methods of fabricating and operating the same
JP6197169B2 (ja) 2014-09-29 2017-09-20 東芝メモリ株式会社 半導体装置の製造方法
US20160240552A1 (en) * 2015-02-13 2016-08-18 Kabushiki Kaisha Toshiba Semiconductor memory device and method for manufacturing same
US9553105B2 (en) 2015-03-10 2017-01-24 Samsung Electronics Co., Ltd. Semiconductor devices including gate insulation layers on channel materials
US9530788B2 (en) 2015-03-17 2016-12-27 Sandisk Technologies Llc Metallic etch stop layer in a three-dimensional memory structure
TWI627733B (zh) 2015-07-24 2018-06-21 旺宏電子股份有限公司 記憶體元件及其製作方法
US9911748B2 (en) 2015-09-28 2018-03-06 Sandisk Technologies Llc Epitaxial source region for uniform threshold voltage of vertical transistors in 3D memory devices
US9793139B2 (en) 2015-10-29 2017-10-17 Sandisk Technologies Llc Robust nucleation layers for enhanced fluorine protection and stress reduction in 3D NAND word lines
US9917100B2 (en) 2015-11-20 2018-03-13 Sandisk Technologies Llc Three-dimensional NAND device containing support pedestal structures for a buried source line and method of making the same
KR102607825B1 (ko) 2016-01-18 2023-11-30 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
US9812463B2 (en) 2016-03-25 2017-11-07 Sandisk Technologies Llc Three-dimensional memory device containing vertically isolated charge storage regions and method of making thereof
US9853049B2 (en) 2016-04-21 2017-12-26 Samsung Electronics Co., Ltd. Memory devices having common source lines including layers of different materials
KR102693517B1 (ko) * 2016-05-27 2024-08-08 삼성전자주식회사 수직형 메모리 장치
US9941293B1 (en) * 2016-10-12 2018-04-10 Sandisk Technologies Llc Select transistors with tight threshold voltage in 3D memory
US10008570B2 (en) 2016-11-03 2018-06-26 Sandisk Technologies Llc Bulb-shaped memory stack structures for direct source contact in three-dimensional memory device
CN106910746B (zh) 2017-03-08 2018-06-19 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法、封装方法
KR102549967B1 (ko) 2017-11-21 2023-06-30 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
US10614862B2 (en) * 2017-12-22 2020-04-07 Micron Technology, Inc. Assemblies comprising memory cells and select gates
US10937482B2 (en) 2017-12-27 2021-03-02 Micron Technology, Inc. Memory cells and arrays of elevationally-extending strings of memory cells
US10236301B1 (en) 2017-12-27 2019-03-19 Micron Technology, Inc. Methods of forming an array of elevationally-extending strings of memory cells
US10388665B1 (en) 2018-05-30 2019-08-20 Micron Technology, Inc. Methods of forming an array of elevationally-extending strings of memory cells having a stack comprising vertically-alternating insulative tiers and wordline tiers and horizontally-elongated trenches in the stack
US20200105782A1 (en) * 2018-09-28 2020-04-02 Macronix International Co., Ltd. Vertical channel structure and memory device
JP7304413B2 (ja) * 2018-10-18 2023-07-06 長江存儲科技有限責任公司 ジグザグスリット構造を有する三次元メモリデバイスおよびそれを形成するための方法
US10784273B2 (en) 2019-01-18 2020-09-22 Micron Technology, Inc. Memory arrays and methods used in forming a memory array
CN110114880B (zh) * 2019-03-29 2020-10-30 长江存储科技有限责任公司 具有氮化硅栅极到栅极电介质层的存储堆叠体及其形成方法
US11538822B2 (en) 2019-06-18 2022-12-27 Micron Technology, Inc. Integrated assemblies having metal-containing liners along bottoms of trenches, and methods of forming integrated assemblies
US10930658B2 (en) 2019-06-24 2021-02-23 Micron Technology, Inc. Memory arrays and methods used in forming a memory array
US11152388B2 (en) 2019-10-15 2021-10-19 Micron Technology, Inc. Memory arrays and methods used in forming a memory array comprising strings of memory cells
US11335694B2 (en) 2019-12-03 2022-05-17 Micron Technology, Inc. Memory arrays and methods used in forming a memory array comprising strings of memory cells
US11276701B2 (en) 2020-02-11 2022-03-15 Micron Technology, Inc. Memory arrays comprising strings of memory cells and methods used in forming a memory array comprising strings of memory cells
US11545430B2 (en) 2020-08-28 2023-01-03 Micron Technology, Inc. Integrated circuitry and method used in forming a memory array comprising strings of memory cells

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120256289A1 (en) * 2011-04-11 2012-10-11 Silvia Borsari Forming High Aspect Ratio Isolation Structures
US20160093634A1 (en) * 2014-09-29 2016-03-31 Byong-hyun JANG Semiconductor devices and methods of fabricating the same
US9881929B1 (en) * 2016-10-27 2018-01-30 Sandisk Technologies Llc Multi-tier memory stack structure containing non-overlapping support pillar structures and method of making thereof
US20190287982A1 (en) * 2018-03-14 2019-09-19 Sandisk Technologies Llc Three-dimensional memory device containing compositionally graded word line diffusion barrier layer for and methods of forming the same

Also Published As

Publication number Publication date
US20210408039A1 (en) 2021-12-30
EP4046196A4 (en) 2022-12-07
US20210111184A1 (en) 2021-04-15
JP2022551130A (ja) 2022-12-07
US11152388B2 (en) 2021-10-19
JP7408790B2 (ja) 2024-01-05
WO2021076248A1 (en) 2021-04-22
EP4046196A1 (en) 2022-08-24
US11641742B2 (en) 2023-05-02
KR20220066953A (ko) 2022-05-24
CN114342076A (zh) 2022-04-12
TW202121659A (zh) 2021-06-01

Similar Documents

Publication Publication Date Title
TWI754389B (zh) 記憶體陣列及使用於形成包含記憶體胞元之串之記憶體陣列之方法
CN110858593A (zh) 形成存储器单元的竖向延伸串阵列的方法
US11101210B2 (en) Methods for manufacturing a memory array having strings of memory cells comprising forming bridge material between memory blocks
US11791202B2 (en) Memory arrays and methods used in forming a memory array comprising strings of memory cells
US20240203496A1 (en) Memory Array Comprising Strings Of Memory Cells And Methods Including A Method Used In Forming A Memory Array Comprising Strings Of Memory Cells
US11672114B2 (en) Memory arrays and methods used in forming a memory array comprising strings of memory cells
CN116058096A (zh) 集成电路系统和用于形成包括存储器单元串的存储器阵列的方法
US12063783B2 (en) Memory arrays and methods used in forming a memory array comprising strings of memory cells
US20230255030A1 (en) Integrated Circuitry, Memory Arrays Comprising Strings Of Memory Cells, Methods Used In Forming Integrated Circuitry, And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells
CN116963503A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法
CN116058097A (zh) 集成电路系统和用于形成包括存储器单元串的存储器阵列的方法
US12082409B2 (en) Memory arrays comprising strings of memory cells and methods used in forming a memory array comprising strings of memory cells
US20230320085A1 (en) Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells
US20240268118A1 (en) Memory Circuitry And Methods Used In Forming Memory Circuitry
US20240046989A1 (en) Memory Circuitry And Method Used In Forming Memory Circuitry
TW202301560A (zh) 包含具有記憶體單元串之記憶體陣列的積體電路及包括用於形成包含記憶體單元串之記憶體陣列之方法的方法
TW202303614A (zh) 記憶體陣列及用於形成包括記憶體單元串之記憶體陣列的方法
TW202301561A (zh) 包含具有記憶體單元串之記憶體陣列的積體電路及包括用於形成包含記憶體單元串之記憶體陣列之方法的方法
CN113889482A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法
CN116896894A (zh) 包括存储器单元串的存储器阵列和其形成方法
CN118678677A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法