TWI738467B - 半導體記憶裝置 - Google Patents
半導體記憶裝置 Download PDFInfo
- Publication number
- TWI738467B TWI738467B TW109127916A TW109127916A TWI738467B TW I738467 B TWI738467 B TW I738467B TW 109127916 A TW109127916 A TW 109127916A TW 109127916 A TW109127916 A TW 109127916A TW I738467 B TWI738467 B TW I738467B
- Authority
- TW
- Taiwan
- Prior art keywords
- bit line
- sense amplifier
- transistor
- memory device
- memory cell
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 280
- 229910052751 metal Inorganic materials 0.000 claims abstract description 45
- 239000002184 metal Substances 0.000 claims abstract description 45
- 230000006870 function Effects 0.000 claims description 11
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 7
- 229910052802 copper Inorganic materials 0.000 claims description 7
- 239000010949 copper Substances 0.000 claims description 7
- 239000010410 layer Substances 0.000 description 168
- 239000004020 conductor Substances 0.000 description 38
- 230000005540 biological transmission Effects 0.000 description 31
- 230000009471 action Effects 0.000 description 23
- 238000010586 diagram Methods 0.000 description 23
- 239000012212 insulator Substances 0.000 description 21
- 238000006243 chemical reaction Methods 0.000 description 19
- 240000005499 Sasa Species 0.000 description 15
- 238000003491 array Methods 0.000 description 15
- 230000000694 effects Effects 0.000 description 14
- 230000000052 comparative effect Effects 0.000 description 13
- 239000000758 substrate Substances 0.000 description 13
- 238000012546 transfer Methods 0.000 description 12
- 230000002093 peripheral effect Effects 0.000 description 11
- 239000003990 capacitor Substances 0.000 description 9
- 230000004888 barrier function Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000012545 processing Methods 0.000 description 5
- 101150110971 CIN7 gene Proteins 0.000 description 4
- 101150110298 INV1 gene Proteins 0.000 description 4
- 238000005162 X-ray Laue diffraction Methods 0.000 description 4
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 101100481702 Arabidopsis thaliana TMK1 gene Proteins 0.000 description 3
- 101710186414 N-succinylglutamate 5-semialdehyde dehydrogenase Proteins 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000013078 crystal Substances 0.000 description 3
- 230000012447 hatching Effects 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 239000013256 coordination polymer Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 150000002739 metals Chemical group 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- HYIMSNHJOBLJNT-UHFFFAOYSA-N nifedipine Chemical compound COC(=O)C1=C(C)NC(C)=C(C(=O)OC)C1C1=CC=CC=C1[N+]([O-])=O HYIMSNHJOBLJNT-UHFFFAOYSA-N 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 101100481703 Arabidopsis thaliana TMK2 gene Proteins 0.000 description 1
- 101100481704 Arabidopsis thaliana TMK3 gene Proteins 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 230000005577 local transmission Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- FWYUJENICVGSJH-UHFFFAOYSA-M sodium;2-[bis[2-[2-(2-methyl-5-nitroimidazol-1-yl)ethoxy]-2-oxoethyl]amino]acetate Chemical compound [Na+].CC1=NC=C([N+]([O-])=O)N1CCOC(=O)CN(CC([O-])=O)CC(=O)OCCN1C([N+]([O-])=O)=CN=C1C FWYUJENICVGSJH-UHFFFAOYSA-M 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4094—Bit-line management or control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4091—Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1087—Data input latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L2224/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
- H01L2224/081—Disposition
- H01L2224/0812—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/08135—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/08145—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
- Non-Volatile Memory (AREA)
Abstract
實施方式提供一種能夠抑制消耗電力之半導體記憶裝置。
實施方式之半導體記憶裝置具備記憶體部及電路部。記憶體部包含:第1及第2記憶胞;第1字元線,其於第1方向上延伸,連接於第1記憶胞之閘極;第2字元線,其於第1方向上延伸,連接於第2記憶胞之閘極;第1位元線,其於與第1方向不同之第2方向上延伸,連接於第1記憶胞;第2位元線,其於第2方向上延伸,連接於第2記憶胞;第1接合金屬,其相對於第1位元線位於與第1及第2方向不同之第3方向上之一側,連接於第1位元線;及第2接合金屬,其相對於第2位元線位於第3方向上之一側,連接於第2位元線。電路部包含:第1及第2感測放大器;第1鎖存電路;第1配線,其連接於第1感測放大器、第2感測放大器及第1鎖存電路;第3接合金屬,其相對於第1感測放大器位於第3方向上之另一側,與第1感測放大器連接,且與第1接合金屬對向接合;及第4接合金屬,其相對於第2感測放大器位於第3方向上之另一側,與第2感測放大器連接,且與第2接合金屬對向接合。
Description
實施方式係關於一種半導體記憶裝置。
已知有能夠非揮發地記憶資料之NAND(Not And,反及)型快閃記憶體。
實施方式提供一種能夠抑制消耗電力之半導體記憶裝置。
實施方式之半導體記憶裝置具備記憶體部及電路部。記憶體部包含:第1及第2記憶胞;第1字元線,其於第1方向上延伸,連接於第1記憶胞之閘極;第2字元線,其於第1方向上延伸,連接於第2記憶胞之閘極;第1位元線,其於與第1方向不同之第2方向上延伸,連接於第1記憶胞;第2位元線,其於第2方向上延伸,連接於第2記憶胞;第1接合金屬,其相對於第1位元線位於與第1及第2方向不同之第3方向上之一側,連接於第1位元線;及第2接合金屬,其相對於第2位元線位於第3方向上之一側,連接於第2位元線。電路部包含:第1及第2感測放大器;第1鎖存電路;第1配線,其連接於第1感測放大器、第2感測放大器及第1鎖存電路;第3接合金屬,其相對於第1感測放大器位於第3方向上之另一側,與第1感測放大器連接,且與第1接合金屬對向接合;及第4接合金屬,其相對於第2感測放大器位於第3方向上之另一側,與第2感測放大器連接,且與第2接合金屬對向接合。
以下,參照圖式對實施方式進行說明。各實施方式例示了用以使發明之技術思想具體化之裝置或方法。圖式為模式圖或概念圖,各圖式之尺寸及比率等未必與實物相同。本發明之技術思想不應由構成要素之形狀、構造、配置等特定。
再者,於以下之說明中,對具有大致相同之功能及構成之構成要素,標註相同之符號。構成參照符號之大寫字母之後的數字或小寫字母藉由包含相同大寫字母之參照符號而參照,且用於區別具有相同構成之要素彼此。同樣地,構成參照符號之數字之後的字母藉由包含相同數字之參照符號而參照,且用於區別具有相同構成之要素彼此。於無須相互區別由包含相同大寫字母或數字之參照符號表示之要素之情形時,該等要素分別藉由僅包含大寫字母或數字之參照符號而參照。
[1]第1實施方式 第1實施方式之半導體記憶裝置1例如為NAND型快閃記憶體。以下,對第1實施方式之半導體記憶裝置1進行說明。
[1-1]半導體記憶裝置1之整體構成 圖1表示第1實施方式之半導體記憶裝置1之構成例。如圖1所示,半導體記憶裝置1能夠藉由外部之記憶體控制器2而控制。又,半導體記憶裝置1例如具備記憶胞陣列10、指令暫存器11、位址暫存器12、定序器13、感測放大器模組14、驅動器模組15及列解碼器模組16、輸入輸出電路17、以及輸入輸出墊PD。
記憶胞陣列10包含複數個區塊BLK0~BLK(n-1)(n為1以上之整數)。區塊BLK係能夠非揮發地記憶資料之複數個記憶胞之集合,例如作為資料之抹除單位使用。又,記憶胞陣列10中設置複數條位元線及複數條字元線。各記憶胞例如與1條位元線及1條字元線建立關聯。
指令暫存器11保存半導體記憶裝置1自記憶體控制器2接收之指令CMD。指令CMD例如包含使定序器13執行讀出動作、寫入動作、抹除動作等之命令。
位址暫存器12保存半導體記憶裝置1自記憶體控制器2接收之位址資訊ADD。位址資訊ADD例如包含區塊位址BAd、頁位址PAd及行位址CAd。例如,區塊位址BAd、頁位址PAd及行位址CAd分別用於區塊BLK、字元線及位元線之選擇。
定序器13控制半導體記憶裝置1之整體之動作。例如,定序器13基於保存於指令暫存器11之指令CMD而控制感測放大器模組14、驅動器模組15、列解碼器模組16等,執行讀出動作、寫入動作、抹除動作等。
感測放大器模組14於寫入動作中,對應於自記憶體控制器2接收之寫入資料DAT,對各位元線施加特定之電壓。又,感測放大器模組14於讀出動作中,基於位元線之電壓判定記憶於記憶胞之資料,將判定結果作為讀出資料DAT傳送至記憶體控制器2。
驅動器模組15產生讀出動作、寫入動作、抹除動作等中所要使用之電壓。並且,驅動器模組15例如基於保存於位址暫存器12之頁位址PAd,對與所選擇之字元線對應之信號線施加所產生之電壓。
列解碼器模組16基於保存於位址暫存器12之區塊位址BAd,選擇對應之記憶胞陣列10內之1個區塊BLK。並且,列解碼器模組16例如將施加至與所選擇之字元線對應之信號線之電壓傳送至所選擇之區塊BLK內選擇之字元線。
輸入輸出電路17自記憶體控制器2經由輸入輸出墊PD接收指令CMD、位址ADD及寫入資料DAT,並分別發送至指令暫存器11、位址暫存器12及感測放大器模組14。又,輸入輸出電路17自感測放大器模組14接收讀出資料DAT,並經由輸入輸出墊PD發送至記憶體控制器2。亦可設置複數個(例如8個)輸入輸出墊PD。
以上所說明之半導體記憶裝置1及記憶體控制器2亦可藉由其等之組合而構成1個半導體裝置。作為此種半導體裝置,例如可列舉如SD
TM(Secure Digital,安全數位)卡之記憶卡或SSD(solid state drive,固態驅動器)等。
圖2表示第1實施方式之半導體記憶裝置1具備之記憶胞陣列10、感測放大器模組14及列解碼器模組16之更詳細之構成例。以下,對記憶胞陣列10包含16個區塊BLK之情形進行說明。如圖2所示,記憶胞陣列10例如被分割為記憶胞陣列10a及10b。感測放大器模組14包含感測放大器組件SASa及SASb、快取記憶體CM、以及轉換電路SD。
記憶胞陣列10a包含區塊BLK0~BLK7。記憶胞陣列10b包含區塊BLK8~BLK15。記憶胞陣列10a及10b各自所包含之區塊BLK之個數亦可為其他個數。又,記憶胞陣列10a包含之區塊BLK之個數與記憶胞陣列10b包含之區塊BLK之個數可相同,亦可不同。
於記憶胞陣列10a連接位元線BLa0~BLa(m-1)(m為1以上之整數)。於記憶胞陣列10b連接位元線BLb0~BLb(m-1)。如此,例如相同條數之位元線BL連接於記憶胞陣列10a及10b之各者。標註有相同編號之位元線BLa及BLb亦可被視為1條位元線BL對應於記憶胞陣列10a及10b被分割成2個之配線。標註有相同編號之位元線BLa及BLb例如與相同之行位址CAd建立關聯。
感測放大器組件SASa及SASb分別與記憶胞陣列10a及10b建立關聯。感測放大器組件SASa包含感測放大器單元SAUa<0>~SAUa<m-1>。感測放大器組件SASb包含感測放大器單元SAUb<0>~SAUb<m-1>。各感測放大器單元SAU連接於至少1條位元線BL。例如,感測放大器單元SAUa<0>~SAUa<m-1>分別連接於位元線BLa0~BLa(m-1)。感測放大器單元SAUb<0>~SAUb<m-1>分別連接於位元線BLb0~BLb(m-1)。
快取記憶體CM包含鎖存電路XDL<0>~XDL<m-1>。各鎖存電路XDL暫時保存讀出資料或寫入資料等,並經由不同之匯流排DBUS與感測放大器單元SAUa及SAUb之組連接。具體而言,鎖存電路XDL<0>連接於感測放大器單元SAUa<0>及SAUb<0>。鎖存電路XDL<1>連接於感測放大器單元SAUa<1>及SAUb<1>。以下同樣地,鎖存電路XDL<m-1>連接於感測放大器單元SAUa<m-1>及SAUb<m-1>。
轉換電路SD為並行-串列轉換電路(SerDes)。具體而言,轉換電路SD將自快取記憶體CM並行接收之資料DAT串列地傳送至半導體記憶裝置1之輸入輸出電路17。又,轉換電路SD將自輸入輸出電路17串列傳送之資料DAT並行傳送至快取記憶體CM。再者,轉換電路SD亦可進而具有保存與行位址CAd建立關聯之資訊之功能。此種資訊亦可分配至位元線BLa及BLb之各者。
列解碼器模組16包含與區塊BLK之個數相同個數之列解碼器RD0~RD15。列解碼器RD0~RD15分別與區塊BLK0~BLK15建立關聯。各列解碼器RD具有解碼區塊位址BAd之功能。並且,與所選擇之區塊BLK對應之列解碼器RD對建立關聯之區塊BLK內之配線施加電壓。
[1-2]半導體記憶裝置1之電路構成 [1-2-1]關於記憶胞陣列10之電路構成 圖3係第1實施方式之半導體記憶裝置1具備之記憶胞陣列10之電路構成之一例,抽選記憶胞陣列10中所含之複數個區塊BLK中之1個區塊BLK而表示。如圖3所示,區塊BLK例如包含4個串單元SU0~SU3。
各串單元SU包含與位元線BL0~BL(m-1)分別建立關聯之複數個NAND串NS。各NAND串NS例如包含記憶胞電晶體MT0~MT7以及選擇電晶體ST1及ST2。記憶胞電晶體MT包含控制閘極及電荷儲存層,將資料非揮發地保存。選擇電晶體ST1及ST2分別用於各種動作時之串單元SU之選擇。
於各NAND串NS中,記憶胞電晶體MT0~MT7串聯連接。選擇電晶體ST1之汲極連接於建立關聯之位元線BL。選擇電晶體ST1之源極連接於串聯連接之記憶胞電晶體MT0~MT7之一端。選擇電晶體ST2之汲極連接於串聯連接之記憶胞電晶體MT0~MT7之另一端。選擇電晶體ST2之源極連接於源極線SL。
於同一區塊BLK中,記憶胞電晶體MT0~MT7之控制閘極分別共通地連接於字元線WL0~WL7。串單元SU0~SU3內之各選擇電晶體ST1之閘極分別共通地連接於選擇閘極線SGD0~SGD3。同一區塊BLK中所含之選擇電晶體ST2之閘極共通地連接於選擇閘極線SGS。
對位元線BL0~BL(m-1)分配分別不同之行位址。位元線BLa為在記憶胞陣列10a中所含之複數個區塊BLK間被分配同一行位址之NAND串NS所共有。位元線BLb為在記憶胞陣列10b中所含之複數個區塊BLK間被分配同一行位址之NAND串NS所共有。字元線WL0~WL7之各者針對每一區塊BLK而設置。源極線SL為複數個區塊BLK間所共有。
1個串單元SU內連接於共通之字元線WL之複數個記憶胞電晶體MT之集合例如被稱為胞單元CU。例如,包含分別記憶1位元資料之記憶胞電晶體MT之胞單元CU之記憶容量被定義為「1頁資料」。胞單元CU可與記憶胞電晶體MT記憶之資料之位元數對應地具有2頁資料以上之記憶容量。
再者,第1實施方式之半導體記憶裝置1具備之記憶胞陣列10之電路構成並不限定於以上說明之構成。例如,各區塊BLK包含之串單元SU之個數、或各NAND串NS包含之記憶胞電晶體MT以及選擇電晶體ST1及ST2之個數可分別設計為任意個數。
[1-2-2]關於感測放大器模組14之電路構成 圖4係第1實施方式之半導體記憶裝置1具備之感測放大器模組14之電路構成之一例,表示感測放大器單元SAUa及SAUb之詳細之電路構成。如圖4所示,各感測放大器單元SAU例如包含位元線連接部BLHU、感測放大器部SA、鎖存電路SDL、ADL及BDL、匯流排LBUS、以及電晶體DTR。以下,著眼於1個感測放大器單元SAU,對感測放大器單元SAU之電路構成進行說明。
位元線連接部BLHU包含高耐壓電晶體,連接於建立關聯之位元線BL與感測放大器部SA之間。感測放大器部SA例如於讀出動作中,基於建立關聯之位元線BL之電壓,判定讀出資料為“0”或“1”。換言之,感測放大器部SA感測讀出至建立關聯之位元線BL之資料,判定所選擇之記憶胞記憶之資料。
鎖存電路SDL、ADL及BDL分別暫時保存讀出資料或寫入資料等。感測放大器部SA可基於保存於鎖存電路SDL之資料改變施加至位元線BL之電壓。匯流排LBUS連接於感測放大器部SA以及鎖存電路SDL、ADL及BDL。感測放大器部SA以及鎖存電路SDL、ADL及BDL可經由匯流排LBUS相互收發資料。
電晶體DTR連接於匯流排LBUS及DBUS之間。對感測放大器單元SAUa內之電晶體DTR之閘極輸入控制信號DSWa。對感測放大器單元SAUb內之電晶體DTR之閘極輸入控制信號DSWb。定序器13藉由將控制信號DSWa及DSWb之一者控制為“H”位準,將另一者控制為“L”位準,可將感測放大器單元SAUa及SAUb之其中一者與鎖存電路XDL之間電性連接。
圖5表示第1實施方式之半導體記憶裝置1中的感測放大器單元SAU之更詳細之電路構成之一例。如圖5所示,例如,感測放大器部SA包含電晶體T0~T10以及電容器CA。位元線連接部BLHU包含電晶體T20及T21。鎖存電路SDL、ADL及BDL之各者具有類似之構成,例如包含電晶體T30及T31、以及反相器INV0及INV1。
電晶體T0為P型MOS電晶體。電晶體T1~T10、T20、T21、T30及T31分別為N型MOS電晶體。電晶體T20及T21各自之耐壓高於電晶體T1~T10之各者。以下,將電晶體T0~T10亦稱為低耐壓電晶體,將電晶體T8及T9亦稱為高耐壓電晶體。
(關於感測放大器部SA內之元件之連接關係)
電晶體T0之源極連接於電源線。電晶體T0之汲極連接於節點ND1。電晶體T0之閘極連接於節點SINV。電晶體T1之汲極連接於節點ND1。電晶體T1之源極連接於節點ND2。對電晶體T1之閘極輸入控制信號BLX。電晶體T2之汲極連接於節點ND1。電晶體T2之源極連接於節點SEN。對電晶體T2之閘極輸入控制信號HLL。電晶體T3之汲極連接於節點SEN。電晶體T3之源極連接於節點ND2。對電晶體T3之閘極輸入控制信號XXL。
電晶體T4之汲極連接於節點ND2。對電晶體T4之閘極輸入控制信號BLC。電晶體T5之汲極連接於節點ND2。電晶體T5之源極連接於節點SRC。電晶體T5之閘極連接於節點SINV。電晶體T6之汲極連接於匯流排LBUS。對電晶體T6之閘極輸入控制信號STB。電晶體T7之汲極連接於電晶體T6之源極。電晶體T7之源極連接於節點CLK。電晶體T7之閘極連接於節點SEN。
電晶體T8之汲極連接於節點SEN。對電晶體T8之閘極輸入控制信號LSL。電晶體T9之汲極連接於電晶體T8之源極。電晶體T9之源極連接於節點VLSA。電晶體T9之閘極連接於匯流排LBUS。電晶體T10之汲極連接於匯流排LBUS。電晶體T10之源極連接於節點SEN。對電晶體T10之閘極輸入控制信號BLQ。電容器CA之一電極連接於節點SEN。電容器CA之另一電極連接於節點CLK。對節點CLK輸入例如時脈信號。
(關於感測放大器部SA內之元件之連接關係)
電晶體T20之汲極連接於電晶體T4之源極。電晶體T20之源極連接於建立關聯之位元線BL。對電晶體T20之閘極輸入控制信號BLS。電晶體T21之汲極連接於節點BLBIAS。電晶體T21之源極連接於建立關聯之位元線BL。對電晶體T21之閘極輸入控制信號BIAS。
(關於鎖存電路SDL、ADL及BDL內之元件之連接關係)
電晶體T30之汲極連接於匯流排LBUS。電晶體T30之源極連接於反相器INV0之輸出節點及反相器INV1之輸入節點。電晶體T31之汲極連接於匯流排LBUS。電晶體T31之源極連接於反相器INV0之輸入節點及反相器INV1之輸出節點。對鎖存電路SDL內之電晶體T30及T31各自之閘極分別輸入控制信號STL及STI。對鎖存電路ADL內之電晶體T30及T31各自之閘極分別輸入控制信號ATL及ATI。對鎖存電路BDL內之電晶體T30及T31各自之閘極分別輸入控制信號BTL及BTI。
鎖存電路SDL內之反相器INV0之輸入節點及輸出節點分別對應於節點SINV及SLAT。鎖存電路ADL內之反相器INV0之輸入節點及輸出節點分別對應於節點AINV及ALAT。鎖存電路BDL內之反相器INV0之輸入節點及輸出節點分別對應於節點BINV及BLAT。
於以上說明之感測放大器單元SAU之電路構成中,對連接於電晶體T0之源極之電源線例如施加電源電壓VDD。對節點SRC、CLK及VLSA之各者例如施加接地電壓VSS。對節點BLBIAS例如施加抹除電壓VERA。節點SINV之電壓基於鎖存電路SDL保存之資料而變化。控制信號BLX、HLL、XXL、BLC、STB、LSL、BLQ、BLS、BIAS、STL、STI、ATL、ATI、BTL及BTI之各者例如藉由定序器13而產生。於讀出動作中,感測放大器部SA例如基於確定控制信號STB之時點,判定讀出至位元線BL之資料。
再者,第1實施方式之半導體記憶裝置1具備之感測放大器模組14並不限定於以上說明之電路構成。例如,各感測放大器單元SAU具備之鎖存電路之個數可基於1個胞單元CU記憶之頁數而適當變更。感測放大器部SA只要能夠判定讀出至位元線BL之資料,則亦可為其他電路構成。於位元線連接部BLHU,亦可省略電晶體T21。感測放大器模組14亦可進而具有能夠對匯流排LBUS及DBUS等進行充電之複數個電晶體。
[1-2-3]關於列解碼器模組16之電路構成 圖6係第1實施方式之半導體記憶裝置1具備之列解碼器模組16之電路構成之一例,表示列解碼器RD0之詳細之電路構成。其他列解碼器RD之電路構成與列解碼器RD0之電路構成相同。如圖6所示,各列解碼器RD例如包含區塊解碼器BD、傳送閘極線TG及bTG、以及電晶體TR0~TR17。
區塊解碼器BD解碼區塊位址BAd。並且,區塊解碼器BD基於解碼結果對傳送閘極線TG及bTG分別施加特定之電壓。具體而言,區塊解碼器BD將施加至傳送閘極線TG之信號之反相信號施加至傳送閘極線bTG。亦即,施加至傳送閘極線TG之電壓與施加至傳送閘極線bTG之電壓存在互補關係。
電晶體TR0~TR17分別為高耐壓之N型MOS電晶體。電晶體TR0~TR12各自之閘極共通地連接於傳送閘極線TG。電晶體TR13~TR17各自之閘極共通地連接於傳送閘極線bTG。亦即,各電晶體TR藉由區塊解碼器BD控制。又,各電晶體TR經由區塊BLK間所共有之信號線而連接於驅動器模組15。
電晶體TR0之汲極連接於信號線SGSD。信號線SGSD為複數個區塊BLK間所共有,且作為與所選擇之區塊BLK對應之全域傳送閘極線使用。電晶體TR0之源極連接於選擇閘極線SGS。選擇閘極線SGS作為設置於各區塊之局部傳送閘極線使用。
電晶體TR1~TR8各自之汲極分別連接於信號線CG0~CG7。信號線CG0~CG7分別作為複數個區塊BLK間所共有之全域字元線使用。電晶體TR1~TR8各自之源極分別連接於字元線WL0~WL7。字元線WL0~WL7分別作為設置於各區塊之局部字元線使用。
電晶體TR9~TR12各自之汲極分別連接於信號線SGDD0~SGDD3。信號線SGDD0~SGDD3分別為複數個區塊BLK間所共有,且作為與所選擇之區塊BLK對應之全域傳送閘極線使用。電晶體TR9~TR12各自之源極分別連接於選擇閘極線SGD0~SGD3。選擇閘極線SGD0~SGD3分別作為設置於各區塊之局部傳送閘極線使用。
電晶體TR13之汲極連接於信號線USGS。電晶體TR13之源極連接於選擇閘極線SGS。電晶體TR14~TR17各自之汲極共通地連接於信號線USGD。電晶體TR14~TR17各自之源極分別連接於選擇閘極線SGD0~SGD3。信號線USGS及USGD分別為複數個區塊BLK間所共有,且作為與非選擇之區塊BLK對應之全域傳送閘極線使用。
根據以上構成,列解碼器模組16可選擇區塊BLK。簡潔而言,於各種動作時,與所選擇之區塊BLK對應之區塊解碼器BD將“H”位準及“L”位準之電壓分別施加至傳送閘極線TG及bTG,與非選擇之區塊BLK對應之區塊解碼器BD將“L”位準及“H”位準之電壓分別施加至傳送閘極線TG及bTG。
再者,第1實施方式之半導體記憶裝置1具備之列解碼器模組16並不限定於以上說明之電路構成。例如,列解碼器模組16包含之電晶體TR之個數可基於設置於各區塊BLK之記憶胞電晶體或選擇電晶體等之個數而適當變更。
[1-3]半導體記憶裝置1之構造 以下,對第1實施方式之半導體記憶裝置1之構造之一例進行說明。再者,於以下所參照之圖式中,X方向與字元線WL之延伸方向對應,Y方向與位元線BL之延伸方向對應,Z方向與相對於用於半導體記憶裝置1之形成之半導體基板之表面之鉛直方向對應。於俯視圖中,為了容易地觀察圖而適當附加影線。附加於俯視圖之影線未必與附加有影線之構成要素之素材或特性相關聯。於俯視圖及剖視圖之各圖中,為了容易地觀察圖,而適當省略配線、接點、層間絕緣膜等之圖示。
[1-3-1]關於半導體記憶裝置之整體構造 圖7表示第1實施方式之半導體記憶裝置1之整體構造之一例。如圖7所示,半導體記憶裝置1具有如下構造:具備記憶體晶片MC及CMOS晶片CC,例如記憶體晶片MC之下表面與CMOS晶片CC之上表面貼合。記憶體晶片MC包含與記憶胞陣列10對應之構造。CMOS晶片CC例如包含與定序器13、指令暫存器11、位址暫存器12、定序器13、感測放大器模組14、驅動器模組15、及列解碼器模組16對應之構造。
記憶體晶片MC之區域例如被分為記憶體區域MR、引出區域HR1及HR2、以及焊墊區域PR1。記憶體區域MR佔據記憶體晶片MC之大部分,用於資料之記憶。例如,記憶體區域MR包含複數個NAND串NS。引出區域HR1及HR2於X方向上隔著記憶體區域MR。引出區域HR1及HR2用於記憶體晶片MC內之積層配線與CMOS晶片CC內之列解碼器模組16之間之連接。焊墊區域PR1與記憶體區域MR以及引出區域HR1及HR2之各者於Y方向上相鄰。焊墊區域PR1例如包含用於與外部之記憶體控制器2之連接之半導體記憶裝置1之輸入輸出墊PD。
又,記憶體晶片MC於記憶體區域MR、引出區域HR1及HR2、以及焊墊區域PR1各自之下表面具有複數個貼合墊BP。貼合墊BP例如亦被稱為接合金屬。記憶體區域MR內之貼合墊BP連接於建立關聯之位元線BL。引出區域HR內之貼合墊BP連接於設置在記憶體區域MR之積層配線中建立關聯之配線(例如字元線WL)。焊墊區域PR1內之貼合墊BP連接於設置在記憶體晶片MC之上表面之輸入輸出墊PD。設置於記憶體晶片MC上之輸入輸出墊PD例如用於半導體記憶裝置1與記憶體控制器2之間之連接。
CMOS晶片CC之區域例如被分為感測放大器區域SR、周邊電路區域PERI、傳送區域XR1及XR2、以及焊墊區域PR2。CMOS晶片CC內之感測放大器區域SR及周邊電路區域PERI於Y方向上相鄰配置,且自Z方向觀察時與記憶體晶片MC內之記憶體區域MR重疊配置。感測放大器區域SR包含感測放大器模組14。周邊電路區域PERI包含定序器13等。CMOS晶片CC內之傳送區域XR1及XR2於X方向上隔著感測放大器區域SR及周邊電路區域PERI之組,且自Z方向觀察時分別與記憶體晶片MC內之引出區域HR1及HR2重疊配置。傳送區域XR1及XR2包含列解碼器模組16內之複數個電晶體TR。CMOS晶片CC內之焊墊區域PR2自Z方向觀察時與記憶體晶片MC內之焊墊區域PR1重疊配置。焊墊區域PR2包含半導體記憶裝置1之輸入輸出電路17等。
又,CMOS晶片CC於感測放大器區域SR、周邊電路區域PERI、傳送區域XR1及XR2、以及焊墊區域PR2各自之上表面具有複數個貼合墊BP。感測放大器區域SR內之複數個貼合墊BP與記憶體區域MR內之複數個貼合墊BP分別重疊配置。傳送區域XR1內之複數個貼合墊BP與引出區域HR1內之複數個貼合墊BP分別重疊配置。傳送區域XR2內之複數個貼合墊BP與引出區域HR2內之複數個貼合墊BP分別重疊配置。焊墊區域PR1內之複數個貼合墊BP與焊墊區域PR2內之複數個貼合墊BP分別重疊配置。
設置於半導體記憶裝置1之複數個貼合墊BP中在記憶體晶片MC及CMOS晶片CC間對向之2個貼合墊BP被貼合(圖7之“貼合”)。藉此,記憶體晶片MC內之電路與CMOS晶片CC內之電路之間被電性連接。記憶體晶片MC及CMOS晶片CC間對向之2個貼合墊BP之組可具有交界,亦可一體化。
再者,第1實施方式之半導體記憶裝置1並不限定於以上說明之構造。例如,與記憶體區域MR相鄰之引出區域HR只要設置至少1個即可。半導體記憶裝置1亦可具備複數個記憶體區域MR及引出區域HR之組。於此情形時,感測放大器區域SR、傳送區域XR、及周邊電路區域PERI之組對應於記憶體區域MR及引出區域HR之配置而適當設置。記憶體晶片MC及CMOS晶片CC之配置亦可相反。於此情形時,設置於記憶體晶片MC之上表面之貼合墊BP與設置於CMOS晶片CC之下表面之貼合墊BP被貼合,用於與外部之記憶體控制器2之連接之輸入輸出墊設置於CMOS晶片CC之上表面。
[1-3-2]關於記憶體晶片MC之構造 (關於記憶體晶片MC之平面佈局) 圖8係第1實施方式之半導體記憶裝置1具備之記憶體晶片MC之平面佈局之一例,抽選出與區塊BLK0及BLK1對應之區域而表示。如圖8所示,記憶體晶片MC包含複數個狹縫SLT、複數個記憶體柱MP、複數條位元線BL、以及複數個接點CT及CV。
複數個狹縫SLT於Y方向上排列。各狹縫SLT沿著X方向延伸設置,且橫穿記憶體區域MR以及引出區域HR1及HR2。各狹縫SLT將隔著該狹縫SLT而相鄰之導電體層間分斷及絕緣。具體而言,狹縫SLT將與字元線WL0~WL7以及選擇閘極線SGD及SGS分別對應之複數個配線層分斷及絕緣。
各記憶體柱MP例如作為1個NAND串NS發揮功能。複數個記憶體柱MP於記憶體區域MR內且相鄰之狹縫SLT間之區域,例如呈4行之鋸齒狀配置。於本例中,由狹縫SLT隔開之區域分別與1個串單元SU對應。再者,相鄰之狹縫SLT間之記憶體柱MP之個數及配置可適當變更。配置於區塊BLK之交界部分之狹縫SLT之間所隔之狹縫SLT只要至少將選擇閘極線SGD分斷即可。
複數條位元線BL分別於Y方向上延伸,且於X方向上排列。各位元線BL於各串單元SU,自Z方向觀察時與至少1個記憶體柱MP重疊。於本例中,2條位元線BL與1個記憶體柱MP重疊配置。於與記憶體柱MP重疊之複數條位元線BL中的1條位元線BL和該記憶體柱MP之間設置接點CV。並且,各記憶體柱MP經由接點CV連接於建立關聯之位元線BL。
於引出區域HR1及HR2之各者,選擇閘極線SGS、字元線WL0~WL7、以及選擇閘極線SGD分別具有不與上層之配線層(導電體層)重疊之部分(階面部分)。引出區域HR1及HR2之各者中不與上層之配線層重疊之部分之形狀類似於階梯(step)、台地(terrace)、緣石(rimstone)等。具體而言,於選擇閘極線SGS與字元線WL0之間、字元線WL0與字元線WL1之間、…、字元線WL6與字元線WL7之間、字元線WL7與選擇閘極線SGD之間,分別設置階差。
各接點CT用於字元線WL0~WL7以及選擇閘極線SGS及SGD之各者與列解碼器模組16之間之連接。又,各接點CT配置於字元線WL0~WL7以及選擇閘極線SGS及SGD之任一者之階面部分上。作為相同區塊BLK內所共通之配線使用之字元線WL或選擇閘極線SGS經由連接於接點CT之配線層而短路。
例如,與區塊BLK0建立關聯之接點CT配置於引出區域HR1,與區塊BLK1建立關聯之接點CT配置於引出區域HR2。換言之,例如,偶數編號之區塊BLK經由引出區域HR1內之接點CT連接於列解碼器模組16,奇數編號之區塊BLK經由引出區域HR2內之接點CT連接於列解碼器模組16。
以上說明之記憶體晶片MC之平面佈局於記憶體區域MR以及引出區域HR1及HR2中在Y方向上反覆配置。再者,接點CT相對於各區塊BLK之配置並不限定於以上說明之佈局。例如,於省略了一個引出區域HR之情形時,與各區塊BLK對應之接點CT集中配置於與記憶體區域MR相接之單側之引出區域HR。亦可於引出區域HR1及HR2之兩側配置接點CT,自各區塊BLK之兩側施加電壓。引出區域HR亦能以隔於記憶體區域MR之間之方式配置。
又,於第1實施方式之半導體記憶裝置1中,於Y方向上延伸之位元線BL被分割成2個。圖9係第1實施方式之半導體記憶裝置1具備之記憶體晶片MC之記憶體區域MR中的平面佈局之一例,抽選出與記憶胞陣列10a及10b之交界部分對應之區域而表示。具體而言,圖9表示包含區塊BLK7之串單元SU3及區塊BLK8之串單元SU0之區域。
如圖9所示,於第1實施方式之半導體記憶裝置1中,連接於區塊BLK7之記憶體柱MP之位元線BLa與連接於區塊BLK8之記憶體柱MP之位元線BLb之間分離。又,配置於記憶胞陣列10a及10b之交界部分之狹縫SLT之寬度、即配置於區塊BLK7及BLK8之間的狹縫SLT之寬度較配置於記憶胞陣列10a或10b內相鄰之區塊BLK間之狹縫SLT之寬度寬。
(關於記憶體晶片MC之剖面構造) 圖10係沿著圖9之X-X線之剖視圖,表示第1實施方式之半導體記憶裝置1具備之記憶體晶片MC之記憶體區域MR中的剖面構造之一例。再者,圖10中之Z方向係相對於圖7反轉表示。亦即,“上方”與紙面之下側對應,“下方”與紙面之上側對應。如圖10所示,記憶體區域MR中,記憶體晶片MC進而包含絕緣體層20~25、導電體層30~36、以及接點V1及V2。
絕緣體層20例如設置於記憶體晶片MC之最上層。並不限定於此,亦可於絕緣體層20之上設置配線層或絕緣體層等。於絕緣體層20之下設置導電體層30。導電體層30例如形成為沿著XY平面擴展之板狀,作為源極線SL使用。導電體層30例如包含摻雜有磷之多晶矽。
於導電體層30之下設置絕緣體層21。於絕緣體層21之下設置導電體層31。導電體層31例如形成為沿著XY平面擴展之板狀,作為選擇閘極線SGS使用。選擇閘極線SGS亦可由複數個導電體層31構成。導電體層31例如包含摻雜有磷之多晶矽。於選擇閘極線SGS由複數個導電體層31構成之情形時,複數個導電體層31亦可由互不相同之導電體構成。
於導電體層31之下設置絕緣體層22。於絕緣體層22之下,交替設置導電體層32與絕緣體層23。複數個導電體層32例如分別形成為沿著XY平面擴展之板狀。複數個導電體層32自導電體層30側起分別依序作為字元線WL0~WL7使用。導電體層32例如包含鎢。
於最下層之導電體層32之下設置絕緣體層24。於絕緣體層24之下設置導電體層33。導電體層33例如形成為沿著XY平面擴展之板狀,作為選擇閘極線SGD使用。選擇閘極線SGD亦可藉由複數個導電體層33構成。導電體層33例如包含鎢。
於導電體層33之下設置絕緣體層25。於絕緣體層25之下設置導電體層34。導電體層34例如形成為於Y方向上延伸之線狀,作為位元線BL使用。又,導電體層34對應於位元線BLa及BLb而分割成2個。對應於位元線BLa之複數個導電體層34與對應於位元線BLb之複數個導電體層34於未圖示之區域中分別排列於X方向上。導電體層34例如包含銅。以下,將設置有導電體層34之配線層稱為M0。
各記憶體柱MP沿著Z方向延伸設置,貫通絕緣體層21~24、及導電體層31~33。記憶體柱MP之上部與導電體層30相接。又,各記憶體柱MP例如包含半導體層40、隧道絕緣膜41、絕緣膜42、及阻擋絕緣膜43。
半導體層40沿著Z方向延伸設置。例如,半導體層40之下端包含於包含絕緣體層25之層中,半導體層40之上端與導電體層30接觸。隧道絕緣膜41覆蓋半導體層40之側面。絕緣膜42覆蓋隧道絕緣膜41之側面。阻擋絕緣膜43覆蓋絕緣膜42之側面。
記憶體柱MP與導電體層31(選擇閘極線SGS)交叉之部分作為選擇電晶體ST2發揮功能。記憶體柱MP與導電體層32(字元線WL)交叉之部分作為記憶胞電晶體MT發揮功能。記憶體柱MP與導電體層33(選擇閘極線SGD)交叉之部分作為選擇電晶體ST1發揮功能。亦即,半導體層40作為記憶胞電晶體MT0~MT7以及選擇電晶體ST1及ST2各自之通道發揮功能。絕緣膜42作為記憶胞電晶體MT之電荷儲存層發揮功能。
於各記憶體柱MP之半導體層40之下設置柱狀之接點CV。於圖示之區域中,示出了與2個記憶體柱MP中之1個記憶體柱MP對應之接點CV。對該區域中未連接接點CV之記憶體柱MP,於未圖示之區域中連接接點CV。於接點CV之下接觸1個導電體層34(位元線BL)。
狹縫SLT形成為至少一部分沿著XZ平面擴展之板狀,將絕緣體層21~24及導電體層31~33分斷。狹縫SLT之下端包含於包含絕緣體層25之層中。狹縫SLT之上端例如與導電體層30接觸。狹縫SLT例如包含氧化矽(SiO
2)。
於導電體層34之下設置柱狀之接點V1。於接點V1之下設置導電體層35。導電體層35係用於半導體記憶裝置1內之電路連接之配線。以下,將設置有導電體層35之配線層稱為M1。
於導電體層35之下設置導電體層36。導電體層36與記憶體晶片MC之界面相接,作為貼合墊BP使用。導電體層36例如包含銅。以下,將設置有導電體層36之配線層稱為M2。
圖11係沿著圖10之XI-XI線之剖視圖,表示第1實施方式之半導體記憶裝置1中的記憶體柱MP之剖面構造之一例。具體而言,圖11係抽選出與包含記憶體柱MP及導電體層32且用於半導體記憶裝置1之形成之半導體基板之表面平行之剖面而表示。
如圖11所示,半導體層40例如設置於記憶體柱MP之中央部。隧道絕緣膜41包圍半導體層40之側面。絕緣膜42包圍隧道絕緣膜41之側面。阻擋絕緣膜43包圍絕緣膜42之側面。導電體層32包圍阻擋絕緣膜43之側面。隧道絕緣膜41及阻擋絕緣膜43例如分別包含氧化矽(SiO
2)。絕緣膜42例如包含氮化矽(SiN)。再者,各記憶體柱MP亦可為於半導體層40之內側進而包含絕緣體層,該絕緣體層位於記憶體柱MP之中央部。亦即,半導體層40亦可具有設置為筒狀之部分。
圖12係第1實施方式之半導體記憶裝置1具備之CMOS晶片CC之引出區域HR1中的剖面構造之一例,抽選出與包含於引出區域HR1之偶數編號之區塊BLK對應之剖面而表示。再者,圖12中之Z方向與圖10同樣地相對於圖7反轉表示。如圖12所示,於引出區域HR1中,選擇閘極線SGS、字元線WL0~WL7、以及選擇閘極線SGD各自之端部設為階梯狀。又,於引出區域HR,記憶體晶片MC進而包含接點V1及V2、導電體層37~39。
具體而言,導電體層31具有不與下方之導電體層32及33重疊之階面部分。各導電體層32具有不與下方之導電體層32及33重疊之階面部分。導電體層33於引出區域HR1具有階面部分。複數個接點分別設置於導電體層31~33各自之階面部分之上。例如,複數個接點CT各自之下部一致。
於各接點CT之下設置導電體層37。導電體層37包含於配線層M0。於導電體層37之下設置接點V1。於接點V1之下設置導電體層38。導電體層38包含於配線層M1。於導電體層38之下設置接點V2。於接點V2之下設置導電體層39。導電體層39包含於配線層M2。亦即,導電體層39與記憶體晶片MC之界面相接,作為貼合墊BP使用。導電體層39例如包含銅。
再者,圖12僅示出與字元線WL0對應之接點V1及V2以及導電體層38及39之組。於其他導電體層37,在未圖示之區域連接接點V1及V2以及導電體層38及39之組。引出區域HR1內且與奇數編號之區塊BLK對應之區域中的構造與相對於圖12所示之構造省略了接點CT之構造類似。又,引出區域HR2內且與奇數編號之區塊BLK對應之區域中的構造與將圖12所示之構造以Y方向為對稱軸反轉之構造類似。
[1-3-3]關於CMOS晶片CC之構造 (關於CMOS晶片CC之平面佈局) 圖13係第1實施方式之半導體記憶裝置1具備之CMOS晶片CC之平面佈局之一例,一併示出區塊BLK及列解碼器RD間之連接關係。如圖13所示,傳送區域XR1包含偶數編號之列解碼器RD0、RD2、RD4、RD6、RD8、RD10、RD12及RD14。傳送區域XR2包含奇數編號之列解碼器RD1、RD3、RD5、RD7、RD9、RD11、RD13及RD15。於Y方向上排列之區塊BLK0~BLK15包含自Z方向觀察時與感測放大器區域SR重疊之區塊BLK、及自Z方向觀察時與周邊電路區域PERI重疊之區塊BLK。
例如,列解碼器RD0、RD2、RD4、RD6、RD8、RD10、RD12及RD14隔著感測放大器區域SR分別與列解碼器RD1、RD3、RD5、RD7、RD9、RD11、RD13及RD15於X方向上對向。各區塊BLK之Y方向上之寬度例如為列解碼器RD之Y方向上之寬度之一半以下。於本例中,2個區塊BLK0及BLK1配置於列解碼器RD0及RD1之間。2個區塊BLK2及BLK3配置於列解碼器RD2及RD3之間。以後亦相同,2個區塊BLK配置於在X方向上對向之2個列解碼器RD之間。
再者,以上說明之傳送區域XR1及XR2內、感測放大器區域SR、以及周邊電路區域PERI之配置僅為一例。例如,感測放大器區域SR所占之面積與周邊電路區域PERI所占之面積之比率可根據感測放大器單元SAU及鎖存電路XDL之電路構成或CMOS晶片CC之製造步驟而適當變更。又,例如,連接於各區塊BLK之列解碼器RD之配置可於傳送區域XR1及XR2內適當變更。各區塊BLK亦可連接於配置在傳送區域XR1之列解碼器RD與配置在傳送區域XR2之列解碼器RD之兩者。
(關於感測放大器區域SR之詳細之平面佈局) 圖14表示第1實施方式之半導體記憶裝置1具備之CMOS晶片CC之感測放大器區域SR中的平面佈局之一例。如圖14所示,於感測放大器區域SR,感測放大器組件SASa及SASb、快取記憶體CM、以及轉換電路SD分別配置於在X方向上延伸之區域,且依序排列於Y方向上。
於感測放大器組件SASa之區域,例如,排列於Y方向之8個感測放大器單元SAUa之組於X方向上排列。具體而言,感測放大器單元SAUa<0>~SAUa<7>於傳送區域XR1之附近排列於Y方向上。於感測放大器單元SAUa<0>~SAUa<7>各自之旁邊,分別配置感測放大器單元SAUa<8>~SAUa<15>。同樣地,配置感測放大器單元SAUa<16>~SAUa<23>、…、及感測放大器單元SAUa<m-8>~SAUa<m-1>。
於感測放大器組件SASb之區域,例如,排列於Y方向之8個感測放大器單元SAUb之組於X方向上排列。具體而言,感測放大器單元SAUb<0>~SAUb<7>於傳送區域XR1之附近排列於Y方向上。於感測放大器單元SAUb<0>~SAUb<7>各自之旁邊,分別配置感測放大器單元SAUb<8>~SAUb<15>。同樣地,配置感測放大器單元SAUb<16>~SAUb<23>、…、及感測放大器單元SAUa<m-8>~SAUa<m-1>。
於快取記憶體CM之區域,例如,排列於Y方向之8個鎖存電路XDL之組於X方向上排列。具體而言,鎖存電路XDL<0>~XDL<7>於傳送區域XR1之附近排列於Y方向上。於鎖存電路XDL<0>~XDL<7>各自之旁邊,分別配置鎖存電路XDL<8>~XDL<15>。同樣地,配置鎖存電路XDL<16>~XDL<23>、…、及鎖存電路XDL<m-8>~XDL<m-1>。
於本說明書中,將排列於Y方向之感測放大器單元SAUa及SAUb以及鎖存電路XDL之組稱為感測放大器群SAG。1個感測放大器群SAG包含之感測放大器單元SAU之個數係基於位元線BL之間距而設計。例如,於感測放大器群SAG之Y方向上之寬度根據8條位元線BL之間距設計之情形時,感測放大器群SAG包含8個感測放大器單元SAUa及8個感測放大器單元SAUb。
於與各感測放大器群SAG重疊之區域,分別具有於Y方向上延伸之部分之複數個匯流排DBUS對應於感測放大器單元SAUa及SAUb之組之個數而設置。快取記憶體CM內之鎖存電路XDL<0>~XDL<m-1>經由省略了圖示之配線而連接於轉換電路SD。感測放大器群SAG中所含之感測放大器單元SAU及鎖存電路XDL只要以至少能相互通信之方式連接即可。
(關於CMOS晶片CC之剖面構造) 圖15係第1實施方式之半導體記憶裝置1之剖面構造之一例,表示記憶體晶片MC與CMOS晶片CC貼合而成之構造。又,圖15係抽選出與感測放大器區域SR內之電晶體T8對應之構成、及與傳送區域XR1內之電晶體TR6對應之構成而表示。如圖15所示,CMOS晶片CC例如包含半導體基板50、導電體層GC及51~58、以及柱狀之接點CS及C0~C3。
半導體基板50用於CMOS晶片CC之形成,例如包含P型雜質。又,半導體基板50包含省略了圖示之複數個井區域。於複數個井區域之各者,例如形成電晶體。並且,複數個井區域之間例如藉由STI(Shallow Trench Isolation,淺溝槽隔離)而分離。
於感測放大器區域SR,在半導體基板50之上,介隔閘極絕緣膜而設置導電體層GC。感測放大器區域SR內之導電體層GC例如作為感測放大器單元SAU中所含之電晶體T8之閘極電極使用。對應於電晶體T8之閘極,於導電體層GC之上設置接點C0,對應於電晶體T8之源極及汲極,於半導體基板50之上設置2個接點CS。例如,接點CS之上表面與接點C0之上表面一致。
又,於感測放大器區域SR,於接點CS之上及接點C0之上之各者,分別設置1個導電體層51。於導電體層51之上設置接點C1。於接點C1之上設置導電體層52。於導電體層52之上設置接點C2。於接點C2之上設置導電體層53。於導電體層53之上設置接點C3。於接點C3之上設置導電體層54。
導電體層54與CMOS晶片CC之界面相接,作為貼合墊BP使用。並且,感測放大器區域SR內之導電體層54與對向配置之記憶體區域MR內之導電體層36貼合,且與1條位元線BL電性連接。導電體層54例如包含銅。感測放大器區域SR雖省略了圖示,但包含具有與電晶體T8相同構造之複數個電晶體。
於傳送區域XR1,在半導體基板50之上,介隔閘極絕緣膜而設置導電體層GC。傳送區域XR1內之導電體層GC例如作為列解碼器RD中所含之電晶體TR6之閘極電極使用。對應於電晶體TR6之閘極,於導電體層GC之上設置接點C0,對應於電晶體TR6之源極及汲極,於半導體基板50之上設置2個接點CS。
又,於傳送區域XR1,於接點CS之上及接點C0之上之各者,分別設置1個導電體層55。於導電體層55之上設置接點C1。於接點C1之上設置導電體層56。於導電體層56之上設置接點C2。於接點C2之上設置導電體層57。於導電體層57之上設置接點C3。於接點C3之上設置導電體層58。
導電體層58與CMOS晶片CC之界面相接,作為貼合墊BP使用。並且,傳送區域XR1內之導電體層58與對向配置之引出區域HR1內之導電體層39貼合,例如與字元線WL5電性連接。導電體層58例如包含銅。傳送區域XR1雖省略了圖示,但包含具有與電晶體TR6相同構造之複數個電晶體。又,傳送區域XR2中之構造與傳送區域XR1之構造相同。
以下,將設置有導電體層51及55之配線層稱為D0。將設置有導電體層52及56之配線層稱為D1。將設置有導電體層53及57之配線層稱為D2。將設置有導電體層54及58之配線層稱為D3。將包含導電體層53之節點稱為BLI。再者,設置於CMOS晶片CC之配線層之數量可設計為任意數量。連接於導電體層51~53、55~57之各者之接點亦可對應於電路之設計而省略。
[1-3]半導體記憶裝置1之動作 圖16表示第1實施方式之半導體記憶裝置1中的與連接於共通之匯流排DBUS之感測放大器單元SAUa及SAUb相關聯之構成、及讀出動作時之電流路徑之一例。如圖16所示,於第1實施方式之半導體記憶裝置1之讀出動作中,定序器13對與連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。
具體而言,於選擇包含連接於位元線BLb之NAND串NS之區塊BLK之情形時,定序器13使用感測放大器單元SAUb對位元線BLb進行充電。藉此,經由所選擇之區塊BLK中所含之NAND串NS及位元線BLb之電流可自感測放大器單元SAUb朝向源極線SL流動。另一方面,定序器13省略僅連接有非選擇之區塊BLK中所含之NAND串NS之位元線BLa之充電(未充電)。同樣地,於選擇包含連接於位元線BLa之NAND串NS之區塊BLK之情形時,對位元線BLa進行充電,且省略位元線BLb之充電。
再者,定序器13藉由與讀出動作同樣地對位元線BLa及BLb之任一者進行適當充電,可執行寫入動作。又,於各種動作中,定序器13可將連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL設定為浮動狀態,亦可使用感測放大器單元SAU對該位元線BL施加接地電壓VSS。
[1-4]第1實施方式之效果 根據以上說明之第1實施方式之半導體記憶裝置1,可抑制消耗電力,可使動作速度提高。以下,使用比較例對第1實施方式之半導體記憶裝置1之詳細之效果進行說明。
於半導體記憶裝置中,用以驅動記憶胞之配線之間距存在隨著記憶密度變高而變窄之傾向。例如,以窄間距設置之位元線BL中,配線電容及配線電阻變高。其結果,位元線BL之RC(resistor-capacitor,電阻-電容)時間常數變大,因此,半導體記憶裝置之消耗電力變大,半導體記憶裝置之動作速度(例如讀出動作、寫入動作等處理速度)會變慢。
作為降低以窄間距設置之位元線BL之RC時間常數之方法,考慮縮短位元線BL之配線長度。例如,藉由將記憶胞陣列10分割成複數個,可縮短感測放大器模組14控制之位元線BL之配線長度。又,針對所分割之記憶胞陣列10,考慮分別設置感測放大器模組14之情形及共有感測放大器模組14之情形。於優選抑制半導體記憶裝置之製造成本之情形時,較佳為分割位元線BL且於可能之範圍內共有感測放大器模組14。
以下,對共有感測放大器模組14且將位元線BL分割成2個之情形之一例進行說明。圖17表示第1實施方式之比較例之半導體記憶裝置之平面佈局之一例。如圖17所示,第1實施方式之比較例之半導體記憶裝置係於半導體基板上具備記憶胞陣列10a及10b、以及感測放大器模組14。於第1實施方式之比較例中,感測放大器模組14被記憶胞陣列10a及10b夾著。
又,於第1實施方式之比較例中,感測放大器模組14包含配置於與記憶胞陣列10a相鄰之部分之開關部SW1、及配置於與記憶胞陣列10b相鄰之部分之開關部SW2。感測放大器模組14藉由使開關部SW1及SW2之一者工作,可選擇性地控制連接於記憶胞陣列10a之位元線BLa及連接於記憶胞陣列10b之位元線BLb。
其結果,第1實施方式之比較例之半導體記憶裝置可使位元線BL之RC時間常數為約一半,可抑制消耗電力且使動作速度提高。具體而言,例如,第1實施方式之比較例之半導體記憶裝置可使位元線BL之充電所需之電流量減半。然而,於第1實施方式之比較例之半導體記憶裝置中,因形成開關部SW1及SW2之面積而使感測放大器模組14之區域變寬,半導體記憶裝置之晶片面積會增大。
另一方面,第1實施方式之半導體記憶裝置1具有如下構造:藉由感測放大器模組14控制被分割成2個之位元線BLa及BLb,進而將記憶體晶片MC與CMOS晶片CC貼合。因此,於第1實施方式之半導體記憶裝置1中,感測放大器模組14等之周邊電路與記憶胞陣列10重疊。換言之,第1實施方式之半導體記憶裝置1可藉由記憶體區域MR遮擋感測放大器區域SR。
藉此,第1實施方式之半導體記憶裝置1可使半導體記憶裝置之晶片面積中與記憶胞陣列10對應之區域所占之比率(胞佔有率)較比較例大,進而,可減小感測放大器區域SR對晶片面積之影響。又,於第1實施方式之半導體記憶裝置1中,感測放大器區域SR之佈局之自由度提高,因此,藉由分割位元線BL而對配線佈局之制約較比較例小。
如上所述,第1實施方式之半導體記憶裝置1可使位元線BL之RC時間常數為約一半,進而可減小晶片面積。因此,第1實施方式之半導體記憶裝置1可與比較例同樣地抑制消耗電力且使動作速度提高,進而可較比較例而言抑制製造成本。
再者,降低位元線BL之RC時間常數於流經記憶胞之電流(胞電流)之量變小而難以讀出等時亦有效。例如,於記憶胞三維積層而成之半導體記憶裝置中,存在若字元線WL之積層數增加則胞電流減少之傾向。並不限定於此,於胞電流可能會減少之所有情形時,第1實施方式之半導體記憶裝置1之構造均有效。
於第1實施方式中,作為記憶胞陣列10於Y方向(位元線BL延伸之方向)上被分割且自Z方向觀察時記憶體區域MR與感測放大器區域SR重疊之構造,對記憶體晶片MC與CMOS晶片CC貼合而成之構造進行了說明,但並不限定於此。例如,記憶胞陣列10被分割且記憶體區域MR與感測放大器區域SR重疊之構造亦可使用1個半導體基板而形成。然而,此種構造進而需要包含貫通記憶體區域MR之接點之區域。因此,作為記憶胞陣列10被分割且記憶體區域MR與感測放大器區域SR重疊之構造,較佳為如第1實施方式般記憶體晶片MC與CMOS晶片CC貼合而成之構造。
又,於第1實施方式中,例示了半導體記憶裝置1具備1個記憶體面(例如記憶胞陣列10、感測放大器模組14及列解碼器模組16之組合)之情形,但半導體記憶裝置1亦可具備複數個記憶體面。於此情形時,於複數個記憶體面之各者將位元線BL分割,控制所分割之位元線BL之複數個感測放大器模組14與複數個記憶體面分別建立關聯而設置。
[2]第2實施方式 第2實施方式之半導體記憶裝置1相對於第1實施方式之半導體記憶裝置1而言,具有變更了位元線BL之分割數之構成。以下,對第2實施方式之半導體記憶裝置1之與第1實施方式之不同點進行說明。
[2-1]半導體記憶裝置1之整體構成 圖18表示第2實施方式之半導體記憶裝置1具備之記憶胞陣列10、感測放大器模組14及列解碼器模組16之構成例。如圖2所示,於第2實施方式之半導體記憶裝置1中,記憶胞陣列10被分割成記憶胞陣列10a、10b及10c,感測放大器模組14包含感測放大器組件SASa、SASb及SASc。
記憶胞陣列10a、10b及10c各自所包含之區塊BLK之個數設計為任意個數。記憶胞陣列10a所包含之區塊BLK之個數、記憶胞陣列10b所包含之區塊BLK之個數、及記憶胞陣列10c所包含之區塊BLK之個數可相同,亦可不同。
於記憶胞陣列10c連接位元線BLc0~BLc(m-1)。於記憶胞陣列10a、10b及10c之各者可連接相同條數之位元線BL。標註有相同編號之位元線BLa、BLb及BLc亦可被視為1條位元線BL對應於記憶胞陣列10a、10b及10c被分割成3個之配線。標註有相同編號之位元線BLa、BLb及BLc例如與相同之行位址CAd建立關聯。
感測放大器組件SASa、SASb及SASc分別與記憶胞陣列10a、10b及10c建立關聯。感測放大器組件SASc包含感測放大器單元SAUc<0>~SAUc<m-1>。各感測放大器單元SAUc連接於至少1條位元線BL。例如,感測放大器單元SAUc<0>~SAUc<m-1>分別連接於位元線BLc0~BLc(m-1)。
快取記憶體CM內之鎖存電路XDL<0>~XDL<m-1>經由不同之匯流排DBUS而與感測放大器單元SAUa、SAUb及SAUc之組連接。具體而言,鎖存電路XDL<0>連接於感測放大器單元SAUa<0>、SAUb<0>及SAUc<0>。鎖存電路XDL<1>連接於感測放大器單元SAUa<1>、SAUb<1>及SAUc<1>。以下同樣地,鎖存電路XDL<m-1>連接於感測放大器單元SAUa<m-1>、SAUb<m-1>及SAUc<m-1>。
[2-2]感測放大器區域SR之平面佈局 圖19表示第2實施方式之半導體記憶裝置1具備之CMOS晶片CC之感測放大器區域SR中的平面佈局之一例。如圖19所示,於感測放大器區域SR中,感測放大器組件SASa、SASb及SASc、快取記憶體CM、以及轉換電路SD分別配置於在X方向上延伸之區域,且依序排列於Y方向上。於感測放大器組件SASc之區域中,例如,排列於Y方向之8個感測放大器單元SAUc之組於X方向上排列。
具體而言,感測放大器單元SAUc<0>~SAUc<7>於傳送區域XR1之附近排列於Y方向上。於感測放大器單元SAUc<0>~SAUc<7>各自之旁邊,分別配置感測放大器單元SAUc<8>~SAUc<15>。同樣地,配置感測放大器單元SAUc<16>~SAUc<23>、…、及感測放大器單元SAUc<m-8>~SAUc<m-1>。於第2實施方式之半導體記憶裝置1中,感測放大器群SAG包含感測放大器單元SAUa、SAUb及SAUc、以及鎖存電路XDL。第2實施方式之半導體記憶裝置1之其他構成與第1實施方式相同。
[2-3]半導體記憶裝置1之動作 圖20表示第2實施方式之半導體記憶裝置1中的與連接於共通之匯流排DBUS之感測放大器單元SAUa、SAUb及SAUc相關聯之構成、及讀出動作時之電流路徑之一例。如圖20所示,於第2實施方式之半導體記憶裝置1之讀出動作中,與第1實施方式同樣地,定序器13對連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。
具體而言,於選擇包含連接於位元線BLc之NAND串NS之區塊BLK之情形時,定序器13使用感測放大器單元SAUc對位元線BLc進行充電。藉此,經由所選擇之區塊BLK中所含之NAND串NS及位元線BLc之電流可自感測放大器單元SAUc朝向源極線SL流動。另一方面,定序器13省略僅連接有非選擇之區塊BLK中所含之NAND串NS之位元線BLa及BLb之充電(未充電)。選擇與其他位元線BL對應之區塊BLK時之動作和選擇與位元線BLc對應之區塊BLK時之動作相同。
再者,定序器13藉由與讀出動作同樣地對位元線BLa、BLb及BLc之任一者進行適當充電,亦可執行寫入動作。又,於各種動作中,定序器13可將連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL設定為浮動狀態,亦可使用感測放大器單元SAU對該位元線BL施加接地電壓VSS。
[2-4]第2實施方式之效果 如上所述,第2實施方式之半導體記憶裝置1係獨立地控制在同一記憶體面內較第1實施方式分割得更細之位元線BL。藉此,於第2實施方式之半導體記憶裝置1中,位元線BL之配線電阻及電容較第1實施方式小。因此,第2實施方式之半導體記憶裝置1較第1實施方式而言可抑制消耗電力,且可使動作速度提高。
再者,於第2實施方式中,例示了將位元線BL分割成3個之情形,但位元線BL亦可被分割成4個以上。於此情形時,例如分別對應於被分割成4個之位元線BL而設置4個感測放大器單元SAU。如此,半導體記憶裝置1中,即便位元線BL之分割數為4個以上,但只要具備能夠獨立地控制所分割之位元線BL之各者之電路即可。位元線BL之分割數越大,消耗電力越能得到抑制,動作速度越提高。
又,於記憶胞陣列10及感測放大器模組14設置於半導體基板上之構造中,亦能夠將位元線BL分割成3個以上。然而,於在此種構造中將位元線BL分割成3個以上之情形時,配線之佈局等變得困難。因此,於設置同一記憶體面內被分割成3個以上之位元線BL之情形時,較佳為如第2實施方式之半導體記憶裝置1般使用記憶體晶片MC與CMOS晶片CC貼合而成之構造。
[3]第3實施方式 第3實施方式之半導體記憶裝置1相對於第1實施方式之半導體記憶裝置1而言,具有鎖存電路XDL以外之一部分鎖存電路由感測放大器單元SAUa及SAUb所共有之構成。以下,對第3實施方式之半導體記憶裝置1之與第1及第2實施方式之不同點進行說明。
[3-1]感測放大器模組14之電路構成 圖21係第3實施方式之半導體記憶裝置1具備之感測放大器模組14之電路構成之一例,表示感測放大器單元SAUa及SAUb之詳細之電路構成。如圖21所示,第3實施方式中之各感測放大器單元SAU具有自第1實施方式中說明之感測放大器單元SAU省略了鎖存電路ADL及BDL之構成。具體而言,各感測放大器單元SAU包含位元線連接部BLHU、感測放大器部SA、鎖存電路SDL、及電晶體DTR。
並且,第3實施方式之半導體記憶裝置1具備之感測放大器模組14進而包含資料鎖存組DLS。資料鎖存組DLS包含資料鎖存單元DLU<0>~DLU<m-1>。例如,各資料鎖存單元DLU包含鎖存電路ADL及BDL。各資料鎖存單元DLU中所含之鎖存電路ADL及BDL分別連接於建立關聯之匯流排DBUS。資料鎖存單元DLU<0>~<m-1>分別與鎖存電路XDL<0>~<m-1>建立關聯。
資料鎖存單元DLU<0>可經由建立關聯之匯流排DBUS與感測放大器單元SAUa<0>及感測放大器單元SAUb<0>之各者相互收發資料。其他資料鎖存單元DLU亦同樣地,可經由建立關聯之匯流排DBUS與感測放大器單元SAUa及SAUb之各者相互收發資料。例如,定序器13於執行選擇記憶胞陣列10a內之區塊BLK之動作之情形時,將控制信號DSWa及DSWb分別控制為“H”及“L”位準。同樣地,定序器13於執行選擇記憶胞陣列10b內之區塊BLK之動作之情形時,將控制信號DSWa及DSWb分別控制為“L”及“H”位準。
[3-2]感測放大器區域SR之平面佈局 圖22表示第3實施方式之半導體記憶裝置1具備之CMOS晶片CC之感測放大器區域SR中的平面佈局之一例。如圖22所示,於感測放大器區域SR中,感測放大器組件SASa及SASb、資料鎖存組DLS、快取記憶體CM、以及轉換電路SD分別配置於在X方向上延伸之區域,且依序排列於Y方向上。於資料鎖存組DLS之區域中,例如,排列於Y方向之8個資料鎖存單元DLU之組於X方向上排列。
具體而言,資料鎖存單元DLU<0>~DLU<7>於傳送區域XR1之附近排列於Y方向上。於資料鎖存單元DLU<0>~DLU<7>各自之旁邊,分別配置資料鎖存單元DLU<8>~<15>。同樣地,配置資料鎖存單元DLU<16>~DLU<23>、…、及資料鎖存單元DLU<m-8>~DLU<m-1>。於第3實施方式之半導體記憶裝置1中,感測放大器群SAG包含感測放大器單元SAUa及SAUb、資料鎖存單元DLU、以及鎖存電路XDL。
再者,資料鎖存組DLS亦可配置於感測放大器單元SAUa及SAUb之間。圖23表示第3實施方式之變化例之半導體記憶裝置1具備之CMOS晶片CC之感測放大器區域SR中的平面佈局之一例。如圖23所示,於感測放大器區域SR中,感測放大器組件SASa、資料鎖存組DLS、感測放大器組件SASb、快取記憶體CM、及轉換電路SD分別配置於在X方向上延伸之區域,且依序排列於Y方向上。如此,感測放大器群SAG中所含之感測放大器單元SAU、資料鎖存單元DLU、及鎖存電路XDL只要以至少能相互通信之方式連接即可。第3實施方式之半導體記憶裝置1之其他構成與第1實施方式相同。
[3-3]第3實施方式之效果 如上所述,第3實施方式之半導體記憶裝置1中,共有匯流排DBUS之感測放大器單元SAU共有一部分鎖存電路ADL及BDL。藉此,於第3實施方式之半導體記憶裝置1中,可縮小感測放大器區域SR內鎖存電路所占之面積。因此,第3實施方式之半導體記憶裝置1較第1實施方式而言,可縮小晶片面積,可抑制半導體記憶裝置1之製造成本。
[4]第4實施方式 第4實施方式之半導體記憶裝置1相對於第3實施方式之半導體記憶裝置1而言,具有追加了與感測放大器部SA不同之增幅電路之構成。以下,對第4實施方式之半導體記憶裝置1之與第1~第3實施方式之不同點進行說明。
[4-1]感測放大器模組14之電路構成 圖24表示第4實施方式之半導體記憶裝置1具備之感測放大器模組14之電路構成之一例。如圖24所示,第4實施方式中之感測放大器模組14包含感測放大器組件SAS、資料鎖存組DLS、快取記憶體CM、轉換電路SD、以及局部放大器組件LASa及LASb。又,於第4實施方式中之感測放大器模組14中,分別對應於複數個匯流排DBUS而設置複數條全域位元線GBL。資料鎖存組DLS、快取記憶體CM、及轉換電路SD各自之構成例如與第3實施方式相同。
於第4實施方式之半導體記憶裝置1中,各感測放大器單元SAU具有自第3實施方式中說明之感測放大器單元SAU省略了位元線連接部BLHU之構成。感測放大器單元SAU<0>~SAU<m-1>經由匯流排DBUS分別連接於鎖存電路XDL<0>~XDL<m-1>。又,於第4實施方式之半導體記憶裝置1中,感測放大器單元SAU內之感測放大器部SA連接於全域位元線GBL,以代替連接於位元線連接部BLHU。
局部放大器組件LASa及LASb分別與記憶胞陣列10a及10b建立關聯。局部放大器組件LASa包含局部放大器單元LAUa<0>~LAUa<m-1>。局部放大器組件LASb包含局部放大器單元LAUb<0>~LAUb<m-1>。各局部放大器單元LAU包含增幅電路AC及位元線連接部BLHU。
各局部放大器單元LAU內之增幅電路AC連接於建立關聯之全域位元線GBL。又,各增幅電路AC經由位元線連接部BLHU連接於建立關聯之位元線BL。具體而言,局部放大器單元LAUa<0>~LAUa<m-1>各自之位元線連接部BLHU分別連接於位元線BLa0~BLa(m-1)。局部放大器單元LAUb<0>~LAUb<m-1>各自之位元線連接部BLHU分別連接於位元線BLb0~BLb(m-1)。如此,於各全域位元線GBL連接複數個局部放大器單元LAU。
圖25表示第4實施方式之半導體記憶裝置1中的感測放大器部SA及局部放大器單元LAU之詳細之電路構成之一例。再者,圖25省略了位元線連接部BLHU內之電晶體T21之圖示。如圖25所示,感測放大器部SA之電路構成除了於電晶體T4連接有全域位元線GBL以外,與第1實施方式中說明之感測放大器部SA相同。局部放大器單元LAUa及LAUb分別具有類似之構成。例如,各局部放大器單元LAU包含電晶體T40~T42。電晶體T40~T42例如為N型MOS電晶體。
於各局部放大器單元LAU中,電晶體T40之汲極連接於全域位元線GBL。電晶體T40之源極連接於節點ND3。電晶體T41之汲極連接於全域位元線GBL。電晶體T41之閘極連接於節點ND3。電晶體T42之汲極連接於電晶體T41之源極。電晶體T42之源極接地。對電晶體T42之閘極輸入控制信號GSW。
對局部放大器單元LAUa內之電晶體T40之閘極輸入控制信號BSWa。局部放大器單元LAUa內之節點ND3經由被輸入控制信號BLSa之電晶體T20而連接於位元線BLa。同樣地,對局部放大器單元LAUb內之電晶體T40之閘極輸入控制信號BSWb。局部放大器單元LAUb內之節點ND3經由被輸入控制信號BLSb之電晶體T20而連接於位元線BLb。
於以上說明之感測放大器單元SAU之電路構成中,控制信號BSWa、BSWb、GSW、BLSa及BLSb例如分別由定序器13產生。局部放大器單元LAUa及LAUb內之控制信號只要能夠執行下述之動作,則亦可被適當共有。
[4-2]感測放大器區域SR之平面佈局 圖26表示第4實施方式之半導體記憶裝置1具備之CMOS晶片CC之感測放大器區域SR中的平面佈局之一例。如圖26所示,於感測放大器區域SR中,局部放大器組件LASa及LASb、感測放大器組件SAS、資料鎖存組DLS、快取記憶體CM、以及轉換電路SD分別配置於在X方向上延伸之區域,且依序排列於Y方向上。
於局部放大器組件LASa之區域中,例如,排列於Y方向之8個局部放大器單元LAUa之組於X方向上排列。具體而言,局部放大器單元LAUa<0>~LAUa<7>於傳送區域XR1之附近排列於Y方向上。於局部放大器單元LAUa<0>~LAUa<7>各自之旁邊,分別配置局部放大器單元LAUa<8>~LAUa<15>。同樣地,配置局部放大器單元LAUa<16>~LAUa<23>、…、及局部放大器單元LAUa<m-8>~LAUa<m-1>。
於局部放大器組件LASb之區域中,例如,排列於Y方向之8個局部放大器單元LAUb之組於X方向上排列。具體而言,局部放大器單元LAUb<0>~LAUb<7>於傳送區域XR1之附近排列於Y方向上。於局部放大器單元LAUb<0>~LAUb<7>各自之旁邊,分別配置局部放大器單元LAUb<8>~LAUb<15>。同樣地,配置局部放大器單元LAUb<16>~LAUb<23>、…、及局部放大器單元LAUb<m-8>~LAUb<m-1>。
感測放大器組件SAS內之感測放大器單元SAU、資料鎖存組DLS內之資料鎖存單元DLU、及快取記憶體CM內之鎖存電路XDL各自之配置與第3實施方式相同。於第4實施方式之半導體記憶裝置1中,感測放大器群SAG包含局部放大器單元LAUa及LAUb、感測放大器單元SAU、資料鎖存單元DLU、以及鎖存電路XDL。
於與各感測放大器群SAG重疊之區域,分別具有在Y方向上延伸之部分之複數條全域位元線GBL對應於局部放大器單元LAUa及LAUb之數量而設置。於第4實施方式之半導體記憶裝置1中,全域位元線GBL之間距例如設計為與位元線BL相同之間距。感測放大器群SAG中所含之感測放大器單元SAU、資料鎖存單元DLU、及鎖存電路XDL只要以至少能相互通信之方式連接即可。第4實施方式之半導體記憶裝置1之其他構成與第1實施方式相同。
[4-3]半導體記憶裝置1之動作 圖27表示第4實施方式之半導體記憶裝置1中的與連接於共通之全域位元線GBL之局部放大器單元LAUa及LAUb相關聯之構成、及讀出動作時之電流路徑之一例。如圖27所示,於第4實施方式之半導體記憶裝置1之讀出動作中,定序器13與第1實施方式同樣地,對連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。並且,定序器13藉由使用局部放大器單元LAU而使讀出電流放大。
具體而言,於選擇包含連接於位元線BLb之NAND串NS之區塊BLK之情形時,首先,定序器13將局部放大器單元LAUb內之電晶體T20及T40控制為接通狀態。 然後,感測放大器單元SAU經由局部放大器單元LAUb對位元線BLb進行充電。其後,定序器13將局部放大器單元LAUb內之電晶體T40控制為斷開狀態,對所選擇之字元線WL施加讀出電壓。
於是,局部放大器單元LAUb之節點ND3之電壓基於所選擇之記憶胞電晶體MT之狀態而變化。具體而言,於所選擇之記憶胞電晶體MT為接通狀態之情形時,經由該記憶胞電晶體MT之電流(1)自節點ND3朝向源極線SL流動。其結果,節點ND3之電壓下降,成為“L”位準。另一方面,於所選擇之記憶胞電晶體MT為斷開狀態之情形時,節點ND3之電壓維持“H”位準。
然後,定序器13使控制信號GSW為“H”位準。當對電晶體T42之閘極施加“H”位準之電壓時,局部放大器單元LAUb內之電晶體T41基於節點ND3之電壓成為接通狀態或斷開狀態。於節點ND3之電壓為“H”位準之情形時,經由局部放大器單元LAUb內之電晶體T41及T42之電流(2)自感測放大器單元SAU朝向接地線流動,全域位元線GBL之電壓下降。另一方面,於節點ND3之電壓為“L”位準之情形時,全域位元線GBL維持較高之電壓。
藉此,感測放大器單元SAU可基於全域位元線GBL之電壓而判定所選擇之記憶胞電晶體MT之讀出資料。選擇與其他位元線BL對應之區塊BLK時之動作和選擇與位元線BLb對應之區塊BLK時之動作相同。
以下,對第4實施方式之半導體記憶裝置1之讀出動作之詳情進行說明。再者,以下,將所選擇之字元線WL稱為WLsel。將選擇及非選擇之位元線BL分別稱為BLsel及BLusel。將輸入至連接於位元線BLsel之局部放大器單元LAU內之電晶體T40之控制信號BSW稱為BSWsel。將輸入至連接於位元線BLusel之局部放大器單元LAU內之電晶體T40之控制信號BSW稱為BSWusel。施加至字元線WL之電壓藉由驅動器模組15及列解碼器模組16控制。
圖28係第4實施方式之半導體記憶裝置1之讀出動作之時序圖之一例,表示與NAND串NS、局部放大器單元LAU、及感測放大器單元SAU對應之控制信號等之變化。如圖28所示,於讀出動作中,定序器13依序執行時刻t0~t9之處理。讀出動作之執行前之各控制信號及各配線之電壓例如為VSS。
於時刻t0,對字元線WLsel施加VCG,對選擇閘極線SGS施加VSGS。VCG為讀出電壓。VSGS為能夠在讀出動作中使選擇電晶體ST2為接通狀態之電壓。又,定序器13使控制信號HLL上升至例如4 V,使控制信號XXL上升至例如0.9 V+Vt(該Vt對應於電晶體T3之閾值電壓)。於是,節點SEN被充電,節點SEN之電壓上升至VDDSA。
於時刻t1,定序器13使控制信號BLS上升至例如4 V,使控制信號BSWsel上升至例如4 V,使控制信號BLC上升至例如0.7 V+Vt(該Vt對應於電晶體T4之閾值電壓)。於是,位元線BLsel及全域位元線GBL各自之電壓上升至例如0.7 V。另一方面,於連接於位元線BLusel之局部放大器單元LAU中,控制信號BSWusel例如為VSS。因此,連接於位元線BLusel之電晶體T40維持斷開狀態,位元線BLusel之電壓維持VSS。如此,於時刻t1之動作中,位元線BLsel被充電,位元線BLusel未充電。
於時刻t2,定序器13使控制信號BSWsel下降至VSS,使控制信號BLC下降至VSS。藉此,連接於位元線BLsel之感測放大器單元SAU內之節點SEN之電壓固定為VDDSA。
於時刻t3,對選擇閘極線SGD施加VSGD。VSGD為能夠在讀出動作中使選擇電晶體ST1為接通狀態之電壓。當選擇電晶體ST1成為接通狀態時,位元線BLsel之電壓基於所選擇之記憶胞電晶體MT記憶之資料而變化。具體而言,連接於藉由VCG成為接通狀態之記憶胞電晶體MT(接通胞)之位元線BLsel之電壓下降,連接於藉由VCG維持斷開狀態之記憶胞電晶體MT(斷開胞)之位元線BLsel之電壓例如維持0.7 V。
於時刻t4,定序器13使控制信號GSW上升至VDD。於是,連接於位元線BLsel之局部放大器單元LAU中,於位元線BLsel之電壓為例如0.7 V之情形時,電晶體T41及T42成為接通狀態,全域位元線GBL之電壓下降。另一方面,於位元線BLsel之電壓為例如VSS之情形時,電晶體T41維持斷開狀態,全域位元線GBL之電壓得以維持。如此,於時刻t4之動作中,連接於接通胞之全域位元線GBL之電壓得以維持,連接於斷開胞之全域位元線GBL之電壓下降。
於時刻t5,定序器13使控制信號HLL下降至VSS。藉此,停止經由電晶體T0及T2對節點SEN之充電。
於時刻t6,定序器13使控制信號BLC上升至0.4 V+Vt(該Vt對應於電晶體T4之閾值電壓)。於是,節點SEN之電壓基於全域位元線GBL之電壓而變化。具體而言,連接於接通胞之全域位元線GBL維持較高之電壓,因此,節點SEN之電壓維持較高之電壓。另一方面,連接於斷開胞之全域位元線GBL成為較低之電壓,因此,節點SEN之電壓下降。
於時刻t7,定序器13使控制信號BLC下降至VSS,使控制信號XXL下降至VSS。於是,電晶體T3及T4成為斷開狀態,節點SEN之電壓固定。
於時刻t8,定序器13確定控制信號STB。即,定序器使控制信號STB暫時上升至“H”位準。於是,匯流排LBUS之電壓基於節點SEN之電壓而變化。具體而言,連接於接通胞之節點SEN維持較高之電壓,因此,電晶體T7成為接通狀態,匯流排LBUS之電壓下降。連接於斷開胞之節點SEN成為較低之電壓,因此,電晶體T7維持斷開狀態,匯流排LBUS之電壓維持得較高。然後,定序器13將基於匯流排LBUS之電壓值之資料保存於感測放大器模組14內之任一鎖存電路中。
於時刻t9,字元線WLsel以及選擇閘極線SGS及SGD各自之電壓下降至VSS。又,定序器13使控制信號GSW及BLS分別下降至VSS。
如上所述,第4實施方式之半導體記憶裝置1可執行讀出動作。再者,定序器13藉由與讀出動作同樣地對位元線BLa及BLb之任一者進行適當充電,亦可執行寫入動作。於寫入動作中,與所選擇之區塊BLK對應之局部放大器單元LAU內之電晶體T40被控制為接通狀態。又,於各種動作中,定序器13可將連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL設定為浮動狀態,亦可使用感測放大器單元SAU對該位元線BL施加接地電壓VSS。
[4-4]第4實施方式之效果 如上所述,第4實施方式之半導體記憶裝置1具有分別包含增幅電路AC之複數個局部放大器單元LAU,使用局部放大器單元LAU及感測放大器單元SAU之各者執行2階段之讀出動作。藉此,第4實施方式之半導體記憶裝置1可放大讀出動作中之胞電流,可使讀出動作之精度提高。因此,第4實施方式之半導體記憶裝置1可獲得與第1實施方式相同之效果,進而可減少讀出錯誤。
[5]第5實施方式 第5實施方式之半導體記憶裝置1相對於第1實施方式之半導體記憶裝置1而言,具有追加了連接於全域位元線GBL之局部放大器單元LAU之個數之構成。以下,對第5實施方式之半導體記憶裝置1之與第1~第4實施方式之不同點進行說明。
[5-1]感測放大器模組14之電路構成 圖29係第5實施方式之半導體記憶裝置1具備之感測放大器模組14之電路構成之一例,抽選出與1條全域位元線GBL建立關聯之構成而表示。如圖29所示,感測放大器模組14包含鎖存電路XDL<k>(k為偶數)、資料鎖存單元DLU<k>、感測放大器單元SAU<k>、局部放大器單元LAUa<k>及LAUa<k+1>、以及局部放大器單元LAUb<k>及LAUb<k+1>。
鎖存電路XDL<k>經由匯流排DBUS連接於資料鎖存單元DLU<k>及感測放大器單元SAU<k>。感測放大器單元SAU<k>內之感測放大器部SA連接於全域位元線GBL。全域位元線GBL連接於局部放大器單元LAUa<k>、LAUa<k+1>、LAUb<k>及LAU<k+1>各自之增幅電路AC。亦即,於第5實施方式中,對1條全域位元線GBL連接有4個局部放大器單元LAU。於第5實施方式之半導體記憶裝置1中,全域位元線GBL之間距可設計為較位元線BL之間距寬。
圖30表示第5實施方式之半導體記憶裝置1中的局部放大器單元LAU之詳細之電路構成之一例。如圖30所示,局部放大器單元LAU之電路構成與第4實施方式中說明之局部放大器單元LAU相同。於第5實施方式之半導體記憶裝置1中,對局部放大器單元LAUa<k>內之電晶體T40之閘極輸入控制信號BSWa1。對局部放大器單元LAUa<k+1>內之電晶體T40之閘極輸入控制信號BSWa2。對局部放大器單元LAUb<k>內之電晶體T40之閘極輸入控制信號BSWb1。對局部放大器單元LAUb<k+1>內之電晶體T40之閘極輸入控制信號BSWb2。第5實施方式之半導體記憶裝置1之其他構成與第4實施方式相同。
[5-2]第5實施方式之效果 如上所述,第5實施方式之半導體記憶裝置1具有對全域位元線GBL連接有較第4實施方式多之局部放大器單元LAU之構成。於此種情形時,第5實施方式之半導體記憶裝置1例如亦可藉由獨立地控制共有全域位元線GBL之局部放大器單元LAU而對共有全域位元線GBL之複數條位元線BL串列地執行讀出動作。又,於第5實施方式之半導體記憶裝置1中,全域位元線GBL之間距較第4實施方式寬。亦即,第5實施方式之半導體記憶裝置1較第4實施方式而言,可減小全域位元線GBL之配線電容及配線電阻。
[6]第6實施方式 第6實施方式之半導體記憶裝置1相對於第5實施方式之半導體記憶裝置1而言,於遮蔽一部分位元線BL之狀態下執行讀出動作。以下,對第6實施方式之半導體記憶裝置1之與第1~第5實施方式之不同點進行說明。
[6-1]感測放大器模組14之電路構成 圖31表示第6實施方式之半導體記憶裝置1中的局部放大器單元LAU之詳細之電路構成之一例。如圖31所示,第6實施方式中之局部放大器單元LAU相對於第4實施方式中說明之局部放大器單元LAU,具有追加了電晶體T43之構成。
具體而言,於各局部放大器單元LAU中,電晶體T43之汲極連接於節點ND3。電晶體T43之源極連接於節點RST。對局部放大器單元LAUa<k>內之電晶體T43之閘極輸入控制信號BRSTa1。對局部放大器單元LAUa<k+1>內之電晶體T43之閘極輸入控制信號BRSTa2。對局部放大器單元LAUb<k>內之電晶體T43之閘極輸入控制信號BRSTb1。對局部放大器單元LAUb<k+1>內之電晶體T43之閘極輸入控制信號BRSTb2。第6實施方式之半導體記憶裝置1之其他構成與第5實施方式相同。
[6-2]半導體記憶裝置1之動作 以下,對第6實施方式之半導體記憶裝置1之動作進行說明。再者,以下,將連接於奇數編號之位元線BL之局部放大器單元LAU稱為局部放大器單元LAUo,將連接於偶數編號之位元線BL之局部放大器單元LAU稱為局部放大器單元LAUe。
第6實施方式之半導體記憶裝置1之對非選擇之區塊BLK之動作例如與第4及第5實施方式相同。另一方面,於第6實施方式之半導體記憶裝置1中,對連接於所選擇之區塊BLK之位元線BL之動作於局部放大器單元LAUo及LAUe之間不同。例如,圖31中,於選擇連接有位元線BLa之區塊BLK之情形時,位元線BLa<k>設定為工作狀態(例如,讀出對象之位元線BL),位元線BLa<k+1>設定為遮蔽狀態。另一方面,連接有位元線BLb之非選擇之區塊BLK設定為非工作狀態(例如,與遮蔽狀態相同之狀態)。以下,著眼於對設定為作用狀態之位元線BL之動作進行說明。
(讀出動作) 於第6實施方式之半導體記憶裝置1之讀出動作中,定序器13與第4實施方式同樣地,對連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。並且,於第6實施方式之半導體記憶裝置1中,按照奇數編號之位元線BL及偶數編號之位元線BL劃分群,定序器13針對位元線BL之每個群執行讀出動作。
圖32表示第6實施方式之半導體記憶裝置1中的與連接於共通之全域位元線GBL之局部放大器單元LAUo及LAUe相關聯之構成、及讀出動作時之電流路徑之一例。如圖32所示,於讀出動作中,定序器13於選擇連接於奇數編號之位元線BL之記憶胞電晶體MT之情形時,將偶數編號之位元線BL遮蔽,於選擇連接於偶數編號之位元線BL之記憶胞電晶體MT之情形時,將奇數編號之位元線BL遮蔽。
具體而言,定序器13使節點RST之電壓為VSS。並且,定序器13將與遮蔽之位元線BL對應之局部放大器單元LAU之電晶體T43控制為接通狀態,將與連接於所選擇之記憶胞電晶體MT之位元線BL對應之局部放大器單元LAU之電晶體T43控制為斷開狀態。然後,定序器13維持該狀態進行讀出動作。第6實施方式之半導體記憶裝置1之讀出動作中之其他動作與第4及第5實施方式相同。
(寫入動作) 於第6實施方式之半導體記憶裝置1之寫入動作中,定序器13與第4實施方式同樣地,對連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。並且,於第6實施方式之半導體記憶裝置1中,按照奇數編號之位元線BL及偶數編號之位元線BL分群,定序器13針對位元線BL之每個群執行寫入動作。
圖33表示第6實施方式之半導體記憶裝置1中的與連接於共通之全域位元線GBL之局部放大器單元LAUo及LAUe相關聯之構成、及寫入動作時之電流路徑之一例。如圖33所示,於寫入動作中,定序器13使節點RST之電壓為VDD。並且,定序器13將與遮蔽之位元線BL對應之局部放大器單元LAU之電晶體T43控制為接通狀態,將與連接於所選擇之記憶胞電晶體MT之位元線BL對應之局部放大器單元LAU內之電晶體T43控制為斷開狀態。
藉此,包含於所選擇之區塊BLK且連接於遮蔽之位元線BL之選擇電晶體ST1成為斷開狀態,NAND串NS內之通道成為浮動狀態。另一方面,包含於所選擇之區塊BLK且連接於寫入對象之位元線BL之選擇電晶體ST1於對位元線BL施加與寫入資料(例如“0”資料)對應之電壓之情形時成為接通狀態,於施加與非寫入資料(例如“1”資料)對應之電壓之情形時成為斷開狀態。然後,定序器13適當維持該狀態而進行寫入動作。第6實施方式之半導體記憶裝置1之寫入動作中之其他動作與第4及第5實施方式相同。
[6-3]第6實施方式之效果 如上所述,第6實施方式之半導體記憶裝置1可執行遮蔽了一部分位元線BL之讀出動作。藉此,第6實施方式之半導體記憶裝置1可抑制讀出動作中產生於位元線BL之雜訊。因此,第6實施方式之半導體記憶裝置1可獲得與第5實施方式相同之效果,進而可減少讀出錯誤。
[7]第7實施方式 第7實施方式之半導體記憶裝置1相對於第4實施方式之半導體記憶裝置1而言,具有增幅電路AC被置換成局部感測放大器之構成。以下,對第7實施方式之半導體記憶裝置1之與第1~第6實施方式之不同點進行說明。
[7-1]感測放大器模組14之電路構成 圖34表示第7實施方式之半導體記憶裝置1具備之感測放大器模組14之電路構成之一例。如圖34所示,第7實施方式中之感測放大器模組14具有與第4實施方式中使用圖24進行說明的感測放大器模組14相同之電路構成。並且,第7實施方式中之局部放大器單元LAU具有將第4實施方式中說明之增幅電路AC置換成局部感測放大器LSA之構成。局部感測放大器LSA與第4實施方式同樣地連接於全域位元線GBL與位元線連接部BLHU之間。於第7實施方式之半導體記憶裝置1中,全域位元線GBL之間距例如設計為與位元線BL相同之間距。
圖35係第7實施方式之半導體記憶裝置1具備之局部感測放大器LSA之電路構成之一例,抽選出與1條全域位元線GBL建立關聯之構成而表示。如圖35所示,局部感測放大器LSAa及LSAb分別具有類似之電路構成。例如,各局部感測放大器LSA包含電晶體T50~T57以及電容器CA_L。電晶體T50~T57為N型MOS電晶體。
於各局部感測放大器LSA中,電晶體T50之源極連接於與電源線連接之節點ND4。電晶體T50之汲極連接於節點ND5。電晶體T51之汲極連接於節點ND4。電晶體T51之源極連接於節點SEN_L。電晶體T52之汲極連接於節點SEN_L。電晶體T52之源極連接於節點ND5。電晶體T53之汲極連接於節點ND5。電晶體T53之源極連接於節點BLI。
電晶體T54之汲極連接於全域位元線GBL。電晶體T55之汲極連接於電晶體T54之源極。電晶體T55之源極連接於節點CLK_L。電晶體T55之閘極連接於節點SEN_L。電容器CA_L之一電極連接於節點SEN_L。電容器CA_L之另一電極連接於節點CLK_L。電晶體T56之汲極連接於節點RST。電晶體T56之源極連接於節點BLI。電晶體T57之汲極連接於全域位元線GBL。電晶體T57之源極連接於節點BLI。
對局部感測放大器LSAa內之電晶體T50~T54、T56及T57各自之閘極,分別輸入控制信號BLX_La、HLL_La、XXL_La、BLC_La、STB_La、BRSTa及BYPa。同樣地,對局部感測放大器LSAb內之電晶體T50~T54、T56及T57各自之閘極,分別輸入控制信號BLX_Lb、HLL_Lb、XXL_Lb、BLC_Lb、STB_Lb、BRSTb及BYPb。局部感測放大器LSAa及LSAb內之控制信號只要能夠執行下述之動作,則亦可被適當共有。第7實施方式之半導體記憶裝置1之其他構成與第4實施方式相同。
[7-2]半導體記憶裝置1之動作 (讀出動作) 圖36表示第7實施方式之半導體記憶裝置1中的與連接於共通之全域位元線GBL之局部放大器單元LAUa及LAUb相關聯之構成、及讀出動作時之電流路徑之一例。如圖36所示,於第7實施方式之半導體記憶裝置1之讀出動作中,定序器13對連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。並且,定序器13藉由使用局部放大器單元LAU而使讀出電流放大。
具體而言,於選擇包含連接於位元線BLb之NAND串NS之區塊BLK之情形時,首先,定序器13使用局部感測放大器LSAb對位元線BLb進行充電。其後,對所選擇之字元線WL施加讀出電壓,局部放大器單元LAUb內之節點SEN_L之電壓基於所選擇之記憶胞電晶體MT之狀態而變化。具體而言,於所選擇之記憶胞電晶體MT為接通狀態之情形時,經由該記憶胞電晶體MT之電流(1)自節點SEN_L朝向源極線SL流動。其結果,節點SEN_L之電壓下降而成為“L”位準。另一方面,於所選擇之記憶胞電晶體MT為斷開狀態之情形時,節點SEN_L之電壓維持“H”位準。
然後,定序器13使控制信號STB_Lb為“H”位準。當對電晶體T54之閘極施加“H”位準之電壓時,局部放大器單元LAUb內之電晶體T54基於節點SEN_L之電壓而成為接通狀態或斷開狀態。於節點SEN_L之電壓為“H”位準之情形時,經由局部放大器單元LAUb內之電晶體T54及T55之電流(2)自感測放大器單元SAU朝向接地線流動,全域位元線GBL之電壓下降。另一方面,於節點SEN_L之電壓為“L”位準之情形時,全域位元線GBL維持較高之電壓。
藉此,感測放大器單元SAU可基於全域位元線GBL之電壓而判定所選擇之記憶胞電晶體MT之讀出資料。選擇與其他位元線BL對應之區塊BLK時之動作和選擇與位元線BLb對應之區塊BLK時之動作相同。
以下,對第7實施方式之半導體記憶裝置1之讀出動作之詳情進行說明。於第7實施方式之半導體記憶裝置1之讀出動作中,與第4實施方式同樣地,對所選擇之位元線BL進行充電,非選擇之位元線BL未充電。因此,以下,著眼於與連接於所選擇之位元線BL之局部放大器單元LAU對應之動作進行說明。
圖37係第7實施方式之半導體記憶裝置1之讀出動作之時序圖之一例,表示與NAND串NS、局部放大器單元LAU、及感測放大器單元SAU對應之控制信號等之變化。如圖37所示,於讀出動作中,定序器13依序執行時刻t0~t8之處理。讀出動作之執行前之各控制信號及各配線之電壓例如為VSS。
於時刻t0,對字元線WLsel施加VCG,對選擇閘極線SGS施加VSGS,對選擇閘極線SGD施加VSGD。又,定序器13使控制信號BRST暫時上升至“H”位準。例如,於讀出動作中,對節點RST施加VSS,因此,藉由該動作,節點BLI之電壓下降至VSS。
於時刻t1,定序器13使控制信號BLS上升至例如4 V,使控制信號BSWsel上升至例如4 V,使控制信號BLC_L上升至例如0.5 V+Vt(該Vt對應於電晶體T53之閾值電壓),使控制信號BLX_L上升至例如0.7 V+Vt(該Vt對應於電晶體T50之閾值電壓),使控制信號HLL_L上升至例如4 V,使控制信號BLC上升至例如0.5 V+Vt(該Vt對應於電晶體T4之閾值電壓),使控制信號BLX上升至例如0.7 V+Vt(該Vt對應於電晶體T1之閾值電壓),使控制信號HLL上升至例如4 V。
於是,節點SEN及SEN_L分別被充電,節點SEN及SEN_L各自之電壓上升至VDDSA。又,全域位元線GBL之電壓上升至例如0.5 V,位元線BL之電壓基於所選擇之記憶胞電晶體MT記憶之資料而變化。具體而言,連接於斷開胞之位元線BL之電壓上升至例如0.5 V,即,上升至與全域位元線GBL同等之電壓。另一方面,連接於斷開胞之位元線BL之電壓上升至較連接於接通胞之位元線BL之電壓低之電壓。
於時刻t2,定序器13使控制信號HLL_L下降至VSS,使XXL_L上升至例如0.9 V+Vt(該Vt對應於電晶體T52之閾值電壓)。於是,節點SEN_L之電壓基於所選擇之記憶胞電晶體MT記憶之資料而變化。具體而言,連接於接通胞之節點SEN_L之電壓下降,連接於斷開胞之節點SEN_L維持較高之電壓。
於時刻t3,定序器13使控制信號XXL_L下降至VSS。於是,電晶體T52成為斷開狀態,節點SEN_L之電壓固定。
於時刻t4,定序器13使控制信號STB_L上升至“H”位準。於是,全域位元線GBL之電壓基於節點SEN_L之電壓而變化。具體而言,由於電晶體T55藉由節點SEN_L之較低之電壓而維持斷開狀態,因此,連接於接通胞之全域位元線GBL之電壓維持較高之電壓。另一方面,由於電晶體T55藉由節點SEN_之較高之電壓而成為接通狀態,因此,連接於斷開胞之全域位元線GBL之電壓下降。藉此,連接於斷開胞之全域位元線GBL之電壓較連接於接通胞之全域位元線GBL之電壓低。
於時刻t5,定序器13使控制信號HLL下降至VSS,使控制信號XXL之電壓上升至0.9 V+Vt(該Vt對應於電晶體T3之閾值電壓)。於是,停止經由電晶體T0及T2對節點SEN之充電,節點SEN之電壓基於全域位元線GBL之電壓而變化。具體而言,由於連接於接通胞之全域位元線GBL維持較高之電壓,因此,節點SEN之電壓維持較高之電壓。另一方面,由於連接於斷開胞之全域位元線GBL成為較低之電壓,因此,節點SEN之電壓下降。
於時刻t6,定序器13使控制信號XXL下降至VSS。於是,電晶體T3成為斷開狀態,節點SEN之電壓固定。
於時刻t7,定序器13確定控制信號STB。即,定序器使控制信號STB暫時上升至“H”位準。於是,匯流排LBUS之電壓基於節點SEN之電壓而變化。具體而言,由於連接於接通胞之節點SEN維持較高之電壓,因此,電晶體T7成為接通狀態,匯流排LBUS之電壓下降。由於連接於斷開胞之節點SEN成為較低之電壓,因此,電晶體T7維持斷開狀態,匯流排LBUS之電壓維持得較高。然後,定序器13將基於匯流排LBUS之電壓值之資料保存於感測放大器模組14內之任一鎖存電路中。
於時刻t8中,字元線WLsel以及選擇閘極線SGS及SGD各自之電壓下降至VSS。又,定序器13使控制信號BLS、BLC_L、BLX_L、STB_L、BLC_L及BLX分別下降至VSS(“L”位準)。如上所述,第7實施方式之半導體記憶裝置1可執行讀出動作。
(寫入動作) 圖38表示第7實施方式之半導體記憶裝置1中的與連接於共通之全域位元線GBL之局部放大器單元LAUa及LAUb相關聯之構成、及寫入動作時之電流路徑之一例。如圖38所示,於第7實施方式之半導體記憶裝置1之寫入動作中,定序器13藉由使局部放大器單元LAU內之電晶體T57為接通狀態,而將全域位元線GBL與位元線BL之間電性連接。並且,對連接於所選擇之區塊BLK中所含之NAND串NS之位元線BL進行適當充電,且省略僅連接於非選擇之區塊BLK中所含之NAND串NS之位元線BL之充電。
具體而言,於選擇包含連接於位元線BLb之NAND串NS之區塊BLK之情形時,首先,定序器13將局部放大器單元LAUb之局部感測放大器LSA中所含之電晶體T57控制為接通狀態。其後,定序器13執行包含編程動作及驗證動作之程式迴路(program loop)。藉此,定序器13可對記憶胞電晶體MT寫入資料。選擇與其他位元線BL對應之區塊BLK時之動作和選擇與位元線BLb對應之區塊BLK時之動作相同。
[7-3]第7實施方式之效果 如上所述,第7實施方式之半導體記憶裝置1具有分別包含局部感測放大器LSA之複數個局部放大器單元LAU,使用局部感測放大器LSA及感測放大器單元SAU之各者執行2階段之讀出動作。藉此,第7實施方式之半導體記憶裝置1可放大讀出動作中之胞電流,可使讀出動作之精度提高。因此,第7實施方式之半導體記憶裝置可獲取與第1實施方式相同之效果,進而可減少讀出錯誤。
再者,第7實施方式與第4實施方式之間,主要係局部放大器單元LAU內之電路構成不同。具體而言,第7實施方式中之局部感測放大器LSA與第4實施方式中之增幅電路AC不同,具有用以對位元線BL施加電壓之構成。因此,為了縮短對位元線BL進行充電之時間,較佳為如第7實施方式般設置局部感測放大器LSA。另一方面,關於電路內之元件數量,增幅電路AC較局部感測放大器LSA少。因此,於縮小了感測放大器區域SR之面積之情形時,半導體記憶裝置1較佳為使用如第4實施方式之增幅電路AC。
[8]第8實施方式 第8實施方式之半導體記憶裝置1相對於第7實施方式之半導體記憶裝置1而言,具有追加了連接於全域位元線GBL之局部感測放大器LSA之個數之構成。以下,對第8實施方式之半導體記憶裝置1之與第1~第7實施方式之不同點進行說明。
[8-1]感測放大器模組14之電路構成 圖39係第8實施方式之半導體記憶裝置1具備之感測放大器模組14之電路構成之一例,抽選出與1條全域位元線GBL建立關聯之構成而表示。如圖39所示,第8實施方式中之感測放大器模組14具有與第5實施方式中使用圖29說明之感測放大器模組14相同之電路構成。並且,第8實施方式中之局部放大器單元LAU具有將第5實施方式中說明之增幅電路AC置換成局部感測放大器LSA之構成。亦即,於第8實施方式中,對1條全域位元線GBL連接有4個局部感測放大器LSA。於第8實施方式之半導體記憶裝置1中,全域位元線GBL之間距可設計為較位元線BL之間距寬。第8實施方式之半導體記憶裝置1之其他構成與第7實施方式相同。
[8-2]第8實施方式之效果 如上所述,第8實施方式之半導體記憶裝置1具有對全域位元線GBL連接有較第7實施方式更多之局部放大器單元LAU之構成。於此種情形時,第8實施方式之半導體記憶裝置1例如亦可藉由獨立地控制共有全域位元線GBL之局部放大器單元LAU,而對共有全域位元線GBL之複數條位元線BL串列地執行讀出動作。又,於第8實施方式之半導體記憶裝置1中,全域位元線GBL之間距較第7實施方式寬。亦即,第8實施方式之半導體記憶裝置1較第7實施方式而言,可減小全域位元線GBL之配線電容及配線電阻。
[9]其他變化例等 實施方式之半導體記憶裝置包含記憶體部及電路部。記憶體部包含第1及第2記憶胞、分別連接於第1及第2記憶胞之第1及第2位元線、以及分別連接於第1及第2位元線之第1及第2接合金屬。電路部包含包括第1配線之感測放大器部、以及與第1配線連接且分別與第1及第2接合金屬對向之第3及第4接合金屬。電路部與記憶體部接合。藉此,實施方式之半導體記憶裝置可抑制消耗電力,且使動作速度提高。
於上述實施方式中,例示了轉換電路SD配置於感測放大器區域SR之端部之情形,但並不限定於此。圖40表示第1實施方式之變化例之半導體記憶裝置1具備之CMOS晶片CC之感測放大器區域SR中的平面佈局之一例。如圖40所示,轉換電路SD亦可配置於感測放大器區域SR之中間部分,即感測放大器組件SASa及SASb之間。於此情形時,感測放大器模組14亦可具有配置於感測放大器組件SASa側之快取記憶體CMa、及配置於感測放大器組件SASa側之快取記憶體CMb。例如,快取記憶體CMa內之鎖存電路XDLa<0>~XDLa<m-1>自感測放大器組件SASa側連接於轉換電路SD,快取記憶體CMb內之鎖存電路XDLb<0>~XDLb<m-1>自感測放大器組件SASb側連接於轉換電路SD。
於上述實施方式中,例示了相同感測放大器群SAG中所含之複數個資料鎖存單元DLU及鎖存電路XDL排列於Y方向之情形,但並不限定於此。相同感測放大器群SAG中所含之複數個資料鎖存單元DLU亦可排列於X方向上。同樣地,相同感測放大器群SAG中所含之複數個鎖存電路XDL亦可排列於X方向上。又,亦可於感測放大器單元SAU與鎖存電路XDL之間插入運算電路。此種運算電路亦可為複數個感測放大器群SAG所共有。各感測放大器群SAG包含之感測放大器單元SAU或鎖存電路XDL等之數量可設計為任意個數。
上述實施方式能夠於可能之範圍內組合。例如,可將第2實施方式與其他實施方式組合,亦可於第3~第8實施方式中分別將在Y方向上延伸之位元線BL分割成3個以上。又,於第4~第8實施方式中,例示了感測放大器模組14具有資料鎖存組DLS之情形,但於第4~第8實施方式之各者中,感測放大器單元SAU亦可與第1實施方式同樣地包含鎖存電路ABL及BDL等。
於上述實施方式中,用於說明半導體記憶裝置1之動作之各電壓僅為一例。只要能夠執行與各實施方式中說明之動作相同之動作,則所使用之電壓值亦可為其他電壓值。又,第4實施方式及第7實施方式中說明之讀出動作之處理時點僅為一例。各時刻之處理可未必於相同之時點處理,亦可錯開進行。
於上述實施方式中,記憶體柱MP亦可具有複數個柱於Z方向上連結2根以上而成之構造。又,記憶體柱MP亦可為與選擇閘極線SGD對應之柱和與字元線WL對應之柱連結而成之構造。又,接點CV、CP、CS、C0~C3、V1及V2亦可分別具有複數個接點連結而成之構造。於此情形時,亦可於所連結之接點之間插入配線層。記憶體柱MP、以及接點CV、CP、CS、C0~C3、V1及V2可分別具有錐形形狀或倒錐形狀,亦可具有中間部分鼓出之形狀。同樣地,狹縫SLT可具有錐形形狀或倒錐形狀,亦可具有中間部分鼓出之形狀。又,例示了記憶體柱MP之剖面構造為圓形之情形,但記憶體柱MP之剖面構造亦可為橢圓形,可設計為任意形狀。
於上述實施方式中,例示了字元線WL等積層配線於引出區域HR內形成Y方向上具有階差之階梯構造之情形,但並不限定於此。例如,所積層之字元線WL以及選擇閘極線SGD及SGS之端部亦可於X方向上形成階差。引出區域HR中所積層之字元線WL以及選擇閘極線SGD及SGS之端部可設計為任意行數之階梯狀。所形成之階梯構造亦可於選擇閘極線SGS、字元線WL、及選擇閘極線SGD之間不同。
於上述實施方式中,例示了半導體記憶裝置1為NAND型快閃記憶體之情形,但上述實施方式中之半導體記憶裝置1之構造亦可應用於其他記憶裝置。例如,半導體記憶裝置1亦可為使用電阻變化元件作為記憶胞之電阻變化記憶體。只要記憶裝置至少具有驅動縱向(例如Y方向)之配線之電路及驅動橫向(例如X方向)之配線之電路,則亦可應用與上述實施方式中之半導體記憶裝置1相同之構造,可獲得相同之效果。
於本說明書中,“連接”表示電性連接,不排除例如其間介隔其他元件之情形。“電性連接”只要能夠與電性連接之情形時同樣地動作,則亦可介隔絕緣體。“柱狀”表示設置於半導體記憶裝置1之製造步驟中所形成之電洞內之構造體。“H”位準對應於N型及P型電晶體分別成為接通狀態及斷開狀態之電壓。“L”位準係N型及P型電晶體分別成為斷開狀態及接通狀態之電壓。
已對本發明之若干實施方式進行了說明,但該等實施方式係作為示例提出,並不意圖限定發明之範圍。該等新穎之實施方式能夠以其他各種形態加以實施,且可於不脫離發明之主旨之範圍內進行各種省略、置換、變更。該等實施方式或其變化包含於發明之範圍或主旨內,並且包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請案]
本申請案享有以日本專利申請案2019-196382號(申請日:2019年10月29日)為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之全部內容。
1:半導體記憶裝置
2:記憶體控制器
10:記憶胞陣列
10a:記憶胞陣列
10b:記憶胞陣列
10c:記憶胞陣列
11:指令暫存器
12:位址暫存器
13:定序器
14:感測放大器模組
15:驅動器模組
16:列解碼器模組
17:輸入輸出電路
20~25:絕緣體層
30~39:導電體層
40:半導體層
41:隧道絕緣膜
42:絕緣膜
43:阻擋絕緣膜
50:半導體基板
51~58, 60:導電體層
AC:增幅電路
ADD:位址資訊
ADL:鎖存電路
AINV:節點
ALAT:節點
ATL:控制信號
ATI:控制信號
bTG:傳送閘極線
BAd:區塊位址
BD:區塊解碼器
BDL:鎖存電路
BIAS:控制信號
BINV:節點
BL, BL0~BL(m-1):位元線
BLAT:節點
BLa:位元線
BLa0~BLa(m-1):位元線
BLb:位元線
BLb0~BLb(m-1):位元線
BLBIAS:節點
BLC:控制信號
BLC_L:控制信號
BLHU:位元線連接部
BLK, BLK0~BLK(n-1):區塊
BLQ:控制信號
BLS:控制信號
BLSa:控制信號
BLSb:控制信號
BLsel:位元線
BLusel:位元線
BLX:控制信號
BLX_L:控制信號
BLX_La, HLL_La, XXL_La, BLC_La, STB_La, BRSTa, BYPa:控制信號
BLX_Lb, HLL_Lb, XXL_Lb, BLC_Lb, STB_Lb, BRSTb, BYPb:控制信號
BP:貼合墊
BRSTa1:控制信號
BRSTa2:控制信號
BRSTb1:控制信號
BRSTb2:控制信號
BSWa:控制信號
BSWa1:控制信號
BSWa2:控制信號
BSWb:控制信號
BSWb1:控制信號
BSWb2:控制信號
BSWsel:控制信號
BSWusel:控制信號
BTL:控制信號
BTI:控制信號
C0~C3, V1, V2, CT, CV:接點
CA:電容器
CAd:行位址
CA_L:電容器
CC:CMOS晶片
CLK:節點
CLK_L:節點
CM:快取記憶體
CMD:指令
CG, SGDD, SGSD, USGD, USGS:信號線
CG0~CG7:信號線
CS:接點
CU:胞單元
DAT:寫入資料
DBUS:匯流排
DLS:資料鎖存組
DLU, DLU<0>~<m-1>:資料鎖存單元
DTR:電晶體
DSWa, DSWb:控制信號
GBL:全域位元線
GC:導電體層
GSW:控制信號
HLL:控制信號
HLL_L:控制信號
HR, HR1, HR2:引出區域
INV0:反相器
INV1:反相器
LAUa<0>~LAUa<m-1>:局部放大器單元
LAUb<0>~LAUb<m-1>:局部放大器單元
LASa, LASb:局部放大器組件
LBUS:匯流排
LSL:控制信號
M0~M2, D0~D3:配線層
MC:記憶體晶片
MP:記憶體柱
MR:記憶體區域
MT, MT0~MT7:記憶胞電晶體
ND1:節點
ND2:節點
ND3:節點
ND4:節點
ND5:節點
NS:NAND串
PAd:頁位址
PD:輸入輸出墊
PERI:周邊電路區域
PR:焊墊區域
PR1:焊墊區域
PR2:焊墊區域
RD, RD0~RD15:列解碼器
RST:節點
SA:感測放大器部
SAU, SAUa<0>~SAUa<m-1>, SAUb<0>~SAUb<m-1>, SAUc<0>~SAUc<m-1>:感測放大器單元
SAUa:感測放大器單元
SAUb:感測放大器單元
SAG:感測放大器群
SASa, SASb, SASc:感測放大器組件
SD:轉換電路
SDL:鎖存電路
SEN:節點
SEN_L:節點
SGD, SGS:選擇閘極線
SGD0~SGD3:選擇閘極線
SGDD0~SGDD3:信號線
SINV:節點
SL:源極線
SLT:狹縫
SLAT:節點
SR:感測放大器區域
SRC:節點
ST1, ST2:選擇電晶體
STB:控制信號
STB_L:控制信號
STI:控制信號
SU, SU0~SU3:串單元
T0~T9, T20, T21, T30, T31, T40~T43, T50~T57:電晶體
TG:傳送閘極線
TR0~TR17:電晶體
t0~t9:時刻
VCG:讀出電壓
VDD:電源電壓
VLSA:節點
VSS:接地電壓
WL, WL0~WL7:字元線
WLsel:字元線
XDL<0>~XDL<m-1>:鎖存電路
XR:傳送區域
XR1, XR2:傳送區域
XXL:控制信號
圖1係第1實施方式之半導體記憶裝置之方塊圖。
圖2係第1實施方式之半導體記憶裝置具備之記憶胞陣列、感測放大器模組、及列解碼器模組之詳細之方塊圖。
圖3係表示第1實施方式之半導體記憶裝置具備之記憶胞陣列之電路構成之一例的電路圖。
圖4係表示第1實施方式之半導體記憶裝置具備之感測放大器模組之電路構成之一例的電路圖。
圖5係表示第1實施方式之半導體記憶裝置中的感測放大器單元之電路構成之一例的電路圖。
圖6係表示第1實施方式之半導體記憶裝置具備之列解碼器模組之電路構成之一例的電路圖。
圖7係表示第1實施方式之半導體記憶裝置之構造之一例的立體圖。
圖8係表示第1實施方式之半導體記憶裝置具備之記憶體晶片之平面佈局之一例的俯視圖。
圖9係表示第1實施方式之半導體記憶裝置具備之記憶體晶片之記憶體區域中的平面佈局之一例的俯視圖。
圖10表示第1實施方式之半導體記憶裝置具備之記憶體晶片之記憶體區域中的剖面構造之一例,且係沿著圖9之X-X線之剖視圖。
圖11表示第1實施方式之半導體記憶裝置中的記憶體柱之剖面構造之一例,且係沿著圖10之XI-XI線之剖視圖。
圖12係表示第1實施方式之半導體記憶裝置具備之記憶體晶片之引出區域中之剖面構造之一例的剖視圖。
圖13係表示第1實施方式之半導體記憶裝置具備之CMOS(Complementary Metal Oxide Semiconductor,互補金屬氧化物半導體)晶片之平面佈局之一例的俯視圖。
圖14係表示第1實施方式之半導體記憶裝置具備之CMOS晶片之感測放大器區域中的平面佈局之一例的俯視圖。
圖15係表示第1實施方式之半導體記憶裝置之剖面構造之一例之剖視圖。
圖16係表示第1實施方式之半導體記憶裝置之讀出動作之概要的電路圖。
圖17係表示第2實施方式之比較例之半導體記憶裝置之平面佈局之一例的俯視圖。
圖18係第2實施方式之半導體記憶裝置具備之記憶胞陣列、感測放大器模組、及列解碼器模組之詳細之方塊圖。
圖19係表示第2實施方式之半導體記憶裝置具備之CMOS晶片之感測放大器區域中的平面佈局之一例的俯視圖。
圖20係表示第2實施方式之半導體記憶裝置之讀出動作之概要的電路圖。
圖21係表示第3實施方式之半導體記憶裝置具備之感測放大器模組之電路構成之一例的電路圖。
圖22係表示第3實施方式之半導體記憶裝置具備之CMOS晶片之感測放大器區域中的平面佈局之一例的俯視圖。
圖23係表示第3實施方式之變化例之半導體記憶裝置具備之CMOS晶片之感測放大器區域中的平面佈局之一例的俯視圖。
圖24係表示第4實施方式之半導體記憶裝置具備之感測放大器模組之電路構成之一例的電路圖。
圖25係表示第4實施方式之半導體記憶裝置中的感測放大器單元及局部放大器單元之電路構成之一例的電路圖。
圖26係表示第4實施方式之半導體記憶裝置具備之CMOS晶片之感測放大器區域中的平面佈局之一例的俯視圖。
圖27係表示第4實施方式之半導體記憶裝置之讀出動作之概要的電路圖。
圖28係表示第4實施方式之半導體記憶裝置之讀出動作之一例的時序圖。
圖29係表示第5實施方式之半導體記憶裝置具備之感測放大器模組之電路構成之一例的電路圖。
圖30係表示第5實施方式之半導體記憶裝置中的局部放大器單元之電路構成之一例的電路圖。
圖31係表示第6實施方式之半導體記憶裝置中的局部放大器單元之詳細之電路構成之一例的電路圖。
圖32係表示第6實施方式之半導體記憶裝置之讀出動作之概要的電路圖。
圖33係表示第6實施方式之半導體記憶裝置之寫入動作之概要的電路圖。
圖34係表示第7實施方式之半導體記憶裝置具備之感測放大器模組之電路構成之一例的電路圖。
圖35係表示第7實施方式之半導體記憶裝置中的局部放大器單元之電路構成之一例的電路圖。
圖36係表示第7實施方式之半導體記憶裝置之讀出動作之概要的電路圖。
圖37係表示第7實施方式之半導體記憶裝置之讀出動作之一例的時序圖。
圖38係表示第7實施方式之半導體記憶裝置之寫入動作之概要的電路圖。
圖39係表示第8實施方式之半導體記憶裝置具備之感測放大器模組之電路構成之一例的電路圖。
圖40係表示第1實施方式之變化例之半導體記憶裝置具備之CMOS晶片之感測放大器區域中的平面佈局之一例的俯視圖。
BP:貼合墊
BLa:位元線
BLb:位元線
BLK:區塊
DBUS:匯流排
NS:NAND串
SL:源極線
SAUa:感測放大器單元
SAUb:感測放大器單元
XDL:鎖存電路
Claims (13)
- 一種半導體記憶裝置,其包含記憶體部及電路部,上述記憶體部包括:第1記憶胞;第2記憶胞;第1字元線,其於第1方向上延伸,連接於上述第1記憶胞之閘極;第2字元線,其於上述第1方向上延伸,連接於上述第2記憶胞之閘極;第1位元線,其於與上述第1方向不同之第2方向上延伸,連接於上述第1記憶胞;第2位元線,其於上述第2方向上延伸,連接於上述第2記憶胞;第1接合金屬,其相對於上述第1位元線位於與上述第1方向及上述第2方向不同之第3方向上之一側,連接於上述第1位元線;及第2接合金屬,其相對於上述第2位元線位於上述第3方向上之上述一側,連接於上述第2位元線;且上述電路部包括:第1感測放大器;第2感測放大器;第1鎖存電路;第1配線,其連接於上述第1感測放大器、上述第2感測放大器、及上述第1鎖存電路;第3接合金屬,其相對於上述第1感測放大器位於上述第3方向上之另 一側,與上述第1感測放大器連接,且與上述第1接合金屬對向接合;及第4接合金屬,其相對於上述第2感測放大器位於上述第3方向上之上述另一側,與上述第2感測放大器連接,且與上述第2接合金屬對向接合;其中上述第1字元線於上述第3方向上積層複數條,上述第2字元線於上述第3方向上積層複數條,上述記憶體部進而包含:第1柱,其於上述第3方向上延伸,貫通上述複數條第1字元線;及第2柱,其於上述第3方向上延伸,貫通上述複數條第2字元線;上述第1柱與上述複數條第1字元線之交叉部分分別作為上述第1記憶胞發揮功能,上述第2柱與上述複數條第2字元線之交叉部分分別作為上述第2記憶胞發揮功能,且上述第1接合金屬、上述第2接合金屬、上述第3接合金屬、及上述第4接合金屬分別包含銅。
- 如請求項1之半導體記憶裝置,其中上述第1位元線與上述第2位元線自上述第2方向觀察時重疊。
- 如請求項2之半導體記憶裝置,其中上述電路部進而包含:輸入輸出電路;及輸出電路,其連接於上述輸入輸出電路與上述第1鎖存電路之間。
- 如請求項3之半導體記憶裝置,其中上述電路部進而包含:第1列解碼器,其連接於上述第1字元線;第2列解碼器,其連接於上述第2字元線;信號線,其連接於上述第1列解碼器及上述第2列解碼器;及驅動電路,其對上述信號線供給電壓。
- 如請求項1之半導體記憶裝置,其中上述電路部進而包含連接於上述第1配線之第2鎖存電路,上述第2鎖存電路係由上述第1感測放大器與上述第2感測放大器所共有。
- 如請求項1之半導體記憶裝置,其中上述記憶體部進而包含:第3記憶胞;第3字元線,其於上述第1方向上延伸,連接於上述第3記憶胞之閘極;第3位元線,其於上述第2方向上延伸,連接於上述第3記憶胞;及第5接合金屬,其相對於上述第3位元線位於上述第3方向上之上述一側,連接於上述第3位元線;且上述電路部進而包含:第3感測放大器部,其與上述第1配線連接;及第6接合金屬,其相對於上述第3感測放大器位於上述第3方向上之上述另一側,與上述第3感測放大器連接,且與上述第5接合金屬對向接合。
- 一種半導體記憶裝置,其包含記憶體部及電路部,上述記憶體部包括:第1記憶胞;第2記憶胞;第1字元線,其於第1方向上延伸,連接於上述第1記憶胞之閘極;第2字元線,其於上述第1方向上延伸,連接於上述第2記憶胞之閘極;第1位元線,其於與上述第1方向不同之第2方向上延伸,連接於上述第1記憶胞;第2位元線,其於上述第2方向上延伸,連接於上述第2記憶胞;第1接合金屬,其相對於上述第1位元線位於與上述第1方向及上述第2方向不同之第3方向上之一側,連接於上述第1位元線;及第2接合金屬,其相對於上述第2位元線位於上述第3方向上之上述一側,連接於上述第2位元線;且上述電路部包括:第1感測放大器;第1局部增幅部;第2局部增幅部;全域位元線,其連接於上述第1感測放大器、上述第1局部增幅部、及上述第2局部增幅部之各者;第3接合金屬,其相對於上述第1局部增幅部位於上述第3方向上之另一側,與上述第1局部增幅部連接,且與上述第1接合金屬對向接合;及第4接合金屬,其相對於上述第2局部增幅部位於上述第3方向上之上 述另一側,與上述第2局部增幅部連接,且與上述第2接合金屬對向接合。
- 如請求項7之半導體記憶裝置,其中上述第1局部增幅部包含:第1電晶體,其連接於上述第1位元線與上述全域位元線之間;及第2電晶體,其連接於上述全域位元線與接地線之間,且其閘極連接於上述第1位元線與上述第1電晶體之間的第1節點;上述第2局部增幅部包含:第3電晶體,其連接於上述第2位元線與上述全域位元線之間;及第4電晶體,其連接於上述全域位元線與接地線之間,且其閘極連接於上述第2位元線與上述第3電晶體之間的第2節點。
- 如請求項8之半導體記憶裝置,其中上述電路部進而包含執行讀出動作之控制器,上述第1局部增幅部進而包含連接於上述第1節點之第5電晶體,上述第2局部增幅部進而包含連接於上述第2節點之第6電晶體,於選擇了上述第1記憶胞之讀出動作中,上述控制器經由上述第6電晶體對上述第2位元線施加接地電壓,於選擇了上述第2記憶胞之讀出動作中,上述控制器經由上述第5電晶體對上述第1位元線施加上述接地電壓。
- 如請求項7之半導體記憶裝置,其中上述第1局部增幅部包含:第7電晶體,其連接於上述第1位元線與上述全域位元線之間;第8電晶體,其連接於上述第1位元線與電源線之間; 第9電晶體,其連接於上述第1位元線與第1感測節點之間;第10電晶體,其閘極連接於上述第1感測節點;及第11電晶體,其連接於上述第10電晶體與上述全域位元線之間;上述第2局部增幅部包含:第12電晶體,其連接於上述第2位元線與上述全域位元線之間;第13電晶體,其連接於上述第2位元線與上述電源線之間;第14電晶體,其連接於上述第1位元線與第2感測節點之間;第15電晶體,其閘極連接於上述第2感測節點;及第16電晶體,其連接於上述第15電晶體與上述全域位元線之間。
- 如請求項10之半導體記憶裝置,其中上述電路部進而包含執行寫入動作之控制器,上述控制器係於選擇了上述第1記憶胞之寫入動作中,將上述第7電晶體與上述第12電晶體分別控制為接通狀態及斷開狀態,於選擇了上述第2記憶胞之寫入動作中,將上述第7電晶體與上述第12電晶體分別控制為斷開狀態及接通狀態。
- 如請求項7之半導體記憶裝置,其中上述第1字元線於上述第3方向上積層複數條,上述第2字元線於上述第3方向上積層複數條,上述記憶體部進而包含:第1柱,其於上述第3方向上延伸,貫通上述複數條第1字元線;及 第2柱,其於上述第3方向上延伸,貫通上述複數條第2字元線;上述第1柱與上述第1字元線之交叉部分分別作為上述第1記憶胞發揮功能,上述第2柱與上述第2字元線之交叉部分分別作為上述第2記憶胞發揮功能,上述第1接合金屬、上述第2接合金屬、上述第3接合金屬、及上述第4接合金屬分別包含銅。
- 一種半導體記憶裝置,其包含記憶體部及電路部,上述記憶體部包括:第1記憶胞;第2記憶胞;第1字元線,其於第1方向上延伸,連接於上述第1記憶胞之閘極;第2字元線,其於上述第1方向上延伸,連接於上述第2記憶胞之閘極;第1位元線,其於與上述第1方向不同之第2方向上延伸,連接於上述第1記憶胞;第2位元線,其於上述第2方向上延伸,連接於上述第2記憶胞;第1接合金屬,其相對於上述第1位元線位於與上述第1方向及上述第2方向不同之第3方向上之一側,連接於上述第1位元線;及第2接合金屬,其相對於上述第2位元線位於上述第3方向上之上述一側,連接於上述第2位元線;上述電路部包括: 第1感測放大器;第1鎖存電路;第1配線,其連接於上述第1感測放大器及上述第1鎖存電路;第2感測放大器;第2鎖存電路;第2配線,其連接於上述第2感測放大器及上述第2鎖存電路;輸出電路,其連接於上述第1鎖存電路及上述第2鎖存電路;輸入輸出電路,其與上述輸出電路連接;第3接合金屬,其相對於上述第1感測放大器位於上述第3方向上之另一側,與上述第1感測放大器連接,且與上述第1接合金屬對向接合;及第4接合金屬,其相對於上述第2感測放大器位於上述第3方向上之上述另一側,與上述第2感測放大器連接,且與上述第2接合金屬對向接合;且上述輸出電路係於上述第2方向上配置於上述第1感測放大器與上述第2感測放大器之間。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019-196382 | 2019-10-29 | ||
JP2019196382A JP2021072313A (ja) | 2019-10-29 | 2019-10-29 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202117723A TW202117723A (zh) | 2021-05-01 |
TWI738467B true TWI738467B (zh) | 2021-09-01 |
Family
ID=75586056
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109127916A TWI738467B (zh) | 2019-10-29 | 2020-08-17 | 半導體記憶裝置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11282568B2 (zh) |
JP (1) | JP2021072313A (zh) |
CN (1) | CN112750488B (zh) |
TW (1) | TWI738467B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4231301A4 (en) * | 2020-09-18 | 2024-06-19 | Changxin Memory Technologies, Inc. | BITLINE SCANNING CIRCUIT AND MEMORY |
CN114203230B (zh) | 2020-09-18 | 2023-09-15 | 长鑫存储技术有限公司 | 一种列选择信号单元电路、位线感测电路及存储器 |
KR20220048747A (ko) * | 2020-10-13 | 2022-04-20 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 및 이를 포함하는 전자 시스템 |
KR20220102332A (ko) * | 2021-01-13 | 2022-07-20 | 삼성전자주식회사 | 도핑된 층간 절연층을 갖는 반도체 소자 |
US11705177B2 (en) * | 2021-03-12 | 2023-07-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor memory devices and methods of manufacturing thereof |
JP2022180178A (ja) * | 2021-05-24 | 2022-12-06 | キオクシア株式会社 | メモリシステム |
JP2022191973A (ja) * | 2021-06-16 | 2022-12-28 | キオクシア株式会社 | 半導体記憶装置 |
US11837269B2 (en) * | 2021-08-31 | 2023-12-05 | Micron Technology, Inc. | Deck-level signal development cascodes |
JP2023045027A (ja) * | 2021-09-21 | 2023-04-03 | キオクシア株式会社 | 半導体集積回路及び受信装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1226780C (zh) * | 2002-09-18 | 2005-11-09 | 南亚科技股份有限公司 | 检测半导体元件中位元线偏移的测试元件及测试方法 |
TWI650758B (zh) * | 2016-02-12 | 2019-02-11 | 日商東芝記憶體股份有限公司 | 半導體記憶裝置及其控制方法 |
TWI665682B (zh) * | 2016-09-12 | 2019-07-11 | 東芝記憶體股份有限公司 | Semiconductor memory device and memory system |
US20190273090A1 (en) * | 2014-09-12 | 2019-09-05 | Toshiba Memory Corporation | Semiconductor memory device |
US20190326322A1 (en) * | 2017-09-19 | 2019-10-24 | Toshiba Memory Corporation | Semiconductor memory |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4709868B2 (ja) | 2008-03-17 | 2011-06-29 | 株式会社東芝 | 半導体記憶装置 |
JP5434127B2 (ja) * | 2009-02-20 | 2014-03-05 | 富士通セミコンダクター株式会社 | 半導体装置とその製造方法 |
US7974124B2 (en) * | 2009-06-24 | 2011-07-05 | Sandisk Corporation | Pointer based column selection techniques in non-volatile memories |
JP5814867B2 (ja) * | 2012-06-27 | 2015-11-17 | 株式会社東芝 | 半導体記憶装置 |
JP2016062621A (ja) * | 2014-09-12 | 2016-04-25 | 株式会社東芝 | 半導体記憶装置 |
JP6659478B2 (ja) * | 2016-06-17 | 2020-03-04 | キオクシア株式会社 | 半導体記憶装置 |
CN108307131B (zh) * | 2016-12-27 | 2021-08-03 | 株式会社半导体能源研究所 | 摄像装置及电子设备 |
US10510738B2 (en) * | 2018-01-17 | 2019-12-17 | Sandisk Technologies Llc | Three-dimensional memory device having support-die-assisted source power distribution and method of making thereof |
US10283493B1 (en) * | 2018-01-17 | 2019-05-07 | Sandisk Technologies Llc | Three-dimensional memory device containing bonded memory die and peripheral logic die and method of making thereof |
CN109314116B (zh) * | 2018-07-20 | 2019-10-01 | 长江存储科技有限责任公司 | 用于形成三维存储器件的方法 |
US10854619B2 (en) * | 2018-12-07 | 2020-12-01 | Sandisk Technologies Llc | Three-dimensional memory device containing bit line switches |
US10734080B2 (en) * | 2018-12-07 | 2020-08-04 | Sandisk Technologies Llc | Three-dimensional memory device containing bit line switches |
US10665581B1 (en) * | 2019-01-23 | 2020-05-26 | Sandisk Technologies Llc | Three-dimensional semiconductor chip containing memory die bonded to both sides of a support die and methods of making the same |
US10741535B1 (en) * | 2019-02-14 | 2020-08-11 | Sandisk Technologies Llc | Bonded assembly containing multiple memory dies sharing peripheral circuitry on a support die and methods for making the same |
JP2020178010A (ja) | 2019-04-17 | 2020-10-29 | キオクシア株式会社 | 半導体記憶装置 |
US11024385B2 (en) * | 2019-05-17 | 2021-06-01 | Sandisk Technologies Llc | Parallel memory operations in multi-bonded memory device |
US10847523B1 (en) * | 2019-07-03 | 2020-11-24 | Macronix International Co., Ltd. | Stacked memory and ASIC device |
US11011209B2 (en) * | 2019-10-01 | 2021-05-18 | Sandisk Technologies Llc | Three-dimensional memory device including contact-level bit-line-connection structures and methods of making the same |
-
2019
- 2019-10-29 JP JP2019196382A patent/JP2021072313A/ja active Pending
-
2020
- 2020-08-17 TW TW109127916A patent/TWI738467B/zh active
- 2020-08-18 CN CN202010830929.2A patent/CN112750488B/zh active Active
- 2020-08-31 US US17/008,452 patent/US11282568B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1226780C (zh) * | 2002-09-18 | 2005-11-09 | 南亚科技股份有限公司 | 检测半导体元件中位元线偏移的测试元件及测试方法 |
US20190273090A1 (en) * | 2014-09-12 | 2019-09-05 | Toshiba Memory Corporation | Semiconductor memory device |
TWI650758B (zh) * | 2016-02-12 | 2019-02-11 | 日商東芝記憶體股份有限公司 | 半導體記憶裝置及其控制方法 |
TWI665682B (zh) * | 2016-09-12 | 2019-07-11 | 東芝記憶體股份有限公司 | Semiconductor memory device and memory system |
US20190326322A1 (en) * | 2017-09-19 | 2019-10-24 | Toshiba Memory Corporation | Semiconductor memory |
Non-Patent Citations (1)
Title |
---|
B; * |
Also Published As
Publication number | Publication date |
---|---|
US11282568B2 (en) | 2022-03-22 |
US20210125660A1 (en) | 2021-04-29 |
CN112750488A (zh) | 2021-05-04 |
CN112750488B (zh) | 2023-12-26 |
TW202117723A (zh) | 2021-05-01 |
JP2021072313A (ja) | 2021-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI738467B (zh) | 半導體記憶裝置 | |
TWI750747B (zh) | 半導體記憶裝置 | |
JP7414411B2 (ja) | 半導体記憶装置 | |
CN108055873B (zh) | 半导体存储装置 | |
TWI733300B (zh) | 半導體記憶裝置 | |
WO2021191951A1 (ja) | 半導体記憶装置 | |
CN112563287B (zh) | 半导体装置及半导体装置的制造方法 | |
TWI806090B (zh) | 半導體記憶裝置 | |
US20230298673A1 (en) | Memory device | |
CN117255561A (zh) | 半导体存储装置 | |
TW202433476A (zh) | 記憶體裝置 | |
JP2024030086A (ja) | メモリデバイス |