TWI718313B - 具有不對稱晶片堆疊結構的半導體封裝 - Google Patents

具有不對稱晶片堆疊結構的半導體封裝 Download PDF

Info

Publication number
TWI718313B
TWI718313B TW106120558A TW106120558A TWI718313B TW I718313 B TWI718313 B TW I718313B TW 106120558 A TW106120558 A TW 106120558A TW 106120558 A TW106120558 A TW 106120558A TW I718313 B TWI718313 B TW I718313B
Authority
TW
Taiwan
Prior art keywords
wafer
stack
wafer stack
sub
spacer
Prior art date
Application number
TW106120558A
Other languages
English (en)
Other versions
TW201830654A (zh
Inventor
朴眞敬
Original Assignee
南韓商愛思開海力士有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商愛思開海力士有限公司 filed Critical 南韓商愛思開海力士有限公司
Publication of TW201830654A publication Critical patent/TW201830654A/zh
Application granted granted Critical
Publication of TWI718313B publication Critical patent/TWI718313B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/49Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions wire-like arrangements or pins or rods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48105Connecting bonding areas at different heights
    • H01L2224/48106Connecting bonding areas at different heights the connector being orthogonal to a side surface of the semiconductor or solid-state body, e.g. parallel layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/48147Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • H01L2224/48229Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49107Connecting at different heights on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49174Stacked arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06506Wire or wire-like electrical connections between devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06562Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06575Auxiliary carrier between devices, the carrier having no electrical connection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Memories (AREA)
  • Wire Bonding (AREA)

Abstract

一種半導體封裝,所述半導體封裝可以包括第一晶片堆疊,所述第一晶片堆疊包括堆疊在封裝基板上並且偏移以形成第一反向階梯式側壁的第一晶片。所述半導體封裝可以包括第二晶片堆疊,所述第二晶片堆疊包括堆疊在所述封裝基板上並且偏移以形成第二反向階梯式側壁的第二晶片。所述第一晶片堆疊的第一突出角部可以朝向所述第二晶片堆疊突出。

Description

具有不對稱晶片堆疊結構的半導體封裝
本公開的實施方式通常可涉及半導體封裝,並且更具體地說,涉及具有不對稱晶片堆疊結構的半導體封裝。
相關申請案的交叉參考
本申請要求2016年10月28日提交的韓國申請No.10-2016-0142439的優先權,其全部內容通過引用併入本文。
在電子工業中,已經開發了用於堆疊多個半導體晶片的各種技術來增加嵌入在單個半導體封裝中的半導體晶片的數量。也就是說,已經提出了各種封裝技術來增加半導體封裝的記憶容量。例如,多個NAND型半導體記憶體晶片可以以橫向偏移方式堆疊,以實現NAND型半導體記憶體封裝的更大容量。在這種情況下,堆疊的NAND型半導體記憶體晶片可以提供階梯結構。大容量的半導體記憶體封裝可以在需要大記憶容量的電子系統中使用。在多個半導體晶片堆疊在半導體封裝中的情況下,半導體封裝的厚度可能增加。因此,很多努力都集中在開發用於半導體記憶體封裝的更大容量方面而不增加大容量半導體記憶體封裝的厚度。
根據實施方式,可以提供一種半導體封裝。半導體封裝可以包括第一晶片堆疊,其包括堆疊在封裝基板上並且偏移以形成第一反向階梯式側壁的第一晶片。所述半導體封裝可以包括第二晶片堆疊,其包括堆疊在封裝基板上並且偏移以形成第二反向階梯式側壁的第二晶片。所述第一晶片堆疊的第一突出角部可以朝向所述第二晶片堆疊突出。
根據實施方式,可以提供一種半導體封裝。所述半導體封裝可以包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片。所述半導體封裝可以包括第二晶片堆疊,其包括堆疊在所述封裝基板上並在第二偏移方向上偏移的第二晶片。所述半導體封裝可以包括設置在所述第一晶片的兩個相鄰晶片之間的第一間隔件。所述半導體封裝可以包括設置在所述第二晶片的兩個相鄰晶片之間的第二間隔件。所述第一晶片堆疊的第一突出角部朝向所述第二晶片堆疊突出,所述第二晶片堆疊的第二突出角部朝向所述第一晶片堆疊突出,並且所述第二間隔件的厚度與所述第一間隔件的厚度不同。
根據實施方式,可以提供一種半導體封裝。所述半導體封裝可以包括第一晶片堆疊和第二晶片堆疊。所述第一晶片堆疊可以包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片。所述第二晶片堆疊可以包括堆疊在封裝基板上並且在對應於與第一偏移方向相反的方向的第二偏移方向上偏移的第二晶片。所述第一晶片堆疊的第一突出角部可以朝向與所述第二晶片堆疊的所述第二突出角部垂直交疊的所述第二晶片堆疊突出,所述第二突出角部可以朝向所述第一晶片堆疊突出。
根據實施方式,所述半導體封裝可以包括第一晶片堆疊,其 包括堆疊在封裝基板上並在第一偏移方向上偏移的第一晶片。所述半導體封裝可以包括第二晶片堆疊,其包括堆疊在封裝基板上並且在第二偏移方向上偏移的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向。第一間隔件可以設置在所述第一晶片的兩個相鄰晶片之間,並且第二間隔件可以設置在所述第二晶片的兩個相鄰晶片之間。所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。所述第二間隔件的厚度可以與所述第一間隔件的厚度不同。
根據實施方式,一種半導體封裝可以包括第一子晶片堆疊和第二子晶片堆疊。所述第一子晶片堆疊可以包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一子晶片。所述第二子晶片堆疊可以包括堆疊在所述第一子晶片堆疊上的第二子晶片。每個第二子晶片可以具有與每個第一子晶片的厚度不同的厚度。第一間隔件可以設置在所述第一子晶片堆疊與所述第二子晶片堆疊之間。所述第一子晶片堆疊、所述第二子晶片堆疊和所述第一間隔件可以構成第一晶片堆疊。第二晶片堆疊可以設置在所述封裝基板上。所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
根據實施方式,可以提供一種包括半導體封裝的記憶卡。所述半導體封裝可以包括第一晶片堆疊和第二晶片堆疊。所述第一晶片堆疊可以包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片。所述第二晶片堆疊可以包括堆疊在所述封裝基板上並且在第二偏移方向上偏移 的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向。所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
根據實施方式,可以提供一種包括半導體封裝的記憶卡。所述半導體封裝可以包括第一晶片堆疊、第二晶片堆疊、第一間隔件和第二間隔件,所述第一晶片堆疊包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片,所述第二晶片堆疊包括堆疊在封裝基板上並且在第二偏移方向上偏移的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向,所述第一間隔件可以設置在所述第一晶片的兩個相鄰的晶片之間,並且所述第二間隔件可以設置在所述第二晶片的兩個相鄰的晶片之間。所述第一晶片堆疊的朝向第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。所述第二間隔件的厚度可以不同於所述第一間隔件的厚度。
根據實施方式,可以提供一種包括半導體封裝的記憶卡。所述半導體封裝可以包括第一子晶片堆疊和第二子晶片堆疊。所述第一子晶片堆疊可以包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一子晶片,並且第二子晶片堆疊可以包括可以堆疊在所述第一子晶片上的第二子晶片堆疊。每個第二子晶片可以具有與每個第一子晶片的厚度不同的厚度。所述第一間隔件可以設置在所述第一子晶片堆疊和所述第二子晶片堆疊之間。所述第一子晶片堆疊、所述第二子晶片堆疊和所述第一間隔件可以構成第一晶片堆疊。所述第二晶片堆疊可以設置在所述封裝基板上。所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部可以與所述 第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
根據實施方式,可以提供一種包括半導體封裝的電子系統。所述半導體封裝可以包括第一晶片堆疊和第二晶片堆疊。所述第一晶片堆疊可以包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片。所述第二晶片堆疊可以包括可堆疊在所述封裝基板上並且在第二偏移方向上偏移的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向。所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
根據實施方式,可以提供一種包括半導體封裝的電子系統。所述半導體封裝可以包括:第一晶片堆疊,其包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片;第二晶片堆疊,其包括可堆疊在所述封裝基板上並且在第二偏移方向上偏移的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向;第一間隔件,其可以設置在所述第一晶片的兩個相鄰晶片之間;以及第二間隔件,其可以設置在所述第二晶片的兩個相鄰晶片之間。所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊,並且所述第二間隔件的厚度可以不同於所述第一間隔件的厚度。
根據實施方式,可以提供一種包括半導體封裝的電子系統。所述半導體封裝可以包括第一子晶片堆疊和第二子晶片堆疊。所述第一子晶片堆疊可以包括第一子晶片,所述第一子晶片可以堆疊在封裝基板上並 且在第一偏移方向上偏移,並且所述第二子晶片堆疊可以包括第二子晶片,所述第二子晶片可以堆疊在所述第一子晶片堆疊上。每個第二子晶片可以具有與每個第一子晶片的厚度不同的厚度。所述第一間隔件可以設置在所述第一子晶片堆疊與所述第二子晶片堆疊之間。所述第一子晶片堆疊、所述第二子晶片堆疊和所述第一間隔件可以構成第一晶片堆疊。第二晶片堆疊可以設置在所述封裝基板上。所述第一晶片堆疊的朝向第二晶片堆疊突出的第一突出角部可以與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
10‧‧‧半導體封裝
20‧‧‧半導體封裝
30‧‧‧半導體封裝
100‧‧‧封裝基板
101‧‧‧第一基板表面
102‧‧‧第二基板表面
111‧‧‧晶片連接圖案/第一晶片連接圖案
113‧‧‧晶片連接圖案/第二晶片連接圖案
120‧‧‧球形連接圖案
130‧‧‧外部連接器
140‧‧‧介電層
150‧‧‧密封劑
152‧‧‧第一側壁
153‧‧‧第二側壁
191‧‧‧第一邊緣部分
193‧‧‧第二邊緣部分
200‧‧‧第一半導體晶片
201‧‧‧第一表面
201E‧‧‧第一晶片襯墊區域
203‧‧‧第二表面
203E‧‧‧第二表面
205‧‧‧第一側壁
206‧‧‧第二側壁
210‧‧‧第一晶片
220‧‧‧第二晶片
230‧‧‧第三晶片
240‧‧‧第四晶片
300‧‧‧第二半導體晶片
301E‧‧‧第二晶片襯墊區域
310‧‧‧第一晶片
320‧‧‧第二晶片
330‧‧‧第三晶片
340‧‧‧第四晶片
420‧‧‧第一晶片堆疊
422‧‧‧第一偏移方向
425‧‧‧第一正向階梯式側壁
426‧‧‧第一反向階梯式側壁
429‧‧‧第一突出角部
430‧‧‧第二晶片堆疊
432‧‧‧第二偏移方向
435‧‧‧第二正向階梯式側壁
436‧‧‧第二反向階梯式側壁
439‧‧‧第二突出角部
510‧‧‧第一接合線
511‧‧‧第一晶片襯墊
530‧‧‧第二接合線
531‧‧‧第二晶片襯墊
600‧‧‧黏合劑層
2100‧‧‧封裝基板
2101‧‧‧第一基板表面
2102‧‧‧第二基板表面
2111‧‧‧第一晶片連接圖案
2113‧‧‧第二晶片連接圖案
2120‧‧‧球形連接圖案
2130‧‧‧外部連接器
2140‧‧‧介電層
2150‧‧‧密封劑
2191‧‧‧第一邊緣部分
2193‧‧‧第二邊緣部分
2200‧‧‧第一半導體晶片
2200B‧‧‧第一子晶片
2200B-4‧‧‧最頂層晶片
2200T‧‧‧第二子晶片
2200T-1‧‧‧最底部晶片
2200T-2‧‧‧第二最底部晶片
2300‧‧‧第二半導體晶片
2300B‧‧‧第三子晶片
2300T‧‧‧第四子晶片
2420‧‧‧第一晶片堆疊
2420B‧‧‧第一子晶片堆疊
2420T‧‧‧第二子晶片堆疊
2422‧‧‧第一偏移方向
2429‧‧‧第一突出角部
2430‧‧‧第二晶片堆疊
2430B‧‧‧第三子晶片堆疊
2430T‧‧‧第四子晶片堆疊
2432‧‧‧第二偏移方向
2439‧‧‧第二突出角部
2510‧‧‧第一接合線
2510B‧‧‧第一子接合線
2510T‧‧‧第二子接合線
2511‧‧‧第一晶片襯墊
2530‧‧‧第二接合線
2530B‧‧‧第三子接合線
2530T‧‧‧第四子接合線
2531‧‧‧第二晶片襯墊
2600‧‧‧黏合劑層
2720‧‧‧第一間隔件/間隔件
2720S‧‧‧側壁
2730‧‧‧第二間隔件/間隔件
3100‧‧‧封裝基板
3101‧‧‧第一基板表面
3102‧‧‧第二基板表面
3111‧‧‧第一晶片連接圖案
3113‧‧‧第二晶片連接圖案
3120‧‧‧球形連接圖案
3130‧‧‧外部連接器
3140‧‧‧介電層
3150‧‧‧密封劑
3191‧‧‧第一邊緣部分
3193‧‧‧第二邊緣部分
3200‧‧‧第一半導體晶片
3200B‧‧‧第一子晶片
3200T‧‧‧第二子晶片
3300‧‧‧第二半導體晶片
3300B‧‧‧第三子晶片
3300T‧‧‧第四子晶片
3420‧‧‧第一晶片堆疊
3420B‧‧‧第一子晶片堆疊
3420T‧‧‧第二子晶片堆疊
3422‧‧‧第一偏移方向
3429‧‧‧第一突出角部
3430‧‧‧第二晶片堆疊
3430B‧‧‧第三子晶片堆疊
3430T‧‧‧第四子晶片堆疊
3432‧‧‧第二偏移方向
3439‧‧‧第二突出角部
3510‧‧‧第一接合線
3510B‧‧‧第一子接合線
3510T‧‧‧第二子接合線
3511‧‧‧第一晶片襯墊
3513‧‧‧第二晶片襯墊
3530‧‧‧第二接合線
3530B‧‧‧第三子接合線
3530T‧‧‧第四子接合線
3600‧‧‧黏合劑層
3720‧‧‧第一間隔件/間隔件
3720S‧‧‧側壁
3730‧‧‧第二間隔件/間隔件
7800‧‧‧記憶卡
7810‧‧‧記憶體
7820‧‧‧記憶體控制器
7830‧‧‧主機
8710‧‧‧電子系統
8711‧‧‧控制器
8712‧‧‧輸入/輸出裝置
8713‧‧‧記憶體
8714‧‧‧介面
8715‧‧‧匯流排
D1、D2、D23、D24、D32B、D32T、D33、D33B、D33T、D34‧‧‧厚度
H1、H2、H21、H22、H31、H33‧‧‧高度
圖1是圖示根據實施方式的半導體封裝的示例表示的截面圖。
圖2是圖示根據實施方式的半導體封裝的示例表示的截面圖。
圖3是圖示根據實施方式的半導體封裝的示例表示的截面圖。
圖4是圖示採用包括根據一些實施方式的半導體封裝中的至少一個的記憶卡的電子系統的示例表示的方塊圖。
圖5是圖示包括根據一些實施方式的半導體封裝中的至少一個的電子系統的示例表示的方塊圖。
這裡使用的術語可以對應於考慮到它們在實施方式中的功能而選擇的詞,並且這些術語的含義可以被解釋為根據實施方式所屬技術領域中的通常技術而不同。如果詳細定義了術語,則所述術語可以根據定義來解釋。除非另有定義,本文使用的術語(包括技術和科學術語)具有與實施方式所屬技術領域中具有通常技術人士通常理解的含義相同的含 義。
應當理解,儘管術語第一、第二、第三等在此可用於描述各種元件,但是這些元件不應受這些術語的限制。這些術語僅用於將一個元素與另一個元素區分開,但不用於僅限定元件本身或表示特定順序。
半導體封裝可以包括諸如半導體晶片或半導體晶粒的電子裝置。半導體晶片或半導體晶粒可以通過使用晶粒(die)鋸切工藝將諸如晶圓的半導體基板分割成多個部分而獲得。半導體晶片可以對應於記憶體晶片、邏輯晶片(包括特定應用積體電路(ASIC)晶片)或晶片上系統(SoC)。記憶體晶片可以包括整合在半導體基板上的動態隨機存取記憶體(DRAM)電路、靜態隨機存取記憶體(SRAM)電路、快閃記憶體電路、磁隨機存取記憶體(MRAM)電路、電阻隨機存取記憶體(ReRAM)電路、鐵電隨機存取記憶體(FeRAM)電路或相變隨機存取記憶體(PcRAM)電路。邏輯晶片可以包括整合在半導體基板上的邏輯電路。半導體封裝可以用於諸如行動電話的通信系統、與生物技術或醫療保健相關聯的電子系統或可穿戴電子系統中。
在整個說明書中,相同的附圖標記指代相同的元件。因此,即使參照某一附圖未提及或者描述某一附圖標記,但是可以參照另一附圖提及或描述該附圖標記。此外,即使附圖中未示出某一附圖標記,但是可以參照另一附圖提及或描述該附圖標記。
圖1是圖示根據實施方式的半導體封裝10的示例表示的截面圖。
參照圖1,半導體封裝10可以包括在封裝基板100上並排 堆疊的第一晶片堆疊420和第二晶片堆疊430。第一晶片堆疊420和第二晶片堆疊430可以按照在平行於封裝基板100的表面的橫向方向上彼此相鄰的方式堆疊在封裝基板100上。第一晶片堆疊420可以包括垂直堆疊在封裝基板100上的多個第一半導體晶片200,並且第二晶片堆疊430可以包括垂直堆疊在封裝基板100上的多個第二半導體晶片300。第一晶片堆疊420和第二晶片堆疊430相對於第一晶片堆疊420和第二晶片堆疊430之間的垂直直線可以是不對稱的。第一晶片堆疊420和第二晶片堆疊430可以設置在封裝基板100上以具有不同的形狀。由於第一晶片堆疊420和第二晶片堆疊430並排堆疊在封裝基板100上,因此安裝在封裝基板100上的半導體晶片的數量可增加,而封裝基板100的整體厚度減小。
封裝基板100可以用作互連結構,用於將嵌入在半導體封裝10中的半導體晶片200和300電連接到外部裝置或外部系統。可以根據實施方式將封裝基板100的構造和形狀設計為不同。例如,封裝基板100可以是印刷電路板(PCB)、插入件或可撓性印刷電路板(FPCB)。
封裝基板100可以具有第一基板表面101和第二基板表面102,第一晶片堆疊420和第二晶片堆疊430被堆疊在第一基板表面101上,第二基板表面102與第一晶片堆疊420和第二晶片堆疊430相對。封裝基板100可以包括由絕緣材料或介電材料構成的基板主體和設置在第一基板表面101和第二基板表面102上的導電跡線圖案。導電跡線圖案可以包括設置在封裝基板100的第一基板表面101上的晶片連接圖案111和113。導電跡線圖案還可以包括設置在封裝基板100的第二基板表面102上的球形連接圖案120。導電跡線圖案也可以包括內部導電跡線圖案(未示出),該內部導 電跡線圖案設置在所述基板主體中以將晶片連接圖案111和113電連接到球形連接圖案120。
構成第一晶片堆疊420和第二晶片堆疊430的第一半導體晶片200和第二半導體晶片300可以電連接到晶片連接圖案111和113。外部連接器130(例如焊接球或凸塊)可以附接到球形連接圖案120以將球形連接圖案120電連接到外部裝置或外部系統。在一些實施方式中,外連接器130可以由焊膏材料組成,以將球形連接圖案120電連接到外部裝置或外部系統。半導體封裝10還可以包括設置在封裝基板100的第二基板表面102上的介電層140。介電層140可以設置成暴露球形連接圖案120。介電層140可以包括阻焊材料。
晶片連接圖案111和113的第一晶片連接圖案111可以設置在封裝基板100的第一邊緣部分191上。第一晶片連接圖案111可以設置在與第一晶片堆疊420相鄰的第一邊緣部分191上。第一接合線510可以電連接到第一晶片連接圖案111。第一接合線510可將第一晶片堆疊420的第一半導體晶片200彼此電連接。第一晶片連接圖案111可以對應於電連接到第一接合線510的第一端的導電襯墊。構成第一晶片堆疊420的第一半導體晶片200可以通過第一接合線510電連接到第一晶片連接圖案111。
晶片連接圖案111和113的第二晶片連接圖案113可以設置在封裝基板100的第二邊緣部分193上。第二邊緣部分193可以是封裝基板100的與第一邊緣部分191相對的邊緣部分。第二晶片連接圖案113可以設置在與第二晶片堆疊430相鄰的第二邊緣部分193上。第二接合線530可以電連接到第二晶片連接圖案113。第二接合線530可以將第二晶片堆疊430 的第二半導體晶片300彼此電連接。第二晶片連接圖案113可以對應於電連接到第二接合線530的第一端的導電襯墊。構成第二晶片堆疊430的第二半導體晶片300可以通過第二接合線530電連接到第二晶片連接圖案113。
半導體封裝10可以包括覆蓋封裝基板100的第一基板表面101的密封劑150和設置在第一基板表面101上的第一晶片堆疊420和第二晶片堆疊430。密封劑150可以被設置為保護構成第一晶片堆疊420和第二晶片堆疊430的第一半導體晶片200和第二半導體晶片300免受外部環境的影響。密封劑150可以包括各種介電材料中的任何一種或各種絕緣材料中的任何一種。例如,密封劑150可以是包括環氧樹脂模製化合物(EMC)材料的模塑層。
再次參照圖1,第一晶片堆疊420和第二晶片堆疊430中的每一個可以包括堆疊在封裝基板100上以提供階梯結構的第一半導體晶片200或第二半導體晶片300。第一半導體晶片200和第二半導體晶片300可以通過設置在第一半導體晶片200之間、第二半導體晶片300之間、第一晶片堆疊420與封裝基板100之間以及第二晶片堆疊430與封裝基板100之間的黏合劑層600固定到封裝基板100。
第一晶片堆疊420和第二晶片堆疊430中的每一個可以包括堆疊以提供階梯結構的第一半導體晶片200或第二半導體晶片300。第一半導體晶片200和第二半導體晶片300可以堆疊在封裝基板100上,使得第一晶片堆疊420和第二晶片堆疊430可以相對於第一晶片堆疊420與第二晶片堆疊430之間的垂直直線不對稱。例如,第一半導體晶片200可以依序堆疊以在第一偏移方向422上偏移,從而提供具有階梯結構的第一晶片堆疊 420,並且第二半導體晶片300可以依序堆疊以在第二偏移方向432上偏移,從而以提供具有階梯結構的第二晶片堆疊430。在這種情況下,第一偏移方向422可以是與第二偏移方向432相反的方向。
第一半導體晶片200中的每一個可以包括通過第一接合線510電連接到封裝基板100的第一晶片襯墊511。第一半導體晶片200中的至少一個的厚度(或尺寸)可以不同於第一半導體晶片200中的其它半導體晶片的厚度(或尺寸)。然而,如果半導體封裝10是記憶體封裝,則第一半導體晶片200可以是具有基本上相同厚度和尺寸的記憶體晶片。例如,第一半導體晶片200中的每一個可以具有彼此相對的第一表面201和第二表面203以及彼此相對的第一側壁205和第二側壁206。在這種情況下,第一半導體晶片200可以堆疊在封裝基板100上,使得第一表面201位於封裝基板100的相對側,並且第二表面203面向封裝基板100的第一基板表面101。在第一半導體晶片200的每一個中,第一晶片襯墊511可以設置在對應於第一表面201的邊緣部分的第一晶片襯墊區域201E上。第一半導體晶片200可以堆疊在封裝基板100上,使得第一半導體晶片200的第一晶片襯墊511與第一邊緣部分191或封裝基板100的第一晶片連接圖案111相鄰。
第一半導體晶片200的第一晶片210可以通過黏合劑層600附接到封裝基板100的第一基板表面101,並且第一半導體晶片200的第二晶片220可以通過黏合劑層600附接到第一半導體晶片200的第一晶片210。第一半導體晶片200的第二晶片220可以在第一偏移方向422上從第一晶片210偏移一定距離,使得第一晶片210的第一晶片襯墊511第一晶片210暴露。類似地,第一半導體晶片200的第三晶片230和第四晶片240可 以依序堆疊並在第一偏移方向422上偏移一定距離,使得第二和第三晶片220和230的第一晶片襯墊511暴露。
第一接合線510可將封裝基板100的第一晶片連接圖案111電連接到第一半導體晶片200的第一晶片210的第一晶片襯墊511。第一接合線510可以延伸以將第一晶片210的第一晶片襯墊511電連接到第二晶片220的第一晶片襯墊511。此外,第一接合線510可以延伸以將第二晶片220的第一晶片襯墊511電連接到第三晶片230的第一晶片襯墊511。第一接合線510可以延伸以將第三晶片230的第一晶片襯墊511電連接到第四晶片240的第一晶片襯墊511。第一半導體晶片200的第一晶片210、第二晶片220、第三晶片230和第四晶片240可以通過第一接合線510電連接到封裝基板100。
第一晶片堆疊420可以具有與封裝基板100的第一邊緣部分191或第一晶片連接圖案111相鄰的第一正向階梯式側壁425和與第一正向階梯式側壁425相對的第一反向階梯式側壁426。第一正向階梯式側壁425可以包括第一半導體晶片200的第一側壁205和第一晶片襯墊區域201E。第一反向階梯式側壁426可以包括第一半導體晶片200的第二側壁206和暴露的第二表面203E。第一晶片堆疊420的第一正向階梯式側壁425可以與密封劑150的第一側壁152相鄰。也就是說,第一晶片堆疊420可以設置在封裝基板100上使得第一正向階梯式側壁425面向密封劑150的第一側壁152。
與第一反向階梯式側壁426相鄰的第一晶片堆疊420的上角部可以提供在第一偏移方向422上突出的第一突出角部429。第一晶片堆疊 420的第一突出角部429可以對應於第四晶片240的從第三晶片230的第二側壁206突出的具有簷形(eaves shape)或懸垂形狀的部分。
第二半導體晶片300中的每一個可以包括通過第二接合線530電連接到封裝基板100的第二晶片襯墊531。第二半導體晶片200中的至少一個的厚度(或尺寸)可以不同於第二半導體晶片300中的其它半導體晶片300的厚度(或尺寸)。然而,如果半導體封裝10是記憶體封裝,則第二半導體晶片300可以是具有基本上相同厚度和尺寸的記憶體晶片。第二半導體晶片300可以是具有與第一半導體晶片200相同功能的積體電路晶片。例如,第二半導體晶片300可以是記憶體晶片。
第二半導體晶片300中的每一個可以具有與其邊緣部分對應的第二晶片襯墊區域301E,並且第二晶片襯墊531可以設置在第二晶片襯墊區域301E上。第二半導體晶片300可以堆疊在封裝基板100上,使得第二半導體晶片300的第二晶片襯墊531與封裝基板100的第二邊緣部分193或第二晶片連接圖案113相鄰。第二半導體晶片300的第一晶片310可以通過黏合劑層600附接到封裝基板100的第一基板表面101,並且第二半導體晶片300的第二晶片320可以通過黏合劑層600附接到第二半導體晶片300的第一晶片310。第二半導體晶片300的第二晶片320可以在第二偏移方向432上從第一晶片310偏移一定距離,使得第一晶片310的第二晶片襯墊531暴露。類似地,第二半導體晶片300的第三晶片330和第四晶片340可以依序堆疊並在第二偏移方向432上偏移一定距離,使得第二晶片320和第三晶片330的第二晶片襯墊531暴露。
第二接合線530可將封裝基板100的第二晶片連接圖案113 電連接到第二半導體晶片300的第一晶片310的第二晶片襯墊531。第二接合線530可以延伸以將第一晶片310的第二晶片襯墊531電連接到第二晶片320的第二晶片襯墊531。第二接合線530可以延伸以將第二晶片320的第二晶片襯墊531電連接到第三晶片330的第二晶片襯墊531。第二接合線530可以延伸以將第三晶片330的第二晶片襯墊531電連接到第四晶片340的第二晶片襯墊531。第二半導體晶片300的第一晶片310、第二晶片320、第三晶片330和第四晶片340可以通過第二接合線530電連接到封裝基板100。雖然圖1圖示了其中第一晶片堆疊420包括第一晶片210、第二晶片220、第三晶片230和第四晶片240且第二晶片堆疊430包括第一晶片310、第二晶片320、第三晶片330和第四晶片340的示例,但是根據實施方式第一晶片堆疊420的堆疊晶片的數量和第二晶片堆疊430的堆疊晶片的數量可以大於四個。
第二晶片堆疊430可具有與封裝基板100的第二邊緣部分193或第二晶片連接圖案113相鄰的第二正向階梯式側壁435和與第二正向階梯式側壁435相對的第二反向階梯式側壁436。第一晶片堆疊420和第二晶片堆疊430可以設置在基板封裝100上,使得第二晶片堆疊430的第二反向階梯式側壁436面向第一晶片堆疊420的第一反向階梯式側壁426。第二晶片堆疊430的第二正向階梯式側壁435可以與密封劑150的與第一側壁152相對的第二側壁153相鄰。也就是說,第二晶片堆疊430可以按照第二正向階梯式側壁435面向密封劑150的第二側壁153的方式設置在封裝基板100上。
第二半導體晶片300中的每一個可以具有第二厚度D2,該 第二厚度D2小於第一半導體晶片200中的每一個的第一厚度D1。因此,如果第一半導體晶片200的數量等於第二半導體晶片300的數量,則第二晶片堆疊430的第二高度H2可以小於第一晶片堆疊420的第一高度H1。由於第二晶片堆疊430的第二高度H2小於第一晶片堆疊420的第一高度H1,因此第二晶片堆疊430可以設置在封裝基板100上,使得對應於第二晶片堆疊430的上角部的第二突出角部439位於第一晶片堆疊420的第一突出角部429的下方。
第一晶片堆疊420和第二晶片堆疊430可以設置在封裝基板100上,使得第二晶片堆疊430的第二突出角部439在平面圖中與第一晶片堆疊420的第一突出角部429交疊。也就是說,第二晶片堆疊430的第二突出角部439可以與第一晶片堆疊420的第一突出角部429垂直交疊,如圖1所示。第二晶片堆疊430的第二突出角部439可以朝向第一晶片堆疊420突出,並且第一晶片堆疊420的第一突出角部429可以朝向第二晶片堆疊430突出。因此,第二突出角部439可以位於第一突出角部429下方並且可以與第一突出角部429間隔開。結果,第一晶片堆疊420和第二晶片堆疊430可以彼此橫向間隔開,並且第二突出角部439可以位於第一突出角部429的下方,使得第一和第二突出角部429和439彼此交疊。因此,即使第一晶片堆疊420和第二晶片堆疊430並排設置在封裝基板100上,也可以減小第一晶片堆疊420和第二晶片堆疊430的總寬度W。也就是說,由於半導體封裝10的寬度減小了,因此半導體封裝10的尺寸也可以減小。
由於第一晶片堆疊420和第二晶片堆疊430被設置成使得第一正向階梯式側壁425與密封劑150的第一側壁152相鄰並且第二正向階梯 式側壁435與密封劑150的與第一側壁152相對的第二側壁153相鄰,因此連接到第一正向階梯式側壁425上的第一晶片襯墊511的第一接合線510和連接到第二正向階梯式側壁435上的第二晶片襯墊531的第二接合線530可以位於封裝基板100的兩個邊緣部分。也就是說,第一接合線510和第二接合線530可以連接到分別設置在封裝基板100的兩個邊緣部分處的第一晶片連接圖案111和第二晶片連接圖案113。
圖2是圖示根據實施方式的半導體封裝20的示例表示的截面圖。
參照圖2,半導體封裝20可以包括在封裝基板2100上並排堆疊的第一晶片堆疊2420和第二晶片堆疊2430。第一晶片堆疊2420和第二晶片堆疊2430可以按照在平行於封裝基板2100的表面的橫向方向上彼此相鄰的方式堆疊在封裝基板2100上。第一晶片堆疊2420可以包括堆疊成在第一偏移方向2422上偏移的多個第一半導體晶片2200和第一間隔件2720,並且第二晶片堆疊2430可以包括堆疊成在第二偏移方向2432上偏移的多個第二半導體晶片2300。第一偏移方向2422可以是與第二偏移方向2432相反的方向。第一間隔件2720可以用作第一晶片堆疊2420的中間層。例如,第一間隔件2720可以設置在第一半導體晶片2200的兩個相鄰晶片之間。第一間隔件2720可以設置成增加第一晶片堆疊2420的第一高度H21,使得第一高度H21大於第二晶片堆疊2430的第二高度H22。
由於第一晶片堆疊2420的第一高度H21因第一間隔件2720的存在而大於第二晶片堆疊2430的第二高度H22,所以第一晶片堆疊2420和第二晶片堆疊2430可以按照使得第一晶片堆疊2420的第一突出角部2429 位於第二晶片堆疊2430的第二突出角部2439上方的方式並排設置在封裝基板2100上。結果,第一晶片堆疊2420的第一突出角部2429可以在平面圖中與第二晶片堆疊2430的第二突出角部2439交疊。也就是說,第二晶片堆疊2430的第二突出角部2439可以與第一晶片堆疊2420的第一突出角部2429垂直交疊,如圖2所示。
第二晶片堆疊2430還可以包括具有與第一間隔件2720的第一厚度D23不同的第二厚度D24的第二間隔件2730。第二間隔件2730的第二厚度D24可以小於第一間隔件2720的第一厚度D23。第一間隔件2720和第二間隔件2730可以是具有不同厚度的兩個介電層。例如,第一間隔件2720和第二間隔件2730可以是具有不同厚度的兩個介電帶。在一些實施方式中,第一間隔件2720和第二間隔件2730中的每一個可以包括半導體材料或金屬材料。例如,第一間隔件2720和第二間隔件2730中的每一個可以是沒有積體電路的虛設半導體晶片。虛設半導體晶片可以由與第一半導體晶片2200和第二半導體晶片2300基本上相同的材料(例如,矽材料)組成。在這種情況下,第一間隔件2720(或第二間隔件2730)與第一半導體晶片2200(或第二半導體晶片2300)之間的熱膨脹係數差可以被最小化以改善半導體封裝20的熱穩定性。
第一半導體晶片2200和第二半導體晶片2300可以通過黏合劑層2600彼此附接。第一半導體晶片2200和第二半導體晶片2300可以通過黏合劑層2600附接到封裝基板2100和間隔件2720和2730。封裝基板2100可以具有堆疊了第一晶片堆疊2420和第二晶片堆疊2430的第一基板表面2101和與位於第一晶片堆疊2420和第二晶片堆疊2430相對的位置處的第二 基板表面2102。第一晶片連接圖案2111可以設置在封裝基板2100的第一邊緣部分2191上,並且第二晶片連接圖案2113可以設置在封裝基板2100的與第一邊緣部分2191相對的第二邊緣部分2193上。第一接合線2510可以將第一晶片連接圖案2111電連接到構成第一晶片堆疊2420的第一半導體晶片2200的第一晶片襯墊2511。第二接合線2530可以將第二晶片連接圖案2113電連接到構成第二晶片堆疊2430的第二半導體晶片2300的第二晶片襯墊2531。可以提供密封劑2150以覆蓋封裝基板2100的第一基板表面2101和設置在第一基板表面2101上的第一晶片堆疊2420和第二晶片堆疊2430。球形連接圖案2120可以設置在封裝基板2100的第二基板表面2102上,並且外部連接器2130可以分別附接到各個球形連接圖案2120。介電層2140可以設置在封裝基板2100的第二基板表面2102上。介電層2140可以被設置為暴露球形連接圖案2120。
再次參照圖2,第一晶片堆疊2420可以包括依序堆疊在封裝基板2100的第一基板表面2101上的第一子晶片堆疊2420B、第一間隔件2720和第二子晶片堆疊2420T。第一子晶片堆疊2420B可以包括堆疊成在第一偏移方向2422上偏移的第一子晶片2200B,並且第二子晶片堆疊2420T可以包括堆疊成在第一偏移方向2422上偏移的第二子晶片2200T。第一間隔件2720可以具有第一厚度D23,並且可以用作用於將第二子晶片堆疊2420T的高度增加了第一厚度D23的提升構件。
第二晶片堆疊2430可以包括依序地堆疊在封裝基板2100的第一基板表面2101上的第三子晶片堆疊2430B、第二間隔件2730和第四子晶片堆疊2430T。第三子晶片堆疊2430B可以包括堆疊成在第二偏移方向 2432上偏移的第三子晶片2300B,並且第四子晶片堆疊2430T可以包括堆疊成在第二偏移方向2432上偏移的第四子晶片2300T。第二間隔件2730可以具有第二厚度D24,並且可以用作用於將第四子晶片堆疊2430T的高度增加了第二厚度D24的提升構件。
包括第一子晶片2200B和第二子晶片2200T的各個第一半導體晶片2200可以具有與包括第三子晶片2300B和第四子晶片2200T的各個第二半導體晶片2300具有基本相同的厚度。第一半導體晶片2200的數量可以等於第二半導體晶片2300的數量。第一子晶片2200B、第二子晶片2200T、第三子晶片2300B和第四子晶片2300T可以包括相同數量的晶片。第一間隔件2720的第一厚度D23可以與第二間隔件2730的第二厚度D24不同。在這種情況下,即使第一半導體晶片2200的數量等於第二半導體晶片2300的數量並且各個第一半導體晶片2200具有與各個第二半導體晶片2300相同的厚度,第一晶片堆疊2420的第一高度H21也可以不同於第二晶片堆疊2430的第二高度H22。
由於第一間隔件2720的第一厚度D23大於第二間隔件2730的第二厚度D24,所以第二晶片堆疊2430可以設置在封裝基板2100上,使得與在第二偏移方向2432上突出的第四子晶片堆疊2430T的上突出角部對應的第二突出角部2439可以從第二間隔件2730在第二偏移方向2432上突出,以面向第一間隔件2720的側壁。第二晶片堆疊2430的第二突出角部2439可以與第一間隔件2720間隔開,使得密封劑2150在封裝處理期間可以容易地流入第一晶片堆疊2420與第二晶片堆疊2430之間的空間。第二晶片堆疊2430的第二突出角部2439可以位於與在第一偏移方向2422上突出的 第一子晶片堆疊2420T的上突出角部對應的第一突出角部2429的下方。第二突出角部2439可以從第二間隔件2730在第二偏移方向2432上突出,並且第一突出角部2429可以從第一間隔件2720在第一偏移方向2422上突出。
第一間隔件2720可以被設置為暴露第一子晶片堆疊2420B的最頂層晶片2200B-4的邊緣部分。第一子晶片堆疊2420B的最頂層晶片2200B-4可以附接到第一間隔件2720的底表面。第一間隔件2720可以被設置成使得與第二晶片堆疊2430相鄰的第一間隔件2720的側壁2720S從與第二晶片堆疊2430相鄰的最頂層晶片2200B-4的側壁凹陷。也就是說,最頂層晶片2200B-4的邊緣部分可以在第一偏移方向2422上從第一間隔件2720的側壁2720S突出。因此,第一間隔件2720的寬度可以小於第一子晶片堆疊2420B的最頂層晶片2200B-4的寬度。
第一間隔件2720可以被設置成使得第一間隔件2720的側壁2720S從與第二晶片堆疊2430相鄰的第二子晶片堆疊2420T的最底部晶片2200T-1的側壁凹陷或與第二子晶片堆疊2420T的最底部晶片2200T-1對齊。第二子晶片堆疊2420T的最底部晶片2200T-1可以對應於附接到第一間隔件2720的頂表面的晶片。第二子晶片堆疊2420T的第二最底部晶片2200T-2可以按照在第一偏移方向2422上偏移的方式堆疊在最底部晶片2200T-1上。
第二晶片堆疊2430可以被設置成使得第二晶片堆疊2430的第二突出角部2439插入到由最頂層晶片2200B-4的邊緣部分和第二最底部晶片2200T-2的邊緣部分之間的“C”形側壁所包圍的空間中。也就是說,第二突出角部2439的一部分可以在平面圖中被定位成與最頂層晶片 2200B-4和第二最底部晶片2200T-2的邊緣部分交疊。因此,第一晶片堆疊2420和第二晶片堆疊2430可以被設置為彼此橫向接近。結果,可以減小半導體封裝20的尺寸。
構成第一子晶片堆疊2420B3的第一子晶片2200B可以通過第一接合線2510的第一子接合線2510B被電連接到第一晶片連接圖案2111,構成第二子晶片堆疊2420T的第二子晶片2200T可以通過第一接合線2510的第二子接合線2510T電連接到第一晶片連接圖案2111。構成第三子晶片堆疊2430B的第三子晶片2300B可以通過第二接合線2530的第三子接合線2530B電連接到第二晶片連接圖案2113,並且構成第四子晶片堆疊2430T的第四子晶片2300T可以通過第二接合線2530的第四子接合線2530T電連接到第二晶片連接圖案2113。
圖3是圖示根據實施方式的半導體封裝30的示例表示的截面圖。
參照圖3,半導體封裝30可以包括在封裝基板3100上並排堆疊的第一晶片堆疊3420和第二晶片堆疊3430。第一晶片堆疊3420和第二晶片堆疊3430可以按照在平行於封裝基板3100的表面的橫向方向上彼此相鄰的方式堆疊在封裝基板3100上。第一晶片堆疊3420可以包括被堆疊成在第一偏移方向3422上偏移的多個第一半導體晶片3200和第一間隔件3720,並且第二晶片堆疊3430可以包括堆疊成在第二偏移方向3432上偏移的多個第二半導體晶片3300。第一偏移方向3422可以是與第二偏移方向3432相反的方向。第一間隔件3720可以用作第一晶片堆疊3420的中間層。例如,第一間隔件3720可以設置在第一半導體晶片3200的兩個相鄰晶片之間。第二 晶片堆疊3430還可以包括具有第二厚度D34的第二間隔件3730,該第二厚度D34基本上等於第一間隔件3720的第一厚度D33。
第一半導體晶片3200和第二半導體晶片3300可以通過黏合劑層3600彼此附接。此外,第一半導體晶片3200和第二半導體晶片3300可以通過黏合劑層3600附接到封裝基板3100和間隔件3720和3730。封裝基板3100可以具有堆疊了第一晶片堆疊3420和第二晶片堆疊3430的第一基板表面3101和位於與第一晶片堆疊3420和第二晶片堆疊3430相對的位置處的第二基板表面3102。第一晶片連接圖案3111可以設置在封裝基板3100的第一邊緣部分3191上,並且第二晶片連接圖案3113可以設置在封裝基板3100的與第一邊緣部分3191相對的第二邊緣部分3193上。第一接合線3510可以將第一晶片連接圖案3111電連接到構成第一晶片堆疊3420的第一半導體晶片3200的第一晶片襯墊3511。第二接合線3530可以將第二晶片連接圖案3113電連接到構成第二晶片堆疊3430的第二半導體晶片3300的第二晶片襯墊3513。可以提供密封劑3150以覆蓋封裝基板3100的第一基板表面3101以及設置在第一基板表面3101上的第一晶片堆疊3420和第二晶片堆疊3430。球形連接圖案3120可以設置在封裝基板3100的第二基板表面3102上,並且外部連接器3130可以分別附接到球形連接圖案3120。介電層3140可以設置在封裝基板3100的第二基板表面3102上。介電層3140可以設置成暴露球形連接圖案3120。
再次參照圖3,第一晶片堆疊3420可以包括依序堆疊在封裝基板3100的第一基板表面3101上的第一子晶片堆疊3420B、第一間隔件3720和第二子晶片堆疊3420T。第一子晶片堆疊3420B可以包括堆疊成在第 一偏移方向3422上偏移的第一子晶片3200B,並且第二子晶片堆疊3420T可以包括堆疊成在第一偏移方向3422上偏移的第二子晶片3200T。第一間隔件3720可以堆疊在第一子晶片堆疊3420B上,並且第二子晶片堆疊3420T可以堆疊在第一間隔件3720上。第一間隔件3720可以用作用於將第二子晶片堆疊3420T的高度增加了第一厚度D33的提升構件。
第二晶片堆疊3430可以包括依序堆疊在封裝基板3100的第一基板表面3101上的第三子晶片堆疊3430B、第二間隔件3730和第四子晶片堆疊3430T。第三子晶片堆疊3430B可以包括堆疊成在第二偏移方向3432上偏移的第三子晶片3300B,並且第四子晶片堆疊3430T可以包括堆疊成在第二偏移方向3432上偏移的第四子晶片3300T。第二間隔件3730可以堆疊在第三子晶片堆疊3430B3上,並且第四子晶片堆疊3430T可以堆疊在第二間隔件3730上。第二間隔件3730可以用作用於將第四子晶片堆疊3430T的高度增加了第二厚度D34的提升構件。
如果構成第一子晶片3200B和第二子晶片3200T的第一半導體晶片3200中的任何一個的厚度或第一半導體晶片3200的總厚度大於構成第三子晶片3300B和第四子晶片3300T的第二半導體晶片3300的總厚度,則第一晶片堆疊3420的第一高度H31可與第二晶片堆疊3430的第二高度H32不同,即使第一半導體晶片3200的數量等於第二半導體晶片3300的數量並且第一間隔件3720的第一厚度D33等於第二間隔件3730的第二厚度D34。
在一些實施方式中,第二子晶片3200T、第三子晶片3300B和第四子晶片3300T可以具有基本上相同的厚度。如果各個第一子晶片 3200B的第三厚度D32B大於各個第二子晶片3200T的第四厚度D32T、各個第三子晶片3300B的第五厚度D33B或各個第四子晶片3300T的第六厚度D33T,則第一晶片堆疊3420的第一高度H31可以大於第二晶片堆疊3430的第二高度H32。因此,與在第二偏移方向3432上突出的第四子晶片堆疊3430T的上突出角部對應的第二突出角部3439可以位於與在第一偏移方向3422上突出的第一子晶片堆疊3420T的上突出角部對應的第一突出角部3429的下方。第二晶片堆疊3430的第二突出角部3439可以面向第一間隔件3720的側壁3720S。
構成第一子晶片堆疊3420B的第一子晶片3200B可以通過第一接合線3510的第一子接合線3510B電連接到第一晶片連接圖案3111,並且構成第二子晶片堆疊3420T的第二子晶片3200T可以通過一接合線3510的第二子接合線3510T電連接到第一晶片連接圖案3111。構成第三子晶片堆疊3430B的第三子晶片3300B可以通過第二接合線3530的第三子接合線3530B電連接到第二晶片連接圖案3113,並且構成第四子晶片堆疊3430T的第四子晶片3300T可以通過第二接合線3530的第四子接合線3530T電連接到第二晶片連接圖案3113。
根據實施方式的半導體封裝的第一晶片堆疊和第二晶片堆疊可以並排設置在封裝基板上,並且可以在橫向方向上彼此間隔開。因此,嵌入在半導體封裝中的半導體晶片的數量可以增加,而半導體封裝的高度減小了。堆疊以構成第一晶片堆疊的半導體晶片的偏移方向可以與堆疊以構成第二晶片堆疊的半導體晶片的偏移方向不同。在這種情況下,第一晶片堆疊和第二晶片堆疊的上突出角部可以在平面圖中彼此交疊以減小半導 體封裝的寬度。為了實現具有不同高度的第一晶片堆疊和第二晶片堆疊,構成第一晶片堆疊和第二晶片堆疊的至少一個半導體晶片的厚度可以大於其他半導體晶片的厚度,或者可以在構成第一晶片堆疊或第二晶片堆疊的各個半導體晶片之間設置間隔件。
圖4是圖示包括含有根據實施方式的至少一個半導體封裝的記憶卡7800的電子系統的示例表示的方塊圖。記憶卡7800包括諸如非易失性記憶體裝置的記憶體7810和記憶體控制器7820。記憶體7810和記憶體控制器7820可以存儲資料或讀取所存儲的資料。記憶體7810及/或記憶體控制器7820包括根據實施方式的設置在半導體封裝中的一個或更多個半導體晶片。
記憶體7810可以包括應用本公開的實施方式的技術的非易失性記憶體裝置。記憶體控制器7820可以控制記憶體7810,使得所存儲的資料被讀出或回應於來自主機7830的讀取/寫入請求而存儲資料。
圖5是圖示包括根據實施方式的封裝中的至少一個的電子系統8710的示例表示的方塊圖。電子系統8710可以包括控制器8711、輸入/輸出裝置8712和記憶體8713。控制器8711、輸入/輸出裝置8712和記憶體8713可以通過匯流排8715彼此聯接,匯流排8715提供資料移動的通路。
在一個實施方式中,控制器8711可以包括一個或更多個微處理器、數位訊號處理器、微控制器及/或能夠執行與這些部件相同的功能的邏輯裝置。根據本公開的實施方式,控制器8711或記憶體8713可以包括一個或更多個半導體封裝。輸入/輸出裝置8712可以包括從小鍵盤、鍵盤、顯示裝置、觸控式螢幕等中選擇的至少一個。記憶體8713是用於存儲資料 的裝置。記憶體8713可以存儲要由控制器8711執行的資料及/或命令等。
記憶體8713可以包括諸如DRAM的易失性記憶體裝置及/或諸如快閃記憶體的非易失性記憶體裝置。例如,可以將快閃記憶體安裝到諸如移動終端或桌上型電腦的資訊處理系統。快閃記憶體可以構成固態硬碟(SSD)。在這種情況下,電子系統8710可以將大量資料穩定地存儲在快閃記憶體系統中。
電子系統8710還可以包括被構造為向通信網路發送資料和從通信網路接收資料的介面8714。介面8714可以是有線或無線類型。例如,介面8714可以包括天線或者有線或無線收發器。
電子系統8710可以被實現為移動系統、個人電腦、工業電腦或執行各種功能的邏輯系統。例如,移動系統可以是個人數位助理(PDA)、可攜式電腦、平板電腦、行動電話、智慧型電話、無線電話、膝上型電腦、記憶卡、數位音樂系統和資訊發送/接收系統。
如果電子系統8710是能夠執行無線通訊的設備,則電子系統8710可以在使用分碼多重存取(code division multiple access,CDMA)、全球行動通信系統(global system for mobile communication,GSM)、北美數位行動電話(north American digital cellular,NADC)、增強分時多重存取(enhanced-time division multiple access,E-TDMA)、寬頻分碼多重存取(wideband code division multiple access,WCDMA)、CDMA2000、長期演進技術(long term evolution,LTE)或無線寬頻網路(wireless broadband Internet,Wibro)技術的通信系統中使用。
出於例示的目的已經公開了本公開的實施方式。本領域技術 人士將理解,在不脫離本公開和所附申請專利範圍的範圍和精神的情況下,可以進行各種修改、添加和替換。
10‧‧‧半導體封裝
100‧‧‧封裝基板
101‧‧‧第一基板表面
102‧‧‧第二基板表面
111‧‧‧晶片連接圖案/第一晶片連接圖案
113‧‧‧晶片連接圖案/第二晶片連接圖案
120‧‧‧球形連接圖案
130‧‧‧外部連接器
140‧‧‧介電層
150‧‧‧密封劑
152‧‧‧第一側壁
153‧‧‧第二側壁
191‧‧‧第一邊緣部分
193‧‧‧第二邊緣部分
200‧‧‧第一半導體晶片
201‧‧‧第一表面
201E‧‧‧第一晶片襯墊區域
203‧‧‧第二表面
203E‧‧‧第二表面
205‧‧‧第一側壁
206‧‧‧第二側壁
210‧‧‧第一晶片
220‧‧‧第二晶片
230‧‧‧第三晶片
240‧‧‧第四晶片
300‧‧‧第二半導體晶片
301E‧‧‧第二晶片襯墊區域
310‧‧‧第一晶片
320‧‧‧第二晶片
330‧‧‧第三晶片
340‧‧‧第四晶片
420‧‧‧第一晶片堆疊
422‧‧‧第一偏移方向
425‧‧‧第一正向階梯式側壁
426‧‧‧第一反向階梯式側壁
429‧‧‧第一突出角部
430‧‧‧第二晶片堆疊
432‧‧‧第二偏移方向
435‧‧‧第二正向階梯式側壁
436‧‧‧第二反向階梯式側壁
439‧‧‧第二突出角部
510‧‧‧第一接合線
511‧‧‧第一晶片襯墊
530‧‧‧第二接合線
531‧‧‧第二晶片襯墊
600‧‧‧黏合劑層
D1、D2‧‧‧厚度
H1、H2‧‧‧高度

Claims (28)

  1. 一種半導體封裝,所述半導體封裝包括:第一晶片堆疊,其包括堆疊在封裝基板的表面上並且在第一偏移方向上偏移的第一晶片;以及第二晶片堆疊,其包括堆疊在與所述第一晶片堆疊不同之位置處的所述封裝基板的所述表面上並且在第二偏移方向上偏移的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向,其中,所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
  2. 根據請求項1所述的半導體封裝,所述半導體封裝還包括覆蓋所述第一晶片堆疊和所述第二晶片堆疊的密封劑,其中,所述第一晶片堆疊被設置成使得所述第一晶片堆疊的第一正向階梯式側壁面向所述密封劑的第一側壁,並且所述第一晶片堆疊的與所述第一正向階梯式側壁相對的第一反向階梯式側壁面向所述第二晶片堆疊;以及其中,所述第二晶片堆疊被設置成使得所述第二晶片堆疊的第二正向階梯式側壁面向所述密封劑的與所述第一側壁相對的第二側壁,並且所述第二晶片堆疊的與所述第二正向階梯式側壁相對的第二反向階梯式側壁面向所述第一晶片堆疊的所述第一反向階梯式側壁。
  3. 根據請求項2所述的半導體封裝,其中,所述第二晶片堆疊被設置成使得所述第二晶片堆疊的所述第二突出角部面向所述第一晶片堆疊的 所述第一反向階梯式側壁。
  4. 根據請求項1所述的半導體封裝,所述半導體封裝還包括:第一接合線,其將所述封裝基板電連接到所述第一晶片;以及第二接合線,其將所述封裝基板電連接到所述第二晶片,其中,所述第一接合線被設置在所述第一晶片堆疊的與所述第二晶片堆疊相對的側壁上,並且所述第二接合線被設置在所述第二晶片堆疊的與所述第一晶片堆疊相對的側壁上。
  5. 根據請求項4所述的半導體封裝,其中,所述封裝基板包括:基板主體;第一晶片連接圖案,其被設置在所述基板主體的第一邊緣部分上並且連接到所述第一接合線;以及第二晶片連接圖案,其被設置在所述基板主體的與所述第一邊緣部分相對的第二邊緣部分上並且與所述第二接合線連接。
  6. 根據請求項1所述的半導體封裝,其中,所述第二晶片堆疊的高度小於所述第一晶片堆疊的高度。
  7. 根據請求項1所述的半導體封裝,其中,所述第二晶片中的至少一個的厚度小於所述第一晶片中的任何一個的厚度。
  8. 根據請求項1所述的半導體封裝,其中,所述第一晶片堆疊與所述第二晶片堆疊的所述第二突出角部間隔開。
  9. 一種半導體封裝,所述半導體封裝包括:第一晶片堆疊,其包括堆疊在封裝基板的表面上並且偏移以形成第一反向階梯式側壁的第一晶片;以及 第二晶片堆疊,其包括堆疊在與所述第一晶片堆疊不同之位置處的所述封裝基板的所述表面上並且偏移以形成第二反向階梯式側壁的第二晶片,其中,所述第一晶片堆疊的第一突出角部朝向所述第二晶片堆疊突出。
  10. 根據請求項9所述的半導體封裝,其中,所述第二晶片堆疊包括朝向所述第一突出角部突出的第二突出角部。
  11. 根據請求項10所述的半導體封裝,其中,所述第一突出角部與所述第二突出角部垂直交疊。
  12. 根據請求項9所述的半導體封裝,其中,所述第一突出角部朝向所述封裝基板的中心突出。
  13. 根據請求項9所述的半導體封裝,其中,所述第一突出角部遠離所述封裝基板的第一邊緣部分突出。
  14. 根據請求項13所述的半導體封裝,所述半導體封裝還包括:第一接合線,其將所述第一邊緣部分處的所述封裝基板電連接到所述第一晶片。
  15. 根據請求項9所述的半導體封裝,其中,所述第二晶片中的至少一個的厚度小於所述第一晶片中的任何一個的厚度。
  16. 一種半導體封裝,所述半導體封裝包括:第一晶片堆疊,其包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片;第二晶片堆疊,其包括堆疊在所述封裝基板上並且在第二偏移方向 上偏移的第二晶片;第一間隔件,其被設置在所述第一晶片的兩個相鄰晶片之間;以及第二間隔件,其被設置在所述第二晶片的兩個相鄰晶片之間,其中,所述第一晶片堆疊的第一突出角部朝向所述第二晶片堆疊突出,所述第二晶片堆疊的第二突出角部朝向所述第一晶片堆疊突出,並且所述第二間隔件的厚度與所述第一間隔件的厚度不同。
  17. 根據請求項16所述的半導體封裝,其中,所述第一晶片的數量等於所述第二晶片的數量。
  18. 根據請求項16所述的半導體封裝,其中,所述第二晶片堆疊的所述第二突出角部與所述第一晶片堆疊的所述第一間隔件間隔開,以允許密封劑流入所述第一晶片堆疊與所述第二晶片堆疊之間的空間。
  19. 一種半導體封裝,所述半導體封裝包括:第一晶片堆疊,其包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一晶片;第二晶片堆疊,其包括堆疊在所述封裝基板上並且在第二偏移方向上偏移的第二晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向,第一間隔件,其設置在所述第一晶片的兩個相鄰晶片之間;以及第二間隔件,其設置在所述第二晶片的兩個相鄰晶片之間,其中,所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊,並且所述第二間隔件的厚度與所述第一間隔件的厚度不 同。
  20. 根據請求項19所述的半導體封裝,其中,所述第一晶片和所述第二晶片具有基本上相同的厚度,並且其中,所述第一晶片的數量等於所述第二晶片的數量。
  21. 根據請求項19所述的半導體封裝,其中,所述第一間隔件被設置成暴露所述第一晶片的位於所述第一間隔件下方的最頂層晶片的第一邊緣部分;以及其中,所述第一晶片的位於所述第一間隔件下方的所述最頂層晶片的所述第一邊緣部分朝向所述第二晶片堆疊突出。
  22. 根據請求項19所述的半導體封裝,其中,所述第一間隔件的寬度小於所述第一晶片的位於所述第一間隔件下方的最頂層晶片的寬度,其中,所述第二晶片堆疊被設置成使得所述第二突出角部面向所述第一間隔件的側壁,並且其中,所述第二晶片堆疊被設置成使得所述第二突出角部與所述第一晶片的位於所述第一間隔件下方的所述最頂層晶片的邊緣部分和所述第一晶片的位於所述第一間隔件上的第一最底部晶片或第二最底部晶片的邊緣部分垂直交疊。
  23. 根據請求項19所述的半導體封裝,其中,所述第一晶片堆疊與所述第二晶片堆疊的所述第二突出角部間隔開,並且其中,所述第二晶片堆疊的所述第二突出角部與所述第一晶片堆疊的所述第一間隔件間隔開,以允許密封劑流入所述第一晶片堆疊與所述 第二晶片堆疊之間的空間。
  24. 根據請求項19所述的半導體封裝,其中,所述第一間隔件包括介電帶。
  25. 根據請求項19所述的半導體封裝,其中,所述第一間隔件包括虛設半導體晶片。
  26. 一種半導體封裝,所述半導體封裝包括:第一子晶片堆疊,其包括堆疊在封裝基板上並且在第一偏移方向上偏移的第一子晶片;第二子晶片堆疊,其包括堆疊在所述第一子晶片堆疊上的第二子晶片,其中,所述第二子晶片中的每一個的厚度不同於所述第一子晶片中的每一個的厚度;第一晶片堆疊,其包括所述第一子晶片堆疊、所述第二子晶片堆疊以及位於所述第一子晶片堆疊與所述第二子晶片堆疊之間的第一間隔件;以及第二晶片堆疊,其被設置在所述封裝基板上,其中,所述第一晶片堆疊的朝向所述第二晶片堆疊突出的第一突出角部與所述第二晶片堆疊的朝向所述第一晶片堆疊突出的第二突出角部垂直交疊。
  27. 根據請求項26所述的半導體封裝,其中,所述第二晶片堆疊包括:第三子晶片堆疊,其包括堆疊在所述封裝基板上並且在第二偏移方向上偏移的第三子晶片,所述第二偏移方向對應於所述第一偏移方向的相反方向;第四子晶片堆疊,其包括堆疊在所述第三子晶片堆疊上的第四子晶 片;以及第二間隔件,其被設置在所述第三子晶片堆疊與所述第四子晶片堆疊之間,其中,所述第二間隔件具有與所述第一間隔件基本上相同的厚度,其中,所述第三子晶片和所述第四子晶片中的每一個具有與所述第二子晶片中的每一個基本上相同的厚度,其中,所述第一子晶片的數量等於所述第二子晶片的數量、所述第三子晶片的數量和所述第四子晶片的數量。
  28. 根據請求項26所述的半導體封裝,其中,所述第一晶片堆疊中的晶片的數量等於所述第二晶片堆疊中的晶片的數量,並且其中,所述第一晶片堆疊與所述第二晶片堆疊的所述第二突出角部間隔開。
TW106120558A 2016-10-28 2017-06-20 具有不對稱晶片堆疊結構的半導體封裝 TWI718313B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
??10-2016-0142439 2016-10-28
KR10-2016-0142439 2016-10-28
KR1020160142439A KR102576764B1 (ko) 2016-10-28 2016-10-28 비대칭 칩 스택들을 가지는 반도체 패키지

Publications (2)

Publication Number Publication Date
TW201830654A TW201830654A (zh) 2018-08-16
TWI718313B true TWI718313B (zh) 2021-02-11

Family

ID=62021654

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106120558A TWI718313B (zh) 2016-10-28 2017-06-20 具有不對稱晶片堆疊結構的半導體封裝

Country Status (4)

Country Link
US (2) US9991226B2 (zh)
KR (1) KR102576764B1 (zh)
CN (1) CN108022915B (zh)
TW (1) TWI718313B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018160157A (ja) * 2017-03-23 2018-10-11 東芝メモリ株式会社 半導体パッケージ
US11881441B2 (en) * 2017-09-29 2024-01-23 Intel Corporation Stacked die semiconductor package spacer die
CN110729272A (zh) * 2019-03-04 2020-01-24 Pep创新私人有限公司 芯片封装方法及封装结构
US10797020B2 (en) 2017-12-29 2020-10-06 Micron Technology, Inc. Semiconductor device assemblies including multiple stacks of different semiconductor dies
CN112567352A (zh) 2018-08-14 2021-03-26 拉姆伯斯公司 经封装的集成设备
JP2020035957A (ja) * 2018-08-31 2020-03-05 キオクシア株式会社 半導体装置
WO2020100308A1 (ja) * 2018-11-16 2020-05-22 日立化成株式会社 半導体装置及びその製造方法、並びに半導体装置の製造に使用される構造体
KR102628536B1 (ko) * 2019-02-01 2024-01-25 에스케이하이닉스 주식회사 적층 칩 구조를 가지는 반도체 패키지
KR102591697B1 (ko) * 2019-03-06 2023-10-20 에스케이하이닉스 주식회사 하이브리드 와이어 본딩 구조를 포함한 스택 패키지
JP7242366B2 (ja) * 2019-03-22 2023-03-20 キオクシア株式会社 半導体装置
KR20200121126A (ko) * 2019-04-15 2020-10-23 삼성전자주식회사 반도체 패키지
KR20210019226A (ko) * 2019-08-12 2021-02-22 에스케이하이닉스 주식회사 적층 반도체 칩을 포함하는 반도체 패키지
KR20210066049A (ko) 2019-11-27 2021-06-07 삼성전자주식회사 반도체 패키지
KR20210101802A (ko) 2020-02-11 2021-08-19 삼성전자주식회사 반도체 패키지 및 반도체 패키지의 제조 방법
US11538506B2 (en) 2020-07-21 2022-12-27 Samsung Electronics Co., Ltd. Semiconductor device and semiconductor package including the semiconductor device
US11309281B2 (en) * 2020-08-26 2022-04-19 Micron Technology, Inc. Overlapping die stacks for NAND package architecture
KR20220097725A (ko) * 2020-12-31 2022-07-08 삼성전자주식회사 반도체 패키지
US11830849B2 (en) 2021-11-04 2023-11-28 Western Digital Technologies, Inc. Semiconductor device with unbalanced die stackup

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200919693A (en) * 2007-10-16 2009-05-01 Hynix Semiconductor Inc Stacked semiconductor package that prevents damage to semiconductor chip when wire-bonding and method for manufacturing the same
US20100007001A1 (en) * 2008-07-11 2010-01-14 David Wei Wang Semiconductor package structure and method for manufacturing the same
US20130093102A1 (en) * 2011-10-18 2013-04-18 Eun-hee Jung Semiconductor packages and methods of manufacturing the same
US8947931B1 (en) * 2014-06-13 2015-02-03 Sandisk Technologies Inc. Memory module
US20150200187A1 (en) * 2014-01-16 2015-07-16 Chul Park Semiconductor package including stepwise stacked chips

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060267173A1 (en) * 2005-05-26 2006-11-30 Sandisk Corporation Integrated circuit package having stacked integrated circuits and method therefor
JP4498403B2 (ja) * 2007-09-28 2010-07-07 株式会社東芝 半導体装置と半導体記憶装置
CN101452860B (zh) * 2007-12-07 2011-11-30 矽品精密工业股份有限公司 多芯片堆叠结构及其制法
JP5271861B2 (ja) * 2009-10-07 2013-08-21 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
KR101686553B1 (ko) * 2010-07-12 2016-12-14 삼성전자 주식회사 반도체 패키지 및 패키지 온 패키지
KR101774938B1 (ko) * 2011-08-31 2017-09-06 삼성전자 주식회사 지지대를 갖는 반도체 패키지 및 그 형성 방법
WO2014131152A1 (en) 2013-02-26 2014-09-04 Sandisk Information Technology (Shanghai) Co., Ltd. Semiconductor device including alternating stepped semiconductor die stacks
JP5843803B2 (ja) * 2013-03-25 2016-01-13 株式会社東芝 半導体装置とその製造方法
CN103474421B (zh) * 2013-08-30 2016-10-12 晟碟信息科技(上海)有限公司 高产量半导体装置
KR102116979B1 (ko) * 2013-10-28 2020-06-05 삼성전자 주식회사 적층 반도체 패키지
US9412722B1 (en) * 2015-02-12 2016-08-09 Dawning Leading Technology Inc. Multichip stacking package structure and method for manufacturing the same
US9673183B2 (en) * 2015-07-07 2017-06-06 Micron Technology, Inc. Methods of making semiconductor device packages and related semiconductor device packages
US10147705B2 (en) * 2017-02-21 2018-12-04 Micron Technology, Inc. Stacked semiconductor die assemblies with die substrate extensions
KR20180130043A (ko) * 2017-05-25 2018-12-06 에스케이하이닉스 주식회사 칩 스택들을 가지는 반도체 패키지

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200919693A (en) * 2007-10-16 2009-05-01 Hynix Semiconductor Inc Stacked semiconductor package that prevents damage to semiconductor chip when wire-bonding and method for manufacturing the same
US20100007001A1 (en) * 2008-07-11 2010-01-14 David Wei Wang Semiconductor package structure and method for manufacturing the same
US20130093102A1 (en) * 2011-10-18 2013-04-18 Eun-hee Jung Semiconductor packages and methods of manufacturing the same
US20150200187A1 (en) * 2014-01-16 2015-07-16 Chul Park Semiconductor package including stepwise stacked chips
US8947931B1 (en) * 2014-06-13 2015-02-03 Sandisk Technologies Inc. Memory module

Also Published As

Publication number Publication date
CN108022915A (zh) 2018-05-11
KR20180046990A (ko) 2018-05-10
TW201830654A (zh) 2018-08-16
US10217722B2 (en) 2019-02-26
US9991226B2 (en) 2018-06-05
CN108022915B (zh) 2021-01-01
US20180254261A1 (en) 2018-09-06
US20180122771A1 (en) 2018-05-03
KR102576764B1 (ko) 2023-09-12

Similar Documents

Publication Publication Date Title
TWI718313B (zh) 具有不對稱晶片堆疊結構的半導體封裝
TWI732985B (zh) 包含堆疊晶片的半導體封裝
US9985002B2 (en) Thin stack packages
US9153557B2 (en) Chip stack embedded packages
CN111081648B (zh) 包括支承上芯片层叠物的支承块的半导体封装件
TW202029423A (zh) 包括橋接晶粒的半導體封裝
US9391009B2 (en) Semiconductor packages including heat exhaust part
TWI768119B (zh) 包含晶片堆疊的半導體封裝
TWI655737B (zh) 包含複數個堆疊晶片之半導體封裝
US20190043833A1 (en) Semiconductor packages including a plurality of stacked dies
US10998294B2 (en) Semiconductor packages having stacked chip structure
US9209161B2 (en) Stacked package and method for manufacturing the same
US10903189B2 (en) Stack packages including stacked semiconductor dies
US20160013161A1 (en) Semiconductor package
TW202215617A (zh) 包括支撐件的堆疊封裝件
TW202226518A (zh) 包括被動裝置的堆疊封裝件
TWI842777B (zh) 包含支撐基板的堆疊封裝件
TW202101710A (zh) 包含支撐基板的堆疊封裝件