TWI705319B - 用於產生可程式化電壓參考的設備與方法 - Google Patents
用於產生可程式化電壓參考的設備與方法 Download PDFInfo
- Publication number
- TWI705319B TWI705319B TW105125707A TW105125707A TWI705319B TW I705319 B TWI705319 B TW I705319B TW 105125707 A TW105125707 A TW 105125707A TW 105125707 A TW105125707 A TW 105125707A TW I705319 B TWI705319 B TW I705319B
- Authority
- TW
- Taiwan
- Prior art keywords
- impedance state
- voltage
- electronic switch
- current
- related electronic
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/14—Dummy cell management; Sense reference voltage generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Semiconductor Memories (AREA)
- Control Of Electrical Variables (AREA)
- Control Of Voltage And Current In General (AREA)
Abstract
本文中所揭示的標的物可係關於產生可程式化電壓參考。
Description
本文中所揭示的標的物可係關於產生可程式電壓參考。
可例如在廣泛範圍之電子裝置類型中發現積體電路裝置,諸如電子開關裝置。舉例而言,記憶體、邏輯及/或其他電子裝置可併有可用於電腦、數位攝影機、蜂巢式電話、平板裝置、個人數位助理等中之電子開關。設計者在考慮用於任何特定應用之適用性時可能關注的與諸如可併入在記憶體、邏輯及/或其他電子裝置中之電子開關裝置相關聯的因素可包括例如實體大小、儲存密度、操作電壓及/或功率消耗。設計者可能關注之其他示例性因素可包括製造成本、製造難易度、可縮放能力及/或可靠性。此外,似乎存在對展現較低功率及/或較高速度之特徵的記憶體、邏輯及/或其他電子裝置的愈來愈高的需要。
一種方法,包含:產生電壓參考信號,其中電壓參考信號之電壓位準至少部分地基於相關電子開關之可程式化阻抗狀態。
一種設備,包含:向相關電子開關提供輸出電流以產生電壓參考信號之輸出電流產生單元,其中電壓參考信號之電壓位準至少部分地基於相關電子開關之可程式化阻抗狀態。
本說明書通篇提及之一個實施方式、一實施方式、一個實施例、一實施例及/或類似者係指結合特定實施方式及/或實施例描述之特定特徵結構、結構及/或特徵包括在所請求標的物之至少一個實施方式及/或實施例中。因此,此等片語例如在本說明書通篇之各種地方中之出現,不一定意欲指同一實施方式或指所描述之任何一個特定實施。此外應理解,例如,所描述之特定特徵結構、結構及/或特徵能夠以各種方式合併在一或多個實施方式中,且因此在所意欲之申請專利範圍範疇內。當然,大體上,此等及其他問題隨上下文而變化。因此,描述及/或用途之特定上下文提供關於待做出之推論之有益指導。
如本文中所用,術語「耦合」、「連接」及/或類似術語係一般使用。應理解,此等術語不意欲為同義詞。更確切地說,「連接」一般用以指示例如兩個或更多個組件直接實體(包括電)接觸;而「耦合」一般用以意謂兩個或更多個組件可能直接實體(包括電)接觸;然而,「耦合」亦一般用以亦意謂兩個或更多個組件不一定直接接觸,而能夠合作及/或相互作用。術語耦合亦例如在適當的上下文中一般理解為意謂間接地連接。
如本文中所用,術語「及」、「或」、「及/或」及/或類似術語包括多種含義,亦預期此等術語至少部分地取決於使用此等術語之特定上下文。通常,若用於關聯清單,諸如A、B或C,則「或」意欲意謂A、B及C,此處以包含意義使用,以及A、B或C,此處以排他意義使用。另外,術語「一或多個」及/或類似術語用於以單數形式描述任何特徵結構、結構及/或特徵,及/或亦用於描述複數個特徵結構、結構及/或特徵及/或上述各者之一些其他組合。同樣地,術語「基於」及/或類似術語理解為不一定意欲表達因素之排他性組合,而允許不一定經清楚地描述之額外因素之存在。當然,對於所有前述內容,描述及/或使用之特定上下文提供關於待做出之推論之有益指導。應注意,以下描述僅提供一或多個說明性實例且所請求目標物不限制為此等一或多個說明性實例;然而,再一次地,描述及/或使用之特定上下文提供關於待做出之推論之有益指導。
在極廣泛的電子裝置類型及/或電子電路類型之範圍中,精確的電壓參考信號可具有重要用途。舉例而言,且非限制性地,更精確的電壓參考信號可為混合信號晶片(包括廣泛範圍的裝置及/或電路類型,諸如資料轉換器、鎖相迴路、高速收發器等)中之重要構建塊。本文中揭示的實施例可描述用於產生電壓參考信號之示例性設備、技術及/或處理。在一或多個實施例中,舉例而言,可調節電壓參考信號諸如以導致溫度、處理及/或電壓之變化。在一或多個實施例中,用於調節電壓參考信號之示例性技術可包括使用可變阻抗器裝置,亦稱為相關電子開關裝置,如下文更完整地解釋。
本揭示內容之特定態樣例如在記憶體及/或邏輯裝置中併有相關電子材料(correlated electron material; CEM)以形成相關電子開關(correlated electron switch; CES)。亦可在廣泛範圍之其他電子電路類型(例如濾波器電路、資料轉換器、鎖相迴路及高速收發器)中利用CES裝置,但所請求標的物之範疇在範疇中不限於此等方面。在此上下文中,CES可展現實質上突然的導體/絕緣體轉換,此轉換係由電子相關性而非固態結構相變(例如,相變記憶體(phase change memory; PCM)裝置中之結晶/非晶或電阻RAM裝置中之長絲形成及傳導)而產生。在一個態樣中,相比於熔化/固化或長絲形成,CES中之實質上突然的導體/絕緣體轉換可例如回應於量子機械現象。CES中之在導電與絕緣狀態之間及/或在第一與第二阻抗狀態之間的此等量子機械轉換可在若干態樣中之任一者中理解。如本文中所用,術語「導電狀態」、「較低阻抗狀態」及/或「金屬狀態」可為可互換的,及/或有時可稱為「導電/較低阻抗狀態」。類似地,術語「絕緣狀態」及「較高阻抗狀態」在本文中可互換地使用,及/或有時可稱為「絕緣/較高阻抗狀態」。
在一態樣中,在絕緣/較高阻抗狀態與導電/較低阻抗狀態之間的相關電子開關材料之量子機械轉換可依據莫特(Mott)轉換來理解。在莫特轉換中,若莫特轉換條件發生,則材料可自絕緣/較高阻抗狀態切換至導電/較低阻抗狀態。莫特條件係藉由(nC
)1/3
a ≈ 0.26定義,其中nC
為電子濃度且「a」為波爾(Bohr)半徑。當達至臨界載流子濃度以使得滿足莫特條件時,莫特轉換將發生且CES之狀態將自較高電阻/較高電容狀態(亦即,絕緣/較高阻抗狀態)變為較低電阻/較低電容狀態(亦即,導電/較低阻抗狀態)。
在另一態樣中,莫特轉換係藉由電子之局部化控制。當載流子經局部化時,電子之間的強庫侖(coulomb)相互作用使CEM之能帶破裂以產生絕緣體。當電子不再經局部化時,弱庫侖相互作用起支配作用且能帶破裂經移除,從而導致金屬(導電)能帶。此有時解釋為「擁擠升降機」現象。當升降機中僅有一些人時,人們可容易地四處移動,此類似於導電/較低阻抗狀態。另一方面,當升降機達到某個人群密度時,人們無法再移動,此類似於絕緣/較高阻抗狀態。然而,應理解,類似於量子現象之所有經典解釋,此出於說明性目的提供之經典解釋僅為不完全類似物,且所請求標的物不限於此方面。
此外,在一實施例中,自絕緣/較高阻抗狀態切換至導電/較低阻抗狀態可帶來電容變化以及電阻變化。舉例而言,CES可包括可變電阻之特性以及可變電容之特性。亦即,CES裝置之阻抗特徵可包括電阻與電容組件兩者。舉例而言,在金屬狀態中,CEM可具有實質上零電場,及因此具有實質上零電容。類似地,在絕緣/較高阻抗狀態中(其中歸因於自由電子之較低密度,電子屏蔽可能具有極大缺點),外部電場可能能夠穿透CEM,且因此CEM將因CEM之介電功能中之實體變化而具有電容。因此,舉例而言,在一態樣中,在CES中自絕緣/較高阻抗狀態轉換至導電/較低阻抗狀態可導致電阻與電容兩者之變化。
在一實施例中,CES裝置可在CES裝置之CEM之大部分體積中回應於莫特轉換切換阻抗狀態。在一實施例中,CES裝置可包含「主體切換」。如本文中所用,術語「主體切換」係指CES裝置之CEM之至少大部分體積切換阻抗狀態,諸如回應於莫特轉換。舉例而言,在一實施例中,CES裝置之實質上所有CEM可回應於莫特轉換自絕緣/較高阻抗狀態切換至導電/較低阻抗狀態或自導電/較低阻抗狀態切換至絕緣/較高阻抗狀態。在一態樣中,CEM可包含一或多種過渡金屬氧化物、一或多種稀土氧化物、週期表之一或多種f區元素之一或多種氧化物、一或多種稀土過渡金屬氧化物鈣鈦礦、釔及/或鐿,但所請求標的物在範疇中不限於此方面。在一實施例中,裝置(諸如CES裝置)可包含包括選自由以下各者組成之群組之一或多種材料的CEM:鋁、鎘、鉻、鈷、銅、金、鐵、錳、汞、鉬、鎳、鈀、錸、釕、銀、錫、鈦、釩及鋅(此等可與諸如氧或其他類型之配位體之陽離子連接)或其組合,但所請求標的物在範疇中不限於此方面。
第1a圖圖示CES裝置之示例性實施例100,此CES裝置包含夾在導電端子(諸如導電端子101與103)之間的CEM(諸如材料102)。在一實施例中,CES裝置(諸如CES裝置100)可包含可變阻抗器裝置。如本文中所用,術語「相關電子開關」及「可變阻抗器」可為可互換的。至少部分地經由在端子之間(諸如在導電端子101與103之間)施加臨界電壓及臨界電流,CEM(諸如材料102)可在前述導電/較低阻抗狀態與絕緣/較高阻抗狀態之間轉換。如所提及,在可變阻抗器裝置(諸如CES裝置100)中之諸如材料102之CEM可在第一阻抗狀態與第二阻抗狀態之間轉換,此轉換係歸因於由於經施加之臨界電壓及經施加之臨界電流所產生之相關電子開關材料之量子機械轉換,如下文更詳細地描述。此外,如上文提及,可變阻抗器裝置(諸如可變阻抗器裝置100)可展現可變電阻與可變電容兩者之特性。
在一特定實施例中,可變阻抗器裝置(諸如CES裝置100)可包含CEM,此CEM可至少部分地基於CEM之至少大部分因相關電子開關材料之量子機械轉換造成的在絕緣/較高阻抗狀態與導電/較低阻抗狀態之間的轉換而在複數個可偵測阻抗狀態之間或在其之中轉換。舉例而言,在一實施例中,CES裝置可包含主體切換,因為CES裝置之實質上所有CEM可回應於莫特轉換自絕緣/較高阻抗狀態切換至導電/較低阻抗狀態或自導電/較低阻抗狀態切換至絕緣/較高阻抗狀態。在此上下文中,「阻抗狀態」意謂可變阻抗器裝置之指示值、符號、參數及/或條件的可偵測狀態,僅提供一些實例。在一個特定實施例中,如下文描述,CES裝置之阻抗狀態可至少部分地基於在讀取及/或感應操作中於CES裝置之端子上偵測到的信號來偵測。在另一特定實施例中,如下文描述,例如可藉由在「寫入」及/或「程式化」操作中跨CES裝置之端子施加一或多個信號以使CES裝置處於特定阻抗狀態以表示或儲存特定值、符號及/或參數,及/或達成CES裝置之特定電容值。當然,所請求標的物在範疇中不限於本文所描述的特定示例性實施例。
第1b圖描繪示例性符號110,此示例性符號可例如在電路示意圖中用以註解CES/可變阻抗器裝置。示例性符號110意欲提醒檢視者CES/可變阻抗器裝置(諸如CES裝置100)之可變電阻及可變電容特性。示例性符號110不意欲表示實際電路圖,而僅意欲作為電路圖符號。當然,所請求標的物在範疇中不限於此等方面。
第2圖描繪示例性CES/可變阻抗器裝置(諸如CES裝置100)之等效電路之示意圖。如所提及,CES/可變阻抗器裝置可包含可變電阻與可變電容兩者之特徵。亦即,CES/可變阻抗器裝置(諸如CES裝置100)之阻抗特徵可至少部分地取決於裝置之電阻及電容特徵。舉例而言,在一實施例中,用於可變阻抗器裝置之等效電路可包含與可變電容器(諸如可變電容器220)並聯之可變電阻器(諸如可變電阻器210)。當然,儘管可變電阻器210及可變電容器220在第2圖中經描繪為包含分立組件,但可變阻抗器裝置(諸如CES 100)可包含實質上同質的CEM(諸如CEM 102),其中CEM包含可變電容及可變電阻之特徵。
在一實施例中,示例性真值表120展示可變阻抗器裝置(諸如CES裝置100)之電阻可在較低電阻狀態與較高電阻狀態之間轉換,此至少部分地隨著跨CEM施加之電壓變化。在一實施例中,較低電阻狀態之電阻可比較高電阻狀態之電阻低10至100,000倍,但所請求標的物在範疇中不限於此方面。類似地,示例性真值表120展示可變阻抗器裝置(諸如CES裝置100)之電容可在較低電容狀態與較高電容狀態之間轉換,就一示例性實施例而言此較低電容狀態可包含大致為零或極小的電容,且此較高電容狀態至少部分地隨著跨CEM施加之電壓變化。此外,如表1中所見,自較高電阻/較高電容狀態至較低電阻/較低電容狀態之可變阻抗器裝置轉換可表示為自較高阻抗狀態至較低阻抗狀態之轉換。類似地,自較低電阻/較低電容狀態至較高電阻/較高電容狀態之轉換可表示為自較低阻抗狀態至較高阻抗狀態之轉換。
應注意,可變阻抗器(諸如CES 100)不是電阻器,而更確切地說包含具有可變電容與可變電阻兩者之特性之裝置。在一實施例中,電阻及/或電容值及因此阻抗值至少部分地取決於經施加之電壓。
第3圖圖示根據一實施例的用於CES裝置(諸如示例性CES裝置100)之跨導電端子(諸如導電端子101及103)之電流密度對電壓之坐標圖。至少部分地基於施加至可變阻抗器裝置(諸如可變阻抗器裝置100)之端子(例如,在寫入操作中)之電壓,可使諸如CEM 102之CEM處於導電/較低阻抗狀態或絕緣/較高阻抗狀態。舉例而言,施加電壓V 重置
及電流密度J 重置
可使CES裝置處於絕緣/較高阻抗狀態,且施加電壓V 設定
及電流密度J 設定
可使CES裝置處於導電/較低阻抗狀態。亦即,在一實施例中,「設定」條件可使可變阻抗器裝置(諸如CES裝置100)處於導電/較低阻抗狀態中,且「重置」條件可使可變阻抗器裝置(諸如CES裝置100)處於絕緣/較高阻抗狀態中。在使CES裝置處於較低阻抗狀態或較高阻抗狀態之後,可至少部分地藉由施加電壓V 讀取
(例如在讀取操作中)及在可變阻抗器裝置(諸如CES裝置100)之端子(諸如導電端子101及103)偵測電流或電流密度來偵測CES裝置之特定狀態。
在一實施例中,CES裝置之CEM可包括例如任何TMO,諸如鈣鈦礦、莫特絕緣體、電荷交換絕緣體及/或安德森(Anderson)無序絕緣體。在一特定實施例中,CES裝置可由諸如以下各者之材料形成:氧化鎳、氧化鈷、氧化鐵、氧化釔及鈣鈦礦、諸如摻雜Cr之鈦酸鍶、鈦酸鑭,及錳酸鹽家族,包括錳酸鈣鐠(praesydium calcium manganite)及錳酸鑭鐠(praesydium lanthanum manganite),此處僅提供一些實例。在一實施例中,併有具有不完整 d
及 f
軌道層之元素之氧化物可展現用於在CES裝置中使用之足夠的阻抗切換特性。在一實施例中,可在不進行電鑄之情況下製備CES。其他實施例可使用其他過渡金屬化合物而不偏離所請求標的物。舉例而言,{M(chxn)2
Br}Br2
,其中M可包含Pt、Pd或Ni,且chxn包含1R,2R-環己烷二胺,且可使用其他此等金屬錯合物而不偏離所請求標的物之範疇。
在一個態樣中,第1圖之CES裝置可包含含有TMO金屬氧化物可變阻抗材料之材料,但應理解,此等僅為示例,且不意欲限制所請求標的物之範疇。特定實施方式亦可使用其他可變阻抗材料。氧化鎳NiO經揭示為一種特定TMO。在一實施例中,本文中論述之NiO材料可摻雜有外質配位體,此等外質配位體可藉由使界面鈍化及允許可調節電壓及阻抗來使可變阻抗特性穩定。在一特定實施例中,本文所揭示的NiO可變阻抗材料可包括含碳配位體,其可由NiO(Cx
)指示。在此,在一實施例中,熟習此項技術者可僅藉由平衡原子價針對任何特定含碳配位體及含碳配位體與NiO之任何特定組合來決定x值。在另一特定示例性實施例中,摻雜有外質配位體之NiO可表示成NiO(Lx
),其中Lx
為配位體元素或化合物且x指示一個單位NiO之配位體單位數目。在一實施例中,熟習此項技術者可僅藉由平衡原子價針對任何特定配位體及配位體與NiO或任何其他過渡金屬之任何特定組合決定x值。
根據一實施例,若施加足夠的偏壓(例如,超出能帶破裂勢能)且滿足前述莫特條件(切換區域中之注入電子電洞=電子),則CES裝置可經由莫特轉換快速地自導電/較低阻抗狀態切換至絕緣體狀態。此可在第3圖中之坐標圖之點308發生。在此點處,電子不再被屏蔽且變得局部化。此相關性使能帶破裂以形成絕緣體。當CES裝置之CEM仍處於絕緣/較高阻抗狀態時,電流可由電洞之傳輸產生。若跨CES裝置之端子施加足夠的偏壓,則電子可越過金屬-絕緣體-金屬(metal-insulator-metal; MIM)裝置之可能的障壁經注入至MIM二極體中。若已注入足夠的電子且跨端子施加足夠的勢能以達成設定條件,則電子之增加可屏蔽電子且移除電子之局部化,此可破壞能帶破裂勢能,形成金屬,從而使CES裝置處於導電/較低阻抗狀態。
根據一實施例,CES裝置之CEM中之電流可藉由至少部分地基於在寫入操作期間受限制的外部電流所決定的經外部施加之「順從性」條件來控制以達成設定條件以使CES裝置處於導電/較低阻抗狀態。此外部施加之順從性電流亦設定後續重置條件電流密度要求。如第3圖之特定實施方式中所示,在點316處之寫入操作期間經施加以使CES裝置處於導電/較低阻抗狀態之電流密度Jcomp
可決定用於在後續寫入操作中使CES處於絕緣/較高阻抗狀態之順從性條件。如圖所示,在一實施例中,可隨後藉由在點308處在電壓V 重置
下施加電流密度J 重置
≧Jcomp
使CES裝置之CEM處於絕緣/較高阻抗狀態,其中Jcomp
可經外部施加。
順從性電流(諸如外部施加之順從性電流)因此可設定CES裝置之CEM中之數個電子,此等電子將由電洞「捕獲」以用於莫特轉換。換言之,在寫入操作中經施加以使CES裝置處於導電/較低阻抗狀態之電流可決定將注入至CES裝置之CEM以用於將CES裝置後續轉換至絕緣/較高阻抗狀態之電洞數目。如下文更全面地論述,可動態地施加順從性電流。
如上文指出,可在點308處回應於莫特轉換發生至絕緣/較高阻抗狀態之轉換。如上文指出,此莫特轉換可在CES裝置之CEM中在電子濃度n等於電子電洞濃度p之條件下發生。此條件在滿足以下莫特條件時發生,如由如下表達式(1)表示:
其中:λ TF 為托馬斯-費米(Thomas Fermi)屏蔽長度;及C為用於莫特轉換之大致等於0.26之常數。
根據一實施例,第3圖中圖示之坐標圖的區域304中之電流或電流密度可回應於自跨可變阻抗器裝置(諸如CES裝置100)之端子(諸如端子101及103)施加之電壓信號注入電洞而存在。此處,注入電洞可滿足用於在跨可變阻抗器裝置(諸如CES裝置100)之端子(諸如端子101及103)施加臨界電壓V MI 時在電流I MI 下之導電至絕緣體轉換之莫特轉換條件。此可根據如下表達式(2)模型化:
其中Q
(VMI
)為注入之電荷(電洞或電子)且隨著施加之電壓變化。如本文中所用,記法「MI」指示金屬至絕緣體轉換,且記法「IM」指示絕緣體至金屬轉換。亦即,「VMI
」係指將CEM自導電/較低阻抗狀態轉換至絕緣/較高阻抗狀態之臨界電壓且「IMI
」係指臨界電流。類似地,「VIM
」係指將CEM自絕緣/較高阻抗狀態轉換至導電/較低阻抗狀態之臨界電壓且「IIM
」係指臨界電流。
可在能帶之間且回應於臨界電壓VMI
及臨界電流IMI
發生電洞注入以啟用莫特轉換。藉由根據表達式(1),藉由由表達式(2)中之IMI
注入之電洞使電子濃度n
等於所需電荷濃度以導致莫特轉換,此等臨界電壓VMI
對托馬斯-費米屏蔽長度λ TF
之依賴度可根據如下表達式(3)模型化:(3) 其中ACEM
為可變阻抗器裝置(諸如CES裝置100)之CEM(諸如CEM 102)之橫截面面積,且其中在示例性坐標圖300之點308描繪之J 重置
(VMI
)為通過CEM(諸如CEM 102)之在臨界電壓VMI
下待施加至CEM以使CES裝置之CEM處於絕緣/較高阻抗狀態之電流密度。在一實施例中,可至少部分地藉由歧化反應使CEM在導電/較低阻抗狀態與絕緣/較高阻抗狀態之間轉換。
根據一實施例,可藉由注入足夠數量之電子以滿足莫特轉換條件使可變阻抗器裝置(諸如CES裝置100)之CEM(諸如CEM 102)處於導電/較低阻抗狀態(例如,藉由自絕緣/較高阻抗狀態轉換)。
在將CES裝置之CEM轉換至導電/較低阻抗狀態中,由於已注入足夠的電子且跨可變阻抗器裝置之端子之勢能克服臨界切換勢能(例如,V 設定
),注入之電子開始屏蔽且去局部化經雙佔有之電子以逆轉歧化反應且閉合帶隙。在第3圖之點314描繪的用於在啟用至導電/較低阻抗狀態之轉換的臨界電壓VMI
下在金屬-絕緣體莫特轉換中將CES裝置之CEM轉換至導電/較低阻抗狀態之電流密度J 設定
(VMI
)可根據如下表達式(4)表示:(4) 其中: aB
為波爾半徑。
根據一實施例,用於在讀取操作中偵測CES裝置之記憶體狀態之「讀取窗」302可設定為當CES裝置之CEM處於絕緣/較高阻抗狀態時的第3圖之坐標圖之部分306與當CES裝置之CEM在讀取電壓V 讀取
下處於導電/較低阻抗狀態時的第3圖之坐標圖之部分304之間的差異。在一特定實施方式中,讀取窗302可用於決定可變阻抗器裝置(諸如CES裝置100)之CEM(諸如相關電子開關材料102)之托馬斯-費米屏蔽長度λ TF
。舉例而言,在電壓V 重置
下,電流密度J 重置
及J 設定
可根據如下表達式(5)相關聯:(5) 其中J 關閉
表示處於絕緣/較高阻抗狀態之CEM在V 重置
下之電流密度。參見例如第3圖之點309。
在另一實施例中,用於在寫入操作中使CES裝置之CEM處於絕緣/較高阻抗或導電/較低阻抗狀態之「寫入窗」310可設定為V重置
與V設定
之間的差異。建立|V設定
|>|V重置
|可賦能導電/較低阻抗與絕緣/較高阻抗狀態之間的切換。V重置
可大致包含由相關性導致的能帶破裂勢能且V設定
可包含大致兩倍的能帶破裂勢能,以使得讀取窗可大致包含能帶破裂勢能。在特定實施方式中,寫入窗310之大小可至少部分地由CES裝置之CEM之材料及摻雜決定。
在一實施例中,用於讀取表示為可變阻抗器裝置(諸如CES裝置100)之阻抗狀態之值的過程可包含經施加至CES裝置之CEM之電壓。在一實施例中,可量測CES裝置之CEM內之電流及/或電流密度中之至少一者,且CES裝置之CEM之阻抗狀態可至少部分地根據所量測之電流及/或電流密度決定。
另外,在一實施例中,阻抗狀態之阻抗可至少部分地取決於CES裝置之CEM之電容與電阻之組合。在一實施例中,所決定的阻抗狀態可包含複數個阻抗狀態中之一者。舉例而言,第一阻抗狀態可包含較低電阻及較低電容,且第二阻抗狀態可包含較高電阻及較高電容。此外,在一實施例中,複數個阻抗狀態之阻抗之比率可與CES裝置之CEM之實體特性成正比。在一實施例中,CES裝置之CEM之實體特性可包含托馬斯-費米屏蔽長度及波爾半徑中之至少一者。此外,在一實施例中,複數個阻抗狀態之個別阻抗狀態可與資料值相關聯。另外,在一實施例中,在預定電壓下之在第一阻抗狀態與第二阻抗狀態之間的電流差異提供對讀取窗之指示。然而,所請求標的物在範疇中不限於此等方面。
在一實施例中,可向CES裝置之CEM提供複數個電子以使得CES進入第一阻抗狀態。可向CEM提供複數個電洞以使得CES進入第二阻抗狀態。此外,在一實施例中,複數個電子可導致跨CES之電壓大於設定電壓閾值,且複數個電洞可導致跨CES之電壓等於或大於重置電壓閾值。此外,在一實施例中,跨CEM之電壓可導致CEM中之電流密度等於或大於設定電流密度及/或設定電流,且跨CEM之電壓可導致CEM中之電流密度等於或大於重置電流密度及/或重置電流。
此外,在一實施例中,可超過跨CEM之設定電壓及通過CES裝置之CEM之設定電流密度。另外,可超過跨CEM之重置電壓及通過CES裝置之CEM之重置電流密度。此外,在一實施例中,複數個阻抗狀態之個別阻抗狀態可與資料值相關聯。
在一實施例中,重置電壓、設定電壓及設定電壓與重置電壓之間的差異中之至少一者與CES裝置之CEM之實體特性成正比。舉例而言,CEM之實體特性可包括歸因於電子之局部化及/或相關性之強電子勢能中之至少一者。此外,在一實施例中,設定電壓與重置電壓之差異可提供對寫入/程式窗中之至少一者之大小之指示。
如先前所提及,精確的電壓參考信號可在極廣泛範圍的電子裝置類型及/或電子電路類型中具有重要用途。舉例而言,且非限制性地,更精確的電壓參考信號可為混合信號晶片(包括廣泛範圍的裝置及/或電路類型,諸如資料轉換器、鎖相迴路及/或高速收發器)中之重要的構建塊,僅列舉一些實例。本文中揭示的實施例可描述用於產生電壓參考信號之設備、技術及/或處理。在一或多個實施例中,舉例而言,可調節電壓參考信號諸如以導致溫度、處理及/或電壓之變化。此外,在一或多個實施例中,用於調節電壓參考信號之示例性技術可包括使用可變阻抗器裝置,諸如CES 100,如下文更完整地解釋。
第4圖描繪根據一實施例的用於產生電壓參考信號(諸如Vref
411)的電路之實施例400的示意性方塊圖。在一實施例中,參考電流源(諸如參考電流源500)可產生參考電流,諸如Iref
401。諸如輸出電流產生單元430之輸出電流產生電路可至少部分地基於參考電流(諸如Iref
401)產生輸出電流,諸如輸出電流402。另外,溫度補償電路(諸如溫度補償單元420)可向輸出電流產生電路(諸如輸出電流產生單元430)產生溫度補償電流,諸如溫度補償電流403。在一實施例中,輸出電流產生電路(諸如輸出電流產生單元430)可將參考電流(諸如Iref
401)與溫度補償電流(諸如溫度補償電流403)組合以產生輸出電流,諸如輸出電流402。在一實施例中,可將溫度補償電流(諸如溫度補償電流403)增加至參考電流(諸如Iref
401)或自其減去,且因此可至少部分地因溫度補償而增減輸出電流,諸如輸出電流402。
在一實施例中,可至少部分地回應於啟用信號(諸如EN 403)之判定允許輸出電流(諸如輸出電流402)流經導電元件,諸如電晶體460。在一實施例中,電晶體460可包含NMOS電晶體。諸如輸出電流402之輸出電流可流經可變阻抗器裝置,諸如CES 100。此外,在一實施例中,電壓參考信號(諸如Vref
411)可至少部分地由於流經可變阻抗器裝置(諸如CES 100)之輸出電流(諸如輸出電流402)產生。舉例而言,在一實施例中,Vref
411之電壓位準可大致等於跨CES 100之壓降加跨電晶體460之壓降。
因此,Vref
411之電壓位準可至少部分地取決於CES 100之阻抗特徵。如先前所提及,可變阻抗器裝置(諸如CES 100)可在複數個阻抗狀態中之一者中操作,且可相應地經程式化。在一實施例中,可藉由將CES 100自一個阻抗狀態轉換至另一阻抗狀態調節Vref
411之電壓位準。舉例而言,為增加Vref
411之電壓位準,CES 100可經程式化以自較低阻抗狀態轉換至較高阻抗狀態。CES 100中之較高阻抗可導致跨CES 100之較大壓降,且因此導致在節點412及在Vref
411上之較大電壓。類似地,為減小Vref
411之電壓位準,CES 100可經程式化以自較高阻抗狀態轉換至較低阻抗狀態。CES 100中之較低阻抗可導致跨CES 100之降低的壓降,且因此導致在節點412及在Vref
411上之降低的電壓。
為程式化可變阻抗器裝置(諸如CES 100),諸如CES寫入單元440之寫入電路可向可變阻抗器裝置(諸如CES 100)施加可選擇的電壓以自第一阻抗狀態轉換至第二阻抗狀態。舉例而言,為將CES 100自較高阻抗狀態轉換至較低阻抗狀態,可向CES 100施加足以達成設定條件之電壓。另外,為將CES 100自較低阻抗狀態轉換至較高阻抗狀態,可向CES 100施加足以達成重置條件之電壓。此外,為執行可變阻抗器裝置寫入操作,可判定寫入啟用信號(諸如WR#404)以啟用導電元件,諸如電晶體450。在一實施例中,電晶體450可包含PMOS電晶體。此外,為執行可變阻抗器裝置寫入操作,可否定啟用信號(諸如EN 403)以禁用導電元件,諸如電晶體460。因此,在一實施例中,為執行可變阻抗器寫入操作,可判定WR#404且否定EN 403。
在一實施例中,可以若干不同方式調節電壓參考信號,諸如Vref
411。舉例而言,如上文論述,可變阻抗器裝置(諸如CES 100)可經程式化以進入不同的阻抗狀態。另外,在一實施例中,可根據由溫度補償電路(諸如溫度補償單元420)產生之溫度補償電流調節Vref
411。此外,在一實施例中,可藉由調節參考電流(諸如Iref
401)調節Vref
411。舉例而言,在一實施例中,參考電流源(諸如參考電流源500)可包含可程式化電流源。
第5圖描繪根據一實施例的用於產生參考電流的電路之示例性實施例500之示意性方塊圖。為產生不同位準之電流,用於產生可程式化參考電流之示例性電路500可包含耦合至示例性可程式化電流源(諸如數位/類比轉換器電流源(I_DAC) 520)之示例性電流源,諸如單位電流源510。在一實施例中,單位電流源510可向可程式化電流源(諸如I_DAC 520)提供一定量的電流,諸如「單位」量。此外,在一實施例中,舉例而言,諸如I_DAC之可程式化電流源可提供諸如由單位電流源510提供之數倍之單位電流以產生參考電流,諸如Iref
401。
如第5圖中所描繪,在一實施例中,可向可程式化電流源(諸如I_DAC 520)提供數位編碼525。舉例而言,諸如I_DAC 520之可程式化電流裝置可根據數位編碼(諸如數位編碼525)產生各種位準之電流。在一實施例中,視需要,參考電流位準可例如藉由調節數位編碼而為可調節的,諸如以補償處理、電壓及/或溫度之變化。以此方式,諸如I_DAC 520之可程式化電流源可經程式化及/或調節以產生用於Iref
401之不同位準的電流。當然,所請求標的物在範疇中不限於本文所描述的用於產生參考電流之特定實例。
第6圖描繪根據一實施例的用於產生電壓參考信號(諸如Vref
651)的示例性電路之實施例600之示意圖。在一實施例中,參考電流源(諸如參考電流源500)可產生參考電流,諸如Iref
401。輸出電流產生電路(諸如包括包含導電元件621、622及623之電流鏡電路)可至少部分地基於參考電流(諸如Iref
401)產生輸出電流,諸如輸出電流681。在一實施例中,舉例而言,導電元件621、622及623可包含PMOS電晶體。另外,在一實施例中,諸如包含電阻器631及導電元件632及633之溫度補償電路可在節點661處產生可調節輸出電流681之位準的溫度補償電流。在一實施例中,舉例而言,導電元件632及633可包含NMOS電晶體。此外,在一實施例中,導電元件622及623可將參考電流(諸如Iref
401)與溫度補償電流(諸如經由節點661施加至導電元件623)組合以產生輸出電流,諸如輸出電流681。在一實施例中,諸如經由節點661施加至導電元件623之溫度補償電流可增加至參考電流(諸如Iref
401)或自其減去。因此,在一實施例中,輸出電流(諸如輸出電流681)可至少部分地因溫度補償而被增減。
在一實施例中,電阻器631可包含n阱電阻器,但所請求標的物在範疇中不限於此方面。舉例而言,可取決於所要溫度係數設計及/或選擇溫度補償電路中所用之電阻器。在一或多個實施例中,舉例而言,n阱電阻器可具有正溫度係數之特徵。在另一實施例中,舉例而言,電阻器631可包含具有負溫度係數之較高電阻聚矽電阻器。再一次地,所請求標的物在範疇中不限於此等方面。
在一實施例中,可至少部分地回應於啟用信號(諸如EN 607)之判定允許輸出電流(諸如輸出電流681)流經導電元件,諸如電晶體624。在一實施例中,電晶體624可包含NMOS電晶體。諸如輸出電流681之輸出電流可流經可變阻抗器裝置,諸如CES 100。此外,在一實施例中,電壓參考信號(諸如Vref
651)可至少部分地由於流經可變阻抗器裝置(諸如CES 100)之輸出電流(諸如輸出電流681)產生。舉例而言,在一實施例中,Vref
651之電壓位準可大致等於跨CES 100之壓降加跨電晶體624之壓降。
因此,Vref
651之電壓位準可至少部分地取決於CES 100之阻抗特徵。如先前所提及,可變阻抗器裝置(諸如CES 100)可在複數個阻抗狀態中之一者中操作,且可相應地經程式化。在一實施例中,可藉由將CES 100自一個阻抗狀態轉換至另一阻抗狀態調節Vref
651之電壓位準。舉例而言,為增加Vref
651之電壓位準,CES 100可經程式化以自較低阻抗狀態轉換至較高阻抗狀態。CES 100中之較高阻抗可導致跨CES 100之較大壓降,且因此導致在節點663及在Vref
651上之較大電壓。類似地,為減小Vref
651之電壓位準,CES 100可經程式化以自較高阻抗狀態轉換至較低阻抗狀態。CES 100中之較低阻抗可導致跨CES 100之降低的壓降,且因此導致在節點663及在Vref
651上之降低的電壓。
為程式化可變阻抗器裝置(諸如CES 100),寫入電路(諸如包括導電元件610、611及612)可向可變阻抗器裝置(諸如CES 100)施加可選擇的電壓以自第一阻抗狀態轉換至第二阻抗狀態。舉例而言,為將CES 100自較高阻抗狀態轉換至較低阻抗狀態,可向CES 100施加足以達成設定條件之電壓。為執行寫入操作以達成可變阻抗器裝置(諸如CES 100)中之設定條件,可判定設定信號(諸如設定#602)以啟用導電元件610,且可判定WR#以啟用導電元件613,從而經由節點663將供應電壓(諸如VDD 601)耦合至CES 100。在一實施例中,舉例而言,導電元件610、611、612及613可包含PMOS電晶體。
另外,為將CES 100自較低阻抗狀態轉換至較高阻抗狀態,可向CES 100施加足以達成重置條件之電壓。為執行寫入操作以達成可變阻抗器裝置(諸如CES 100)中之重置條件,可判定重置信號(諸如重置#603)以啟用導電元件612,且可判定WR#以啟用導電元件613。在一實施例中,經由導電元件613耦合至節點663之電壓可具有大致等於供應電壓(諸如VDD
601)減去跨導電元件611之壓降之電壓位準。在一實施例中,導電元件611可包含厚氧化物PMOS電晶體。此外,為執行可變阻抗器裝置寫入操作,諸如以將CES裝置100自一個阻抗狀態轉換至另一阻抗狀態,可否定啟用信號(諸如EN 607)以禁用導電元件(諸如電晶體624),並禁用另一導電元件(諸如電晶體641)。因此,在一實施例中,為執行可變阻抗器寫入操作,可判定WR#604且否定EN 607,且取決於指定設定條件還是重置條件,可啟用導電元件610或612中之一者。對於讀取操作,可不判定WR#而可判定EN 607。如本文中所用,舉例而言,術語「讀取操作」係指有效Vref
651信號之輸出,諸如可由一或多個電子電路用作參考電壓信號。
在一實施例中,VDD
601可具有大致1.2V之電壓位準。舉例而言,跨厚氧化物PMOS電晶體611之壓降可大致為0.55V。當然,所請求標的物在範疇中不限於此等方面。此外,在一實施例中,可以若干不同方式中之任一者調節電壓參考信號,諸如Vref
651。舉例而言,如上文論述,可變阻抗器裝置(諸如CES 100)可經程式化以進入不同的阻抗狀態。另外,在一實施例中,可根據由溫度補償電路產生之溫度補償電流調節Vref
651,如上文所描述。此外,在一實施例中,可藉由調節參考電流(諸如Iref
401)調節Vref
651,亦如上文所描述。在一實施例中,可在大致0.1 V與0.8 V之範圍內調節電壓參考信號(諸如Vref
651),但所請求標的物在範疇中不限於此方面。
在一實施例中,可至少部分地藉由脈衝輸送選擇信號S0
將可變阻抗器裝置(諸如CES 100)程式化為初始狀態以暫時啟用導電元件614。在一實施例中,舉例而言,導電元件可包含NMOS電晶體。在一實施例中,此功能可為可選的。當然,所請求標的物在範疇中不限於本文所描述的特定示例性實施例中之任一者。
另外,在一實施例中,判定啟用信號(諸如EN 607)可啟用導電元件(諸如電晶體641)以將導電元件(諸如連接二極體之電晶體642)耦合至節點663。在一實施例中,藉由啟用電晶體641,可將節點663夾緊至由導電元件642產生之電壓。在一實施例中,對於讀取操作,可將節點663夾緊至大致0.5 V之電壓位準,但所請求標的物不限於此方面。在一實施例中,藉由將節點663處之電壓夾緊至低於設定或重置操作所需之電壓的電壓,可防止CES裝置100在讀取操作期間改變阻抗狀態。
儘管本文所描述的實施例利用單個可變阻抗器裝置(諸如CES 100),但其他實施例可併有許多可變阻抗器裝置,此等可變阻抗器裝置串聯及/或並聯地耦合。舉例而言,在一實施例中,可串聯及/或並聯地將複數個CES裝置耦合至節點663以允許多個位準之阻抗之程式化,且因此允許Vref
651之較大的可調節能力。此外,在一實施例中,複數個可變阻抗器裝置之各別可變阻抗器裝置可為可個別程式化的。
在前述描述中,已描述所請求標的物之各種態樣。出於解釋之目的,以實例形式闡述諸如數量、系統及/或配置之詳情。在其他情況下,省略及/或簡化熟知的特徵結構以便不使所請求標的物難以理解。儘管本文中已說明及/或描述某些特徵結構,但熟習此項技術者現在將想到許多修改、替代物、變化及/或等效物。因此,應理解,隨附申請專利範圍意欲覆蓋在所請求標的物範圍內之所有修改及/或變化。
100‧‧‧可變阻抗器裝置101‧‧‧導電端子102‧‧‧相關電子開關材料103‧‧‧導電端子110‧‧‧示例性符號210‧‧‧可變電阻器220‧‧‧可變電容器300‧‧‧示例性坐標圖302‧‧‧讀取窗304‧‧‧區域/部分306‧‧‧部分308‧‧‧點309‧‧‧點310‧‧‧寫入窗314‧‧‧點316‧‧‧點400‧‧‧實施例401‧‧‧Iref
402‧‧‧輸出電流403‧‧‧溫度補償電流/啟用信號404‧‧‧WR#411‧‧‧Vref
412‧‧‧節點420‧‧‧溫度補償單元430‧‧‧輸出電流產生單元440‧‧‧CES寫入單元450‧‧‧電晶體460‧‧‧電晶體500‧‧‧參考電流源510‧‧‧單位電流源520‧‧‧數位/類比轉換器電流源525‧‧‧數位編碼600‧‧‧示例性電路601‧‧‧VDD
602‧‧‧設定#603‧‧‧重置#604‧‧‧WR#607‧‧‧啟用信號610‧‧‧導電元件611‧‧‧導電元件612‧‧‧導電元件613‧‧‧導電元件614‧‧‧導電元件621‧‧‧導電元件622‧‧‧導電元件623‧‧‧導電元件624‧‧‧電晶體631‧‧‧電阻器632‧‧‧導電元件633‧‧‧導電元件641‧‧‧電晶體642‧‧‧電晶體/導電元件651‧‧‧Vref
661‧‧‧節點663‧‧‧節點681‧‧‧輸出電流
尤其在本說明書之結束部分中指出並清楚地主張所請求標的物。然而,就操作之組織及/或方法以及其目的、特徵結構及/或優點兩者而言,最佳可藉由參考以下詳細描述在參閱隨附圖式的情況下來理解,其中:
第1a圖圖示根據一實施例的包含相關電子材料之相關電子開關裝置之示例性實施例的方塊圖。
第1b圖描繪用於相關電子開關之示例性符號。
第2圖描繪根據一實施例的用於相關電子開關之示例性等效電路。
第3圖圖示根據一實施例的用於相關電子開關之電流密度對電壓的示例性坐標圖。
第4圖描繪根據一實施例的用於產生電壓參考信號之示例性電路的示意性方塊圖。
第5圖描繪根據一實施例的示例性電流源之示意圖。
第6圖描繪根據一實施例的用於產生電壓參考信號之示例性電路的示意圖。
在以下詳細描述中參考隨附圖式,此等圖式形成本文之一部分,其中相同元件符號可通篇指定相同的部件以指示對應及/或類似組件。應理解,圖式中說明之組件不一定按比例繪製,諸如出於說明之簡潔及/或清楚之目的。舉例而言,一些組件之尺寸可相對於其他組件加以放大。此外,應理解,可利用其他實施例。此外,可在不偏離所請求標的物之情況下做出結構及/或其他變化。亦應注意,例如上、下、頂部、底部等等之方向及/或參考可用於幫助對圖式之論述及/或不意欲限制所請求標的物之應用。因此,以下詳細描述不應視為限制所請求標的物及/或等效物。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
(請換頁單獨記載) 無
100:可變阻抗器裝置
400:實施例
401:Iref
402:輸出電流
403:溫度補償電流/啟用信號
404:WR #
411:Vref
412:節點
420:溫度補償單元
430:輸出電流產生單元
440:CES寫入單元
450:電晶體
460:電晶體
500:參考電流源
Claims (25)
- 一種用於產生可程式化電壓參考的方法,包含以下步驟:電壓參考信號產生步驟,產生一電壓參考信號,其中該電壓參考信號之一電壓位準至少部分地基於一相關電子開關之複數個可程式化阻抗狀態中的一可程式化阻抗狀態,該複數個可程式化阻抗狀態各自包含特定的大略電阻與電容特性;對於一有效電壓參考信號使該相關電子開關嵌位至一特定電壓位準,以防止改變該相關電子開關的該可程式化阻抗狀態。
- 如請求項1所述之方法,進一步包含以下步驟:調節電壓位準步驟,藉由導致該相關電子開關自該複數個阻抗狀態中的一第一阻抗狀態至該複數個阻抗狀態中的一第二阻抗狀態之一轉換,以調節該電壓參考信號之該電壓位準。
- 如請求項2所述之方法,其中調節該電壓參考信號之該電壓位準之該調節電壓位準步驟包含以下步驟:調節該電壓位準以至少部分地補償溫度變化。
- 如請求項2所述之方法,其中調節該電壓參考信號之該電壓位準之該調節電壓位準步驟包含以下步驟:調節該電壓位準以至少部分地補償處理變化。
- 如請求項2所述之方法,進一步包含以下步驟:轉換阻抗狀態步驟,至少部分地藉由向該相關電子裝置施加一可選擇的電壓將該相關電子開關之該可程式化阻抗狀態自一第一阻抗狀態轉換至一第二阻抗狀態。
- 如請求項5所述之方法,其中向該相關電子裝置施加該可選擇的電壓之該轉換阻抗狀態步驟包含以下步驟:至少部分地藉由經由一寫入啟用信號之判定啟用一第一導電元件及至少部分地藉由經由一設定信號之判定啟用一第二導電元件來將一供應電壓耦合至該相關電子開關,其中該第一阻抗狀態包含一較高阻抗狀態且其中該第二阻抗狀態包含一較低阻抗狀態。
- 如請求項5所述之方法,其中向該相關電子開關施加該可選擇的電壓之該轉換阻抗狀態步驟包含以下步驟:至少部分地藉由經由一寫入啟用信號之判定啟用一第一導電元件及至少部分地藉由經由一重置信號之判定啟用一第二導電元件來將一供應電壓經由一厚氧化物電晶體耦合至該相關電子開關,其中該第一阻抗狀態包含一較低阻抗狀態且其中該第二阻抗狀態包含一較高阻抗狀態。
- 如請求項1所述之方法,其中產生該電壓參 考信號之該電壓參考信號產生步驟包含以下步驟:向一參考電流添加一溫度補償電流以產生一輸出電流。
- 如請求項8所述之方法,其中產生該電壓參考信號之該電壓參考信號產生步驟進一步包含以下步驟:向該相關電子開關提供該輸出電流,其中該電壓參考信號之該電壓位準實質上等於因流經該相關電子開關之該輸出電流而跨該相關電子開關形成之一電壓。
- 如請求項8所述之方法,進一步包含以下步驟:至少部分地藉由調節該參考電流調節該電壓參考信號之該電壓位準。
- 一種用於產生可程式化電壓參考的設備,包含:一相關電子開關;向該相關電子開關提供一輸出電流以產生一電壓參考信號之一輸出電流產生單元,其中該電壓參考信號之一電壓位準至少部分地基於該相關電子開關之複數個可程式化阻抗狀態中的一可程式化阻抗狀態,對於一有效電壓參考信號使該相關電子開關嵌位至一特定電壓位準,以防止改變該相關電子開關的該可程式化阻抗狀態。
- 如請求項11所述之設備,進一步包含一相 關電子開關寫入單元,其中為調節該電壓參考信號之該電壓位準,該相關電子開關寫入單元導致該相關電子開關自一第一阻抗狀態至一第二阻抗狀態之一轉換。
- 如請求項12所述之設備,其中為導致該相關電子開關自該第一阻抗狀態至該第二阻抗狀態之一轉換,該相關電子開關寫入單元向該相關電子開關施加一可選擇的電壓。
- 如請求項13所述之設備,其中為向該相關電子開關施加該可選擇的電壓,該相關電子開關寫入單元回應於啟用一第一導電元件之一寫入啟用信號之一判定且回應於啟用一第二導電元件之一設定信號之一判定將一供應電壓耦合至該相關電子開關,其中該第一阻抗狀態包含一較高阻抗狀態且其中該第二阻抗狀態包含一較低阻抗狀態。
- 如請求項13所述之設備,其中為向該相關電子開關施加該可選擇的電壓,該相關電子開關寫入單元回應於啟用一第一導電元件之一寫入啟用信號之一判定且回應於啟用一第二導電元件之一重置信號之一判定將一供應電壓經由一厚氧化物電晶體耦合至該相關電子開關,其中該第一阻抗狀態包含一較低阻抗狀態且其中該第二阻抗狀態包含一較高阻抗狀態。
- 如請求項11所述之設備,進一步包含產生一參考電流信號之一參考電流產生單元,其中為向該相關電子開關提供該輸出電流,該輸出電流產生單元將該參考電流信號與一溫度補償電流信號合併以產生該輸出電流。
- 如請求項16所述之設備,進一步包含一溫度補償單元以調節該溫度補償電流信號之該電流位準以至少部分地補償溫度變化。
- 如請求項16所述之設備,其中為調節該電壓參考信號之該電壓位準,該參考電流產生單元調節該參考電流信號之該電流位準。
- 如請求項18所述之設備,其中該參考電流產生單元包含一可程式化電流源。
- 如請求項19所述之設備,其中該可程式化電流源包含一數位/類比電流轉換器以根據一指定數位編碼產生該參考電流信號。
- 如請求項11所述之設備,進一步包含一額外一或多個相關電子開關,其中該相關電子開關及該等額外一或多個相關電子開關經串聯、並聯或其任何組合地配置,其中該輸出電流產生單元向該相關電子開關及該等一或多個額外相關電子開關提供該輸出電流以產生該電壓參考信號,其中該電壓參考信號之該 電壓位準至少部分地基於該相關電子開關及該等一或多個額外相關電子開關之可個別程式化的阻抗狀態。
- 一種設備,包含:一相關電子開關裝置寫入電路,用於將至少一個相關電子開關裝置放置於複數個可程式化阻抗狀態的一第一可程式化阻抗狀態中,該相關電子開關裝置寫入電路用於將一第一導電元件放置於一第一狀態以防止一輸出電流被提供至至少一個相關電子開關裝置;以及一電流產生單元,用於將該第一導電元件至少部分放置在一第二狀態中以至少部分提供該輸出電流至該至少一個相關電子開關裝置以產生一電壓參考信號,其中該電壓參考信號的一電壓位準至少部分基於該至少一個相關電子開關裝置的該複數個可程式化阻抗狀態的該第一可程式化阻抗狀態。
- 如請求項22所述之設備,其中該至少一個相關電子開關裝置包含複數個相關電子開關裝置,包含一第一相關電子開關裝置與一個或多個額外相關電子開關裝置,該第一相關電子開關裝置被程式化為該第一可程式化阻抗狀態,該一個或多個額外相關電子開關裝置分別被程式化為該複數個可程式化阻抗狀態的該第一可程式化阻抗狀態或一第二可程式化阻抗狀 態,其中該複數個相關電子開關裝置被設置為串聯或並聯或以上之任意組合者。
- 如請求項23所述之設備,其中該電流產生單元用於提供該電流至該複數個相關電子開關裝置,以至少部分基於該第一相關電子開關裝置的該第一可程式化阻抗狀態以及該一個或多個額外相關電子開關裝置的該等各別的第一或第二可程式化阻抗狀態,來產生該電壓參考信號。
- 如請求項22所述之設備,該設備進一步包含一參考電流產生單元以產生一參考電流信號,其中為了提供該電流至該至少一個相關電子開關裝置,該電流產生單元將該參考電流信號與一溫度補償電流信號結合以產生該輸出電流。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/826,064 US9851738B2 (en) | 2015-08-13 | 2015-08-13 | Programmable voltage reference |
US14/826,064 | 2015-08-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201725466A TW201725466A (zh) | 2017-07-16 |
TWI705319B true TWI705319B (zh) | 2020-09-21 |
Family
ID=56852291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105125707A TWI705319B (zh) | 2015-08-13 | 2016-08-12 | 用於產生可程式化電壓參考的設備與方法 |
Country Status (6)
Country | Link |
---|---|
US (2) | US9851738B2 (zh) |
KR (1) | KR102549162B1 (zh) |
CN (1) | CN108140403B (zh) |
GB (1) | GB2556286B (zh) |
TW (1) | TWI705319B (zh) |
WO (1) | WO2017025761A1 (zh) |
Families Citing this family (65)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9748943B2 (en) | 2015-08-13 | 2017-08-29 | Arm Ltd. | Programmable current for correlated electron switch |
US9558819B1 (en) | 2015-08-13 | 2017-01-31 | Arm Ltd. | Method, system and device for non-volatile memory device operation |
US9851738B2 (en) | 2015-08-13 | 2017-12-26 | Arm Ltd. | Programmable voltage reference |
US9755146B2 (en) | 2015-09-10 | 2017-09-05 | ARM, Ltd. | Asymmetric correlated electron switch operation |
US10147879B2 (en) | 2015-09-30 | 2018-12-04 | Arm Ltd. | Multiple impedance correlated electron switch fabric |
US9979385B2 (en) | 2015-10-05 | 2018-05-22 | Arm Ltd. | Circuit and method for monitoring correlated electron switches |
US10719236B2 (en) * | 2015-11-20 | 2020-07-21 | Arm Ltd. | Memory controller with non-volatile buffer for persistent memory operations |
US9773550B2 (en) | 2015-12-22 | 2017-09-26 | Arm Ltd. | Circuit and method for configurable impedance array |
US9735360B2 (en) | 2015-12-22 | 2017-08-15 | Arm Ltd. | Access devices to correlated electron switch |
US9734895B2 (en) | 2015-12-22 | 2017-08-15 | Arm Ltd. | Latching device and method |
US9621161B1 (en) | 2015-12-28 | 2017-04-11 | Arm Ltd. | Method and circuit for detection of a fault event |
US10797238B2 (en) | 2016-01-26 | 2020-10-06 | Arm Ltd. | Fabricating correlated electron material (CEM) devices |
US10170700B2 (en) | 2016-02-19 | 2019-01-01 | Arm Ltd. | Fabrication of correlated electron material devices method to control carbon |
US9747982B1 (en) | 2016-02-22 | 2017-08-29 | Arm Ltd. | Device and method for generating random numbers |
US9786370B2 (en) | 2016-02-23 | 2017-10-10 | Arm Ltd. | CES-based latching circuits |
US9805777B2 (en) | 2016-02-24 | 2017-10-31 | Arm Ltd. | Sense amplifier |
US9660189B1 (en) | 2016-02-29 | 2017-05-23 | Arm Ltd. | Barrier layer for correlated electron material |
US10236888B2 (en) | 2016-03-29 | 2019-03-19 | Arm Ltd. | Correlated electron switch device |
US9792982B1 (en) | 2016-03-31 | 2017-10-17 | Arm Ltd. | Method, system and device for read signal generation |
US10134986B2 (en) | 2016-07-05 | 2018-11-20 | Arm Ltd. | Correlated electron material devices using dopant species diffused from nearby structures |
US10516110B2 (en) | 2016-07-12 | 2019-12-24 | Arm Ltd. | Fabrication of correlated electron material devices with reduced interfacial layer impedance |
US9997702B2 (en) | 2016-08-11 | 2018-06-12 | Arm Ltd. | Fabrication of correlated electron material films with varying atomic or molecular concentrations of dopant species |
US10276795B2 (en) | 2016-08-15 | 2019-04-30 | Arm Ltd. | Fabrication of correlated electron material film via exposure to ultraviolet energy |
US10586924B2 (en) | 2016-08-22 | 2020-03-10 | Arm Ltd. | CEM switching device |
US9978942B2 (en) | 2016-09-20 | 2018-05-22 | Arm Ltd. | Correlated electron switch structures and applications |
US10352971B2 (en) | 2016-09-30 | 2019-07-16 | Arm Ltd. | Voltage detection with correlated electron switch |
US10267831B2 (en) | 2016-09-30 | 2019-04-23 | Arm Ltd. | Process variation compensation with correlated electron switch devices |
US9972388B2 (en) | 2016-10-12 | 2018-05-15 | Arm Ltd. | Method, system and device for power-up operation |
US9997242B2 (en) | 2016-10-14 | 2018-06-12 | Arm Ltd. | Method, system and device for non-volatile memory device state detection |
US9990992B2 (en) | 2016-10-25 | 2018-06-05 | Arm Ltd. | Method, system and device for non-volatile memory device operation |
US9792984B1 (en) | 2016-10-27 | 2017-10-17 | Arm Ltd. | Method, system and device for non-volatile memory device operation |
US9899083B1 (en) | 2016-11-01 | 2018-02-20 | Arm Ltd. | Method, system and device for non-volatile memory device operation with low power high speed and high density |
US9953726B1 (en) | 2016-11-28 | 2018-04-24 | Arm Limited | Fast quasi-parity checker for correlated electron switch (CES) memory array |
US10761976B2 (en) | 2016-11-28 | 2020-09-01 | Arm Limited | Method and apparatus for memory wear leveling |
US9871528B1 (en) | 2016-11-30 | 2018-01-16 | Arm Ltd. | Digital to analog conversion with correlated electron switch devices |
US10193063B2 (en) | 2016-12-01 | 2019-01-29 | Arm Ltd. | Switching device formed from correlated electron material |
GB2557297B (en) | 2016-12-05 | 2020-02-19 | Advanced Risc Mach Ltd | Generating a reference current for sensing |
US10454026B2 (en) | 2016-12-06 | 2019-10-22 | Arm Ltd. | Controlling dopant concentration in correlated electron materials |
US10217935B2 (en) | 2016-12-07 | 2019-02-26 | Arm Ltd. | Correlated electron device formed via conversion of conductive substrate to a correlated electron region |
US10438022B2 (en) | 2016-12-16 | 2019-10-08 | Arm Limited | Logic encryption using on-chip memory cells |
US9767924B1 (en) | 2016-12-16 | 2017-09-19 | Arm Limited | Fast memory array repair using local correlated electron switch (CES) memory cells |
US10734805B2 (en) | 2016-12-16 | 2020-08-04 | Arm Limited | Power clamp with correlated electron material device |
US9882576B1 (en) | 2017-01-04 | 2018-01-30 | Arm Limited | Analog to digital converter using correlated electron material devices |
US10141504B2 (en) | 2017-01-24 | 2018-11-27 | Arm Ltd. | Methods and processes for forming devices from correlated electron material (CEM) |
US9947402B1 (en) | 2017-02-27 | 2018-04-17 | Arm Ltd. | Method, system and device for non-volatile memory device operation |
GB2561011B (en) | 2017-03-31 | 2021-03-17 | Advanced Risc Mach Ltd | Initialisation of a storage device |
US10002665B1 (en) | 2017-04-05 | 2018-06-19 | Arm Ltd. | Memory devices formed from correlated electron materials |
US10115473B1 (en) | 2017-04-06 | 2018-10-30 | Arm Ltd. | Method, system and device for correlated electron switch (CES) device operation |
US10269414B2 (en) | 2017-05-09 | 2019-04-23 | Arm Ltd. | Bit-line sensing for correlated electron switch elements |
US10373680B2 (en) | 2017-05-09 | 2019-08-06 | Arm Ltd. | Controlling current through correlated electron switch elements during programming operations |
US10002669B1 (en) * | 2017-05-10 | 2018-06-19 | Arm Ltd. | Method, system and device for correlated electron switch (CES) device operation |
US10340453B2 (en) | 2017-05-31 | 2019-07-02 | Arm Ltd. | Forming and operating memory devices that utilize correlated electron material (CEM) |
US10521338B2 (en) | 2017-06-05 | 2019-12-31 | Arm Ltd. | Method, system and device for memory device operation |
US10211398B2 (en) | 2017-07-03 | 2019-02-19 | Arm Ltd. | Method for the manufacture of a correlated electron material device |
US10510393B2 (en) * | 2017-09-15 | 2019-12-17 | Samsung Electronics Co., Ltd | Resistive memory device including reference cell and operating method thereof |
US10714175B2 (en) | 2017-10-10 | 2020-07-14 | ARM, Ltd. | Method, system and device for testing correlated electron switch (CES) devices |
US10229731B1 (en) | 2017-10-11 | 2019-03-12 | Arm Ltd. | Method, system and circuit for staggered boost injection |
US11137919B2 (en) | 2017-10-30 | 2021-10-05 | Arm Ltd. | Initialisation of a storage device |
US10224099B1 (en) | 2018-02-06 | 2019-03-05 | Arm Ltd. | Method, system and device for error correction in reading memory devices |
US10741246B2 (en) | 2018-04-23 | 2020-08-11 | Arm Limited | Method, system and device for integration of volatile and non-volatile memory bitcells |
US10971229B2 (en) | 2018-04-23 | 2021-04-06 | Arm Limited | Method, system and device for integration of volatile and non-volatile memory bitcells |
US10607659B2 (en) | 2018-04-23 | 2020-03-31 | Arm Limited | Method, system and device for integration of bitcells in a volatile memory array and bitcells in a non-volatile memory array |
US10580489B2 (en) | 2018-04-23 | 2020-03-03 | Arm Ltd. | Method, system and device for complementary impedance states in memory bitcells |
US11011227B2 (en) | 2018-06-15 | 2021-05-18 | Arm Ltd. | Method, system and device for non-volatile memory device operation |
TWI802200B (zh) * | 2022-01-04 | 2023-05-11 | 新加坡商光寶科技新加坡私人有限公司 | 電流驅動電路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050110476A1 (en) * | 2003-11-26 | 2005-05-26 | Debanjan Mukherjee | Trimmable bandgap voltage reference |
US20080106925A1 (en) * | 2006-11-08 | 2008-05-08 | Symetrix Corporation | Correlated electron memory |
US20110122684A1 (en) * | 2009-11-20 | 2011-05-26 | Industrial Technology Research Institute | Voltage compensation circuit, multi-level memory device with the same, and voltage compensation method for reading the multi-level memory device |
US8536899B1 (en) * | 2012-03-30 | 2013-09-17 | Intel Corporation | Calibration circuit apparatus and method |
Family Cites Families (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1416497A3 (fr) * | 2002-10-31 | 2004-07-21 | STMicroelectronics S.A. | Cellules mémoire multi-niveaux à programmation unique |
US6912150B2 (en) | 2003-05-13 | 2005-06-28 | Lionel Portman | Reference current generator, and method of programming, adjusting and/or operating same |
US7298640B2 (en) | 2004-05-03 | 2007-11-20 | Symetrix Corporation | 1T1R resistive memory array with chained structure |
KR100618836B1 (ko) | 2004-06-19 | 2006-09-08 | 삼성전자주식회사 | 반도체 메모리 장치 및 반도체 메모리 장치의 프로그래밍방법 |
US7164291B2 (en) | 2004-08-11 | 2007-01-16 | Texas Instruments Incorporated | Integrated header switch with low-leakage PMOS and high-leakage NMOS transistors |
DE102005001667B4 (de) * | 2005-01-13 | 2011-04-21 | Qimonda Ag | Nichtflüchtige Speicherzelle zum Speichern eines Datums in einer integrierten Schaltung |
JP2007067569A (ja) * | 2005-08-29 | 2007-03-15 | Sharp Corp | 赤外線通信受信機 |
WO2007127995A2 (en) * | 2006-04-28 | 2007-11-08 | Apsel Alyssa B | Current source circuit and design methodology |
US7778063B2 (en) * | 2006-11-08 | 2010-08-17 | Symetrix Corporation | Non-volatile resistance switching memories and methods of making same |
US7639523B2 (en) | 2006-11-08 | 2009-12-29 | Symetrix Corporation | Stabilized resistive switching memory |
US20080107801A1 (en) | 2006-11-08 | 2008-05-08 | Symetrix Corporation | Method of making a variable resistance memory |
CN101681911B (zh) | 2006-11-08 | 2011-09-28 | 思美公司 | 关联电子存储器 |
TWI334604B (en) * | 2007-06-25 | 2010-12-11 | Ind Tech Res Inst | Sensing circuits of phase change memory |
JP5121439B2 (ja) * | 2007-12-26 | 2013-01-16 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US7796417B1 (en) * | 2008-04-14 | 2010-09-14 | Altera Corporation | Memory circuits having programmable non-volatile resistors |
US8018197B2 (en) * | 2008-06-18 | 2011-09-13 | Freescale Semiconductor, Inc. | Voltage reference device and methods thereof |
CN102067234B (zh) | 2009-04-27 | 2013-10-09 | 松下电器产业株式会社 | 电阻变化型非易失性存储元件的写入方法和电阻变化型非易失性存储装置 |
KR101094904B1 (ko) | 2009-09-30 | 2011-12-15 | 주식회사 하이닉스반도체 | 기준전압 생성 회로 및 방법, 이를 이용한 상변화 메모리 장치 및 리드 방법 |
CN102197434A (zh) * | 2009-10-15 | 2011-09-21 | 松下电器产业株式会社 | 电阻变化型非易失性存储装置 |
KR20110046808A (ko) * | 2009-10-29 | 2011-05-06 | 삼성전자주식회사 | 상 변화 메모리 장치의 데이터 리드 회로 및 이를 포함하는 장치들 |
KR101652333B1 (ko) * | 2010-02-10 | 2016-08-30 | 삼성전자주식회사 | 가변 저항 메모리 장치 및 그것의 프로그램 방법 |
US20120005112A1 (en) * | 2010-03-03 | 2012-01-05 | Bradley Woodworth | Submission validation system and method |
KR101201858B1 (ko) * | 2010-08-27 | 2012-11-15 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
US8773887B1 (en) | 2011-05-25 | 2014-07-08 | Peter K. Naji | Resistive memory devices and related methods |
US9117495B2 (en) | 2011-06-10 | 2015-08-25 | Unity Semiconductor Corporation | Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations |
FR2976712B1 (fr) * | 2011-06-15 | 2014-01-31 | Centre Nat Rech Scient | Element de memoire non-volatile |
US9001557B2 (en) | 2011-12-02 | 2015-04-07 | Panasonic Intellectual Property Management Co., Ltd. | Variable resistance nonvolatile memory element writing method and variable resistance nonvolatile memory device |
CN103366790A (zh) | 2012-03-30 | 2013-10-23 | 硅存储技术公司 | 用于读出放大器的可调整参考发生器 |
US8816719B2 (en) | 2012-04-26 | 2014-08-26 | Symetrix Corporation | Re-programmable antifuse FPGA utilizing resistive CeRAM elements |
KR101983274B1 (ko) * | 2012-05-18 | 2019-05-30 | 삼성전자주식회사 | 상변화 랜덤 액세스 메모리 장치 및 센싱 방법 |
WO2014020478A2 (en) | 2012-08-03 | 2014-02-06 | Ecole Polytechnique Federale De Lausanne (Epfl) | Resistive switching element and use thereof |
US9042154B2 (en) | 2012-08-28 | 2015-05-26 | Micron Technology, Inc. | Non-volatile memory including reference signal path |
WO2015125473A1 (ja) | 2014-02-20 | 2015-08-27 | パナソニックIpマネジメント株式会社 | 不揮発性半導体記憶装置 |
US9331123B2 (en) * | 2014-05-09 | 2016-05-03 | Tower Semiconductor Ltd. | Logic unit including magnetic tunnel junction elements having two different anti-ferromagnetic layers |
DE102014219840B4 (de) | 2014-09-30 | 2016-11-03 | Dialog Semiconductor (Uk) Limited | Stromgenerator und Verfahren mit geringem Overhead für Beleuchtungsschaltungen |
CN104299645A (zh) * | 2014-10-22 | 2015-01-21 | 中国科学院微电子研究所 | 一种阻变存储器写操作电路 |
US9722179B2 (en) * | 2014-12-09 | 2017-08-01 | Symetrix Memory, Llc | Transition metal oxide resistive switching device with doped buffer region |
US9851738B2 (en) | 2015-08-13 | 2017-12-26 | Arm Ltd. | Programmable voltage reference |
US9748943B2 (en) | 2015-08-13 | 2017-08-29 | Arm Ltd. | Programmable current for correlated electron switch |
-
2015
- 2015-08-13 US US14/826,064 patent/US9851738B2/en active Active
-
2016
- 2016-08-12 GB GB1802329.1A patent/GB2556286B/en active Active
- 2016-08-12 CN CN201680058941.8A patent/CN108140403B/zh active Active
- 2016-08-12 TW TW105125707A patent/TWI705319B/zh active
- 2016-08-12 KR KR1020187007102A patent/KR102549162B1/ko active IP Right Grant
- 2016-08-12 WO PCT/GB2016/052517 patent/WO2017025761A1/en active Application Filing
-
2017
- 2017-11-30 US US15/828,189 patent/US11347254B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050110476A1 (en) * | 2003-11-26 | 2005-05-26 | Debanjan Mukherjee | Trimmable bandgap voltage reference |
US20080106925A1 (en) * | 2006-11-08 | 2008-05-08 | Symetrix Corporation | Correlated electron memory |
US20110122684A1 (en) * | 2009-11-20 | 2011-05-26 | Industrial Technology Research Institute | Voltage compensation circuit, multi-level memory device with the same, and voltage compensation method for reading the multi-level memory device |
US8536899B1 (en) * | 2012-03-30 | 2013-09-17 | Intel Corporation | Calibration circuit apparatus and method |
Also Published As
Publication number | Publication date |
---|---|
CN108140403A (zh) | 2018-06-08 |
GB2556286B (en) | 2020-10-14 |
US11347254B2 (en) | 2022-05-31 |
CN108140403B (zh) | 2021-10-29 |
US9851738B2 (en) | 2017-12-26 |
US20180081384A1 (en) | 2018-03-22 |
KR102549162B1 (ko) | 2023-06-30 |
GB2556286A (en) | 2018-05-23 |
WO2017025761A1 (en) | 2017-02-16 |
US20170045905A1 (en) | 2017-02-16 |
GB201802329D0 (en) | 2018-03-28 |
KR20180061160A (ko) | 2018-06-07 |
TW201725466A (zh) | 2017-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI705319B (zh) | 用於產生可程式化電壓參考的設備與方法 | |
TWI772269B (zh) | 用於相關電子開關的方法及設備 | |
TWI694607B (zh) | 互相關聯的電子開關 | |
US10763433B2 (en) | Asymmetric correlated electron switch operation | |
TWI717439B (zh) | 對相關電子開關的存取裝置及其形成方法 | |
WO2018100372A1 (en) | Digital to analog conversion with correlated electron switch devices | |
CN110520930B (zh) | 用于关联电子开关(ces)器件操作的方法、系统和设备 |