TWI513849B - 成膜裝置及成膜方法 - Google Patents

成膜裝置及成膜方法 Download PDF

Info

Publication number
TWI513849B
TWI513849B TW102125860A TW102125860A TWI513849B TW I513849 B TWI513849 B TW I513849B TW 102125860 A TW102125860 A TW 102125860A TW 102125860 A TW102125860 A TW 102125860A TW I513849 B TWI513849 B TW I513849B
Authority
TW
Taiwan
Prior art keywords
film
substrate
gas
plasma
processing
Prior art date
Application number
TW102125860A
Other languages
English (en)
Other versions
TW201420802A (zh
Inventor
Hitoshi Kato
Shigehiro Miura
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Publication of TW201420802A publication Critical patent/TW201420802A/zh
Application granted granted Critical
Publication of TWI513849B publication Critical patent/TWI513849B/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45536Use of plasma, radiation or electromagnetic fields
    • C23C16/4554Plasma being used non-continuously in between ALD reactions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45544Atomic layer deposition [ALD] characterized by the apparatus
    • C23C16/45548Atomic layer deposition [ALD] characterized by the apparatus having arrangements for gas injection at different locations of the reactor for each ALD half-reaction
    • C23C16/45551Atomic layer deposition [ALD] characterized by the apparatus having arrangements for gas injection at different locations of the reactor for each ALD half-reaction for relative movement of the substrate and the gas injectors or half-reaction reactor compartments
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/46Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for heating the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • H01J37/32724Temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32733Means for moving the material to be treated
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32798Further details of plasma apparatus not provided for in groups H01J37/3244 - H01J37/32788; special provisions for cleaning or maintenance of the apparatus
    • H01J37/32899Multiple chambers, e.g. cluster tools
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67115Apparatus for thermal treatment mainly by radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68764Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a movable susceptor, stage or support, others than those only rotating on their own vertical axis, e.g. susceptors on a rotating caroussel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68771Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by supporting more than one semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD

Description

成膜裝置及成膜方法
本發明係關於一種於基板成膜出薄膜之成膜裝置及成膜方法。
對半導體等之基板(以下稱作「晶圓」)成膜出例如矽氧化膜(SiO2 )等之薄膜的方法已知有如日本特開2011-40574號所記載之裝置的ALD(Atomic Layer Deposition)法。此裝置中,係將5片晶圓在旋轉台上並排於周圍方向,並於該旋轉台之上方側配置複數氣體噴嘴。然後,將會相互反應之複數種類反應氣體依序供給至公轉中之各晶圓,來層積反應生成物。又,在相對於氣體噴嘴而離間於周圍方向之位置設置進行電漿改質之構件,藉由對晶圓上所層積之各反應生成物進行電漿改質處理,來達到薄膜的緻密化。
然而,依適用於此般矽氧化膜之元件種類,仍有即便進行了電漿改質,仍無法形成滿足所要求規格程度之緻密薄膜的情況。具體而言,在晶圓表面形成具有例如從數十而過百之大縱寬比的孔洞或溝槽(溝渠)等之凹部的情況,會有此凹部之深度方向中的改質程度有所差異之虞。亦即,如此般地形成縱寬比較大的凹部時,電漿(詳細而言係氬離子)將難以進入至凹部內。又,真空容器中由於係進行電漿改質處理及成膜處理,故該真空容器內之處理壓力與可維持電漿良好活性之真空氛圍相比係較高壓。因此,電漿在接觸到凹部的內壁面時,該電漿會容易失去活性,故便因此容易使得凹部深度方向中之改質程度產生差異。
在日本特開2010-245448中,雖記載有在此般成膜裝置中相對於各噴嘴而離間於旋轉台周圍方向之位置設置用以進行退火處理的加熱燈之構成,但未就薄膜之具體膜質加以檢討。日本特開平10-79377中,雖記載有進行成膜處理及改質處理之裝置,但針對所述課題亦未有所記載。
本發明有鑑於上述情事,其目的在於提供一種對藉由旋轉台公轉之基板使用處理氣體來成膜出薄膜時,即便在基板表面形成有凹部的情況,仍 可橫跨該凹部之深度方向來形成良質薄膜之成膜裝置及成膜方法。
本發明一樣態之成膜裝置,係提供一種用以在真空容器內對基板進行成膜處理之成膜裝置。該成膜裝置具備有:旋轉台,係用以將載置基板之基板載置區域加以公轉;處理氣體供給部,係為了伴隨著該旋轉台的旋轉來在基板上依序沉積分子層或原子層來形成薄膜,而在處理區域將處理氣體供給至基板;加熱部,係用以將基板加熱至形成薄膜之成膜溫度;電漿處理部,係相對於該處理氣體供給部而離間設置於該旋轉台之旋轉方向,用以藉由將電漿產生用氣體電漿化所產生之電漿來改質基板上之分子層或原子層;加熱燈,係以對向於該旋轉台上之基板通過區域的方式設置於該旋轉台上方側,用以將基板吸收波長區域之光線照射至該基板,將基板加熱至較該成膜溫度要高之溫度來改質薄膜;以及控制部,係輸出控制訊號,以在重複藉由該旋轉台之旋轉來形成分子層或原子層之步驟及藉由電漿對分子層或原子層進行改質之步驟後,停止處理氣體之供給,並藉由該加熱燈來加熱基板。
本發明一樣態之成膜方法,係用以在基板成膜出薄膜之成膜方法。該成膜方法係包含有:將表面形成有凹部之基板載置於真空容器內所設置之旋轉台上之基板載置區域,並將該基板載置區域公轉之工序;將該旋轉台上之基板加熱至形成薄膜的溫度之工序;接著,重複從處理氣體供給部對該旋轉台上之基板供給處理氣體,來在該基板上形成分子層或原子層之步驟,及將電漿產生用氣體供給至該真空容器內,並藉由電漿處理部將該電漿產生用氣體電漿化,藉由電漿來進行基板上之分子層或原子層之改質的步驟,而成膜出薄膜之工序;以及之後,將基板加熱至較該成膜溫度要高之溫度,來改質該薄膜之工序。
100‧‧‧側環
101‧‧‧氣體流道
11‧‧‧頂板
11a‧‧‧密封構件
110‧‧‧迂迴構造部
111‧‧‧第1壁部
112‧‧‧第2壁部
12‧‧‧容器本體
12a‧‧‧突出部
120‧‧‧加熱燈
13‧‧‧密封構件
134‧‧‧電源部
135‧‧‧收納構件
14‧‧‧底面部
20‧‧‧殼體
200‧‧‧控制部
201‧‧‧記憶部
21‧‧‧核心部
22‧‧‧旋轉軸
23‧‧‧驅動部(旋轉機構)
33‧‧‧氣體噴出孔
34‧‧‧噴嘴
51‧‧‧分離氣體供給管
62‧‧‧排氣口
63‧‧‧排氣管
64‧‧‧壓力調整部
65‧‧‧真空泵
7‧‧‧加熱單元
7a‧‧‧覆蓋構件
71a(71)‧‧‧罩體構件
72‧‧‧吹淨氣體供給管
73‧‧‧吹淨氣體供給管
80‧‧‧電漿處理部
83‧‧‧天線
84‧‧‧匹配器
85‧‧‧高頻電源
86‧‧‧連接電極
90‧‧‧框體
91‧‧‧按壓構件
92‧‧‧突起部
94‧‧‧絕緣板
95‧‧‧法拉第遮罩
97‧‧‧缺槽
W‧‧‧晶圓
C‧‧‧中心部區域
圖1係顯示本發明成膜裝置之一範例的縱剖視圖。
圖2係顯示該成膜裝置之立體圖。
圖3係顯示該成膜裝置之橫剖俯視圖。
圖4係顯示該成膜裝置之橫剖俯視圖。
圖5係顯示該成膜裝置之電漿處理部之立體分解圖。
圖6係顯示收納有該成膜裝置之電漿處理部及加熱燈之框體的立體圖。
圖7係顯示該加熱燈之縱剖視圖。
圖8係概略顯示於周圍方向裁切該成膜裝置之縱剖視圖。
圖9係顯示被供給至該成膜裝置之真空容器內的氣體分布的概略圖。
圖10係顯示該成膜裝置之作用的概略圖。
圖11係顯示該成膜裝置之作用的概略圖。
圖12係顯示該成膜裝置之作用的概略圖。
圖13係顯示該成膜裝置之作用的概略圖。
圖14係顯示該成膜裝置之作用的概略圖。
圖15係顯示該作用之流程的流程圖。
圖16係顯示該成膜裝置之其他範例順序的概略圖。
圖17係顯示本發明所進行之實驗結果的特性圖。
圖18係顯示本發明所進行之實驗結果的特性圖。
就本發明實施形態之成膜裝置一範例,參照圖1~圖9來加以說明。此裝置如圖1~圖4所示,係具備有俯視形狀為概略圓形之真空容器1、設於該真空容器1內,於俯視觀之時於該真空容器1中心具有旋轉中心且藉由例如石英等所構成之旋轉台2,而構成為能對矽(Si)所構成之晶圓W進行薄膜之成膜處理。然後,此成膜裝置如後面所詳述般,係構成為即便於晶圓W表面形成具有例如數十而過百之縱寬比的凹部,仍能橫跨該凹部深度方向形成緻密且均質之薄膜。接著,就該成膜裝置之各部於下進行說明。
真空容器1係具備頂板11及容器本體12,頂板11係構成為可從容器本體12加以裝卸。頂板11上面側之中央部為了抑制真空容器1內之中央部區域C中相互不同之處理氣體彼此的混合,係連接有用以供給作為分離氣體之氮(N2 )氣體的分離氣體供給管51。圖1中13,係於容器本體12上面之周緣部環狀地設置之密封構件,例如O型環。
又,圖2中10a係用以透過後述搬送口15來檢出被搬入至真空容器1 內之搬送臂10b上的晶圓W之攝影單元。又,雖各圖中省略了記載,但相對於該攝影單元10a而離間於周圍方向位置之頂板11上係設有用以透過嵌入於該頂板11之透明窗等來檢出旋轉台2上之晶圓W溫度的例如輻射溫度計等所構成之溫度檢出部。
旋轉台2係以中心部而固定在概略圓筒形狀之核心部21,藉由連接於此核心部21下面並延伸於鉛直方向之旋轉軸22,而構成為可繞鉛直軸,本範例中係繞順時針自由旋轉。圖1中23,係將旋轉軸22繞鉛直軸旋轉之驅動部(旋轉機構)23,20係收納旋轉軸22及驅動部23之殼體。此殼體20係以上面側之凸緣部分氣密地組裝在真空容器1之底面部14下面。又,此殼體20係連接有用以將作為吹淨氣體之氮氣供給至旋轉台2下方區域之吹淨氣體供給管72。真空容器1之底面部14的核心部21外周側係以從下方側接近旋轉台2之方式而環狀地形成突出部12a。
真空容器1之底面部14上方側如圖1所示,係設有為加熱機構之加熱單元7,會透過旋轉台2將旋轉台2上之晶圓W加熱至成膜溫度,例如300~650℃。圖1中71a,係設置在加熱單元7之側邊的罩體構件,7a係覆蓋此加熱單元7之上方側的覆蓋構件。又,底面部14在加熱單元7之下方側係橫跨周圍方向於複數位置處設有用以將加熱單元7之配置空間加以吹淨之吹淨氣體供給管73。
旋轉台2表面部如圖3~圖4所示,為了將晶圓W落入保持,係設有作為基板載置區域之圓形凹部24,此凹部24係沿該旋轉台2之旋轉方向(周圍方向)設置於複數位置處,例如5處。各自對向於凹部24之通過區域的位置係於真空容器1周圍方向相互隔有間隔而放射狀地配置有各自為例如石英所構成之5根噴嘴31,32,34,41,42。該等噴嘴31,32,34,41,42係例如從真空容器1外周壁朝中心部區域C而對向於晶圓W水平地延伸般地加以組裝。此範例中,從後述之搬送口15觀之繞順時針(旋轉台2旋轉方向)係依序配置有電漿產生用氣體噴嘴34、分離氣體噴嘴41、第1處裡氣體噴嘴31、分離氣體噴嘴42及第2處理氣體噴嘴32。
處理氣體噴嘴31,32係分別成為第1處理氣體供給部及第2處理氣體供給部,電漿產生用氣體噴嘴34係成為電漿產生用氣體供給部。又,分離氣體噴嘴41,42係各成為分離氣體供給部。另外,圖3係以可見到噴嘴34,42 之方式,呈現出取下後述電漿處理部80、框體90及加熱燈120的狀態,圖4係呈現出組裝有該等電漿處理部80、框體90及加熱燈120的狀態。
各噴嘴31,32,34,41,42係透過流量調整閥分別連接自以下之各氣體供給圓(未圖示)。亦即,第1處理氣體噴嘴31係連接至含Si(矽)之第1處理氣體,例如BTBAS(二(特丁胺基)矽烷,SiH2 (NH-C(CH3 )3 )2 )氣體等之供給源。第2處理氣體噴嘴32係連接至第2處理氣體,例如臭氧(O3 )氣體與氧(O2 )氣體之混合氣體的供給源(詳細而言係設有臭氧產生器之氧氣體供給源)。電漿產生用氣體噴嘴34係連接至例如氬(Ar)氣體與氧氣之混合氣體所構成之電漿產生用氣體之供給源。分離氣體噴嘴41,42係各自連接至為分離氣體之氮氣的氣體供給源。該等氣體噴嘴31,32,34,41,42之例如下面側係各自形成有氣體噴出孔33,此氣體噴出孔33係沿旋轉台2半徑方向而例如等間隔地配置於複數位置處。圖3中31a係設置於第1處理氣體噴嘴31上方側之噴嘴罩31a,而構成為使得該噴嘴31所噴出之處理氣體會沿著旋轉台2上之晶圓W表面所流通。
處理氣體噴嘴31,32下方區域係分別成為用以將第1處理氣體吸附於晶圓W之第1處理區域(成膜區域)P1及用以使吸附於晶圓W之第1處理氣體成分與第2處理氣體反應之第2處理區域P2。電漿產生用氣體噴嘴34之下方側區域係成為用以對晶圓W進行電漿改質處理之改質區域P3。亦即,電漿產生用氣體噴嘴34之上方側如圖1、圖4及圖5所示,為了將該噴嘴34所供給之氣體電漿化,係設有將金屬線所構成之天線83捲繞成線圈狀所構成之電漿處理部80。另外,圖2中,係省略描繪出電漿處理部80。
此天線83如圖4所示,俯視觀之時係以從旋轉台2中央部側橫跨外周部側而跨越晶圓W通過區域之方式加以配置,以包圍沿旋轉台2徑向所延伸之帶狀區域的方式而成為概略8角形。又,此天線83係透過匹配器84連接至頻率數為例如13.56MHz及輸出電功率為例如5000W之高頻電源85,並從真空容器1之內部區域所氣密地被加以區隔來加以配置。
亦即,電漿產生用氣體噴嘴34上方側之頂板11在俯視觀之時呈概略扇形開口,並藉由例如石英等所構成之框體90而氣密地加以封閉。此框體90係周緣部橫跨周圍方向而水平地延伸為凸緣狀,並且中央部朝真空容器1內部區域凹陷之方式而加以形成,此框體90內側係收納有該天線83。圖1 中,11a係設於框體90與頂板11之間的密封構件,91係用以將框體90之周緣部朝下方側按壓之按壓構件。又,圖1中,86係用以將電漿處理部80與匹配器84及高頻電源85電連接之連接電極。
框體90下面為了阻止氮氣或臭氧氣體等侵入至該框體90下方區域,如圖1及圖6所示,外緣部係橫跨周圍方向朝下方側(旋轉台2側)垂直地延伸,而成為氣體限制用突起部92。然後,此突起部92內周面、框體90下面及旋轉台2上面所包圍之區域係收納有所述電漿產生用氣體噴嘴34。
框體90與天線83之間如圖1、圖4及圖5所示,係配置有上面呈開口之概略箱型的法拉第遮罩95,此法拉第遮罩95係由導電性板狀體之金屬板所構成並接地。此法拉第遮罩95底面會阻止天線83所產生之電場及磁場(電磁場)中的電場成分朝向下方之晶圓W,並使得磁場能到達晶圓W而形成有缺槽97。此缺槽97係以延伸於相對於天線83捲繞方向的正交方向之方式而加以形成,並沿著天線83橫跨周圍方向設置於該天線83之下方位置。法拉第遮罩95與天線83之間為了獲得該等法拉第遮罩95與天線83之絕緣,係介設有例如石英所構成之絕緣板94。另外,圖4中係省略了缺槽97。
分離氣體噴嘴41,42係用以形成各自將第1處理區域P1及第2處理區域P2加以分離之分離區域D者。該等分離氣體噴嘴41,42中,首先就分離氣體噴嘴41加以說明,該分離氣體噴嘴41上方側之頂板11係如圖3及圖4所示,係設有概略扇形之凸狀部4。然後,分離氣體噴嘴41係收納在該凸狀部4下面沿旋轉台2半徑方向所形成之溝部43內。從而,分離氣體噴嘴41之旋轉台2周圍方向兩側如圖8所示,係配置有用以阻止各處理氣體彼此之混合而為該凸狀部4之下面的較低頂面44,此頂面44之該周圍方向兩側係配置有較該頂面要高的頂面45。凸狀部4之周緣部(真空容器1之外緣側部位)為了阻止各處理氣體彼此之混合,係以對向於旋轉台2之外端面並與容器本體12稍微離間之方式,朝下方側彎曲呈直角。另外,圖8中係簡略描繪出電漿處理部80。
接著,就分離氣體噴嘴42加以說明。該分離氣體噴嘴42上方側係設有以所述電漿處理部80所說明之框體90。亦即,分離氣體噴嘴42上方側之頂板11在俯視觀之時呈概略扇形開口,並藉由框體90而氣密地加以封閉。然後,該框體90下面側外緣部亦係橫跨周圍方向朝旋轉台2垂直地延伸, 而成為氣體限制用突起部92。從而,從分離氣體噴嘴42觀之時,在旋轉台2旋轉方向上游側及下游側、中心部區域C側、旋轉台2外緣側係各自配置有突起部92。因此,從該分離氣體噴嘴42噴出分離氣體時,框體90下方側區域會較真空容器1內之其他區域要為正壓,會防止來自旋轉台2旋轉方向上游側之第1處理氣體的侵入、及來自旋轉台2旋轉方向下游側之第2處理氣體的侵入。
從分離氣體噴嘴42觀之的框體90上方側係設有用以對晶圓W進行改質(熱退火)處理之加熱燈120來做為加熱機構。該加熱燈120係將會穿透石英所構成之構件(框體90及旋轉台2)並會被晶圓W吸收之波長的光線(例如0.5μm~3μm的紅外線)照射至該晶圓W,來將晶圓W加熱至較所述成膜溫度要高之退火溫度者,例如650℃~900℃,且設置於複數位置處。亦即,由於旋轉台2上之晶圓W會公轉,故旋轉台2旋轉中心側與外緣側之晶圓W周速度會有所差異,故為了使得旋轉台2半徑方向之晶圓W加熱溫度一致,會調整加熱燈120之配置個數及形式。具體而言,加熱燈120係沿著旋轉台2旋轉方向於複數位置處配置成圓弧狀,並且該圓弧狀之排列係以相互離間於旋轉台2半徑方向而以同心圓狀排列成複數圈,本範例為5圈。
於是,將該圓弧狀排列稱為「燈群」,並將各燈群如圖4所示般,從旋轉台2旋轉中心側朝外周側分別賦予「121」、「122」、「123」、「124」及「125」的符號,該等燈群121~125之各加熱燈120係以從旋轉台2旋轉中心側朝外周部側而數量增加之方式加以配置,具體而言,係各自為2個、3個、4個、5個及6個。又,旋轉台2旋轉中心側之燈群121係以位於旋轉台2上之晶圓W的該旋轉中心側外緣上方側之方式而加以配置。旋轉台2外周側之燈群125係以位於旋轉台2上之晶圓W的該外周側外緣上方側之方式而加以配置。然後,燈群122~124係以在旋轉中心側之燈群121與外周側之燈群125之間等間隔於旋轉台2之半徑方向的方式而加以配置。
就各加熱燈120加以簡單說明,該等加熱燈120如圖7所示,係構成為在上下方向延伸之概略圓筒狀玻璃等之光穿透材131內部封入成為輻射源之光源132來作為鹵素燈。然後,為了將從光源132照設至上方側及側邊側之紅外線反射至下方側,係以覆蓋光穿透材131上方側及側周面之方式設有於下方側開口之概略圓錐狀反射構件133。從而,從光源132作為輻射熱 所照射之紅外線會朝下方側集中,並穿透光穿透材131、框體90而被旋轉台2上之晶圓W吸收。然後,旋轉台2由於係由所述之石英所構成,故加熱燈120便會藉由輻射熱來僅局部性地加熱晶圓W。如此一來,分離氣體噴嘴42下方側區域便會成為所述之分離區域D,並相對於旋轉台2上之晶圓W而成為進行退火處理之加熱區域P4。
圖7中134係用以供電至各加熱燈120之電源部,為了橫跨面內將晶圓W加熱至均勻溫度,係構成為可在例如300W以下之範圍調整供電量至各燈群121~125。又,圖1中135係下面側呈開口之概略箱型的收納構件,各加熱燈120係構成為上端部會被支撐於該收納構件135內部,而使得紅外線之照射位置在各加熱燈120會加以一致。另外,圖1中,係就一部分之反射構件133而顯示縱剖面,又,圖5中係省略了加熱燈120及該加熱燈120下方側之框體90。
圖9係概略顯示以上所說明之供給有各氣體之區域,在分別供給有第1處理氣體及第2處理氣體之處理區域P1,P2之間係各介設有供給有分離氣體之分離區域D。然後,在處理區域P2下游側之分離區域D與該處理區域P2之間,位有改質區域P3且相對於該分離區域D而離間於旋轉台2周圍方向所配置之其他分離區域D係如所述般地成為加熱區域P4。
旋轉台2外周側在較該旋轉台2要稍下方之位置係配置有環狀之側環100,此側環100之上面係相互於周圍方向離間之2處形成有排氣口61,62。換言之,真空容器1底面部14係形成有2個排氣口,該等排氣口對應位置之側環100係形成有排氣口61,62。該等2個排氣口61,62中之一者及另一者分別稱為第1排氣口61及第2排氣口62,第1排氣口61係形成於第1處理氣體噴嘴31與較該第1處理氣體噴嘴31要靠旋轉台之旋轉方向下游側之分離區域D之間,靠近該分離區域D之位置。第2排氣口62係形成於電漿產生用氣體噴嘴34與較該電漿產生用氣體噴嘴34要靠旋轉台之旋轉方向下游側之分離區域D之間,靠近該分離區域D之位置。
第1排氣口61係用以將第1處理氣體及分離氣體加以排氣者,第2排氣口係用以將第2處理氣體及分離氣體外,將電漿產生用氣體加以排氣者。然後,就2個框體90,90中之電漿產生用氣體噴嘴34上方側之框體90,該框體90外緣側之側環100上面係形成有避開該框體90而將氣體流通於第2 排氣口用之溝狀氣體流道101。該等第1排氣口61及第2排氣口62如圖1所示,係藉由各自介設有為蝶閥等之壓力調整部65的排氣管63,來連接至為真空排氣機構之例如真空泵64。
頂板11下面之中央部如圖3等所示,係設有與凸狀部4之中心部區域C側之部位連接而橫跨周圍方向形成為概略環狀,且其下面形成為與凸狀部4下面同高度之突出部5。較此突出部5要靠旋轉台2旋轉中心側之核心部21的上方側係配置有用以抑制中心部區域C之第1處理氣體與第2處理氣體相互混合用之迂迴構造部110。此迂迴構造部110係採用於旋轉台2半徑方向交互配置有從旋轉台2朝頂板11側橫跨周圍方向垂直地延伸之第1壁部111、從頂板11側朝旋轉台2橫跨周圍方向垂直地延伸之第2壁部112。
真空容器1側壁如圖2~圖4所示,係形成有在外部搬送臂10b與旋轉台2之間進行晶圓W收授用之搬送口15,此搬送口15係構成為藉由閘閥G而氣密地開閉自如。又,面臨此搬送口15位置之旋轉台2下方側係設有透過旋轉台2之貫穿口來將晶圓W從內面側頂升用之升降銷(均未圖示)。
又,此成膜裝置設有用以進行裝置整體動作之控制的電腦所構成之控制部200,此控制部200之記憶體內收納有用以進行後述成膜處理、改質處理及退火處理的程式。此程式係由實行後述裝置動作之步驟群所組成,可由硬碟、光碟、磁光碟、記憶卡、軟碟等記憶媒體的記憶部201安裝至控制部200內。
接著,就上述實施形態之作用,基於圖10~圖14及圖15之流程圖加以說明。首先,將閘閥G開啟,將旋轉台2間歇地加以旋轉,並藉由搬送臂10b透過搬送口15將例如5片晶圓W載置於旋轉台2上。各晶圓W表面如圖10所示,係形成有溝槽或孔洞所構成之凹部10,此凹部10之縱寬比(凹部10深度÷凹部10之寬度尺寸)為例如數十而過百之尺寸。接著,關閉閘閥G,藉由真空泵64將真空容器1內成為抽氣狀態,並將旋轉台2以例如2rpm~240rpm繞順時針旋轉。然後,藉由加熱單元7將晶圓W加熱至例如300℃左右(步驟S11)。
接著,從處理氣體噴嘴31,32分別將第1處理氣體及第2處理氣體噴出,並從電漿產生用氣體噴嘴34將電漿產生用氣體噴出。又,以既定流量從分離氣體噴嘴41,42噴出分離氣體,亦以既定流量從分離氣體供給管51及吹 淨氣體供給管72,72噴出氮氣。然後,藉由壓力調整部65將真空容器1內調整至預設之處理壓力。
第1處理區域P1中,如圖11所示,於晶圓W表面會吸附第1處理氣體成分而產生吸附層300(步驟S12)。接著,第2處理區域P2中,如圖12所示,晶圓W上之吸附層300會被氧化,而形成1層或複數層之薄膜成分的矽氧化膜(SiO2 )之分子層來形成為反應生成物之反應層301(步驟S13)。此反應層301由於有例如第1處理氣體含有之殘留基,故會有殘留水分(OH基)或有機物等之雜質的情況。
電漿處理部80中,藉由從高頻電源85所供給之高頻電功率會產生電場及磁場。該等電場及磁場中的電場會因法拉第遮罩95所反射或吸收(衰減),而被阻礙到達至真空容器1內。另一方面,由於法拉第遮罩95形成有缺槽97,故磁場會通過此缺槽97透過框體90底面而到達至真空容器1內之改質區域P3。
從而,從電漿產生用氣體噴嘴34所噴出之電漿產生用氣體會如圖13所示,因磁場而被活性化,產生例如離子(氬離子:Ar+ )或自由基等之電漿。如所述般,由於以包圍旋轉台2半徑方向延伸之帶體狀區域之方式配置天線83,故此電漿在天線83下方側會以延伸於旋轉台2徑向之方式而成為概略線狀。當晶圓W接觸此電漿時,會進行反應層301之改質處理(步驟S14)。具體而言,電漿會衝撞晶圓W表面,從反應層301釋出水分或有機物等之雜質,誘發反應層301內之元素的再配列來達到該反應層301之緻密化(高密度化)。
如此一來,藉由旋轉台2之旋轉重複多數次(n次,n:自然數)如以上所說明之吸附層300之成膜處理、因依附層300之氧化的反應層301之形成處理、反應層301之電漿改質處理,便會層積n層之反應層301來形成薄膜。亦即,所述控制部200中,會判斷進行吸附層300之形成、反應層301之形成及電漿改質處理後,旋轉台2是否已旋轉了n次,換言之,反應層301之層積數是否已到達n層(步驟S15)。在反應層301未到達n層的情況,會繼續旋轉台2之旋轉、各氣體之供給及供電給高頻電源85。
此處,由於晶圓W表面係如所述般形成有極大縱寬比之凹部10,故電漿將難以進入至該凹部10內。又,真空容器1內係進行電漿改質處理及成 膜處理,故該真空容器1內之處理壓力係較容易保持電漿良好活性之壓力要為高壓。因此,電漿在朝凹部10底面侵入時,在電漿與例如凹部10之內壁面接觸時,該電漿便會失去活性。從而,如圖13所示,凹部10內由於隨著越朝底面則電漿改質處理的程度便會越小,故會形成從上方側朝下方側而膜厚變大之膜厚分布。換言之,晶圓W表面(相鄰凹部10,10之間的水平面)雖會良好地進行電漿改質處理而形成緻密的薄膜,但另一方面,隨著越朝凹部10底面則越會成為密度低(鬆散)的薄膜。於是,為了橫跨凹部10之深度方向來形成緻密的薄膜,在所述步驟S15中,判斷已完成層積n層之反應層301來成膜出薄膜的情況,便如以下般來進行退火處理之薄膜改質處理。
具體而言,係停止各氣體(第1處理氣體、第2處理氣體、電漿產生用氣體、分離氣體)之供給,並停止對高頻電源85之供電(步驟S16)。然後,在從真空容器1內之各氣體排氣結束後,亦即將真空容器1內壓力減壓至133~1333Pa(1~10Torr)後,便從電源部134對各加熱燈120各自進行供電(將加熱燈120開啟),則便會從加熱燈120朝下方側照射紅外線。該紅外線如所述般會穿透框體90及旋轉台2,而被晶圓W吸收。因此,藉由旋轉台2而公轉之各晶圓W便會被局部性且急速地加熱至所述退火溫度。從而,旋轉台2等之真空容器1內的其他構件之升溫便會被抑制。
如此一來,在旋轉台2旋轉期間,各晶圓W會被加熱燈120加熱例如5秒~120秒,由於會橫跨晶圓W厚度方向而成為所述退火溫度,故如圖14所示,凹部10內部殘留於薄膜內之所述水分等之雜質便會從該薄膜被去除,而橫跨凹部10深度方向獲得均質且緻密的薄膜(步驟S17)。從而,就薄膜的膜厚便能橫跨凹部10深度方向而均勻。在進行以上退火處理期間,由於旋轉台1係與晶圓W接觸,故旋轉台2會因來自該晶圓W的熱而升溫。但是,由於係由相對於紅外線而透明之石英來構成旋轉台2,且退火處理係如所述般在短時間就結束,故旋轉台2的升溫量很小。另外,以上所說明之圖11~圖14中,就凹部10之尺寸或各膜(吸附層300、反應層301)之尺寸係概略地加以描繪。
又,在進行以上一連串程序期間,由於側環100係形成有氣體流道101,故各氣體會避開該氣體流道101上方側之框體90而通過該氣體流道101來 被加以排氣。又,由於各框體90下端側周緣部係設有突起部92,故會抑制氮氣或各處理氣體侵入至該框體90內。
又再者,由於第1處理區域P1及第2處理區域P2之間係供給有氮氣,故會以第1處理氣體與第2處理氣體及電漿產生用氣體不會相互混合之方式來將各氣體加以排氣。又,由於旋轉台2下方側供給有吹淨氣體,故欲朝旋轉台2下方側擴散之氣體會藉由該吹淨氣體而朝排氣口61,62側推回。
依上述實施形態,在重複旋轉旋轉台2並形成反應層301之步驟及藉由電漿來改質該反應層301之步驟而形成薄膜後,便停止各氣體之供給,並將晶圓W加熱至較薄膜形成時之溫度要高之溫度來將薄膜改質。因此,即便晶圓W表面如所述般形成有大縱寬比之凹部10,仍可橫跨該凹部10深度方向來形成均質且緻密(良質)的薄膜。
此處,就如上所述進行電漿改質處理及退火處理之順序的理由加以詳述。如後述實施例所述,僅以例如300℃左右或650℃左右之低溫成膜溫度使用ALD法來成膜出矽氧化膜所構成之薄膜時,該薄膜與熱氧化膜(一邊加熱矽基板一邊氧化處理所獲得之氧化膜)相比,對氟酸(氫氟酸水溶液)的蝕刻率會較快。從而,以ALD法所成膜之矽氧化膜之膜密度可謂是較熱氧化膜要低。要提升此般薄膜之膜密度的技術如先前技術項目所敘述般,已知有電漿改質處理。然後,在形成反應層301時藉由將該反應層301改質,亦即藉由在相對於各處理區域P1,P2而離間於周圍方向之位置配置電漿處理部80,便能如所述般,即使是低溫下所成膜之薄膜仍可獲得良好的膜密度。但是,在晶圓W表面形成有凹部10時,電漿將難以到達該凹部10之底部附近,使得凹部10深度方向產生膜密度之差異。
另一方面,與電漿改質處理同樣能提升薄膜之膜密度的技術已知有將晶圓W加熱至較成膜溫度要高溫之方法的退火處理。依此般退火處理,由於可橫跨晶圓W厚度方向來加熱該晶圓W,故即使如所述般形成有凹部10,仍可橫跨該凹部10深度方向來進行均勻的熱處理。但是,如後述實施例所示般,僅以退火處理卻無法獲得充分的膜密度。
於是,本發明如所詳述般,在每次旋轉旋轉台2時進行電漿改質處理,並在層積多層反應層301來形成薄膜後,進行退火處理。亦即,乃採用就電漿改質處理係在每次形成反應層301時進行,另一方面就退火處理係在 形成薄膜後總括地進行之方法。從而,在將退火處理與電漿改質處理組合進行時,本發明之方法係在所獲得之薄膜膜質上、又在裝置之耐熱構造上、再者在產能之觀點上為極為有效之方法。亦即,薄膜膜質由後述實施例可知,即使不在每次形成反應層301時進行退火處理,而在形成薄膜後總括性地進行退火處理,仍可獲得充分良質的薄膜。因此,由於不須經常地對加熱燈120通電,故在成本面上較為有利。
又,就裝置的耐熱構造,由於係如所述般在薄膜形成後總括性地進行退火處理,並藉由加熱燈120將晶圓W局部性地加熱,故退火處理所需時間(加熱燈120通電的時間)只要數十秒左右的短時間即可。因此,在此般短時間的退火處理中,真空容器1內之旋轉台2等之構件與晶圓W相比幾乎沒有升溫。從而,對於真空容器1與頂板11及框體90之密封構造,或將旋轉台2固定於核心部21之部位的耐熱構造只要是能耐受進行成膜處理之成膜溫度(例如300℃~650℃)程度的耐熱構造即可。亦即,就裝置而言,即便不採用能耐受退火溫度程度之耐熱構造,換言之,即便為無法耐受退火溫度之耐熱構造的裝置,仍能進行退火溫度般之高溫退火處理。
從而,裝置製造商側在僅進行成膜處理或電漿改質之裝置,與如所述般除了該等處理外還進行退火處理之裝置中,能將加熱燈120或頂板11(框體90)之結構外的構件(加熱單元7之加熱機構等)加以共用化。亦即,事先構成進行使用ALD法之成膜處理與電漿改質處理之裝置,只要設置加熱燈120及框體90便可進行高溫之退火處理。從而,裝置之廣用性會提高,在製造該裝置時可謂是能達成成本降低。
舉使用此般裝置來成膜出矽氧化膜之適用例的一範例,在成膜出矽氧化膜來作為用以蝕刻晶圓W之硬遮罩時,由於該矽氧化膜在之後會被去除,故緻密度並不被要求要那麼高。從而,在此般情況,係使用未設置加熱燈120之裝置。另一方面,例如在對凹部內於之後埋入的銅配線而沿著該凹部內部面形成作為障蔽膜之矽氧化膜時,該矽氧化膜由於在元件形成後仍會殘留,故對該矽氧化膜則盡可能要求要為緻密。從而,在此情況,便使用具備加熱燈120之裝置。如此般,便能對應於適用有矽氧化膜之元件,亦即,對應於氧化膜緻密度之要求等級來選擇適用之裝置。
然後,在一個共通真空容器1除了各噴嘴31,32,41,42及電漿處理部80 外,另組裝加熱燈120,便可以所謂in situ(單室內)來進行退火處理。因此,與例如在進行成膜處理及電漿改質處理後,在其他熱處理裝置來進行熱處理的情況相比,由於不需要從真空容器1將晶圓W搬送至該其他熱處理裝置,故就晶圓W搬送所需時間上便可達成產能之提升。
又,在真空容器1內進行退火處理時,退火處理之晶圓W加熱溫度係所述般為650℃~900℃而較成膜時溫度要高。再者,該退火溫度亦較第1處理氣體之BTBAS氣體的熱分解溫度(例如550℃)或第2處理氣體之臭氧的熱分解溫度(例如600℃)要高。然後,以加熱燈120加熱至退火溫度之晶圓W即便到達後段側之第1處理區域P1或第2處理區域P2,由於旋轉台2乃高速旋轉,故並不會降溫至此。因此,一邊供給各氣體一邊進行退火處理時,在各處理氣體接觸至此般高溫之晶圓W時,各氣體便會熱分解,而無法良好地進行第1處理氣體的吸附或吸附層300之氧化。於是,本發明中,在進行退火處理時,便停止各氣體之供給,並從真空容器1內將該等氣體加以排氣,再進行退火處理。從而,便可一邊抑制各處理氣體的熱分解,一邊進行良好的退火處理。又,為了即使退火處理仍能獲得未熱分解之第2處理氣體的例如氧電漿,而需要高頻電源等之附帶設備,但藉由使用臭氧氣體作為該第2處理氣體,便可以不需要此般附帶設備甚至驅動該附帶設備之電功率。
然後,就加熱燈120係配置於用以分離第1處理區域P1及第2處理區域P2之分離區域D上方側,而兼用為所謂該分離區域D及用以進行退火處理之加熱區域P4。因此,頂板11上便於周圍方向配置有電漿處理部80、攝影單元10a及晶圓W溫度檢出部,而在真空容器1內於周圍方向配置各氣體噴嘴31,32,34,41,42,即便在幾乎沒有多餘空間之既有裝置,仍能抑制該裝置之大型化來進行退火處理。
以上範例中,雖係在層積n層之反應層301來形成薄膜後才進行退火處理,但亦可在薄膜形成後之退火處理外,在該薄膜之形成途中來進行退火處理。具體而言,如圖16所示,如所述範例同樣地形成m層(m:較n小且為1以上之自然數)之反應層301,並進行各反應層301之電漿改質處理(步驟S21)後,停止各氣體之供給及對高頻電源85之供電(步驟S22)。接著,使用加熱燈120進行m層之反應層301的退火處理(步驟S23)。接著,在反應 層301之層積數未達m層的情況(步驟S24),在停止供給第2處理氣體及電漿產生用氣體下,例如將分離氣體供給至真空容器1內,藉由加熱單元7將晶圓W冷卻至成膜溫度為止(步驟S25)。然後,再度進行電漿改質處理而層積m層之反應層301後,同樣地停止各氣體來進行退火處理。如此一來,藉由重複反應層301之層積、退火處理及晶圓W之冷卻,來與所述範例同樣地層積n層之反應層301。即便此般順序中,仍可獲得與所述範例同樣之效果。圖16中,重複複數次步驟S21~S23所構成之順序時,步驟S21中之反應層301層積數m亦可和某順序與其他順序為相互不同之數值。又,就該層積數m可為1次,亦即在每次形成反應層301時進行退火處理。另外,圖16中之步驟S21係相當於所述圖15中之步驟S11~S15。
以上各範例中,進行退火處理的時間(加熱燈120通電時間)太短則晶圓W之熱處理會不充分,太長則會因來自晶圓W之熱使得旋轉台2過度升溫,而有對裝置之耐熱構造造成傷害之虞,故較佳為5秒~120秒。再者,供電至加熱燈120時,雖係停止各氣體之供給而將真空容器1內真空排氣,但進行退火處理時點之真空容器1內的真空度過高時,真空容器1內會尚有處理氣體殘留之虞,過低時會關係到產能的降低,故較佳為133~1333Pa(1~10Torr)左右。另外,進行退火處理前,亦可進行真空容器1內之真空排氣及對該真空容器1內之分離氣體的供給來進行氛圍的置換,來在該真空度以上之壓力中來進行退火處理。
再者,電漿改質處理亦可在每形成複數層,例如10~100層之反應層301來進行。具體而言,在成膜開始時停止對高頻電源85之供電,將旋轉台2選轉反應層301層積數的份後,停止對噴嘴31,32之氣體供給,再對高頻電源85供電來進行電漿改質。之後,再度重複反應層301之層積及電漿改質。本發明不僅如所述般形成有凹部10之晶圓W,亦可適用於未形成有此般凹部10之平坦晶圓W。
又再者,以上所述各範例中,雖係捲繞作為電漿處理部80之天線83來產生感應耦合型電漿(ICP:Inductively coupled plasma),但亦可為產生電容耦合型電漿(CCP:Capacitively Coupled Plasma)。此情況,係相對電漿產生用氣體噴嘴34而於旋轉台2旋轉方向下游側配置一對作為平行電極之未圖示的電極。然後,在該等電極間將電漿產生用氣體電漿化。
又,雖在真空容器1內除了成膜處理及電漿改質處理外再進行退火處理,但退火處理亦可在其他熱處理裝置(加熱機構)進行。具體而言,亦可使用具備有將多數片,例如100片左右之晶圓W保持於棚架狀之晶舟,及從下方側將該晶舟氣密地收納之反應管的縱型熱處理裝置,將成膜處理及電漿改質處理結束後之晶圓W總括地進行退火。
以上所說明之成膜矽氧化膜時所使用之第1處理氣體可使用以下表1之化合物。另外,以下各表中,「原料A區域」係表示第1處理區域P1,「原料B區域」係表示第2處理區域P2。又,以下之各氣體為一範例,亦一併記載已經說明之氣體。
使用3DMAS或4DMAS作為第1處理氣體時,該第1處理氣體之熱分解溫度係較BTBAS之熱分解溫度要高,又,亦較退火溫度要高。
又,用以將表1之第1處理氣體氧化之第2處理氣體可使用表2之化合物。
另外,表2中,「電漿+O2 」或「電漿+O3 」係於例如第2處理氣體噴嘴32上方側設置所述電漿處理部80,或使用所述之平行電極來將該等氧氣或臭氧電漿化來加以使用的意思。使用氧氣體之電漿來作為第2處理氣體的情況,該第2處理氣體之熱分解溫度係較所述臭氧氣體之熱分解溫度要高,在退火溫度以上。
又,亦可使用所述表1之化合物作為第1處理氣體,並使用表3之化合物所構成之氣體作為第2處理氣體,來形成矽氮化膜(SiN膜)。
另外,表3中「電漿」亦係與表2同樣地使用「電漿」之用語而將各氣體電漿化來加以使用之意思。
再者,亦可使用表4之化合物所構成之氣體來各自作為第1處理氣體及第2處理氣體,來成膜碳化矽(SiC)膜。
又再者,亦可使用上述所舉表4之第1處理氣體,來成膜矽膜(Si膜)。亦即,此情況係不設置第2處理氣體噴嘴32,旋轉台2上之晶圓W係透過分離區域D交互通過第1處理區域(成膜區域)P1及改質區域P3。然後,當第1處理區域P1於晶圓W表面吸附第1處理氣體成分而形成吸附層300時,以旋轉台2旋轉期間,藉由加熱單元7之熱量使得晶圓W表面之吸附 層300產生熱分解讓氫或氯等雜質脫離。從而,便會因吸附層300之熱分解反應而形成反應層301。
然而,由於旋轉台2係繞鉛直軸旋轉,故旋轉台2上之晶圓W在通過第1處理區域P1後,到達至改質區域P3之時間,亦即用以從吸附層300將雜質排出之時間極短。因此,在到達至改質區域P3前之晶圓W的反應層301依然會含有雜質。於是,在改質區域P3中藉由例如供給氬氣之電漿至晶圓W,便能從反應層301將雜質去除,得到良好膜質之反應層301。如此一來,藉由交互通過區域P1,P3,便會層積多層反應層301來成膜出矽膜。之後,藉由停止處理氣體之供給並進行退火處理,便可橫跨凹部10深度方向而獲得均勻且良質的薄膜。從而,本發明中之「電漿改質處理」除了從反應層301將雜質去除來進行該反應層301之改質外,亦包含用以將吸附層300進行反應(熱分解反應)之處理。
用於矽膜之電漿處理的電漿產生用氣體係使用對晶圓W會給予離子能量來產生電漿之氣體,具體而言,除了所述之氬氣外,可使用氦(He)氣等稀有氣體或氫氣等。
又,在形成矽膜的情況,亦可使用表5之摻雜材作為第2處理氣體,將硼(B)或磷(P)摻雜至該矽膜。
又,亦可使用以下表6所示之化合物所構成之氣體作為第1處理氣體,並使用所述第2處理氣體,來形成金屬氧化膜、金屬氮化膜、金屬碳化膜或High-k膜(高介電率膜)。
又,電漿改質用氣體或與該電漿改質用氣體一同使用之電漿離子植入氣體亦可使用以下表7之化合物所構成之氣體的電漿。
另外,此表7中,關於含氧元素(O)之電漿、含氮元素(N)之電漿及含碳元素(C)之電漿,亦可分別僅用於氧化膜、氮化膜及碳化膜之成膜程序。
成膜以上所述之各種薄膜時,亦可在薄膜形成後再進行退火處理,亦可在薄膜成膜途中或每次形成反應層301時進行退火處理。又,進行退火處理時,雖係停止各氣體之供給及對高頻電源85之供電,但分離氣體及電漿產生用氣體之供給、甚至對高頻電源85之供電(電漿產生用氣體之電漿化)由於不會對退火處理有特別不良影響,故亦可在進行該退火處理時進行該供給及供電。
【實施例】
接著,就本發明所進行之實施例加以說明。
(實驗例1)
首先,就以成膜溫度為600℃之ALD法成膜出矽氧化膜所構成之薄膜時(無電漿改質處理及退火處理),與對該薄膜進行電漿改質處理及退火處理時,評估薄膜膜質的實驗加以說明。圖17係顯示就以下表8之各條件各自進行成膜及後處理的薄膜,測量對氫氟酸之濕蝕刻率的結果,參考例係將熱氧化膜之濕蝕刻率作為1來規格化。另外,此實驗係對未形成有凹部之矽晶圓來成膜出薄膜,就成膜處理及電漿改質處理而言,係在所述真空容器1內各自進行,退火處理係在薄膜成膜後,從真空容器1取出而在其他熱處理裝置進行。
其結果,實驗例1-1、1-4、1-5、1-6中,與未施電漿改質處理及退火處理之任一者來作為後處理之情況相比,進行退火處理會使得薄膜緻密化,已知進行了退火溫度變高程度的緻密化。然而,即便進行了850℃的高溫退火處理,薄膜的緻密度與熱氧化膜相比卻變成低上(惡化)2.5倍左右數值。
另一方面,比較了實驗例1-1、1-2、1-3之結果,得知藉由進行電漿改質處理會獲得緻密的薄膜。然後,由實驗例1-1、1-7、1-8可知,除了電漿改質處理外藉由進行退火處理,會得到與熱氧化膜極為接近之膜特性。但是,因退火處理而進行緻密化的程度由實驗例1-1、1-6之差異,與實驗例1-2(1-3)、1-7(1-8)之差異的比較,在退火處理前先進行電漿改質處理時,會較未進行電漿改質處理而進行退火處理的情況要小。因此,由該實驗例1之結果,在未形成有凹部的情況,可謂是即使接著電漿改質處理來進行退 火處理,因該退火處理之緻密化效果乃較小。
(實驗例2)
於是,就形成有凹部之晶圓,與實驗例1同樣地形成薄膜,接著在進行電漿改質處理及退火處理作為後處理時,就該後處理會對凹部深度方向之膜質(對氫氟酸之濕蝕刻率)有著怎樣的傾向進行了實驗。該濕蝕刻率係將各晶圓浸漬在氫氟酸後,將晶圓於板厚方向裁切,分別就相鄰之凹部間之晶圓表面(水平面)、凹部內側面、凹部底面附近之側面進行測量。該實驗中,凹部的深度尺寸為1.7μm,「凹部內」及「凹部底面附近」係分別由晶圓表面起150nm及1.7μm之部位。該凹部之口徑為0.1μm。實驗例2之結果表示於表9及圖18。另外,實驗例2中,濕蝕刻率亦係就熱氧化膜所獲得之結果為1來規格化。又,實驗例2之退火處理亦係在與真空容器1為其他之熱處理裝置進行。
該等表9及圖18中,「RF0」(無電漿改質處理)的結果中,在退火溫度為750℃、800℃及850℃之任一條件中,均橫跨凹部深度方向而有大致均勻的膜質。但是,如所述實驗例1中所說明般,僅靠退火溫度係無法獲得如此般良好的膜質。
另一方面,在「RF5000」(有電漿改質處理,對高頻電源85供電5000W)的情況,在未進行退火處理時,從晶圓表面越朝凹部底面,則膜質會惡化。但是,藉由進行電漿改質處理及退火處理,會橫跨凹部深度方向而獲得緻密且均質的薄膜,此時的濕蝕刻率與熱氧化膜之數值為幾乎相同數值。從而,已知藉由接著電漿改質處理來進行退火處理,即便晶圓表面形成有凹 部,與僅進行電漿改質處理及退火處理任一者之情況相比,能獲得良好膜質之薄膜。
本發明係重複一邊旋轉旋轉台一邊將處理氣體供給至基板以形成分子層或原子層之步驟,及藉由電漿改質該分子層或原子層之步驟來形成薄膜。然後,該薄膜形成後,停止處理氣體的供給並將基板加熱至較薄膜形成時之溫度要高之溫度來將薄膜改質。因此,即便基板表面形成有凹部,仍可橫跨該凹部深度方向來形成良質且膜質一致之薄膜。
本申請案係基於2012年7月20日於日本特許廳所申請之日本特願2012-161817號而主張優先權,並將日本特願2012-161817號之所有內容援用於此。
100‧‧‧側環
101‧‧‧氣體流道
11‧‧‧頂板
11a‧‧‧密封構件
110‧‧‧迂迴構造部
111‧‧‧第1壁部
112‧‧‧第2壁部
12‧‧‧容器本體
12a‧‧‧突出部
120‧‧‧加熱燈
13‧‧‧密封構件
134‧‧‧電源部
135‧‧‧收納構件
14‧‧‧底面部
20‧‧‧殼體
200‧‧‧控制部
201‧‧‧記憶部
21‧‧‧核心部
22‧‧‧旋轉軸
23‧‧‧驅動部(旋轉機構)
33‧‧‧氣體噴出孔
34‧‧‧噴嘴
51‧‧‧分離氣體供給管
62‧‧‧排氣口
63‧‧‧排氣管
64‧‧‧壓力調整部
65‧‧‧真空泵
7‧‧‧加熱單元
7a‧‧‧覆蓋構件
71a(71)‧‧‧罩體構件
72‧‧‧吹淨氣體供給管
73‧‧‧吹淨氣體供給管
80‧‧‧電漿處理部
83‧‧‧天線
84‧‧‧匹配器
85‧‧‧高頻電源
86‧‧‧連接電極
90‧‧‧框體
91‧‧‧按壓構件
92‧‧‧突起部
94‧‧‧絕緣板
95‧‧‧法拉第遮罩
97‧‧‧缺槽
W‧‧‧晶圓
C‧‧‧中心部區域

Claims (9)

  1. 一種成膜裝置,係用以在真空容器內對基板進行成膜處理之成膜裝置,具備有:旋轉台,係用以將載置基板之基板載置區域加以公轉;處理氣體供給部,係為了伴隨著該旋轉台的旋轉來在基板上依序沉積分子層或原子層來形成薄膜,而在處理區域將處理氣體供給至基板;加熱部,係用以將基板加熱至形成薄膜之成膜溫度;電漿處理部,係相對於該處理氣體供給部而離間設置於該旋轉台之旋轉方向,用以藉由將電漿產生用氣體電漿化所產生之電漿來改質基板上之分子層或原子層;加熱燈,係以對向於該旋轉台上之基板通過區域的方式設置於該旋轉台上方側,用以將基板吸收波長區域之光線照射至該基板,將基板加熱至較該成膜溫度要高之溫度來改質薄膜;以及控制部,係輸出控制訊號,以在重複藉由該旋轉台之旋轉來形成分子層或原子層之步驟及藉由電漿對分子層或原子層進行改質之步驟後,停止處理氣體之供給,並藉由該加熱燈來加熱基板。
  2. 如申請專利範圍第1項之成膜裝置,其中該加熱部係設於該旋轉台下方側。
  3. 如申請專利範圍第1項之成膜裝置,其中藉由該加熱燈來改質薄膜時之基板溫度為處理氣體會熱分解之溫度以上之溫度。
  4. 如申請專利範圍第1項之成膜裝置,其具備有:其他處理氣體供給部,係相對於該處理氣體供給部而離間設置於該旋轉台之旋轉方向,用以從將會和該處理氣體供給部所供給之處理氣體反應之氣體供給至該基板載置區域;以及分離氣體供給部,係為了將供給有該處理氣體供給部及該其他處理氣體供給部所供給之氣體的處理區域彼此相互分離,而用以將分離氣體各自供給至該等處理區域彼此之間所設置之分離區域;該加熱燈係設於該分離區域上方側。
  5. 一種成膜方法,係用以在基板成膜出薄膜之成膜方法,係包含有: 將表面形成有凹部之基板載置於真空容器內所設置之旋轉台上之基板載置區域,並將該基板載置區域公轉之工序;將該旋轉台上之基板加熱至形成薄膜的溫度之工序;接著,重複從處理氣體供給部對該旋轉台上之基板供給處理氣體,來在該基板上形成分子層或原子層之步驟,及將電漿產生用氣體供給至該真空容器內,並藉由電漿處理部將該電漿產生用氣體電漿化,藉由電漿來進行基板上之分子層或原子層之改質的步驟,而成膜出薄膜之工序;以及之後,將基板加熱至較該成膜溫度要高之溫度,來改質該薄膜之工序。
  6. 如申請專利範圍第5項之成膜方法,其中該改質薄膜之工序係使用用以將該基板吸收波長區域之光線從上方側照射至基板之加熱燈所進行之工序;該處理氣體供給部、該電漿處理部及該加熱燈在俯視觀之時,係以相互離間於該旋轉台之周圍方向的方式加以配置;該成膜出薄膜之工序及該改質薄膜之工序係藉由將該旋轉台旋轉來加以進行;該改質薄膜之工序係停止處理氣體之供給而加以進行。
  7. 如申請專利範圍第5項之成膜方法,其中該加熱基板之工序係透過該旋轉台從該旋轉台下方側加熱之工序。
  8. 如申請專利範圍第5項之成膜方法,其中該改質工序係將基板加熱至處理氣體會熱分解之溫度以上之工序。
  9. 如申請專利範圍第5項之成膜方法,其中該成膜工序係從相對於該處理氣體供給部而離間設置於該旋轉台之旋轉方向的其他處理氣體供給部供給會與該處理氣體供給部之處理氣體反應之氣體所進行之工序;為了將供給有該處理氣體供給部及該其他處理氣體供給部所供給之氣體的處理區域彼此相互分離,而進行將分離氣體各自供給至該等處理區域彼此之間所設置之分離區域之工序;該改質工序係藉由設置於該分離區域上方側之該加熱燈所進行之工序。
TW102125860A 2012-07-20 2013-07-19 成膜裝置及成膜方法 TWI513849B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012161817A JP6040609B2 (ja) 2012-07-20 2012-07-20 成膜装置及び成膜方法

Publications (2)

Publication Number Publication Date
TW201420802A TW201420802A (zh) 2014-06-01
TWI513849B true TWI513849B (zh) 2015-12-21

Family

ID=49946895

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102125860A TWI513849B (zh) 2012-07-20 2013-07-19 成膜裝置及成膜方法

Country Status (5)

Country Link
US (1) US9466483B2 (zh)
JP (1) JP6040609B2 (zh)
KR (1) KR101676083B1 (zh)
CN (1) CN103572259B (zh)
TW (1) TWI513849B (zh)

Families Citing this family (66)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5396264B2 (ja) * 2009-12-25 2014-01-22 東京エレクトロン株式会社 成膜装置
TWI529808B (zh) 2010-06-10 2016-04-11 Asm國際股份有限公司 使膜選擇性沈積於基板上的方法
US9112003B2 (en) 2011-12-09 2015-08-18 Asm International N.V. Selective formation of metallic films on metallic surfaces
JP5953994B2 (ja) * 2012-07-06 2016-07-20 東京エレクトロン株式会社 成膜装置及び成膜方法
JP6115244B2 (ja) * 2013-03-28 2017-04-19 東京エレクトロン株式会社 成膜装置
TWI686499B (zh) 2014-02-04 2020-03-01 荷蘭商Asm Ip控股公司 金屬、金屬氧化物與介電質的選擇性沉積
JP2015180768A (ja) 2014-03-06 2015-10-15 株式会社日立国際電気 基板処理装置及び半導体装置の製造方法並びに記録媒体
US20150252477A1 (en) * 2014-03-06 2015-09-10 Applied Materials, Inc. In-situ carbon and oxide doping of atomic layer deposition silicon nitride films
US10047435B2 (en) 2014-04-16 2018-08-14 Asm Ip Holding B.V. Dual selective deposition
JP6243290B2 (ja) * 2014-05-01 2017-12-06 東京エレクトロン株式会社 成膜方法及び成膜装置
WO2015180077A1 (zh) * 2014-05-28 2015-12-03 王东君 一种辅助增强原子层沉积方法
JP6418631B2 (ja) * 2014-06-17 2018-11-07 株式会社アルバック 透明導電性基板およびその製造方法、並びにタッチパネル
JP2016012609A (ja) * 2014-06-27 2016-01-21 東京エレクトロン株式会社 エッチング方法
KR101576637B1 (ko) * 2014-07-15 2015-12-10 주식회사 유진테크 고종횡비를 가지는 오목부 상에 절연막을 증착하는 방법
US9508545B2 (en) * 2015-02-09 2016-11-29 Applied Materials, Inc. Selectively lateral growth of silicon oxide thin film
US9490145B2 (en) 2015-02-23 2016-11-08 Asm Ip Holding B.V. Removal of surface passivation
JP6388553B2 (ja) * 2015-03-03 2018-09-12 東京エレクトロン株式会社 基板処理装置及び基板処理方法
JP6524753B2 (ja) * 2015-03-30 2019-06-05 東京エレクトロン株式会社 プラズマ処理装置、プラズマ処理方法及び記憶媒体
JP6447393B2 (ja) * 2015-07-06 2019-01-09 東京エレクトロン株式会社 成膜処理装置、成膜処理方法及び記憶媒体
US10428421B2 (en) 2015-08-03 2019-10-01 Asm Ip Holding B.V. Selective deposition on metal or metallic surfaces relative to dielectric surfaces
US20210140048A1 (en) * 2015-08-04 2021-05-13 Samsung Electronics Co., Ltd. Semiconductor manufacturing apparatus
KR102358566B1 (ko) * 2015-08-04 2022-02-04 삼성전자주식회사 물질막 형성 방법
US10121699B2 (en) 2015-08-05 2018-11-06 Asm Ip Holding B.V. Selective deposition of aluminum and nitrogen containing material
US10566185B2 (en) 2015-08-05 2020-02-18 Asm Ip Holding B.V. Selective deposition of aluminum and nitrogen containing material
US10343186B2 (en) 2015-10-09 2019-07-09 Asm Ip Holding B.V. Vapor phase deposition of organic films
US10814349B2 (en) 2015-10-09 2020-10-27 Asm Ip Holding B.V. Vapor phase deposition of organic films
US10695794B2 (en) 2015-10-09 2020-06-30 Asm Ip Holding B.V. Vapor phase deposition of organic films
JP6547650B2 (ja) 2016-02-05 2019-07-24 東京エレクトロン株式会社 基板処理装置、基板処理方法及び記憶媒体
US9981286B2 (en) 2016-03-08 2018-05-29 Asm Ip Holding B.V. Selective formation of metal silicides
JP6584355B2 (ja) * 2016-03-29 2019-10-02 東京エレクトロン株式会社 プラズマ処理装置及びプラズマ処理方法
US10551741B2 (en) * 2016-04-18 2020-02-04 Asm Ip Holding B.V. Method of forming a directed self-assembled layer on a substrate
US10204782B2 (en) 2016-04-18 2019-02-12 Imec Vzw Combined anneal and selective deposition process
US11081342B2 (en) 2016-05-05 2021-08-03 Asm Ip Holding B.V. Selective deposition using hydrophobic precursors
US10373820B2 (en) 2016-06-01 2019-08-06 Asm Ip Holding B.V. Deposition of organic films
US10453701B2 (en) 2016-06-01 2019-10-22 Asm Ip Holding B.V. Deposition of organic films
US10014212B2 (en) 2016-06-08 2018-07-03 Asm Ip Holding B.V. Selective deposition of metallic films
US9803277B1 (en) 2016-06-08 2017-10-31 Asm Ip Holding B.V. Reaction chamber passivation and selective deposition of metallic films
WO2018055730A1 (ja) 2016-09-23 2018-03-29 株式会社日立国際電気 基板処理装置、半導体装置の製造方法および記録媒体
US11430656B2 (en) 2016-11-29 2022-08-30 Asm Ip Holding B.V. Deposition of oxide thin films
US11094535B2 (en) 2017-02-14 2021-08-17 Asm Ip Holding B.V. Selective passivation and selective deposition
JP6809304B2 (ja) * 2017-03-10 2021-01-06 東京エレクトロン株式会社 成膜装置
CN108690965B (zh) * 2017-03-31 2020-06-30 芝浦机械电子装置株式会社 等离子体处理装置
JP6754493B2 (ja) * 2017-04-19 2020-09-09 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置およびプログラム
JP6817883B2 (ja) * 2017-04-25 2021-01-20 東京エレクトロン株式会社 成膜方法
US11501965B2 (en) 2017-05-05 2022-11-15 Asm Ip Holding B.V. Plasma enhanced deposition processes for controlled formation of metal oxide thin films
CN115233183A (zh) 2017-05-16 2022-10-25 Asm Ip 控股有限公司 电介质上氧化物的选择性peald
US10900120B2 (en) 2017-07-14 2021-01-26 Asm Ip Holding B.V. Passivation against vapor deposition
KR102307233B1 (ko) * 2017-08-01 2021-09-30 어플라이드 머티어리얼스, 인코포레이티드 금속 산화물 후처리를 위한 방법들
JP6906439B2 (ja) * 2017-12-21 2021-07-21 東京エレクトロン株式会社 成膜方法
JP7144219B2 (ja) * 2018-03-22 2022-09-29 芝浦メカトロニクス株式会社 真空処理装置及びトレイ
JP7146690B2 (ja) 2018-05-02 2022-10-04 エーエスエム アイピー ホールディング ビー.ブイ. 堆積および除去を使用した選択的層形成
JP7249744B2 (ja) 2018-08-02 2023-03-31 東京エレクトロン株式会社 成膜装置及び成膜方法
JP2020056104A (ja) 2018-10-02 2020-04-09 エーエスエム アイピー ホールディング ビー.ブイ. 選択的パッシベーションおよび選択的堆積
KR20200086582A (ko) * 2019-01-09 2020-07-17 삼성전자주식회사 원자층 증착 장치 및 이를 이용한 박막 형성 방법
US11965238B2 (en) 2019-04-12 2024-04-23 Asm Ip Holding B.V. Selective deposition of metal oxides on metal surfaces
US11352698B2 (en) 2019-04-25 2022-06-07 Samsung Electronics Co., Ltd. Atomic layer deposition apparatus and methods of fabricating semiconductor devices using the same
JP2022534793A (ja) * 2019-06-07 2022-08-03 ラム リサーチ コーポレーション 原子層堆積時における膜特性の原位置制御
US11139163B2 (en) 2019-10-31 2021-10-05 Asm Ip Holding B.V. Selective deposition of SiOC thin films
JP7353199B2 (ja) * 2020-02-06 2023-09-29 東京エレクトロン株式会社 成膜装置
CN113265626B (zh) * 2020-02-14 2023-06-16 芝浦机械电子装置株式会社 成膜装置及成膜装置的水分去除方法
TW202140833A (zh) 2020-03-30 2021-11-01 荷蘭商Asm Ip私人控股有限公司 相對於金屬表面在介電表面上之氧化矽的選擇性沉積
TW202140832A (zh) 2020-03-30 2021-11-01 荷蘭商Asm Ip私人控股有限公司 氧化矽在金屬表面上之選擇性沉積
TW202204658A (zh) 2020-03-30 2022-02-01 荷蘭商Asm Ip私人控股有限公司 在兩不同表面上同時選擇性沉積兩不同材料
CN111564525B (zh) * 2020-05-11 2023-06-13 江西昌大高新能源材料技术有限公司 一种晶体硅太阳电池用氧化硅-掺杂多晶硅复合薄膜的制备方法
US11834745B2 (en) * 2020-06-20 2023-12-05 Tokyo Electron Limited Spatial atomic layer deposition
JP2023103851A (ja) 2022-01-14 2023-07-27 東京エレクトロン株式会社 成膜装置及び成膜方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1079377A (ja) * 1996-07-12 1998-03-24 Tokyo Electron Ltd 成膜・改質集合装置
TW201028496A (en) * 2008-09-04 2010-08-01 Tokyo Electron Ltd Film deposition apparatus, substrate processing apparatus, film deposition method, and computer-readable storage medium
TW201029089A (en) * 2008-08-29 2010-08-01 Tokyo Electron Ltd Activated gas injector, film deposition apparatus, and film deposition method
US20100260935A1 (en) * 2009-04-09 2010-10-14 Tokyo Electron Limited Film deposition apparatus, film deposition method, and computer readable storage medium
TW201037098A (en) * 2008-12-01 2010-10-16 Tokyo Electron Ltd Film deposition apparatus
JP2011040574A (ja) * 2009-08-11 2011-02-24 Tokyo Electron Ltd 成膜装置、成膜方法及び記憶媒体

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6576062B2 (en) * 2000-01-06 2003-06-10 Tokyo Electron Limited Film forming apparatus and film forming method
KR100458982B1 (ko) * 2000-08-09 2004-12-03 주성엔지니어링(주) 회전형 가스분사기를 가지는 반도체소자 제조장치 및 이를이용한 박막증착방법
US20040142558A1 (en) * 2002-12-05 2004-07-22 Granneman Ernst H. A. Apparatus and method for atomic layer deposition on substrates
US20060073276A1 (en) * 2004-10-04 2006-04-06 Eric Antonissen Multi-zone atomic layer deposition apparatus and method
JP2007035740A (ja) 2005-07-25 2007-02-08 Tokyo Electron Ltd 成膜方法、成膜装置及び記憶媒体
KR101443580B1 (ko) * 2007-05-11 2014-10-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Soi구조를 갖는 기판
JP5056735B2 (ja) * 2008-12-02 2012-10-24 東京エレクトロン株式会社 成膜装置
JP5444961B2 (ja) * 2009-09-01 2014-03-19 東京エレクトロン株式会社 成膜装置及び成膜方法
US8034723B2 (en) * 2009-12-25 2011-10-11 Tokyo Electron Limited Film deposition apparatus and film deposition method
JP2012054508A (ja) * 2010-09-03 2012-03-15 Tokyo Electron Ltd 成膜装置
JP2012079785A (ja) * 2010-09-30 2012-04-19 Tokyo Electron Ltd 絶縁膜の改質方法
JP5644719B2 (ja) * 2011-08-24 2014-12-24 東京エレクトロン株式会社 成膜装置、基板処理装置及びプラズマ発生装置
JP5953994B2 (ja) * 2012-07-06 2016-07-20 東京エレクトロン株式会社 成膜装置及び成膜方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1079377A (ja) * 1996-07-12 1998-03-24 Tokyo Electron Ltd 成膜・改質集合装置
TW201029089A (en) * 2008-08-29 2010-08-01 Tokyo Electron Ltd Activated gas injector, film deposition apparatus, and film deposition method
TW201028496A (en) * 2008-09-04 2010-08-01 Tokyo Electron Ltd Film deposition apparatus, substrate processing apparatus, film deposition method, and computer-readable storage medium
TW201037098A (en) * 2008-12-01 2010-10-16 Tokyo Electron Ltd Film deposition apparatus
US20100260935A1 (en) * 2009-04-09 2010-10-14 Tokyo Electron Limited Film deposition apparatus, film deposition method, and computer readable storage medium
JP2010245448A (ja) * 2009-04-09 2010-10-28 Tokyo Electron Ltd 成膜装置、成膜方法及び記憶媒体
JP2011040574A (ja) * 2009-08-11 2011-02-24 Tokyo Electron Ltd 成膜装置、成膜方法及び記憶媒体

Also Published As

Publication number Publication date
JP6040609B2 (ja) 2016-12-07
CN103572259A (zh) 2014-02-12
JP2014022653A (ja) 2014-02-03
US20140024200A1 (en) 2014-01-23
KR101676083B1 (ko) 2016-11-14
CN103572259B (zh) 2017-03-01
KR20140011989A (ko) 2014-01-29
TW201420802A (zh) 2014-06-01
US9466483B2 (en) 2016-10-11

Similar Documents

Publication Publication Date Title
TWI513849B (zh) 成膜裝置及成膜方法
TWI598461B (zh) 基板處理裝置及成膜方法
TWI513850B (zh) 成膜裝置及成膜方法
JP5625624B2 (ja) 成膜装置、成膜方法及び記憶媒体
KR101672078B1 (ko) 성막 장치, 기판 처리 장치 및 성막 방법
JP5644719B2 (ja) 成膜装置、基板処理装置及びプラズマ発生装置
TWI598462B (zh) 成膜裝置、成膜方法及記憶媒體
KR101885411B1 (ko) 기판 처리 방법 및 기판 처리 장치
TWI452645B (zh) 半導體處理用之成膜裝置
KR101563773B1 (ko) 성막 장치, 성막 방법 및 기억 매체
KR101572309B1 (ko) 기판 처리 장치
US9453280B2 (en) Film deposition apparatus, film deposition method and storage medium
TWI441942B (zh) 成膜裝置、成膜方法及記憶媒體
KR101535682B1 (ko) 활성화 가스 인젝터, 성막 장치 및 성막 방법
US20140011372A1 (en) Film deposition method
JP2013161874A (ja) 成膜装置及び成膜方法
WO2012011480A1 (ja) 層間絶縁層形成方法及び半導体装置
JP7158337B2 (ja) 成膜方法
TW201701328A (zh) 成膜裝置
US20170218516A1 (en) Film deposition method