TWI505403B - 氧化矽質膜的形成方法及藉由它所形成的氧化矽質膜 - Google Patents

氧化矽質膜的形成方法及藉由它所形成的氧化矽質膜 Download PDF

Info

Publication number
TWI505403B
TWI505403B TW098106283A TW98106283A TWI505403B TW I505403 B TWI505403 B TW I505403B TW 098106283 A TW098106283 A TW 098106283A TW 98106283 A TW98106283 A TW 98106283A TW I505403 B TWI505403 B TW I505403B
Authority
TW
Taiwan
Prior art keywords
substrate
film
cerium oxide
oxide film
coating
Prior art date
Application number
TW098106283A
Other languages
English (en)
Other versions
TW200947613A (en
Inventor
Tatsuro Nagahara
Masanobu Hayashi
Original Assignee
Merck Patent Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Merck Patent Gmbh filed Critical Merck Patent Gmbh
Publication of TW200947613A publication Critical patent/TW200947613A/zh
Application granted granted Critical
Publication of TWI505403B publication Critical patent/TWI505403B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/312Organic layers, e.g. photoresist
    • H01L21/3121Layers comprising organo-silicon compounds
    • H01L21/3125Layers comprising organo-silicon compounds layers comprising silazane compounds
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09DCOATING COMPOSITIONS, e.g. PAINTS, VARNISHES OR LACQUERS; FILLING PASTES; CHEMICAL PAINT OR INK REMOVERS; INKS; CORRECTING FLUIDS; WOODSTAINS; PASTES OR SOLIDS FOR COLOURING OR PRINTING; USE OF MATERIALS THEREFOR
    • C09D183/00Coating compositions based on macromolecular compounds obtained by reactions forming in the main chain of the macromolecule a linkage containing silicon, with or without sulfur, nitrogen, oxygen, or carbon only; Coating compositions based on derivatives of such polymers
    • C09D183/16Coating compositions based on macromolecular compounds obtained by reactions forming in the main chain of the macromolecule a linkage containing silicon, with or without sulfur, nitrogen, oxygen, or carbon only; Coating compositions based on derivatives of such polymers in which all the silicon atoms are connected by linkages other than oxygen atoms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02219Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and nitrogen
    • H01L21/02222Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and nitrogen the compound being a silazane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02304Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment formation of intermediate layers, e.g. buffer layers, layers to improve adhesion, lattice match or diffusion barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02345Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light
    • H01L21/02348Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light treatment by exposure to UV light
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08GMACROMOLECULAR COMPOUNDS OBTAINED OTHERWISE THAN BY REACTIONS ONLY INVOLVING UNSATURATED CARBON-TO-CARBON BONDS
    • C08G77/00Macromolecular compounds obtained by reactions forming a linkage containing silicon with or without sulfur, nitrogen, oxygen or carbon in the main chain of the macromolecule
    • C08G77/60Macromolecular compounds obtained by reactions forming a linkage containing silicon with or without sulfur, nitrogen, oxygen or carbon in the main chain of the macromolecule in which all the silicon atoms are connected by linkages other than oxygen atoms
    • C08G77/62Nitrogen atoms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24479Structurally defined web or sheet [e.g., overall dimension, etc.] including variation in thickness
    • Y10T428/24612Composite web or sheet

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Organic Chemistry (AREA)
  • Wood Science & Technology (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Formation Of Insulating Films (AREA)
  • Element Separation (AREA)

Description

氧化矽質膜的形成方法及藉由它所形成的氧化矽質膜
本發明係有關於一種在電子元件之氧化矽質膜的製造方法。更詳言之,本發明亦有關於一種在製造半導體元件等電子元件時,在電子元件所使用的絕緣膜之形成、例如形成用以形成淺溝渠隔離(shallow trench isolation)結構的氧化矽質膜之方法。
通常,在如半導體裝置的電子元件,係在基板上配置有半導體元件、例如電晶體、電阻及其他,該等必須被電絕緣。因此,在該等元件之間必須有用以分離元件的區域,並將其稱為隔離區域。先前,該隔離區域通常係藉由在半導體基板的表面選擇性地形成絕緣膜來進行。
另一方面,在電子元件的領域,近年來,高密度化及高積體化進展正進展中。此種高密度化及高積體化進展時,形成與必要的積體度相稱之微細的隔離結構變為困難,要求能夠有一種能夠符合此種需求之新穎的隔離結構。此種結構可舉出溝渠隔離。該結構係使半導體基板的表面形成微細的槽,並在槽的內部塡充絕緣物來電分離形成於槽的兩側的元件之間之結構。此種用以分離元件之結構,因為與先前的方法比較能夠將隔離區域狹窄化,係用以達成近來被要求的高積體度之有效的元件分離結構。
用以形成此種溝渠隔離結構之方法,可舉出CVD法(Chemical Vapor Deposition)或高密度電漿CVD法(例如,參照專利文獻1)。但是依照該等方法時,在埋設最近被要求之例如30奈米以下的微細的槽內時,會有在槽內形成空隙之情形。該等結構缺陷會成為損害基板的物理強度或絕緣特性之原因。
又,為了改良溝渠槽的埋設性亦有研討一種方法(例如,參照專利文獻1及2),係塗布聚矽氮烷組成物,並使其轉化成為二氧化矽之方法。該等方法時,係藉由使用在轉化成為二氧化矽時的體積收縮較小的聚矽氮烷,來謀求防起因於體積收縮之裂縫。
為了塗布聚矽氮烷組成物並將其利用作為二氧化矽膜,氧化製程係必要的。此時,含有氧原子之離子、自由基、分子等係必要的,但是通常該等不從膜表面供給。因此,隨著聚矽氮烷塗膜變厚,從膜表面到達基板界面的氧變為缺乏,結果在基板的界面附近,來自聚矽氮烷化合物的氮等會容易殘留(專利文獻3)。此種起因於在基板界面不完全的氧化之氮殘留時,容易產生固定電荷,因而產生平帶電壓偏移(flat-band shift),會有對使用此種二氧化矽膜之電晶體等半導體元件的動作造成不良影響之可能性。而且,亦會有因經時變化致使殘留的Si-NH部位被氧化之情形,亦會有因此半導體元件的特性產生經時變化之情形,結果,半導體元件的性能安定性受到損害。
[專利文獻1]特許第3178412號公報(段落0005~0016)
[專利文獻2]特開2001-308090號公報
[專利文獻3]特開2007-36267號公報
[專利文獻4]特開平08-125021號公報
[專利文獻5]特開H01-24852號公報
本發明係鑒於上述的問題點,提供一種氧化矽質膜的形成方法,用以得到氮殘留率低且即便在微細的溝渠等的基板上所形成的凹部之內部亦均勻且緻密的氧化矽質膜。
依照本發明之氧化矽質膜的形成方法,其特徵係含有以下製程而構成,(A)第一塗布製程,其係在具有凹凸的基板表面塗布聚矽氮烷組成物而使其形成塗膜;(B)被覆薄膜形成製程,其係只有使前述塗膜之中,鄰接該基板表面的部分硬化,來使其形成沿著前述具有凹凸的基板的形狀而成之被覆薄膜;及(C)未硬化層除去製程,其係除去前述塗膜之中,在前述被覆薄膜形成製程未硬化而直接殘留的聚矽氮烷組成物。
又,依照本發明之氧化矽質膜係依照前述方法來形成者。
而且,依照本發明之附帶氧化矽質膜的基板,其特徵係具有凹凸的基板表面的凹部係使用二氧化矽埋設而成之附帶氧化矽質膜的基板,其中前述凹部的內側表面係被覆有依照前述的方法所形成的氧化矽質膜。
依照本發明之氧化矽質膜的製造方法,能夠在具有凹凸的矽基板上形成氮含有率低且平帶電壓偏移(flat-band shift)少的被膜。除了此種優良的半導體特性,再加上藉由物理性的被膜均勻性,邊維持充分的絕緣性邊容易地形成電子元件的電晶體部或電容器部的平坦化絕緣膜(金屬前(premetal)絕緣膜)或溝渠隔離結構。
以下,依照順序說明依照本發明之氧化矽質膜的形成方法。
(A)第一塗布製程
依照本發明之氧化矽質膜的形成方法係適合於形成基板上的溝渠隔離結構者。因而,使其形成氧化矽質膜之基板係具有用以形成此種結構的凹凸之基板。因此,在本發明的氧化矽質膜之製造方法係使用具有凹凸的基板。特別是形成溝渠隔離結構時係準備具有需要的槽圖案之矽基板。形成此種槽能夠使用任意的方法,例如在專利文獻1或2亦有記載。具體的方法係如以下所示。
首先,在矽基板表面,藉由例如熱氧化法使其形成二氧化矽膜。在此所形成的二氧化矽膜的厚度通常為5~30奈米。
可按照必要在所形成的二氧化矽膜上,例如藉由減壓CVD法使其形成氮化矽膜。該氮化矽膜係具有作為後面的蝕刻製程的遮罩之功能,或是具有作為後述的研磨製程的停止層之功能。形成氮化矽膜時通常係以100~400奈米的厚度來形成。
在如此形成的二氧化矽膜或氮化矽膜上塗布光阻。按照必要使光阻膜乾燥或硬化後,藉由需要的圖案進行曝光及顯像來使其形成圖案。曝光方法能夠使用光罩曝光、掃描曝光等任意的方法來進行。又,光阻亦能夠從解像度的觀點選擇使用任意物。
將所形成的光阻膜作為光罩,並依照順序蝕刻氮化矽膜及位於其下方的二氧化矽膜。藉由該操作能夠在氮化矽膜及二氧化矽膜形成需要的圖案。
將形成有圖案的氮化矽膜及二氧化矽膜作為光罩,乾蝕刻矽基板使其形成溝渠隔離槽。
所形成的溝渠隔離槽之寬度係取決於將光阻膜曝光之圖案。在半導體元件之溝渠隔離槽係因目標半導體元件而不同,其寬度係通常為0.01~1微米,以0.01~0.1微米為佳,深度為0.1~10微米,以0.2~1微米為佳。依照本發明之方法,與先前的溝渠隔離結構之形成方法比較,因為能夠更狹窄且均勻地埋設到達更深的部分,所以適合於形成更狹窄、更深的溝渠隔離結構。特別是形成先前的氧化矽質膜之形成方法,欲均勻地形成到達更深的部分之氧化矽質膜係係困難的,形成槽的寬度通常為50奈米以下、特別是40奈米以下、進而30奈米以下、縱橫比為5以上、特別是10以上的溝渠隔離結構時,藉由使用本發明的浸漬用溶液,能夠均勻地形成槽內的氧化矽質膜。
接著,在如此準備的矽基板上,塗布作為氧化矽質膜的材料之聚矽氮烷組成物並使其形成塗膜。該聚矽氮烷組成物能夠使用先前已知之使任意的聚矽氮烷化合物溶解於溶劑成者。
本發明所使用的聚矽氮烷化合物沒有特別限定,只要不損害本發明效果可任意地選擇。該等可以是無機化合物或有機化合物。該等聚矽氮烷之中,較佳者可舉出由下述通式(Ia)~(Ic)所示單位的組合所構成者:
(式中,m1~m3係表示聚合度之數目)
其中,特佳之物係以換算成聚苯乙烯的平均分子量為700~30,000者為佳。
又,其他聚矽氮烷的例如可舉出例如具有以通式:
(式中,R1 、R2 及R3 係各自獨立地表示氫原子、烷基、烯基、環烷基、芳基,或是該等基以外且氟烷基等直接鍵結於矽之基為碳之基、烷基矽烷基、烷胺基或烷氧基等。其中,R1 、R2 及R3 之至少1個係氫原子n表示聚合度之數目)所示結構單位為主所構成的骨架之數量平均分子量為約100~50,000的聚矽氮烷或其改性物。該等聚矽氮烷化合物亦可組合使用2種類以上。
本發明所使用的聚矽氮烷組成物係含有能夠溶解前述的聚矽氮烷化合物之溶劑而構成。在此所使用的溶劑係與在前述浸漬用溶液所使用的溶劑不同。此種溶劑若是能夠溶解前述各成分時沒有特別限定,較佳溶劑之具體例可舉出以下者:
(a)芳香族化合物,例如苯、甲苯、二甲苯、乙苯、二乙苯、三甲苯、三乙苯等,(b)飽和烴化合物,例如正戊烷、異戊烷、正己烷、異己烷、正庚烷、異庚烷、正辛烷、異辛烷、正壬烷、異壬烷、正癸烷、異癸烷等,(c)脂環族烴化合物,例如乙基環己烷、甲基環己烷、環己烷、環己烯、對、十氫萘、雙戊烯、薴烯等,(d)醚類,係例如二丙基醚、二丁基醚、二乙基醚、甲基第三丁基醚(以下,稱為MTBE)、茴香醚等,及(e)酮類,係例如甲基異丁基酮(以下,稱為MIBK)等。該等之中,以(b)飽和烴化合物、(c)脂環族烴化合物、(d)醚類及(e)酮類為更佳。
為了調整溶劑的蒸發速度,為了降低對人體的有害性,或是為了調整各成分的溶解性,該等溶劑亦能夠使用適當地混合2種以上者。
在本發明所使用的聚矽氮烷組成物亦可按照必要含有其他的添加劑成分。此種成分可舉出例如用以促進聚矽氮烷交聯反應之交聯促進劑等、使轉化成為二氧化矽之反應觸媒、用以調整組成物的黏度之黏度調整劑等。又,使用於半導體裝置時,以鈉的吸氣效果等作為目的,亦可含有磷化合物、例如磷酸參(三甲基矽烷基)酯等。
又,前述各成分的含量係依照塗布條件或燒成條件等而變化,其中以聚矽氮烷組成物的總重量作為基準時,聚矽氮烷化合物的含有率係以0.1~40重量%為佳,以0.2~30重量%為較佳,以0.3~25重量%為更佳。又,聚矽氮烷以外的各種添加劑之含量係依照添加劑的種類等而變化,相對於聚矽氮烷化合物之添加量以0.001~40重量%為佳,以0.005~30重量%為較佳,以0.01~20重量%為更佳。
前述聚矽氮烷組成物能夠使用任意方法來塗布在基板上。具體上,可舉出旋轉塗布法、簾流塗布法、浸漬法及其他方法。該等之中,從塗布面的均勻等之觀點,以旋轉塗布法為特佳。所塗布的塗膜之厚度通常為10~1,000奈米,以50~800奈米為佳。
(B)被覆薄膜形成製程
接著,只有使聚矽氮烷組成物的塗膜之鄰接基板的部分硬化,而使其沿著具有凹凸的基板的形狀形成被覆薄膜。在該製程中,不必使聚矽氮烷完全地轉化成為二氧化矽,使其硬化至在後面的未硬化層除去製程(詳細如後述)被覆薄膜能夠殘留在基板上之充分程度即可。該被覆薄膜係沿著具有凹凸的基板表面之形狀薄薄地被覆者。亦即,如第1圖所示,在基板1的表面及槽或孔的內面,以均勻的厚度形成被覆薄膜2。換言之,能夠形成在槽或孔亦即凹部以外的表面部分之膜厚度a、在凹部的底部之膜厚度b及在凹部的側壁內側之膜厚度c為大致相同厚度之被覆薄膜。
又,在本發明中,係藉由將所形成的被覆薄膜是否沿著基板的形狀作為判斷基準,來方便地評價被膜的保形(conformal)性。保形性係a與b的差除以a與b的和所得到的數值之絕對值,亦即藉由
∣(a-b)/(a+b)∣
來數值化。具有使用本發明的方法所製成的氧化矽質膜之微細結構,能夠使用於各種半導體裝置等,依照其用途,適當的保形性係有變化,藉由上述式所求得的值通常係在0.2以下時具有良好的保形性,在半導體裝置能夠帶來優良的特性。
又,從絕對值來看被覆薄膜的厚度,通常為1~50奈米,以2~20奈米為佳。因此,該被覆薄膜並非塡充在基板表面所形成的槽或孔者,而是被覆該槽或孔的內側壁者。在此,因為被覆薄膜係被覆凹部的內側者,厚度不可以大於槽寬度的1/2或孔的半徑,又,凹部的深度以上亦不可以。係因為如此的厚度時無法沿著基板表面的形成而被覆之緣故。換言之,在因為1次的被覆薄膜形成製程所形成的被覆薄膜太厚而將槽等的凹部幾乎塡充掉的情況,此種層已經無法稱為被覆薄膜,乃是在本發明的範圍外。這是因為氧無法充分地擴散至被覆薄膜整體之緣故。另一方面,在重複進行複數次的被覆薄膜形成製程而使槽等的凹部幾乎被塡充掉的情況,因為在各被覆薄膜形成製程,能夠使氧充分地擴散至被覆薄膜整體,能夠達成本發明的目的。
此種被覆薄膜能夠藉由任意方法來形成,具體上,可舉出如下述的方法。
(B1)藉由基板加熱之被覆薄膜形成製程
藉由以相對較低的溫度且較短時間加熱在第一塗布製程塗布聚矽氮烷組成物後的基板,能夠只有使聚矽氮烷塗膜之鄰接基板的部分硬化。雖然加熱溫度及加熱時間亦依存於所使用聚矽氮烷組成物的種類或基板的厚度等,通常為35~120℃,以50~120℃為佳,且通常為0.1~10分鐘,以0.5~5分鐘為佳。加熱溫度太低時聚合未產生,在後面的未硬化層除去製程,聚矽氮烷會全部再溶解於溶劑中,又,加熱溫度太高時,膜整體會與基板的形狀無關係地聚合掉而無得到被覆薄膜,所以必須注意條件的選擇。
(B2)藉由光照射之被覆薄膜形成製程
對第一塗布製程塗布聚矽氮烷組成物後的基板,藉由照射事實上未被聚矽氮烷塗膜吸收而被基板吸收的波長之光線,能夠只有使聚矽氮烷塗膜鄰接基板的部分硬化。這是因為被基板吸收的光線係被變換成為熱能,藉其只有加熱基板附近之緣故。又,雖然是少許,但亦能夠有助於光電子作用。照射時所使用的光線之波長,雖然亦依存於所使用基板或聚矽氮烷組成物的種類,通常為220~1100奈米,以300~800奈米、例如365奈米為佳。又,所照射光線之能量以1~5,000mJ/cm2 為佳,以10~4,000mJ/cm2 為更佳。又,照射的光線事實上未被聚矽氮烷塗膜吸收,係指聚矽氮烷塗膜在該波長之吸收量通常為照射量的1%以下,以0.1%以下為佳。
又,在專利文獻4及5,係揭示一種在臭氧的存在下照射紫外線來使聚矽氮烷組成物硬化之技術,因為臭氧的存在下時聚矽氮烷係從塗膜表面進行硬化,係與本發明不同的硬化機構。
(B3)藉由基板表面改性之被覆薄膜形成製程
因為聚矽氮烷係具有與羥基反應的性質,藉由在第一塗布製程之前預先在基板表面設置羥基,亦能夠只有使聚矽氮烷塗膜在基板附近硬化。藉由預先在基板表面設羥基,在塗布聚矽氮烷的同時,聚矽氮烷的一部分開始與基板表面的羥基反應來形成矽氧烷。因為該矽氧烷係不溶於溶劑,所以將塗布膜進行溶劑顯像時能夠得到沿著基板形狀之由矽氧烷所構成的被覆薄膜。因此,由於被覆薄膜形成係塗布聚矽氮烷後緊接著開始,所以在第一塗布製程(A)之後,實施被覆薄膜形成製程(B),此時必須在第一塗布製程(A)之前預先在基板表面設置羥基。
如此,在基板表面預先設置羥基,亦即表面羥化處理,例如能夠藉由對基板表面照射紫外線等的高能量線來進行。此時,照射高能量線時矽基板的表面部分會呈現被激發狀態,另一方面,環境中的氧被轉換成為臭氧。而且,認為被激發狀態的矽基板表面與臭氧反應,產生Si-O鍵,進而與環境的水分鍵結而轉化成為Si-OH。在羥化處理時照射所使用的光線之波長係依存於所使用基板的種類,通常為150~200奈米,以170~190奈米為佳。又,照射之光線能量0.05~10J/cm2 為佳,以0.1~5J/cm2 為更佳。
照射通常係能夠在空氣中進行。但是,因為氧係吸收例如具有200奈米以下的波長之光線,由於環境的氧濃度或光源與基板之間之距離,亦有可能沒有充分的光線到達基板。此時,即便氧分子因光吸收而產生臭氧,但是因為基板表面未充分被激發,會有羥基處理的效率變差之可能性。因此,以適當地調整環境的氧濃度或光源與基板之間之距離為佳。又,照射光線時之基板的溫度,通常認為係室溫左右。基板溫度太高時,藉由羥化處理所形成的Si-OH會產生反應而生成Si-O-Si,會有致使羥化處理的效率變差之情形。因此,照射光線時之基板溫度以90℃以下為佳。又,亦可按照必要水洗照射後的基板表面,並在50~100℃使其乾燥。
又,形成被覆薄膜後,進而堆積另外的被覆薄膜,亦與基板同樣地,可預先使形成的被覆薄膜表面羥化。因為被覆薄膜係由二氧化矽或未硬化的聚矽氮烷所構成,藉由高能量線切斷該等所含有的Si-H、Si-NH鍵等,能夠將其羥化。
上述(B1)~(B3)的被覆薄膜之形成方法,在形成一層的被覆薄膜時能夠組合而使用,又,如後述堆積2層以上的被覆薄膜,能夠使用不同的方法來形成各自的被覆薄膜。組合2種類以上的該等方法,因為能夠以一定的品質來形成被覆薄膜,乃是較佳。又,上述之中,因為(B3)的方法係簡便且能夠安定地形成被覆薄膜,乃是較佳,組合2種類以上的被覆薄膜之形成方法時,以含有(B1)及(B3)之組合為更佳。
(C)未硬化層除去製程
接著,除去在前面的製程未硬化狀態之聚矽氮烷組成物。除去未硬化的聚矽氮烷組成物通常係使用能夠溶解聚矽氮烷的溶劑洗淨來進行。此種溶劑可以從已舉出作為聚矽氮烷組成物溶劑中任意地選擇。
除去未硬化的聚矽氮烷組成物若不充分時,會有最後所得到的氧化矽質膜在槽部與表面不均勻之情形。從此種觀點,未硬化層除去製程通常係藉由浸漬於能夠溶解聚矽氮烷的溶劑,並靜置一定時間而拉取來進行。此時,浸漬時間通常為0.5~5分鐘,以1~3分鐘為佳。此外,亦可以不僅只有浸漬,而且亦組合使用漿(paddle)攪拌、或使用噴霧器將溶劑噴霧,來進行除去未硬化層。該等未硬化層除去製程係以使所形成的被覆薄膜殘留且能夠充分地除去未硬化的聚矽氮烷組成物的方式調整並決定條件為佳。
藉由以上的製程,能夠在具有凹凸的基板上,形成沿著其形狀而成之被覆薄膜。該被覆薄膜通常係未完全氧化,但是藉由在被覆薄膜形成製程之條件,聚矽氮烷被轉化成為能夠得到作為絕緣膜功能程度之二氧化矽。
(D)被覆薄膜硬化製程
除去未硬化層後,亦可按照必要進而使在被覆薄膜形成製程所形成的被覆薄膜硬化。因為該被覆薄膜係非常薄,所以硬化時氧能夠充分地到達基板界面,能夠形成具有優良特性的氧化矽質膜。硬化以使用硬化爐或熱板且在含有水蒸氣之惰體或氧環境下進行為佳。在含矽化合物或同時存在含矽聚合物時,用以使聚矽氮烷化合物充分地轉化成為氧化矽質膜(亦即二氧化矽),水蒸氣係重要的,以1%以上為佳,以10%以上為更佳,以20%以上為最佳。特別是水蒸氣為20%以上時,因為矽氮烷化合物轉化至氧化矽質膜變為容易進行、空隙等缺陷變少且能夠改良膜質特性,乃是較佳。使用惰性作為環境氣體時,係使用氮、氬或氦等。
用以使其硬化之溫度條件係依照所使用聚矽氮烷組成物的種類或製程的組合而變化。但是溫度較高時,含矽化合物、含矽聚合物及聚矽氮烷化合物轉化成為氧化矽質膜的速度有變快的傾向,又,溫度較低時,矽基板的氧化或結晶結構的變化對元件特性造成的不良影響有變小的傾向。從如此的觀點,依本發明的方法,通常係在1000℃以下、較佳是在400~900℃進行加熱。在此,至目標溫度之升溫時間通常為1~100℃/分鐘,且到達目標溫度後之硬化時間通常為1分鐘~10小時,以15分鐘~3小時為佳。亦可按照必要階段地變化硬化溫度或硬化環境的組成。
藉由該加熱,塗布膜中存在的聚矽氮烷化合物轉化至二氧化矽而能夠得到最後的氧化矽質膜。
又,亦可未藉由加熱來使其轉換至二氧化矽。具體上,能夠藉由將所形成的被覆薄膜放置在臭氧的環境下,並浸漬於過氧化氫溶液等來使被覆薄膜硬化。
因為該等方法之被覆薄膜硬化條件係依照所使用的聚矽氮烷組成物的種類而變化,無法一概而定。但是,使用臭氧進行硬化時,通常係藉由在溫度為15~200℃、較佳是20~150℃,臭氧的濃度為0.01~20毫克/升、較佳是0.1~20毫克/升的環境下曝露0.5~60分鐘、較佳是1~30分鐘來進行。又,另一方面使用過氧化氫來進行硬化時,係在15~60℃、較佳是20~60℃的條件下,浸漬通常濃度為5~70重量%、較佳為30~60重量%的過氧化氫水溶液1~60分鐘、較佳是2~30分鐘來進行。
藉由以上的製程,能夠在具有凹凸的基板上形成沿著其形狀而成之氮殘留率(亦即膜中氮濃度)低的氧化矽質膜。該氧化矽質膜依照本發明時,與依照先前的方法使用聚矽氮烷組成物所形成的氧化矽質膜比較,能夠達成非常低的膜中氮濃度。具體上,依本發明所形成的氧化矽質膜的膜中氮濃度通常為1×1019 個/立方公分以下,以8×1018 個/立方公分以下為佳。
在本發明,能夠按照必要在該被覆薄膜上進而重複上述(A)~(D)的製程來形成被覆薄膜。如此,藉由堆積2層以上的被覆薄膜,能夠各被覆薄膜的每一層之堆積膜厚度薄化,藉此,在使各被覆薄膜硬化時,在該被覆薄膜的厚度方向之任一部分都能夠得到來自表面之充分的氧原子擴散及供給,能夠形成特性更優良的氧化矽質膜。
(E)最後塗布製程
按照必要,如上述在基板上形成1層以上之經硬化的被覆薄膜後,為了最後在塡充槽部來得到表面被覆有平坦的氧化矽質膜之基板,可附加最後塗布製程,用以在表面塗布另外的聚矽氮烷組成物。該最後塗布製程其目的只是塡充在被覆薄膜硬化製程後在槽部所殘留的孔,所使用的聚矽氮烷組成物或塗布條件能夠選擇與前述同樣之物。又,在該製程所用之另外的聚矽氮烷組成物亦可以是與形成前述被覆薄膜時所使用者具有相同的組成。
(F)最後硬化製程
最後塗布製程結束後,在按照必要附加預烘烤製程(詳細如後述)後,將基板整體加熱,用以使聚矽氮烷塗膜完全地轉化至氧化矽質膜。通常係將基板整投入硬化爐等來加熱,硬化條件能夠選自在被覆薄膜硬化製程所舉出者同樣的條件。
依照本發明之氧化矽質膜的形成方法必須有前述製程(A)~(C),而且按照必要組合製程(D)或製程(E)及(F)而進行,且亦可按照必要進一步組合製程。以下說明該等能夠組合的製程。
(a)預烘烤製程
在最後塗布製程後、最後硬化製程之前,能夠對塗布有聚矽氮烷組成物之基板進行預烘烤處理。該製程之目的係完全除去塗膜中所含有的溶劑並對最後塗布製程的塗膜進行預硬化。特別是在本發明的氧化矽質膜之形成方法,因為藉由進行預烘烤處理,能夠提升氧化矽質膜的緻密性,以組合預烘烤製程為佳。
通常,預烘烤製程實質上係採用在一定溫度加熱之方法。又,為了防止在硬化時塗膜產生收縮,致使基板凹部下凹、或是在槽內部產生空隙,以邊控制預烘烤製程之溫度、經時地使其上升邊進行預烘烤為佳。在預烘烤製程的溫度通常為50℃~400℃,以100~300℃的範圍為佳。預烘烤製程之所需時間通常為10秒~30分鐘,以30秒~10分鐘為佳。
經時地使預烘烤製程的溫度上升,可舉出使放置有基板之環境溫度階段地上升之方法,或是單調遞增地使溫度上升之方法。在此,在預烘烤製程之最高預烘烤溫度,從自被膜除去溶劑之觀點,通常係設定在比聚矽氮烷組成物所使用溶劑的沸點高的溫度。
又,在依照本發明之方法組合預烘烤製程時,係將因預烘烤而成為高溫的基板在溫度下降之前,較佳係將50℃以上、預烘烤時的最高溫度以下的溫度之基板附加硬化製程為佳。藉由將溫度下降之前的基板附加硬化製程,能夠節省使溫度再次上升之能量及時間。
(b)研磨製程
使其硬化後,除去經硬化的氧化矽質膜之不需要的部分為佳。因此,首先藉由研磨製程,使在基板的凹剖內側所形成的氧化矽質膜殘留,並藉由研磨除去在基板表面的平坦部上所形成的氧化矽質膜。該製程係研磨製程。該研磨製程除了在硬化處理之後進行以外,組合預烘烤製程時,亦可以在預烘烤後緊接著進行。
研磨係藉由化學機械研磨(CMP)來進行。藉由該CMP之研磨,能夠藉由通常的研磨劑及研磨裝置來進。具體上,研磨劑能夠使用二氧化矽、氧化鋁或鈰氧等的研磨材,且按照必要亦可使用使其他的添加劑分散而成的水溶液等,研磨裝置能夠使用市售之通常的CMP裝置。
(c)蝕刻製程
在前述的研磨製程,在基板表面的平坦部上所形成之來自聚矽氮烷組成物之氧化矽質膜幾乎都被除去,為了除去在基板表面的平坦部所殘留的氧化矽質膜,以更進一步進行蝕刻處理為佳。蝕刻處理通常係使用蝕刻液,蝕刻液若是能夠除去氧化矽質膜時沒有特別限定,通常係使用含有氟化銨之氟酸水溶液。該水溶液的氟化銨濃度係以5%以上為佳,以30%以上為更佳。
依照先前的方法在具有凹凸的基板上所形成的氧化矽質膜時,在槽等的凹部內部與外部,氧化矽質膜的膜質會有不同之情形,而且因為在膜中殘留有氮,平帶電壓偏移(flat-band shift)會有變大的傾向。因此,會有最後製品的品質變差之情形。但是,依照本發明之方法所溝渠隔離槽氧化矽質膜,因為其膜質均勻且亦能夠改良平帶電壓偏移,能夠製造具有需要性能之製品。
例1
準備具有由寬度100奈米、深度500奈米的槽所構成的微細結構之矽基板。又,準備將聚矽氮烷溶解於二丁基醚而成之聚矽氮烷組成物。在此,所使用的聚矽氮烷係式(II)之R1 及R3 為H,R2 為CH3 ,且換算成聚苯乙烯的重量平均分子量為3200者。以塗布在平坦的基板上時膜厚度為500奈米之塗布條件,在4片矽基板塗布聚矽氮烷組成物,並將各自在30℃(例1A)、50℃(例1B)、70℃(例1C)或130℃(例1D)進行加熱1分鐘用以形成被覆薄膜。接著,將乾燥後的基板各自浸漬於二甲基醚1分鐘,來除去未硬化部。隨後,使用掃描型電子顯微鏡(日立製作所股份公司製高分解性能電場放射型掃描型電子顯微鏡S-4800(商品名))觀察試樣基板的剖面,並計量槽部以外的表面部分之膜厚度a、槽內部的底部之膜厚度b,且評價其保形性。
*1:在除去未硬化部後,被覆薄膜被殘留
*2:未硬化部幾乎沒有,在基板表面的平坦部形成有512奈米厚度之被膜,槽內係以完全被塡充的狀態硬化,從槽內部的底部至被膜表面之厚度為1023奈米。結果,未形成沿著基板的形狀而成之被覆薄膜,而無法評價保形性。
例2
與例1同樣地,準備2片在具有微細結構之矽基板塗布聚矽氮烷組成物而成之基板。又,在此例,聚矽氮烷化合物係使用聚苯乙烯的重量平均分子量為1300之全氫化聚矽氮烷。各自使用172奈米(例2A)或254奈米(例2B)波長的光線照射該基板。照射係使用USHIO電機股份公司製準分子準分子UV照射裝置作為172奈米(例2A)的光源、使用Hearaus股份公司製汞齊燈作為254奈米的光源,且照射時間為30秒、光照射量為300mJ/cm2 。在此,172奈米波長的光線係被聚矽氮烷塗膜吸收之光線,另一方面,254奈米波長的光線係未被聚矽氮烷塗膜吸收,而是被矽基板吸收。照射光線後,在二甲苯浸漬1分鐘,來除去未硬化部。隨後,使用使用掃描型電子顯微鏡觀察試樣基板的剖面,並計量槽部以外的表面部分之膜厚度a、槽內部的底部之膜厚度b,且評價其保形性。
例3
準備具有由寬度28奈米、深度500奈米的槽所構成的微細結構之矽基板。又,使用USHIO電機股份公司製準分子準分子UV照射裝置在空氣中照射172奈米波長的光線,並將基板表面進行羥化處理。隨後,藉由例2同樣的方法塗布聚矽氮烷組成物,而且除去未硬化部(例3B)。準備未進行UV照射的基板作為對照,在該基板使用與例1同樣的方法塗布聚矽氮烷組成物,而且除去未硬化部(例3A)。使用掃描型電子顯微鏡(日立製作所股份公司製高分解性能電場放射型掃描型電子顯微鏡H-9000UHR(商品名))觀察所得到基板的剖面,並計量槽部以外的表面部分之膜厚度a、槽內部的底部之膜厚度b,且評價其保形性。在例3A,因為聚矽氮烷組成物全部未硬化,所以未形成被覆薄膜。
例4
在平坦的矽基板旋轉塗布與例2同樣的聚矽氮烷化合物,來得到膜厚度為500奈米的膜厚度。將該基板使用熱板於90℃進行預烘烤1分鐘後,浸漬於二甲基醚3分鐘。拉起使其乾燥時,得到膜厚度為49奈米之聚矽氮烷膜。使用水蒸氣氧化爐VF-1000(商品名、光洋Thermos System股份公司製)在400℃且水蒸氣相對於環境之體積比為80%的條件下將其進行水蒸氣氧化1小時。使用紅外線分光法分析所得到的膜(第一層)時,能夠確認係成為二氧化矽膜。
從上方再次旋轉塗布與例2同樣的聚矽氮烷化合物,使其堆積膜厚度為500奈米的聚矽氮烷膜。在150℃預烘烤3分鐘後,在以8升/分鐘使含有80莫耳%的水蒸氣之氧+水蒸氣氣體(H2 O/(O2 +H2 O)=80%)之環境下,且於400℃且水蒸氣相對於環境之體積比為80%的條件下進行加熱1小時。而且在N2 環境中於800℃進行加熱1小時而使第二層形成。使用二次離子質量分析計(以下會有稱為SIMS之情形)測定所得到試樣之來自聚矽氮烷的二氧化矽膜(第一層)在基板界面附近之膜中氮濃度時,結果為5×1018 個/立方公分。
準備未設置第一層之試樣作為比較,亦即,藉由與前述的第二層同樣的方法在矽基板上使其形成二氧化矽膜(例如4B)。該試樣之來自聚矽氮烷的二氧化矽膜(第二層)在基板界面附近之膜中氮濃度為2×1020 個/立方公分。
從該結果,能夠確認設置有第一層者,基板界面的不純物濃度較低。又,本例係使用平坦的基板,係為了簡便地使用SIMS測定殘留氮,即使使用具有凹凸的基板時亦能夠得到同樣的結果。
例5
對例4只有變更第一層的氧化方法而使其形成二氧化矽。亦即,在矽基板旋轉塗布聚矽氮烷溶液,來得到膜厚度為500奈米的膜厚度。將該基板使用熱板於90℃進行預烘烤1分鐘後,在二丁基醚浸漬3分鐘。拉起並使其乾燥時,得到膜厚度為49奈米的聚矽氮烷膜。將其使用USHIO電機股份公司製準分子準分子UV照射裝置,照射波長172奈米的紫外光線3分鐘。使用紅外線分光法分析該膜時,能夠確認係成為二氧化矽膜。在其上面與例4A同樣地形成第二層(例5A)。該試樣之來自聚矽氮烷之在基板界面附近之膜中氮濃度為5×1017 個/立方公分。該膜中氮濃度與例4B比較,係有意義地較低值。
例6
對例4只有變更第一層的氧化方法而使其形成二氧化矽。亦即,在矽基板旋轉塗布聚矽氮烷溶液,來得到膜厚度為500奈米的膜厚度。將該基板使用熱板於90℃進行預烘烤1分鐘後,在二丁基醚浸漬3分鐘。拉起並使其乾燥時,得到膜厚度為49奈米的聚矽氮烷膜。將其封入能夠控制環境之容器中,並對容器內供給臭氧密度為10毫克/升的空氣30分鐘。使用紅外線分光法分析該膜時,能夠確認係成為二氧化矽膜。在其上面與例4A同樣地形成第二層(例6A)。該試樣之來自聚矽氮烷之在基板界面附近之膜中氮濃度為2×1018 個/立方公分。該膜中氮濃度與例4B比較,係有意義地較低值。
例7
對例4只有變更第一層的氧化方法而使其形成二氧化矽。亦即,在矽基板旋轉塗布聚矽氮烷溶液,來得到膜厚度為500奈米的膜厚度。將該基板使用熱板於90℃進行預烘烤1分鐘後,在二丁基醚浸漬3分鐘。拉起並使其乾燥時,得到膜厚度為49奈米的聚矽氮烷膜。將其浸漬於濃度為50重量%的過氧化氫水30分鐘。使用紅外線分光法分析該膜時,能夠確認係成為二氧化矽膜。在其上面與例4A同樣地形成第二層(例6A)。該試樣之來自聚矽氮烷之在基板界面附近之膜中氮濃度為4×1018 個/立方公分。該膜中氮濃度與例4B比較,係有意義地較低值。
例8
對例3B,重複進行6次UV光照射、聚矽氮烷組成物的塗布、用以被覆薄膜之加熱、及未硬化層除去,來形成6層重疊的被覆薄膜。依照該方法,藉由第一次的UV光照射,矽基板表面被羥化,第二次以後的UV光照射係將剛形成的被覆薄膜表面羥化。隨後,使用透射型電子顯微鏡(日立製作所股份公司製H-9000UHR(商品名))觀察試樣基板的剖面,並計量槽部以外的表面部分之膜厚度a、槽內部的底部之膜厚度b,且評價其保形性。
而且,在該基板再次旋轉塗布與例2同樣的聚矽氮烷化合物,使其堆積膜厚度為500奈米的聚矽氮烷膜。在150℃預烘烤3分鐘後,在以8升/分鐘使含有80莫耳%的水蒸氣之氧+水蒸氣氣體(H2 O/(O2 +H2 O)=80%)之環境下,且於400℃進行水蒸氣氧化1小時。而且在N2環境中於800℃進行加熱1小時(最後硬化製程)。使用掃描型電子顯微鏡觀察所得到附帶氧化矽質膜的基板之剖面時,在基板1的表面形成有均勻的被覆薄膜2,而且在其上面形成有來自最後塗布製程及最後硬化製程之氧化矽質膜3(第2圖)。氧化矽質膜3係槽內無空隙且非常均勻者。
例9
將例8實施將塗布基板變更為平坦的基板,亦即在平坦的基板上,重複進行6次UV光照射、聚矽氮烷組成物的塗布、用以被覆薄膜之加熱、及未硬化層除去,來形成6層重疊的被覆薄膜。而且在其上面旋轉塗布與例2同樣的聚矽氮烷溶液,使其堆積膜厚度500奈米的聚矽氮烷膜。在150℃預烘烤3分鐘後,在以8升/分鐘使含有80莫耳%的水蒸氣之氧+水蒸氣氣體(H2 O/(O2 +H2 O)=80%)流動之環境下,且於400℃進行水蒸氧化1小時。而且在N2環境中於800℃進行加熱1小時(最後硬化製程)。所得試樣之來自聚矽氮烷的二氧化矽膜在基板界面附近之膜中氮濃度為9×1017 個/立方公分。
1...基板
2...被覆薄膜
3...來自最後塗布製程及最後硬化製程之氧化矽質膜
a、b、c...膜厚度
第1圖係說明本發明的被覆薄膜之剖面圖
第2圖係例8的試樣之剖面圖
1...基板
2...被覆薄膜
a...表面部分之膜厚度
b...凹部的底部之膜厚度
c...凹部的側壁內側之膜厚度

Claims (14)

  1. 一種氧化矽質膜的形成方法,其特徵係含有以下製程而構成,(A)第一塗布製程,其係在具有凹凸的基板表面塗布聚矽氮烷組成物而使其形成塗膜;(B)被覆薄膜形成製程,其係只有使該塗膜之中,鄰接該基板表面的部分硬化,來使其形成沿著該具有凹凸的基板的形狀而成之被覆薄膜;及(C)未硬化層除去製程,其係除去該塗膜之中,在該被覆薄膜形成製程未硬化而直接殘留的聚矽氮烷組成物。
  2. 如申請專利範圍第1項之氧化矽質膜的形成方法,其中在該未硬化層除去製程後,緊接著含有(D)進而使該被覆薄膜硬化之被覆薄膜硬化製程而構成。
  3. 如申請專利範圍第1或2項之氧化矽質膜的形成方法,其中含有以下製程而構成,(E)最後塗布製程,其係在該被覆薄膜的表面塗布另外的聚矽氮烷組成物,來填充凹部;及(F)最後硬化製程,其係將在最後塗布製程所塗布的該另外的聚矽氮烷組成物轉化成二氧化矽而使其硬化。
  4. 如申請專利範圍第1或2項之氧化矽質膜的形成方法,其中該被覆薄膜的厚度為1~50奈米。
  5. 如申請專利範圍第1或2項之氧化矽質膜的形成方法, 其中該具有凹凸的基板係在平坦的基板形成寬度1~100奈米、深度10奈米~10微米的槽而成者。
  6. 如申請專利範圍第1或2項之氧化矽質膜的形成方法,其中該被覆薄膜形成製程係選自由以下所組成群組,(B1)將該基板加熱至35~120℃,而只有使該聚矽氮烷塗膜之該鄰接基板的部分硬化;(B2)在塗布該聚矽氮烷組成物後,照射該基板會吸收但是聚矽氮烷塗膜不會吸收的波長之光線,來只有使該鄰接基板的部分硬化;及(B3)藉由在該第一塗布製程(A)之前,預先對該基板照射高能量線,來使該基板表面預先羥化,隨後塗布聚矽氮烷組成物,來只有使該鄰接基板的部分硬化。
  7. 如申請專利範圍第6項之氧化矽質膜的形成方法,其中被覆薄膜形成製程係藉由組合(B1)~(B3)之中2種類以上來進行。
  8. 如申請專利範圍第1或2項之氧化矽質膜的形成方法,其中重複進行該(A)~(D)的製程,來形成2層以上的該被覆薄膜。
  9. 如申請專利範圍第1或2項之氧化矽質膜的形成方法,其中該聚矽氮烷組成物係含有全氫化聚矽氮烷而構成者。
  10. 如申請專利範圍第2項之氧化矽質膜的形成方法,其中該被覆薄膜硬化製程(D)係藉由在含有水蒸氣之惰性氣體 或氧環境下加熱來進行。
  11. 如申請專利範圍第3項之氧化矽質膜的形成方法,其中該最後硬化製程(F)係藉由在含有水蒸氣之惰性氣體或氧環境下加熱來進行。
  12. 一種氧化矽質膜,其特徵係依照如申請專利範圍第1至11項中任一項的方法所形成。
  13. 如申請專利範圍第12項之氧化矽質膜,其中膜中氮濃度為1×1019 個/立方公分以下。
  14. 一種附帶氧化矽質膜的基板,其特徵係具有凹凸的基板表面的凹部係使用二氧化矽埋設而成之附帶氧化矽質膜的基板,其中該凹部的內側表面係被覆有依照如申請專利範圍第1至11項中任一項的方法所形成的氧化矽質膜。
TW098106283A 2008-02-29 2009-02-27 氧化矽質膜的形成方法及藉由它所形成的氧化矽質膜 TWI505403B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008049906A JP5306669B2 (ja) 2008-02-29 2008-02-29 シリカ質膜の形成方法およびそれにより形成されたシリカ質膜

Publications (2)

Publication Number Publication Date
TW200947613A TW200947613A (en) 2009-11-16
TWI505403B true TWI505403B (zh) 2015-10-21

Family

ID=41016153

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098106283A TWI505403B (zh) 2008-02-29 2009-02-27 氧化矽質膜的形成方法及藉由它所形成的氧化矽質膜

Country Status (7)

Country Link
US (1) US8889229B2 (zh)
EP (1) EP2264754B8 (zh)
JP (1) JP5306669B2 (zh)
KR (1) KR101547878B1 (zh)
CN (1) CN101952953B (zh)
TW (1) TWI505403B (zh)
WO (1) WO2009107768A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5172867B2 (ja) * 2010-01-07 2013-03-27 AzエレクトロニックマテリアルズIp株式会社 ポリシラザンを含むコーティング組成物
JP5405437B2 (ja) * 2010-11-05 2014-02-05 AzエレクトロニックマテリアルズIp株式会社 アイソレーション構造の形成方法
KR101432606B1 (ko) * 2011-07-15 2014-08-21 제일모직주식회사 갭필용 충전제, 이의 제조 방법 및 이를 사용한 반도체 캐패시터의 제조 방법
JP2013031794A (ja) 2011-08-01 2013-02-14 Fujifilm Corp 機能性フィルムの製造方法および機能性フィルム
US20130071992A1 (en) * 2011-09-21 2013-03-21 Nanya Technology Corporation Semiconductor process
US8748317B2 (en) 2012-08-03 2014-06-10 Infineon Technologies Austria Ag Method of manufacturing a semiconductor device including a dielectric structure
JP6060460B2 (ja) * 2012-11-22 2017-01-18 アーゼット・エレクトロニック・マテリアルズ(ルクセンブルグ)ソシエテ・ア・レスポンサビリテ・リミテ シリカ質膜の形成方法及び同方法で形成されたシリカ質膜
JP6097269B2 (ja) * 2014-12-10 2017-03-15 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
WO2019064434A1 (ja) * 2017-09-28 2019-04-04 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置及びプログラム
US11450526B2 (en) 2018-05-30 2022-09-20 Taiwan Semiconductor Manufacturing Co., Ltd. Cyclic spin-on coating process for forming dielectric material
CN110707036B (zh) * 2018-07-12 2022-03-08 联华电子股份有限公司 半导体元件的制作方法
WO2020061810A1 (en) * 2018-09-26 2020-04-02 Yangtze Memory Technologies Co., Ltd. Step coverage improvement for memory channel layer in 3d nand memory
CN109326553B (zh) * 2018-12-05 2021-01-22 德淮半导体有限公司 沟槽隔离结构的形成方法、化学气相沉积工艺
US11724963B2 (en) 2019-05-01 2023-08-15 Corning Incorporated Pharmaceutical packages with coatings comprising polysilazane
KR20220115313A (ko) 2021-02-10 2022-08-17 엠제이 주식회사 곰솔추출물을 유효성분으로 함유하는 소취 및 항균성 화장료 조성물

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1278238A1 (en) * 2000-04-25 2003-01-22 Tonen General Sekiyu K.K. Method for sealing fine groove with siliceous material and substrate having siliceous coating formed thereon
TW200503101A (en) * 2003-03-05 2005-01-16 Clariant Int Ltd Method for producing trench isolation structure
TW200522204A (en) * 2003-10-06 2005-07-01 Tokyo Electron Ltd Method and equipment for heat treatment
US7273796B2 (en) * 2005-03-23 2007-09-25 Micron Technology, Inc. Methods of forming trench isolation in the fabrication of integrated circuitry and methods of fabricating integrated circuitry

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6424852A (en) 1987-07-21 1989-01-26 Mitsubishi Chem Ind Polyamide resin composition
JP3391575B2 (ja) 1994-10-28 2003-03-31 旭化成マイクロシステム株式会社 多層sog膜の硬化方法
JP3178412B2 (ja) * 1998-04-27 2001-06-18 日本電気株式会社 トレンチ・アイソレーション構造の形成方法
JP2002035683A (ja) * 2000-07-26 2002-02-05 Sekisui Jushi Co Ltd 被覆物の形成方法
US6767642B2 (en) * 2002-03-11 2004-07-27 E. I. Du Pont Nemours And Company Preparation and use of crosslinkable acrylosilane polymers containing vinyl silane monomers
JP2008010884A (ja) * 2002-10-02 2008-01-17 Toshiba Corp 半導体装置の製造方法
JP4018596B2 (ja) * 2002-10-02 2007-12-05 株式会社東芝 半導体装置の製造方法
JP2005166700A (ja) 2003-11-28 2005-06-23 Toshiba Corp 半導体装置及びその製造方法
JP2007165422A (ja) * 2005-12-12 2007-06-28 Renesas Technology Corp 半導体装置の製造方法
JP2007036267A (ja) 2006-09-04 2007-02-08 Elpida Memory Inc Sog膜の形成方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1278238A1 (en) * 2000-04-25 2003-01-22 Tonen General Sekiyu K.K. Method for sealing fine groove with siliceous material and substrate having siliceous coating formed thereon
TW200503101A (en) * 2003-03-05 2005-01-16 Clariant Int Ltd Method for producing trench isolation structure
TW200522204A (en) * 2003-10-06 2005-07-01 Tokyo Electron Ltd Method and equipment for heat treatment
US7273796B2 (en) * 2005-03-23 2007-09-25 Micron Technology, Inc. Methods of forming trench isolation in the fabrication of integrated circuitry and methods of fabricating integrated circuitry

Also Published As

Publication number Publication date
US20100323168A1 (en) 2010-12-23
EP2264754B1 (en) 2017-03-29
WO2009107768A1 (ja) 2009-09-03
EP2264754B8 (en) 2017-05-24
CN101952953A (zh) 2011-01-19
EP2264754A1 (en) 2010-12-22
EP2264754A4 (en) 2014-01-15
TW200947613A (en) 2009-11-16
KR20100122488A (ko) 2010-11-22
US8889229B2 (en) 2014-11-18
KR101547878B1 (ko) 2015-08-27
JP2009206440A (ja) 2009-09-10
CN101952953B (zh) 2013-02-27
JP5306669B2 (ja) 2013-10-02

Similar Documents

Publication Publication Date Title
TWI505403B (zh) 氧化矽質膜的形成方法及藉由它所形成的氧化矽質膜
TWI538884B (zh) 氧化矽質膜的製造方法
JP6298023B2 (ja) 多孔質低誘電率膜上に細孔封止層を設けるための方法及び組成物
JP5455626B2 (ja) ボトムアップギャップ充填のための誘電堆積プロセスとエッチバックプロセス
JP5485953B2 (ja) 制御された気孔を形成するための材料及び方法
US6797607B2 (en) Contact planarization using nanoporous silica materials
KR100767255B1 (ko) 기판 상에 피쳐를 한정하는 방법
US7510982B1 (en) Creation of porosity in low-k films by photo-disassociation of imbedded nanoparticles
JP4667165B2 (ja) 半導体装置の製造方法
TWI692008B (zh) 用於形成高品質薄膜的循環連續製程
TW200413559A (en) Non-thermal process for forming porous low dielectric constant films
KR101736888B1 (ko) 실리콘 옥시나이트라이드 막의 형성 방법 및 이 방법에 의해 제조된 실리콘 옥시나이트라이드 막을 가지는 기판
WO2007083654A1 (ja) シリカ質膜の製造法およびそれにより製造されたシリカ質膜付き基板
TWI436450B (zh) 淺溝槽隔離構造之形成方法
WO2008029834A1 (fr) Composition pour former un film siliceux et procédé de production de film siliceux à partir de celle-ci
JP2012004349A (ja) シリコンオキシナイトライド膜の形成方法およびそれにより製造されたシリコンオキシナイトライド膜付き基板
JP2003509846A (ja) 集積回路平坦化のための改良された装置及び方法
CN114174553A (zh) 组合物和使用该组合物沉积含硅膜的方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees