TWI462676B - The solder bumps for the circuit substrate are formed using the transfer sheet - Google Patents

The solder bumps for the circuit substrate are formed using the transfer sheet Download PDF

Info

Publication number
TWI462676B
TWI462676B TW99104736A TW99104736A TWI462676B TW I462676 B TWI462676 B TW I462676B TW 99104736 A TW99104736 A TW 99104736A TW 99104736 A TW99104736 A TW 99104736A TW I462676 B TWI462676 B TW I462676B
Authority
TW
Taiwan
Prior art keywords
solder
circuit board
layer
transfer sheet
film
Prior art date
Application number
TW99104736A
Other languages
English (en)
Other versions
TW201101952A (en
Inventor
Takeo Kuramoto
Kaichi Tsuruta
Takeo Saitou
Original Assignee
Senju Metal Industry Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Senju Metal Industry Co filed Critical Senju Metal Industry Co
Publication of TW201101952A publication Critical patent/TW201101952A/zh
Application granted granted Critical
Publication of TWI462676B publication Critical patent/TWI462676B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/0008Soldering, e.g. brazing, or unsoldering specially adapted for particular articles or work
    • B23K1/0016Brazing of electronic components
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/20Preliminary treatment of work or areas to be soldered, e.g. in respect of a galvanic coating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K3/00Tools, devices, or special appurtenances for soldering, e.g. brazing, or unsoldering, not specially adapted for particular methods
    • B23K3/06Solder feeding devices; Solder melting pans
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K3/00Tools, devices, or special appurtenances for soldering, e.g. brazing, or unsoldering, not specially adapted for particular methods
    • B23K3/06Solder feeding devices; Solder melting pans
    • B23K3/0607Solder feeding devices
    • B23K3/0638Solder feeding devices for viscous material feeding, e.g. solder paste feeding
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/26Selection of soldering or welding materials proper with the principal constituent melting at less than 400 degrees C
    • B23K35/262Sn as the principal constituent
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22FCHANGING THE PHYSICAL STRUCTURE OF NON-FERROUS METALS AND NON-FERROUS ALLOYS
    • C22F1/00Changing the physical structure of non-ferrous metals or alloys by heat treatment or by hot or cold working
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3478Applying solder preforms; Transferring prefabricated solder patterns
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3485Applying solder paste, slurry or powder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring the bump preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11332Manufacturing methods by local deposition of the material of the bump connector in solid form using a powder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/115Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0338Transferring metal or conductive material other than a circuit pattern, e.g. bump, solder, printed component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/0405Solder foil, tape or wire
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/041Solder preforms in the shape of solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/0415Small preforms other than balls, e.g. discs, cylinders or pillars
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/0425Solder powder or solder coated metal powder
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/12All metal or with adjacent metals
    • Y10T428/12493Composite; i.e., plural, adjacent, spatially distinct metal components [e.g., layers, joint, etc.]
    • Y10T428/12736Al-base component
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/26Web or sheet containing structurally defined element or component, the element or component having a specified physical dimension
    • Y10T428/263Coating layer not in excess of 5 mils thick or equivalent
    • Y10T428/264Up to 3 mils
    • Y10T428/2651 mil or less
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/31504Composite [nonstructural laminate]
    • Y10T428/31678Of metal

Description

使用有轉印薄片之對於電路基板的銲錫突塊形成
本發明,係有關於使用轉印薄片來對於電路基板之應附加銲錫的部分(以下,稱為銲接部)選擇性地經由固相擴散接合來形成銲錫突塊之方法、以及在此方法中所使用之轉印薄片。
於此,所謂「電路基板」,係指被設置有電子電路之基板,而以印刷基板為其代表例,但是,像是被搭載於印刷基板處之晶片零件等的各種電子零件之電極面部分,係亦被包含於電路基板中。電子零件,係包含有半導體元件之類的主動零件,電阻、電容器等之被動零件,以及連接器等之機構零件。
電路基板之銲接例,係以對於印刷基板之電子零件的銲接以及電子零件之電極彼此間的銲接來例示。
電路基板之銲接部的代表例,係為電路基板之電極。例如,印刷基板之銲接部,係為和於此處進行銲接之電子零件或是晶片元件的電極相對應之部分(以下,將此部分稱為印刷基板之電極)。電子零件之銲接部,係為該零件本身之電極。在以下之說明中,係有將「銲接部」稱作「電極」的情形。但是,電路基板之配線,係亦可能成為銲接部。
當將電子零件安裝在印刷基板上的情況時,電子零件之電極係被銲接於印刷基板之電極處。於此情況,簡便之方法,係在印刷基板側之電極處預先形成銲錫突塊,並在此銲錫突塊處藉由回銲法來將電子零件之電極作銲接。
銲錫突塊之形成,最一般性之方法,係藉由使用有遮罩之銲料糊的印刷與其後之加熱所致的銲錫之熔融來進行之。但是,此印刷法,隨著電路基板上之電極數的增加而電極成為細微並使得電極節距變窄,會由於橋接(bridge)之發生或是銲錫量的偏差而導致良率降低,而由於此原因所導致的製造成本之上升係無法避免。
亦週知有下述之方法:使用治具來將銲錫球搭載於電路基板之電極位置處,並接著將銲錫球熔融,而形成銲錫突塊。但是,在此方法中,微小且為一定尺寸之銲錫球以及配合於電路基板之電極圖案所製作的治具,係均為高價。又,由治具所致之微小銲錫球的對於特定位置之搭載,係亦存在有欠缺確實性的問題。
最近,係提案有數種之使用銲錫轉印薄片來形成銲錫突塊之方法。
在下述專利文獻1中,係提案有:在藉由抗銲劑層所形成之凹部中填充有銲錫粉末的轉印薄片。轉印薄片之凹部,係具備有與電路基板之銲接部(電極)相同之圖案。若是將此銲錫轉印薄片,以使其之凹部與電路基板之電極相對向的方式來作配置,並在加壓下而進行加熱,而使銲錫粉末熔融,則在電路基板之電極上,係被形成有銲錫突塊。在此方法中,轉印薄片之對位係為不可欠缺。又,由於係有必要在轉印薄片上形成特定圖案之凹部,因此,轉印薄片之製造成本係變高。
下述之在專利文獻2中所提案的方法,係使用有:在支持基材上利用黏著劑層來在全面而將銲錫粒子附著了1層(粒子1個份)之厚度的轉印薄片。將此轉印薄片,以使其之銲錫粒子層與電路基板上之電極相對向的方式而作配置。電路基板,其電極以外之區域係預先藉由抗銲劑而被作了被覆。接著,若是將載置有轉印薄片之電路基板在加壓下而進行加熱並使銲錫粒子熔融,則在電極部分處,係被熔融銲錫所浸濕並附著有銲錫,但是,抗銲劑之部分係不會被熔融銲錫所浸濕。而後,在藉由冷卻而使熔融銲錫固化後,若是將轉印薄片從電路基板而剝離,則係得到在電極上被形成有銲錫突塊之電路基板。與轉印薄片之抗銲劑相對向的部分之銲錫,係維持在附著於轉印薄片上的狀態並固化。此轉印薄片,由於係在全面附著有銲錫粒子,而並不具備有凹部,因此,係為低成本且容易製造。又,係並不需要像是將轉印薄片配置在電路基板上時之對位一般的麻煩之作業。
[專利文獻]
[專利文獻1]WO2006/043377
[專利文獻2]WO2006/067827
在專利文獻2中所記載之轉印薄片,當使用有被分級為粒徑5~15μm之銲錫粒子的情況時,在直到電極節距係為150μm為止的範圍,係能夠在電路基板之各個的電極上良好地形成偏差為少之銲錫突塊,此事係經由本發明者們而作了確認。但是,若是電極節距變得較上述而更加細微,則會在電極間發生橋接。可以想見,其原因係如同下述一般。若是使用在全面而附著了銲錫粒子之轉印薄片並使銲錫粒子熔融,則不僅是在與電極相接之部位(電極部)處,就連其以外之部分(非電極部)處,銲錫粒子亦會熔融。因此,當電極藉由熔融銲錫而被浸濕時,非電極部之熔融銲錫亦會被拉入,而電極部之銲錫係成為過多,若是電極節距變得細微,則會產生橋接。
對應於電子機器之小型化,係成為被要求在具備有電極節距為50μm以下或是更細微的節距之電極的電路基板之電極上,而形成電極銲錫突塊。本發明,係以提供一種:能夠使用在全面具備有銲錫層之不需進行對位的轉印薄片,來在電極節距為40~50μm左右之細微的電路基板處,並不發生橋接地來形成銲錫突塊之銲錫突塊之形成方法,作為課題。
本發明者們,係發現了:在專利文獻2所記載之銲錫突塊的形成方法中,藉由並不使銲錫粒子層熔融地而加熱至較銲錫之固相線溫度略低之溫度,能夠經由固相擴散接合來將銲錫選擇性地接合於電路基板之電極處,就算是在細微節距之電極處,亦能夠不發生橋接地來形成銲錫突塊。又,亦得知了:代替銲錫粒子層,就算是使用具備有由銲錫之連續被膜所成的銲錫層之轉印薄片,亦能夠同樣的經由固相擴散接合來在電路基板之電極上選擇性地形成銲錫突塊。
於此,作為其中一種型態,本發明,係為一種在電路基板之第1面上的應進行銲接之部分(銲接部)處而形成銲錫突塊之方法,並以包含有下述之工程(a)~(c)為特徵:
(a)將附著於支持基材之至少單面處的至少具備有將相鄰接之2以上的銲接部作覆蓋的大小之銲錫層的轉印薄片,以使前述轉印薄片之銲錫層與前述電路基板之第1面相對向的方式來作配置之工程,於此,前述銲錫層,係從:由銲錫連續被膜所成之層、以及將分布為1層之銲錫粒子經介於黏著劑從來附著在前述支持基材上之層,所選擇者;
(b)將藉由工程(a)所得到之被配置有前述轉印薄片的前述電路基板,在加壓下而加熱至較構成前述轉印薄片之銲錫層的銲錫合金之固相線溫度更為低溫之溫度,並在電路基板之銲接部與轉印薄片之銲錫層之間而選擇性地使固相據散接合發生之工程;
(c)在工程(b)之後,將前述轉印薄片與前述電路基板相剝離,並得到在銲接部處而附著有前述銲錫層的電路基板之工程。
較理想,前述銲錫層,係為將前述電路基板之所有的銲錫附加部作覆蓋之大小,而前述銲錫,係為無鉛銲錫。
在工程(a)中,因應於需要,係可在前述銲錫層與前述電路基板之銲接部之間的界面處,介於存在有助銲劑(flux)。
在前述工程(b)處之加熱溫度,較理想,係為較所使用之銲錫的固相線溫度而至少更低5℃之溫度。
在前述工程(c)之後,係可更進而包含有下述工程(d):
(d)將藉由工程(c)所得到了的電路基板,加熱至前述銲錫合金之液相線溫度以上的溫度而將前述銲錫層熔融,而後使其固化。
前述由1層之銲錫粒子所成的銲錫層,係可藉由下述方法來形成:在支持基材上形成黏著劑層,並在此黏著劑層上使銲錫粒子散布,而使銲錫粒子層附著於黏著劑層上,並將並未附著於前述黏著劑層上之銲錫粒子除去。
當前述銲錫層係為連續被膜的情況時,其厚度係以設為1~20μm為理想。
在工程(b)中,為了在銲接部與銲錫層之間而選擇性地使固相擴散接合發生,係可採用下述之任一方或者是雙方之方法。
(1)前述電路基板之銲接部(電極部),係具備有由Au以及Cu所選擇之金屬的表面。由於Au以及Cu係會與錫系銲錫合金相互地固相擴散,因此,僅會在Au或是Cu表面之部分處而發生固相據散接合。
(2)電路基板之銲接部以外的部分(非電極部),係具備有:藉由抗銲劑而被作了被覆之表面、或者是露出有樹脂的表面。在抗銲劑或是樹脂處,係不會發生銲錫合金之固相擴散。
若藉由本發明,則係提供一種電路基板,其係為具備有銲接部之電路基板,其特徵為:至少一部份之銲接部,係分別具備有被固相擴散接合於該銲接部處之銲錫粒子。藉由將此電路基板加熱至會使銲錫粒子熔融之溫度,在銲接部處係被形成有銲錫突塊。
作為另外一種型態,本發明,係為一種銲錫轉印薄片,係為用以在電路基板之銲接部處經由固相擴散接合而進行銲錫附加的銲錫轉印薄片,其特徵為,具備有:銲錫連續被膜,係附著於支持基材之至少單面處,並由能夠與構成前述銲接部之表面的金屬進行固相擴散接合之銲錫合金所成,且具備有至少將相鄰接之2以上的銲接部作覆蓋之大小。
較理想,前述銲錫連續被膜,係為將前述電路基板之所有的銲錫附加部作覆蓋之大小,而其厚度,係為1~20μm。
較理想,構成前述銲接部之表面的金屬,係為Au或是Cu,前述銲錫合金,係為錫系無鉛銲錫合金。
前述銲錫連續被膜,係可由下述之任一者而構成:
(1)經介於黏著劑層而被附著於前述支持基材處之銲錫合金的箔、以及
(2)直接地或是經介於金屬薄膜地而附著於前述支持基材上之電鍍層。
在上述專利文獻2所記載之方法中,係使用具備有由1層之銲錫粒子所成的銲錫層之銲錫轉印薄片,來將其作加熱直到銲錫粒子熔融為止,並利用電路基板之電極會被熔融了的銲錫而浸濕的特性,來將銲錫選擇性地接合於電極上。故而,係可將此方法稱作熔融轉印法。
相對於此,在本發明中,雖然係可使用相同之銲錫轉印薄片,但是,係將加熱溫度停留在較銲錫之固相線溫度而更低溫處,而並不使銲錫粒子熔融。於該情況中,藉由在銲錫合金與構成電路基板之電極表面的金屬之間之相互的固相擴散,能夠使銲錫粒子選擇性地僅與電極相接合。故而,本發明之方法,係可稱作固相擴散轉印法。
於此,所謂「固相擴散」,係指在固體中之由熱所致的原子之移動,在本發明之情況中,係指金屬之晶格內的原子之移動。故而,「固相擴散接合」,係指依據超越了接合介面之該種固相擴散所致的接合。
若藉由本發明,則能夠使用並不具備有與電極相合致之圖案而具備有均一之銲錫層的銲錫轉印薄片,來在電路基板之銲接部(電極部)處,而確實且容易地形成具有所期望之形狀以及高度的銲錫突塊。並不需要進行銲錫轉印薄片之定位,且亦不需要如同在印刷法中所使用之遮罩或者是在銲錫球法中所使用之吸著治具一般的特別之裝置。進而,由於銲錫之轉印係在固相而發生,因此,與上述之熔融轉印法相異,就算是對於具備有電極節距較150μm更小、直徑較100μm更小一般之細微電路的電路基板,亦能夠並不發生橋接或是未銲部分一般之缺陷地來形成銲錫突塊。故而,本發明之固相擴散法,就算是在日益微小化之晶片零件、CSP、BGA等之微小的電子零件之搭載中,亦可作利用。
在銲接部處而具備有藉由本發明之方法所形成的銲錫突塊之電路基板,在將電子零件搭載於此電路基板處、或者是將此電路基板搭載於其他之電路基板處時,由於係從前述銲接部處而被供給有均一且充分之量的銲錫,因此,係可藉由回銲銲接法來形成更為強固之銲錫接點。
第1實施型態:
在本發明之第1形態中,銲錫轉印薄片之銲錫層係為由銲錫粒子分布為1層之銲錫粒子層所成。圖1(a)~(c),係為對於具有銲錫粒子層的銲錫轉印薄片之製造方法的一連串之工程作展示之圖。此銲錫轉印薄片之製造方法,係為與上述專利文獻2中所記載之方法相同,而包含有:在支持基材上形成黏著劑層之工程(圖1(a))、和在此黏著劑層上而散布銲錫粒子並使銲錫粒子層附著於黏著劑層上之工程(圖1(b))、以及將並未附著在前述黏著劑層上之銲錫粒子除去之工程(圖1(c))。
首先,在支持基材1上形成黏著劑層2(圖1(a))。支持基材1,係為由具備有就算是被加熱至固相擴散溫度(亦即是較銲錫之固相線而更低數℃~數十℃之溫度)亦能夠保持其形狀之耐熱性,並且銲錫係難以附著之材料,所製造者。支持基材之材質,係可為鋁、不鏽鋼一般之金屬,聚醯亞胺、聚醚醯亞胺、聚酯(例如聚對酞酸乙二酯)等之耐熱性為佳的樹脂,玻璃環氧等之複合材,或者是陶瓷。若是相較於上述專利文獻2中所記載之熔融轉印法,則由於銲錫轉印薄片之加熱溫度係變低,因此,支持基材之選擇範圍係變廣。支持基材之厚度,典型而言,只要為25~200μm之範圍內即為充分,故而,係亦可使用被稱為薄膜之厚度者。特別理想之支持基材,係為彎曲性為優良之聚酯、特別是聚對酞酸乙二酯的薄膜,於其情況之厚度,係以50μm左右為合適。
被設置在支持基材1上之黏著劑層2,係具備有:使銲錫粒子僅作1層之層狀附著並將其固定在支持基材上之作用,以及當被推壓附著於電路基板之銲接部處時而追隨於電路基板之構件表面的凹凸來作塑性變形並使銲錫粒子密著於銲接部處之作用。又,係需要另外具備有:當藉由加壓下之加熱而使銲錫粒子層被轉印至銲接部處後並將轉印薄片剝離時,能夠將並未被固相擴散接合之非銲接部的銲錫粒子作保持之黏著力。
作為黏著劑,只要是能夠發揮上述之功能者,則並不作特別限定,但是,較理想,係為在常溫或者是常溫以上之溫度下而能夠發揮黏著性之黏著劑。例如,係可使用由丙烯酸系黏著劑、胺甲酸乙酯系黏著劑、聚酯系黏著劑、矽膠系黏著劑以及氟素系黏著劑中所選擇之至少1種。從成本面與性能面來看,係以丙烯酸系黏著劑為理想。矽膠系黏著劑,雖然在性能上係為優良,但是,成本係為高。
黏著劑層之黏著力,係以在JIS Z0237中所規定之180°拉扯剝離黏著力的測定法下而成為3~20N/25mm為理想。若是黏著力為較其更小,則在固相擴散加熱後而將轉印薄片剝離時,容易導致由於並未被擴散接合之銲錫層殘留在電路基板上所造成的轉印不良。黏著劑層之厚度,係以10~100μm為理想,又以20~50μm之範圍為更理想。又,在第1形態中,黏著劑層之厚度,係以較銲錫粒子之平均粒徑更大為理想。黏著劑,係亦可為接著劑。
黏著劑層2,係可藉由將黏著劑之融液或是溶液塗布在支持基材1上並因應於必要來使其乾燥,而形成之。作為其他方法,例如係可準備於兩面處被被覆有離模薄膜之黏著劑薄片,並將單面之離模薄膜剝離而貼附在支持基材1上,再藉由將另外一面之離模薄膜剝離,而形成黏著劑層2。又,在支持基材之單面處已設有黏著劑層,並且將黏著層之表面藉由離模薄膜而作了保護的黏著性薄片或是薄膜,亦在市面上有所販賣,若是使用此,則係可將工程(a)省略。
支持基材1與黏著劑層2之大小,係為將被設置在電路基板處之至少相鄰接的2以上之銲接部作覆蓋的大小,較理想,係為將電路基板之所有的銲接部作覆蓋的大小。支持基材1之大小,係亦可為與黏著劑層2相同,但是,亦可將至少一方向之尺寸設為較黏著劑層2更大,而至少在一邊處賦予手持部分。
又,亦可在大的支持基材1之上而將黏著劑層分散為區塊狀地來形成。各區塊之大小,係為將電路基板上之相鄰接的至少2以上(較理想係為全部)之銲接部作覆蓋的大小。當將電路基板之電極配置為區塊狀的情況時,亦可將黏著劑層區塊化為對應於該電極區塊之形狀。又,亦可將支持基材設為長尺狀薄片,並將以區塊狀而設置了黏著劑層與銲錫粒子層之銲錫轉印薄片捲取為捲筒狀並作保管。於此情況,係在使用時將捲筒狀之銲錫轉印薄片拉出,並每一區塊每一區塊地作切離地或者是並不作切離地來使用在銲錫突塊形成中。
接著,在被形成於支持基材1上的黏著劑層2之上而散布銲錫粒子,較理想,係使與黏著劑層接觸了的銲錫粒子3,在黏著劑層2處密集且無空隙地作分布並附著(圖1(b))。如圖示一般,係以能夠將黏著劑層全體作隱藏的方式,來使過剩的銲錫粒子作散布為理想。而後,若是將並未附著於黏著劑層2處之銲錫粒子除去,則係得到附著於黏著劑層處之銲錫粒子在1層中而作了分布的銲錫轉印薄片(圖1(c))。此除去,係存在有:藉由毛尖為柔軟的毛刷來輕刷而此使其均勻分布的方法、藉由較弱的壓縮空氣來將其吹去的方法、或者是將支持基材倒反翻轉並賦予輕微的振動之方法。被除去了的銲錫粒子,係可作再利用。銲錫粒子3,係以在黏著劑層2上盡可能地密集分布為理想。
在銲錫粒子層之形成中所使用的銲錫粒子,從能夠對於銲錫突塊之高度或形狀精確地作調整的觀點來看,係以球狀粒子、亦即是以被稱為銲錫球之粒子為理想。但是,就算是低價且不定形之銲錫粒子,亦能夠藉由固相擴散而接合於銲接部處。因此,只要是能夠將特定量之銲錫供給至銲接部處,則對於粒子形狀係並不作特別限定。
在本發明中所使用之銲錫粒子,例如,係以被分級為具備有例如5~15μm一般地某一範圍內之粒徑分布的銲錫粉末之粒子為理想。當然,亦可將粒徑非常一致之例如在BGA中所被使用的銲錫球作為銲錫粒子來使用,但是,此種銲錫球,係為非常高價。在本發明中,由於係在1個電極上而存在有複數(例如10個以上)之銲錫粒子,因此,係能夠容許銲錫粒子之粒徑的某種程度之偏差。若是對於所形成之銲錫突塊的高度之偏差以及成本作考量,則係以使用具備有目標粒徑之±40%、更理想係為±30%之粒徑分布的銲錫粒子為理想。例如,若是將能夠低價地獲得之藉由氣體霧化(Gas Atomization)法所得到的銲錫粉密之球狀粒子藉由適當的篩來作分級並使用,則在成本面上係為有利。
銲錫粒子層係為由1層的銲錫粒子所成,經由此層之厚度,而決定所形成之銲錫突塊的高度。故而,由於若是銲錫粒子之平均粒徑越大,則所形成之銲錫突塊的高度係變得越大,因此,係因應於所欲形成之銲錫突塊的高度以及電路基板之銲接部(電極)的直徑,來對於銲錫粒子之粒徑作選擇。典型來說,銲錫粒子之平均粒徑,係設為5~50μm之範圍內,並且設為電極直徑之1/2以下、較理想係為1/3以下。當使用不定形粒子的情況時,係將其之粒徑設為體積球相當直徑。
構成銲錫粒子之銲錫合金,典型來說,係為以Sn為主之銲錫合金,但是,例如就算是In系合金等之非Sn系銲錫合金,亦能夠與Au或是Cu作固相擴散接合,而能夠在本發明中使用。雖然亦能夠使用先前技術中之一般性的Sn-Pb共晶銲錫合金的粒子,但是,較理想,係使用無鉛銲錫合金之粒子。作為較理想之無鉛銲錫合金,係可例示有:Sn-Ag系、Sn-Cu系、Sn-Ag-Cu系等。若是列舉出代表性的組成例,則係如同下述一般(%係為質量%):
Sn:殘部,Ag:0.3%,Cu:0.5%
Sn:殘部,Ag:3.5%,Cu:0.7%
Sn:殘部,Ag:3.5%
Sn:殘部,Cu:0.7%。
接著,針對使用具備有如此這般所形成之由1層的銲錫粒子所成之銲錫層的銲錫轉印薄片並根據本發明而形成銲錫突塊之方法,參考圖2以及圖3(a)~(c)來作說明。
圖2,係為展示電路基板5之模式性剖面圖。電路基板5,係於其之至少單面處,以特定之圖案(例如,以50μm之節距而縱橫地成為複數列狀)而具備有多數之銲接部(電極)5。銲接部5,例如,係為表面被Au電鍍所被覆了的電極或銅電極亦或是銅配線。
本發明,係可適用於電極直徑為100μm以下,電極節距(相鄰接之電極的中心間距離)為150μm以下的電路基板處之銲錫突塊的形成中。特別是,就算是在電極直徑為10~50μm,電極節距為20~100μm,電極高度為5~20μm一般之細微電路基板中,亦能夠並不使橋接產生地而形成銲錫突塊。
在圖示之型態中,電路基板5之具備有銲接部6的表面上之銲接部以外的區域(非銲接部),係藉由抗銲劑9而被作被覆。抗銲劑,係由不會被熔融銲錫所浸濕,且能夠耐住銲接溫度,並且對於助銲劑或是洗淨用溶劑亦具備有耐性的樹脂(例如,三聚氫胺、環氧、丙烯酸、聚醯亞胺等)所形成。通常,如同圖示一般,抗銲劑9係較銲接部6而厚度為更大,但是,亦可使兩者為相同之厚度,或是使銲接部6成為較抗銲劑更厚。
抗銲劑,係不會與銲錫間產生固相擴散接合。故而,藉由將電路基板之銲接部以抗銲劑來作被覆,能夠在銲接部處而選擇性地使固相據散接合產生。但是,就算是並不將非銲接部藉由抗銲劑來作被覆,只要在非銲接部處而使構成電路基板之支持體的樹脂或是複合材(例如,環氧樹脂或是玻璃環氧樹脂複合材)露出,並且銲接部之表面係為Au或者是Cu,則由於銲錫在此非銲接部處係不會產生固相擴散接合,且會與Au或是Cu容易地產生固相擴散接合,因此,仍能夠容易地在銲接部處而選擇性地使固相擴散接合產生。故而,非銲接部處之由抗銲劑所致的被覆,係可作省略。
在圖示之型態中,係在電路基板5之被形成有銲接部6的面上,使用助銲劑噴霧裝置7,而塗布液狀助銲劑8。而後,因應於必要,亦可將被塗布於銲接部以外之如同抗銲劑9一般的非銲接部處的助銲劑除去。助銲劑,係達成有從接合表面而將氧化物皮膜除去並使固相擴散接合成為容易的作用。故而,係使用能夠在用以進行固相擴散之加熱條件下而發揮助銲劑作用的助銲劑(在本發明中,係稱為固相接合用助銲劑)。但是,特別是在銲接表面為Au的情況時,由於Au係難以形成氧化物皮膜,因此,就算是並不塗布固相接合用助銲劑,只要是經由某些之手段來將轉印薄片之銲錫粒子的表面保持於活性狀態,便能夠達成固相擴散接合。故而,固相接合用助銲劑之塗布,係亦並非為一定需要。當銲接部之表面為Cu的情況時,或者是轉印薄片之銲錫粒子係在表面上而具備有氧化物皮膜的情況時,則係以將固相接合用助銲劑至少塗布在電路基板之銲接部處並使此助銲劑存在於固相接合界面處為理想。亦可將固相接合用助銲劑替代塗布於電路基板處而塗布在銲錫轉印薄片之銲錫層處,但是,在作業上係為困難。
固相擴散接合,係藉由較所使用之銲錫合金的固相線溫度而更為低溫之短時間(例如,1分鐘以內)的加熱,而進行之。作為在此種固相擴散接合條件下而能夠發揮助銲劑功能之固相接合用助銲劑的活性成分,係以有機胺之鹵酸鹽為最有效。作為其他之有效的活性劑,係可列舉出有機羧酸單體以及羧酸之銨鹽。此些之活性成分,係以身為水溶性或是乙醇可溶性為理想。
若是對於有效之活性成分的具體例作例示,則係如同下述一般。作為有機胺之鹵酸鹽,係可列舉出:乙胺氫溴酸鹽、乙胺氫氯酸鹽、環己胺氫溴酸鹽、二環己胺氫溴酸鹽、丙胺酸氫溴酸鹽等。作為有機羧酸之例,係可列舉出:蟻酸、醋酸、丙酸、己二酸、癸二酸等之脂肪族羧酸類,丙二酸、蘋果酸、甘醇酸、二甘醇酸等之羥基羧酸類等。若是使此些之羧酸與有機胺起反應並設為鹽類,則水溶性係增加,而有效性係提升。此有機胺,係可使用廣範圍之物。例如,係可列舉出:乙胺、丙胺、丁胺、單乙醇胺、二乙醇胺等。
固相接合用助銲劑,係藉由將1種或是2種以上之活性成分以及因應於必要而將界面活性劑溶解於溶劑中所調製之。界面活性劑,例如,係可為聚乙二醇‧壬基苯酚醚等之非離子系界面活性劑。固相接合用助銲劑之理想組成,係為活性成分0.1質量%以上,界面活性劑0.5質量%以上,而殘部為溶劑。溶劑,係可使用水系或是乙醇系溶劑。
固相接合用助銲劑之塗布厚度,係依存於助銲劑中之活性成分濃度而有所不同,但是,一般而言,係為數μm~50μm之範圍。助銲劑,係藉由僅供給至必要之場所處的分配(dispense)法或者是對於全面而作供給之噴霧法等的手段來作塗布。
固相接合用助銲劑,係以在電路基板之銲接部處而存在有必要之量,且在光阻劑面等之非銲接部的表面處而盡可能地減少為理想。電路基板之銲接部,由於通常係如圖2中所示一般地而成為較光阻劑被覆之上面更低,因此,藉由:當在電路基板全面上而塗布了助銲劑之後,以如同橡膠刮板一般之物來將光阻劑表面之助銲劑刮落至銲接部處,而能夠使用噴霧法來僅在銲接部上塗布固相接合用助銲劑。
在如此這般地而塗布了助銲劑或者是尚未塗布之電路基板上,將圖1(c)中所展示了的在支持基材1上隔著黏著劑層2而黏著有由1層的銲錫粒子3所成之銲錫層的轉印薄片,以使其之銲錫層與電路基板5之銲接部6相對向的方式,來重合於電路基板5地作配置(參考圖3(a))。此配置,係僅要以使銲錫轉印薄片之銲錫層能將電路基板之欲形成銲錫突塊的銲接部(較理想,全部的銲接部)作覆蓋的方式來進行即可,而並不需要嚴密地定位。亦可與圖示相反地,而以使電路基板成為上方的方式來作配置。
而後,對於重合了的銲錫轉印薄片與電路基板施加壓力,而在加壓下進行加熱,並在電路基板之銲接部與轉印薄片之銲錫層之間而選擇性地使固相擴散接合產生。
將固相接合擴散之機制,以電極(銲接部)與銲錫球(銲錫粒子)之接合為例來作說明。若是使銲錫球充分地接近電極,則當電極與銲錫球之各別的表面為並不存在有氧化物等之活性狀態時,會產生:銲錫球之構成元素的原子之一部分會移動至電極之金屬內,以及/或是電極之構成元素的原子之一部分會移動至銲錫球之金屬內一般的相接觸之2個的物體之其中一方或是雙方之構成元素的超越原子之接合界面的移動,並達成固相擴散接合。隨著此固相擴散之進行,銲錫球與電極之間的接合係成為強固。若是接合面被加熱,則固相擴散係被促進。為了使原子超越接合界面而擴散,係需要用以達成此事之能量,在本發明中,係藉由加熱來供給能量。當在加壓下而放置於室溫下的情況時,在固相擴散中係需要非常長的時間。
用以進行固相擴散接合之加熱溫度,係較構成銲錫粒子之銲錫合金的固相線溫度更低溫,較理想,係為較此固相線溫度而更低5℃以上之溫度,更理想,係為較其而更低10℃以上之溫度。加熱溫度之下限,只要是能夠產生固相擴散接合,則並不被特別限定。一般而言,由於在低於固相線溫度(℃)之60%以下的溫度下,固相擴散速度係顯著地降低,因此,加熱溫度之下限,係設為固相線溫度之60%以上,較理想係設為70%以上,更理想係設為80%以上。故而,當銲錫合金之固相線溫度係為220℃左右的情況時,加熱溫度係以設為155~215℃為理想,更理想係設為175~210℃。當銲錫粒子係由固相線溫度為160℃左右之低溫銲錫所構成的情況時,加熱溫度較理想係設為112~155℃,更理想係設為130~150℃。必要之加熱溫度,係亦會依存於固相接合用助銲劑之活性而有所變動。
若是加熱溫度過低,則銲錫層之對於銲接部的接合強度係變弱,轉印係成為不安定。另一方面,若是加熱溫度過高,則係成為過於接近融點,而會有損及正確之選擇性轉印之虞。由於係有必要對加熱溫度作控制,因此,係藉由能夠以正確的溫度控制來進行加熱並能夠進行加壓的加熱裝置來進行。加熱與加壓,係可由電路基板側與轉印薄片側之任一者來進行,或是亦可由雙方而進行。
經由加壓,如圖3(a)中所示一般,轉印薄片之黏著劑層2係塑性流動,銲錫粒子3係與電路基板5之相對向的銲接部6或是抗銲劑9相接觸。於此所需要之加壓力,係依存於電路基板之表面形狀、黏著劑層之特性等的因子而變動,但是,為了得到良好之壓著精確度的理想之加壓力,係為0.01~1.0N/mm2 。若是並未適當地加壓,則無法使銲錫粒子與銲接部相接觸。
藉由此加壓下之加熱,與電路基板之銲接部相接觸的銲錫粒子,係一面並不熔融地而保持在固體粒子狀態下,一面在與銲接部間之接觸界面處而相互產生固相擴散,於接觸界面處,兩者係相接合。此固相擴散接合,雖係亦依存於加熱溫度或是界面之表面狀態,但是,典型來說,係在1分鐘以內而發生。較理想之加熱時間,係為30~60秒。
為了促進超越了接合界面之原子的擴散,界面係需要為活性。當在界面處存在有氧化物皮膜等的情況時,係使前述之固相接合用助銲劑存在於界面處,而在加熱時謀求界面之活性化。
固相擴散接合,係為作為熔接法之其中一種而被實用化了的技術。在熔接的情況時,加熱氛圍係為真空或是惰性氣體中等之被作了控制的氛圍。在本發明中,係並不需要如同熔接一般之高接合強度,只要由固相擴散接合所致之銲接部-銲錫粒子層間的接合強度超過黏著劑層/銲錫粒子層間的接合強度即可,因此,只要接合界面被活性化,則加熱氛圍係只需為大氣氛圍即可。當然,若是並不對成本作考量,則藉由使用真空或是惰性氣體氛圍,能夠將在固相擴散接合中所需要之加熱時間大幅度的縮短,且亦能夠使固相接合用助銲劑之塗布成為不必要。
如此這般地藉由固相擴散接合而附著在銲接部處的銲錫粒子,就算是於之後而被熔融,亦由於在銲接部以外之區域處係並不存在有銲錫粒子,因此,橋接發生的機會係遽減。此效果,由於只要是利用固相擴散接合,則係無關於銲錫粒子之大小,因此,就算是使用例如10μm程度為止之較大粒徑的銲錫粒子,亦成為能夠對於50μm節距之電極而並不發生橋接地來形成銲錫突塊。
在經由固相擴散接合而將銲錫粒子接合於電路基板之銲接部處後,立即將重合了的電路基板與轉印薄片冷卻,並將轉印薄片從電路基板而剝離。冷卻,雖然亦可單純地藉由從加熱裝置而取出並放置冷卻一事來進行之,但是,亦可對其吹出冷風。剝離,係可藉由將轉印薄片單純地從電路基板而拉開來實施之。藉由此,在電路基板之銲接部處而被作了固相擴散接合之銲錫粒子,係殘留於銲接部上,並成為粒子狀之銲錫突塊10,殘餘之銲錫粒子,係維持在附著於轉印薄片上的狀態,並被從電路基板而拉開(參考圖3(b))。如此這般,而達成對於電路基板之銲接部的銲錫粒子之選擇性的轉印。
在電路基板之銲接部處藉由固相擴散接合而被選擇性地轉印了的銲錫粒子,係在因應於必要而被塗布助銲劑後,於其上搭載應進行銲接之電子零件並作回銲,藉由此,而能夠進行電子零件之對於電路基板的銲接。故而,被接合於電路基板之銲接部處的銲錫粒子,就算是維持在粒子型態,亦會作為銲錫突塊10而起作用。
亦可設為:將依據於期望而具備有在銲接部之上而被作了固相擴散接合之銲錫粒子的電路基板,加熱至構成銲錫粒子之銲錫合金的液相線溫度以上,而使銲錫粒子熔融(回銲),藉由此,而如圖3(c)所示一般,在電路基板之銲接部處,形成銲錫粒子熔融凝集並藉由表面張力而成為中心部較高的球狀之銲錫突塊10’。藉由此,對於電路基板之銲接部的銲錫突塊之接合信賴性係提升。又,當在被作了固相擴散接合之銲錫粒子的狀態下而對於電路基板施加了強大衝擊的情況時,一部份的銲錫粒子會有脫落的可能性,但是,藉由上述構成,亦能夠防止該脫落。故而,藉由將銲錫粒子作回銲,電路基板之處理性係被改善。
當進行此銲錫粒子之回銲的情況時,係以在加熱前而將回銲用助銲劑塗布在電路基板之全體或是其之銲接部(亦即是,銲錫突塊)處為理想。又,在回銲後,係以將冷卻了的電路基板洗淨並將助銲劑殘渣除去為理想。所使用之助銲劑,係可為在回銲銲接中所慣用者。洗淨,係因應於所使用了的助銲劑,而例如在水溶性助銲劑的情況時係可使用溫水,在樹脂系助銲劑的情況時係可使用乙醇等之有機溶劑來進行。加熱條件,係可設為與通常之回銲銲接同等的程度。例如,係可藉由以較銲錫合金之液相線溫度而更高出5~40℃的溫度來進行1~30秒程度之加熱,來實施之。
在本發明之銲錫突塊之形成方法中,係能夠以高精確度來對於所形成之銲錫突塊的膜厚作控制。其理由,係因為附著在銲錫轉印薄片之黏著劑層上的銲錫粒子之量,其每單位面積量的偏差為少之故。當將轉印薄片與電路基板重合並施加了壓力時,由於轉印薄片之銲錫粒子係與電路基板之銲接部相接,因此,當將該銲錫粒子作了固相擴散接合時,在銲接部處亦係被接合有某一一定量之銲錫粒子,而膜厚精確度係變佳。與銲接部以外之抗銲劑面處相接的銲錫粒子,雖然粒子彼此間會在橫方向上而作固相擴散接合,但是,可以想見,該結合力,相較於與電極(銲接部)間之由固相擴散接合所致的結合力,係為更弱。
藉由將轉印薄片從電路基板而拉扯剝離,在電路基板之銲接部處而作了固相擴散接合之粒子,係殘留於電路基板側,而轉印係結束。被轉印了的銲錫粒子之量,由於係為略一定,因此,就算是在高精細度之銲接部圖案的情況時,亦難以發生橋接的事態。
第2實施型態:
在本發明之第2形態中,銲錫轉印薄片之銲錫層係為由銲錫合金之連續被膜所成。以下,將電路基板之銲接部的表面為Au的情況為例,而針對銲錫層為連續被膜之本發明的第2形態作說明。但是,銲接部之表面,係亦可為Au以外之例如Cu等的金屬或者是合金之表面。於該情況,由於在銲接部之表面係存在有氧化物皮膜,因此,係只要在接合前而預先將氧化物皮膜除去,或者是在接合界面處而使前述之固相接合用助銲劑中介存在即可。
藉由無鉛銲錫而被作了銲接之電路基板的電極,多係為在Ni基底電鍍層之上被施加有Au電鍍層,故而,電極表面係由Au金屬所成。以下,將此種電極單純稱作「Au電鍍電極」。由於Au之在Sn中的擴散速度係為非常大,因此,就算是相較於Pb-Sn共晶銲錫而銲接性為較低之Sn系無鉛銲錫,在Au電鍍電極上亦能夠容易地進行銲接。
此一Au之對於Su中的快速擴散,由於係在固相時亦會發生,因此,在本發明之利用有固相擴散接合之銲錫突塊形成中,係亦能夠作利用。亦即是,若是將銲錫轉印薄片之Sn系銲錫層與電路基板之Au電鍍電極表面在加壓下而加熱至較構成銲錫層之銲錫合金的固相線溫度更低溫之溫度,則電極表面之Au係迅速的擴散至Sn系銲錫層中,銲錫層與電極表面間之固相擴散接合係進行,銲錫層係以高密著性而附著在電極表面。若是在冷卻後而將轉印薄片從電路基板剝離,則僅有作了固相擴散接合之部分的銲錫層會選擇性地殘留在電極表面上,其他部分之銲錫層則係維持於附著在轉印薄片上的狀態,並從電路基板而被分離。
藉由固相擴散,銲錫層與Au電鍍電極間之接合力(密著力)係提升。另外,關於雖然銲錫層為銲錫連續被膜但是仍能夠僅在電極處而選擇性地進行銲錫層之轉印的原因,可推測其係由於下述一般之機制所致。
首先,若是使Au電極表面與銲錫被膜相密著並在加壓下而進行加熱,則藉由上述之固相擴散(超越了接合界面之原子的移動),係產生Au與Sn之金屬間化合物。包含有此種金屬間化合物之銲錫,相較於原本之銲錫,其熔點係變低。因此,就算是加熱至較銲錫合金之固相線溫度更低溫的溫度,經介於藉由固相擴散所產生之金屬間化合物,電極與銲錫被膜之間的接合係被進行。
當電極表面為Cu的情況時,亦同樣的,由於Sn與Cu係會容易地形成金屬間化合物,因此,可推測係會產生由與上述相同之機制所導致的接合。但是,於此情況,在接合界面處使前述之固相接合用助銲劑介於存在一事,或者是在接合前而將電極表面之氧化物皮膜除去一事,對於Sn與Cu間之固相擴散的進行,係為有效。
電路基板之電極面的表面,通常係並非為平坦,在電極與非電極部之間,係存在有高度差。在加壓下所進行的加熱中,起因於此階段差,在與電極相接之邊界面處,於轉印薄片之拉扯剝離時,在銲錫被膜處係受到有厚度方向之剪斷應力。亦即是,相較於電極與非電極部成為相同高度之平坦的電路基板,在非電極部與電極間之邊界處,銲錫被膜係在厚度方向上更為容易且正確地藉由剪斷而被分離,並進行對於電極之選擇性的銲錫層之轉印。
若是Au電鍍之厚度為厚,則由於對於銲錫被膜之厚度方向(縱方向)的Au之擴散量係變多,因此,係成為能夠進行更厚之銲錫被膜的轉印。在由一般性之閃鍍(flash plating)所得到之Au電鍍的情況時,電鍍厚度係為0.03~0.05μm左右。於此情況,對於Au電鍍電極之銲錫被膜所能夠正確地作選擇性轉印之銲錫被膜的膜厚,係為約10~15μm。
圖4,係為對於在本發明之第2形態中所使用的銲錫轉印用薄片100之其中一例的構成作展示之模式圖。此銲錫轉印薄片100,係為在薄膜狀支持基材11之上經介於黏著劑層12而於全面被附著有銲錫被膜13者。如同後述一般,亦可形成並不利用黏著劑層地而附著在支持基材上之銲錫被膜。
在此銲錫轉印薄片之製作中所使用的支持基材、銲錫以及黏著劑之材質,係可為與在第1形態中所作了說明者相同。黏著劑層,係作為在使銲錫層選擇性地固相擴散接合於電路基板之電極處後而將銲錫轉印薄片剝離除去時,表現有能夠將非電極部之銲錫被膜維持在被黏著保持的狀態之黏著力者而被作使用。關於在此所需要之黏著力,係如同在第1形態中之相關說明所示一般。在第2形態中,亦同樣的,黏著劑層之厚度,係以10~100μm為理想,又以20~50μm之範圍為更理想。
關於銲錫轉印薄片100本身之形態、大小,係並未特別作限制。較有利的形態,係為寬幅10~350mm左右之長尺薄片狀,並被捲繞為滾筒狀,而被捲出使用。但是,例如,亦可為縱10~350mm、橫10~350mm一般之矩形形狀者。若藉由本發明,則在銲錫轉印時,由於係並不需要進行精密之對位,因此,轉印薄片之形態、大小,係可因應於狀況而適宜作選擇。
銲錫被膜12,係包含有至少1個的平板狀之連續銲錫被膜,而亦可包含有2以上之連續銲錫被膜。各連續銲錫被膜之大小,係為將電路基板上之至少2個的相鄰接之銲接部(電極)作覆蓋的大小,較理想,係為將電路基板之所有的銲接部作覆蓋的大小。
於圖示例中,銲錫被膜13係被設置在支持基材11之全面,但是,係亦可分段為區塊狀地而設置。較理想,係以能夠使用1個的區塊而在1個的電路基板之全電極上形成銲錫突塊的方式,來將銲錫被膜之各區塊設為與電路基板的大小略相等。當使用滾筒狀之銲錫轉印薄片的情況時,係在滾筒長度方向上將銲錫被膜之區塊以適當之分隔距離來作配置。
銲錫被膜之厚度,係會直接影響到所形成之銲錫突塊的高度。故而,銲錫被膜之厚度,係因應於所欲形成之銲錫突塊的高度而作選擇。例如,當50μm節距而電極直徑為25μm,並要求銲錫突塊高度為10~15μm的情況時,銲錫被膜厚度係以10μm~15μm為適當。當25μm節距而電極直徑為12μm,且銲錫突塊高度為5μm的情況時,適當之銲錫被膜厚度係為約5μm。
一般而言,銲錫被膜之厚度,係以1~20μm之範圍內為理想。若是銲錫被膜變得過厚,則就算是與電極之表面作固相擴散接合,亦成為無法將電極周圍之非擴散區域(並未發生與銲錫被膜間之固相據散接合的區域)作剪斷分離。為了對於所形成之銲錫突塊高度的偏差作抑制,銲錫被膜係以盡可能地使厚度成為均一為理想。
作為使銲錫被膜13附著在支持基材11上的方法,係存在有:
A:將藉由壓延等所形成的銲錫箔以黏著劑而貼合在支持基材上之方法、和
B:並不利用黏著劑,而藉由例如電鍍、銲料糊塗布與回銲、濺鍍、噴墨塗布等之方法,來形成附著於支持基材上之銲錫被膜的方法。
不論何者之方法,均為同業者所週知,並可依據通常之方法而實施。又,例如,以區塊狀來形成銲錫被膜之手段(例如使用遮罩),亦為週知。
在方法B中,較理想,係隔著對於熔融銲錫所致之浸濕性為差且能夠以在薄片之剝離上不會造成阻礙的程度來將銲錫被膜作保持的金屬薄膜,而使銲錫被膜附著在基材上。此係因為,若是在支持基材上直接形成銲錫被膜,則銲錫被膜之密著性會過強,在轉印薄片之拉扯剝離時,會有使對於銲接部之銲錫被膜的轉印成為困難的情況之故。作為該種金屬薄膜之例,係存在有經由蒸鍍法而在支持基材上以厚度1μm左右所設置之Al薄膜。但是,當支持基材之材質原本即為難以被熔融銲錫所浸濕者的情況時,則係並不需要金屬薄膜。
藉由方法A所形成之銲錫轉印薄片,在處理上係為容易,且在轉印時之作業性係為高。又,方法A,係並不需要對於銲錫合金之組成作選擇,而能夠適用在所有的銲錫合金中。
在方法B中所列舉出的銲錫被膜之形成方法中,電鍍法雖然在可適用之銲錫合金的組成上係有所限制,但是,只要是能夠作電鍍的組成,則在能夠容易地形成銲錫被膜之點上,係為有利。電鍍,係可藉由電解電鍍、無電解電鍍或是蒸鍍電鍍,而實施之。
由銲料糊塗布與回銲所進行之方法,係在藉由金屬薄膜而作了被覆之支持基材上塗布銲料糊,並使其熔融而作為銲錫被膜之方法。此方法,在大面積之銲錫被膜的形成中,由於被膜厚度之偏差會變大,因此並不適合。
接著,針對使用有具備由本發明之連續銲錫被膜所成的銲錫層之銲錫轉印薄片的銲錫突塊之形成方法作說明。
圖5,係為對於具備有應形成銲錫突塊之電極的電路基板之其中一例作展示的模式性剖面圖。電路基板20,係具備有在基材22之單面處以特定之圖案而作了配置之多數的電極(銲接部)24。電極24,係為在Cu電極之上而施加有下層之Ni電鍍與上層之Au電鍍者,電極表面係為Au。圖示之電路基板,在電極間之空間處係露出有基材(例如,玻璃環氧製),但是,此部分,係亦可如圖2中所示一般地藉由抗銲劑來作被覆。
為了在電路基板20之電極24上形成銲錫突塊,首先,係如圖6(a)中所示一般,將具備有連續銲錫被膜13之銲錫轉印薄片100(圖4)與電路基板20(圖5),以使轉印薄片100之銲錫被膜13對向於電路基板20之電極24的方式來作重合。位在上方之構件,係可為電路基板與轉印薄片之任一者。銲錫被膜,較理想,係為將電路基板之全部電極作覆蓋的大小之連續被膜,因此,能夠並不進行定位地而配置轉印薄片。只需將轉印薄片在電路基板上以將電極作覆蓋的方式來載置即可。如此這般,電路基板之全體係被銲錫被膜所被覆(參照圖6(b))。當銲錫被膜被作了區塊化的情況時,雖然係需要進行區塊彼此之定位,但是,此定位,相較於先前技術中之對於個別的電極之遮罩板的定位,由於尺寸係為非常大,因此係為容易進行。
轉印薄片之銲錫被膜,係以預先施加有用以將氧化物皮膜除去之處理為理想。此事,例如,係可藉由使用有如同丁烷四羧酸之乙醇溶液一般的酸溶液之酸處理,而簡單地實施。酸處理,係可藉由浸漬或是塗布,而在常溫下以例如約30秒~1分鐘之處理時間來進行。在酸處理後,係進行水洗與乾燥。除此之外,亦可藉由在還原性氛圍中之熱處理、電漿處理、雷射處理等的乾式處理來將氧化物皮膜除去。藉由將氧化物皮膜除去,若是電極表面為Au,則並不需要塗布固相接合用助銲劑,便可達成固相擴散接合。
雖然只要在被載置有銲錫轉印薄片100之電路基板20處施加壓力,則對於在銲錫被膜與電極表面(Au電鍍層)之間而短時間地進行固相擴散接合一事而言即已足夠,但是,係將其加熱至較構成銲錫被膜之銲錫合金的固相線溫度而更低溫之溫度。壓力,係以能夠使銲錫被膜確實地與電極接觸的方式,而可例如藉由衝壓手段來在電路基板側與轉印薄片側之其中一方或是雙方處作施加。加壓、加熱條件,係只要與在第1形態中所作了說明者相同即可。
藉由在加壓下所進行之加熱,而在銲錫被膜中之銲錫合金與電極表面的Au電鍍層之間產生固相擴散,藉由此,銲錫被膜係接合於電極表面。藉由此固相擴散接合所能夠得到的接合強度,係有必要超過銲錫被膜與黏著劑層間之接合強度(當並不存在有黏著劑層的情況時,係為銲錫被膜與被設置在支持基材上之金屬薄膜間的接合強度)。另一方面,在電路基板之電極以外的區域(非電極部)處,電路基板之基材11(或者是,當圖2中所示之電路基板的情況時,係為抗銲劑9)係與銲錫被膜相接觸。基板之基材(例如,環氧樹脂或是玻璃環氧複合材)或是抗銲劑,係均為與銲錫間的親和性為低者,就算是在與銲錫被膜密著了的狀態下而被短時間加熱至較銲錫合金之固相線溫度更低溫的溫度,亦不會產生與銲錫間之固相擴散。故而,銲錫被膜之固相擴散接合,係僅會與電路基板之電極間選擇性地產生。
而後,如圖6(c)中所示一般,將銲錫轉印薄片100從電路基板20而剝離。其結果,如圖6(d)中所示一般,被固相擴散接合於電極處之部分的銲錫被膜,係選擇性地被轉印至電路基板20之電極24上,並形成銲錫突塊40,另一方面,與電路基板之殘餘部分(非電極部)相接的部分之銲錫被膜,係維持在附著於轉印薄片100上之狀態,並從電路基板而被除去。由於電極-銲錫被膜間之接合強度,係顯著地較非電極部-銲錫被膜間的密著力更高,因此,經由在電路基板之電極與非電極部間的邊界處而一般會存在的階段差,在銲錫被膜之此邊界部處會作用有一種的剪斷力,而銲錫被膜係被切斷,僅在電路基板之電極上會附著有銲錫被膜,剩餘的銲錫被膜係成為殘留在轉印薄片上。
故而,固相據散接合後之各層間的接合強度,係滿足下述之關係:電極/銲錫被膜間之固相擴散接合強度>銲錫被膜/黏著劑層間之黏著力>非電極部/銲錫被膜間之接合強度。
上述之關係,若是將銲錫被膜置換為銲錫粒子層,則在第1形態中亦同樣會成立。又,在代替黏著劑層而使用了金屬薄膜的情況時,亦成立有同樣的關係。
被形成在電路基板20之電極24上的銲錫突塊40之高度,在各電極處之偏差係為少,而實質上係為均一。此突塊高度,係可藉由對於銲錫被膜13之厚度作調整,而控制之。如此這般所形成之銲錫突塊40,係如圖示一般而為平板狀,但是,藉由將電路基板加熱至較構成銲錫突塊之銲錫合金的液相線溫度更高溫之溫度並對於銲錫突塊作回銲,能夠藉由表面張力而使其成為球狀之銲錫突塊。藉由此,由於中央部係隆起,因此,銲錫突塊之高度係變高。於此情況,亦同樣的,若是電極直徑係為一定,則隆起了的銲錫突塊之高度,其偏差係變少。
從電路基板20而被剝離了的銲錫轉印薄片100,係如圖6(d)中所示一般,在與電極相對向的區域50處,銲錫被膜係藉由剪斷而被切斷並消失,在與非電極部相對向的區域52處,銲錫被膜13係殘留。
當電路基板之電極為局部性的偏頗存在的情況時,亦可將銲錫轉印薄片銲錫被膜,僅在需要作轉印的區域(亦即是,與電路基板之電極相對應的區域)處而配置為區塊狀。於此情況,作為銲錫被膜之下層而被設置在轉印薄片之支持基材上的黏著劑層或者是難以被熔融銲錫所浸濕之金屬薄膜,係可設置在支持基材之全面上,亦能夠以與銲錫被膜相同之形狀來區塊化地設置。
在以上所說明了的本發明之第1形態與第2形態的任一者中,電路基板之電極與銲錫轉印薄片間的對位均係成為不必要,而能夠藉由單純地使兩者相對向並在加壓下而短時間加熱至較銲錫合金之固相線溫度更低溫的溫度,來僅在電路基板之銲接部處而選擇性地將銲錫層正確地作轉印,並形成銲錫突塊。又,所形成之銲錫突塊,在高度上之偏差係為充分的小。
銲錫突塊之高度,係可藉由銲錫層之厚度(在第1形態中,係為粒子之粒徑,在第2形態中,係為銲錫被膜之厚度)來精密地作控制。當電路基板之電極節距例如為50μm以下之較小的情況時,在第1形態中,要形成較10μm更高之銲錫突塊一事,係為困難,相對於此,在第2形態中,係亦能夠形成超過10μm之高度的銲錫突塊。此係因為,在第1形態中,對於銲錫突塊之粒徑係有所限制,並且,在回銲前之粒子形態的銲錫突塊,由於粒子間之空隙的原因,相較於同樣高度之由銲錫被膜所成的銲錫突塊,其銲錫量係變的較少之故。
[實施例]
以下之實施例,係以本發明之例示為目的,不論在任何的意義上,均並非為用以對本發明作限制者。在實施例中,若是未特別指定,則%係指質量%。
[實施例1]
本例,係對於使用具備有由並排為1層之銲錫粒子層所成的銲錫層之銲錫轉印薄片所致的銲錫突塊形成作例示。
將在50μm厚之聚酯(聚對酞酸乙二酯)薄膜之單面處使用丙烯酸系黏著劑而形成有厚度25μm之黏著劑層的市售之黏著薄片(PANAC工業股份有限公司製,商品名SBHF),切斷為100×100mm之大小,並作為具備有黏著劑層之支持基材來使用。黏著劑層之黏著力,係以在JIS Z0237中所規定之180°拉扯剝離黏著力的測定法下而作測定,並在25mm寬幅下而為7N。
將對於Sn-Ag3.5%共晶銲錫合金(固相線溫度與液相線溫度均為221℃)之球狀粉末而在5μm~10μm之範圍內作了分級所得的銲錫粒子,如同圖1(b)以及(c)中所示一般,以粒子1層份之厚度而附著在黏著薄片之黏著層上,而製作了銲錫轉印薄片。銲錫粒子,係在附著之前而在5重量%之丁烷四羧酸異丙醇溶液中浸漬了1分鐘,而後進行水洗乾燥以將表面氧化物皮膜除去,而後作了使用。
被使用在銲錫突塊之形成中的電路基板,係為厚度300μm、尺寸15mm×15mm之玻璃環氧基板。此基板,係將直徑25μm之Cu表面的電極,以50μm之節距而在1晶片中具備有3600個。基板表面之電極周圍,係藉由較電極更高之高度15μm的抗銲劑而被包圍。
在此電路基板處,將由乙胺氫溴酸鹽2%、高沸點溶劑之甘油衍生物5%、異丙醇93%之組成的溶液所成之固相接合用助銲劑,藉由噴霧來作塗布。塗布厚度,係為約10μm。
之後,將被切斷為與電路基板相同之尺寸的銲錫轉印薄片,以使其之銲錫粒子層與電路基板之電極相對向的方式,而與電路基板相重合,並藉由衝壓而以加壓力150N(=0.67N/mm2 )來作加壓,並作為加熱手段而使用脈衝加熱器,而在200℃之溫度設定下從電路基板側來作了60秒之加熱。在結束了加壓下之加熱後,藉由放置冷卻而冷卻至室溫,並用手來將轉印薄片從電路基板作了剝離,其結果,僅在電路基板之電極處,銲錫粒子係被作轉印,並形成了粒子狀之銲錫突塊。銲錫粒子之外觀,係維持於原本之球狀,而並未熔融。在抗銲劑處,係完全未被附著有銲錫粒子。
將所得到之電路基板的電極(銲接部)之電子顯微鏡照片,在圖7(a)(倍率400倍)以及圖7(b)(倍率2500倍)中作展示。由此些之圖面,可以得知,在電極上,係良好地並排有銲錫球。在接合界面處,係可觀察到有固相擴散層(亦即是合金層)。
可將所形成之粒子狀的銲錫突塊直接使用於銲接中,或者是在先進行回銲加熱而使銲錫粒子熔融後再作使用。不論在何者之情況中,於回銲時,銲錫粒子均係熔融凝集,就算是電極節距係為微小,亦並未觀察到橋接之發生。
在本例中,係在粒子狀之銲錫突塊中,作為回銲用助銲劑,而將市售之千住金屬工業(股份有限公司)製之樹脂系助銲劑「GAMMALAX(音譯)341-30P」以約20μm之厚度而作塗布,並在氮氛圍回銲爐中,以最高溫度250℃、加熱時間10秒而進行回銲並使銲錫粒子熔融。而後,將助銲劑殘渣藉由醇系洗淨劑而作了洗淨除去。檢查之結果,係被形成有高度8μm、標準差0.8之高度良好的成為一致之良質的熔融凝集銲錫突塊,且並未發現到橋接。
[實施例2]
作為固相接合用助銲劑,使用由丙二酸三丁胺鹽5%、界面活性劑之聚乙二醇‧壬基苯酚醚3%、異丙醇92%所成之溶液,除此之外,依據在實施例1中所記載之方法,而將銲錫粒子轉印至了電路基板之電極上。
由於若是轉印時之加熱溫度為200℃,則會觀察到相較於實施例1而銲錫粒子之轉印密度為較低的傾向,因此,若是將加熱溫度提高到210℃並進行銲錫粒子之轉印,則能夠得到接近於實施例1之結果。
[比較例1]
除了將轉印時之加熱溫度設為較銲錫合金之液相線溫度更高的230℃以外,依據實施例1中所記載之方法,而將銲錫粒子轉印到了電路基板之電極上。在確認了銲錫固化後,從電路基板而將轉印薄片剝離。其結果,在電極數之約80%處,係發生有橋接,而在抗銲劑上亦殘留有銲錫。
可以得知,專利文獻2中所記載之熔融轉印法,當電路基板之電極節距為如同本例一般地狹窄的情況時,係為不適當。就算是將固相接合用助銲劑變更為其他組成之樹脂系助銲劑並進行試驗,結果亦沒有太大的差別,而多數發生有橋接。故而,橋接之發生,係並非為起因於固相接合用助銲劑之差異。
[實施例3]
本例,係對於使用具備有由連續銲錫被膜所成的銲錫層之圖4中所示的銲錫轉印薄片所致的銲錫突塊形成作例示。
轉印薄片之支持基材,係與在實施例1中所使用者相同,而為將預先被形成有黏著層之市售的黏著薄片切斷為100mm×100mm者。亦即是,在支持基材之聚對酞酸乙二酯薄膜(厚度50μm)的單面處,涵蓋全面地而具備有由丙烯酸系黏著劑所成之厚度25μm的黏著劑層。
在此支持基材之黏著劑層上,將藉由壓延所製造了的厚度10μm之銲錫箔作貼合,而製作了具備有由連續銲錫被膜所成之銲錫層的銲錫轉印薄片。所使用了的銲錫箔,係為與實施例1相同之Sn-3.5%Ag共晶銲錫合金(固相線溫度=液相線溫度:221℃)製者。
在銲錫突塊之形成中所使用的電路基板,係為被施加有厚度0.03μm之金電鍍,並將直徑20μm之電極以40μm的節距而具備有6400個的30mm×30mm尺寸之晶片搭載用界接(interposer)基板。
將銲錫轉印薄片切斷為與電路基板相同之大小,並藉由與實施例1相同之丁烷四羧酸異丙醇溶液來對於該銲錫被膜之表面氧化物皮膜進行處理而除去,再進行水洗、乾燥。之後,立刻以將此轉印薄片之銲錫被膜之面與電路基板之電極面相對向的方式,而將兩者重合,並在加熱溫度210℃、加壓力200N(=0.22N/mm2 )下,而於加壓下進行了60秒之加熱。加壓、加熱手段,係與實施例1相同。在冷卻後,用手將轉印薄片從電路基板而剝離。
在電路基板之電極上,係被良好地轉印有厚度約10μm之平板狀銲錫層,並形成有銲錫突塊。對於此銲錫突塊,如同下述一般地而進行了回銲。
將與在實施例1中所使用者相同之回銲用助銲劑,以約20μm之厚度來作塗布,並在氮氛圍回銲爐中,以最高溫度250℃、加熱時間10秒鐘,而進行加熱,並使平板狀之銲錫突塊熔融。而後,將助銲劑殘渣藉由醇系洗淨劑而作了洗淨除去。檢查之結果,係被形成有高度15μm、標準差0.8之高度良好的成為一致之良質的球狀銲錫突塊。
在本例中之Sn-Au的固相擴散相之形成以及由此所致之接合力的強化,係能夠從銲錫層之對於電極的選擇性轉印被良好地進行一事而作確認。又,從回銲前之電路基板的顯微鏡觀察之結果,可以確認到:在相鄰接之電極間,係良好地露出有銲錫被膜之剪斷面。係並未觀察到橫跨相鄰接之電極間而殘留了的銲錫被膜。
[實施例4]
在本例中,係使用有在圖4所示之銲錫轉印薄片中而將黏著劑層變更為金屬薄膜的轉印薄片。
此銲錫轉印薄片之支持基材,係為厚度50μm之聚酯(聚對酞酸乙二酯)薄膜。在此聚酯薄膜之單面處,藉由蒸鍍而形成較1μm更薄之鋁薄膜,並在此金屬薄膜之上,藉由電解電鍍而形成了厚度約10μm之銲錫被膜。所使用了的銲錫合金,係為與實施例1~3相同之Sn-3.5%Ag共晶銲錫合金。
使用如此這般而準備了的銲錫轉印薄片,與實施例3中所記載者相同的而在電路基板之電極上形成了銲錫突塊。被形成在電極上之平板狀的銲錫突塊高度,係為10μm,回銲後之銲錫突塊高度,係為13.5 μm,而標準差係為0.8。
[實施例5]
所使用之銲錫粒子,係為將Sn-Ag3.5%共晶銲錫合金的球狀粉末在粒徑3μm~8μm之範圍內而作分級所得者,所使用的電路基板,係為實施例3中所記載者,除此之外,依據實施例1中所記載之方法,而將銲錫粒子轉印至電路基板之電極上,並進行了回銲加熱。但是,由於電極表面係為Au,因此,固相接合用助銲劑之塗布係省略。回銲後之銲錫突塊,其高度係為7μm,標準差係為0.8。
1...支持基材
2...黏著劑層
3...銲錫粒子
5...電路基板
6...銲接部
7...助銲劑噴霧裝置
8...液狀助銲劑
9...抗銲劑
10...銲錫突塊
10’...銲錫突塊
11...薄膜狀支持基材
12...黏著劑層
13...銲錫被膜
20...電路基板
22...基材
24...電極(銲接部)
40...銲錫突塊
50...與電極相對向的區域
52...與非電極部相對向的區域
100...銲錫轉印薄片
[圖1]圖1(a)~(c),係為對於本發明之具有銲錫粒子層的銲錫轉印薄片之製造方法的工程作展示之圖。
[圖2]展示對於電路基板之助銲劑塗布的說明圖。
[圖3]圖3(a)~(c),係為對於使用有具有銲錫粒子層之銲錫轉印薄片的銲接部之形成方法的工程作展示之圖。
[圖4]本發明之具備有銲錫連續被膜的銲錫轉印薄片之模式性剖面圖。
[圖5]具備有於其之上方而被形成有銲錫突塊之銲接部的電路基板之其中一例的簡略剖面圖。
[圖6]圖6(a)~(d),係為對於本發明之銲錫突塊形成方法的一連串之工程作展示的模式圖。
[圖7]圖7(a)~(b),係為在電路基板之銲接部處而藉由固相據散接合所轉印了的銲錫粒子之電子顯微鏡照片。
1...支持基材
2...黏著劑層
3...銲錫粒子
5...電路基板
6...銲接部
7...助銲劑噴霧裝置
8...液狀助銲劑
9...抗銲劑

Claims (17)

  1. 一種銲錫突塊之形成方法,係為在電路基板之第1面上的銲接部處形成銲錫突塊之方法,其特徵為,具備有下述之(a)~(c)的工程:(a)將附著於支持基材之至少單面處的至少具備有將相鄰接之2以上的銲接部作覆蓋的大小之銲錫層的銲錫轉印薄片,以使前述轉印薄片之銲錫層與前述電路基板之第1面相對向的方式來作配置之工程,於此,前述銲錫層,係從:由銲錫連續被膜所成之層、以及將分布為1層之銲錫粒子經由黏著劑層來附著在前述支持基材上之層,所選擇者;(b)將藉由工程(a)所得到之被配置有前述轉印薄片的前述電路基板,在加壓下而加熱至較構成前述轉印薄片之銲錫層的銲錫合金之固相線溫度更為低溫之溫度,並在電路基板之銲接部與轉印薄片之銲錫層之間而選擇性地使固相擴散接合發生之工程;(c)在工程(b)之後,將前述轉印薄片與前述電路基板相剝離,並得到在銲接部處而附著有前述銲錫層的電路基板之工程。
  2. 如申請專利範圍第1項所記載之銲錫突塊之形成方法,其中,前述銲錫層,係為將前述電路基板之所有的銲接部作覆蓋之大小。
  3. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,前述銲錫,係為無鉛銲錫。
  4. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,在工程(a)中,係在前述銲錫層與前述電路基板之銲接部之間的界面處,介於存在有助銲劑(flux)。
  5. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,在前述工程(b)中之加熱溫度,係為較前述銲錫合金之固相線溫度而至少更低5℃之溫度。
  6. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,在前述工程(c)之後,係更進而具備有下述(d)工程:(d)將藉由工程(c)所得到了的電路基板,加熱至前述銲錫合金之液相線溫度以上的溫度而將前述銲錫層熔融,而後使其固化。
  7. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,前述銲錫層,係為分布為1層之銲錫粒子的層,此銲錫層,係為藉由:在支持基材上形成黏著劑層,並在此黏著劑層上散布銲錫粒子而使銲錫粒子層附著於黏著劑層處,再將並未附著於前述黏著劑層處之銲錫粒子除去,所形成者。
  8. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,前述銲錫層,係為1~20μm之厚度的銲錫連續被膜。
  9. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,前述電路基板之銲接部,係具備有由Au以及Cu所選擇之金屬的表面。
  10. 如申請專利範圍第1項或第2項所記載之銲錫突塊之形成方法,其中,前述電路基板之銲接部以外的部分,係具備有:由藉由抗銲劑而被作了被覆之表面、以及露出有樹脂的表面中,所選擇之表面。
  11. 一種電路基板,係為具備有銲接部之電路基板,其特徵為:至少一部份之銲接部,係分別具備有被固相擴散接合於該銲接部處之銲錫粒子。
  12. 一種銲錫轉印薄片,係為用以在電路基板之銲接部處經由固相擴散接合而進行銲接的銲錫轉印薄片,其特徵為,具備有:銲錫連續被膜,係附著於支持基材之至少單面處,並由能夠與構成前述銲接部之表面的金屬進行固相擴散接合之銲錫合金所成,且具備有至少將相鄰接之2以上的銲接部作覆蓋之大小。
  13. 如申請專利範圍第12項所記載之銲錫轉印薄片,其中,前述銲錫連續被膜,係為將前述電路基板之所有的銲接部作覆蓋之大小。
  14. 如申請專利範圍第12項或第13項所記載之銲錫轉印薄片,其中,構成前述銲接部之表面的金屬,係由Au以及Cu所選擇,前述銲錫合金,係為錫系無鉛銲錫合金。
  15. 如申請專利範圍第12項或第13項所記載之銲錫轉印薄片,其中,前述銲錫連續被膜,係為由經由黏著劑層而附著於前述支持基材上之銲錫合金的箔所構成。
  16. 如申請專利範圍第12項或第13項所記載之銲錫轉印薄片,其中,前述銲錫連續被膜,係為由經由Al等之金屬薄膜而附著於前述支持基材上之電鍍層所構成。
  17. 如申請專利範圍第12項或第13項所記載之銲錫轉印薄片,其中,前述銲錫被膜之厚度,係為1~20μm。
TW99104736A 2009-02-13 2010-02-12 The solder bumps for the circuit substrate are formed using the transfer sheet TWI462676B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009031484 2009-02-13
JP2009204603 2009-09-04

Publications (2)

Publication Number Publication Date
TW201101952A TW201101952A (en) 2011-01-01
TWI462676B true TWI462676B (zh) 2014-11-21

Family

ID=42561872

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99104736A TWI462676B (zh) 2009-02-13 2010-02-12 The solder bumps for the circuit substrate are formed using the transfer sheet

Country Status (7)

Country Link
US (1) US8701973B2 (zh)
EP (1) EP2398305B1 (zh)
JP (1) JP4962626B2 (zh)
KR (1) KR101206311B1 (zh)
CN (1) CN102396297A (zh)
TW (1) TWI462676B (zh)
WO (1) WO2010093031A1 (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9821397B2 (en) * 2004-12-20 2017-11-21 Senju Metal Industry Co., Ltd. Solder precoating method and workpiece for electronic equipment
JP5807221B2 (ja) * 2010-06-28 2015-11-10 アユミ工業株式会社 接合構造体製造方法および加熱溶融処理方法ならびにこれらのシステム
US9027822B2 (en) 2010-11-08 2015-05-12 Panasonic Intellectual Property Management Co., Ltd. Manufacturing method of solder transfer substrate, solder precoating method, and solder transfer substrate
JP5846407B2 (ja) * 2011-03-31 2016-01-20 日立化成株式会社 半導体素子搭載用パッケージ基板の製造方法
US8618647B2 (en) * 2011-08-01 2013-12-31 Tessera, Inc. Packaged microelectronic elements having blind vias for heat dissipation
JP2013035046A (ja) * 2011-08-10 2013-02-21 Nec Schott Components Corp 金属膜とリードのはんだ接合構体およびその熱処理方法
WO2013062095A1 (ja) 2011-10-26 2013-05-02 日立化成株式会社 リフローフィルム、はんだバンプ形成方法、はんだ接合の形成方法及び半導体装置
JP5275498B1 (ja) * 2012-07-03 2013-08-28 石原薬品株式会社 導電膜形成方法及び焼結進行剤
CN102950350A (zh) * 2012-10-05 2013-03-06 中国电子科技集团公司第十研究所 多温度梯级焊接电子微组件的工艺方法
JP6009350B2 (ja) * 2012-12-28 2016-10-19 花王株式会社 電子部品が接合した回路基板の製造方法
JP2014136223A (ja) * 2013-01-15 2014-07-28 Showa Denko Kk フラックス転写シート、フラックス付着方法およびろう付け方法
JP6042214B2 (ja) * 2013-01-15 2016-12-14 倉本 武夫 はんだバンプの製造方法とそれに用いる転写シートないし剥離シート
JP6044776B2 (ja) * 2013-02-19 2016-12-14 パナソニックIpマネジメント株式会社 はんだ転写装置およびはんだ転写方法
US9064805B1 (en) * 2013-03-13 2015-06-23 Itn Energy Systems, Inc. Hot-press method
WO2014207835A1 (ja) * 2013-06-26 2014-12-31 千住金属工業株式会社 はんだボール供給方法、はんだボール供給装置およびはんだバンプ形成方法
US9142475B2 (en) * 2013-08-13 2015-09-22 Intel Corporation Magnetic contacts
CN103560089B (zh) * 2013-10-22 2017-02-08 中船重工西安东仪科工集团有限公司 表贴元器件引脚去氧化方法
WO2015068723A1 (ja) 2013-11-05 2015-05-14 千住金属工業株式会社 はんだ転写シート
WO2015105089A1 (ja) * 2014-01-07 2015-07-16 株式会社村田製作所 補修方法および補修材
JP6420551B2 (ja) * 2014-02-13 2018-11-07 エイブリック株式会社 リードフレームおよび半導体装置の製造方法
BR112015020625A2 (pt) 2014-09-26 2017-07-18 Intel Corp arquitetura de empacotamento flexível.
JP5944979B1 (ja) * 2014-12-26 2016-07-05 千住金属工業株式会社 はんだ転写シート、はんだバンプ及びはんだ転写シートを用いたはんだプリコート方法
CN105470145B (zh) * 2015-12-16 2017-11-24 华进半导体封装先导技术研发中心有限公司 无模板双滚轴晶圆植球工艺
US20170179069A1 (en) * 2015-12-18 2017-06-22 Jonathon R. Carstens Ball grid array solder attachment
CN106358383B (zh) * 2016-10-19 2019-04-09 北京无线电测量研究所 一种微波介质板低温钎焊的阻焊方法
US11470727B2 (en) * 2016-10-24 2022-10-11 Jaguar Land Rover Limited Apparatus and method relating to electrochemical migration
CN108012456A (zh) * 2018-01-19 2018-05-08 南京利景盛电子有限公司 一种金属异型腔体内底面印膏搪锡工艺
WO2019170213A1 (de) * 2018-03-05 2019-09-12 Heraeus Deutschland GmbH & Co. KG Verfahren zur herstellung einer sandwichanordnung
KR102422569B1 (ko) * 2019-12-27 2022-07-20 주식회사 아모그린텍 브레이징 리본 및 그 제조방법
CN113146014A (zh) * 2021-04-15 2021-07-23 广西天正钢结构有限公司 一种管材与管材焊接结构的扩散焊接方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW267251B (zh) * 1994-05-31 1996-01-01 At & T Corp
TW424288B (en) * 1996-12-20 2001-03-01 Texas Instruments Inc Method for forming solder on a substrate
JP2001319949A (ja) * 2000-05-09 2001-11-16 Citizen Watch Co Ltd 半導体装置の製造方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4737112A (en) 1986-09-05 1988-04-12 American Telephone And Telegraph Company, At&T Bell Laboratories Anisotropically conductive composite medium
US5188280A (en) * 1989-04-28 1993-02-23 Hitachi Ltd. Method of bonding metals, and method and apparatus for producing semiconductor integrated circuit device using said method of bonding metals
US5556023A (en) 1992-10-30 1996-09-17 Showa Denko K.K. Method of forming solder film
TW250620B (en) 1994-05-31 1995-07-01 At & T Corp Method for interconnecting an electronic device using a transferable soldercarrying medium
DE19533169C2 (de) * 1995-09-08 2002-02-07 Fraunhofer Ges Forschung Lotdepotträger
US6000603A (en) * 1997-05-23 1999-12-14 3M Innovative Properties Company Patterned array of metal balls and methods of making
JP3239335B2 (ja) * 1999-08-18 2001-12-17 インターナショナル・ビジネス・マシーンズ・コーポレーション 電気的接続用構造体の形成方法およびはんだ転写用基板
US6390355B1 (en) * 1999-09-03 2002-05-21 Motorola, Inc. Method for forming a metallic contact on an electronic printed circuit board and a product therefrom
US6808958B2 (en) * 2001-03-07 2004-10-26 Tessera, Inc. Methods of bonding microelectronic elements
US20030047339A1 (en) * 2001-09-12 2003-03-13 Lutz Michael A. Semiconductor device with compliant electrical terminals, apparatus including the semiconductor device, and methods for forming same
DE10208635B4 (de) * 2002-02-28 2010-09-16 Infineon Technologies Ag Diffusionslotstelle, Verbund aus zwei über eine Diffusionslotstelle verbundenen Teilen und Verfahren zur Herstellung der Diffusionslotstelle
US20050045697A1 (en) * 2003-08-26 2005-03-03 Lacap Efren M. Wafer-level chip scale package
DE102004050429B3 (de) * 2004-10-15 2006-05-18 Zevac Ag Vorrichtung zum definierten Aufbringen von Lotpulver auf ein Bauteil, deren Verwendung und ein dazugehöriges Verfahren
WO2006043377A1 (ja) 2004-10-19 2006-04-27 Senju Metal Industry Co., Ltd. はんだバンプ形成用シートとその製造方法
US9821397B2 (en) * 2004-12-20 2017-11-21 Senju Metal Industry Co., Ltd. Solder precoating method and workpiece for electronic equipment
US20100247955A1 (en) * 2006-09-29 2010-09-30 Kabushiki Kaisha Toshiba Joint with first and second members with a joining layer located therebetween containing sn metal and another metallic material; methods for forming the same
WO2008105443A1 (ja) * 2007-03-01 2008-09-04 Senju Metal Industry Co., Ltd. はんだ転写用シートおよび転写方法
JP2009010302A (ja) * 2007-06-29 2009-01-15 Senju Metal Ind Co Ltd ソルダペースト層形成方法
US7790597B2 (en) * 2007-07-11 2010-09-07 Texas Instruments Incorporated Solder cap application process on copper bump using solder powder film

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW267251B (zh) * 1994-05-31 1996-01-01 At & T Corp
TW424288B (en) * 1996-12-20 2001-03-01 Texas Instruments Inc Method for forming solder on a substrate
JP2001319949A (ja) * 2000-05-09 2001-11-16 Citizen Watch Co Ltd 半導体装置の製造方法

Also Published As

Publication number Publication date
KR101206311B1 (ko) 2012-11-29
WO2010093031A1 (ja) 2010-08-19
TW201101952A (en) 2011-01-01
KR20110115173A (ko) 2011-10-20
CN102396297A (zh) 2012-03-28
JP4962626B2 (ja) 2012-06-27
EP2398305A4 (en) 2015-02-25
JPWO2010093031A1 (ja) 2012-08-16
US8701973B2 (en) 2014-04-22
EP2398305B1 (en) 2016-12-28
US20110297433A1 (en) 2011-12-08
EP2398305A1 (en) 2011-12-21

Similar Documents

Publication Publication Date Title
TWI462676B (zh) The solder bumps for the circuit substrate are formed using the transfer sheet
TWI618463B (zh) Method for manufacturing circuit board for joining electronic parts
JP4633630B2 (ja) 半田付用のフラックスおよび半田付方法
EP1946626B1 (en) Method for soldering electronic component and soldering structure of electronic component
JP4631851B2 (ja) はんだプリコート方法および電子機器用ワーク
EP0922300A1 (en) Semiconductor device provided with low melting point metal bumps and process for producing same
EP0884936A1 (en) Method for manufacturing electronic circuit device
KR101820277B1 (ko) 땜납 전사 시트, 땜납 범프 및 땜납 전사 시트를 사용한 땜납 프리코팅 방법
CN111883502B (zh) 焊料微凸点阵列制备方法
JP2009010302A (ja) ソルダペースト層形成方法
WO2012060022A1 (ja) 鍚またははんだ皮膜の形成方法及びその装置
JP4495927B2 (ja) 半導体装置およびその製造方法
JP2009188264A (ja) バンプ形成方法
JP2795535B2 (ja) 回路基板への電子部品実装方法
Lee et al. Soldering technology for area array packages
Hong et al. Fluxless solder bumping in flip chip package by plasma reflow
JP2010245560A (ja) はんだ粉末付き支持体
JP2013229635A (ja) はんだプリコート法
WO2008114465A1 (en) Method of forming solder bumps and solder bump-forming assembly