TWI354436B - Controller for dc-dc converter - Google Patents

Controller for dc-dc converter Download PDF

Info

Publication number
TWI354436B
TWI354436B TW096113332A TW96113332A TWI354436B TW I354436 B TWI354436 B TW I354436B TW 096113332 A TW096113332 A TW 096113332A TW 96113332 A TW96113332 A TW 96113332A TW I354436 B TWI354436 B TW I354436B
Authority
TW
Taiwan
Prior art keywords
transistor
signal
circuit
converter
pulse
Prior art date
Application number
TW096113332A
Other languages
English (en)
Other versions
TW200743293A (en
Inventor
Morihito Hasegawa
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Publication of TW200743293A publication Critical patent/TW200743293A/zh
Application granted granted Critical
Publication of TWI354436B publication Critical patent/TWI354436B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/38Means for preventing simultaneous conduction of switches
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1588Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/30Modifications for providing a predetermined threshold before switching
    • H03K2017/307Modifications for providing a predetermined threshold before switching circuits simulating a diode, e.g. threshold zero
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Rectifiers (AREA)

Description

1354436 九、發明說明: 【發明所屬之技術領域】 相關申請案之相互參照 本申請案係根據並主張2006年5月11日所申請在先之 5日本專利申請案第2006-132975號的優先權,茲將其完整内 容在此列入參考。 發明領域 本發明是有關於一種DC-DC變換器,更特別地,是有 關於一種DC-DC變換器用控制器。 10 【先前技術】 發明背景 以在,電子裝置,像個人電腦般,使用dc_dc變換器 作為電源供應器。電子裝置被要求降低電力消耗。據此, DC-DC變換器被要求降低電力消耗。 I5 在翫知的切換式DC-DC變換器中,一個第一輸出m〇s 電晶體被打開以致於能量是從其之輸入端供應到其之輸出 %。該第一MOS電晶體被關閉以致於累積在一個電感器内 的能量被釋放。當能量被釋放時,一個整流二極體的正向 電壓降低。結果,累積在該電感器内的一些能量是遺失。 "° 為了防止這樣,該DC-DC變換器包括一個理想二極體 代替該整流二極體。該理想二極體包括一個第:M〇s電晶 體和一個比較器,其具有一個連接到該第二河〇5電晶體之 源極和汲極的輸入端以及一個連接到該第二M 〇 s電晶體之 閘極的輸出端。根據在該第二M0S電晶體之源極與汲極之 5 1354436 間的電壓降,該比較器偵測流過該電感器的電流並且依據 該偵測結果來把該第二MOS電晶體打開和關閉。當電流經 由該電感器從一個負載流動到地時,該第二MOS電晶體響 應於該比較器的輸出訊號來被關閉。這防止該DC-DC變換 5 器的效率在低負載狀態中降低。 美國專利第4,349,776號、日本早期公開實用新型專利 公告第04-101286號專利、日本早期公開專利公告第 06-303766號專利、美國專利第5,912,552號專利,和曰本早 期公開專利公告第10-225105號專利描述以上的結構。 10 以上的結構在 Massachusetts Institute of Technology 1989中之由Leo Francis Cassy提出之名稱為”CIRCUIT DESIGN FOR 1-10 MHZ DC-DC CONVERSION”的文章 中、在Fujitsu Limited,2003, Vol. 21,No. 5, pp. 45-47 中由 FIND 提出之名稱為”PFM and PWM synchronous 15 rectification step-down regulator” 的文章中、和在 Fujitsu Limited,2004, Vol.22, No. 6, pp. 28-31 中由 FIND提出之名 稱為”l-channel PFM and PWM synchronous rectification step-down DC-DC converter IC” 的文章中亦被發現。 t:發明内容3 20 發明概要 當該輸出第一MOS電晶體被打開時,該比較器依據在 第二MOS電晶體之源極與汲極之間的電壓差來產生一個用 於控制該第二MOS電晶體的訊號。如果這個訊號被延遲’ 該第一MOS電晶體和該第二MOS電晶體在同一時間變成導 6 1354436 通。在如此的情況中,一個足夠大的電流取道該等電晶體 流動並且增加電力消耗。 端視負載狀態而定,在該第二MOS電晶體響應於該比 較器的輸出訊號來被關閉之後,共振會因連接到該DC-DC 5 變換器之輸出電極的抗流線圈和平滑電容器而發生並且引 致連結(linking)。當連結發生時,電流從地線流動到負載。 在該理想二極體中的第二MOS電晶體是由該比較器的輸出 訊號關閉,該比較器的輸出訊號是由從負載流到地線的電 流產生。然而,當電流從地線流到負載時,該比較器的輸 10 出訊號把該第二MOS電晶體打開。在理想二極體中,該第 二MOS電晶體必須維持關閉直到該第一MOS電晶體被打開 為止。然而,當連結發生時,該第二MOS電晶體會變成導 通並且使得該理想二極體錯誤地作用。 本發明提供一種DC-DC變換器和DC-DC變換器用控制 15 器,其防止貫穿電流流過一個形成一個理想二極體的電晶 體以致於該理想二極體不會錯誤地作用。 本發明之一個特徵是為一種用於自一個輸入電壓產生 一個輸出電壓的DC-DC變換器。該DC-DC變換器包括一個 用於接收該輸入電壓的第一電晶體。一個理想二極體是連 20 接到該第一電晶體並且包括一個連接到該第一電晶體的第 二電晶體,和一個用於偵測流過該第二電晶體之電流且產 生一個用來把該第二電晶體打開和關閉之偵測訊號的比較 器。一個控制電路是連接至該第一電晶體並且產生一個用 於把該第一電晶體打開和關閉的第一切換訊號俾可保持該 7 1354436 DC-OC變換器的輸出電壓固定不變。一個連接到該理想二 極體的脈衝產生電路在該第一切換訊號把該第—電晶體打 開之前產生一個用於把該第二電晶體關閉而且從該第一切 換訊號把該第一電晶體打開之時起保持該第二電晶體關閉 一個預定周期的脈衝訊號。一個防錯誤運作電路是連接到 該理想二極體俾可防止第二電晶體的錯誤運作並且產生一 個用來自偵測訊號把第二電晶體關閉之時起到第一切換訊 號把第一電晶體打開之時止保持該第二電晶體關閉的控制 訊號。 10 本發明之進一步特徵是為一種併合在DC-DC變換器内 的控制器’該DC-DC變換器自一個輸入電壓產生一個輸出 電壓並且包括一個用於接收該輸入電壓的第—電晶體和一 個連接到該第一電晶體的理想二極體。該理想二極體具有 一個連接到該第一電晶體的第二電晶體和一個用於偵測流 I5 過該第二電晶體之電流俾可產生一個用於把該第二電晶體 打開和關閉之偵測訊號的比較器。該控制器產生一個用來 把該第一電晶體打開和關閉的第一切換訊號俾可保持該 DC-DC變換器的輸出電壓固定不變。該控制器包括一個可 連接到該理想二極體的脈衝產生電路,該脈衝產生電路在 20該第一切換訊號把該第一電晶體打開之前產生一個用於把 該第二電晶體關閉以及用於從該第一切換訊號把該第一電 晶體打開之時起保持該第二電晶體關閉一個預定周期的脈 衝訊號。一個防錯誤運作電路是可連接到該理想二極體俾 可防止第二電晶體的錯誤運作並且產生一個用來自偵測訊 8 號把第二電晶體關閉之時起到第一切換訊號把第〜電晶體 打開之時止保持該第二電晶體關閉的控制訊號。 本發明的其他特徵和優點將會由於後面配合讀等附圖 的描述而變得清楚明白,該等附圖描繪本發明之原理的例 證。 圖式簡單說明 本發明,與其之目的和優點一起’藉由配合該等附圖 參閱目前較佳實施例之後面的說明而會付到最佳的了解, 在該等附圖中: 第1圖是為本發明之第一實施例之DC-DC變換器的示 意方塊電路圖; 第2圖是為本發明之第二實施例之DC-DC變換器的示 意方塊電路圖; 第3圖是為在第2圖中所示之比較器的示意電路圖; 第4圖是為在連續模式中DC-DC變換器的示意運作波 形圖; 第5圖是為在非連續模式中DC-DC變換器的示意運作 波形圖; 第6圖是為當負载是低時DC-DC變換器的示意運作波 形圖;及 第7圖是為當在第2圖中所示之振盪器停止運作時 DC-DC變換器的示意運作波形圖。 【實施方式3 較佳實施例之詳細說明 1354436 在該等圖式中,相同的標號從頭到尾是用來標示相同 的元件。 本發明的第一實施例現在將會配合該等圖式來作討 論。 5 第1圖是為該第一實施例之DC-DC變換器1〇〇的示意方 塊圖。該DC-DC變換器100包括一個控制器。該控制器 101包括一個用於接收輸入電壓Vi的第一電晶體T卜一個連 接到該第一電晶體T1的第二電晶體T2、和一個連接到一個 在該第一電晶體T1與該第二電晶體T2之間之節點的抗流線 10圈。一個比較器1和一個訊號合成電路5是連接到該第二電 晶體T2。該比較器1依據在該第二電晶體丁2之兩個電極之間 的電位差來偵測流過該第二電晶體T2,或者該抗流線圈 L1,的電流俾可產生一個偵測訊號%。該訊號合成電路5 依據一個從一個防貫穿電流脈衝產生電路3提供的脈衝訊 15號Sd和一個從一個防錯誤運作電路4提供的控制訊號&來 產生-個用於把第二電晶體切了開和關閉_換控制訊號 Scb。在該第一實施例中,該第二電晶體丁2、該比較器i、 和該訊號合成電路5形成一個理想二極體ID。在該理想二極 體ID中’貫質上是無如同在半導體二極體中的順向電壓 20降,而且在顛倒方向上是得到無限大阻抗。據此,該理想 二極體ID具有理想整流特性。 一個控制電路2依據一個脈衝訊號卟來產生一個把第 -電晶體τι打開和關閉的切換訊號Sea。響應於該切換訊號 Sea,該第一電晶體T1把輸入電壓Vi降低並且產生節點N1 10 的電壓。對應於在節SN1之電壓的電流流過該抗流線圈並 且產生該DC-DC變換器100的輸出電壓V(^該控制電路2產 生該切換訊號Sea ’其控制該第一電晶體T1的開啟時間與關 閉時間俾可維持該DC_DC變換器1〇〇的輸出電壓v〇在一個 固定值。在一個於第一電晶體们被打開之時序之前和之後 的周期期間,依據該脈衝訊號Sb,該防貫穿電流脈衝產生 電路3產生該把第一電晶體關閉的脈衝訊號Sd。結果,該第 —電晶體T2是在該第一電晶體T1被打開之前被關閉而且從 該第一電晶體T1被打開之時開始維持被關閉一個預定周 期。該防錯誤運作電路4在一個自第二電晶體T2被關閉到第 一電晶體Τ1被打開的周期期間產生一個保持該第二電晶體 Τ2關閉的控制訊號Se。 該DC-DC變換器100的運作現在將會作說明。 在第一電晶體T1是開啟而第二電晶體是關閉的狀態 中,該第一電晶體T1是響應於來自控制電路2的第一切換訊 號Sea來被關閉。當該第一電晶體T1變成關閉時,累積在抗 Sil線圈L1内的也罝被釋放而且電流是經由第二電晶體T2的 本體二極體來從地線流到輸出電極。結果,該比較器22產 生處於高(H)位準的訊號Sa。這把第二電晶體η打開。與二 極體的順向電壓降比較起來’發生在第二電晶體T2的電壓 降是小。結果’該DC-DC變換器1〇〇的效率被改進。 在第一電晶體Τ1是關閉而第二電晶體Τ2是打開的狀態 中,該第一電晶體Τ1是響應於來自控制電路2的第一切換訊 號Sea來被打開。結果’在一個於第一電晶體丁丨如上所述變 1354436 成導通之時序之前和之後的周期期間,脈衝產生電路3產生 把第-電晶體T2鋪關閉的該單穩態脈衝訊號“。這防止 貫穿電流在第—電晶體T1變成導通的瞬間經由第—電晶體 T1和第二電晶體T2流到地線。因此,第一和第二電晶體们 5和Τ2被防止同時打開。當該第一電晶體Τ1被打開時,在輸 出節點Ν1的電位增加,而比較器J的輸出降低L位準。據 此,即使在該單穩態脈衝訊號Sd的脈衝周期結束時,該第 二電晶體T2維持關閉。 當負載是低時,比較器1的偵測訊號Sa在脈衝訊號Sd 10把第二電晶體T2關閉之前把該第二電晶體T2關閉》因此, 該DC-DC變換器1〇〇是以一個斷續模式(DCM)運作,在該斷 續模式中’第一電晶體T1和第二電晶體T2皆是關閉。在該 斷續模式中’抗流線圈L1與平滑電容器C1的共振在節點N1 會產生位準方面的連結。當連結發生時,電流從地線流到 15負載。結果’比較器1的偵測訊號Sa把第二電晶體T2從關閉 狀態切換到導通狀態。為了防止這樣,在比較器1的偵測訊 號S a把第二電晶體T 2關閉之後,該防錯誤運作電路4產生該 控制訊號Se俾可把該第二電晶體T2保持關閉直到該控制單 元2依據該脈衝訊號Sb來打開該第一電晶體T1。 20 在這形式下,於第一實施例的DC-DC變換器100中,由 第二電晶體T2、比較器1、和訊號合成電路5形成的理想二 極體ID防止由整流器所引致的電壓降。此外,該防貫穿電 流脈衝產生電路3根據第一電晶體T1被打開的時序來產生 該保持第二電晶體T2關閉的單穩態脈衝訊號Sd。這樣防止 12 1354436 貫穿電流流過該第一和第二電晶體T1和T2。此外,當負載 是低時,在該第二電晶體Τ2被關閉之後,防錯誤運作電路4 保持該第二電晶體Τ2關閉直到該第一電晶體Τ1被打開為 止。結果,該第二電晶體Τ2被防止打開引致理想二極體ID ^ 錯誤運作。 本發明之第二實施例的DC-DC變換器10現在將會配合 第2至7圖來作說明。 第2圖是為一個顯示該第二實施例之DC-DC變換器的 示意方塊電路圖。 10 該DC-DC變換器1〇把一個輸入電壓Vi降低並且產生一 個輸出電壓Vo。 該是為電流控制型DC-DC變換器的DC-DC變換器10包 括一個控制器11、一個抗流線圈L1、和一個平滑電容器c 1 〇 該DC-DC變換器1 〇藉由執行一個電流模式運作來穩定該輸 15 出電壓Vo。該控制器11包括一個控制電路12 ^該控制電路 12包括一個誤差放大器21、一個電流比較器22、一個正反 器電路23、一個振盪器24、一個電流偵測電路33、一個邏 輯閘25、和一個邏輯閘(驅動器電路)26。在該電流模式運作 中,該誤差放大器21把在參考電壓Vrl與輸出電壓v〇之間的 20 差放大。此外,該電流比較器22把經放大的電壓與一個是 與流過抗流線圈L1之電流成比例的電壓作比較。該抗流線 圈L1的峰電流是依據該比較結果來被控制俾可穩定該輸出 電壓Vo。 該抗流線圈L1的第一電極是連接到該控制器11的輸出 13 1354436 電極。該抗流線圈L1的第二電極是連接到_個作為負載的 半導體積體電路裝置(圖中未示)。該控制器u經由該抗流線 圈L1來把輸出電壓V〇供應到負載。該平滑電容器 到該抗流線圈U的第二電極。該平滑電容犯使該輸出電 5壓%平順。該輸出電壓Vo是供應到該控制器⑽為—㈣ 饋訊號FB。 該回館訊號FB是供應到該誤差放大㈣的反向輸入電 極。該誤差放大器21的非反相輸入電極被供應有一個參考 電源el的參考電壓Vrl。該誤差放大器21把該回饋訊號fb 10的電壓’即,一個表示在輸出電壓Vo與參考電壓Vrl之間之 差的訊號S1,供應到該電流比較器22。 該電流比較器22被供應有誤差放大器21的輸出訊號S1 和電流偵測電路33的輸出訊號S9。該電流比較器22把該等 讯號S1與S9作比較並且根據該比較結果來供應該正反器 15 (FF)電路23 —個具有Η位準或者L位準的訊號S2。 該FF電路23,其是為一個RS-FF電路’具有一個被供 應有訊號S2的設定電極S和一個被供應有一個具有預定週 期之時鐘訊號CK的重置電極R。該時鐘訊號CK是由該振盈 器(OSC) 24產生。該振盪器24被供應有一個運作控制訊號 20 CT2。該振盪器24依據該運作控制訊號CT2來停止運作或者 開始運作。該FF電路23響應於一個供應到設定電極S的Η位 準訊號S2來設定一個從輸出電極Q輸出的訊號S3。換句話 說’該FF電路23響應於一個Η位準訊號S2來產生處於Η位準 的訊號S3。此外,該FF電路23響應於一個供應到重置電極 14 1354436 R的Η位準時鐘訊號CK來把該訊號S3重置。換句話說,該 FF電路23響應於一個Η位準時鐘訊號CK來產生處於L位準 的訊號S3。該OR電路25被供應有該FF電路23的輸出訊號S3 和該運作控制訊號CT2»該OR電路25,其執行訊號S3與CT2 5 的邏輯OR運算,供應該驅動器電路26—個顯示該運算結果 的訊號S4。 該驅動器電路26被供應有該OR電路25的輸出訊號S4 和一個防貫穿電流脈衝產生電路27的第一脈衝訊號S5。該 驅動器電路26,其執行該OR電路25之訊號S4與該防貫穿電 10 流脈衝產生電路27之第一脈衝訊號S5的邏輯OR運算,產生 一個顯示該運算結果的第一控制訊號DH。 由該振盈器24產生的時鐘訊號CK亦被供應到該防貫 穿電流脈衝產生電路27。該防貫穿電流脈衝產生電路27包 括一個第一單穩態電路28和一個第二單穩態電路29。該第 15 一單穩態電路28和該第二單穩態電路29被供應有來自〇sc 24的時鐘訊號CK。該第一單穩態電路28響應於該時鐘訊號 CK的升緣來產生該具有一個預定脈衝寬度的第一脈衝訊 號S5。該第二單穩態電路29響應於該時鐘訊號CK的升緣來 產生一個具有與該第一脈衝訊號S5之脈衝寬度不同之脈衝 20 寬度的第二脈衝訊號S6。該第一脈衝訊號S5的脈衝寬度和 該第二脈衝訊號S6的脈衝寬度是各依據在控制器u中的訊 號延遲時間來被設定。該第二脈衝訊號S6的脈衝寬度是比 該第一脈衝訊號S5的脈衝寬度。 該時鐘訊號CK亦被供應到一個正反器電路(FF電路) 15 1354436 30,、作用如個防錯誤電路。該ff電路%,其是為一個 RS FF電路,具有—個被供應有時鐘訊號CK的設定電極s 和個被供應有由比較器32所產生之偵測訊號S8的重置電 極R該FF電路3〇依據時鐘訊號CK與谓測訊號%來產生一 5個控制訊號S7。詳細地,該FF電路3〇響應於一個被供應到 設定電極S的Η位準時鐘訊號⑶來設定從輸出電極Q輸出 的控制訊號S7。換句話說,該FF電路3〇響應於一個H位準 時鐘訊號ck來產生處於_準的控制訊號S7。此外,該砰 電路30響應於一個被供應到重置電極尺的[位準偵測訊號 10 s8來重置該控制訊號S7。換句話說,該FF電路3〇響應於一 個L位準時鐘訊號CK來產生處於l位準的控制訊號幻。據 此,在被供應有L位準偵測訊號S8之後,該!^電路3〇保持該 控制訊號S7在L位準直到被供應有一個H位準時鐘訊號CK 為止。 15 該驅動器電路26把該第一控制訊號DH供應到一個作 用為一個第一切換元件的第一輸出MOS電晶體T1。該第一 MOS電晶體T1,在第二實施例中是由一個p_通道M〇s電晶 體形成,具有一個被供應有第一控制訊號DH的閘極(控制電 極)、一個被供應有輸入電壓Vi的源極、和一個連接到抗流 20 線圈L1的汲極。該第一MOS電晶體T1是響應於一個L位準 第一控制訊號DH來被打開以及是響應於一個Η位準第一控 制訊號DH來被關閉。 一個作用如第二切換元件的第二MOS電晶體Τ2是連接 到一個在第一 MOS電晶體Τ1與抗流線圈L1之間的輸出節 16 1354436 點N卜在第二實施例中該第二厘〇5電晶體丁2是,例如,藉 著一個N-通道MOS電晶體來被形成,而且具有一個連接到 第一MOS電晶體T1的汲極、一個連接到作為第二電壓之地 線的源極、和一個連接到一個作用如訊號合成電路之and 5電路31的閘極。此外,該第二MOS電晶體T2的源極和汲極 疋連接到一個比較器32。更特別地,該第二電晶體T2 的汲極是連接到該比較器32的反向輸入電極,而該第二 MOS電晶體T2的源極是連接到該比較器32的非反向輸入電 極。該比較器32依據在第二MOS電晶體丁2之源極和汲極的 10電位來偵測流過該抗流線圈L1的電流。當電流從地線流到 輸出電極(負載)時,該比較器32產生一個處於η位準的偵測 sfl號S8而當電流從輸出電極流到地線時產生處於L位準的 偵測訊號S8。 由比較器3 2所產生的偵測訊號s 8是供應到該AND電路 15 31。該AND電路31更被供應有該第二脈衝訊號S6和控制訊 號S7。該AND電路31,其執行該等訊號幻和別與該第二脈 衝訊號S6之反向位準的邏輯AND運算,產生一個顯示該運 算結果的第二控制訊號DL。更特別地,該AND電路響應於 β玄專Η位準號S7和S8及該L位準脈衝訊號S6來產生處於η 20位準的第二控制訊號DL。此外,該AND電路31在訊號S7與 S8中之任一者具有L位準時或者在脈衝訊號56具有H位準 時產生處於L位準的第二控制訊號Dl。該第二控制訊號dL 疋供應到第一 MOS電晶體T2的閘極(控制電極)。該第二 MOS電晶體在第二控制訊號DL具有Η位準時被打開而在第 17 1354436 二控制訊號DL具有L位準時被關閉。據此,該第二MOS電 晶體T2在訊號S7與S8中之至少一者具有l位準時或者在脈 衝訊號S6具有Η位準時被關閉。 在該第二實施例中’第二MOS電晶體Τ2、AND電路 5 31 '和比較器32形成一個理想二極體ID。當順向電壓降是 為零時’電流在順向方向上流過該理想二極體。此外, 理想二極體ID的阻抗在逆向方向上是無限大的。因此,電 流不會在逆向方向上流過該理想二極體ID。據此,該理想 二極體ID具有理想的整流特性。該理想二極體1£)的順向電 10壓不降低。這樣減少累積在抗流線圈L1内之能量的損失。 結果,當輸出電壓是低時,該DC-DC變換器1〇的效率是被 防止降低。 s亥輸出節點N1是連接到該電流偵測電路33。該電流偵 測電路3 3依據在輸出節點N丨的電位來偵測流過該抗流線圈 15 L1的電流俾可產生一個具有與被偵測之電流成比例之電壓 的訊號S9。 該運作控制訊號CT2是從一個〇R電路34供應到該振盪 器24。該OR電路34被供應有一個緩衝器電路%的輸出訊號 CT1,忒緩衝器電路35是依據一個外部控制訊號匸了[來運 20作。該外部控制訊號CTL是一個用於控制該DC_D(:變換器 ίο之起動與停止之所謂的電源關閉訊號。該緩衝器電路35 的輸出訊號CT1亦被供應到該防錯誤運作電路36。該防錯誤 運作電路36防止當該是為電源電壓的輸入電壓Vi瞬間下降 時會發生之該DC_DC變換器1〇的錯誤運作。該防錯誤運作 18 丄354436 電路36在該輸入電壓Vi下降時產生一個控制該輸出節點ni 的訊號S10以致於是被保持在一個預定位準(例如,L位準) 或者高阻抗。該or電路34執行該訊號S10與該訊號CT1之反 相位準的邏輯〇R運算俾可產生一個運作控制訊號^^之。 5 由該0R電路34所產生的運作控制訊號CT2是供應到該 比較器32。當該運作控制訊號CT2具有一個L位準時該比較 器32在一個正常狀態下執行運作而當該運作控制訊號cT2 具有一個Η位準時是在一個低電力狀態下執行運作。 如在第3圖中所示,該比較器32包括一個第一電流鏡41 10和第一電流鏡42,它們是各連接到一個高電位電源Vdd。該 第一電流鏡41是由第一至第三電晶體丁21,丁22,和τ23形 成,而該第二電流鏡42是由第四至第六電晶體Τ24,Τ25,和 T26形成。該第一電晶體T21的汲極是連接到一個第一固定 電流源43。該第四電晶體T24的及極是經由一個由N-通道 15 M0S電晶體所形成的第七電晶體T27來連接到一個第二固 定電流源44。該第四至第六電晶體Τ24,Τ25,和T26各具有一 個連接到該第七電晶體Τ27之汲極的閘極。該第二電晶體 Τ22和第五電晶體Τ25各具有一個連接到一個差動放大器45 的汲極。該第三電晶體Τ23和第六電晶體Τ26各具有一個連 20 接到一個輸出第八電晶體Τ28的沒極。一個由Ρ-通道M0S 電晶體所形成的第九電晶體Τ29是連接在該第四至第六電 晶體Τ24,Τ25,和Τ26中之每一者的源極與閘極之間。該第七 電晶體Τ27和該第九電晶體Τ29各具有一個被供應有一個反 相器46之輸出訊號的閘極,該反相器46產生該運作控制訊 19 1354436 號CT2的反相訊號。 在以上的結構中’當運作控制訊號CT2具有一個L位準 時,響應於一個來自該反相器46的Η位準輸出訊號,該第七 電晶體Τ27被打開,而該第九電晶體被關閉。這把該第二電 5 流鏡42連接到該第二固定電流源44。據此,該差動放大器 45和該輸出第八電晶體Τ28是各被供應有來自該第一固定 電流源43的電流和來自該第二固定電流源44的電流。 當該運作控制訊號CT2具有一個Η位準時,響應於一個 來自反相器46的L位準輸出訊號,該第七電晶體Τ27被關 10 閉’而該第九電晶體Τ29被打開。這使該第二電流鏡42與該 第二固定電流源44斷接。此外,在形成第二電流鏡42的每 個電晶體Τ24,Τ25,和Τ26中源極與閘極是短路。據此,該差 動放大益45和該輸出第八電晶體Τ28是各被供應有來自該 第一固定電流源43的電流。 15 當在低電力狀態下執行運作時該運作控制訊號CT2被 保持在一個Η位準而當在正常狀態下執行運作時是被保持 在一個L位準。據此,當在低電力狀態下執行運作時,流過 比較器32的電流是減少到大約為當在正常狀態下執行運作 時所使用之電流的一半。因此,當在低電力狀態下執行運 20作時’在藉由供應該差動放大器45與該輪出電晶體Τ28適當 量的電流來維持該輸出位準時,比較器32消耗是為當在正 常狀態下執行運作時所使用之電流之一半的電流。這結構 減少由控制器11所消耗的電流。比較器運作可以被停止俾 可減〆電流消耗。然而,最好的是,在一個低電力狀態期 20 間 9 比較器θ ct* 疋田一個微小的電流驅動(例如,是為於在正常 u之運作期間所消耗之電流之-半的電流)。與當中止 比較裔的運作時比較S來,這會改進當運作從低電力狀態 轉移到正心_時對於該比較132的反應。 具有以上所述之結構之DC-DC變換器10的運作現在將 會作說明。 第4圖是為在連續模式中DC-DC變換器1〇的示意運作 波开v圖。第5圖是為在非連續模式中DC DC變換器職示意 運作波形圖。 該防貝穿電流脈衝產生電路27的運作將會首先作說 明。 該第一輸出Μ Ο S電晶體τ 1是響應於—個υι立準第一控 制A號DH來被打開且是響應於一侧位準第_控制訊號 DH來被關閉。該第一控制訊號DH的降緣是自時鐘訊號CK 的升緣起延遲,例如,如在第4圖中所示,對應於第一脈衝 sfl號S5之第一脈衝寬度的時間。因此,該第一M〇s電晶體 T1是在一個自時鐘訊號(3艮之升緣起延遲對應於第一脈衝 寬度之時間的時序被打開。換句話說,該控制器u依據從 振盪器24供應之時鐘訊號CK的週期來在預定週期打開該 第一 MOS電晶體T1。
當第一MOS電晶體T1被打開時,流過抗流線圈口的電 流增加且由電流偵測電路33所產生之輸出訊號仍的電壓增 加。當由電流偵測電路33所產生之輸出訊號S9的電壓變成 比由誤差放大器21所產生之輸出訊號S1的電壓高時,該FF 1354436 電路23的設定電極s被供應有一個H位準訊號S2。響應於該 Η位準訊號S2,該ff電路23的輸出訊號S3被設定為Η位準。 結果’該第一輪出]^03電晶體T1被關閉,而累積在抗流線 圈L1内的能量被釋放。 5 如上所述,如果輸出電壓V〇在第一MOS電晶體T1是導 通時降低的話,由誤差放大器21所產生之輸出訊號S1的電 壓增加。這加長了電流比較器22之輸出訊號s2升到Η位準所 需的時間。如果’第一MOS電晶體Τ1的導通-時間增加。當 輪出電壓Vo増加時’由誤差放大器21所產生之輸出訊號si 1〇的電壓降低。這縮短了電流比較器22之輸出訊號S2升到Η 位準所需的時間。結果,第一MOS電晶體Τ1的導通-時間減 少。藉著這運作’第一MOS電晶體T1,其依據振盪器24的 輪出訊號頻率(即,時鐘頻率)來在預定週期中被打開,是根 據輪出電壓IL的量來被關閉。該控制器丨丨決定該在其之時 15 該第一M0S電晶體T1依據輸出電壓Vo之位準來被關閉的 時序。這保持該輸出電壓Vo固定不變。 如在第4和5圖中所示,該第一單穩態電路28響應於時 鐘訊號CK的升緣來產生具有第一脈衝寬度的第一脈衝訊 號S5。該第二單穩態電路29響應於該時鐘訊號CK的升緣來 20產生具有第二脈衝寬度的第二脈衝訊號S6。 該FF電路23響應於時鐘訊號CK的升緣來產生一個L位 準訊號S3並且依據該根據輸出電壓Vo來位移的訊號S2來產 生一個Η位準訊號S3。該OR電路25響應於一個L位準運作控 制訊號CT2來產生該處於實質上與訊號S3相同之位準的訊 22 1354436 號S4。結果,該1^位準訊號S3 (S4)的脈衝寬度和該只位準气 號S3 (S4)的脈衝寬度根據輸出電壓v〇的位準來改變。 該驅動态電路26错由執行第一脈衝訊號S5與訊號S4的 邏輯OR運算來產生一個第一控制訊號DH ^該訊號S4,或 5 者該訊號S3 ’在時鐘訊號CK上升時降低到l位準。從該脈 衝訊號S5上升時開始,該第一脈衝訊號S5被維持在11位準 對應於第一脈衝寬度的時間。結果,第一控制訊號DH在自 該訊號S4,或者訊號S3之降緣起延遲對應於第一脈衝寬度 之時間的時序下降。換句話說,第一單穩態電路28與驅動 10器電路26把該FF電路23之輸出訊號S3的下降延遲對應於第 一脈衝寬度的時間。 該第二單穩態電路29響應於時鐘訊號CK的上升來產 生具有第二脈衝寬度的第二脈衝訊號S6。因此,該AND電 路31在第二脈衝訊號S6是具有Η位準的周期期間產生一個 15 L位準控制訊號DL·該第二MOS電晶體Τ2響應於該L位準控 制訊號DL來被關閉。換句話說,該第二m〇S電晶體Τ2在第 二脈衝訊號S6 ’或者時鐘訊號CK,上升之後維持關閉至少 對應於第二脈衝寬度的時間。結果,該第一M0S電晶體Τ1 和該第二M0S電晶體Τ2在時鐘訊號CK上升之後皆是關閉 20對應於第一脈衝寬度的時間。該第二脈衝寬度是比該第一 脈衝寬度大。因此,即使在第一M0S電晶體Τ1被打開之後, 第二M0S電晶體Τ2由於該L位準控制訊號DL而維持在關閉 狀態。 當該第一M0S電晶體Τ1被打開時,該輸入電壓vi使得 23 1354436 在輸出節點N1的電位增加。因此,比較器32產生一個L位 準偵測訊號S8而第一MOS電晶體T1是導通。因此,即使在 第二脈衝訊號S6降低到L位準之後,第二MOS電晶體T2由 於從比較器32供應的L位準輸出訊號S7而維持在關閉狀態。 5 在不包括防貫穿電流脈衝產生電路的習知電路中,當 該第一MOS電晶體T1被打開時,一個極夠大的電流Ih流過 該第一MOS電晶體T1。該電流Ih延遲在輸出節點N1之電位 的增加和延遲在其之時被供應到第二MOS電晶體T2之閘極 之控制訊號DL降到L位準的時序。結果,貫穿電流Ih持續流 10 動直到第二MOS電晶體T2被關閉為止。在該第二實施例的 DC-DC變換器10中,於在第一MOS電晶體T1被打開之前和 之後的周期期間,第二MOS電晶體T2是由第二脈衝訊號S6 關閉。這防止貫穿電流流動。更特別地,在第一MOS電晶 體T1由一個L位準控制訊號DH關閉之前,第二MOS電晶體 15 T2被關閉。其後,該第二MOS電晶體T2維持關閉自第一 MOS電晶體T1由一個Η位準控制訊號DH打開之時起一個 預定周期。這防止貫穿電流流動。換句話說,一個大電流 被防止流過該第一 MOS電晶體Τ1。 例如’該輸入電壓Vi是為5.0 V,輸出電壓Vo是為1.2 2〇 V ’運作頻率是為2.0 MHz,而要被供應到負載的電流是為 600 mA。在如此的情況中,當一個貫穿電流流動1〇 nsec且 貫穿電流量是為4.2 A時,由貫穿電流所引致的損失是為420 mW。當如此貫穿電流流動時,整個DC-DC變換器的變換效 率是為50%。 24 1354436 該切換調節器(即,DC_DC變換器1〇)的效率是被表 示為輸it} I力率對輸人功率的比率。 η1 一輪出功率/輸入功率 °玄輪出功率是藉由把輸出電壓Vo乘以輸出電流il來被 5得到該輪入功率是藉由把輸入電壓Vi乘以輸入電流η來被 仔丨^上的表不式是被轉換如下面所示。 H1 = (Vo * IL) / (Vi * Π) 刀換調整益的損失LA是為在輸入功率與輪出功率之 門的差輸入功率是利用損失LA來被表示如下面所示。
10 (Vl * Ii) = (V〇 * il) + LA 結果’切換調整器的效率ηΐ是被表示如下面所示。 η1 = (Vo * IL) / (Vo * IL + LA) 整個DC-DC變換器的損失LA是利用以上的值來被計 算如下面所示。 15 0.5 = (1.2 V * 600 mA) / (1.2 V * 600 mA + LA)
LA = 720 mW 在沒有由貫穿電流所引起的損失下,整個DC-DC變換 器的損失是被計算如下面所示。
720 mW - 420 mW = 300 mW 20 結果,在這情況中該DC-DC變換器的變換效率是被計算如 下面所示。 (1.2 V * 600 mA) / (1.2 V * 600 mA + 300 mW)= 70.6% 這樣,藉由防止貫穿電流的流動,該DC-DC變換器10的變 25 1354436 換效率是從50%改進成70.6%。 當第一 MOS電晶體T1被關閉時,累積在抗流線圈L1内 的能量被釋放以致於在輸出節點N1的電壓變成負電壓。因 此,比較器32產生一個Η位準偵測訊號S8。在這狀態中,訊 5 號S6被保持在一個L位準。因此,該AND電路31產生一個Η 位準控制訊號DL。結果,該第二MOS電晶體Τ2被打開。由 比較器32所產生的Η位準偵測訊號S8包括一個延遲。該延遲 是在第一M0S電晶體Τ1被關閉之後產生。更特別地,該訊 號S8是在一個預定時間從第一 MOS電晶體Τ2被關閉之時起 10 逝去之後上升到一個Η位準。因此,該第二M0S電晶體Τ2 是在第一M0S電晶體Τ1被關閉之後被打開。換句話說,當 第一M0S電晶體Τ1和第二M0S電晶體Τ2皆是關閉時,該第 二M0S電晶體Τ2被打開。 如上所述,該第二M0S電晶體Τ2運作如理想二極體 15 ID。與在半導體二極體t發生的電壓降比較起來,這減少 在第二Μ 0 S電晶體T 2中的電壓降並且減少累積在抗流線圈 L1内之能量的損失。結果,該DC-DC變換器10的變換效率 被改進。此外,當第一M0S電晶體Τ1是在打開與關閉之間 切換時,該第二MOS電晶體Τ2被關閉。因此,該等M0S電 2〇 晶體Τ1和Τ2不在同一時間導通。這防止貫穿電流流過該等 M0S電晶體Τ1和Τ2。 該防錯誤電路(FF 30)的運作現在將會作討論。 當負載是低時,請參閱第6圖所示,該第一MOS電晶體 Τ1響應於該第一控制訊號DH來在一個短周期之内從打開 26 1354436 切換成關閉。當該第一MOS電晶體T1變成關閉時,在輸出 節點Ν1的電位降到負電位,而比較器32的傾測訊號§8上升 到一個Η位準《結果,第二控制訊號£^上升到一個Η位準, 而第二MOS電晶體Τ2被打開。當第二MOS電晶體Τ2被打開 5時,在輸出卽點Ν1的電位逐漸增加。由於在輸出節點N1的 電位到達一個預定電位,且電流從輸出電極(負載)流到地 線,比較器32的偵測訊號S8降到一個L·/立準《因此,第二控 制訊號DL降到一個L位準並且把第二MOS電晶體T2關閉。 據此,電流被防止從輸出電極流到地線。這防止能量損失。 10 響應於該L位準偵測訊號S8,該FF電路30產生一個L位 準控制訊號S7。此外,該FF電路30響應於一個H位準時鐘 訊號CK來產生一個η位準控制訊號S7。據此,該FF電路30 從控制訊號S8降到一個L位準時開始維持該控制訊號87在 一個L位準直到時鐘訊號CK上升到一個Η位準為止。換句話 15說,該FF電路從第二M0S電晶體Τ2被關閉時起到下一個週 期開始把第一MOS電晶體Τ1打開時維持該控制訊號S7在一 個L位準。據此,該第二M0S電晶體Τ2在控制訊號S7維持 在一個L位準的周期期間是維持關閉。因此,即使當連結因 由抗流線圈L1與平滑電容器C1所引起之共振而發生在節點 2〇 N1的電壓位準時,該第二MOS電晶體T2是維持在一個關閉 狀態。換句話說,該理想二極體11}是維持在一個斷接狀態。 這防止當共振使得該理想二極體1〇變成導通時會發生的錯 誤運作。 如在第7圖中所示,當外部控制訊號CTL使得運作控制 27 1354436 訊號CT2上升到一個Η位準時,在第2圖中所示的振盪器24 中止振盪,該第一控制訊號DH是維持在一個Η位準,而該 第一MOS電晶體Τ1是維持在一個關閉狀態。結果,在與以 上所述相同的形式下,於一個預定周期自第二MOS電晶體 5 Τ2被打開時起過去之後’電流從輸出電極(負載)流動到地 線。結果,比較器32產生一個L位準偵測訊號S8,而第二 MOS電晶體Τ2被關閉。然後,該FF電路30響應於該L位準 偵測訊號S8來產生一個L位準控制訊號S7,而該AND電路 31響應於該L位準控制訊號S7來產生一個L位準第二控制訊 10號DL。據此,該L位準第二控制訊號DL維持該第二MOS電 晶體T2在一個關閉狀態。因此,即使抗流線圈li與平滑電 容器C1的共振使得連結發生在節點N1的電壓位準上,不管 位移該偵測訊號S8之位準的連結,該第:M0S電晶體72維 持關閉。這維持該理想二極體ID在一個斷接狀態。據此, 15當第二M〇S電晶體T2由於共振的作用而打開時,該理想二 極體ID被防止錯誤地運作。 第二實施例的DC-DC變換器1〇具有下面所述的優點。 (1)比較器32依據在第二河〇3電晶體T2之源極與汲極 電極之間的電位差來偵測流過抗流線圈u的電流。然後, 20比較器3 2根據债測結果來產生該偵測訊號S8俾可關閉該第 二MOS電晶體T2。該第:M〇s電晶體T2與該比較器32形成 該理想二極體ID。與發生在半導體二極體的電壓降比較起 來’這減少了電壓降。據此,累積在抗流線圈以之能量的 損失被減少,而DC-DC變換器1〇的變換效率被改進》 28 1354436 (2) 該控制器11,其包括用於依據振盪器24之時鐘訊號 ck來產生一個脈衝訊號的防貫穿電流脈衝產生電路27,於 該在第一MOS電晶體T1變成導通之前和之後的周期中關閉 該第二MOS電晶體T2。結果,第一M0S電晶體T1和第二 5 MOS電晶體T2不是在同一時間導通。這防止貫穿電流流動。 (3) 當偵測電流從負載到地線的流動時,比較器32產生 一個L位準偵測訊號S8。該FF電路30從偵測訊號S8降低到 一個L位準時起到時鐘訊號ck上升俾可打開該第一]^〇8電 晶體T1時止保持該第二MOS電晶體T2在一個關閉狀態。因 10此,即使抗流線圈L1與平滑電容器C1的共振使得連結發生 在節點N1的電壓位準上,不管位移該偵測訊號%之位準的 連結,該第二MOS電晶體T2維持關閉。這維持該理想二極 體1D在一個斷接狀態。據此,該理想二極體ID被防止由於 共振的作用而錯誤地運作(5 15 對於热知此項技術的人仕而言應該很明顯的是,在沒 有離開本發明的精神或者範圍下,本發明能夠以很多其他 的形式來實施。特別地,應要了解的是,本發明能夠以後 面的形式來實施。 該防錯誤運作電路不被限制為該117電路3〇。該防錯誤 2 0運作電路是被形成俾可從比較器3 2損測電流從負載到地線 的流動時起到第一 M 〇 s電晶體τ丨響應於一個H位準時鐘訊 號CiC來接著變成導通時止維持該第二MOS電晶體Τ2在一 個關閉狀態。 該FF電路3〇能夠以該時鐘訊號以外的一個訊號來 29 設定該控制訊號S7。例如,該FF電路能夠以該FF電路23的 輸出訊说S3、§亥OR電路25的輸出訊號S4、或者該第一控制 訊號DH來設定該控制訊號S7。 在該比較器32中’取代藉由斷接該第二電流鏡42與該 第二固定電流源44來改變電流量,兩個固定電流源可以被 切換俾可改變該電流量。 一個偏移會被設定給形成理想二極體ID的比較器。 即,比較器32之輸入訊號(反相輸入電極或者非反相輸入電 極)的電位會被改變俾可位移輸出訊號S8的位準。此外,如 此的偏移電壓會是可變的。 本發明不被限制為電流控制型DC-DC變換器而且可以 被應用到電壓控制型DC-DC變換器。此外,本發明不被限 制為一種藉由降低輸入電壓Vi來產生輸出電壓Vo的DC-DC 變換器而是可以被應用到一種藉由增加輸入電壓Vi來產生 輸出電壓Vo的DC-DC變換器。 該DC-DC變換器10和該DC-DC變換器10的控制器11可 以被形成為一個早-晶片半導體或者為一個模組,像是一個 印刷電路板般。該DC-DC變換器10和控制器11可以被使用 作為被併合在一個電子裝置内的電源裝置。 目前的例子和實施例是被視為例證而不是限制,而且 本發明不被限制為於此中所提供的細節,而是可以在後附 之申請專利範圍的範圍與等效物之内作變化。 C圖式簡單説明3 第1圖是為本發明之第一實施例之DC-DC變換器的示 30 1354436 意方塊電路圖; 第2圖是為本發明之第二實施例之DC-DC變換器的示 意方塊電路圖; 第3圖是為在第2圖中所示之比較器的示意電路圖; 5 第4圖是為在連續模式中DC-DC變換器的示意運作波 形圖, 第5圖是為在非連續模式中DC-DC變換器的示意運作 波形圖; 第6圖是為當負載是低時DC-DC變換器的示意運作& 10 形圖;及 第7圖是為當在第2圖中所示之振盪器停止運作_ DC-DC變換器的示意運作波形圖。 【主要元件符號說明】 100 DC-DC變換器 21 誤差放大器 101 控制器 22 電流比較器 1 比較器 23 正反器電路 2 控制電路 24 振盪器 3 防貫穿電流脈衡產生電路 25 邏輯閘 4 防錯誤運作電路 26 邏輯閘 5 訊號合成電路 27 防貫穿電流脈衝產生電 10 DC-DC變換器 28 第一單穩態電路 11 控制器 29 第二單穩態電路 12 控制電路 30 FF電路 31 1354436
31 AND電路 Sea 切換訊號 32 比較器 Sb 脈衝訊號 33 電流偵測電路 N1 節點 34 OR電路 CT1 輸出訊號 35 緩衝器電路 CT2 外部控制訊號 41 第一電流鏡 FB 回饋訊號 42 第二電流鏡 el 參考電源 43 第一固定電流源 Vrl 參考電壓 44 第二固定電流源 SI 訊號 45 差動放大器 S2 訊號 46 反相器 S3 訊號 ΤΙ 第一電晶體 S4 訊號 Τ2 第二電晶體 S5 第一脈衝訊號 Vi 輸入電壓 S6 第二脈衝訊號 Vo 輸出電壓 S7 控制訊號 LI 抗流線圈 S8 偵測訊號 Sa 偵測訊號 S9 訊號 Scb 切換控制訊號 S10 訊號 Sd 脈衝訊號 s 設定電極 Se 控制訊號 R 重置電極 ID 理想二極體 CK 雜訊號 32 1354436 CT2 運作控制訊號 T25 第五電晶體 Q 輸出電極 T26 第六電晶體 DH 第一控制訊號 T27 第七電晶體 DL 第二^制訊號 T28 第八電晶體 T21 第一電晶體 T29 第九電晶體 T22 第二電晶體 m 電流 T23 第三電晶體 Cl 平滑電容器 T24 第四電晶體 33

Claims (1)

  1. 99.09.30 第96113332號申請案申請專利範圍修正本 十、申請專利範園: $ f曰珍(幻正替換頁 l —種DC-DC變換器,包含: 一第一電晶體’其係受供一第一電壓; 一第二電晶體,其係耦合至該第一電晶體; 一比較器,其係耦合至該第二電晶體並偵測流過該 第二電晶體之電流; 一第一控制電路,其係耦合至該第一電晶體,並產 生一用於把該第一電晶體打開和關閉俾可保持該1)(:_1)〇 變換器之一輸出電壓的第一控制訊號; —弟一控制電路’其係根據該比較器之輸出將該第 二電晶體關閉,並產生一用來把該第二電晶體保持關閉直 到該第一電晶體被打開的第二控制訊號; 一脈衝產生電路,其係產生一脈衝訊號;及 一訊號合成電路,其係以該比較器之輸出、該脈衝 。凡號、和該第二控制訊號為基礎來產生一控制訊號,俾可 把該第二電晶體打開和關閉。 2.如申請專利範圍第1項之DC-DC變換器,更包含: 一抗流線圈’其係耦合至在該第一電晶體及該第二 電晶體間之一節點;及 —平滑電容器,其係耦合至該抗流線圈且使該 DC-DC變換器之該輸出電壓平滑。 3·如申請專利範圍第1項之DC-DC變換器,其中該比較器被 供給一運作控制訊號用以切換該比較器之一運作狀態其 中該運作控制訊號係以一外來控制訊號為基礎而產生,使 1354436 ------ 年月曰:封更)正祭换頁 U〇,-9 3^Q-- ' - 得流過藉該運作控制訊號而在一第一運作狀態中之該比 • 較器的電流係少於流過藉該運作控制訊號而在一第二運 作狀態中之該比較器的電流。 5 4.如申請專利範圍第1項之DC-DC變換器,其中,該第二控 ' 制電路包括: 一正反器電路,其係藉由該比較器之輸出來把該第 二控制訊號設定在一第一位準,並把該第二控制訊號設定 • 在一第二位準,該第二控制訊號係與一具有一預定週期的 10 時鐘訊號同步。 5. 如申請專利範圍第1項之DC-DC變換器,其中: - 該第一控制電路係根據一具有一預定週期的時鐘訊 Λ 號來產生該第一控制訊號;該DC-DC變換器更包含: 一根據該時鐘訊號來產生一脈衝訊號的脈衝產生電 15 路。 6. 如申請專利範圍第5項之DC-DC變換器,其中,該第一控 ® 制電路包括: 一正反器電路,其係產生一與該時鐘訊號同步之用 ^ 來把該第一電晶體打開的邏輯訊號。 ‘ 20 7.如申請專利範圍第5項之DC-DC變換器,其中,該第一控 制電路包括: 一產生該時鐘訊號的振盪器,其係回應一以一外來 控制訊號為基礎而產生的運作控制訊號來開始或者停止 運作。 35 1354436 8.如申請專利範圍第5項之DC-DC變換器’其中,該脈衝產 生電路包括: 一第一單穩態電路,其係根據該時鐘訊號來產生一 第一脈衝訊號’俾可在一對應於一第一脈衝寬度的周期期 間把該第一電晶體關閉;及 一第二單穩態電路,其係根據該時鐘訊號來產生一 第二脈衝訊號,俾可在一對應於一比該第一脈衝寬度為大 之第二脈衝寬度的周期期間把該第二電晶體關閉。 Φ 9.一種用於併合在一DC_DC變換器内的控制器,該DC-DC 10 變換器包括一受供一第一電壓的第一電晶體、一耦合至 該第一電晶體的第二電晶體,及一耦合至該第二電晶體 並偵測流過該第二電晶體之電流的比較器,該控制器包 含·· 15 一第一控制電路,其係耦合至該第一電晶體,並產 生一用於把該第一電晶體打開和關閉,俾可保持該 DC-DC變換器之一輸出電壓的第一控制訊號;
    一第二控制電路’其係根據該比較器之輸出將該第 二電晶體關閉’並產生一用來把該第二電晶體關閉直到該 20 第一電晶體打開的第二控制訊號; 一脈衝產生電路’其係產生一脈衝訊號; 一訊號合成電路’其係以該比較器之輸出、該脈衝 訊號、和該第一控制机號為基礎來產生一控制訊號,俾可 把該第二電晶體打開和關閉。 36 1354436 10.如申請專利範圍第9項之控制器,其中,該DC-DC變換 器更包括: 一抗流線圈,其係耦合至一在該第一電晶體與該第 5 二電晶體間之一節點;及 ' 一平滑電容器,其係耦合至該抗流線圈並且使該 DC-DC變換器之輸出電壓平滑。 • 11.如申請專利範圍第9項之控制器,其中,該第二控制電路 10 包括: 一正反器電路,其係藉由該比較器之輸出來把該第 二控制訊號設定在一第一位準,並把該第二控制訊號設 定在一第二位準,該第二控制訊號係與一具有一預定週 期的時鐘訊號同步。 15 12.如申請專利範圍第9項之控制器,其中,該第一控制訊 號是根據一具有一預定週期的時鐘訊號來被產生,該控 ^ 制器更包含: 一脈衝產生電路,其係根據該時鐘訊號來產生一脈 衝訊號。 -20 13.如申請專利範圍第12項之控制器,更包含: 一正反器電路,其係產生一與該時鐘訊號同步之用 來把該第一電晶體打開的邏輯訊號。 14.如申請專利範圍第12項之控制器,其中,該脈衝產生電 路包括: 37 1354436 -- . 9奮(更)正替換頁 ---| ‘ · 一第一單穩態電路,其係根據該時鐘訊號來產生一 第一脈衝訊號,俾可在一對應於一第一脈衝寬度的周期 期間把該第一電晶體關閉;及 一第二單穩態電路,其係根據該時鐘訊號來產生一 5 第二單穩態脈衝訊號,俾可在一對應於一比該第一脈衝 ' 寬度為大之第二脈衝寬度的周期期間把該第二電晶體 關閉。 15.如申請專利範圍第1項之DC-DC變換器,更包含: ® 一第三控制電路,其係於該第一電壓減小時,使在 10 該第一電晶體與該第二電晶體間之一節點保持在一預 定位準或高阻抗。 38
TW096113332A 2006-05-11 2007-04-16 Controller for dc-dc converter TWI354436B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006132975A JP4899624B2 (ja) 2006-05-11 2006-05-11 Dc−dcコンバータ及びdc−dcコンバータの制御回路

Publications (2)

Publication Number Publication Date
TW200743293A TW200743293A (en) 2007-11-16
TWI354436B true TWI354436B (en) 2011-12-11

Family

ID=38821234

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096113332A TWI354436B (en) 2006-05-11 2007-04-16 Controller for dc-dc converter

Country Status (5)

Country Link
US (1) US7876076B2 (zh)
JP (1) JP4899624B2 (zh)
KR (1) KR101004303B1 (zh)
CN (2) CN101656477B (zh)
TW (1) TWI354436B (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4328290B2 (ja) * 2004-12-28 2009-09-09 富士通マイクロエレクトロニクス株式会社 電源回路、半導体集積回路装置、電子機器及び電源回路の制御方法
JP4899624B2 (ja) * 2006-05-11 2012-03-21 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路
JP2008099385A (ja) * 2006-10-10 2008-04-24 Toshiba Corp Dc−dcコンバータ
JP5280114B2 (ja) * 2008-06-13 2013-09-04 ローム株式会社 降圧型スイッチングレギュレータ
US8063625B2 (en) * 2008-06-18 2011-11-22 Apple Inc. Momentarily enabled electronic device
EP2180598A1 (en) * 2008-10-24 2010-04-28 Nxp B.V. Circuit and method for determining inductance of an integrated power converter
KR101530085B1 (ko) * 2008-12-24 2015-06-18 테세라 어드밴스드 테크놀로지스, 인크. 저 드롭 아웃(ldo) 전압 레귤레이터 및 그의 동작 방법
JP5806481B2 (ja) * 2011-02-23 2015-11-10 スパンション エルエルシー 制御回路、電子機器及び電源の制御方法
JP2013005497A (ja) * 2011-06-13 2013-01-07 Toshiba Corp スイッチング回路及びdc−dcコンバータ
JP5970936B2 (ja) * 2012-04-24 2016-08-17 株式会社ソシオネクスト 電源回路
JP6039327B2 (ja) * 2012-09-14 2016-12-07 リコー電子デバイス株式会社 スイッチング電源装置
CN103280774B (zh) * 2013-05-17 2015-09-09 华为技术有限公司 功率转换电路及其驱动装置、开关管保护装置和方法
US9263937B2 (en) * 2013-12-11 2016-02-16 Monolithic Power Systems, Inc. Short protection circuit for power switch and associated protection method
JP6594810B2 (ja) * 2016-03-23 2019-10-23 ルネサスエレクトロニクス株式会社 電流検出回路及びそれを備えたdcdcコンバータ
US10033297B2 (en) * 2016-12-14 2018-07-24 Infineon Technologies Ag Rectifier device
CN110574273B (zh) * 2017-06-30 2021-11-16 新电元工业株式会社 控制电路以及理想二极管电路
CN109391136B (zh) * 2017-08-02 2023-11-17 宇通客车股份有限公司 一种dc/dc变换器唤醒系统、车辆低压供电系统及车辆
JP6917274B2 (ja) * 2017-10-30 2021-08-11 Ntn株式会社 同期整流型フォワードコンバータ
CN108880517B (zh) * 2018-06-22 2022-07-29 中船重工鹏力(南京)大气海洋信息系统有限公司 一种基于电流检测控制的理想二极管电路
CN109450234A (zh) * 2018-12-14 2019-03-08 杭州士兰微电子股份有限公司 理想二极管及其控制电路
CN110557106B (zh) * 2019-08-14 2023-09-05 成都芯源系统有限公司 一种开关单元关断保护电路及保护方法
US11469669B2 (en) * 2020-01-31 2022-10-11 Texas Instruments Incorporated Methods and circuitry to detect PFM mode entry in wide duty range DC converter
CN116455198B (zh) * 2023-05-26 2023-09-08 无锡硅动力微电子股份有限公司 一种峰值功率两级限流控制方法及电路

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3579091A (en) 1969-05-16 1971-05-18 Bell Telephone Labor Inc Switching regulator with random noise generator
US4349776A (en) 1980-10-20 1982-09-14 Bell Telephone Laboratories, Incorporated DC-to-DC Converters utilizing FET devices
JPS63307510A (ja) 1987-06-09 1988-12-15 Seiko Instr & Electronics Ltd シリ−ズボルテ−ジレギュレ−タ逆流防止回路
JPH0442771A (ja) 1990-06-06 1992-02-13 Fujitsu Ltd 高効率型dc/dcコンバータ
JPH0780346B2 (ja) 1990-09-19 1995-08-30 凸版印刷株式会社 サインパネル及びサインパネルの製造方法
JP2555245Y2 (ja) 1991-01-17 1997-11-19 株式会社東芝 高効率電源回路
US5481178A (en) 1993-03-23 1996-01-02 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit
DE4414568A1 (de) 1994-04-27 1995-11-02 Bayer Ag Heterocyclylbenzonitrile
US5912552A (en) 1997-02-12 1999-06-15 Kabushiki Kaisha Toyoda Jidoshokki Seisakusho DC to DC converter with high efficiency for light loads
JP3763137B2 (ja) * 1997-08-27 2006-04-05 デンセイ・ラムダ株式会社 スイッチング電源装置
US6307356B1 (en) 1998-06-18 2001-10-23 Linear Technology Corporation Voltage mode feedback burst mode circuit
JP2000308365A (ja) * 1999-04-15 2000-11-02 Matsushita Electric Works Ltd 電源装置
JP3637904B2 (ja) * 2002-07-24 2005-04-13 セイコーエプソン株式会社 電源回路
JP3688676B2 (ja) * 2002-11-14 2005-08-31 ローム株式会社 スイッチング電源装置及びそのコントローラic
US7034586B2 (en) * 2004-03-05 2006-04-25 Intersil Americas Inc. Startup circuit for converter with pre-biased load
US7309977B2 (en) * 2005-10-11 2007-12-18 Active-Semi International, Inc. System and method for an adaptive synchronous switch in switching regulators
JP4850540B2 (ja) * 2005-12-26 2012-01-11 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路
JP4899624B2 (ja) * 2006-05-11 2012-03-21 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路
JP4997891B2 (ja) * 2006-09-15 2012-08-08 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御方法
JP5261919B2 (ja) * 2006-11-10 2013-08-14 富士通セミコンダクター株式会社 Dc−dcコンバータ及びdc−dcコンバータの制御回路

Also Published As

Publication number Publication date
US7876076B2 (en) 2011-01-25
KR101004303B1 (ko) 2010-12-28
CN101071984B (zh) 2011-01-19
TW200743293A (en) 2007-11-16
JP4899624B2 (ja) 2012-03-21
KR20070109850A (ko) 2007-11-15
CN101656477A (zh) 2010-02-24
JP2007306719A (ja) 2007-11-22
CN101656477B (zh) 2012-10-03
CN101071984A (zh) 2007-11-14
US20070285077A1 (en) 2007-12-13

Similar Documents

Publication Publication Date Title
TWI354436B (en) Controller for dc-dc converter
TWI354434B (en) Dc-dc converter and control circuit for dc-dc conv
US7456623B2 (en) DC-DC converter and control circuit for DC-DC converter
KR100912865B1 (ko) 스위칭 레귤레이터 및 그 스위칭 레귤레이터를 구비하는반도체 장치
JP5211959B2 (ja) Dc−dcコンバータ
JP4045292B1 (ja) 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法
JP4997891B2 (ja) Dc−dcコンバータ及びdc−dcコンバータの制御方法
JP5451123B2 (ja) 電源装置,電源制御装置及び電源装置の制御方法
JP2009278713A (ja) スイッチングレギュレータ
JP2008072786A (ja) スイッチングレギュレータ、スイッチングレギュレータの制御回路及びスイッチングレギュレータの動作制御方法
US9281747B2 (en) Voltage regulator control using information from a load
JP2014050308A (ja) スイッチングレギュレータとその制御方法
JP2008178263A (ja) 昇降圧型スイッチングレギュレータ及び昇降圧型スイッチングレギュレータの逆電流防止方法
CN103516203B (zh) 直流对直流控制器与其操作方法
US20170364107A1 (en) Switching regulator control circuit
JP2010154706A (ja) スイッチングレギュレータの制御回路、方法、およびそれらを用いたスイッチングレギュレータ
US20160065074A1 (en) Dc-dc converter and control method for the same
TW201338366A (zh) 工作時間取樣預防
JP5263380B2 (ja) Dc−dcコンバータ及びdc−dcコンバータの制御回路
JP2014057466A (ja) スイッチングレギュレータ
JP5350074B2 (ja) 同期整流型dc−dcコンバータ
JP5376512B2 (ja) 電源装置
JP2008048591A (ja) 同期整流型スイッチングレギュレータ
CN117833663A (zh) 开关变换器及其过零检测电路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees