TWI333675B - Method for forming a contact of a semiconductor device - Google Patents

Method for forming a contact of a semiconductor device Download PDF

Info

Publication number
TWI333675B
TWI333675B TW093137692A TW93137692A TWI333675B TW I333675 B TWI333675 B TW I333675B TW 093137692 A TW093137692 A TW 093137692A TW 93137692 A TW93137692 A TW 93137692A TW I333675 B TWI333675 B TW I333675B
Authority
TW
Taiwan
Prior art keywords
range
seem
gas
sac
sccm
Prior art date
Application number
TW093137692A
Other languages
English (en)
Other versions
TW200524044A (en
Inventor
Seung Bum Kim
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=34698452&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=TWI333675(B) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200524044A publication Critical patent/TW200524044A/zh
Application granted granted Critical
Publication of TWI333675B publication Critical patent/TWI333675B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Drying Of Semiconductors (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

1333675 九、發明說明: 【發明所屬之技術領域】 本發明一般係關於用以形成丰 〜风牛導體裝置之一接觸之方 法,更明確地說,係關於具有以下# % e m 另Λ卜待徵之用以形成半導體 裝置之一接觸之方法:其中在_個 仕一個(或兩個以上)步驟中執行 自對準接觸(SAC)蝕刻程序,以开占 以心成具有穩定特徵的接觸 孔,從而改進半導體裝置之特徵及可靠性。 【先前技術】 圖1及2為解說半導體裝置中的接觸孔之斷面圖。 、參考圖1,將定義作用區域的裝置隔離膜(圖中未顯示)形 成於半導體基板上。其後,在其上形相極氧化物膜 '間 極導電層、及具有4_ A之厚度的硬光罩層之堆疊結構。 接下來,採用閘極光罩(圖中未顯示)經由微影蝕刻及蝕 d程序而#刻堆疊結構以形成閘極。接著將動j阻障層形 成於包括㈣上具有絕緣膜間隔的閘極之半導體基板之整 個表面上。 其後,隨後沈積平面化層間絕緣膜及抗反射塗層。 接著採用接觸光罩經由曝光及顯影程序而將光阻膜圖案 (圖中未顯示)形成於抗反射塗層上。可將平台插塞接觸光罩 用作接觸光罩。 Y、後採用光阻膜圖案作為姓刻光罩而按順序餘刻抗反 射k層、層間絕緣膜、及蝕刻阻層,以形成接觸孔。此時, 因為對閘極之側壁上的絕緣膜間隔之側翼的損壞而曝露閘 極導電層,如圖丨所示。結果,可能會在隨後的程序中弓丨起 97928.doc 1333675 短路。 此外’接觸孔之下部分中的層間絕緣膜並未得以完全録 刻因此層間絕緣膜可保持在接觸孔之底部上,如圖2所示。 邛刀因為接觸孔隨整合密度的增加而收縮,從而難以在
Ik後的私序中形成填充接觸孔的導電材料。此外,在層間 絕緣膜之㈣程序_,閘極之側壁上的絕緣膜間隔之侧 翼可此會遭到知壞,及/或接觸孔之底部上的層間絕緣膜可 月匕並未得以儿全移除,從而降低裝置的接觸特徵並使裝置 的特徵及可靠性退化。結果,若不可能,則難以製造高度 整合半導體裝置。因此,需要採用改進的方法來形成半導 體裝置之接觸。 在閱讀此揭示案以後,熟習此項技術者將輕易地明白也 可採用本發明之原理克服以上未說明的先前技術問題。 【發明内容】 本發明之一具體實施例提供形成半導體之一接觸之方 法,其中執行具有二個(或多個)獨立步驟的sac蝕刻程序以 形成具有預定尺寸的接觸孔,從而改進裝置的特徵及可靠 性並達到裝置的高整合密度。 本發明之另一具體實施例提供形成半導體之一接觸之方 法,其包括按順序沈積氧化物膜、閘極導電層、及硬光罩 層於半導體基板上㈣彡成堆4結構,㈣閘極氧化物膜、 閘極導電層、及硬光罩層之堆疊結構以形成閘極 形成餘 按順序沈積平面化 刻阻障層於包括閘極的基板之表面上 層間絕緣膜及抗反射塗層,形成曝露抗反射塗層上的接觸 97928.doc 1333675 區域之光阻膜,採用光阻膜圖作為㈣&罩而敍刻抗 反射塗層,採用光阻圖案作為蝕刻光罩而執行第一sac蝕 刻程序以蝕刻層間絕緣膜之預定厚度,採用光阻膜圖案作 為蝕刻光罩而執行第二SAC蝕刻程序以曝露蝕刻阻障層, 以及#刻該钱刻阻障層以形成接觸孔。 【實施方式】 現在詳細參考本發明之示範性具體實施例。在任何可能 的情況下,所有圖式中的相同參考數字將用以指相同或類 似部件。 圖3示意性解說形成依據本發明之一具體實施例的半導 體裝置之-接觸之方法’圖心至化為解說依據本發明之各 具體實施例所形成的接觸孔之斷面圖。 參考圖3,將定義作用區域的裝置隔離膜形成於半導體基 板11上。接著將閘極氧化物膜13、閘極導電層15、及硬光 罩層17之堆疊結構形成於半導體在板11上。堆疊結構較佳 的係具有約4000 A的厚度。 接著,採用閘極光罩(圖中未顯示)經由微影蝕刻及蝕刻 程序而姓刻堆疊結構以形成閘極。其後,將絕緣膜間隔形 成於閘極之側壁上。此處閘極包括具有位於其側壁上的絕 緣膜間隔之字線或位元線。 其後,將蝕刻阻障層19形成於包括閘極的半導體基板11 之實質整個表面上。此處絕緣膜間隔可包括氮化物膜。 接著按順序沈積平面化層間絕緣膜21及抗反射塗層Μ。 其後,採用接觸光罩(圖中未顯示)經由曝光及顯影程序 97928.doc 1333675 而將曝露接觸區域的光阻膜圊案25形成於抗反射塗層23 上。此處可將著平台插塞接觸光罩用作接觸光罩。 參考圖4a,採用光阻膜圖案25作為蝕刻光罩而蝕刻抗反 射塗層23。 較佳的係採用約1500 w的頂部電極功率及約5〇〇 w的底 部電極功率,在約15毫托的壓力條件下執行抗反射塗層U 之钮刻程序。此外,可採用具有約12 sccm之流量的咖3 氣體、具有約12 sccm之流量的〇2氣體、及/或具有約扇3 seem之流量的八!·氣體執行蝕刻程序。 此外’較佳的係在範圍從約抓至約⑽賴刻室之較 高部分的溫度,範圍從約48t至約切的银刻室之側壁的 溫度,及/或範圍從約38t至約饥的電極之溫度的情況下 執行抗反射塗層之姓刻程序。 參考圖4b,採用光阻膜圖案25作為敍刻光罩而執行第一 SAC触刻程序。 第一 SAC餘刻程序係用以移除層間絕緣膜^預定厚 度。 較佳㈣於範圍從約1200 w至約18〇〇w之底部電極功 率,及/或軌圍從約6〇〇 w至約【則w之頂部電極功率的情 況下’在範圍從約10毫托至約2〇毫托之壓力條件下執行第 一 SAC#刻程序。此外,可採用具有範圍從約450 SCCm至約 別s咖之流量的Ar氣體、具有範圍從約&咖2, seem之流量的C5FS ϋ體、B /斗、a 士 M m 5 δ氣體及/或具有把圍從約15sccm至約19 seem之流篁的〇2氣體執行第一 SAC蝕刻程序。 ' 97928.doc 1333675 此外較佳的係於飯刻室之較高部分中在範圍從約5fC 至約62C的溫度’於钱刻室之側壁上在範圍從約48°C至約 52 C的肌度,及/或於蝕刻室之電極中在範圍從約38。〇至約 42°C的溫度之情況下執行第一 SAC蝕刻程序。 參考圖4c,採用光阻膜圖案25作為蝕刻光罩而執行第二 SAC蝕刻程序。 可執行第二SAC蝕刻程序以曝露蝕刻阻障層丨9,同時最 小化對絕緣膜間隔之側翼的損壞。 第一 SAC蝕刻程序可包括過度蝕刻接觸孔之底部上的層 間絕緣膜21。在此第二SAC蝕刻程序包括至少約35%的過度 敍刻程序。 在此可採用原處方式實行第一 SAC蝕刻程序及第二 蝕刻程序。 較佳的係於範圍從約1200 w至約18〇〇 w之底部電極功 率,及/或範圍從約6〇〇 w至約1500 w之頂部電極功率的情 況下,在範圍從約1 〇毫托至約2〇毫托之壓力條件下執行第 二SAC钱刻程序。此外,可採用具有範圍從約45〇 sccm至約 550 seem之流量的Ar氣體、具有範圍從約15 sccm至約19 seem之流量的C5Fs氣體、具有範圍從約15 seem至約19 seem 之"IL里的〇2氣體、及/或具有範圍從約2 seem至約1 〇 seem之 流量的CHJ2氣體執行第二SAC蝕刻程序。 此外’較佳的係在範圍從約58°C至約62°C的蝕刻室之較 高部分的溫度,範圍從約48°C至約52°C的蝕刻室之側壁的 溫度’及/或範圍從約38。〇:至約42t的電極之溫度的情況下 97928.doc ⑴ 3675 執行第二SAC蝕刻程序。 圖4d為解說光阻膜圖案25之俯視圖。圖域朴為沿圖^ 之線A-A,所取的斷面圓。圖4e為沿圖牝之線B_B•所取的斷 面圖。 參考圖4e,可執行用於蝕刻阻障層19的蝕刻程序以形成 接觸孔。 較佳的係於範圍從約丨2〇〇 w至約丨8〇〇 w之底部電極功 率,及/或範圍從約800 w至約1200 w之頂部電極功率的情 況下,在範圍從約1〇毫托至約20毫托之壓力條件下執行蝕 刻阻障層19之蝕刻程序。此外,可採用具有範圍從約15〇 seem至約250 sccm之流量的〇2氣體及/或具有範圍從約8〇 seem至約120 seem之流量的Ar氣體而執行蝕刻程序。 此外’較佳的係在範圍從約58°C至約62°C的钱刻室之較 高部分的溫度,範圍從約48°C至約52°C的蝕刻室之側壁的 溫度,及/或範圍從約38°C至約42t的電極之溫度的情況下 執行钱刻阻障層1 9之姓刻程序。 此處圖4 a至4 e所解說的钮刻程序可施加於用於電漿姓刻 程序的設備。 如以上所說明,用以形成依據本發明之各具體實施例的 半導體裝置之一接觸之方法’可最小化對絕緣膜間隔之側 翼的損壞,同時經由二個獨立的SAC蝕刻程序而完全蝕刻 接觸孔之底部上的層間絕緣膜,從而允許形成具有穩定特 徵的接觸孔。結果,可改進裝置的特徵及可靠性。因此該 方法允許半導體裝置的高度整合。 97928.doc • 10· 1333675 本發明之各具體實施例的上述說明用於解說及說明之目 的。並非欲窮盡說明或將本發明限制於所揭示的精確形 式’可根據以上原理進行或從本發明之實務中獲得修改或 變更。選擇並說明各具體實施例以便說明本發明之原理及 其貫務應用,以使熟習此項技術者能在各具體實施例中採 用適合所預期的特定用途之各種修改而對本發明加以利 用。 【圖式簡單說明】 圖1及2為解說半導體裝置中的接觸孔之斷面圖。 圖3為解說用以形成依據本發明之一具體實施例的半導 體裝置之一接觸之方法的斷面圖。 圖4a至4e為解說依據本發明之一具體實施例而形成的接 觸孔之斷面圖。. 【主要元件符號說明】 11 半導體基板 13 閘極氧化物膜 15 閘極導電層 17 硬光罩層 19 蝕刻阻障層 21 平面化層間絕緣膜 23 抗反射塗層 25 光阻膜圖案 97928.doc -11 -

Claims (1)

1333675 第093137692號專利申請案 中文申請專利範圍替換本(99年5月) 十、申請專利範圍: 1. 一種用以形成一半導體裝置之一接觸之方法,其包含: 於一半導體基板上按順序沈積一閘極氧化物膜、一閘· 極導電層、及一硬光罩層,以形成一堆疊結構; 姓刻該閘極氧化物膜、該閘極導電層、及該硬光罩層 之該堆疊結構,以形成一閘極; 於包括該閘極的該半導體基板之一表面上形成一蝕刻 阻障層; 按順序沈積一平面化層間絕緣膜及一抗反射塗層; 形成曝露該抗反射塗層上的一接觸區域之一光阻膜圖 案,以定義一平台插塞接觸孔; ㈣該光阻_案作為-㈣光罩而㈣該抗反射塗 A藉由採用該光阻膜圖案作為_㈣光罩而執行使用^ 5?8及〇2之一混合氣體而不使用一CH2F2氣體:j :第—自行對準接觸(SAC)_程序,以㈣該層間絕舍 膜”質上該餘刻阻障層之一位準介於該等閉極之間, 错由採㈣綠„輯為—㈣鮮而執行使用迄 二Γ C5F8、。2、及CH2F2之—混合氣體之-第二SAC爸 層Γ以及以移除該剩餘之層間絕緣膜及曝露該钱刻阻障 2如::該曝露之钱刻阻障層以形成-接觸孔。 2.如凊求項1之方法,盆中 隔 一字線及一位元線之 -絕綾胺…… 包含具有位於-側壁上的 項 97928-990531.doc 3.如請求項丨之方法,其中該第二SAC蝕刻程序包含至少約 3 5 %的一過度敍刻程序。 (如請求们之方法,其中執行該第一 SAC餘刻程序係於約 1200 W至約1800 w之範園中的一底部電極功率,及約6〇〇 w至約1500 w之範圍中的一頂部電極功率之情況下在約 1〇耄托至約2〇毫托之範圍中的一壓力下,採用具有約45〇 seem至約550 sccm之範圍中的一流量之氣體,具有約15 seem至約25 sccm之範圍中的一流量之C5F8氣體,及具有 約15 SCCm至約19 sccm之範圍中的一流量之〇2氣體。 5. 如請求項丨之方法,其中執行該第二SAc蝕刻程序係於約 1200 w至約1800 w之範圍中的一底部電極功率,及約6〇〇 w至約1500 w之範圍中的一頂部電極功率之情況下在約 10毫托至約20毫托之範圍中的一壓力下,採用具有約45〇 seem至約550 seem之範圍中的一流量之Ar氣體,具有約15 seem至約19 sccm之範圍中的一流量之c5F8氣體,具有約 15 seem至約19sccm之範圍中的一流量之〇2氣體,及具有 約2SCCm至約10sccm之範圍中的一流量之該CH2F2氣體。 6. 如清求項1之方法’其中執行蝕刻該蝕刻阻障層係於約 1200 w至約1800 w之範圍中的一底部電極功率,及約8〇〇 w至約1200 w之範圍中的一頂部電極功率之情況下,在約 10毫托至約20毫托之範圍中的一壓力下’採用具有約15〇 seem至約250 seem之範圍中的一流量之〇2氣體,及具有約 80 seem至約120 seem之範圍中的一流量之Ar氣體。 7. 如請求項1之方法,其中該堆疊結構具有約4〇〇〇入之一厚 97928-990531.doc -2 - 8. 一種用以形成一半導體裝置之一接觸孔之方法,其包含: 以使用包含Ar、CsF8、及A之一混合氣體而不使用」 CHJ2氣體之一第一自行對準接觸(SAC)蝕刻程序而蝕刻 一層間絕緣膜至實質上一蝕刻阻障層之一位準介於該等 閘極之間; 以使用包含Ar、C5F8、〇2 '及Ch2F2之一混合氣體之一 第二SAC蝕刻程序而曝露該蝕刻阻障層,其中該剩餘之層間 絕緣膜係經由該第二SAC餘刻程序所移除;以及 蚀刻該姓刻阻障層以形成該接觸孔, 其中該第一 SAC蝕刻程序及該第二SAC蝕刻程序採用 -光阻膜圖案作為—蝕刻光罩,以定義一平台插塞接觸 孔° 9.如請求項8之方法,其進一步包含: 於一半導體基板上按順序沈積一閘極氧化物膜、一閘 極導電層、及一硬光罩|,以形成—堆疊結構; 蝕刻該閘極氧化物膜、該閘極導電層、及該硬光罩層 之該堆疊結構,以形成一閘極; 於包括該閘極的該半導體基板之—表面上形成該姓刻 阻障層;以及 按順序沈積該層間絕緣膜及一抗反射塗層。 10·如請求項9之方法,其進一步包含: 形成曝露該抗反射塗層上的一接觸區域之該光阻膜圖 案;以及 97928-990531.doc .11 12 13 14
15. 16. < 且膜圖案作為—餘刻光罩而钱刻該抗反射塗層。 "項9之方法’其中該閘極包含具有位於一側壁上的 一=緣膜_之—字線及—位元線之一項。 1求項9之方法’其#該堆疊結構具有約4000 A之-厚度。 月求項8之方法’其中該第二SAC蝕刻程序包含至少約 35%的一過度蝕刻程序。 求項8之方法’其中執行該第-SAC姓刻程序係於約 至約1800 W之範圍中的一底部電極功率,及約000 w至’力15〇〇评之範圍中的一頂部電極功率之情況下,在約 1〇毫托至約20毫牦之範圍中的一壓力下,採用具有約45〇 seem至約550 sccm之範圍中的一流量之Ar氣體,具有約】$ seem至約25 sccm之範圍中的一流量之C5Fs氣體及具有 約15 SCCm至約19 sccm之範圍中的一流量之〇2氣體。 如4求項8之方法,其中執行該第二SAC蝕刻程序係於約 1200 w至約1800 w之範圍中的一底部電極功率,及約6〇〇 w至約1500 w之範圍中的一頂部電極功率之情況下,在約 10¾托至約20毫托之範圍中的一壓力下,採用具有約 seem至約550 seem之範圍中的一流量之Ar氣體,具有約15 seem至約19 seem之範圍中的一流量之氣體,具有約 15 Sccm至約19 seem之範圍中的一流量之A氣體’及具有 約2 seem至約10 seem之範圍中的一流量之該cH2f2氣體。 如请求項8之方法’其中執行姓刻該钱刻阻障層係於約 1200 w至約1800 w之範圍中的一底部電極功率,及约8〇〇 w至約1200 w之範圍中的一頂部電極功率之情況下,在約 97928-990531.doc -4- 1333675 10毫托至約20毫托之範圍中的一壓力下,採用具有約150 seem至約25 0 seem之範圍中的一流量之02氣體,及具有約 80 seem至約120 seem之範圍中的一流量之Ar氣體。 97928-990531.doc
TW093137692A 2003-12-24 2004-12-07 Method for forming a contact of a semiconductor device TWI333675B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030096377A KR100576463B1 (ko) 2003-12-24 2003-12-24 반도체소자의 콘택 형성방법

Publications (2)

Publication Number Publication Date
TW200524044A TW200524044A (en) 2005-07-16
TWI333675B true TWI333675B (en) 2010-11-21

Family

ID=34698452

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093137692A TWI333675B (en) 2003-12-24 2004-12-07 Method for forming a contact of a semiconductor device

Country Status (5)

Country Link
US (1) US20050142830A1 (zh)
JP (1) JP2005191567A (zh)
KR (1) KR100576463B1 (zh)
CN (1) CN100397579C (zh)
TW (1) TWI333675B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100654000B1 (ko) * 2005-10-31 2006-12-06 주식회사 하이닉스반도체 금속실리사이드막을 갖는 반도체소자의 제조방법
KR100866735B1 (ko) * 2007-05-01 2008-11-03 주식회사 하이닉스반도체 반도체 소자의 미세 패턴 형성 방법
CN101740468B (zh) * 2008-11-25 2011-12-14 上海华虹Nec电子有限公司 深沟槽二次刻蚀接触孔及刻蚀方法
CN101866876B (zh) * 2009-04-14 2012-05-09 中芯国际集成电路制造(上海)有限公司 接触孔的制作工艺
KR101746709B1 (ko) * 2010-11-24 2017-06-14 삼성전자주식회사 금속 게이트 전극들을 갖는 반도체 소자의 제조방법
CN102184889A (zh) * 2011-04-25 2011-09-14 上海宏力半导体制造有限公司 接触孔及接触孔插塞的制备方法
CN105355595B (zh) * 2015-11-25 2018-09-11 上海华虹宏力半导体制造有限公司 半导体器件的形成方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5296400A (en) * 1991-12-14 1994-03-22 Hyundai Electronics Industries Co., Ltd. Method of manufacturing a contact of a highly integrated semiconductor device
US5482894A (en) * 1994-08-23 1996-01-09 Texas Instruments Incorporated Method of fabricating a self-aligned contact using organic dielectric materials
JPH0992640A (ja) * 1995-09-22 1997-04-04 Sumitomo Metal Ind Ltd プラズマエッチング方法
JP3402022B2 (ja) * 1995-11-07 2003-04-28 三菱電機株式会社 半導体装置の製造方法
US5811357A (en) * 1997-03-26 1998-09-22 International Business Machines Corporation Process of etching an oxide layer
US5920796A (en) * 1997-09-05 1999-07-06 Advanced Micro Devices, Inc. In-situ etch of BARC layer during formation of local interconnects
US6159862A (en) * 1997-12-27 2000-12-12 Tokyo Electron Ltd. Semiconductor processing method and system using C5 F8
US6165910A (en) * 1997-12-29 2000-12-26 Lam Research Corporation Self-aligned contacts for semiconductor device
US6165880A (en) * 1998-06-15 2000-12-26 Taiwan Semiconductor Manufacturing Company Double spacer technology for making self-aligned contacts (SAC) on semiconductor integrated circuits
US6025255A (en) * 1998-06-25 2000-02-15 Vanguard International Semiconductor Corporation Two-step etching process for forming self-aligned contacts
US6329292B1 (en) * 1998-07-09 2001-12-11 Applied Materials, Inc. Integrated self aligned contact etch
TW425668B (en) * 1999-10-07 2001-03-11 Taiwan Semiconductor Mfg Self-aligned contact process
US6337285B1 (en) * 2000-03-21 2002-01-08 Micron Technology, Inc. Self-aligned contact (SAC) etch with dual-chemistry process
KR100465596B1 (ko) * 2000-05-24 2005-01-13 주식회사 하이닉스반도체 반도체소자의 제조방법
US6365509B1 (en) * 2000-05-31 2002-04-02 Advanced Micro Devices, Inc. Semiconductor manufacturing method using a dielectric photomask
US6803318B1 (en) * 2000-09-14 2004-10-12 Cypress Semiconductor Corp. Method of forming self aligned contacts
US6867145B2 (en) * 2001-12-17 2005-03-15 Hynix Semiconductor Inc. Method for fabricating semiconductor device using photoresist pattern formed with argon fluoride laser
JP4336477B2 (ja) * 2002-04-04 2009-09-30 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
US6878612B2 (en) * 2002-09-16 2005-04-12 Oki Electric Industry Co., Ltd. Self-aligned contact process for semiconductor device
KR100507862B1 (ko) * 2002-12-26 2005-08-18 주식회사 하이닉스반도체 반도체소자 제조 방법

Also Published As

Publication number Publication date
CN100397579C (zh) 2008-06-25
KR20050064786A (ko) 2005-06-29
JP2005191567A (ja) 2005-07-14
TW200524044A (en) 2005-07-16
CN1649095A (zh) 2005-08-03
KR100576463B1 (ko) 2006-05-08
US20050142830A1 (en) 2005-06-30

Similar Documents

Publication Publication Date Title
TWI310965B (en) Method for forming storage node contact plug in semiconductor device
US8637406B1 (en) Image transfer process employing a hard mask layer
US6140224A (en) Method of forming a tungsten plug
JP4159027B2 (ja) 半導体素子及びその製造方法
TWI278958B (en) Method for fabricating semiconductor device
TWI333675B (en) Method for forming a contact of a semiconductor device
JP2006339633A (ja) 半導体素子の製造方法
JP2002151689A (ja) 半導体素子及びその形成方法
TWI322485B (en) Method for forming contact hole of semiconductor device
JP2008166750A (ja) ランディングプラグコンタクトを備える半導体素子の製造方法
JP5063061B2 (ja) 半導体素子のキャパシタの製造方法
TW200421540A (en) Method of filling bit line contact via
US20080153279A1 (en) Method For Manufacturing Semiconductor Device
KR100668831B1 (ko) 반도체 소자의 랜딩 플러그 폴리 형성방법
TW451270B (en) Semiconductor device and method of manufacturing the same
JP2004363371A (ja) 電子デバイスの製造方法
JP3282607B2 (ja) 半導体装置の製造方法
TW411570B (en) Manufacturing method of self-aligned contact
KR20070063672A (ko) 반도체소자의 스토리지노드콘택 형성 방법
KR20080014201A (ko) 반도체 소자 및 그 제조 방법
KR20070067404A (ko) 반도체 소자의 캐패시터 제조 방법
TW527691B (en) Deep level self-aligned contact process
KR20080001157A (ko) 비정질카본층을 이용한 비트라인콘택홀 형성 방법
TW410456B (en) Method for improving the filling capability of tungsten plug
KR100465837B1 (ko) 루테늄 하부전극을 구비한 캐패시터의 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees