TWI326916B - Semiconductor device including a field effect transistor and a passive capacitor having reduced leakage current and an improved capacitance per unit area - Google Patents

Semiconductor device including a field effect transistor and a passive capacitor having reduced leakage current and an improved capacitance per unit area Download PDF

Info

Publication number
TWI326916B
TWI326916B TW092123892A TW92123892A TWI326916B TW I326916 B TWI326916 B TW I326916B TW 092123892 A TW092123892 A TW 092123892A TW 92123892 A TW92123892 A TW 92123892A TW I326916 B TWI326916 B TW I326916B
Authority
TW
Taiwan
Prior art keywords
layer
dielectric
thickness
semiconductor device
capacitor
Prior art date
Application number
TW092123892A
Other languages
English (en)
Other versions
TW200406057A (en
Inventor
Wieczorek Karsten
Burbach Gert
Feudel Thomas
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of TW200406057A publication Critical patent/TW200406057A/zh
Application granted granted Critical
Publication of TWI326916B publication Critical patent/TWI326916B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/0805Capacitors only
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/981Utilizing varying dielectric thickness

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Description

1326916 ‘、發明說明 〜..... ——<—..—〜·. .·> 【發明所屬之技術領域】 本發明一般係關於製造積體電路的領域,更尤其關於 包括場效電晶體之半導體裝置的形成,譬如M〇S電晶體, 以及具有減少漏電流的被動電容器。 【先前技術】 在現代的積體電路中,大量的個別電路元件,譬如為 CMOS、NMOS、PMOS元件形式的場效電晶體、電阻器、 電容器等組件,係形成於單一晶片區域上。基本上這此 電路元件的特徵尺寸會隨著每一新電路產生的引進而不斷 地減少,以提供改善速度與功率耗損方面之性能的目前可 用的積體電路。因為尺寸的減少一般會引起切換速度的增 加,從而改進信號處理性能以及同樣地功率耗損,而因為 切換時間週期的減少,在將CM〇s電晶體元件從邏輯低 (logic low)切換到邏輯高(logic high)時所產生的瞬變電流 (transient current)則會明顯地減少,所以電晶體尺寸的減 少則是不斷改善複雜積體電路(譬如CPUs,中間處理單元) 之裝置性能上的一個重要態樣。另一方面,譬如在深次微 米狀態中電晶體元件之通道長度的特徵尺寸減少會承擔著 複數個問題’該些問題可能會將經由改善切換性能而得到 的優點部份抵銷。例如,場效電晶體通道長度的縮小需要 減;閘極絕緣層的厚度,以便得到閘極電極與通道區域的 充分尚度電容耦合’以便在將控制電壓施加到閘極電極 時’能適當地控制導電通道的形成。就高精密裝置而言, 5 92414(修正版) 1326916 目刖具有0.1 8 v m或甚至更小诵 ^ 4 通道長度的特徵,基本上包 含一氧化石夕,以用於在二氧化發與土本上匕 的較好與眾所熟知特徵,而閉極鋇途思域之間界面 至5細或者甚至更小。就此數/緣層的厚度則大約為2 B 數$的閘極電介質而古,社: 疋,總體而言,因為漏電流會 °… 減少而呈共机丄 為閉極電介質厚度的線性 或夕而呈各數地增加,所以通 可與瞬變電流相當。 ,祕電,I質的漏電流則 上會::二:數電晶體元件以外,複數個被動電容器基本 上㈣成於使用當作複數個目的的積體電路中,譬如用於 解除顆接(de-coupling)之目的。因盔、▲战 、 叼因為这些電容器通常形成 於主動半導體區域裡面與上面, 作電介質層特徵符合 同時製造之場效電晶體之製程規定的第—電容器電極,以 及由閘極電極材料形成的第二電容器電極,漏電流的問題 會因為這些電容器元件所佔有的大晶片面積而明顯地惡 化、.·〇果,諸電谷器會明顯促成全部的間極漏耗損,並因 此促成積體電路的全部功率耗損。就需要最小功率耗損的 應用,譬如可攜式、以電池起動的裝置而言,大量的靜電 功率耗損可能不令人接受,因此,所謂的雙閘極氧化物製 程(dual gate oxide processing)通常可能用來增加電容器之 電介質層的厚度,藉此而減少這些元件的漏電流。 參考第la至1c圖,茲說明形成具有減少漏電流之電 容器的典型習知技術流程。第la圖圖式地顯示在最初製造 台之半導體裝置100的截面圖。半導體裝置1〇〇包含一基 板101,例如矽基板,其包括由個別隔離結構】〇2密封的 92414(修正版) 6 1326916 第一主動半導體區域120. 埤120與第二主動半導體區域130。第 二主動區域130與相對應的眩缺& μ ^ , 丁您的fcq離結構i 02係由可能包含光 阻的遮罩層103遮住。笛一士紅λ 弟主動區域120包含一表面部份 104’其具有由105所標示之雜工_ , 吓栎不之離子植入所導致的嚴重晶格破 壞。 形成第U圖所描繪之半導體震置的基本製程流包括 精密的光學微影與钱刻技術,用來界定進一步光學微影步 称所產生的隔離結構102,以將光阻遮罩1〇3圖案化。因 為這些製程技術在該技藝中眾所皆知,所以其詳細說明則 予以省略。接著’則以任何適當的離子,譬如石夕、氬 '氣 與類似物來實施離子植入1〇5,其中則選定一劑量與能* 量,以在部份1G4巾產生嚴重的晶格損壞,從而在接著實 施的氧化製程期間内明顯地改變部份】〇4的擴散行為。 第lb圖示意地顯示在進步型製造台中的半導體結構 100。實質包含二氧化矽並具有第一厚度122的第一電介質 層121係形成於第一主動區域12〇上。具有第二厚度⑴ 並包含與第一電介質層121相同材料的第二電介質層^ 係形成於第二主動區域13〇上。第一與第二電介質層m 與13 1係由高溫爐製程中的習知氧化作用或者快速熱氧化 製程所形成。由於表面部份1〇4的嚴重晶格破壞所以在 此表面部份104中的氧氣擴散相較於具有實質完整結晶的 矽部份會顯然地增強,譬如在第二主動區域13〇中。結果, 在第-主動區W20中與上的氧氣生長相較於第二主動區 域130的生長速率會增加,以致於第二厚度132與第一厚 92414(修正版) 7 1326916 度122相差大約0.2至l.Onm,以用於大約}至5ηιη的第 二電介質層131厚度。 第lc圖不意地顯不在進一步進步型製造台裡的半導 體裝置100’其中電谷器140形成於第一主動區域120裡 與上’而且場效電晶體150形成於第二主動區域]3〇裡與 上。電晶體元件1 5 0包含閘極電極13 3,其包括例如受到 尚度摻雜的多晶石夕與金屬碎化物部份135。而且,邊牆隔 片(sidewall spacer)134係鄰近閘極電極133的邊牆而形 成。各包括金屬矽化物部份135的源極與汲極區域136係 形成於第二主動區域130裡。電容器14〇包含由作為閘極 電極133之相同材料所組成的導電部份123,其係並且形 成於第一電介質層121上。部份123代表該電容器14〇的 電極。電容器電極123包括金屬矽化物部份125,其係並 且由邊牆隔片元件124封住》 形成電晶體元件150與電容器140的基本製程流可能 包括以下步驟。多晶矽層可能沈積於第lb圖所示之裝置 上,係藉由已知光學微影與蝕刻技術而圖案化,以產生電 容器電極123與閘極電極133 ^接著,該汲極與源極區域 136係藉由離子植入形成,其中邊牆隔片134與邊牆隔片 124係予以間斷地形成’以致於邊牆隔片134的作用如同 植入遮罩’以將汲極與源極·區域136的摻雜物濃度適當地 成形。此後,藉由沈積一耐火金屬並且開始實施金屬與電 容器電極123、閘極電極133之底層多晶矽以及汲極與源 極區域136之矽之間的化學反應,而將金屬矽化物部份 8 924】4(修正版) rj326916 與135形成。 從第1C圖所能明白到的是,相較於具有第二厚度132 之相當薄第二電介質層131所引起的相對應耗損速率,第 二厚度係最佳用來提供電晶體15〇的必須動態性能,那麼 具有厚度122增加之第一電介質& 121的電容器14〇則將 呈現出明顯下降的漏電流速率。雖然該電容器14〇的明顯 改善耗損速率可藉由上料f知方法 電介質層⑵厚度的增加,則會產生使電容 積電容量明顯減少的一確定缺點。習知先前技術方法的進 一步缺點則是形成P與第二電介制121與i3i之0 氧化製程的必要條件,以致於此製程方案不與形成極薄: 極電介質的替代性辦法(譬如形成超薄閉極絕緣層的先前 沈積方法)共處。再且’形成表面部份ι〇4的離子爲擊 1〇5(第la圖)可能會導致明顯的氧化物降級,並且可能會 引起第一電介質層121的可靠度爭議,從而導致永久的裝 置失效。 有鑑於上述問題,包括電晶體元件與被動電容器之受 J文善的半導體裝置是需要的纟中在沒有過份不利地影 響裝置特徵的情形下’譬如單位面積的電容量,以及在製 造該裝置期間内的製程適合性與/或可靠度。 【發明内容】 。般而& ’本發明乃針對半導體裝置與相對應的製造 方法其令被動電容器包括顯現相當高電容率的被動電容 器以致使备可能將該電介質的厚度適當選出時,單位面 9
92414(修正版) 1326916 積的電令量可能會明顯增加,以確保低的希望耗損率。同 時,%效電晶體的閘極絕緣層可能根據製程規定與確保該 電S曰體裝置之需要性能的材料而形成。因此,本發明乃以 本發明者的概念為基礎,亦即是,因為該電容器性能實質 不會受到局k電介質與底下主動區域之間界面的載子遷移 率下降所影響’所以雖然目前無法成功地實施場效電晶體 之閘極電介質的高k材料的應用,耗這些材料會因為這 些高k材料所造成之通道遷移率的減少而導致明顯的電晶 體降級’但是他們卻可能仍然實施於與電容器電介質相同 的晶片面積内。 根據本發明的一說明性具體實施例,半導體裝置包含 第一主動半導體區域與第二主動半導體區域,係以一電介 質隔離結構而彼此隔開。有一個電容器形成於第一主 導體區域裡面與上面,而第一 示罨,丨質層則形成於第一主動 £域上,其中第一電介質層具有第一電容率 (Permittivity)e再且,場效電晶體係形成於第二主動半導 體區域裡面與上面,其中該場 電容率丨μ # 包括包含有由第二 電-丰小於第一電容率之材料製成之閘極絕緣層。 ,根據本發明的另-說明性具體實施例,半二裝置包 含形成於第一半導體區域裡面與 、 及形成於第-本道妙「4、 上面的第-電容元件,以 與上面的第六 一與第二電容元件分別包含具有第一厚度的第::入。 與具有第二厚度的第二電介質層,以及 -’介質層 層上的第—導電層以及形成於第 '帛電介質 电"質層上的第二導電 92414(修正版) ]0 1326916 層。此外,第一電 第二電容元件的單 厚度。 容元件的單位面積電容量等於或者高於 位面積電容量,其中第二厚度小於第一 根據本發明的另一說明性具體實施例,一種形成丰導 體二置的方法包含提供一基板,此基板具有由—隔離結構 所隔開的第-半導體區域與第二半導體區域形成於上。此 卜具有第一電容率與第一厚度的第一電介質層係形成於 一半導體區域上。此外,具有第二電容率與第二厚度的 第二電介質層係形成於第二導體區域上。此外,有一導電 性材料形成於第一與第二電介質層上,以產生第—與第二 電容元件’其中第一電容率比第二電容率還高。 根據本發明仍另一說明性具體實施例,一種製造包括 場效電晶體元件與被動電容器之半導體裝置的方法,包含 藉由形成淺溝絕緣物而定義出第一主動區域與一第二主動 區域。更者,第一電介質層係形成於第一半導體區域上, 以當作電容器電介質,而且第二電介質層形成於第二主動 區域上,以當作場效電晶體元件的閘極絕緣層。更者,第 一電介質層的電容率比第二電介質層的電容率還高。 【實施方式】 本發明的說明性具體實施例係說明如下。為了清楚起 見,並非真實實施過程的所有特徵均會說明於本說明書 中。當然將會理解到的是’在任何此真實具體實施例的發 展過程中’必須實行種種具體貫施例的決定,以得到發展 者的明择目標’譬如與系統相關以及企業相關之限制的一 92414(修正版) 11 欵性,其係可從一實施過程改變到另一實施過程。更者, 將令人理解到的是,此發展努力既複雜且耗時,但卻仍然 是那些一般熟諳具有此發明利益之技藝者所進行的日常工 作。 兹將本發明參考附圖來說明。雖然將半導體裝置的種 種區域與結構描述於具有非常準確、輪廓鮮明之配置與剖 面的圖式中,但是熟諳該技藝的人會瞭解到,實際上,這 ▲區域與結構並非如圖式所表示的那麼準確。此外,描述 於圖式中的種種特徵與摻雜區域的相對尺寸,在相較於製 ^裝置上那些特徵與區域的尺寸之下,可能會誇張化或減 夕°不過’附圖係包括用來說明並解釋本發明的說明性實 例。其中所使用的單字與片語應該予以理解並且詮釋為具 有與熟諳該相關技藝者對那些單字與片語所理解到的一致 意義。沒有任何前後一致始終使用之名稱或措辭的明確定 義不同於熟諳技藝者所能理解到的一般與習慣性意義。就 名稱或措辭係意棉一特定之涵義而不同於熟諳該技藝者 所能理解到的意義者,此一定義將以直接且明確地提供明 確疋義給該名稱或措辭的定義方式而明確地陳述於本說明 書中。 茲參照第2a至2g圖,更詳細地將本發明的說明性具 體實施例說明。在第2a圖中,半導體裝置2〇〇包含一基板 2〇1’係可能是任何適當的基板,譬如矽基板、玻璃基板、 藍寶石基板、SOI(矽在絕緣體上)基板與類似物。無關所使 用的特定型態,該基板201包含第一半導體區減22〇與第 92414(修正版) 12 ij26916 二半導體區域230,該些區域係藉由一隔離結構2〇2而實 質地彼此絕緣,譬如通常使用於高度精密電路的淺溝絕緣 物。在半導體裝置200頂部,將第一電介質層221形成, 以具有第一厚度222。第一電介質層221可能由呈現高電 介質常數k所表示之高電容率的材料所形成。可能適合在 第一電介質層221應用的材料包括氧化錯與/或矽酸錯與/ 或氧化铪與/或矽酸铪,但本發明並不受限於這些材料。相 較於一般所應用的二氧化石夕,其可能包括 物,就這些材料而言,k值可能至少兩倍高或者甚至的更氣高化 電容率的精確值可能取決於該沈積參數,以便選定符入沈 積參數的第一厚度222’以得到形成於第一半導體區域:2〇 裡面與U之電容器的必須最後電容輕合。此外,選定符 合抗漏t流之希望電阻的第一厚纟222,則更決定一最佳 值,以提供用作顯示特定電容率、單位面積高電容量,而 部仍能將漏電容維持於特定臨限上的—假定電介質材料。 在-個說明性具體實施例中,在選定氧化錯作為第一電介 質層221材料之處,厚度222的範圍可能大概是3至Η⑽。 種用來形成第2圖所示之半導體裝置2〇〇的基本製 程流’可包括形成該隔離結構2〇2用的已知光學微影術與 钕刻技術,以及形成坌—φ人断a Λ 電介質層221用的已知與為大家 所接受的沈積方法。於是,遂將這些製程步驟的詳細說明 省略。 第2b圖示意地顯千ι 士 顯不”有一抗蝕劑遮罩2〇3的半導 置2〇0 ’該遮罩形成於第一半導體區域220上,並且部份 92414(修正版) 13 1326916 地形成於相應的隔離結構202上。該抗蝕劑遮罩2〇3係用 來遮住第一半導體區域220與隔離結構2〇2兩區域,係將 使用來形成-電容元件,譬如去藕電容器與類似物。抗钱 劑遮罩203的形成包含已知的光微影技術,為了簡化,在 此並不詳細說明。接著,第一電介質層221係藉由使基板 201受到選擇性的蝕刻製程而圖案化,該圖案可藉由一等 向或一非等向的蝕刻製程來形成。 第2c圖示意地顯示在將第一電介質層221圖案化以形 成一電容器電介質221a ’以及在將光阻遮罩2〇3移除後的 半導體裝置200。接著,將基板2〇1潔淨,以從先前的製 程步驟移除任何殘餘物,從而製備第二半導體區域23〇, 以收到一電介質層,該電介質層將當作形成場效電晶體用 的一閘極絕緣層。 第2d圖示意地描述出具有厚度23 2之第二電介質層 231的半導體裝置200’該電介質層係形成於第二半導體區 域230上。第二電介質層231呈現出遵守該說明書的特徵, 以用於高度精密場效電晶體的閘極絕緣層。例如,第二電 介質層23 1可能包含由二氧化矽或氧氮化矽組成,其具有 為了確保將所形成的閘極電極充分地電容輕合到底層第_ 半導體區域230而選出的厚度232。例如,依據所形成之 場效電晶體的設計規格,第二厚度232可能在大約1至5 nm 的範圍裡選出。 在一具體實施例中(未顯示),在形成第二電介質層231 以前,薄阻障層可能形成於電容器電介質221上。例如, 92414(修正版) 14 1326916 薄氮化矽層可能沈積於半導體裝置200上,隨後並且在第 二電介質層231形成以前,選擇性地自第二半導體區域23 0 移除。在另一個具體實施例中,薄氮化矽層或者任何其他 適當的阻障層可能在形成第一電介質層221(第2a圖)以前 設置’以致使在合併覆蓋電容器電介質221a表面部份的額 外阻障層之下’高k電介質可能實質完全地由薄阻障層密 封。例如,確實沈積氮化矽用的製程技術,其已經在該技 藝中為大家所接受,並且可能有利地使用來、包裹#或覆 蓋該電容器電介質221a。 就第一電介質層231的形成來說,可能將任何適當的 製程予以應用,其包括高級火爐製程,譬如習知氧化或快 速熱氧化。就需要大約2至3nm之超薄閘極絕緣層的高度 精密半導體裝置而言,可能將替代性的氧化物與氧氮化物 沈積結構應用以來提供必須的第二厚度232。有利地,當 電容器電介質221a由一薄阻障層覆蓋並且實質完全地密 封時’第一與第二半導體.區域220、230之間的、交又污染夕 就可實質地避免,其係無關於使用來形成第二電介質層 231的製程。 第2e圖示意地顯示具有沈積於基板2〇1上之閘極電極 材料層205的半導體裝置200。在一典型的具體實施例中, 層205可能實質由多晶矽所組成。在其它具體實施例中, 可能使用任何其它合適的材料,譬如金屬矽化物或者金 屬。接著,將層205藉由為大家所接受的光學微影術與蝕 刻技術而予以圖案化’以便不在此說明相應的製程步驟。 15 92414(修正版) 1326916 第2f圖顯示在將層2〇5圖案化後以得到一閘極電極 233形成於圖案化第二電介質層231的半導體裝置2〇〇,該 圖案化的第二電介質層標示標示做231a,並將稱為閘極絕 緣層。在電容器電介質221 a上以及部份地在個別隔離結構 202上’已經將層205圖案化為一電容器電極223。接著, 例如可參考第lc圖所說明的,實施用來完成場效電晶體的 習知製程流。 第2g圖顯示在將習知隔片、植入與自我對準矽化物加 工處理以得到電晶體元件250與電容器240之後的最終半 導體裝置200。該電晶體元件25〇包含形成於閘極電極233 以及汲極與源極區域236之上部份的金屬矽化物部份 235。再者,將邊牆隔片234鄰近閘極電極233的邊牆而形 成。同樣地,該電容器24〇包含邊牆隔片224與金屬矽化 物部份225。應該注意的是,因為電容器240所用的接觸 部份’譬如置於汲極與源極區域23 6上的金屬矽化物部份 235’其係置於相關於垂直第2a至2g圖圖式平面之方向的 不同位置上,所以這些接觸部份並不描繪於第2f圖與第 2g圖的截面圖中。 結果,上述的具體實施例提供包括電容元件的半導體 裝置,譬如閘極電極233、閘極絕緣層231a與底層主動區 域23 0之合併,以及由電容器電極223、電容器電介質221a 與底層第一半導體區域220所形成的電容器240,其中電 谷元件兩者均呈現出單位面積的必須高電容量。當將閘極 絕緣層231a最佳化,以提供用作閘極電極233至第二主動 92414(修正版) 16 1326916 區域230的南度電容耦合,以用在不過份影響閘極絕緣層 231a與主動區域230間之界面的載子遷移率之下的充分通 道控制時,該電S器電極223與第一半導體區域22〇之間 的電容耦合則藉由引入高k材料而最佳化,其中選定第一 厚度222以提供用於必須的低漏電流。結果,具有減少漏 電流之高電容量的電容器可能為了相同晶片面積上的充分 載子遷移率而合併需要超薄閘極絕緣層之高度精密電晶體 元件地設置,然而電容器電介質的可靠度卻因為將任何無 幫助的植入步驟省4而受到保證,而說到在先前技術製程 中所需要的實例’ 4因則是相當大的厚度222。而且,從 第2a至2g圖所顯然可見的是,任何適當的技術可使用來 形成超薄閘極絕緣層231a,以致於精密沈積與圖案化製程 可能取代高溫氧化地應用。更者,相較於習知技術裝置, 電容器240單位面積的電容量會明顯地增加,同時漏電流 卻會減少,因此半導體裝置的功率耗損會減少,提供希望 功能所必須的全部晶片面積則可能會減少。因為每單位面 積有較少熱能產生,所以包括根據本發明而設計之半導體 裝置的積體電路則同樣會明顯地將充分裝置冷卻的爭議減 輕’藉此而允許較少冷卻能力的設置,其係同樣能促成功 率耗損的明顯減少,尤其是可攜式裝置。 '因為可以用那些熟諳該技藝者所明瞭之不同但等同的 方式來修改並實施本發明’而能具有其中學說的利益故 以上所揭露的特定具體實施例僅僅用來說明。例如,以上 所述的製程步戰可能以不同的順序來進行。更者,並不打 92414(修正版) 17 1326916 算將在此所示的結構或設计細節限制住,除了以下申請專 利範圍所說明的以外。因此,以上所揭露的特定具體實施 例可顯然地受到變更或修改,而所有這些改變均視為是在 本發明的範圍與精神内。相應地,在此所尋求的保護乃陳 述於以下的申請專利範圍中。 【圖式簡單說明】 本發明可能參考合併附圖的以下說明來理解,其中相 同的元件符號代表相同元件,其中: 第la至lc圖示意地顯示半導體裝置的截面圖,該裝 置包括根據典型習知技術製程流程而製造的被動電容器與 電晶體元件;以及 第2a至2g圖示意地顯示半導體裝置的截面圖,其包 括單位面積電容量增加的低耗損電容器,其係根據本發明 的一說明性具體實施例而形成。 雖然本發明容許有種種變更與替代形式,但是其特定 具體實施例乃已經藉由圖式中的實例而來顯示,其係並且 詳細地說明於其中。不過,應該令人瞭解的是,特定具體 實施例的其中說明並不打算將本發明侷限在所揭露出來的 特定形式,相反地’本發明涵蓋了在附加申請專利範圍所 定義的發明精神與範圍内的所有變更、等同物與替代物。 【主要元件符號說明】 100、200半導體裝置 1〇1、201基板 102、202隔離結構 1〇3 光阻遮罩 104 表面部份 離子植入 18 92414(修正版) 1326916 120 第一主動半導體區域 121 第一電介質層 122、 222 第一 厚度 123 、 223 電容器電極 124 邊牆隔片 元件 125 、 225 、23 5 金屬矽化物部份 130 第二主動半導體區域 131 第二電介質層 132 ' 232 第二 厚度 133 ' 233 閘極電極 134 ' 224 ' 234 邊牆隔 135 金屬矽化物部份 136 源極與汲極區域 140 ' 240 電容器 150 場效電晶體 203 抗姓劑遮罩 205 閘極電極材料層 220 第一半導體區域 221 第一電介質層 221a 電容器電介質 230 第一半導體區域 231 第二電介質層 231a 閘極絕緣層 236 汲極與源極區域 250 電晶體元件 19 92414(修正版)

Claims (1)

1326916
>月和e⑵正本附件3 第92123892號專利申請案 (9 9年 3月 4曰> 拾、申請專利範圍: 1. 一種半導體裝置,包含: 第一主動區域與第二主動區域,係由一電介質隔離 結構而彼此隔開; 電谷斋,形成於該第一主動區域裡與上,該電容器 包括升> 成於該第一主動區域之表面上之單一層之電介 質’該電介質具有第一電容率;以及 場效電晶體,形成於該第二主動區域裡與上,該場 效電晶體包括單-層之閘極絕緣層,該閉極絕緣層係形 成於該第:主動區域之表面上,並由具有小於該第—電 容率的第二電容率之材料所形成。 2·如申請專利範圍帛!項的半導體裝置,其中該電容器的 該電介質包含氧化錯、石夕酸鍅、氧化給與石夕酸給之至少 其中一者。 %的千導體裝置,其中 3·如申請專利範 層包含二氧化矽。 4. ^申料利範@第丨項的半導體裝置,其巾關極絕緣 層的厚度範圍大約為i至5nm。 5’ Π請專利範圍帛1項的半導體裝置,其中該電容器的 ^介質的厚度範圍大約為3至20nm。 6·如申凊專利乾圍第1項的半導鶴奘番甘山 裝置,其中該電容器的 μ電介貝包括一層或更多子層。 7.=請專利範圍,^的半導體裝置,進一步包含一阻 早曰’係配置於該第一主動區域與該電容器的該電介質 (修正本)92414 20 第92123892號專利申請案 (9 9年3月4曰) 之間。 8· t申請專利範圍第1項的半導體裝置,進一步包含一阻 早0,係實質上完全地覆蓋住該電介質的表面部份。 9. -種半導體裝置,包含: 第電各元件,形成於第一半導體區域裡與上;以 及 " 第一電容元件’形成於第二半導體區域裡與上, 一=苐電容元件包含置於該第一半導體區域與第 ί具:層:間的單一層之第一電介質並且該第-電介 、第厚度,該第一電容元件包含置於該第二半導 =域與第二導電層之間的單一層之第二電介質並且 該第二電介質具有第二厚度; 古^中該第一電容元件的單位面積電容量等於或者 第一電容元件的單位面積電容量,而該第二厚度 則小於該第—厚度。 知度 =請專利範圍第9項的半導體裝置,其中該第—電介 :含氧化錯、矽酸錯、氧化铪與矽酸銓之至少其中一 1’如申清專利範圍第 質包含二氧化石夕。 12 ’如申請專利範圍第 的範圍大約為J至 9項的半導體裝置, 9項的半導體裝置, 5nm 〇 其中該第二電介 其中該第二厚度_ 13 ·如申請專利範圍第$項的半 的範圍大約為3至20nm。 導體裝置,其中該第一厚度 (修正本)92414 21 丄 第92123892號專利申請案 (9 9年3月 4日> I4·如申請專利範圍第 質包括一層或更多 9項的半導體裝置,其中該第-電介 子層。 15. 如申請專利範圍第9項 卞守餿裝置,進一步包含一阻 障:配置於該第一主動區域與該第一電介質之間。 16. 如申請專利範㈣9項的半導體裝置,進—步包含一阻 障層,係貫質上完全地覆蓋住兮 僳孟任这第一電介質的表面部 份。 17· 一種形成半導體裝置的方法,該方法包含下列步驟: 提供-基板,具有由一隔離結構所隔開的第一半導 體區域與第二半導體區域形成於其上; 將具有第一電容率與第-厚度的單一層之第一電 介質層形成於該第一半導體區域之表面上; 將具有第二電容率與第二厚度的單一層之第二電 介質層形成於該第二半導體區域之表面上:以及 將形成於該第一與該第二電介質層上的一層導電 材料圖案化’以產生第一電容元件與第二電容元件,其 中該第一電容率高於該第二電容率。 以·如申請專利範圍第17項的方法,其中該第二厚度小於 該第一厚度。 19.如申請專利範圍第17項的方法,纟中該第一電介質層 之形成步驟包括下列步驟:將具有該第—電容率的材料 沈積、將至少該第一+導體區域遮掩、以及將該材料的 未遮掩部份移除。 2〇.如申請專利範圍第19項的方法,其中將具有該第—電 (修正本)92414 22 1326916 第92123892號專利申請案 (9 9年3月4曰1 積之步驟包括下列步驟:將-阻障層沈 重-材Si rU一邮沈積,以致使合併該 ,申請專利範圍…的方法,其=材料… 2 = 3之步驟包括將該材料進行選擇式非等向性 選擇式等向性蝕刻之其中一者。 22.2^利範圍第19項的方法,進—步包含在形成該 :電"質層之前將一罩層形成於該第一電介質層的 暴露部份上之步驟。 23·如申請專利範圍第19項的方法,其中形成該第二電介 質層之步驟包括將該基板氧化、快速地將該基板熱氧 化、以及將該第二電介質層沈積的至少其中之一步驟。 24.-種製造包括場效電晶體元件與被動電容器之半導體 裝置的方法,該方法包括下列步驟: 藉由形成一隔離結構而界定第一主動區域與第二 主動區域, 在該第一主動區域之表面上形成單一層之第一電 介質層’以當作一電容器電介質;以及 在該第二主動區域之表面上形成單一層之第二電 介質層’以當作該場效電晶體的一閘極絕緣層; 其中該單一層之第一電介質層的電容率高於該單 —層之第二電介質層的電容率。 25·如申請專利範圍第24項的方法,其令該第二電介質層 的厚度小於該第一電介質層的厚度。 (修正本)92414 23 1326916 第921238 92號專利申語垒 (9 9 年 3 月 4 /, 26·如申請專利範圍第24項的方 該第一厚度。 /、中該第二厚度小於 27.如申請專利範圍第24項的方法, 之形成步驟包括下列步驟:將具:、中該第電"質層 料沈積、將至少該第一半導體區=-電容率的-材 的未遮掩部份移除。 遮掩、以及將該材料 2 8.如申請專利範圍第24項的方 ^ jfe 其中將具有該第一雷 今羊的該材料沈積之步驟包括 罘電 積以及將-重疊材料沈積,以致使列人步::將-阻障層沈 阻障層顯現出該第一電容率。“該重登材料的該 29.如申請專利範圍第24項的方法, 掩邻於梦^ '、中將該材料之未遮 释部伤移除之步驟包括將該材料 ^ 與選擇式等向性㈣之其中之—者“擇式非等向性 3〇·如申請專利範圍第24項的方法 第二電介質屏之n 進一步包含在形成該 “質層之别將一罩層形成於該第-電介質芦的 暴路部份上之步驟。 曰、 3 1 ’如申請專利範圍第24項的方法, 一 % μ ^ ^ m ^ x ^ 形成該弟一電介 化日之步驟包括將該基板氧化、快速地將該基板熱氧 化、以及將該第二電介質層沈積的至少其中之_步驟。 (修正本)92414 24
TW092123892A 2002-09-02 2003-08-29 Semiconductor device including a field effect transistor and a passive capacitor having reduced leakage current and an improved capacitance per unit area TWI326916B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10240423A DE10240423B4 (de) 2002-09-02 2002-09-02 Halbleiterelement mit einem Feldeffekttransistor und einem passiven Kondensator mit reduziertem Leckstrom und einer verbesserten Kapazität pro Einheitsfläche und Verfahren zu dessen Herstellung
US10/403,481 US6821840B2 (en) 2002-09-02 2003-03-31 Semiconductor device including a field effect transistor and a passive capacitor having reduced leakage current and an improved capacitance per unit area

Publications (2)

Publication Number Publication Date
TW200406057A TW200406057A (en) 2004-04-16
TWI326916B true TWI326916B (en) 2010-07-01

Family

ID=31724249

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092123892A TWI326916B (en) 2002-09-02 2003-08-29 Semiconductor device including a field effect transistor and a passive capacitor having reduced leakage current and an improved capacitance per unit area

Country Status (3)

Country Link
US (1) US6821840B2 (zh)
DE (1) DE10240423B4 (zh)
TW (1) TWI326916B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3700708B2 (ja) * 2003-03-26 2005-09-28 ソニー株式会社 半導体装置の製造方法
US7078742B2 (en) 2003-07-25 2006-07-18 Taiwan Semiconductor Manufacturing Co., Ltd. Strained-channel semiconductor structure and method of fabricating the same
US6936881B2 (en) * 2003-07-25 2005-08-30 Taiwan Semiconductor Manufacturing Company, Ltd. Capacitor that includes high permittivity capacitor dielectric
US7112495B2 (en) 2003-08-15 2006-09-26 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method of a strained channel transistor and a second semiconductor component in an integrated circuit
US7071052B2 (en) * 2003-08-18 2006-07-04 Taiwan Semiconductor Manufacturing Company, Ltd. Resistor with reduced leakage
US7888201B2 (en) 2003-11-04 2011-02-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor-on-insulator SRAM configured using partially-depleted and fully-depleted transistors
US7087925B2 (en) * 2004-02-09 2006-08-08 Semiconductor Components Industries, L.L.C. Semiconductor device having reduced capacitance to substrate and method
JP4669246B2 (ja) * 2004-08-16 2011-04-13 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
TW200629421A (en) * 2005-01-12 2006-08-16 Sanyo Electric Co Method of producing semiconductor device
DE102005030585B4 (de) 2005-06-30 2011-07-28 Globalfoundries Inc. Halbleiterbauelement mit einem vertikalen Entkopplungskondensator und Verfahren zu seiner Herstellung
US7678636B2 (en) * 2006-06-29 2010-03-16 Taiwan Semiconductor Manufacturing Company, Ltd. Selective formation of stress memorization layer
US8558278B2 (en) 2007-01-16 2013-10-15 Taiwan Semiconductor Manufacturing Company, Ltd. Strained transistor with optimized drive current and method of forming
US7943961B2 (en) 2008-03-13 2011-05-17 Taiwan Semiconductor Manufacturing Company, Ltd. Strain bars in stressed layers of MOS devices
US7808051B2 (en) 2008-09-29 2010-10-05 Taiwan Semiconductor Manufacturing Company, Ltd. Standard cell without OD space effect in Y-direction
US9412883B2 (en) 2011-11-22 2016-08-09 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for MOS capacitors in replacement gate process
US9269833B2 (en) * 2011-11-22 2016-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for hybrid MOS capacitors in replacement gate process
US8735986B2 (en) * 2011-12-06 2014-05-27 International Business Machines Corporation Forming structures on resistive substrates
US8610172B2 (en) * 2011-12-15 2013-12-17 International Business Machines Corporation FETs with hybrid channel materials
WO2019239804A1 (ja) 2018-06-15 2019-12-19 株式会社村田製作所 キャパシタおよびその製造方法
CN113078159B (zh) * 2021-03-18 2023-08-29 长江先进存储产业创新中心有限责任公司 具有去耦电容的集成电路芯片及其制造方法

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS582071A (ja) 1981-06-25 1983-01-07 Mitsubishi Electric Corp 半導体装置の製造方法
US4466177A (en) * 1983-06-30 1984-08-21 International Business Machines Corporation Storage capacitor optimization for one device FET dynamic RAM cell
US4571816A (en) * 1984-12-11 1986-02-25 Rca Corporation Method of making a capacitor with standard self-aligned gate process
JPH01222469A (ja) 1988-03-01 1989-09-05 Fujitsu Ltd 半導体記憶装置とその製造方法
JPH0745616A (ja) 1993-07-29 1995-02-14 Nec Corp 半導体装置の製造方法
US5580826A (en) 1993-11-17 1996-12-03 Nec Corporation Process for forming a planarized interlayer insulating film in a semiconductor device using a periodic resist pattern
US5482894A (en) 1994-08-23 1996-01-09 Texas Instruments Incorporated Method of fabricating a self-aligned contact using organic dielectric materials
SG45497A1 (en) * 1995-09-05 1998-01-16 Chartered Semiconductors Manuf Low profile shallon trench double polysilicon capacitor
JP3415712B2 (ja) * 1995-09-19 2003-06-09 松下電器産業株式会社 半導体装置及びその製造方法
JP3563530B2 (ja) * 1996-05-31 2004-09-08 株式会社日立製作所 半導体集積回路装置
US5928960A (en) 1996-10-24 1999-07-27 International Business Machines Corporation Process for reducing pattern factor effects in CMP planarization
US6107189A (en) 1997-03-05 2000-08-22 Micron Technology, Inc. Method of making a local interconnect using spacer-masked contact etch
JPH118352A (ja) * 1997-06-14 1999-01-12 Toshiba Microelectron Corp 半導体集積回路装置及びその製造方法
US6064102A (en) 1997-12-17 2000-05-16 Advanced Micro Devices, Inc. Semiconductor device having gate electrodes with different gate insulators and fabrication thereof
US6093616A (en) 1998-05-11 2000-07-25 Taiwan Semiconductor Manufacturing Company Method of manufacture of stacked gate MOS structure for multiple voltage power supply applications
US5960289A (en) * 1998-06-22 1999-09-28 Motorola, Inc. Method for making a dual-thickness gate oxide layer using a nitride/oxide composite region
TW409344B (en) 1998-09-02 2000-10-21 United Microelectronics Corp Method of producing shallow isolation trench
US6187672B1 (en) 1998-09-22 2001-02-13 Conexant Systems, Inc. Interconnect with low dielectric constant insulators for semiconductor integrated circuit manufacturing
JP2000188400A (ja) * 1998-11-09 2000-07-04 Texas Instr Inc <Ti> 半導体デバイスを形成する方法
US6074955A (en) 1998-11-09 2000-06-13 United Microelectronics Corp. Method of fabricating a node contact window of DRAM
JP2000174132A (ja) * 1998-12-08 2000-06-23 Matsushita Electronics Industry Corp 半導体装置の製造方法
KR100301050B1 (ko) 1998-12-14 2002-06-20 윤종용 콘택을포함하는반도체장치의커패시터제조방법
DE50016103D1 (de) * 1999-05-12 2011-06-16 Qimonda Ag Kondensator für halbleiteranordnung und verfahren nselben
US6315637B1 (en) 2000-01-18 2001-11-13 Advanced Micro Devices, Inc. Photoresist removal using a polishing tool
US6417537B1 (en) 2000-01-18 2002-07-09 Micron Technology, Inc. Metal oxynitride capacitor barrier layer
US6406993B1 (en) 2000-03-10 2002-06-18 Advanced Micro Devices, Inc. Method of defining small openings in dielectric layers
US6294460B1 (en) 2000-05-31 2001-09-25 Advanced Micro Devices, Inc. Semiconductor manufacturing method using a high extinction coefficient dielectric photomask
US6566191B2 (en) 2000-12-05 2003-05-20 International Business Machines Corporation Forming electronic structures having dual dielectric thicknesses and the structure so formed
US6500755B2 (en) 2000-12-06 2002-12-31 Advanced Micro Devices, Inc. Resist trim process to define small openings in dielectric layers
US6844604B2 (en) * 2001-02-02 2005-01-18 Samsung Electronics Co., Ltd. Dielectric layer for semiconductor device and method of manufacturing the same
KR100437462B1 (ko) * 2001-10-04 2004-06-23 삼성전자주식회사 저전압 모스 트랜지스터 및 고전압 모스 트랜지스터를갖는 반도체소자의 제조방법

Also Published As

Publication number Publication date
DE10240423B4 (de) 2007-02-22
DE10240423A1 (de) 2004-03-18
US6821840B2 (en) 2004-11-23
US20040043558A1 (en) 2004-03-04
TW200406057A (en) 2004-04-16

Similar Documents

Publication Publication Date Title
TWI326916B (en) Semiconductor device including a field effect transistor and a passive capacitor having reduced leakage current and an improved capacitance per unit area
TWI287867B (en) Independently accessed double-gate and tri-gate transistors in same process flow
US6906398B2 (en) Semiconductor chip with gate dielectrics for high-performance and low-leakage applications
JP5559201B2 (ja) メモリデバイス及びメモリデバイスの形成方法
TWI503979B (zh) 包含一場效電晶體於一覆矽的絕緣層構造的半導體裝置
US11764286B2 (en) Reducing parasitic capacitance for gate-all-around device by forming extra inner spacers
US8735999B2 (en) Semiconductor device
TWI588902B (zh) 形成包含矽化及非矽化電路元件之半導體結構的方法
US7253484B2 (en) Low-power multiple-channel fully depleted quantum well CMOSFETs
TW201511283A (zh) 於鰭式場效電晶體半導體設備上形成接觸結構的方法及其所產生的設備
CN102498569B (zh) 双电介质三栅极场效晶体管
TW200534340A (en) Method and apparatus for forming an SOI body-contacted transistor
TW201125122A (en) Recessed contact for multi-gate FET optimizing series resistance
TWI696288B (zh) 遮蔽閘金氧半場效電晶體及其製造方法
TW200522270A (en) Method for fabricating semiconductor devices having silicided electrodes
US9735174B2 (en) FDSOI—capacitor
TW200307331A (en) Metal insulator semiconductor type semiconductor device and its manufacturing method
US11799014B2 (en) Gate structure and methods thereof
CN101772839B (zh) 具有金属栅极和高k电介质的电路结构
TWI701724B (zh) 半導體裝置與其製作方法
TWI409948B (zh) 製造具有不同高度接觸線之高密集度mosfet電路的結構與方法
KR101464710B1 (ko) 수직 디커플링 커패시터를 포함하는 반도체 디바이스
JP5148814B2 (ja) 漏れ電流を減少させ、単位面積あたりのキャパシタンスを改善した、電界効果トランジスタおよび受動コンデンサを有する半導体装置
TWI413170B (zh) 半導體元件結構及其製程
CN106033731A (zh) 半导体元件及其制作方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent