TWI326863B - Electro-optical device and electronic apparatus - Google Patents

Electro-optical device and electronic apparatus Download PDF

Info

Publication number
TWI326863B
TWI326863B TW094143678A TW94143678A TWI326863B TW I326863 B TWI326863 B TW I326863B TW 094143678 A TW094143678 A TW 094143678A TW 94143678 A TW94143678 A TW 94143678A TW I326863 B TWI326863 B TW I326863B
Authority
TW
Taiwan
Prior art keywords
circuit
signal
output
scanning
scan
Prior art date
Application number
TW094143678A
Other languages
English (en)
Other versions
TW200632814A (en
Inventor
Shin Fujita
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200632814A publication Critical patent/TW200632814A/zh
Application granted granted Critical
Publication of TWI326863B publication Critical patent/TWI326863B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

1326863
Ο) 九、發明說明 【發明所屬之技術領域】 本發明係有關於光電裝置及電子機器。 【先前技術】 作爲先前之光電裝置,例如有液晶裝置、有機 置等,在像素領域中形成有複數資料線、複數掃描 對應於他們的交叉處而成矩陣狀排列之像素電極的 上,設有薄膜電晶體(Thin Film Transistor:以下 TFT )。然後,液晶裝置的驅動電路,係由用來將 號或掃描訊號等以所定時序供給至資料線或掃描線 資料線驅動電路或掃描線驅動電路等所構成。 掃描線驅動電路,係用以下的方法來生成選擇 根據選擇訊號而生成掃描訊號。掃描線驅動電路, 係將開始脈衝依照時脈訊號及其所反轉而成之反轉 號而依序進行傳送而生成相位是錯開時脈訊號1/2 複數平移脈衝;然後,算出某個平移脈衝與下個平 的邏輯積而生成各掃描訊號。 可是,近年來,由於液晶顯示裝置的高解像度 精細化的進步,所以掃描期間越變越短。因此,資 無法充分寫入,而變成無法顯示所望的影像。於是 期望掃描期間能夠盡量延長。可是在此同時,掃描 是變長,則被選擇之自段掃描線與下段掃描線這種 複數掃描線可能會被同時選擇,導致影像縱線重疊 EL裝 線,且 每一個 稱之爲 資料訊 所需之 訊號, 首先, 時脈訊 週期的 移脈衝 化及高 料訊號 ,人們 期間若 相鄰的 ,也就 -4 - (2) 1326863 是發生了所謂的縱鬼影(串話’ cross-talk )。 於是,有人提出了在掃描線驅動電路中具備有利用反 轉器(inverter )所致之反轉延遲的串話防止電路的光電 裝置(例如專利文獻1 )。 〔專利文獻1〕日本特開2001-1 66 744號公報 【發明內容】
〔發明所欲解決之課題〕 可是在此同時,上記專利文獻1的光電裝置中,因爲 構成反轉器的電晶體的ON電流的參差,有時會導致相鄰 的複數掃描線被同時選擇的情形。 於是,本發明的目的,係在提供能夠確實防止複數掃 描線被同時選擇的光電裝置及具備該光電裝置的電子機器 〔用以解決課題之手段〕 本發明之光電裝置,係屬於具備了光電面板的光電裝 置,該光電面板係具有複數掃描線、複數資料線、對應於 前記掃描線與前記資料線之交叉處而設之像素,其特徵爲 ,隔著形成有前記像素之像素形成領域而設置有:向前記 複數掃描線之中第奇數條掃描線輸出第1掃描訊號的第1 掃描線驅動電路,和向前記複數掃描線之中第偶數條掃描 線輸出第2掃描訊號的第2掃描線驅動電路;前記第1掃 描線驅動電路係具有··第1平移暫存器部,係將根據時脈 -5- (3) (3)
1326863 訊號而將開始脈衝依序加以平移而分別輸出第1 的複數之第I平移單位電路,予以串聯而成:和 控制電路,係具備複數之第1演算單位電路,其 記各第】平移單位電路而被分別設置,並演算出 2掃描線驅動電路透過對應之前記第偶數條掃描 之前記第2掃描訊號與前記第1輸出訊號的邏輯 成前記第1掃描訊號;和第1輸出緩衝部,被連 第奇數條掃描線,並將前記第1掃描訊號,輸出 前記第奇數條掃描線;前記第2掃描線驅動電路 第2平移暫存器部,係將根據前記時脈訊號而將 脈衝依序加以平移而分別輸出第2輸出訊號的複 平移單位電路,予以串聯而成:和第2輸出控制 具備複數之第2演算單位電路,其係對應前記各 單位電路而被分別設置,並演算出從前記第1掃 電路透過對應之前記第奇數條掃描線所輸出之前 描訊號與前記第2輸出訊號的邏輯積,而生成前 描訊號;和第2輸出緩衝部,被連接至前記第偶 線,並將前記第2掃描訊號,輸出至對應之前記 掃描線。 藉此,複數掃描線之中,即使被配現在光電 側之第1條掃描線(亦即第奇數條掃描線)被選 第1掃描訊號,距離第1輸出緩衝部很近的像素 其配線長很短,故會立刻變成ON狀態。對此, 距離第1輸出緩衝部較遠部份的像素(例如掃描 輸出訊號 第1輸出 係對應前 從前記第 線所輸出 積,而生 接至前記 至對應之 係具有: 前記開始 數之第2 電路,係 第2平移 描線驅動 記第1掃 記第2掃 數條掃描 第偶數條 面板最上 擇而輸出 ,也由於 被形成在 線終端部 -6 - (4) 1326863
I 的像素)’係由於掃描線的阻抗及寄生電容而時間常數也 跟著變大’而不會立刻變成ON狀態,會比距離第1輸出 緩衝部較近之像素還要更慢地變成ON狀態。然後,被輸 出至下段之第2條掃描線(亦即第偶數條掃描線)的第2 掃描訊號,係藉由時間常數已變大之第1掃描訊號,和於 第2平移暫存器部上所生成之第2輸出訊號的邏輯積所生 成。換言之,是利用已被選擇之自段掃描訊號的傳播延遲 ’來進行下段掃描訊號的波形控制。因此,不會有第1掃 描訊號與第2掃描訊號是被重疊輸出的期間。其結果爲, 第1掃描線所對應之像素,和第2掃描線所對應之像素, 不會同時變成ON狀態。因此,由於同一資料訊號不會被 輸出至不同的掃描線,因此所謂的縱鬼影(或「串話」) 這類異常顯示就不會產生。 又,由於是透過像素形成領域而在其兩側部形成掃描 線驅動電路,因此相較於只在一側形成時,可以更縮小各 掃描線驅動電路的電路規模。再者,尤其是對於藉由增多 掃描線條數來實現高精細之光電面板的光電裝置,因爲其 掃描線的配線係以狹距而被形成因此來自輸出緩衝部的掃 描線亦以狹距而被形成,但由於將掃描線驅動電路分別在 像素形成領域的兩側部加以形成,因此來自輸出緩衝部的 掃描線之配線間距係可加寬。其結果爲,可使掃描線驅動 電路的設計變得較爲容易。 此處,作爲上記具備光電面板之光電元件,可列舉有 例如在各像素中具備有機電致發光元件的有機電致發光裝 (5) 1326863 置、具備液晶元件的液晶裝置等。又,作爲其他種類的光 電元件,可列舉有例如使用了數位微鏡裝置(DMD )之光 電裝置、使用電子放出元件的顯示器(FED)或SED( Surface-Conduction Electron-Emitter Display )等。甚至 ’作爲前記液晶裝置,除了可顯示所望影像的液晶顯示器 以外,亦包含作爲顯示器以外用途而使用的掃描器等。
在該光電裝置中’前記第1演算單位電路及前記第2 演算單位電路,係亦可分別以NAND電路及NOR電路所 構成。 藉此,各第1演算單位電路及第2演算單位電路,係 由 NAND電路及NOR電路所構成。因此,藉由組合 N AND電路及NOR電路,就可控制掃描訊號的傳播延遲 。其結果爲,下段掃描訊號的波形控制可容易地進行。 該光電裝置中,亦可爲,前記第1輸出控制電路,係 設於前記第1平移暫存器部與前記第1輸出緩衝部之間; 前記第2輸出控制電路,係設於前記第2平移暫存器部與 前記第2輸出緩衝部之間。 若此,則可爲各輸出控制電路與各平移暫存器部之間 ,例如,設有用來控制從各平移暫存器部所輸出之電壓訊 號的位準的位準平移器之構成》 在該光電裝置中,亦可爲,前記光電面板,係在前記 各第1掃描線與前記第1輸出控制電路之間,以及,前記 各第2掃描線與前記第2輸出控制電路之間,分別具備阻 抗體。 -8- 1326863
藉此,在各第1掃描線與第〗輸出控制電路之間,以 及,各第2掃描線與第2輸出控制電路之間,分別具備阻 抗體,就可使得已被選擇之自段的掃描訊號的傳播更爲延 遲。其結果爲,自段之掃描訊號與下段之掃描訊號會被重 疊輸出之期間,可以確實地排除。
在該光電裝置中,亦可爲,前記光電面板,係在前記 各第1掃描線與前記第1輸出控制電路之間,以及,前記 各第2掃描線與前記第2輸出控制電路之間,分別具備電 容。 藉此,在各第1掃描線與第1輸出控制電路之間,以 及,各第2掃描線與第2輸出控制電路之間,分別具備電 容,就可使得已被選擇之自段的掃描訊號的傳播更爲延遲 。其結果爲,自段之掃描訊號與下段之掃描訊號會被重疊 輸出之期間,可以確實地排除。 本發明之電子機器,係具備上記記載之光電裝置。 藉此,光電裝置係不會有複數掃描線被同時選擇,因 此所謂的縱鬼影(或「串話」)這類異常顯示不會發生。 其結果爲,可實現能夠顯示高品質影像的電子機器。 【實施方式】 以下將基於圖面來說明本發明具體化後的各實施形態 (第1實施形態) (7) 1326863 圖1所示係本發明之第1實施形態所述之光電裝置之 中去除外部電路後的光電面板,圖2係將同面板之剖面的 一部份剖開圖示,然後,圖3係槪略地圖示光電裝置的電 氣構成。圖4像素構成及資料線驅動電路構成的說明圖。
A」 本實施形態之光電裝置1 0,係使用多晶矽薄膜電晶 體而形成周邊驅動電路之主動矩陣型光電裝置。又,該光 電裝置1 〇係構成爲,令各像素之像素和電極隔著液晶 而面對面之對向電極之間的電位(共通電位VCOM ),在 低電位與高電位之間以每個作爲所定期間之1水平掃描期 間內進行反轉的共通振盪驅動,而向各像素交互地寫入正 極性之映像訊號與負極性之映像訊號。本實施形態中,雖 然是以共通振盪驅動來說明,但亦可爲與對向電極之電位 是被固定驅動的共通DC驅動。 - 光電裝置10,係具有光電面板21。該光電面板21, 係如圖1及圖2所示,具備元件基板22與對向基板23, 在該2張基板之間,本實施形態中,是封入了 TN ( Twisted Nematic)型的液晶24 »元件基板22與對向基板 23,係藉由含有間隔物(圖示省略)之密封材27保持著 一定的間隔,令彼此的電極形成面呈面對面而貼合,在其 間封入液晶24。密封材27,係沿著對向基板23的周緣而 形成,爲了封入液晶24而具有開口部27a。該開口部27a ,係在液晶24封入後,以封死材28加以封死。 元件基板22上,如圖3所示,係形成有:被配列在 Y方向上的2η條掃描線Y〗〜Y2n、被配列在X方向上的 -10- (8) (8)
1326863 m條資料線X 1〜Xm、對應於掃描線γ XI〜Xm之交叉而配置成矩陣狀的2nxm 元件基板2 2上則形成有,作爲對每個像 元件的多晶矽形薄膜電晶體(Thin Film 稱「TFT」)26。
如圖4所示,各T F T 2 6的閘極係連 Y 2 η之1條(例如掃描線γ 2 η ),其源| X 1〜X m之1條(例如資料線X 1 ),多 接至對應之1個像素25的像素電極29 過各TFT26而寫入致各像素25。又,如 基板22上,還形成有:身爲與對向基板 的銀點38、從外部電路輸入各種訊號的 驅動器用訊號線40、映像訊號線41、Y 4.2 等》 各像素25的像素電極29,係如圖2 和作爲設於對向基板23側之對向電極的 ,隔著液晶24而各自成對向。又,各像 由矩形之像素電極2 9與3 0之間的液晶 電容31、與該液晶電容31並聯而爲了满 漏電所需之積存電容32。如此,各像素 、像素電極29、共通電極30、液晶電笔 3 2等所構成。然後,各像素2 5,係一旦 (導通狀態),則被轉換成電壓訊號的名 會透過TFT2 6而寫入至液晶電容31與積 1〜Y2n與資料線 個像素2 5。又, 素25設置之開關 Transistor :以下 接至掃描線 i係連接至資料線 汽後,其汲極係連 >映像訊號是會透 圖1所示,元件 23側之連接端子 輸入端子3 9、X 驅動器用訊號線 及圖4所示,是 1個共通電極30 素25,係具備: 24所構成之液晶 ί低同液晶容量之 25,係由 TFT26 ί 31及積存電容 TFT26 變成 ON r像素之映像訊號 存電容32,一旦 -11 - (9) 1326863 TFT26變成0FF (非導通狀態),則電荷就會被保持在這 些電容中。 .光電裝置10,係如圖1及圖3所示,作爲已形成在 元件基板22上的前述之周邊驅動電路,而具備了透過像 素形成領域R(參照圖3)以用來驅動掃描線Y1〜Y2n所 需之—對掃描線驅動電路(Υ驅動器)33Α' 33Β。又, 光電裝置10係隔著像素形成領域R而在其下側具備用來 ^ 驅動資料線XI〜Xm所需之資料線驅動電路(X驅動器) 34。這些驅動電路,係在元件基板22上,使用薄膜電晶 體形成技術而形成。又,光電裝置10,係作爲外部電路 ’而如圖3所示具備時序發生電路11、影像處理電路12 及電源電路1 3。 時序發生電路11,係將同步訊號及時脈訊號,供給 至掃描線驅動電路(Y驅動器)33A、33B及資料線驅動 電路34,而控制這些電路的動作時序。從時序發生電路 t 11往掃描線驅動電路(Y驅動器)33A、33B,會供給作 爲同步訊號的傳送開始脈衝DY、時脈訊號YCK及反轉時 脈訊號YCKB。 又,從時序發生電路11往資料線驅動電路34,會供 給作爲同步訊號的傳送開始脈衝DX、時脈訊號XCK及反 轉時脈訊號XCKB。又,時序發生電路11,係同步於上記 同步訊號及時脈訊號,而控制著影像處理電路12的動作 時序。然後,時序發生電路〗1,係爲了同步於上記同步 訊號及時脈訊號而進行上記共通振盪驅動,因此會將供給 -12- (10) 1326863 至圖3所示之VCOM端子46的電壓(共通電位VCOM) ’每過1水平掃描期間便在低電位與高電位之間切換。 . 影像處理電路12,係處理這些輸入之視訊訊號或電 視訊號等映像訊號,將該映像訊號以受到時序發生電路 1 1所控制之動作時序,供給至資料線驅動電路3 4。本實 施形態中’從影像處理電路1 2供給至資料線驅動電路3 4 的映像訊號’係含有各像素的影像資料。各像素的影像資 ^ 料’係將各像素的亮度,例如以8位元的2進位數表示之 數位色階資料;是爲「0」〜「255」之256階段的色階値 〇 電源電路13,係生成各種電源電壓而輸出。 各掃描線驅動電路33A、33B,係藉由垂直掃描期間 的最初(最初1畫格)所供給之傳送開始脈衝DY、時脈 訊號YCK及反轉時脈訊號YCKB,而依序生成掃描訊號 G1〜G2n並輸出,藉此以將掃描線Y1〜Y2n依序加以選 ^ 擇。一旦掃描線Υ1〜Υ2η被依序選擇而向各掃描線供給 了掃描訊號G1〜G2n,則被選擇之各掃描線上所連接之所 有TFT2 6就會變成ON。此外,本說明書中,「1水平掃 描期間j ,係指被依序選擇之掃描線Y 1〜Y2n之一條上 所連接之所有像素25的電容31、32都被寫入映像訊號, 藉此而進行了 1線份之顯示的期間。此外,本說明書中, 「1畫格期間j ,係指依序選擇掃描線Υ 1〜Υ2η而所有的 像素25的電容(液晶電容31及積存電容32)中都被寫 入映像訊號,藉此而進行了 1畫面之顯示的期間。 -13- (11) 1326863 資料線驅動電路34’係如圖4所示,具備平移暫存 器36、取樣電路35及省略圖示之數位/類比轉換器等。 平移暫存器36,係藉由根據前記時序訊號而在各水 平掃描期間之最初所供給的傳送開始脈衝DX、時脈訊號 XCK及反轉時脈訊號XCKB,而依序生成選擇訊號並輸出 取樣電路35’係具備按照各資料線χ〗〜χηι而-- ·) 設置的複數之未圖不的開關。各開關,係爲例如一旦被輸 入Η位準之選擇訊號便紛紛變成on的傳輸閘( transmission gate ) 〇 具有如此構成之資料線驅動電路34,係在各水平掃 描期間中’一旦向在資料線X 1〜Xm上設置之前記各開關 ’從第1列之資料線X1的開關起依序輸入Η位準的選擇 訊號’則各開關會依序打開,隔著各資料線XI〜Xm及各 像素25的TFT26,映像訊號就會寫入至各像素。
其次,將上述之第1掃描線驅動電路33A及第2掃 描線驅動電路33B,根據圖3、圖5及圖6來更加詳述。 如圖3所示’各掃描線驅動電路33A、33B,係將後 記之平移脈衝根據時脈訊號YCK及反轉時脈訊號YCKB 而依序予以傳送之第1及第2依序傳送電路34A、34B, 和根據已被傳送之平移脈衝來生成掃描訊號G1〜G2n並 輸出之第1及第2輸出控制電路部35A、35B。又,第1 掃描線驅動電路33A的第1依序傳送電路3 4A,係連接至 2n條之掃描線Y1〜Y2n之中的第奇數條掃描線Yl、Y3、 -14- (12) 1326863 …,另一方面,第2掃描線驅動電路33B的第2依序傳送 電路34B ’則連接至第偶數條掃描線Y2、Y4.....Y2n。 再者,各第]及第2輸出控制電路部35A、35Β,係連接 至全部的掃描線Y1〜Y2n。 第1輸出控制電路部35Α,係透過掃描線Υ2、Υ4、 …、Υ2η而輸入掃描訊號G2、G4、... G2n。然後,第1輸 出控制電路部35A,係藉由來自第1依序傳送電路34A的
平移脈衝,和來自掃描線Y2、Y4.....Y2η的掃描訊號 G2、G4、…G2n,生成第奇數個掃描訊號G1、G3、…並 向對應之第奇數條掃描線 Yl、Y3、…依序輸出。又,第 2輸出控制電路部35B,係透過第奇數條掃描線γι、Y3 、…’而輸入掃描訊號G1、G3、…。然後,第2輸出控 制電路部35B,係藉由來自第2依序傳送電路3 4B的平移 脈衝,和來自掃描線Yl、Y3、…的掃描訊號Gl、G3、… ,生成第偶數個掃描訊號G2、G4、…並向對應之第偶數 條掃描線Y2、Y4、…依序輸出。 圖5係用來說明第1掃描線驅動電路33A及第2掃 描線驅動電路33B之細節的圖。圖6係用來說明第1掃描 線驅動電路33A及第2掃描線驅動電路33B之驅動的時 序圖。 如圖5所示,第1依序傳送電路34A,係具備第1平 移暫存器部40A'第1訊號生成部41A及第1位準平移器 42A。輸出控制電路部35A,係具備第1輸出控制電路 43 A及第1輸出緩衝部44A。 -15- (13) 1326863
第1平移暫存器部40A,係將n+1個平移暫存器單 位電路UaO〜Uan予以串聯而構成。各平移暫存器單位電 路UaO〜Uan,係具備2個時脈型反轉器CIO〗〜CInl、 CI02〜CIn2,與1個反轉器I〇a〜Ina。時脈型反轉器 CI01〜CInl、CI02〜CIn2,係當各個控制端子電壓爲Η 位準時會將各輸入訊號予以反轉而輸出,當控制端子電壓 爲L位準時則將輸出端子變成高阻抗狀態。各控制端子上 是被供給有,只有從時序發生電路1 1所輸出之所定期間 會成爲活化的前記時脈訊號 YCK與前記反轉時i訊號 YCKB。此外,本實施形態中係設定爲,掃描線Y1〜Y2n 是依照第1掃描線Υ1—第2掃描線Υ2—第3掃描線Υ3 —第4掃描線Υ4—…—第2η掃描線Υ2η—第1掃描線 Υ1 — ···之順序而被選擇。伴隨於此,如圖6所示,被供 給至第2掃描線驅動電路33Β的時脈訊號YCK,相較於 被供給至第1掃描線驅動電路33 Α的時脈訊號YCK,係 爲相位恰好延遲1/2週期的訊號。於是,爲了將其區別, 將被供給至第1平移暫存器部40A的時脈訊號YCK以 YCKa表示’被供給至第2平移暫存器部40B的時脈訊號 YCK以YCKb表示。 又,由於是在第1掃描線驅動電路33A在選擇了第1 掃描線Y1後,第2掃描線驅動電路33B才開始選擇第2 掃描線Y2,因此被供給至第2掃描線驅動電路33B的傳 送開始脈衝DY,相較於被供給至第1掃描線驅動電路 33A的傳送開始脈衝DY,係爲相位延遲恰好爲選擇第】 -16- (14) 1326863 掃描線γ 1之期間所對應份的訊號。於是,爲了將其區別 ,將被供給至第1平移暫存器部40Α的傳送開始脈衝DY .以DYa表示,被供給至第2平移暫存器部4 〇Β的傳送開 始脈衝DY以DYb表示。 然後,例如,平移暫存器單位電路UaO中,當時脈訊 號YCKa爲Η位準時,時脈型反轉器CIO 1係將傳送開始 脈衝DYa予以反轉而輸出。此時,由於反轉時脈訊號 YCKB係爲L位準,因此時脈型反轉器CI02的輸出端子 係成爲高阻抗狀態。因此,此時,傳送開始脈衝D Y a是 透過時脈型反轉器CI01與反轉器10a而被當作是平移脈 衝COa輸出。另一方面,反轉時脈訊號YCKB爲Η位準 時的時脈型反轉器CI02,係將從反轉器l〇a所輸出之平移 脈衝C0予以反轉而輸出至反轉器I〇a。此時,由於時脈 訊號YCK係爲L位準,因此時脈型反轉器CIO]的輸出端 子係成爲高阻抗狀態。此時,藉由時脈型反轉器CI02與 S 反轉器I〇a,就構成了鎖存電路。 藉此,各平移暫存器單位電路UaO〜U an,係同步於 時脈訊號YCKa及反轉時脈訊號YCKBa而將傳送開始脈 衝DYa予以逐次平移,生成平移脈衝COa〜Cna。藉由此 平移動作,如圖6所示,某平移脈衝和下個平移脈衝,其 活化期間(Η位準)是恰好重複時脈訊號YCKa的1/2週 期。 第1訊號生成部41A係具備有,對應於平移暫存器 單位電路UaO〜Uan而分別設置之η個NAND電路NDal -17- (15) 1326863
〜NDan。各NAND電路N D a 1〜N D an,係將來自對應之 平移暫存器單位電路的平移脈衝,和來自下段之平移暫存 器單位電路的平移脈衝,予以輸入。然後,NAND電路 NDal〜NDan,係將這些平移脈衝的邏輯積之反轉予以算 出而當作訊號S 1 a〜Sna加以輸出。如圖6所示,例如, NAND電路NDal,係將來自第1平移暫存器單位電路 Ua〇的平移脈衝c〇a與第2平移暫存器單位電路Ual的平 移脈衝Cla的邏輯積予以反轉而生成訊號Sla"NAND電 路NDal〜NDan係具有以下機能,在從來自平移暫存器單 位電路的平移脈衝成爲活化之期間中,扣除掉來自下段平 移暫存器單位電路的平移脈衝成爲活化之期間的期間中, 生成會成爲活化之訊號。 第1位準平移器42 A,係對應於平移暫存器單位電路 UaO〜Uan而具備η個。各第1位準平移器42A,係由增 幅電路Apl〜Αρη和反轉器Ivl〜Ινη所構成。然後,從第 1訊號生成部41Α所輸出之訊號Sla〜Sna,係透過其各 個對應之反轉器Ivl〜Ινη而輸入至增幅電路Apl〜Αρη。 增幅電路Apl〜Αρη,係促使所輸入之訊號Sla〜Sna的電 壓位準上升,直到相應於構成後段之第1輸出控制電路 43A之各邏輯元件會驅動之驅動電力的位準。因此,時脈 訊號YCKa及反轉時脈訊號YCKBa、第1平移暫存器部 40A及第1訊號生成部41A的各種訊號的電壓位準係可爲 很小。其結果爲,可以抑制光電面板2]全體的消費電力 -18- (16) (16)
1326863 第1輸出控制電路4 3 A,在本實施形態中,係由 2輸入之NOR電路Nal〜Nan所構成。各;NOR電路 〜Nan之中,第1NOR電路Nal的一方之輸入端子上 供給了低電源電壓VLL。又,第1NOR電路Nal的他 輸入端子上,被輸入有透過第1位準平移器42A所 而來的訊號Sla。然後,第1NOR電路Nal,係演算 電源電壓VLL與訊號Sla的邏輯積而生成輸出訊號 。因此,透過第1位準平移器42A所供給而來的L (VII位準)的訊號Sla —旦被輸入,則第1NOR Nal便生成Η位準的輸出訊號SR〗a。又,透過第1 平移器42A所供給而來的Η位準(Vhh位準)的訊號 —旦被輸入,則第1NOR電路Nal便生成L位準的輸 號 S R 1 a。 又,第2NOR電路Na2〜第nNOR電路Nan,係 一方之輸入端子上,透過第1位準平移器42A而被 有已經過位準提升的訊號S2 a〜Sna。他方之輸入端 係連接至前段的掃描線(也就是第偶數條掃描線Y2 、Y6、···當中的1條),而被輸入了從第2掃描線 電路33Β所輸出之掃描訊號G2、G4、G6、…。然後 NOR電路Na2〜Nan,係演算出透過第1位準平移器 所供給來的訊號S2a〜Sna,和來自連接至前段掃描 第2掃描線驅動電路33B的掃描訊號G2、G4、G6、 邏輯積,而生成對應之所定的輸出訊號SR2a〜SRna 如,第2N0R電路Na2,係演算出訊號S2a和已被供 η個 Nal ,被 方之 供給 出低 SRI a 位準 電路 位準 ;Sla 出訊 在其 輸入 子, 、Y4 驅動 ,各 42A 線之 …的 。例 給至 -19- (17) 1326863 其前段之第偶數條掃描線Y2的來自第2掃描線驅動電路 33Β的掃描訊號G2的邏輯積,而生成輸出訊號SR2a。
弟1輸出緩衝部44A,係對應於第1N0R電路Nal〜 第nNOR電路Nan而分別由2個反轉器rl、r2彼此串聯 而構成。然後,輸出訊號SR1〜SRn,係分別當作因透過 2個反轉器rl、r2而被延遲的掃描訊號G1、G3、G5、〜 ,向對應之第奇數條掃描線Yl、Y3、Y5 '…輸出。該第 1輸出緩衝部44A,係藉由透過反轉器rl、r2而輸出輸出 訊號 SR1〜SRn,來控制掃描訊號G1、G3、G5、·.·的輸 出時序。 藉由以上,被輸出至第奇數條掃描線Y3、Y5、…的 掃描訊號G3'G5、…,係被給予了,同步於時脈訊號 YCKa及反轉時脈訊號YCKBa的訊號S2a〜Sna,和被輸 出至其前段掃描線Y2 ' Y4、…(第偶數條掃描線)之掃 描訊號G2、G4、…的邏輯積。順便一提,第偶數條掃描 線Y2、Y4、…的各終端部(也就是第1掃描線驅動電路 33A側附近的部份)上,由於其各第偶數條之掃描訊號 G2、G4、…係隔著像素形成領域R而傳播,因此其時間 常數會變大。例如,如圖6所示,第2掃描線Y2的終端 部上的掃描訊號G2 end,係時間常數變大,其波形不但變 形而且還延遲。 此情況下,第〗掃描線驅動電路33A,係並非呼應著 傳送開始脈衝DY ( DYa )的時序而立即生成屬於下段的 第奇數條之掃描訊號G3,而是使用該時間常數很大的掃 -20- (18)1326863 描訊號G2end與訊號S2a的邏輯積來生成掃描訊號G3。 因此’如圖6所示,掃描訊號G3,係和前段之掃描訊號 G2,其各ON期間不會有所重疊。
換言之,第1掃描線驅動電路33A,係將已被輸出至 各第奇數條掃描線Y3、Y5、…的掃描訊號G3、G5、…, 利用被輸出至其個別對應之前段的第偶數條掃描線Y2、 Y4、…的掃描訊號G2、G4、…的傳播延遲而加以生成。 其結果爲,如圖6所示,掃描訊號G3、G5、…,係和前 段之掃描訊號G2、G4、…,其各ON期間不會有所重疊 另一方面,第2掃描線驅動電路33B,係和第1掃描 線驅動電路33A同樣地,具備:第2平移暫存器部4 0B、 第2訊號生成部41B、第2位準平移器42B、第2輸出控 制電路43B及第2輸出緩衝部44B。 然後,第2掃描線驅動電路33B,係向構成該第2輸 出控制電路43B之NOR電路Nib〜Nnb之一方的輸入端 子,輸入已透過第2位準平移器42 B而被位準提升過的訊 號Sib〜Snb。他方之輸入端子,係連接至前段的掃描線 (也就是第奇數條掃描線Yl ' Y3 '…當中的1條), 而被輸入了從第1掃描線驅動電路33A所輸出之掃描訊 號。然後,各NOR電路Nib〜Nnb,係演算出透過第2位 準平移器42B所供給來的訊號Sib〜Snb,和來自連接至 其前段掃描線之第1掃描線驅動電路33A所輸出的掃描 訊號Gl、G3、G5、…的邏輯積,而生成對應之所定的輸 -21 - (19) (19)
1326863 出訊號SR]b〜SRnb。然後,第2輸出緩衝 輸出訊號SRlb〜SRnb予以延遲而向對應之 線Y2、Y4、…分別當成掃描訊號G2、G4、 藉此,位於下段的第偶數個掃描訊號 係並非響應於傳送開始脈衝DY ( DYb )的 輸出,而是基於該時間常數已變大的掃描 G5、…而被生成。換言之,第2掃描線驅圍 將已被輸出至各第偶數條掃描線Y2、Y4、 G2、G4、…,利用被輸出至其個別對應之 條掃描線 Yl、Y3、Y5、…的掃描訊號G1 播延遲而加以生成。其結果爲,如圖6所 G2、G4.....係和前段之掃描訊號Gl、G3 各ON期間不會有所重疊。 申請專利範圍所記載之第1輸出訊號, 施形態中係對應於平移脈衝CaO〜Can。申 記載之第2輸出訊號,例如,在本實施形態 移脈衝CbO〜Cbn。申請專利範圍所記載之 如,在本實施形態中係對應於傳送開始脈衝 利範圍所記載之第1掃描訊號,例如,在本 對應於第奇數個掃描訊號Gl、G3、…。申 記載之第2演算單位電路,例如,在本實施 於NOR電路Nal〜Nan。 再者,申請專利範圍所記載之第1平移 如,在本實施形態中係對應於平移暫存器單 丨部44B,係將 :第偶數條掃描 …而輸出。 G2、 G4' …, 時序而被立即 I號 Gl 、 G3 、 ]電路3 3 B,係 …的掃描訊號 前段的第奇數 、G 3、…的傳 示,掃描訊號 、G5 、…,其 例如,在本實 請專利範圍所 中係對應於平 開始脈衝,例 :DY。申請專 實施形態中係 請專利範圍所 形態中係對應 單位電路,例 位電路U a 0〜 -22- (20) 1326863
Uan。再者’申請專利範圍所記載之第2平移單位電路, 例如’在本實施形態中係對應於平移暫存器單位電路U b 0 〜U b η。 如上記,若依據本實施形態,則具有以下效果。 (1 )若依據本實施形態,則隔著像素形成領域R而 設置第1掃描線驅動電路33Α與第2掃描線驅動電路33Β 。然後’第1掃描線驅動電路33Α的第1依序傳送電路 $ 34Α上連接著第奇數條掃描線γι、Υ3、…,第2掃描線 驅動電路33Β的第2依序傳送電路3 4Β上連接著第偶數 條掃描線Υ2、Υ4.....Υ2η。又,第1掃描線驅動電路 33 Α的第1輸出控制電路部35 a與第2掃描線驅動電路 33B的第2輸出控制電路部35B上,連接著掃描線Y1〜 Y2n。然後,第1輸出控制電路部35A,係藉由來自第1 依序傳送電路34Α的平移脈衝,和來自掃描線Υ2、Υ4、 …、Υ2η的掃描訊號G2、G4、…G2n的邏輯積,生成第 奇數個掃描訊號G1、G3、…並向對應之第奇數條掃描線 Yl、Y3、…輸出。又,第2輸出控制電路部35B,係透 過第奇數條掃描線Yl、Y3、…,而輸入掃描訊號Gl、G3 、…。然後,第2輸出控制電路部3 5 B,係藉由來自第2 依序傳送電路34B的平移脈衝,和來自掃描線Yl、Y3、 …的掃描訊號Gl、G3、…的邏輯積,生成第偶數個掃描 訊號G2、G4、…並向對應之第偶數條掃描線Y2、Y4、… 輸出。 因此’向第奇數條掃描線Yl、Y3、…輸出的掃描訊 -23- (21) (21)
1326863 號G1、G3、…’係和向前段的第偶數條掃描線γ2、 …、Υ2η輸出的掃描訊號G2、G4、…,其各ON期 不會有所重疊。其結果爲,對應於第奇數條掃描線 Y3、…的像素25 ’和第偶數條掃描線Y2、Y4..... 所對應之像素25,不會同時變成on狀態。因此,可 地防止複數掃描線被同時選擇。其結果爲,由於同一 訊號不會被輸出至不同的掃描線,因此所謂的縱鬼影 「串話」)這類異常顯示就不會產生》 (2 )若依據本實施形態,則隔著像素形成領域 設置第1掃描線驅動電路33Α與第2掃描線驅動電路 。然後,有2η條的掃描線Υ1〜Y2n當中,將第奇數 描線Yl、Υ3、…連接至第1掃描線驅動電路33Α, 偶數條掃描線Υ2、Υ4.....Υ2η連接至第2掃描線 電路33Β。因此,相較於只在一側設置掃描線驅動電 情形,各掃描線驅動電路的電路規模可以縮小。 (3)若依據本實施形態,則隔著像素形成領域 設置第1掃描線驅動電路33Α與第2掃描線驅動電路 。然後,有2η條的掃描線Υ1〜Υ2η當中,將第奇數 描線Υ1、Υ3、連接至第1掃描線驅動電路33Α,將 數條掃描線Υ2、Υ4、、Υ2η連接至第2掃描線驅動 33Β。因此,相較於只在一側設置掃描線驅動電路的 ,來自輸出緩衝部44Α、44Β的掃描線Υ1〜Υ2η的配 距可以加寬。其結果爲’可使掃描線驅動電路的設計 較爲容易。 Υ4、 間是 Υ1 ' Υ2η 確實 映像 (或 R而 33Β 條掃 將第 驅動 路的 R而 33Β 條掃 第偶 電路 情形 線間 變得 -24- (22) 1326863 (4 )若依據本實施形態,則第1及第2輸出控制電 路43A、43B,係以n〇R電路Nal〜Nan而構成。因此, 所生成之掃描訊號G1〜G2 n的波形控制可容易地進行。
(5 )若依據本實施形態,則將第1輸出控制電路 43Α,設在第】平移暫存器部4〇α與第!輸出緩衝部44Α 之間。又,將第2輸出控制電路43 Β,設在第2平移暫存 器部40Β與第2輸出緩衝部44Β之間。因此,各輸出控 制電路43Α、43Β和各第1及第2平移暫存器部40Α、 40Β之間’可以設置用來控制從各第】及第2平移暫存器 部40A、40Β所輸出之訊號位準的第1位準平移器42Α。 其結果爲’時脈訊號YCKa及反轉時脈訊號YCKBa、第1 平移暫存器部4 0A及第1訊號生成部41A的各種訊號的 電壓位準係可爲很小。其結果爲,可以抑制光電面板2 1 全體的消費電力。 (第2實施形態) 其次,將本發明具體化之第2實施形態,依照圖7而 加以說明。本第2實施形態中,關於和前記第1實施形態 相同構成部材係標以相同符號,並省略其詳述說明。 圖7係用來說明第2實施形態所述之第1掃描線驅動 電路33Aa及第2掃描線驅動電路33Ba之細節的圖。 如圖7所示,第1掃描線驅動電路33 Aa的第1輸出 控制電路43A及第2掃描線驅動電路33Ba的第2輸出控 制電路43B,係分別在掃描線γΐ〜Υ2η與各NOR電路 -25- (23) (23)1326863
Nal〜Nan、Nbl〜Nbn之間,插入了作爲延遲電路的阻抗 體Rs。因此,掃描訊號G1〜G2,係透過阻抗體RS而被 輸入至對應之NOR電路Nal〜Nan、Nbl〜Nbn。 因此,已被選擇之自段之掃描訊號G1〜G2,係會被 更進一步延遲而傳播。其結果爲,相較於上記第1實施形 態之光電裝置10,自段之掃描訊號與下段之掃描訊號會 被重疊輸出之期間,可被確實地排除。
(第3實施形態) 其次,將本發明具體化之第3實施形態,依照圖8而 加以說明。本第3實施形態中,關於和前記第1實施形態 相同構成部材係標以相同符號,並省略其詳述說明。 圖8係用來說明第3實施形態所述之第1掃描線驅動 電路33 Ab及第2掃描線驅動電路33Bb之細節的圖。 如圖8所示,第1掃描線驅動電路3 3 Ab的第1輸出 控制電路43A及第2掃描線驅動電路33Bb的第2輸出控 制電路43B,係分別在掃描線 Y1〜Y2n與各NOR電路 Nal〜Nan、Nbl〜Nbn之間,插入了作爲延遲電路的電容 Cp。因此,掃描訊號G1〜G2,係透過電容Cp而被輸入 至對應之NOR電路Nal〜Nan、Nbl〜Nbn。 因此,已被選擇之自段之掃描訊號G1〜G2,係會被 更進一步延遲而傳播。其結果爲,相較於上記第1實施形 態之光電裝置10,自段之掃描訊號與下段之掃描訊號會 被重疊輸出之期間,可被確實地排除。 -26- (24) 1326863 (第4實施形態) 其次,關於具備第1〜第3實施形態所說明過之光電 . 裝置10的電子機器的適用,依照圖9來加以說明。光電 裝置】〇,係可適用於攜帶型的個人電腦、行動電話、數 位相機等各種電子機器。 圖9係大型電視60的斜視圖。該大型電視60,係具 備:搭載有光電裝置10的大型電視用顯示單元6〗、揚聲 器62、複數之操作鈕63。即使在此情況下,顯示單元61 ,因爲不會有複數掃描線被同時選擇,因此所謂的縱鬼影 (或「串話」)這類異常顯示不會發生。其結果爲,可實 現能夠顯示高品質影像的電子機器。 此外,發明的實施形態,係並非侷限於上記實施形態 ,亦可實施如下。 〇上記第1〜第3實施形態中,是將第1輸出控制電 t 路43A,設在第I平移暫存器部4 0A與第1輸出緩衝部 44A之間。又,將第2輸出控制電路43B,設在第2平移 暫存器部40B與第2輸出緩衝部44B之間。然後,各輸 出控制電路43 A、43 B和各第1及第2平移暫存器部40 A 、4〇B之間,設置用來控制從各第1及第2平移暫存器部 40A、4〇B所輸出之訊號位準的第1位準平移器42A。這 些並非受到限定,而是亦可爲不具備各第1及第2平移暫 存器部40Α、40Β者。 -27- (25) 1326863 【圖式簡單說明】 〔圖〗〕第1實施形態所述之光電面板的圖。 〔圖2〕光電面板之剖面圖。 〔圖3〕光電裝置之電氣構成圖。 〔圖4〕像素構成及資料線驅動電路構成的說明圖。 〔圖5〕第1實施形態所述之第1掃描線驅動電路及 第2掃描線驅動電路之細節的說明圖。
〔圖6〕用來說明第1掃描線驅動電路及第2掃描線 驅動電路之驅動的時序圖。 〔圖7〕第2實施形態所述之第1掃描線驅動電路及 第2掃插線驅動電路之細節的說明圖。 〔圖8〕第3實施形態所述之第1掃描線驅動電路及 第2掃描線驅動電路之細節的說明圖。 〔圖9〕第4實施形態所述之作爲電子機器的大型電 視的斜視圖。 【主要元件符號說明】
CaO〜Can :作爲第1輸出訊號的平移脈衝
CbO〜Cbn :作爲第2輸出訊號的平移脈衝
Cp:作爲延遲電路的電容 DY :作爲開始脈衝的傳送開始脈衝 G1、G3、:作爲第1掃描訊號的第奇數個掃描訊'號 G2、G4、:作爲第2掃描訊號的第偶數個掃描訊號
Nal〜Nan :作爲第1演算單位電路的NOR電路 -28- (26) 1326863
Nbl〜Nbn :作爲第2演算單位電路的n〇r電路 R :像素形成領域
Rs.作爲延遲電路的阻抗體
UaO〜Uan:作爲第】平移單位電路的平移暫存器單 位電路
UbO Ubn.作爲第2平移單位電路的平移暫存器單 位電路 XI〜Xm :資料線 YCK :時脈訊號 Y1〜Y2n :掃描線 1〇 :光電裝置 2 1 :光電面板 2 5 :像素 33Α、33Aa、33Ab:第1掃描線驅動電路
I 33B、33Ba、33Bb:第2掃描線驅動電路 40A :第1平移暫存器部 40B :第2平移暫存器部 43A :第1輸出控制電路 43B :第2輸出控制電路 44A :第1輸出緩衝部 44B :第2輸出緩衝部 60 :作爲電子機器的大型電視 -29-

Claims (1)

  1. 1326363 HI修(更)正太 十、申請專利範圍 -玉-U^l^__1 第94143678號專利申請案 中文申請專利範圍修正本 民國98年1〇月i 5 1·一種光電裝置’係屬於具備了光電面板的光 ’該光電面板係具有複數掃描線、複數資料線、對 記掃描線與前記資料線之交叉處而設之像素,其特 隔著形成有前記像素之像素形成領域而設置有 記複數掃描線之中第奇數條掃描線輸出第i掃描訊 1掃描線驅動電路’和向前記複數掃描線之中第偶 描線輸出第2掃描訊號的第2掃描線驅動電路; 前記第1掃描線驅動電路係具有: 第1平移暫存器部,係將根據時脈訊號而將開 依序加以平移而分別輸出第1輸出訊號的複數之第 單位電路,予以串聯而成;和 第1輸出控制電路,係具備:複數之第1演算 路’其係對應前記各第1平移單位電路而被分別設 演算出從前記第2掃描線驅動電路透過對應之前記 條掃描線所輸出之前記第2掃描訊號與前記第1輸 的邏輯積,而生成前記第1掃描訊號:和第1輸出 ’係由至少2個反轉器所構成,被連接至前記第奇 描線,並將前記第1掃描訊號,輸出至對應的前記 條掃描線; 日修正 電裝置 應於前 徵爲, :向前 號的第 數條掃 始脈衝 1平移 單位電 置,並 第偶數 出訊號 緩衝部 數條掃 第奇數 1326863 前記第2掃描線驅動電路係具有: 第2平移暫存器部’係將根據前記時脈訊號而將前記 開始脈衝依序加以平移而分別輸出第2輸出訊號的複數之 第2平移單位電路,予以串聯而成;和 第2輸出控制電路,係具備:複數之第2演算單位電 路’其係對應目U sS各第2平移單位電路而被分別設置,並 演算出從前記第1掃描線驅動電路透過對應之前記第奇數 條掃描線所輸出之前記第1掃描訊號與前記第2輸出訊號 的邏輯積’而生成前記第2掃描訊號;和第2輸.出緩衝部 ’係由至少2個反轉器所構成,被連接至前記第偶數條掃 描線’並將前記第2掃描訊號,輸出至對應之前記第偶數 條掃描線。 2.如申請專利範圍第1項所記載之光電裝置,其中, 前記第1演算單位電路及前記第2演算單位電路,係 分別以NAND電路及NOR電路所構成。 3 ·如申請專利範圍第1項所記載之光電裝置,其中, 前記光電面板係, 在前記各第1掃描線與前記第1輸出控制電路之間, 以及’前記各第2掃描線與前記第2輸出控制電路之間, 分別具備延遲電路。 如申請專利範圍第3項所記載之光電裝置,其中, 前記光電面板係, 在前記各第1掃描線與前記第1輸出控制電路之間, 以及’前記各第2掃描線與前記第2輸出控制電路之間, -2- 1326863 分別具備阻抗體。 5 -如申請專利範圍第3項所記載之光電裝置,其中, 前記光電面板係, 在前記各第1掃描線與前記第1輸出控制電路之間 以及,前記各第2掃描線與前記第2輸出控制電路之間 分別具備電容。
    6·—種電子機器,其特徵爲具備如申請專利範圍第1 至5項之任一項所記載之光電裝置。
    -3-
TW094143678A 2004-12-14 2005-12-09 Electro-optical device and electronic apparatus TWI326863B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004361002A JP4534743B2 (ja) 2004-12-14 2004-12-14 電気光学装置及び電子機器

Publications (2)

Publication Number Publication Date
TW200632814A TW200632814A (en) 2006-09-16
TWI326863B true TWI326863B (en) 2010-07-01

Family

ID=36610857

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094143678A TWI326863B (en) 2004-12-14 2005-12-09 Electro-optical device and electronic apparatus

Country Status (5)

Country Link
US (1) US7623122B2 (zh)
JP (1) JP4534743B2 (zh)
KR (1) KR100774776B1 (zh)
CN (1) CN100426370C (zh)
TW (1) TWI326863B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101337256B1 (ko) * 2007-02-14 2013-12-05 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
JP2008289138A (ja) * 2007-04-20 2008-11-27 Seiko Epson Corp 半導体装置、電気光学装置及び電子機器
KR100969773B1 (ko) * 2008-07-04 2010-07-13 삼성모바일디스플레이주식회사 주사구동부 및 그를 이용한 유기전계발광표시장치
JP5153011B2 (ja) * 2010-07-30 2013-02-27 株式会社ジャパンディスプレイセントラル 液晶表示装置
JP6111531B2 (ja) 2012-04-25 2017-04-12 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
CN104252079B (zh) * 2014-09-28 2017-12-26 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
KR101938879B1 (ko) * 2017-10-27 2019-01-15 엘지디스플레이 주식회사 표시장치
CN111710273B (zh) * 2019-03-18 2023-12-08 群创光电股份有限公司 显示设备
CN112530350B (zh) * 2020-12-18 2023-07-18 厦门天马微电子有限公司 一种显示面板及显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3262175B2 (ja) * 1991-04-10 2002-03-04 株式会社富士通ゼネラル 液晶駆動法
JP3277382B2 (ja) * 1992-01-31 2002-04-22 ソニー株式会社 固定重複パタン除去機能付水平走査回路
JP3407370B2 (ja) * 1993-12-16 2003-05-19 セイコーエプソン株式会社 表示装置及び駆動回路
JPH10221676A (ja) * 1997-02-12 1998-08-21 Sony Corp 液晶表示装置およびその駆動方法
CN1204781A (zh) * 1997-04-28 1999-01-13 松下电器产业株式会社 液晶显示装置及其驱动方法
JP2000227784A (ja) 1998-07-29 2000-08-15 Seiko Epson Corp 電気光学装置の駆動回路および電気光学装置
JP3692846B2 (ja) * 1999-07-21 2005-09-07 セイコーエプソン株式会社 シフトレジスタ、シフトレジスタの制御方法、データ線駆動回路、走査線駆動回路、電気光学パネル、および電子機器
US6515648B1 (en) * 1999-08-31 2003-02-04 Semiconductor Energy Laboratory Co., Ltd. Shift register circuit, driving circuit of display device, and display device using the driving circuit
JP2001147415A (ja) * 1999-11-18 2001-05-29 Fujitsu Ltd 液晶表示装置
JP3893819B2 (ja) 1999-12-07 2007-03-14 セイコーエプソン株式会社 電気光学装置の駆動回路、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
JP2001249646A (ja) * 2000-03-06 2001-09-14 Toshiba Corp 液晶表示装置
JP2002023683A (ja) * 2000-07-07 2002-01-23 Sony Corp 表示装置およびその駆動方法
JP4474821B2 (ja) * 2002-04-16 2010-06-09 セイコーエプソン株式会社 シフトレジスタ、データ線駆動回路および走査線駆動回路
JP2004062161A (ja) * 2002-06-07 2004-02-26 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法、電気光学装置の走査線選択方法及び電子機器
JP4048969B2 (ja) * 2003-02-12 2008-02-20 セイコーエプソン株式会社 電気光学装置の駆動方法及び電子機器
JP2004361919A (ja) * 2003-05-12 2004-12-24 Seiko Epson Corp 電気光学パネルの駆動回路、並びにこれを備えた電気光学装置及び電子機器
US7130234B2 (en) * 2003-12-12 2006-10-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device

Also Published As

Publication number Publication date
CN1790473A (zh) 2006-06-21
CN100426370C (zh) 2008-10-15
KR20060067883A (ko) 2006-06-20
JP4534743B2 (ja) 2010-09-01
KR100774776B1 (ko) 2007-11-07
TW200632814A (en) 2006-09-16
US7623122B2 (en) 2009-11-24
JP2006171162A (ja) 2006-06-29
US20060139288A1 (en) 2006-06-29

Similar Documents

Publication Publication Date Title
TWI326863B (en) Electro-optical device and electronic apparatus
JP4168339B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
US7710377B2 (en) LCD panel including gate drivers
US7839374B2 (en) Liquid crystal display device and method of driving the same
KR101703875B1 (ko) 액정표시장치 및 그 구동방법
KR100968720B1 (ko) 액정 장치, 및 전자기기
JP2585463B2 (ja) 液晶表示装置の駆動方法
TWI235987B (en) Display device and driving method thereof
JP2004334171A (ja) 液晶表示パネルおよび液晶表示装置並びに駆動方法
JP2006267999A (ja) 駆動回路チップ及び表示装置
JP5283933B2 (ja) 液晶表示装置
WO2005114632A1 (ja) 表示装置および表示装置の駆動方法
JP2008309922A (ja) 表示装置
JP2004294733A (ja) 画像表示装置、該画像表示装置に用いられる信号線駆動回路及び駆動方法
JP3800863B2 (ja) 表示装置
JP2005196135A (ja) 液晶ディスプレイ装置の駆動方法及びその駆動回路
US6417847B1 (en) Flat-panel display device, array substrate, and method for driving flat-panel display device
US8115719B2 (en) Electro-optical device
JP2008033297A (ja) 液晶装置、および電子機器
JP2010049768A (ja) シフトレジスタ及び表示装置
JP2009103914A (ja) 液晶表示装置の駆動回路
JP2008216893A (ja) 平面表示装置及びその表示方法
JP2004109824A (ja) 電気光学装置、電気光学装置の駆動方法、電気光学装置の駆動回路および電子機器
TWI438761B (zh) 主動矩陣型顯示裝置
JP5035165B2 (ja) 表示駆動装置及び表示装置