TWI311825B - Electric device comprising phase change material - Google Patents

Electric device comprising phase change material Download PDF

Info

Publication number
TWI311825B
TWI311825B TW092127969A TW92127969A TWI311825B TW I311825 B TWI311825 B TW I311825B TW 092127969 A TW092127969 A TW 092127969A TW 92127969 A TW92127969 A TW 92127969A TW I311825 B TWI311825 B TW I311825B
Authority
TW
Taiwan
Prior art keywords
phase
region
resistor
conductor
electrical device
Prior art date
Application number
TW092127969A
Other languages
English (en)
Other versions
TW200409391A (en
Inventor
Henri Richard Lankhorst Martijn
Karina De Theije Femke
Rinaldo Meinders Erwin
Wartin Wolf Ronald
Original Assignee
Nxp Bv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nxp Bv filed Critical Nxp Bv
Publication of TW200409391A publication Critical patent/TW200409391A/zh
Application granted granted Critical
Publication of TWI311825B publication Critical patent/TWI311825B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • H10N70/8413Electrodes adapted for resistive heating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/861Thermal details
    • H10N70/8616Thermal insulation means
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Resistance Heating (AREA)
  • Waveguide Switches, Polarizers, And Phase Shifters (AREA)
  • Inorganic Insulating Materials (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Thermistors And Varistors (AREA)
  • Formation Of Insulating Films (AREA)
  • Developing Agents For Electrophotography (AREA)
  • Discharge Heating (AREA)

Description

1311825 玖、發明說明: 【發明所屬之技術領域】 本發明係關於一種具有一含有一電阻器的主體之電氣裝 置,該主體包含一相變化物質,其可以處於第一相和第二 相狀態,該電阻器具有一含有第一接觸區和第二接觸區的 表面,該電阻器具有一介於該第一接觸區和該第二接觸區 之間的電阻,當該相變化物質處於該第一相時該電阻具有 第一值,而當該相變化物質處於該第二相時該電阻具有第 二值,一第一導體電氣連接至該第一接觸區,一第二導體 電氣連接至該第二接觸區,該第一導體、該第二導體和該 電阻器能夠傳導用來加熱該相變化物質的電流以使該第一 相能夠轉變為該第二相,並且有一層用來降低在加熱期間 傳達至該主體的其他部分之熱流的介電物質。 【先前技術】 WO-A 00/57,498揭示一種在首段所述之電氣裝置的實施 例。 已知的裝置包含一含有相變化物質的電阻器,其可以 是,例如Te8iGei5S2As2 1 Te8iGei5S2Sb2或是含有比例為 (TeaGebSbi〇〇.(a+b))cTMi〇〇.c 之碲、鍺、銻和一種或多種過渡金 屬TM的物質,其中下標為原子百分比,a係低於70%,b係 高於5%並低於50%,而c係介於90和99.99%之間。該相變化 物質可以處於第一相,其可以是,例如,結晶相,並且其 可以處於第二相,其可以是,例如,非晶相。或者,該第 一相或該第二相,或是兩者,可以是部分非晶相及部分結 87716 -6 - 1311825 晶相,假使處於第一相之該具有相變化物質之電阻器和處 於第二相之該具有相變化物質之電阻器具有不同的電阻' 值。 該電阻器係經電氣連接至一第一導體和一第二導體,以 便測量電阻值。該第一導體和該第二導體可以包含,例如, 一種或多種如下物質:欽、氮化数、氮化数銘、氮化鈥碳、 石夕化数、鈿、碳、鎢、和鎢化欽。 該電阻器,該第一導體和該第二導體能夠傳導一電流, 其可以經由加熱使該相變化物質在該第一相和該第二相之 間轉變。咸信對於從一例如結晶相或主要是結晶相之具有 相對良好的傳導性的相轉變成為一例如非結晶相或主要是 非結晶相之具有相對差的傳導性的相來說’利用·一足夠強 的電流來加熱會導致該相變化物質的融化。加熱係利用該 第一導體、該第二導體和該電阻器本身的電阻來達成。三 種元件中的哪一個會對於加熱有最大的貢獻通常取決於這 些元件的材料和形狀。加熱在電流關閉時結束。該相變化 物質然後會迅速冷卻下來並自身配置成為一較偏非晶相的 排列。 當誘發從一導電性相對低的相變成一導電性相對高的相 之轉變時,加熱最初被不良的傳導性所抵銷,這使得直接 融化至少一部分的該相變化物質變得困難。咸信藉由在該 電阻器上應用一足夠強的電壓,就可能在該相變化物質中 局部謗發電崩潰,其導致高的局部電流密度以及較高的電 流。此時對應的加熱即足以將該相變化物質的溫度增加至 87716 1311825 高於其結晶溫度,因此使相變化可以發生。取決於加熱功 率和加熱時間,可以得到一結晶相或一種比轉變之前的相 更偏向結晶相的相。 已知的電氣裝置可用來做為一具有可變電阻的電阻器。 此型式的裝置可以用在所有型式的電路和積體電路中,其 需要一種電阻可在第一值和第二值之間轉換的電阻器。 已知的電氣裝置特別適於用來做為我們的電氣可窝及可 抹除式記憶體單元,其將承載的資訊轉譯成為電阻值。在 兩位元版本中,當電阻相對低時,該記憶單元係經指定為, 例如,「〇」,而當電阻相對高時,其係經指定為「1」。該電 阻可以藉由在該電阻器上供應電壓並且測量對應的電流來 輕易測得。該記憶體元件可以利用謗發如上所述之從第一 相變成第二相的轉變來寫入和抹除。 在一多位元記憶體單元中,該相變化物質能夠處於N種不 同的相狀態,其中N是大於二的整數。在每一個N相中,皆 具有一個表示此特定相的電阻值。該值因此可以用來指定 一個整數Μ給該記憶體單元,其中Μ不小於零並且不大於 Ν,此外Μ獨特地表示對應於此值的相。 當使用已知的電氣裝置來做為具有可變電阻的電阻器 時,通常希望第一相和第二相間的轉變可以盡量快速,並 且需要盡量小的電能。在首段所述之此類型的該第一電氣 裝置具有幾個毫秒的轉換時間和微焦耳的轉換功率,也就 是使相可以轉變所需的電能乘轉變時間。更先進的電氣裝 置具有幾十奈秒的轉換時間並需要幾皮(pic〇)焦耳的轉換 87716 1311825 功率。
這些改良係利用選擇I 質,利用設計在第-相和第佳間的轉換特性之相變化物 體積小幅改變之電氣裝置,變期間相變化物質 相傲以及精由使用—層用來熱隔絕 相支化物質的介電物質, 卜 ^ 減父流出該相變化物質的熱 未貫現。二氧财和氮切係經用來做為介電物質。 孩已知的電氣裝置之缺點是pf 率仍然是相對高的。讀了……卜,轉換功 【發明内容】 本發明之-目的在於提供—種在首段切述類型的電氣 裝置,其以相對低的轉換功率操作。 根據本發明,該目的係藉由包含具有尺寸介於05和50奈 米間的孔洞之多孔物質的介電物質來實現。 々本發明係基於洞悉一具有包含多孔物質之介電物質的電 氣裝置會有降低的轉換功率,其係歸功於該多孔物質較低 的熱傳導率。通常,該等孔洞基本上是球形或圓柱形,因 此孔洞尺寸係以其直徑來界定。 要真正得到具有降低的轉換功率之電氣裝置,該等孔洞 必須要大於0.5奈米。具有較小孔洞之介電物質的缺點是難 以生產孔隙度大於20%的此類物質。因此,微孔物質的熱性 貝14那些丨又有孔洞的對應的主體材料相似。較佳地,孔隙 度係大於20%。較佳地,孔隙度係大於45%。較佳地,該等 孔洞係大於1.0奈米。 具有大於50奈米之孔洞的物質之缺點是,肇因於相對大 87716 1311825 的孔w尺寸’幾乎*可能確實生產出尺寸小 的使用這些物皙> _ AA _ %曰丨U不木 $这氣裝置。對於具有大於5〇奈米的 ’《質來說’很難或甚至不可能密封該等孔洞,例如, 壁層4有大於%奈米的孔洞,其他使用在該電 = ㈣料’例如金屬或該相變化物質,可能會填滿 一些孔洞。因此該電氣裝置可能含有沒有恰當界定尺寸的 這些其他材料的層,而導致失效㈣氣裝置。此外,或另 外’該微孔物質的孔洞可能沒有封閉,並且某些或甚至所 有的孔洞皆被其他物質所填滿,這可能會導致短路。 根據本發明所使用的介電物質係在半導體製造中因為其 比二氧化矽還低的低介電常數而是已知的。因為此性質:、 並且除了處理他們的困難度之外,這些物質係經使用在以 無法再使用較高介電常數之介㈣率操作之積體電 路中。 私 右琢等孔洞的尺寸介於丨和…奈米之間是有利的,因為含 有具有此孔洞尺寸的介電物質之電氣裝置有特別低的轉換 功率。 在一較佳實施例中,該多孔物質具有基本上無水的孔 洞發明人所做的试驗指出在某些情況中,包含具有基本 上非無水的孔洞之多孔物質的電氣裝置在加熱該相變化物 貝時此會瓦~或分層。當该等孔洞基本上無水時則不會 發生這些問題。 在根據本發明之電氣裝置中’熱流係經減少,因此在相 轉變期間所加熱的電氣裝置的體積也縮小了。縮小的加熱 87716 -10- 1311825 體積具有额外的優勢,當該電氣裝置包含多於一個電阻 器,且其中每一個皆包含相變化物質時。在這些系統中, 眾所周知的問題是經由調整一個電阻器的相變化物質,另 一個電阻器的相變化物質可能被來自欲改變為其他電阻器 的電阻器之熱流不經意地調整。不經意調整到另一個電阻 器之相變化物質的可能性在根據本發明之電氣裝置上降低 „ 了。 . 這些效應,通常稱為干擾(crosstalk),在用來做為非揮發 性記憶體的電氣裝置陣列中是特別明顯的,因為在此應用 籲 中,該等電氣裝置間的距離通常是相對短的,因此優勢是 特別大的。 具有基本上無水之孔洞的介電物質可以藉由製造含有多 孔性二氧化矽或其他多孔性介電物質,例如二氧化鈦、氧 化Μ或氧化錄,接著以,例如,熱及/或真空來處理該多孔 性物質以去除基本上所有存在的水來獲得。 若該等孔洞具有疏水性表面是有利的。在此情況下,於 製造過程中就有可能將該電氣裝置暴露在含有水蒸氣的環® 境中。這是很便利的,因為如此就不需要特別注意環境中 、 可能的水氣污染。在製造期間,該電氣裝置可以在正常的 、 無塵室條件下移動。 該等孔洞之疏水性表面可以獲得,例如,藉由利用疏水 的多孔物質,例如多孔SiLK™。此物質在Waeterloos,J.J. 等於20 01年6月4至6日在美國加州Burlingame市舉行的IEEE 2001年國際内連線技術研討會公報第253-4頁中發表的「多 87716 -11 - 1311825 孔SiLK半導體介電物質之整合可行性」中敘述。其係由美 國密西根州Midland市之道氏化學(Dow Chemical)公司銷 售。或者,可以使用如在US-Bl-6,352,945和US-B1-6,383,955中所述的物質。此物質之實體可以Aurora™之名稱 在市場上購得,其係由荷蘭Bilthoven之ASM國際(ASM international)銷售。 若該多孔物質包含一有機矽酸鹽並且該疏水性表面具有 烴基(hydrocarbyl groups)是有利的。烴基,例如垸基和芳香 基係經利用使該表面成為疏水性。如從WO-A 00/39028中可 知者,這些基團在該多孔物質中合併以提供疏水性表面可 以在該多孔物質含有有機矽酸鹽時合宜地實現。 WO-A 00/39028之實施例5揭示一種含有比例為0.85:0。15 之四乙氧基珍(tetraethoxyorthosilicate)和曱基三乙氧基秒 烧(methyltriethoxysilane)的組成。10月桂酼,也稱做 (CH2CH2〇)l〇Ci2H25〇H,係經用來做為介面活性劑,並且 50/50的水及乙醇混合物係經用來做為溶劑。此外,使用氯 化氫做為催化劑。在老化之後,利用旋轉塗佈法將該組成 應用在碎晶片上。溶劑和酸在一加熱步驟中去除,之後利 用鍛燒完全去除介面活性劑。最後,藉由將該多孔層暴露 在一矽烷中,接著暴露在一真空處理中來進行去羥基化反 應。 在一實施例中,該多孔物質係藉由應用一層液相的包含 四-燒氧基珍燒(tetra-alkoxysilane)、烴基燒氧基秒燒 (hydrocarbylalkoxysilane)、一介面活性劑和一溶劑的組成至 87716 -12- 1311825 一基材上’其中四-烷氧基矽烷和烴基烷氧基矽烷的莫耳比 最大是3 :1,並且加熱該液相層以去除該介面活性劑以及該 溶劑’並形成該疏水性多孔層所製得的物質。較佳地,莫 耳比範圍在3:1和1:1 〇之間。 藉由使用一含有四-烷氧基矽烷和一種或多種例如芳香 基或燒基烷氧基矽烷(alkylalkoxysilanes)的烴基烷氧基矽烷 之混合物的組成,可以得到一不需要去羥基化後處理的穩 足層。本發明之此觀點係基於對於從烷氧基矽烷形成二氧 化矽網絡時,每一個矽原子需要低於四個烷氧基的認知。 任何餘下的烷氧基和水解之後形成的矽醇基使該二氧化矽 網絡成為親水性。關於四-垸氧基矽烷,該烴基烷氧基矽烷 含有較少的烷氧基。另一方面,該四_烷氧基矽烷和烴基烷 氧基矽烷含有較為疏水性的烴基。這些烴基的某些不會參 與形成該二氧化矽網絡。該烴基具有疏水的、非極性的特 性,並且阻絕該多孔二氧化矽網絡的水分吸收。較佳地比 例係大於1:10。已在一實驗中發現在大於1:1〇的比例下,該 多孔二氧化碎網絡係足夠穩定而可用來做為一電氣裝置中 的夕孔層。甚至更穩定的層在比例大於1:3下獲得。 、此情況中的該等表面之疏水性質意味著在多i约5〇%的 空氣濕度程度下不會發生水分吸收。這在實際應用中已足 夠,因為無塵室内的空氣濕度程度可以輕易地維持在和 50 /。<間。但疋,在製造&後,例如操作期間,該電氣裝置 可以暴露在-較高的空氣濕度程度下,因為一電氣裝置通 常會被封人-個層中使免受濕氣侵襲。隨著四_燒氧基較 87716 -13 - 1311825 對於烴基烷氧基矽烷的比例下降,對空氣濕度的敏感性也 下降’直到該等層對於空氣濕度完全不敏感為止。較佳地, 比例係低於3:1。已在一實驗中發現在高於3:1的比例下,該 多孔二氧化矽網絡的疏水性不足,並且機械穩定度也不足 以用來做為一電氣裝置内的多孔層。較佳地,比例係低於 1:1。較佳地,比例係高於2:3。 根據本實施例之電氣裝置的優勢在於該多孔物質具有基 本上一致的小於1 〇奈米的孔洞尺寸。利用該孔洞尺寸的功 效’該層可以合適地使用在一具有非常小的元件之積體電 路中,例如100奈米或70奈米或50奈米。若該等孔洞的尺寸 在該第一導體和該第二導體間距離的·水準的話,短路可能 會發生在該第一導體和該第二導體間,因此繞過該電容 器’而導致電氣裝置失效。 根據本貫私例之電氣裝置的另一個優勢在於該多孔物質 的熱膨脹係數相對於常用來做為相變化物質的物質和第一 導fa及弟一導體的來說小很多。因此,當加熱該相變化物 質時,該電氣裝置具有良好的機械穩定度。 此外’該電氣裝置可以忍受在該電氣裝置製造期間加熱 至咼至攝氏400度的溫度’這是有利的,因為其容許標準石夕 製程技術的使用。此外,該多孔物質(基本上)不會與其他常 用在矽技術中的物質反應。 有利的效益係藉由使用烴基烷氧基矽烷來達成,其中該 蚊基係逐自曱基、乙基和本基之中。某些或所有的煙基都 可以氟化’其具有额外的好處。此種苯基-、甲基_和乙基垸 87716 -14- 1311825 氧基矽烷在高至約400°C下是熱穩定的,容許其可以運用慣 用的方式來鍛燒。能夠在基本上無氧的環境中執行加熱通 常是有利的。較佳地,該燒氧基係一丁氧基、丙氧基、乙 氧基或甲氧基。 該烴基燒氧基石夕燒另外可以是三烴基燒氧基矽燒 (trihydrocarbylalkoxysilane)、二烴基二燒氧基珍燒 . (dihydrocarbyldialkoxysilane)以及烴基三炫氧基珍燒 ^ (hydrocarbyltrialkoxysilane)。特別適合的例子是曱基三曱氧 基秒燒(methyltrimethoxysilane)、曱基三乙氧基碎燒 春 (methyltriethoxysilane)、苯基三曱氧基秒燒(phenyltrime-thoxysilane)、以及苯基三乙氧基碎燒(phenyltriethoxy-silane)。藉由三種燒氧基交聯(crosslinking)的功效,此種燒 基三燒氧基矽燒可以非常輕易地整合進該二氧化矽網絡 中,因此,相對於從純四-燒氧基碎燒所得到的網絡,該網 絡的穩定度幾乎不會降低,若有降低的話。 特別有利的結果係藉由利用一含有莫耳比為1:1之四-燒 氧基矽烷和·曱基三甲氧基矽烷的組成來獲得。藉由利用此® 種組成,可以得到一熱傳導性低並且穩定度高的多孔層, * 甚至是在潮濕的情況下。 、 關於介面活性劑,可以使用陽離子型、陰離子型和非離 子型介面活性劑。實例為,尤其是,溴化十六烷基三甲基 铵(cetyltrimethylammoniumbromide)和氯化十六燒基三曱基 按(cetyltrimethylammoniumchloride)、 聚環氧乙烧 (polyethylene oxide) 5 聚環氧丙燒(polypropylene oxide)之三 87716 -15 - 1311825 段式(tnblock)共聚物、以及聚環氧乙烷醚(p〇iyethyiene oxide ether),例如聚氧乙烯(1〇)硬脂瞇(p〇ly〇xyethylene(1〇) stearyl ether) ° 有利的結果係藉由合併使用陽離子型介面活性劑來達 成,以超過0 ‘ 1:1之介面活性劑對於垸氧基妙燒整體的莫耳 比。在此,燒氧基碎燒的總體表示四_垸氧基硬虎和烴基燒 氧基矽烷的總量。以此方式,可以獲得熱傳導性相對低的 層。不像從純四-乙氧基矽(TE0S)所製備的多孔層一般,利 用上述方法所製造出來的多孔層保持穩定,即使該組成具 有高介面活性劑含量。所形成的層具有大於45%的孔隙度, 並且判足有良好的品質。加熱較佳地在一含有氧、氮及/或 氫的環境中進行。 有利的結果也藉由利用含有聚環氧乙烯、聚環氧丙烷和 聚裱氧乙婦做為單體單元(bl〇ck)的三段共聚物來做為介面 活性劑來達成。此種介面活性劑的一個例子係以plur〇nic F127為名,其係德國Ludwigshafen市的巴斯夫公司(basf) 之狂冊商標。此介面活性劑的化學組成在巴斯夫公司於網 際網路上所發佈的資料頁中提供。在該組成中之低濃度的 此介面活性劑已可導致一多孔層具有高孔隙度以及相應的 低熱傳導性。 在根據本發明之電氣裝置的有利實施例中,該多孔層具 有鬲於45%的孔隙度。較高的孔隙度之優勢在於,明確地 說,較低的熱傳導性。在此,使用國際純粹及應用化學會 (IUPAC)的定義,根據其定義孔隙度是總孔隙體積對於該層 87716 -16 - 1311825 表面體積的比例。國際化學會的定義於J. Rouqudrol等在 1994年所出版的純粹及應用化學第66卷第1739-1758頁中描 述。此相對高的孔隙度可以利用上述組成中相對高的介面 活性劑含量來獲得。但是在根據WO-A 00/39028的方法中, 較大量的介面活性劑導致所形成的層在鍛燒之後變得不穩 定。該不穩定性表示多孔二氧化矽網絡的瓦解,導致孔隙 度大幅度地從55降低至28%。 若該電阻器係經嵌入該主體内,使該層直接接觸該電阻 器是有利的,因為在此情況下流出該電阻器的熱流會有效 降低。 在一實施例中,該第一接觸區係比該第二接觸區小,並 且該第一導體有一個部分與該第二接觸區直接接觸,其係 嵌入該層内的部分。在此情況下,該第一接觸區内和該第 一導體之該部分内的電流密度比該第二接觸區内的電流密 度高。因此,加熱在該第一接觸區附近比在該第二接觸區 附近更有效。結果是,接近該第一接觸區的相變化物質, 特別是與該第一接觸區直接接觸者,係相對容易融化的。 用來融化接近該第一接觸區之相變化物質的加熱大部分係 由該第一導體及/或該第一導體和該相變化物質間的接觸 電阻來達到,特別是當該第一導體接近該第一接觸區的部 分具有相對差的傳導性時。藉由嵌入該第一導體接近該第 一接觸區的這個部分進入該層中,轉換功率有效降低,因 為此部分具有相對高的電流密度兼具相對低的傳導性,對 應出高的加熱功率。在此實施例中,流出該第一導體的這 87716 -17 - 1311825 個部分至主體沒有電阻器的部分,也就是不含有電阻器的 邵分,之熱流降低了。用來加熱該電阻器的熱流係經有效 地導向接近該第一接觸區的相變化物質。 在根據本發明之電氣裝置之一實施例中,該第一導體、 該第二導體、該電阻器和該層組成一記憶體元件,並且該 主體包含一記憶體單元陣列,每一個記憶體單元包含各自 的記憶體元件以及各自的選擇裝置,和一選擇線柵格,每 一個記憶體單元可透過連接至各自的選擇裝置之各自的選 擇線來分別存取。 此種電氣裝置可以用來做為非揮發性、電氣可窝入、電 氣可讀取以及電氣可抹除記憶體。因為每一個記憶體單元 皆包含一選擇裝置,個別的記憶體元件可以合宜地被選擇 來讀取,即測量電阻值,以及窝入和抹除,即謗發從第一 相至第二相的轉變。 本發明之記憶體元件可以電氣耦合至選擇裝置以及選擇 線以形成一記憶體陣列。該等選擇裝置容許每一個不連續 的記憶體單元可以被讀取並寫入而不干擾到儲存在該陣列 之相鄰或遠端記憶體單元内的資訊。通常,本發明不限於 使用任何特定型式的選擇裝置。選擇裝置的例子包含場效 電晶體、雙載子接面電晶體、和二極體,例如從,例如WO - A 97/075 50所獲知者。場效電晶體的例子包含接面場效電晶體 (JFET)和金屬氧化物半導體場效電晶體(MOSFET),例如 從,例如WO-A 00/39028所獲知者。MOSFET的例子包含 NMOS電晶體和PM〇S電晶體。此夕卜,NMOS和PMOS甚至可 87716 -18 - 1311825 以為CMOS技術形成在同一個晶片上。 通常,此類型的電氣裝置係盡可能緊密的,這意味著相 鄭電阻器間的距離很小。在這些根據本發明之包含介電物 質的電氣裝置中,交聯減少了。 在一實施例中,該選擇裝置包含一具有源極區域、汲極 區域和閘極區域的MOSFET,並且選擇線柵格包含N條第一 選擇線、Μ條第二選擇線,N和Μ是整數,以及一輸出線, 每一個記憶體元件之第一導體係電氣連接至一第一區域, 其係選自相應金屬氧化物半導體場效電晶體之該源極區域 和該汲極區域’每一個記憶體元件之弟二導體係電氣連接 至該輸出線,該相應的金屬氧化物半導體場效電晶體之第 二區域,其係選自該源極區域和該汲極區域並且與該第一 區域無關連,係電氣連接至Ν條第一選擇線之一,該閘極區 域係電氣連接至該Μ條第二選擇線之一。 在此類型的裝置中,該電阻器可以合宜地與該選擇裝置 整合。 【實施方式】 該電氣裝置1,在圖1中示出,具有與WO-A 97/07550中所 述相似的結構。其具有一主體2,包含複數個電阻器36,每 一個皆包含能夠處於第一相和第二相狀態的相變化物質。 在另一個未示出的實施例中,該主體2只包含一個電阻器 3 6。該相變化物質係Tesi Ge!5S2AS2。在另一個實施例中’其 係 Te8】Gei5S2Sb2。或者,包含比例為(TeaGebSbi〇〇_(a+b))cTMi〇〇.c 之碲、鍺、銻和一種或多種過渡金屬TM的物質可以用來做 87716 -19 - 1311825 為相變化物質,其中下標係原子百分比,a係低於7〇%,t 係阿於5%並且低於50%,而c係介於90和99.99%之間。 每一個電阻器36係經嵌入在該主體2内,並具有含有第一 接觸區5和第二接觸區6的表面。該電阻器36的每一個皆具 有介於各自的第一接觸區和各自的第二接觸區6之間的電 阻。每一個電阻在該相變化物質處於該第一相時皆具有一 第值,而在該相變化物質處於該第二相時具有—第二值。 孩主體2包含一單晶矽半導體晶圓1〇,其係—p型摻雜的 基材。形成在該P基材10内的有n+通道12,其以垂直於圖i 平面的方向延伸通過該晶圓10並形成一組選擇線的柵 格I電極,在此例中為y组,用以定址個別的記憶體元件 30。在此n+柵格結構上方是一n摻雜的結晶磊晶層14,其可 乂疋例如,約500奈米厚並且其中形成p摻雜的隔離通遒 W。這些p摻雜的隔離通道16如圖丨所示般一路延伸至該p基 材10。其完全圍繞該η磊晶層14的島嶼18延伸,據此該等〜 嶼係經界定並互相隔離。該等島嶼在w〇_A 97/〇755〇之圖2 的頂視圖中.更清楚示出,其中該口隔離通道係經示為形成— 界疋並隔離n磊晶物質之島嶼18的隔離栅格。代替該p摻雜 隔離通道,介電物質層可以用來做該等島嶼以的隔離。 一介電物質層20在該等島嶼18上形成孔隙22,該等孔隙 22界定出P+物質的擴散區域24。該p+區域和該11暴晶層的接 面界定出-系列的p-n接面,其中該n慕晶層的每一個區域 通過該層20的該等開口 22暴露出來。該等^接面二極體扮 /成選擇裝置2 6的角色。 87716 -20- 1311825 '邊记隐姐7^件30係沈積在個別的電氣組中之P+區域24上 I與β等選擇裝置26接觸。每一個記憶體元件%包含— 第導阮3,其係電氣連接至該第一接觸區5,並且包含一 子薄的例如4目之'^度抗腐蚀金屬之電氣接觸層32以及-例如碳的導電擴散障壁層3 4。該記憶體元件3 〇的每一個進 步G i如上所述般由一相變化物質形成之電阻器3 6,以 及一第二導體4,其係電氣連接至該第二接觸區6,並包含 亿於上邯的薄的例如鉬之高度抗腐蝕金屬之電氣接觸層 40以及一例如碳的導電擴散障壁層%。該等接觸層32、μ、 38和40以及該電阻器36係與在w〇_A 97/〇755〇中所述者相 同。 叆第一導體3、該第二導體4和該電阻器36能夠傳導用來 加熱該相變化物質的電流以使該第一相可以轉變為第二 相’如上面所詳述般。 圍繞該記憶體元件30之橫向周邊部分的介電物質之層2〇 和39熱隔離該記憶體元件3〇之電阻器36。這進一步保持、 限制並控制熱在加熱期間流至該主體中沒有電阻器的部 分’因此限制了轉換能量。 根據本發明,層20和39的至少一個係由一含有多孔物質 之介電物質組成’該多孔物質具有尺寸介於0.5和50奈米之 間的孔洞。較佳地’該等孔洞的尺寸係介於1和1〇奈米間。 在一實施例中,該等孔洞基本上是無水的。較佳地,至少 層39,其係與該電阻器36直接接觸,係由此種物質所組成。 此種多孔物質之不同的實施例將會在下面敘述。 87716 -21 · 1311825 為製造圖1所示之該電氣裝置1,該等層32、34、36、38 和40係經飯刻,該層39係經形成在該等蝕刻層上方,接著 被蚀刻以如所示般留下位於該等記憶體元件30上的開口。 沈積在由層32、34、36、38和40所形成之整個結構上方的 疋選擇線42,其形成另一組選擇線的x_y柵格之電極,在此 例中為X組,用以定址個別的記憶體元件3〇。該等選擇線42 可以由,例如鋁、鎢或銅形成。以一適宜的封膠(encapsulant) 所製成之封裝層44將整個積體結構覆蓋住,例如四氮化三 矽(SuN4)或例如聚醯胺之塑膠材料。 該主體2此時含有一記憶體單元陣列,每一個皆包含各自 的記憶體元件30以及各自的選擇裝置26。該主體2進一步包 含一選擇線12和42的柵格,以使每一個記憶體單元可以透 過連接至各自的選擇裝置26之各自的選擇線12和42來個別 存取。此積體電路之詳細說明從W〇-A 97/07 550中是已知 的,具體參見圖2-4。 該多孔物質可以包含多孔二氧化矽或任何其他多孔介電 物質,包含,例如,具有尺寸介於〇.5和5〇奈米間的孔洞之 氧化鈥、氧化訊或氧化锆。較佳地,該等孔洞基本上是無 水的。為此,該多孔二氧化矽、氧化鈦、氧化釩或氧化鍺 利用,例如,加熱及/或在一真空中處理以去除基本上所有 存在的水分=5 在一實施例中,該等孔洞具有疏水性表面,在此情況下 其具有在製造期間將該電氣裝置暴露在含有水蒸氣的環境 中的可能性之優勢。該等孔洞之疏水性表面可以,例如, 87716 -22- 1311825 藉由利用疏水的多孔物質,例如,多孔SiLKTM來獲得,其 係由美國密西根州Midland市之道氏化學(D〇w chemicai)公 司銷售。或者’也可以使用在US-Bl-6,352,945和US-B1-6,383,955中所述的物質。 在另一個實施例中,該多孔物質包含本身非疏水性之有 機石夕酸鹽’並且該等孔洞係利用合併係選自燒基和芳香基 之基團至該主體内的方式來提供疏水性表面,因此該表面 至少具有這些基團的某一些。在此實施例中,該多孔物質 係如在WO-A 00/39028中所述般製造。其係由一含有比例為 0.85:0.15 之四乙氧基矽(tetraethoxyorthosilicate)和曱基三乙 氧基碎垸(methyltriethoxysilane)的組成製得。 在另一個實施例中,該多孔物質係藉由應用一層液相的 包含四-燒氧基碎燒(tetra-alkoxysilane)、烴基燒氧基碎燒 (hydrocarbylalkoxysilane)、一介面活性劑和一溶劑的組成至 一基材上,其中四-烷氧基矽烷和烴基烷氧基矽烷間的莫耳 比取大是3 :1,並且利用加熱該液相層來去除該介面活性劑 以及該溶劑·,同時形成該疏水性多孔層來獲得。 一種獲得此多孔物質的方法在未發表的專利申請案Ep 〇1,203,536.6中描述。為製造根據本實施例之電氣裝置1,該 等層32、34、36、38和40係經#刻,並且該層39係以如下 方式形成在該等蝕刻層上:該等層20、32、34、36、38和 40係經提供一種含有四-烷氧基矽烷、烴基烷氧基矽烷、— 介面活性劑和一溶劑的組成。具體的組成在表1中列出,其 中的某些會在下面詳細討論。關於溶劑,使用的是醇、水 87716 -23 · 1311825 以及小量的酸之混合物。適合的醇包含,尤其是,甲醇、 乙醇、丙醇和丁醇。在乾燥並加熱至40(rc後,該多孔物質 39即形成。已發現所形成之該層的厚度取決於旋轉塗佈期 間的轉數、該組成的黏性和該组成的稀釋度。若使用溴化 十π烷基三曱基銨(CTAB)來做為介面活性劑,該孔洞尺寸 是2-3奈米;若使用Pluronic F127來做為介面活性劑,該孔 洞只寸是7-8奈米。利用X光繞射和穿透式電子顯微鏡設備 所做的測量顯示出該孔洞尺寸基本上是一致的。此層的性 質取決於組成,如在表2中所示者。 實施例1 在攪拌下形成一種具有四乙氧基矽(TE〇s)、曱基三甲氧 基矽烷(MTMS)、水和乙醇的組成,其係利用氯化氫來酸 化。四乙氧基矽:甲基三甲氧基矽烷:水:乙醇:氯化氫 的莫耳比是0.5:0.5:1:3:5.10〇。此組成係經加熱至6(rc持續 90分鐘。水、乙醇、氯化氫和溴化十六烷基三甲基銨(ctab) 係經加入此預處理過的組成中以獲得四乙氧基矽:甲基三 曱氧基矽烷.:水:乙醇:氯化氫:溴化十六烷基三甲基銨 為0.5:0.5:7.5:20:0.006:〇.1〇之莫耳比。將該組成在室溫下攪 拌三天。接著,在一KadSuss CT62旋轉塗佈機中利用1000 rpm旋轉塗伟一分鐘來提供該組成。在13(rc下於一加熱板 上將該層乾燥ίο分鐘,接著在空氣中加熱至40(rc 一個小 時。以此方式可以獲得厚度為2〇〇_4〇〇奈米之多孔層,其具 有2.4的介電常數和44%的孔隙度,如在表2中所列出般。 在此例中,介電常數係利用一汞探針(來自MSI電子之 87716 -24- 1311825
Hg-612型)在1 MHz的頻率下測量。該孔隙度係利用以下熟 知技藝者已知的兩種方法的至少一種來測定:基於折射率 並利用層厚度測量以及拉塞福背向散射分析(Rutherford back scattering)。折射率係透過橢圓儀(ellipsometry)來測 定,利用JA Woolam公司的VASE橢圓測厚儀(ellipsometer) VB-250。從此值可以透過去極化係數(depolarization factor) 為0.33之布魯格曼等效介質近似法(Bruggeman effective medium approximation)來決定孑L 隙度。 實施例2 製備一種具有TEOS、MTMS、水、乙醇、氯化氫和CTAB 的組成,其中增加介面活性劑的含量,與實施例1相比,至 0.2 2。在此實施例中,該介面活性劑係一陽離子型介面活性 劑,並且該介面活性劑和燒氧基珍燒的總量係以大於0.1:1 的莫耳比存在。利用在實施例1中所述的方式來處理該組 成。這導致一電氣裝置,其中該多孔物質具有大於45%的孔 隙度,該多孔物質具有56%的孔隙度。 實施例3 將實施例2的組成在室溫下攪拌三天。接著,在一 KarlSuss CT62旋轉塗佈機中利用1000 rpm旋轉塗伟一分鐘來提供該 组成。在130°C下將該層乾燥10分鐘,接著在一含有體積百 分比93%的氮氣和體積百分比7%的氫氣之氣體混合物中加 熱至400°C —個小時。 TEOS =四乙氧基矽 HCAS=烴基烷氧基矽烷 1311825 CTAB =溴化十六烷基三甲基銨 MTMS =曱基三甲氧基矽烷 PhTES =苯基三乙氧基矽烷 F127 = Pluronic F127,一種含有聚環氧乙烷、聚環氧丙烷和 聚環氧乙烯做為單體之三段式共聚物;
Bri_j76=聚氧乙烯(10)硬脂醚,C18H37(OCH2CH2)nOH,n*10 DMDES =二曱基二乙氧基矽燒
編號 TEOS HCAS 介面 活性劑 氯化氫 • 10'3 水 EtOH 應用 加熱 1小時 1 0.75 MTMS, 0.25 CTAB, 0.08-0.14 4 5 20 浸入 空氣中 400°C 2 0.75 PhTES, 0.25 CTAB, 0.1 4 5 20 旋轉 塗佈 空氣中 350〇C 3 0.5 MTMS, 0.5 CTAB, 0.10-0.22 6 7.5 20 旋轉 塗佈 空氣中 400。。 4 0.5 MTMS, 0.5 CTAB, 0.10-0.22 6 7.5 20 旋轉 塗佈 7%氫 氣中、 氮氣中 400。。 5 0.5 MTMS, 0.5 F127, 0.0052 4 5 20 浸入 空氣中 400°C 6 0.5 MTMS, 0.5 F127, 0.006 4 5 20 旋轉 塗伟 空氣中 400°C 7 0.5 MTMS, 0.5 F127, 0.006 4 5 10 旋轉 塗佈 空氣中 400。。 8 0.5 MTMS, 0.5 CTAB, 0.10 4 5 20 旋轉 塗佈 空氣中 400°C 9 0.5 MTMS, 0.5 Brij 76, 0.14 4 5 20 旋轉 塗佈 空氣中 400°C 10 0.67 DMDES, 0.33 CTAB, 0.18 4 5 20 .旋轉 塗彳布 空氣中 400°C 11 0.67 DMDES, 0.33 CTAB, 0.18 4 5 20 旋轉 塗佈 7%氫 氣中、 氮氣中 400°C 87716 -26- 1311825 表1,組成,應用和加熱方式。列出的數字表示莫耳比。 編號 介面活性劑濃度 孔隙度 1 0.08 45% 0.10 49% 0.12 54% 0.14 53% 2 0.1 45% 3 0.10 44% 0.13 50% 0.16 53% 0.19 53% 0.22 56% 4 0.10 45% 0.16 54% 0.22 56% 5 F127/0.0052 54% 表2-利用組成1 -5以不同量的介面活性劑製備出的多孔層 之孔隙度。除非另外註明,否則所使用的介面活性劑是 CTAB。 編號 旋轉塗柿期間之rpm 層厚度(nm) 孔隙度 6 1000 rpm 692 54% 750 rpm 851 57% 500 rpm 1030 57% 7 1000 rpm 1545 59% 750 rpm 1802 60% 8 1000 rpm 409 46% 750 rpm 473 46% 500rpm 568 46% 9 1000 rpm 494 59% 10 1000 rpm 441 53% 11 1000 rpm 438 51% 87716 -27 - 1311825 ^ 3-利用組成6-11在旋轉塗佈期間以不同的轉數製備出 的多孔層之層厚度和孔隙度。 在另一個實施例中,圖2所示之電氣裝置100係與從WO-A 00/57498所知者相似。該電氣裝置100係形成在一半導體基 材10 2上,其可以是,例如,形成一 ρ基材之p摻雜的石夕,用 來沈積所示之配置的其餘元件。或者,該基材可以是一單 晶坤化鎵晶圓或一玻璃基材。其含有一與從WO-A 00/57498 所知者相同的記憶體單元之N X Μ陣列,具體參見該專利申 請案之圖4。在此,Ν和Μ是整數,每一個記憶體單元皆包 含各自的記憶體元件103和各自的選擇裝置104。在圖2所示 之實施例中,每一個記憶體單元皆包含兩個獨立的記憶體 元件103Α和103Β。該第一導體130Α、該第二導體270Α、該 電阻器250和該等介電物質層126、140和260構成記憶體元 件103Α,並且該第二導體130Β、該第二導體270Β、該電阻 器250和該等層126、140和260構成記憶體元件13 0Β。換句 話說,該記憶體元件103Α和103Β分享同樣的電阻器250和同 樣的層12 6、14 0和2 6 0。 該電阻器250,其可以含有如上所述之相變化物質,具有 分別包含第一接觸區132Α和132Β,以及第二接觸區272Α和 272Β的表面。做為記憶體元件103Α的一部份,該電阻器250 具有介於該第一接觸區132Α和該第二接觸區272Α之間的 電阻,當該相變化物質處於第一相時,其具有第一值,而 當該相變化物質處於第二相時則具有第二值。做為記憶體 元件103Β的一部份,該電阻器250具有介於該第一接觸區 87716 -28 - 1311825 132B和該第二接觸區272B之間的電阻,當該相變化物質處 於第一相時,其具有第一值,而當該相變化物質處於第二 相時則具有第二值。該第一導體130A和130B,可以包含, 例如,與上述之第一導體3同樣的物質,係分別電氣連接至 該第一接觸區132A和132B。該第二導體270A和270B,可以 包含,例如,與上述之第二導體4同樣的物質,係分別電氣 連接至該第一接觸區272A和272B。該第一導體130A、該第 二導體27〇A和該電阻器250能夠傳導用來加熱該相變化物 質的電流,以使第一相可以轉變為第二相,因而改變該第 一記憶體元件103 A的電阻。類似地,該第一導體130B、該 第二導體270B和該電阻器250能夠傳導用來加熱該相變化 物質的電流,以使第一相可以轉變為第二相,因而改變該 第二記憶體元件103B的電阻。 如在圖2所示之實施例中所示者,一介電物質層260為該 電阻器250和該輸出線271之間的電氣隔離做準備,因此該 電阻器250只透過該第二導體270A和270B連接至該輸出線 271。該介電層260也提供一熱毯(blanket),以降低加熱期間 流至該主體101中沒有電阻器250部分的熱。該介電層140將 該第一導體130A與該第一導體130B電氣隔離。一可以包含 硼磷矽玻璃(BPSG)之介電層180係經沈積在該電氣裝置100 上方。 與從WO-A 00/57498中所知的電氣裝置類似,該等第一導 體130A和130B係導電侧壁間隙壁,也稱為導電間隙壁,沿 著該介電區域126之侧壁表面126S延伸。該電阻器和該第一 87716 -29- 1311825 導體130八和刪間的接觸區分別是該第一接觸區胳和 132β。因此,該電阻器25〇和該等第一導體13〇八和13犯間 唯一的電氣耦合係分別透過整體或部分的第一接觸區π2Α 該等第一導體13〇A和13OB的其餘部分係利用介電 層126和140來與該電阻器25〇電氣隔離。 ,或者,孩第一導體130A及/或130B可以形成為導電侧壁間 隙壁’藉由共形(⑶nfGrmal1}〇沈積—或多層接觸層在盲孔之 側壁表面或表面上,如從w〇_A〇〇/57498 *可知者。該盲孔 可乂疋圓形、方形、矩形或不規則形。該等導電侧壁間隙 壁也可以藉由共形沈積一或多層接觸層在一柱狀物⑽㈣ 或平頂區域(mesa)的側壁表面上來形成。該盲孔的其餘空間 利用一介電物質層來填滿,較佳地包含具有無水孔洞的多 孔物質。此物質的實施例已在上面描述過。 根據本發明,該等層126、140、1 80和260的至少一個係 由含有多孔物質之介電物質組成,而該多孔物質具有尺寸 介於0.5和50奈米間的孔洞。以此方式,流至該主體1〇丨沒有 電组器2 5 0邵分的熱減少了,導致一降低的轉換功率。較佳 地,该等層126、140和260的至少一個,其係與該電阻器250 直接接觸’係由此種物質構成。較佳地,該孔洞尺寸係介 於1和10奈米之間。在一較佳實施例中,該等孔洞基本上是 無水的。該多孔物質之不同實施例已在上面描述過。 在圖2之實施例中,該等第一接觸區132八和132B係分別比 對應的第二接觸區272A和272B小。該等第一導體130A和 130B的每一個皆含有分別與該第—接觸區132八和132B直 87716 -30- 1311825 接接觸的部分。較佳地,此部分係嵌入在層126和14〇中, 其包含具有基本上無水的孔洞之多孔物質,因為在此情況 下,流至該王體101沒有孩電阻器250部分的熱特別有效地 降低了。肇因於相對小的第一接觸區132八和132B,該等第 一導體130A和130B之該部分内的電流密度特別大,導致增 加該電阻益250鄰近的焦耳加熱。因為熱隔離的改進,此加 熱對於發生相轉變的效應是特別大的。 δ玄主體101包含一選擇線柵格,含有N條第一選擇線〗9〇、 Μ條第二選擇線120和一輸出線271,因此每一個記憶體單元 可以透過連接至分別的選擇裝置1〇4之分別的選擇線12〇和 190來個別存取。電氣裝置1〇〇之每一個記憶體元件1〇3Α和 103Β係電氣耦合至一選擇裝置1〇4,其係一 M〇SFET,更明 確地說一NMOS電晶體。該M〇SFET具有雜的源極區域 110、η摻雜的汲極區域112、和閘極區域118。該源極區域11〇 和該汲極區域112可以含有多於一份的雜物質,也就是 說一稍微摻雜的η-部分和一較重摻雜的η+部分。 該η摻雜妁源極區域11〇和汲極區域112係利用通道區域 Η4來分隔。該閘極區域118,形成在該通道區域114上方, 控制從該源極區域11〇透過該通道區域114流動至該汲極區 域112的電流。該閘極區域118較佳地含有一多晶矽層。該 問極區域118係利用介電區域116來與該通道區域U4分隔。 通道終止區域113係經形成在該^摻雜汲極區域112内,創 造出兩個相鄰的、電氣隔離的汲極區域112,以分隔NMOS 電晶體。通常,該通道終止區域113的導電型係與該源極區 S7716 -31- 1311825 域11 0和該汲極區域112者相反。在所示之NMOS實施例中, 該通道終止區域113含有p摻雜的珍。 選擇線120係形成在該閘極區域118上,其中選擇線較佳 地包含一矽化鎢層。選擇線120係用來傳送電氣訊號至該閘 極區域118。該介電區域122係經形成在該等選擇線120上 方,該介電區域較佳地包含具有基本上無水的孔洞之多孔 物質。該介電區域122將該等選擇線120與該電氣裝置100之 鄰近區域電氣隔離。層116、118、120的堆疊統稱為閘極堆 疊。介電區域126係形成在該等閘極堆疊之側壁表面上。 選擇線190係形成在該上部隔離區域180上方。該等選擇 線190可以利用導電物質來形成,例如鋁或銅。鎢插塞 (tungsten plugs) 144將該等選擇線190與該等源極區域110電 氣連接。注意到在圖2所示的具體實施例中,兩個NMOS電 晶體共用每一個鎢插塞144。一矽化鎢層(未示出)可以形成 在該矽基材上方以改進該基材102和該導電侧壁間隙壁 130A和130B之間以及該基材102和該導電插塞144之間的傳 導性。該導-電插塞144利用介電層126與該等閘極堆疊電氣 隔離。 記憶體元件103A和103B分別的第一導體130A和130B係 經電氣連接至一第一區域,其係選自對應的金屬氧化物半 導體場效電晶體之源極區域110和汲極區域112。在圖2之實 施例中,該第一區域係該汲極區域。每一個記憶體元件103A 和103B之第二導體係經電氣連接至該輸出線271,其可以包 含,例如,與該第二導體270—樣的物質。對應的金屬氧化 87716 -32 - 1311825 物半導體場效電晶體之弟·一區域’其係選自該源極區域110 和該沒極區域112並且與該第一區域無關連,係經電氣連接 至N條第一選擇線190之一。該閘極區域11 8係經電氣連接至 Μ條第二選擇線120之一。 簡要地說,該電氣裝置1、含有一包含相變化物質之 電阻器36、25〇,該相變化物質可以處於第一相和第二相狀 態。該電阻器36、250的電阻在該相變化物質處於該第一相 時具有弟一值’而在該相變化物質處於第二相時則且有第 二值。該電阻器36、250係經電氣連接至一第一導體3、 130八、13(^以及一第二導體4、270,其能夠傳導用來加熱 該相變化物質的電流’以使第一相可以轉變為第二相。續 電氣裝置1、100進一步包含一介電物質層20、39、126、140、 260,以降低加熱期間流動至該主體2、ι〇1沒有該電阻器 36、250部分的熱,其中根據本發明之介電物質包含具有尺 寸介於0 · 5和5 0奈米間的孔洞之多孔物質。 應注意上面所提及的實施例係說明而非限制本發明,並 且:些熟知技藝者能夠設計許多不背離所附申請專利範圍 《範圍的其他實施例。纟中請專利範圍中,任何置於括號 間的標號;f應解讀為限制該中請㈣範圍。「包含」一字並 不排除在申請專利範圍中所列出者以外的元件或步驟的存 在在凡件 < 則的「一」字並不排除複數個此種元件的 存在。 【圖式簡單說明】 根據本發明之電氣裝置的這些及其他觀點將會參考圖式 87716 -33 · 1311825 進一步說明並描述,其中: 圖1係該電氣裝置之一實施例的剖面圖;以及 圖2係該電氣裝置之另一個實施例的剖面圖,並且利用— 些表格,其中 表1示出藉以獲得多孔物質之組成的實施例; 表2示出利用表1之實施例1-5所得到的多孔物質的性 質;以及 表3示出利用表丨之實施例6_u所得到的 物質的性 質。 通常’相同的構件以同樣的 該等圖式並非按比率输製。 參考數字表示。 【圖式代表符號說明】 卜100 電氣裝置 2、101 主體 3、130A、130B 第一導體 4、270A、270B 第二導體 5、132A、132B 第一接觸 6、272A、272B 第二接觸 10 晶圓 12 通道 14 慕晶層 16 隔離通遒 18 島嶼 20 、 39 、 126 、 140 、 180 、 260 區 區 介電物質層 87716 -34- 1311825 22 孔隙 24 擴散區域 26、 104 選擇裝置 30 ' 103A ' 103B 記憶體元件 32、 40 電氣接觸層 34 ' 38 擴散阻障層 36、 250 電阻器 42 ' 120 、 190 選擇線 44 封裝層 102 半導體基材 110 源極區域 112 没極區域 113 通道終止區域 114 通道區域 116 介電區域 118 問極區域 122 介電區域 126S 侧壁表面 144 鶴插塞 271 輸出線 87716 - 35 -

Claims (1)

1311825 拾、申請專利範園: 1. 一種具有一主體(2,101)之電氣裝置(1,100),具有: 一電阻器(36,250),包含一相變化物質,其能夠處於 一第一相和一第二相狀態,該電阻器(36,250)具有一含 有一第一接觸區(5, 132)和一第二接觸區(6, 272)的表面, 該電阻器(36,250)具有一介於該第一接觸區(5, 132)和該 第二接觸區(6,272)間的電阻,該電阻在該相變化物質處 於該第一相時具有一第一值,而當該相變化物質處於該 第二相時則具有一第二值, 一第一導體(3,130),電氣連接至該第一接觸區(5, 132), 一第二導體(4,270),電氣連接至該第二接觸區(6, 272), 該第一導體(3,130)、該第二導體(4,270)和該電阻器 (3 6,250)能夠傳導一用來加熱該相變化物質的電流,以 使該第一相可以轉變為該第二相,以及 一層(20,39,126,140,260)介電材料,用來降低加 熱期間流動至該主體(2,101)沒有該電阻器(36,250)部分 的熱,該介電物質包含一種具有尺寸介於0.5和50奈米間 的孔洞之多孔物質。 2. 如申請專利範圍第1項之電氣裝置(1,100),其中該等孔 洞的尺寸介於1和1 〇奈米間。 3. 如申請專利範圍第1項之電氣裝置(1,100),其中該等孔 洞基本上是無水的。 87716 1311825 4. 如申請專利範圍第1項之電氣裝置(1,1〇〇),其中該等孔 洞具有疏水性表面。 5. 如申請專利範圍第4項之電氣裝置(1,1〇〇),其中該多孔 物質包含一有機矽酸鹽並且該疏水性表面具有烴基 (hydrocarbyl groups) ° 6. 如申請專利範圍第5項之電氣裝置(丨,1〇〇),其中該多孔 物質係利用如下步驟製得 應用一層液相的包含四-烷氧基矽烷(tetra_alk〇xysilane) 、炫基燒氣基梦貌(hydrocarbylalkoxysilane)、一介面活性 劑和一溶劑的组成至一基材上,其中四_烷氧基矽烷和烴 基烷氧基矽烷的莫耳比最多是3:1,以及 加熱該液相層以去除該介面活性劑以及該溶劑,並形 成該疏水性多孔層。 7. 如申請專利範圍第6項之電氣裝置(1,1 〇〇),其特徵在於 該介面活性劑係一陽離子型介面活性劑,並且該介面活 性劑和烷氧基矽烷的總量係以大於〇1:1的莫耳比存在。 8. 如申請專利範圍第1項之電氣裝置(1,丨〇〇),其特徵在於 該多孔物質具有大於20%的孔隙度。 9. 如申請專利範圍第1項之電氣裝置(1,1 〇〇),其特徵在於 該電阻器(36, 250)係嵌入在該主體(2, 1〇1)中,該層(39, 126,140,260)係與該電阻器(36,250)直接接觸。 10. 如申請專利範圍第9項之電氣裝置(1〇0),其特徵在於該第 一接觸區(132)係比該第二接觸區(272)小,並且該第一導 體(130)包含一與該第一接觸區(132)直接接觸的部分,該 87716 1311825 部分係嵌入在該層(126,14〇)内。 11_如申請專利範圍第1項之電氣裝置(1,100),其特徵在於 該第一導體(3,130)、該第二導體(4,270)、該電阻器(36, 250)和該層(20,39,126,140,260)組成一記憶體元件(3〇 , 103) ,並且該主體(2,101)包含: 一記憶體單元陣列’每一個記憶體單元皆包含各自的 記憶體元件(30 ’ 103)和各自的選擇裝置(26,1〇4),以及 一選擇線(12,42,120,190)之柵格, 每一個記憶體單元係透過連接至分別的選擇裝置(26, 104) 之分別的選擇線(12,42,120,190)來個別存取。 12.如申請專利範圍第11項之電氣裝置(100),其特徵在於: 該選擇裝置(104)包含一金屬氧化物半導體場效電晶 體,其具有一源極區域(110)、一汲極區域(112)和一閘極 區域(116),以及 該等選擇線之柵格包含1^條第一選擇線(19〇)、M條第二 選擇線(120),N和Μ是整數,以及一輸出線(271), 每一個記憶體元件(103)之第一導體(13〇)係電氣連接至 第一區域,其係選自對應的金屬氧化物半導體場效電 印體心孩源極區域(11〇)和該汲極區域(112),每一個記憶 :兀件(103)〈第二導體(27〇)係電氣連接至該輸出線 ^ ^係選自該源極區域(110)和該汲極區域(112)並與該 奸於區域m關連的對應之金屬氧化物半導體場效電晶體 的第二區域係電氣連接至該N條第一選擇線(19〇)之一,該 〗仏區域(116)係經電氣連接至該Μ條選擇線(12G)之一。 87716
TW092127969A 2002-10-11 2003-10-08 Electric device comprising phase change material TWI311825B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP02079220 2002-10-11

Publications (2)

Publication Number Publication Date
TW200409391A TW200409391A (en) 2004-06-01
TWI311825B true TWI311825B (en) 2009-07-01

Family

ID=32088028

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092127969A TWI311825B (en) 2002-10-11 2003-10-08 Electric device comprising phase change material

Country Status (10)

Country Link
US (1) US20060163554A1 (zh)
EP (1) EP1554763B1 (zh)
JP (1) JP2006502578A (zh)
KR (1) KR20050053750A (zh)
CN (1) CN100521276C (zh)
AT (1) ATE335289T1 (zh)
AU (1) AU2003259447A1 (zh)
DE (1) DE60307306T2 (zh)
TW (1) TWI311825B (zh)
WO (1) WO2004034482A2 (zh)

Families Citing this family (90)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7709334B2 (en) 2005-12-09 2010-05-04 Macronix International Co., Ltd. Stacked non-volatile memory device and methods for fabricating the same
KR101100422B1 (ko) * 2005-01-27 2011-12-30 삼성전자주식회사 저항 디램 소자 및 그 동작 방법
US7348590B2 (en) * 2005-02-10 2008-03-25 Infineon Technologies Ag Phase change memory cell with high read margin at low power operation
US7361925B2 (en) * 2005-02-10 2008-04-22 Infineon Technologies Ag Integrated circuit having a memory including a low-k dielectric material for thermal isolation
DE102005014645B4 (de) 2005-03-31 2007-07-26 Infineon Technologies Ag Anschlusselektrode für Phasen-Wechsel-Material, zugehöriges Phasen-Wechsel-Speicherelement sowie zugehöriges Herstellungsverfahren
KR100707190B1 (ko) 2005-05-07 2007-04-13 삼성전자주식회사 나노 와이어를 포함하는 상변환 메모리 소자 및 그 제조방법
US7601995B2 (en) * 2005-10-27 2009-10-13 Infineon Technologies Ag Integrated circuit having resistive memory cells
US7786460B2 (en) 2005-11-15 2010-08-31 Macronix International Co., Ltd. Phase change memory device and manufacturing method
US7635855B2 (en) 2005-11-15 2009-12-22 Macronix International Co., Ltd. I-shaped phase change memory cell
US7449710B2 (en) 2005-11-21 2008-11-11 Macronix International Co., Ltd. Vacuum jacket for phase change memory element
US7688619B2 (en) 2005-11-28 2010-03-30 Macronix International Co., Ltd. Phase change memory cell and manufacturing method
US7459717B2 (en) 2005-11-28 2008-12-02 Macronix International Co., Ltd. Phase change memory cell and manufacturing method
US7531825B2 (en) 2005-12-27 2009-05-12 Macronix International Co., Ltd. Method for forming self-aligned thermal isolation cell for a variable resistance memory array
US8062833B2 (en) 2005-12-30 2011-11-22 Macronix International Co., Ltd. Chalcogenide layer etching method
US7560337B2 (en) 2006-01-09 2009-07-14 Macronix International Co., Ltd. Programmable resistive RAM and manufacturing method
US7741636B2 (en) 2006-01-09 2010-06-22 Macronix International Co., Ltd. Programmable resistive RAM and manufacturing method
JP4991155B2 (ja) * 2006-01-19 2012-08-01 株式会社東芝 半導体記憶装置
US8044489B2 (en) * 2006-02-28 2011-10-25 Renesas Electronics Corporation Semiconductor device with fluorine-containing interlayer dielectric film to prevent chalcogenide material layer from exfoliating from the interlayer dielectric film and process for producing the same
KR20090007363A (ko) 2006-03-24 2009-01-16 엔엑스피 비 브이 상변화 저항기를 갖는 전기 디바이스 및 전기 장치
JP4623520B2 (ja) * 2006-04-10 2011-02-02 株式会社神戸製鋼所 多孔質膜の製造方法及びその方法によって製造された多孔質膜
US7608848B2 (en) * 2006-05-09 2009-10-27 Macronix International Co., Ltd. Bridge resistance random access memory device with a singular contact structure
US7785920B2 (en) 2006-07-12 2010-08-31 Macronix International Co., Ltd. Method for making a pillar-type phase change memory element
JP4865433B2 (ja) * 2006-07-12 2012-02-01 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
US20080019257A1 (en) * 2006-07-18 2008-01-24 Jan Boris Philipp Integrated circuit with resistivity changing material having a step-like programming characteristitic
US7453081B2 (en) * 2006-07-20 2008-11-18 Qimonda North America Corp. Phase change memory cell including nanocomposite insulator
US7504653B2 (en) 2006-10-04 2009-03-17 Macronix International Co., Ltd. Memory cell device with circumferentially-extending memory element
US20080089642A1 (en) * 2006-10-12 2008-04-17 Annette Claire Grot Photonic crystal sensor for small volume sensing
US7863655B2 (en) 2006-10-24 2011-01-04 Macronix International Co., Ltd. Phase change memory cells with dual access devices
US7476587B2 (en) 2006-12-06 2009-01-13 Macronix International Co., Ltd. Method for making a self-converged memory material element for memory cell
US7903447B2 (en) 2006-12-13 2011-03-08 Macronix International Co., Ltd. Method, apparatus and computer program product for read before programming process on programmable resistive memory cell
US7718989B2 (en) 2006-12-28 2010-05-18 Macronix International Co., Ltd. Resistor random access memory cell device
KR100801084B1 (ko) * 2007-01-08 2008-02-05 삼성전자주식회사 저항체를 이용한 비휘발성 메모리 장치 및 그 제조 방법
US7619237B2 (en) * 2007-02-21 2009-11-17 Macronix International Co., Ltd. Programmable resistive memory cell with self-forming gap
US7956344B2 (en) 2007-02-27 2011-06-07 Macronix International Co., Ltd. Memory cell with memory element contacting ring-shaped upper end of bottom electrode
US7786461B2 (en) 2007-04-03 2010-08-31 Macronix International Co., Ltd. Memory structure with reduced-size memory element between memory material portions
US7569844B2 (en) * 2007-04-17 2009-08-04 Macronix International Co., Ltd. Memory cell sidewall contacting side electrode
US7729161B2 (en) 2007-08-02 2010-06-01 Macronix International Co., Ltd. Phase change memory with dual word lines and source lines and method of operating same
US7919766B2 (en) * 2007-10-22 2011-04-05 Macronix International Co., Ltd. Method for making self aligning pillar memory cell device
CN101971382B (zh) 2008-01-16 2013-12-25 Nxp股份有限公司 包括相变材料层的多层结构及其制造方法
KR20090097362A (ko) * 2008-03-11 2009-09-16 삼성전자주식회사 저항 메모리 소자 및 그 형성 방법
US8030634B2 (en) * 2008-03-31 2011-10-04 Macronix International Co., Ltd. Memory array with diode driver and method for fabricating the same
US7825398B2 (en) 2008-04-07 2010-11-02 Macronix International Co., Ltd. Memory cell having improved mechanical stability
US7791057B2 (en) 2008-04-22 2010-09-07 Macronix International Co., Ltd. Memory cell having a buried phase change region and method for fabricating the same
US8077505B2 (en) 2008-05-07 2011-12-13 Macronix International Co., Ltd. Bipolar switching of phase change device
US7701750B2 (en) * 2008-05-08 2010-04-20 Macronix International Co., Ltd. Phase change device having two or more substantial amorphous regions in high resistance state
US8415651B2 (en) 2008-06-12 2013-04-09 Macronix International Co., Ltd. Phase change memory cell having top and bottom sidewall contacts
US8586960B2 (en) * 2008-06-19 2013-11-19 International Business Machines Corporation Integrated circuit including vertical diode
US8134857B2 (en) 2008-06-27 2012-03-13 Macronix International Co., Ltd. Methods for high speed reading operation of phase change memory and device employing same
KR100962019B1 (ko) * 2008-06-30 2010-06-08 주식회사 하이닉스반도체 보호막을 포함하는 상변화 메모리 소자 및 그 제조방법
US7932506B2 (en) 2008-07-22 2011-04-26 Macronix International Co., Ltd. Fully self-aligned pore-type memory cell having diode access device
US7903457B2 (en) 2008-08-19 2011-03-08 Macronix International Co., Ltd. Multiple phase change materials in an integrated circuit for system on a chip application
US7719913B2 (en) 2008-09-12 2010-05-18 Macronix International Co., Ltd. Sensing circuit for PCRAM applications
IT1391864B1 (it) * 2008-09-30 2012-01-27 St Microelectronics Rousset Cella di memoria resistiva e metodo per la fabbricazione di una cella di memoria resistiva
US8324605B2 (en) 2008-10-02 2012-12-04 Macronix International Co., Ltd. Dielectric mesh isolated phase change structure for phase change memory
US7897954B2 (en) 2008-10-10 2011-03-01 Macronix International Co., Ltd. Dielectric-sandwiched pillar memory device
US8036014B2 (en) 2008-11-06 2011-10-11 Macronix International Co., Ltd. Phase change memory program method without over-reset
US7869270B2 (en) 2008-12-29 2011-01-11 Macronix International Co., Ltd. Set algorithm for phase change memory cell
US8089137B2 (en) 2009-01-07 2012-01-03 Macronix International Co., Ltd. Integrated circuit memory with single crystal silicon on silicide driver and manufacturing method
US8107283B2 (en) 2009-01-12 2012-01-31 Macronix International Co., Ltd. Method for setting PCRAM devices
US8030635B2 (en) 2009-01-13 2011-10-04 Macronix International Co., Ltd. Polysilicon plug bipolar transistor for phase change memory
US8064247B2 (en) 2009-01-14 2011-11-22 Macronix International Co., Ltd. Rewritable memory device based on segregation/re-absorption
US8933536B2 (en) 2009-01-22 2015-01-13 Macronix International Co., Ltd. Polysilicon pillar bipolar transistor with self-aligned memory element
US8084760B2 (en) * 2009-04-20 2011-12-27 Macronix International Co., Ltd. Ring-shaped electrode and manufacturing method for same
US8173987B2 (en) 2009-04-27 2012-05-08 Macronix International Co., Ltd. Integrated circuit 3D phase change memory array and manufacturing method
US8097871B2 (en) 2009-04-30 2012-01-17 Macronix International Co., Ltd. Low operational current phase change memory structures
US7933139B2 (en) 2009-05-15 2011-04-26 Macronix International Co., Ltd. One-transistor, one-resistor, one-capacitor phase change memory
US8350316B2 (en) * 2009-05-22 2013-01-08 Macronix International Co., Ltd. Phase change memory cells having vertical channel access transistor and memory plane
US7968876B2 (en) 2009-05-22 2011-06-28 Macronix International Co., Ltd. Phase change memory cell having vertical channel access transistor
US8809829B2 (en) 2009-06-15 2014-08-19 Macronix International Co., Ltd. Phase change memory having stabilized microstructure and manufacturing method
US8406033B2 (en) 2009-06-22 2013-03-26 Macronix International Co., Ltd. Memory device and method for sensing and fixing margin cells
US8363463B2 (en) 2009-06-25 2013-01-29 Macronix International Co., Ltd. Phase change memory having one or more non-constant doping profiles
US8238149B2 (en) 2009-06-25 2012-08-07 Macronix International Co., Ltd. Methods and apparatus for reducing defect bits in phase change memory
US7894254B2 (en) 2009-07-15 2011-02-22 Macronix International Co., Ltd. Refresh circuitry for phase change memory
US8110822B2 (en) 2009-07-15 2012-02-07 Macronix International Co., Ltd. Thermal protect PCRAM structure and methods for making
US8198619B2 (en) 2009-07-15 2012-06-12 Macronix International Co., Ltd. Phase change memory cell structure
US8064248B2 (en) 2009-09-17 2011-11-22 Macronix International Co., Ltd. 2T2R-1T1R mix mode phase change memory array
US8178387B2 (en) 2009-10-23 2012-05-15 Macronix International Co., Ltd. Methods for reducing recrystallization time for a phase change material
US8729521B2 (en) 2010-05-12 2014-05-20 Macronix International Co., Ltd. Self aligned fin-type programmable memory cell
US8310864B2 (en) 2010-06-15 2012-11-13 Macronix International Co., Ltd. Self-aligned bit line under word line memory array
US8395935B2 (en) 2010-10-06 2013-03-12 Macronix International Co., Ltd. Cross-point self-aligned reduced cell size phase change memory
US8497705B2 (en) 2010-11-09 2013-07-30 Macronix International Co., Ltd. Phase change device for interconnection of programmable logic device
US8467238B2 (en) 2010-11-15 2013-06-18 Macronix International Co., Ltd. Dynamic pulse operation for phase change memory
JP5340252B2 (ja) * 2010-11-17 2013-11-13 キヤノン株式会社 反射防止膜及びその製造方法
KR101199262B1 (ko) * 2011-03-21 2012-11-12 한국과학기술연구원 저항 변화를 이용한 비휘발성 기억소자 및 그 제조방법
US9559113B2 (en) 2014-05-01 2017-01-31 Macronix International Co., Ltd. SSL/GSL gate oxide in 3D vertical channel NAND
US9672906B2 (en) 2015-06-19 2017-06-06 Macronix International Co., Ltd. Phase change memory with inter-granular switching
US10483322B2 (en) * 2017-06-08 2019-11-19 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and method for fabricating the same
US10147876B1 (en) * 2017-08-31 2018-12-04 Sandisk Technologies Llc Phase change memory electrode with multiple thermal interfaces
CN112133825A (zh) * 2020-09-03 2020-12-25 中国科学院上海微系统与信息技术研究所 一种高稳定性相变存储单元及其制备方法
US11980110B2 (en) 2021-09-20 2024-05-07 International Business Machines Corporation Insulated phase change memory using porous dielectrics

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5825046A (en) * 1996-10-28 1998-10-20 Energy Conversion Devices, Inc. Composite memory material comprising a mixture of phase-change memory material and dielectric material
US6087674A (en) * 1996-10-28 2000-07-11 Energy Conversion Devices, Inc. Memory element with memory material comprising phase-change material and dielectric material
US6141241A (en) * 1998-06-23 2000-10-31 Energy Conversion Devices, Inc. Universal memory element with systems employing same and apparatus and method for reading, writing and programming same
JP4040255B2 (ja) * 1998-12-23 2008-01-30 バトル・メモリアル・インスティチュート 界面活性剤を含む溶剤から調製するメソポーラスシリカ薄膜及びその製造方法
US6573131B2 (en) * 2000-07-13 2003-06-03 The Regents Of The University Of California Silica zeolite low-k dielectric thin films and methods for their production
US6339544B1 (en) * 2000-09-29 2002-01-15 Intel Corporation Method to enhance performance of thermal resistor device
US6670285B2 (en) * 2001-03-14 2003-12-30 International Business Machines Corporation Nitrogen-containing polymers as porogens in the preparation of highly porous, low dielectric constant materials
EP1318552A1 (en) * 2001-12-05 2003-06-11 STMicroelectronics S.r.l. Small area contact region, high efficiency phase change memory cell and fabrication method thereof
JP3948292B2 (ja) * 2002-02-01 2007-07-25 株式会社日立製作所 半導体記憶装置及びその製造方法

Also Published As

Publication number Publication date
CN100521276C (zh) 2009-07-29
EP1554763B1 (en) 2006-08-02
KR20050053750A (ko) 2005-06-08
JP2006502578A (ja) 2006-01-19
US20060163554A1 (en) 2006-07-27
CN1689172A (zh) 2005-10-26
TW200409391A (en) 2004-06-01
AU2003259447A1 (en) 2004-05-04
WO2004034482A2 (en) 2004-04-22
DE60307306D1 (de) 2006-09-14
WO2004034482A3 (en) 2004-08-26
EP1554763A2 (en) 2005-07-20
ATE335289T1 (de) 2006-08-15
DE60307306T2 (de) 2007-10-11

Similar Documents

Publication Publication Date Title
TWI311825B (en) Electric device comprising phase change material
CN104246994B (zh) 具有鳍结构的半导体器件和形成具有鳍结构的半导体器件的方法
JP5975121B2 (ja) 抵抗変化素子、半導体装置、および抵抗変化素子の形成方法
JP4235379B2 (ja) エアギャップを有するsti構造体の製造方法
US7348620B2 (en) Forming phase change memories
AU641092B2 (en) Threshold switching machine
KR100752940B1 (ko) 상호접속 구조의 금속간 용량을 감소시키는 공극 금속배선 구성의 제조 방법
US8735863B2 (en) Integrated nonvolatile resistive memory elements
TWI479606B (zh) 形成pcram自對準位元線方法及自對準深蝕刻方法
CN106601664A (zh) 形成有选择性沉积蚀刻停止层的自对准通孔的方法和装置
TW200818397A (en) Semiconductor device manufacturing method
US8119528B2 (en) Nanoscale electrodes for phase change memory devices
JP2005333143A (ja) 低誘電体スペーサを備えたトランジスタおよびその製造方法
JPWO2011115188A1 (ja) 抵抗変化素子とそれを含む半導体装置及びこれらの製造方法
CN1260908A (zh) 渐变密度的纳米孔绝缘薄膜及其制法
KR100545151B1 (ko) 상변화 메모리 소자 및 그 제조 방법
TWI283028B (en) Method of forming variable oxide thicknesses across semiconductor chips
AU2021237822B2 (en) Phase change material switch and method of fabricating same
CN112951991B (zh) 相变存储器及其制备方法
TW202349756A (zh) 半導體元件及使用半導體元件的方法
Hu et al. Write-once diode/antifuse memory element with a sol-gel silica antifuse cured at low temperature
KR20130106501A (ko) 저 소비 전력 특성을 갖는 상변화 메모리 소자 및 그 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees