TWI267895B - Manufacturing method of semiconductor device - Google Patents

Manufacturing method of semiconductor device Download PDF

Info

Publication number
TWI267895B
TWI267895B TW094117472A TW94117472A TWI267895B TW I267895 B TWI267895 B TW I267895B TW 094117472 A TW094117472 A TW 094117472A TW 94117472 A TW94117472 A TW 94117472A TW I267895 B TWI267895 B TW I267895B
Authority
TW
Taiwan
Prior art keywords
film
resistor
impurity
low
photoresist pattern
Prior art date
Application number
TW094117472A
Other languages
English (en)
Other versions
TW200629345A (en
Inventor
Tomohiko Tsutsumi
Taiji Ema
Hideyuki Kojima
Toru Anezaki
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of TW200629345A publication Critical patent/TW200629345A/zh
Application granted granted Critical
Publication of TWI267895B publication Critical patent/TWI267895B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/49Simultaneous manufacture of periphery and memory cells comprising different types of peripheral transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/20Resistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

1267895 九、發明說明: 【务明戶斤屬系好冷員^4 3 發明領域 相關申請案之相互參考 5 本發明係以2005年2月4日提出申請之先前日本專利申 請案第2005-029492號為基礎,並據以主張優先權,該曰本 專利申請案之全部内容併入本案中以供參考。 發明領域 本發明關於一種半導體元件之製造方法,該半導體元 10件具有由半導體材料所組成之電阻元件。
L· mT 發明背景 15 〇丨卞Y之類比兀件之一的電阻元 二’該電阻元件具有由多㈣及類似材料所組成之電阻 益。此電阻元件必彡㈣高精密度婦至所欲的電阻值,以 及因此,要求可獲得-製造方法,其中電阻元件 係穩定地界定至所欲的值。 私卩值 關於電阻值係穩定地界定 揭露於專散獻U2中者^欲值的電阻元件,已有 露降低電阻器之表面上^連^利文獻1及2中,已揭 阻值至所欲值的技術1及^部分的電阻值,叫制電 石夕化物層。在此,在專化‘ ’在對^連接部分形成
後,形成電晶體之閘極及類似_中已知路於形成電I 元件的模式,以及在專 20 1267895 阻器及閘極來防止方法複 獻2中,已揭露藉由同時形成恭 雜化的模式。 〔專利文獻1〕曰本專利八 寻和公開申請案第2003-158196號 〔專利文獻2〕曰本專利八
寻矛】▲開申請案第平-10-150154 如同在上述專利文獻 中所述者,藉由製造電阻元 件矽化物之表面的電氣連 敕辦币 钱口「刀,有可能降低電阻元件之
10 15
^ ^ + 件’以改良可操控性。然而, 近年來,當要求包括電阻 β ^ 兒阻兀件之半導體元件再進一步微型 化及具有鬲效能時,不只杲 u、 疋運接電阻組件,電阻元件本體 也必須精密地控制電阻值。 【發明内容】 發明概要 本發縣顧及上述問題而完成,以及本發明之一目的 ί 種半導體元件之製造方法,其中_電阻元件之 u且值’包括具有高度可靠性之電阻元件的半導體元件, 糸糟由在未增加製程的數目之下,不僅穩定地控制連接電 阻凡件之電阻值,亦容易地且精確地控制電阻元件主體之 電阻值來實現。 種半‘體70件之製造方法,於該半導體元件中,第 一兀件隔離結構及第二元件隔離結構係形成在-半導體基 ^ 以及-電晶體係包括於藉由該第一元件隔離結構界 =主動區域中,以及—電阻料係包括在該第二元件隔 維結構上,該方法包括下述步驟··形成—半導體膜在一半 20 1267895 導體基板上,包括形成在該第二元件隔離結構上,以及加 工該半導體膜,以致於該半導體膜分別留在該第二元件隔 離結構上以及在該主動區域上,以致能形成電阻器及閘 極;形成第一光罩,曝露該主動區域,將第一雜質摻雜入 5 該主動區域處之該閘極的二側,以及接下來,去除該第一 光罩;形成第二光罩,曝露電阻器,將第二雜質摻雜入該 電阻器中,以及接下來,去除該第二光罩;在去除該第二 光罩後,隨即在包括該電阻器及該閘極之整個表面上形成 絕緣膜;以及處理該絕緣膜以留下該絕緣膜,以致能覆蓋 10 該電器之一部分上表面,以及以致能覆蓋該閘極之側表面。 一種半導體元件之製造方法的另一態樣,其中第一元 件隔離結構及第二元件隔離結構係形成在一半導體基板 上,以及一電晶體係包括於藉由第一元件隔離結構所界定 之主動區域中,以及一電阻元件係包括在該第二元件隔離 15 結構上,該方法包括下述步驟:形成一半導體膜在該半導 體基板上,包括在該第二元件隔離結構上,以及處理該半 導體膜,以致於該半導體膜係留在該第二元件隔離結構 上,以形成一電阻器;形成一光罩,曝露該電阻器,藉由 使用該光罩,摻雜一雜質入該電阻器中,以及接下來,去 20 除該光罩;形成一絕緣膜,以致於去除該光罩後,隨即覆 蓋該電阻器;以及當該電阻元件形成時,處理該絕緣膜, 以留下形成有覆蓋該電阻器之一部分上表面之形狀的絕緣 膜。 圖式簡單說明 1267895 第1圖為顯示本申請案發明人對於藉由不同製造方法 所形成之電阻元件所研究之電阻值的或然率圖形的特性 圖; 第2A圖、第2B圖,以及第2C圖為依製程順序顯示 5 根據第一具體例之半導體元件之製造方法的概要截面圖; 第3A圖、第3B圖,以及第3C圖為依製程順序顯示 第2C圖之後根據第一具體例之半導體元件之製造方法的 概要截面圖, 第4A圖、第4B圖,以及第4C圖為依製程順序顯示 10 在第3C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖, 第5A圖、第5B圖,以及第5C圖為依製程順序顯示 在第4C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖, 15 第6A圖、第6B圖,以及第6C圖為依製程順序顯示 在第5C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖; 第7A圖、第7B圖,以及第7C圖為依製程順序顯示 在第6C圖之後根據第一具體例之半導體元件之製造方法 20 的概要截面圖; 第8A圖、第8B圖,以及第8C圖為依製程順序顯示 在第7C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖, 1267895 第9A圖及第9B圖為依製程順序顯示在第8C圖之後 根據第一具體例之半導體元件之製造方法的概要截面圖; 第10A圖及第10B圖為依製程順序顯示在第9B圖之 後根據第一具體例之半導體元件之製造方法的概要截面 5 圖; 第11A圖及第11B圖為依製程順序顯示在第10B圖之 後根據第一具體例之半導體元件之製造方法的概要截面 圖, 第12A圖、第12B圖,以及第12C圖為依製程順序顯 10 示在第11B圖之後根據第一具體例之半導體元件之製造方 法的概要截面圖; 第13A圖及第13B圖為依製程順序顯示在第12C圖之 後根據第一具體例之半導體元件之製造方法的概要截面 圖; 15 第14A圖及第14B圖為依製程順序顯示在第13B圖之 後根據第一具體例之半導體元件之製造方法的概要截面 圖; 第15A圖及第15B圖為依製程順序顯示根據本發明之 第一具體例之改良實施例的半導體元件之製造方法的概要 20 截面圖; 第16A圖、第16B圖,以及第16C圖為依製程順序顯 示在第15B圖之後根據本發明之第一具體例之改良實施例 的半導體元件之製造方法的概要截面圖; 1267895 第17A圖、第17B圖,以及第17C圖為依製程順序顯 示在第16C圖之後根據本發明之第一具體例之改良實施例 的半導體元件之製造方法的概要截面圖; 第18圖為依製程順序顯示在第17C圖之後根據本發明 5 之第一具體例之改良實施例的半導體元件之製造方法的概 要截面圖; 第19A圖、第19B圖、第19C圖,以及第19D圖為依 製程順序顯示根據本發明之第二具體例之半導體元件之製 造方法的概要截面圖; 10 第20A圖、第20B圖、第20C圖,以及第20D圖為依 製程順序顯示在第19D圖之後根據本發明之第二具體例之 半導體元件之製造方法的概要截面圖; 第21A圖、第21B圖,以及第21C圖為依製程順序顯 示在第20D圖之後根據本發明之第二具體例之半導體元件 15 之製造方法的概要截面圖; 第22A圖、第22B圖,以及第22C圖為依製程順序顯 示在第21C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖; 第23A圖、第23B圖,以及第23C圖為依製程順序顯 20 示在第22C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖, 第24A圖、第24B圖,以及第24C圖為依製程順序顯 示在第23C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖;以及 10 !267895 第25A圖、第25B圖,以及第25c圖為依 不在第⑽圖之後根據本判之第二具體例之半導= 之製造方法的概要截面圖。 _ C實施方式】 較佳實施例之詳細說明 〜本發明之基本要旨一 本發明著重於主要製程之序列等等,該
於一雜質摻雜入雷阻哭夕古、土 、狀之方法,以致對於電阻元件之電阻 值在未i曰加衣㈣數目之下,不僅穩定地控制連接電阻 元件之電阻值’亦谷^地且精確地控制電阻元件主體之兩 阻值。 - 第1圖為顯示本申請案發明人對於藉由不同製造方法 所形成之電阻元件所研究之電阻值的或然率圖形的特性 圖。在此圖中,水平軸代表薄膜電阻值(Ω/sq),以及垂 15直軸代表σ (西袼瑪(sigma))。 在第1圖中,在實驗例丨中,依下述順序進行製程: (1) 雜質摻雜人電阻器(包括使用光阻的微影術及光阻之剝 除)的製程,(2)將雜質二次摻雜入電晶體之主動區域的製 程,(3)熱處理以活化經摻雜的雜質的製程,(4)形成覆蓋電 2〇 阻裔之纟巴緣膜(成為砍化物阻障層)的製裎。 在實驗例2中,依下述順序進行製程:⑴雜質換雜入 電阻器(包括使用光阻的微影術及光阻之剝除)的製程, (2) 在處理(1)之後,隨即熱處理以活化經摻雜的雜質的製 11 1267895 程,(3)形成覆蓋電卩 製程。 。。之系巴緣膜(成為石夕化物随障層)的 料_3巾’依下述财進行製程:⑴雜 電阻态(包括使用 貝摻雜入 5 影術及光阻之剝除)的―, 处之後,隨即形成覆蓋電阻器之絕緣二 化物阻障層)的製程 、成為石夕 程。 )熱處理以活化經摻雜的雜質的製 士由第1圖中顯而易見者,實驗例1中電阻值 作用最大,以及實驗例3中電阻值之分散作用最 1 〇 驗例3中,電阻信夕在灵 之均—性是顯著的,電阻值之分散作用 不爷見,且電阻值可精確地控制在一所欲值内。 為了在未增加製程的數目之τ,獲得具有 之電阻元件,本申請案發明人由此等實驗例的結果,考^ 到(Α)進行實驗例3的製程順序,以及⑻在自雜質摻雜tt 15 20 义以及#作時間)是必要的。為了滿足後者條件⑻,1 讀為要求不得在半導體膜形成在整個表面(舉例而言,-夕膜)的狀‘%下進打雜質摻雜,而是在半導體膜被加 工成電阻器之後’進行雜質摻雜。用於將雜質摻雜入電阻 裔之光罩(例如光阻)的形成是不可或缺的,因為電阻元 2及電晶體(實際上為具有不同經摻雜之雜f的多數電晶 體)係形成在相同基板上’以及因此,在此例子中,所要 求的最低限度的操作為去除對應的光罩。換言之,為了滿 h件(B) ’在第冑阻!!處為由半導體卿成的圖案,雜 12 1267895 質係藉由使用光罩摻雜入電阻器中,以及待作為矽化物阻 障層之絕緣膜,係在對應之光罩去除之後,隨即形成。 在此方面,在上述的二專利文獻1及2中,未有關於 本發明所陳述之個別條件的說明或建議。換言之,在專利 5文獻1中,“藉由離子植入半導體材料所形成之電阻元件 的步驟,以及在電阻元件上形成中間膜的步驟,,係描述於 申請專利範圍第7項中,但在發明說明中,很清楚界定雜 _ 質係離子植入多晶矽中,以及之後,藉由加工此多晶矽以 形成電阻元件,以及接下來,藉由進行閘極絕緣膜及薄氧 1〇物膜的形成作用及類似作用,形成中間膜。此外,在專利 文獻2中,藉由圖案化多晶石夕膜形成電阻器之步驟,以 及开>成絕緣膜之步驟”係描述於申請專利範圍第丨項中, 但在發明說明中,未有關於自前側離子植入多晶矽膜的明 確說明,以及當電阻器及閘極具有不同的雜質濃度時,生 長夕晶矽膜,以及接下來,形成光罩以分隔離子植入。換 • t之,在專利文獻i及2二者中,雜質係在多晶石夕膜生長 達整個表面的狀態下掺雜,以及接下來,加工多晶石夕膜以 圖案化形成電阻器。 相反地,本發明可達到下述考量:最適切的製程順序 20條件⑷’以及儘可能降低雜質摻雜入電阻器以及形成絕緣 膜之間的操作(B),經由利用改變製程财之精確實驗的預 期考慮,例如上述的實施例⑴至⑶。因此,本發明為可與 專利文獻1及2區別的發明,該專利文獻1及2與前述未、 進行預期考量的用語及條件完全沒有不同。 13 1267895 除此之外,在本發明中,上述的條件(A)及(B)係藉由同 時由相同的半導體膜形成電阻器及電晶體的閘極來進行, 以容許在未增加製程的數目之下,不僅穩定地控制連接電 阻元件之電阻值,亦容易地且精確地控制電阻元件主體之 5 電阻值。在此例子中,電阻器及閘極係藉由加工半導體膜 以同時形成,以及之後,首先,使用閘極作為光罩,藉由 將一雜質摻雜入主動區域,以形成LDD區域,以及接下來, 將雜質摻雜入電阻器。接著,於光罩去除後,隨即形成絕 緣膜,加工絕緣膜,藉由將絕緣膜留在電阻器上以形成矽 10 化物阻障層,以及藉由將絕緣膜留在閘極之側壁上以形成 側壁分隔件。 -應用本發明之實際具體例- 在下文中,將參考圖式描述應用本發明之實際具體例。 -第一具體例- 15 藉由本發明製造之半導體元件係藉由積體化一電阻元 件來建構,以及舉例而言,11種不同的電晶體。在此處, 對於個別的電晶體而言,具有作為非依電性記憶體之所謂 的快閃記憶體、N-通道高電壓(5 V) ·低閾值電晶體(5VN· 低Vt)、N-通道高電壓(5 V) ·高閾值電晶體(5VN·高Vt)、 20 P-通道高電壓(5 V) ·低閾值電晶體(5VP·低Vt)、P-通 道高電壓(5 V) ·高閾值電晶體(5VN·高Vt)、N-通道中 度電壓(3.3V)(N-3.3)、P-通道中度電壓(3.3V) (Ρ-3·3)、Ν-通道低電壓(1·2 V) ·高閾值電晶體(1.2VN· 高Vt)、Ν-通道低電壓(1·2 V) ·低閾值電晶體(1.2VN· 14 1267895 低Vt)、P-通道低電壓(1.2 V) ·高閾值電晶體(1.2VP·高 Vt),以及P-通道低電壓(1.2V) ·低閾值電晶體(1.2VP· 低 Vt)。 快閃記憶體構成高電壓快閃記憶體控制電路,以及舉 5 例而言,其為在5V下操作之電晶體。 低電壓電晶體(低閾值:1.2VN·低Vt、1.2VP·低Vt, 高閾值:1.2VN·高Vt、1.2VP·高Vt)構成一邏輯電路元件, 以及其為例如在1.2 V下操作的電晶體。對於此等電晶體而 言,超薄閘極絕緣膜係用於邏輯電路元件之性能的改良。 10 中度電壓電晶體構成輸入/輸出電路元件,以及其為 例如在2.5 V或3.3 V下操作的電晶體。閘極絕緣膜之膜厚 度、閾值電壓的控制條件、LDD區域的形成條件及其他類 似條件,在2.5 V下操作的電晶體以及在3.3 V下操作的電 晶體之間是不同的。然而,不需要同時安裝此二種電晶體, 15 但安裝該二電晶體中任一者。在此具體例中,所解釋的是 安裝在3·3 V下操作(N-3.3,P-3.3)的電晶體。 高電壓電晶體(低閾值:5VN·低Vt、5VP·低Vt,高 閾值:5VN·高Vt、5VP·高Vt)係例如在5V下操作的電 晶體。 20 第2A圖至第14B圖為依製程順序顯示根據第一具體 例之半導體元件之製造方法的概要截面圖。在個別的圖式 中,電阻元件及11種不同的電晶體(快閃記憶體、5VN· 低 Vt、5VN·高 Vt、5VP·低 Vt、5VP·高 Vt、N-3.3、P-3.3、 1.2VN·高 Vt、1.2VN.低 Vt、1.2VP·高 Vt,及 1.2VP·低 15 1267895 vt)係自左側依序形成。在此處,個別圖式的上方部分, 顯示個別電晶體之電阻元件及主動區域的形成區域。 首先,形成元件隔離結構以界定個別電晶體之電阻元 件及主動區域的形成區域。 5 如第2A圖所示,藉由在矽基板1之表面層使用例如 STI (淺溝槽隔離)法,在矽基板1的元件隔離區域中形 成作為元件隔離結構之個別的第一 STI區域3及第二STI 區域2。作為元件隔離結構之場氧化物膜可藉由以所謂的 LOCOS方法取代STI來形成。11種不同的電晶體的個另4主 10 動區域係藉由個別的第一 STI區域3來界定,以及電阻元 件之形成區域係藉由第二ST1區域2來界定。接下來,氧 化個別主動區域的表面,以形成具有膜厚度大約l〇nm之 薄氧化矽膜(未顯示)。 接下來,將雜質摻雜入快閃記憶體、5VN·低Vt,以及 15 5VN·高Vt之個別主動區域中。 如第2B圖所示,光阻係塗覆在矽基板1上,對應的光 阻係藉由微影術來處理,以及形成包括快閃記憶體、5VN· 低Vt,以及5VN·高Vt之個別主動區域的開口 11a,以形 成光阻圖案11。接著,使用光阻圖案11作為光罩,以及 20 N-型雜質,在此處為磷離子(P+),係以加速能量2MeV 及劑量2x 10]3/cm2之條件,離子植入快閃記憶體、5VN· 低Vt,以及5VN·高Vt的個別主動區域的深部區域中。經 植入之雜質係命名為經摻雜之雜質4。光阻圖案11接著藉 由灰化處理或類似處理去除。 16 1267895 接下來,雜質係摻雜入快閃記憶體、5VN· mVt、5VN· 高Vt、N-3.3、1.2VN·高Vt,及1.2VN·低Vt之個別主動 區域。 如第2C圖所示,光阻係塗覆在矽基板1上,對應的光 5 阻係藉由微影術來處理,以及形成包括快閃記憶體、5VN· 低Vt,及5VN·高Vt之個別主動區域,N-3.3之主動區域, 以及1.2VN·高Vt、1.2VN·低Vt之個別主動區域的開口 12a,以形成光阻圖案12。接著,使用此光阻圖案12作為 光罩及形成P-型井之P-型雜質,在此處為硼離子(B+), 10 係以加速能量400 keV及劑量1·4χ 1013/cm2之條件,離子 植入快閃記憶體、5VN·低Vt、5VN·高Vt、N-3.3、1.2VN· 高Vt,及1.2VN·低Vt之個別主動區域。所植入之雜質係 命名為經摻雜之雜質5。再者,此光阻圖案12係用於作為 光罩,及形成通道擋止區域之P-型雜質,在此處為硼離子 15 (B+),係以加速能量lOOkeV及劑量3 X 1012/cm2之條件, 離子植入快閃記憶體、5VN·低Vt、5VN·高Vt、N-3.3、 1.2VN·高Vt,及1.2VN·低Vt之個別主動區域中。此經植 入的雜質係命名為經摻雜之雜質6。光阻圖案12係接著藉 由灰化處理或類似處理去除。 20 接下來,將雜質摻雜入5VN·高Vt、N-3.3、1.2VN·高
Vt,及1.2VN·低Vt的個別主動區域中。 如第3A圖所示,光阻係塗覆在矽基板1上,對應的光 阻係藉由微影術來處理,以及形成包括5VN·高Vt之主動 區域、N-3.3之主動區域,以及1.2VN·高Vt、1.2VN·低 17 1267895 vt之主動區域的個別開口 13a,以形成光阻圖案13。接著, 光阻圖案13係用於作為光罩,以及P-型雜質,在此處為硼 離子(B+),係以加速能量l〇〇keV及劑量4x l〇12/cm2之 條件,離子植入 5VN·高 Vt、N-3.3、1.2VN·高 Vt 及 1.2VN· 5低Vt之個別主動區域中。此離子植入係供作N-通道高電 壓電晶體之高閾值控制,且亦供形成N-通道低電壓電晶體 之通道擋止區域。此經植入的雜質係命名為經摻雜之雜質 7。光阻圖案13係接著藉由灰化處理或類似處理去除。 接下來,將雜質摻雜入5VP·低Vt、5VP·高Vt、P-3.3、 10 L2VP·高Vt,及1.2VP·低Vt之個別主動區域中。 如第3B圖所示,光阻係塗覆在矽基板1上,對應的光 阻係藉由微影術來處理,以及形包括5VP·低vt、5VP·高 Vt之個別主動區域、P-3.3之主動區域,及12vp.高Vt、 1.2VP·低Vt之個另J主動區域之個別開口 14a,以形成光阻 15圖案14。接著,使用此光阻圖案14作為光罩,以及形成 N-型井之N-型雜質’在此處為填離子(p+ ),係以加速能 ΐ 600 keV及劑重1 ·5 X 10 /cm之條件,離子植入5vp· 低 Vi、5VP·高 Vt、P-3.3、1.2〜卩.高 Vt,及 12vp.fe Vt 之個別主動區域。此經植入的雜負係命名為經摻雜之雜質 2〇 8。再者’此光阻圖案14係用於作為光罩,以及形成通道 擋止區域之N-型雜質,在此處為碟離子(p+),係以加速能 量240 keV及劑量9xl〇n/cm2之條件,離子植入5vp•低 Vt、5VP·高 Vt、P-3.3、1.2VP·高 Vt,及 L2VPi vt 之個 別主動區域中。附帶一提的是,後者的離子植入作用係供 18 1267895 P-通道高電壓低閾值電晶體之閾值控制,且其植入條件可 適當地調整。此經植入的雜質係命名為經摻雜之雜質9。光 阻圖案14係接著藉由灰化處理或類似處理去除。 接下來’雜質係摻雜入5VP·高Vt、P-3.3、丨2νρ·高 5 Vt,及L2VP·低Vt之個別主動區域中。 如第3C圖所示,形成包括5VP.高Vt之主動區域、p_3 3 之主動區域,及!鄭高vt、L2vp.低Vt之主動區域的 個別開口⑸,以形成光阻圖案15。接著,此光阻圖案15 係用於作為光罩,以及N_型雜f,在此處為彻子(p+), Η)係以加速能量240keV及劑量4 χ 1〇12/咖2之條件,離子植 入5VP.高IP·3.3、1暑高V【,及丄2VP,Vt之個 別主動區域巾。此離子植人作料供用於p_通道高電壓電 晶體之高·控制’亦可供形成P·通道低電壓電晶體之通 道擋止區域。此經植入的雜質係命名為經摻雜之雜質10。 15光阻圖案15係接著藉由灰化處理或類似處理去除。 接下來I隹貝摻雜入快閃記憶體之主動區域中。 如弟4A圖所示’光阻係塗覆在石夕基板1上,對應的光 阻係藉由微影術來處理,以及形成包括快閃記憶體之主動 區域的開口 16a,以形成止βΒ固也 成先阻圖案16。接著,使用此光阻 圖案16作為光罩,以及用於快閃記憶體之閣值控制的ρ_ 型雜質,在此處為石朋離子(Β+),係以加速能量40 keV及 d里6 X 10 /cm之條件’離子植入快間記憶體之主動區 域。所植入之雜質係命名為經換雜之雜質Μ。光阻圖案Μ 係接著藉由灰化處理或類似處理去除。 19 1267895 接下來,形成快閃記憶體之通道氧化物膜。 如第4B圖所示,於使用HF溶液,藉由濕式姓刻去除 在個別主動區域之表面上的氧化石夕膜之後,在_。〇至腳 C/m度下,對個別主動區域之表面進行熱氧化物退火川分 5鉍以形成具有膜厚度大約l〇nm之通道氧化物膜17。 接下來’形成浮動閘極及ΟΝΟ膜。 曰如第4C圖所示,藉由例如CVD方法摻雜有石舞⑺之 非曰曰形石夕膜係以膜厚度大約9〇nm,形成基板的整個表面 上。此非晶形矽膜係藉由微影術及乾式蝕刻來處理,以島 10形的方式留在快閃記憶體之主動區域上,以形成浮動閑極 18。接著,藉由使用CVD方法,依序生長具有膜厚度大約 5nm之Si0膜,具有膜厚度大約1〇11瓜之&〜膜以及接 著’將SiN膜之表面熱氧化,例如在95〇〇c下進行卯分鐘, 以形成在頂層具有膜厚度大約3〇11瓜之Si〇膜。在此時, 15形成具有三層結構之ΟΝΟ膜19,其中依序堆疊有Si〇膜、 SiN膜,及Si〇膜。附帶一提的是,為了方便在圖式中顯 了、〇N〇膜19係顯示為一層。附帶一提的是,藉由熱處 理,在形成通道氧化物膜17及熱氧化SiN膜之表面時,個 別井之I知雜之雜質係擴散達大約〇 〇 瓜或更 2〇高,以及變成廣泛的狀態。 3 接下來’將雜質摻雜入N-3.3之主動區域中。 如第5A圖所示,光阻係塗覆在石夕基板1上,對應的光 阻係藉由微影術來處理,以及形成包括N-3.3之主動區域 的開口 2〇a,以形成光阻圖案20。接著,此光阻圖案2〇係 20 1267895 用於作為光罩,以及p-型雜質,在此處為子(B+)’係 以加速能量35 keV及劑量5 χ 1QlW之條件,經由_ 膜19,離子植人时3之主動區域。經植人之雜質係命名 為經掺雜之雜質22。光阻圖案2G係接著藉由灰化處 似處理去除。· < 接下來,雜質係摻雜入Ρ-3·3之主動區域中。 如第5Β圖所示,光阻係塗覆在石夕基板1上,對應的井 阻係藉由微影術來處理,以及形成包括ρ _ 3.3之主動區域之 10 15 20 Ρ歼1 口 31a’以形成光阻圖案3卜接著,使用此光阻圖案= 作為光罩,以及N-型雜質,在此處為砷離子(As+),係以 加速能量15〇keV及劑量2χ 1〇lw之條件,經由』: 膜19,離子植人Ρ·3.3之絲區域巾。經植人之雜質係人 名為經換雜之雜質23。光阻圖案31係接著藉由灰化處理: 類似處理去除。 & ^ 接下來,將雜質摻雜U2VN.高^之主動區域中。 如第5C圖所示,光阻係塗覆切基板丨上,對應的、, 阻係藉由微影術來處理,以及形成包括12VN•高、光 動區域的開口 32a,以形成光阻圖案32。接签 ” 设有,便用此光 阻圖案32作為光罩,以及p_型雜質,在此處為硼離子 (B+),係以加速能量15keV及劑量7xl〇12/cm2之條件 經由ΟΝΟ膜19,離子植入L2VN^ %之主動區域, 經植入之雜質係命名為經摻雜之雜質24。此光阻圖变此 係接著藉由灰化處理或類似處理去除。 ° 2 接下來,將雜質摻雜入UVP.高^之主動區域中。 21 1267895 如第6A圖所示,光阻係塗覆在矽基板1上,對應的光 阻係藉由微影術來處理,以及形成包括1.2¥?.高Vt之主 動區域的開口 33a,以形成光阻圖案33。接著,利用此光 阻圖案33作為光罩,以及N-型雜質,在此處為砷離子 5 (As+),係以加速能量150keV及劑量6x 1012/cm2之條 件,經由ΟΝΟ膜19,離子植入ι·2νρ·高Vt之主動區域 此經植入之雜質係命名為經摻雜之雜質25。此光阻圖案幻 係接著藉由灰化處理或類似處理去除。 接下來,處理〇^〇膜19。 〇 、,如第6B圖所示,光阻係塗覆在ΟΝΟ膜19上,對應的 光阻係藉由微影術來處理,以及光阻圖案34係形成在0Ν0 ' 乂致於包括浮動閘極丨8。接著,此光阻圖案 系用於作,光I,乾姓刻ΟΝΟ膜19,以及將0Ν0膜19 15加工成覆蓋該快閃記憶之主動區域上之浮動閘極18的形 狀此光阻圖案34係接著藉由灰化處理或類似處理去除。 接下來’Sl0膜係形成在5VN·低Vt、5VN·高Vt、5VP· 低 Vt,及 5VP·古 ττ , P阿Vt之個別主動區域處。 士口 rgri 圖所示,SiO膜26係在850°c下,藉由熱氧化 作用形成在除了快閃記憶體之主動區域之外的個別主動 20 區域處,具有胺后ώ: Μ 4 、;度大約13 nm。接著,將光阻塗覆在Si〇 膜26上,對廡& μ » μ的光阻係猎由微影術來處理,以及具有包括 决閃 °己^ 體、5VN •低 Vt、5VN·高 Vt、5VP·低 Vt,及 5VP· 回Vt之個別主動區域的光阻圖案35,係形成在SiO膜26 上。此光阻圖案%係用於作為光罩,制Sl0膜26,以 22 1267895 及使SiO膜26儘留在5VN.低vt、5VN·高Vt、5VP·低 Vt,及5VP·高Vt之個別主動區域處。此光阻圖案%係接 著藉由灰化處理或類似處理去除。 接下來,將SiO膜形成在Ν-3·3及ρ_3·3之個別主動區 5 域處。
如第7Α圖所示,將矽基板1之表面熱氧化。在此時, 具有膜厚度大約6 nm之SiO膜27係形成在队3.3、Ρ-3.3、 1.2VN·高 Vt、1.2VN·低 Vt、1.2VP·高 Vt,及 12vp·低
Vt之個別主動區域處,其等之表面係曝露於該等個別主動 10區域内。同時,在5VN•低Vt、5VN•高Vt、5vp•低vt, 及5VP咼Vt之個別主動區域的si〇膜26之膜厚度增加。 接著,將此光阻塗覆在Si〇膜26及27上,對應的光阻係 藉由微影術來處理,以及在SiO膜26及27上,形成具有 包括快閃記憶體、5VN•低vt、5VN·高vt、5Vp•低^、 15 5VP·高Vt、N-3.3,及Ρ-3·3之個別主動區域之形狀的光阻 圖案36。此光阻圖案36係用於作為光罩,蝕刻以〇膜27, X及僅在N 3.3及P-3.3之個別主動區域處留下以〇膜27。 此光阻圖案36係接著藉由灰化處理或類似處理去除。 接下來將SiO膜形成在1.2VN ·高Vt、1.2VN ·低Vt、 2〇 L2VP·高Vt,及以卜低vt之個別主動區域處。 如第7B圖所不,將矽基板丨之表面熱氧化。在此時, 具有膜厚度大約2.2 nm之SiO膜28係形成在1.2VN·高 Vt、1.2VN 低 vt、1.2VP·高 Vt,及 ι·2νρ·低 Vt 之個別主 動區域處,其等表面係曝露於該等個別主動區域内。同時, 23 1267895 在 5VN·低 Vt、5νΝ·高 Vt、5VP·低 vt,及 5VP·高 vt 之 個別主動區域的Si0膜26之膜厚度,以及在N-3.3及P-3 3 之個別主動區域處的Si0膜27之膜厚度增加。在此處,舉 例而言,在高電壓(5 V)驅動之區域處,SiO膜26之膜 5厚度大約為16 11111,在中度電壓(3·3 V)驅動之區域處, Si〇膜27之膜厚度t為大約7 nm,在低電壓(1.2 ν)辱區 動之區域處’ SiO膜28之膜厚度變為大約2·2 nm,以及其 等在個別的區域内係作為閘極絕緣膜。 接下來,形成快閃記憶體之控制閘極。 10 15 20
如第7C圖所示,多晶石夕膜40係藉由CVD方法積聚在 矽基板1之整個表面上,膜厚度大約180 nm,以及接下來, 氮化矽膜(未顯示)係積聚在多晶矽膜4〇上,膜厚度大約 30 nm,以作為抗反射材料以及作為蝕刻光罩材料。塗覆光 阻,藉由光微影術處理,以及形成曝露快閃記憶體之主動 區域以留下電極形狀的光阻之開口 37a,以形成光阻圖宰 37。接著,使用此絲圖案37作為光罩,乾_氮化石^膜 以成為一蝕刻光罩,以及多晶矽膜4〇、〇1^〇膜Μ,及浮 動閘極18係進-步乾_。留下多晶销4()作為控制^ ,80,其經由0N0膜19延伸在浮動閘極18上以及該 多晶石夕臈亦留下以致能個別覆蓋電阻器之形成區域,以I 除=閃記憶體之外的整個個別主動區域。光阻圖案⑺系 接著藉由灰化處理或類似處理去除。 接下來,LDD區域係形成在快閃記憶體之主動區域處。 24 1267895 如第8A圖所示,首先,將浮動間極18、圆膜19, 及控制閘極80之二側表面埶氧仆,、 _ m ^形成具有膜厚度大約 10nm之氧切膜(未顯示),以及接下來,藉由《_ 成具有僅開放快閃記㈣之主切㈣光阻圖案 (未顯示)。接著,利用此光阻圖案及控制閘極8〇作為光 罩,以及N·型雜質’在此處騎離子(As+),仙加速能 量50 keV及劑量6 X 1〇1 W之條件,離子植入在快閃記 憶體之主動區域處之多晶賴4〇的二側,以形成咖(微 10 15 20 摻雜汲極)區域29。上述之光阻_係接著藉由灰化處理 及類似技術去除。 接下來,在快閃記憶體之浮動閘極18、〇n〇膜19, 及控制閘極80之二側表面上形成側壁分隔件。 如第8B圖所示,首先,再次將浮動間極18、0N0膜 I9,及控制問極8〇之二側表面熱氧化,以形成具有膜厚度 大約1〇nm之氧化石夕膜(未顯示)。接著,藉由例如熱CVD 方法,在整個表面上積聚氮化石夕膜,藉由例如_,將此 氮化石夕膜之整個表面各向異性钮刻(回姓),藉由在浮動閘 極18、ΟΝΟ膜19,及控制開極8〇之二側表面處留下氣化 石夕膜’以形成具有膜厚度大約刚nm之側壁分隔件%。 接:來,圖案化形成電阻器之閘極及個別主動區域。 如第8C圖所示,除了控制問極⑽之外的多晶石夕膜 4〇,係猎由微影術及乾钱刻處理,以供在除了快閃記憶體 之外的個別主動區域處’在電阻器及閘極42的形成區域 25 1267895 處,圖案化形成電阻器41。用於作為光罩之光阻圖案(未 顯示)係接著藉由灰化處理或類似處理去除。 接下來,在N-3.3之主動區域處形成LDD區域。 如第9A圖所示,光阻係塗覆在矽基板1上,對應的光 5 阻係藉由微影術來處理,以及形成曝露N-3.3之主動區域 之開口 38a,以形成光阻圖案38。接著,使用N-3.3之主 動區域處的光阻圖案38及閘極42作為光罩,以及N-型雜 質,在此處為磷離子(P+),係以加速能量35 keV及劑量4 X 1013/cm2之條件,經由SiO膜27,離子植入N-3.3之主動 10 區域處之閘極42的二側,以形成LDD區域43。光阻圖案 38係接著藉由灰化處理或類似處理去除。 接下來,在P-3.3之主動區域處形成LDD區域。 如第9B圖所示,光阻係塗覆在矽基板1上,對應的光 阻係藉由微影術來處理,以及形成曝露P-3.3之主動區域的 15 開口 39a,以形成光阻圖案39。接著,使用P-3.3之主動區 域處的光阻圖案39及閘極42作為光罩,以及P-型雜質, 在此處為BF2+離子,係以加速能量10keV及劑量4x 1013/cm2之條件,經由SiO膜27,離子植入P-3.3之主動區 域處閘極42之二側,以形成LDD區域44。光阻圖案39 20 係接著藉由灰化處理或類似處理去除。 接下來,在1.2VN·高Vt及1.2VN·低Vt之個別主動 區域處^形成LDD區域。 如第10A圖所示,光阻係塗覆在矽基板1上,對應的 光阻係藉由微影術來處理,以及形成包括1.2VN·高Vt及 26 1267895 1.2VN·低Vt之個另丨J主動區域的開口 60a,以形成光阻圖案 60。接著,分別使用1.2VN·高Vt及1.2VN·低Vt之個別 主動區域處之光阻圖案60及閘極42作為光罩,以及N-型 雜質,在此處為砷離子(As+),係以加速能量3 keV及劑 5 量1.2x 1015/cm2之條件,經由SiO膜28,離子植入1.2VN· 高Vt及1.2VN·低V處之閘極42的二側,以及進一步地, P-型雜質,在此處為BF2+,係以加速能量80keV及劑量6x 10]2/cm2之條件,由例如自相對於矽基板1之法線傾斜28 。之四個方向離子植入,以形成LDD區域45。光阻圖案 10 60係接著藉由灰化處理或類似處理去除。 接下來,LDD區域係形成在1.2VP·高Vt及1.2VP·低 V t之個別主動區域處。 如第10B圖所示,光阻係塗覆在矽基板1上,對應的 光阻係藉由微影術來處理,以及形成包括1.2VP·高Vt及 15 1.2VP·低Vt之個另4主動區域的開口 51a,以形成光阻圖案 51。接著,在1.2VP·高Vt及1.2VP·低Vt之個別主動區域 處之光阻圖案51及閘極42係分別用於作為光罩,以及P-型雜質,在此處為硼(B+),係以加速能量0.5 keV及劑量 5.7 X 1014/cm2之條件,經由SiO膜28,離子植入1.2VP· 20 高Vt及1.2VP·低Vt之個別主動區域處閘極42之二側, 以及進一步,N-型雜質,在此處為砷離子(As+),係以加 速能量120 keV及劑量7 X 1012/cm2之條件,由例如自相對 於矽基板1之法線傾斜28°之四個方向離子植入,以形成 27 1267895 LDD區域46。光阻圖衆s 点 口水51係接著藉由灰化處理或類似處 理去除。 接下來,LDD區域係形成在5VN·低Vt及5VN·高Vt 之個別主動區域處。 5 &第11A圖所示,光阻係塗覆在轉板1上,對應的 光阻係藉由微影術來處理,以及形成包括测·低Vt及 5VN·南Vt之個別主動區域之開口 52a,以形成光阻圖案 52。 接著’在5VN·低%及5VN•高Vt之個別主動區域處 之光阻圖案52及閘極42係分別用於作為光罩,以及蜇 1〇雜質’在此處為砷離子(As+),係以加速能量120keV及 劑ϊ 6 X l〇12/cm2之條件,經由Si〇膜26,由例如自相對 於石夕基板1之法線傾斜28。之四個方向離子植入5Vn·低 Vt及5VN·高Vt之個別主動區域之閘極42的二側,以形 成LDD區域47。光阻圖案52係接著藉由灰化處理或類似 15 處理去除。 接下來,LDD區域係形成在5VP·低Vt及5VP·高Vt 之個別主動區域處。 如第11B圖所示,光阻係塗覆在矽基板1上,對應的 光阻係藉由微影術來處理,以及形成包括5 VP ·低及 20 5VP·高Vt之個別主動區域的開口 53a,以形成光阻圖案 53。 接著’在5VP·低vt及5VP·高Vt之個別主動區域處 的光阻圖案53及閘極42係分別用於作為光罩,以及p一聖 雜質,在此處為BF2+,係以加速能量80keV及劑量4·5 χ 1012/cm2之條件’經由膜26,由例如自相對於石夕基板ϊ 28 ^267895 之去線傾斜28。之四個 古v 向離子植入5VP·低w 叼Vt之個別主動區域處之 低vt及5νρ· rjb 巧極42的二側,以π =光阻圖案53係接著藉由灰化處理:成L_ 接下來’雜質係摻雜入電阻 、二里去除。 81。 ^形成電阻元件 如第12Α圖所示,光阻 光阻係藉錄料來處理賴的
1〇 15
2〇 :=:阻:案54。接*,先_*二= 為光罩以及亦隹貝,在此處為卿子(b+),為㈣雜質, 8 keV 2 x 1Q1W之條件,離子植入 電隊器41、’以形成電阻元件81。光_案54係接著藉由 灰化處理或類似處理去除。 接下來’氧化石夕膜係形成在包括電阻元件Μ之表面的 整個表面上。 如第12B圖所示,在去除光阻圖案54之後,隨即藉由 例如熱CVD方法,積聚作為絕緣膜之氧化石夕膜49,成為 腺庳度大約13〇 nm之膜,以致能覆蓋包括電阻元件81之 表面的矽基板1的整個表面。接著,將光阻塗覆在氧化矽 模49上,對應的光阻係藉由微影術來處理,以形成光阻圖 案55,該光阻圖案具有覆盍一部分之形狀,該部分對應氧 化石少膜49上之電阻元件81之上方部分,在此處僅覆蓋電 隊元件81之中心部分。 接下來,同時形成矽化物阻障層及側壁分隔件。 29 1267895 如第12C圖所示,使用光阻圖案55作為光罩,以及乾 餘刻氣化石夕膜49之整個表面。在此時,光阻圖案55係作 為光罩,以供在電阻元件81之中心部分上留下氧化石夕膜 49 ’以及圖案化形成石夕化物阻障層。同時,回j虫氧化石夕 5膜49,形成側壁分隔件61,以致能覆蓋電阻元件81之二 側表面,以供覆蓋快閃記憶體之主動區域處的側壁分隔件 30 ’以及個別地覆蓋5VN·低Vt、5VN·高Vt、5VP·低Vt、 5VP·高 Vt、Ν-3·3、P-3.3、1.2VN·高 Vt、1.2VN·低 Vt、 1.2VP·高Vt,及1·2νΡΜ& Vt之個別主動區域處之閘極42 10 的二側表面。 接下來,源極/汲極(S/D)區域係形成在5VP•低
Vt、5VP 间 Vt、P-3.3、1.2VP·高 Vt,及 1.2VP·低 Vt 之個 別主動區域處。 如第13A圖所示,光阻係塗覆在石夕基板u,對應的 15光阻係藉由微影術來處理,以及形成包括5vp•低Μ、·· 冋Vt 3·3 L2VP•南Vt,及L2VP·低vt之個別主動區 域的開口 55a,以形成光阻圖案%。接著,使用光阻圖案 55作為光罩以及p-型雜質,在此處為石朋離子(B+),係 以加速能量5 keV及劑量4 χ 1〇lw之條件,離子植入 20 5VP·低 Vt、5VP·高 Vt、p33、12vp 高 %,及1, 低Vt之個別主動區域,以形成符合該等個別主動區域處之 個別側土 ^件61之位置的源極/汲極區域62。在此時, 硼離子(一B+)係同時離子植入5VP·低Vt、5Vp•高vt、p_3.3、 1·2 〇及UVP•低Vt之個別主動區域處的間極42, 30 1267895 以及對應的個別閘極42變成P-型。在此時,個別電晶體係 形成在 5VP·低 Vt、5VP·高 Vt、P-3.3、1.2VP·高 Vt,及 1.2VP·低Vt之個另主動區域處。光阻圖案55係接著藉由 灰化處理或類似處理去除。 5 接下來,源極/汲極(S/D)區域係形成在快閃記憶 體、5VN·低 Vt、5VN·高 Vt、N-3.3、1.2VN·高 Vt,及 1.2VN· 低Vt之個別主動區域處。 如第13B圖所示,光阻係塗覆在矽基板1上,對應的 光阻係藉由微影術來處理,以及形成包括快閃記憶體、 10 5VN·低 Vt、5VN·高 Vt、N-3.3、1.2VN·高 Vt,及 1.2VN. 低Vt之個別主動區域的開口 56a,以形成光阻圖案56。接 著,使用光阻圖案56作為光罩,以及N-型雜質,在此處 為磷離子(P+),係以加速能量10keV及劑量6x 1015/cm2 之條件,離子植入快閃記憶體、5VN·低Vt、5VN·高Vt、 15 N-3.3、1.2VN·高Vt,及1.2VN·低Vt之個別主動區域,以 形成與該等個別主動區域之個別側壁分隔件61的位置相符 合之源極/汲極區域63。在此時,磷離子(P+)係同時離 子植入快閃記憶體之控制閘極80及5VN·低Vt、5VN·高 Vt、N-3.3、1.2VN·高Vt,及1.2VN·低Vt之個別主動區域 20 處的閘極42,以及控制閘極80及個別閘極42變成N-型。 在此時’個別電晶體(在快閃記憶體之主動區域處的記憶 體晶胞)係形成在快閃記憶體、5VN·低Vt、5VN·高Vt、 N-3.3、1.2VN·高Vt,及1.2VN·低Vt之個別主動區域。光 阻圖案56係接著藉由灰化處理或類似處理去除。 31 1267895 接下來,對矽基板丨進行退火處理。在此時,例如在 1025 C下,在氮化物(No氣體環境中,進行3秒鐘之快 速退^處理(RTA)。活化在上述個別製程中離子植入的個 別雜質,例如電阻元件81中的卿子(B+),以及在源極 5 /汲極區域62及63中的硼離子(B+)、磷離子(p+)。 接下來,矽化電阻元件,以及矽化個別電晶體。 如第μα圖所示,石夕化物金屬,在此處為c〇膜,係 積水在石夕基板i之整個表面上,具有膜厚度大約8麵以 及接著,進行熱處理。藉此由熱處理,石夕化物層64,其中 10 Co及石夕可财化,係形成在個別電晶體之電阻元件Μ之 上表面處之矽化物阻障層5〇的二側,以及在閘極U上, 以及在源極/沒極區域62及63上。之後,藉由濕式餘刻 去除未反應之Co膜。 接下來,藉由中間層絕緣膜、連接插塞、配線及類似 15結構的形成,完成半導體元件。 如第14B圖所示’氧化頻係積聚在碎基板工之整個 表面上,以具有膜厚度大約_nm,以致能藉由例如高穷 度電漿(HDP) -CVD方法,覆蓋電阻糾81及個別電曰^ 體’以形成中間層絕緣膜65。接著,個別接觸孔%係形成 在中間層絕緣膜65處。此等個別接觸孔的係個別地形成, 以致於就電阻元件81而言,能曝露麵化物阻障層50之 二側之秒化物層64之表面的部件,以及以致於就個別電晶 體而言,能曝露源極A及極區域62及63之石夕化物層料之 表面的部件。 32 1267895 接著,形成例如Ti或TiN之基底膜(未顯示)以覆蓋 個別接觸孔66之内側壁,以及接下來,在中間層絕緣膜65 上形成例如鎢(W)膜,以致能經由基底膜嵌入個別接觸 孔66,以及w插塞67係藉由使w膜之表面平滑來形成, 5另一方面藉由例如C Μ P方法(化學機械拋光)使用中間層 絕緣膜65作為擋止層。 在此處,在電阻元件81之上表面處 10 15 20 W插塞67係經由矽化物層64連接,且可降低此等連接部 分之電阻值(連接電阻元件)。在此具體例中,雜質係離子 植入由多晶矽膜40形成之電阻器41圖案中,以形成電阻 凡件81,且在去除作為離子植入之光罩的光阻圖案μ後, 隨即形成作為石夕化物阻Μ 5〇之氧化石夕膜49,以致能覆菩 镇=件81,以及因此,電㈣件81之主體的電阻值= ::::至:欲值。因此,在此具體例中’可穩定地控制 連接私阻7〇件及電阻元件81整體的電阻值。 接者’金屬膜’例如鋁(Α1)膜’係藉 法’積聚在中間層絕緣膜65的表面上,此 影術及乾核刻,在個^插塞67上“成配 以及圖案化形成經由w插塞6 接部分的個L ^連接至各種不同的連 塞,一步之中間層絕緣膜、連接用之插 如上及其他類似結構的形成,完成此半導體元件。 斤t,根據此具體例,對於電阻元件 而言’在未增加彭程的數… 70件81之電阻值 衣私的數目之下,不僅是連接電阻元件之 33 1267895 電阻值,亦包括電阻元件81主體之電阻值,皆可容易且精 確地穩定控制,以及可實現包括具有高度可靠性之電阻元 件81的半導體元件。此外,在此例子中,藉由同時形成電 阻器41及個別電晶體之閘極42,可竭盡所能地防止製程數 5 目的增加,另一方面,可實現上述之電阻值的穩定控制。 -改良實施例- 在此處,描述第一具體例之改良實施例。在此改良實 施例中,包括電阻元件及11種不同之電晶體的半導體元件 之製造方法係與第一具體例所揭露者相同,但不同點在於 10 同時進行離子植入電阻器以及離子植入主動區域之一部 分。 第15A圖至第18圖為依製程順序顯示根據此改良實施 例的半導體元件之製造方法之主要部分的概要截面圖。在 個別的圖式中,電阻元件及11種不同的電晶體(快閃I己憶 15 體、5VN·低 Vt、5VN·高 Vt、5VP·低 Vt、5VP·高 Vt、N-3.3、 P-3.3、1.2VN·高 Vt、1.2VN·低 Vt、1.2VP·高 Vt,及 1.2VP· 低Vt)依序自左側形成。在此處,在個別圖式的上方部分, 顯示個別電晶體之電阻元件及主動區域的形成區域。 在此改良實施例中,首先,進行與第1圖至第11B圖 20 所示之第一具體例相同的製程。在第15A圖中,顯示去除 如第11B圖所示之光阻圖案53後的狀況。 接下來,在整個表面上形成氧化矽膜。 34 1267895 如第15B圖所示,葬士 1 丁精由例如熱CVD方法,積聚具有膜 厚度大約130 nm之氧卜石々^ <虱化矽胰69,以致能覆蓋矽基板l 整個表面。 接下來’側壁分隔件係分別形成在電阻器41之二側表 面’快閃記憶體之側壁分彼 土刀隔件30之表面,以及個別閘極42 —側表面。 士第16A圖所不’各向異性姓刻(回姓)氧化石夕膜69 之整個表面,以及留下在電阻器41之二側表面之氧化石夕膜 69,快閃記憶體之側壁分隔件3()之表面,以及個別閉極幻 1〇之二側表面,以形成側壁分隔件70。 a接下來,將雜質摻雜入電阻器41及箫低%、卿· 门Vt P 3.3、1.2VP·南vt& Ι2νρ·低%之個別主動區域 中,以供同時形成電阻元件81及源極力及極區域。 如第16Β圖所示,光阻係塗覆在石夕基板!上,對應之 15光阻係藉由微影術加工,以及形成包括電阻㈣及卿· 低 Vt、5VP·高 Vt、Ρ-3·3、L2Vp·高 %,及 12仰低 % 之個別主動區域的開口 57a,以形成光阻圖案57。接著, 使用光阻圖案57作為光罩,以及型雜質,在此處為硼離 子(B+),係以加速能量5 keV及劑量4 X 1〇i5/cm2之條件, 20離子植入電阻器41及5VP·低Vt、5Vp·高 高Vt,及ονρ·低Vt之個別主動區域中,以形成符合電 阻元件81及個別主動區域處之個別側壁分隔件70之位置 的源極/;:及極區域62。在此時,,離子(B+)係同時離子 注入 5VP·低 vt、5VP·高 Vt、P-3.3、1.2VP·高 Vt,及 1.2VP. 35 1267895 低Vt之個別主動區域處的閘極42,以及對應的個別閘極 42變成P-型。在此時,個別電晶體係形成在電阻元件81, 以及 5VP·低 Vt、5VP·高 Vt、P-3.3、1.2VP·高 Vt,及 1.2VP· 低Vt之個別主動區域處。光阻圖案5 7係接著精由灰化處 5 理或類似處理去除。 接下來,在包括電阻元件81之表面的整個表面上形成 氧化秒膜。 如第16C圖所示,在光阻圖案57去除之後,隨即藉由 例如熱CVD方法,積聚具有膜厚度大約100 nm之氧化矽 10 膜71,以致能覆蓋包括電阻元件81之表面的矽基板1之整 個表面。接著,將光阻塗覆在氧化矽膜71上,對應的光阻 係藉由微影術來處理,以及該光阻圖案58具有覆蓋一部分 之形狀,該部分對應氧化矽膜71上之電阻元件81之上方 部分,在此處僅覆蓋電阻元件81之中心部分。 15 接下來,同時形成矽化物阻障層及側壁分隔件。 如第17A圖所示,使用光阻圖案58作為光罩,以及乾 蝕刻氧化矽膜71之整個表面。在此時,光阻圖案58係作 為光罩,以供在電阻元件81之中心部分上留下氧化矽膜 71,以及藉此圖案化形成矽化物阻障層73。同時,回蝕氧 20 化矽膜71,形成侧壁分隔件72,以致能覆蓋電阻元件81 之二側表面,以供個別覆蓋位在快閃記憶體、5VN·低Vt、 5VN·高 Vt、5VP·低 Vt、5VP·高 Vt、N-3.3、P-3.3、1.2VN· 高 Vt、1.2VN·低 Vt、1.2VP·高 Vt,及 1.2VP·低 Vt 之個別 主動區域處之側壁分隔件70。 36 1267895 接下來’源極/汲極區域係形成在快閃記憶體、5vn. 低 Vt、5VN.高 Vt、N_3.3、l 2VN.高 %,及 Μ·.低 % 之個別主動區域處。 如第17B圖所示,光阻係塗覆在石夕基板i ±,對應的 5光阻鋪由《術來處理,从職包括快閃記憶體、 5VN·低 Vt、5VN·高 vt、ν‘3·3、12vn•高 ^,及 ΐ 2νΝ· 低Vt之個別主動區域的開口 59a,以形成光阻圖案$。接 # $ ’使用光阻圖案59作為光罩,以及N-型雜質,在此處 為磷離子(p+),係以加速能量1〇keV及劑量6χ 1〇15/⑽2 1〇之條件,離子植入快閃記憶體、5VN·低Vt、5VN·高Vt、 N-3.3、1.2VN·高Vt,及1.2VN·低Vt之個別主動區域,以 形成符合該等個別主動區域處之個別側壁分隔件72之位置 的源極/汲極區域63。在此時,磷離子(p+)係同時離子 植入快閃記憶體之控制閘極80,5 VN ·低Vt、5 VN ·高%、 15 Ν-3·3、i·2νΝ •高vt,及i·2νΝ •低%之個別主動區域的閘 _ 極42,以及控制閘極8〇及該等個別閘極仏變成型。在 此時,_電晶冑(快閃記憶體之主動區域的記憶體晶胞) 係形成在快閃記憶體、5VN·低Vt、5VN·高Vt、Ν-3·3、 l2vn·高Vt,及L2VNM& vt之個別主動區域處。光阻圖 20案59係接著藉由灰化處理或類似處理去除。 接下來,對矽基板1進行退火處理。在此時,例如在 l〇25°C下,在氮化物(NO氣體環境中,進行3秒鐘之快 速退火處理(RTA)。活化在上述個別製程中離子植入的個 37 1267895 別雜質,例如電阻元件81中的爾子(B+),以及在源極 /汲極區域62及63中的硼離子(B+)、磷離子(p+)。 接下來,矽化電阻元件,以及矽化個別電晶體。 如第nc圖所示,石夕化物金屬,在此處為c〇膜,係 5積♦在絲板丨之整個表面上,具有膜厚度大約,以 及接著進行熱處理。藉此由熱處理,石夕化物層⑽,其中
Co及石夕可被石夕化,係形成在個別電晶體之電阻元件81之
上表面處之矽化物阻障層73的二側,以及在閘極们上, 以及在源極/汲極區域62及63上。之後,藉由濕式餘刻 10 去除未反應之Co膜。 接下來,藉由中間層絕緣膜、連接插塞、配線及類似 結構的形成,完成半導體元件。 如第18圖所示’氧化石夕膜係積聚在石夕基板1之整個表 面上,以具有膜厚度大約6〇〇nm,以致能藉由例如高密度 15電聚(HDP)-CVD方法,覆蓋電阻元件81及個別電晶體, • 卩形成中間層絕緣膜65。接著,個別接觸孔66係形成在中 間層絕緣膜65處。此等個別接觸孔66係侧地形成,以 致於就電阻元件81而言,能曝露在石夕化物阻障層50之二 側之石夕化㈣64之表面的部件,以及以致於就個別電晶體 20而言,能曝露源極/汲極區域62及63之石夕化物層64之表 面的部件。 接著,形成例如Ti丨TiN之基底膜(未顯示)以覆蓋 個別接觸孔66之内_,以及接下來,在中間層絕緣膜沾 上形成例如鎢⑼膜,以致能經由基底職人個別接觸 38 1267895 孔66,以及W插塞67係藉由使W膜之表面平滑來形成, 另一方面藉由例如CMP方法(化學機械拋光)使用中間層 絕緣膜65作為擋止層。 在此處,在電阻元件81之上表面處,電阻元件81及 5 W插塞67係經由矽化物層64連接,且可降低此等連接部 分之電阻值(連接電阻元件)。在此改良實施例中,雜質係 離子植入由多晶矽膜40形成之電阻器41圖案中,以形成 電阻元件81,且在去除作為離子植入之光罩的光阻圖案57 後,隨即形成作為矽化物阻障層73之氧化矽膜71,以致能 10 覆蓋電阻元件81,以及因此,電阻元件81之主體的電阻值 係穩定地定義至所欲值。因此,在此改良實施例中,可穩 定地控制連接電阻元件及電阻元件81整體的電阻值。 接著,金屬膜,例如鋁(A1)膜,係藉由例如濺鍍方 法,積聚在中間層絕緣膜65的表面上,此A1膜係藉由微 15 影術及乾式蝕刻,在個別W插塞67上加工成配線形狀, 以及圖案化形成經由W插塞67,電氣連接至各種不同的連 接部分的個別配線68。 接下來藉由透過進一步之中間層絕緣膜、連接用之插 塞,配線及其他類似結構的形成,完成此半導體元件。 20 如上所述,根據此改良實施例,對於電阻元件81之電 阻值而言,在未增加製程的數目之下,不僅是連接電阻元 件之電阻值,亦包括電阻元件81主體之電阻值,皆可容易 且精確地穩定控制,以及可實現包括具有高度可靠性之電 阻元件81的半導體元件。此外,在此例子中,藉由同時形 39 1267895 成電阻器41及個別電晶體之閘極42,另一方面,實現上述 之電阻值的穩定控制,以及進一步地,藉由同時進行電阻 器41之離子植入及進行形成個別源極/汲極區域62之離 子植入,可減少製程數目的增加。 5 -第二具體例- 根據此具體例製造之半導體元件與第一具體例不同, 以及此具體例為快閃記憶體非混合安裝的一例子,換言 之,其係藉由積體化電阻元件,包含輸入/輸出電路元件 之中度電壓電晶體,以及包含邏輯電路元件之低電壓電晶 10 體來建構。在此處,對個別電晶體而言,包括N-通道中度 電壓(3.3V) (3.3VN)、P-通道中度電壓(3.3V) (3.3VP)、 N-通道低電壓(1.2V) ·高閾值電晶體(1.2VN·高Vt)、N-通道低電壓(1.2V) ·低閾值電晶體(1.2VN·低Vt)、P-通 道低電壓(1.2V) ·高閾值電晶體(1.2VP·高Vt),及P-通 15 道低電壓(1.2V) ·低閾值電晶體(1.2VP·低Vt)。 第19A圖至第25C圖為依製程順序顯示根據本發明之 第二具體例之半導體元件之製造方法的概要截面圖。在個 別的圖式中’自左側依序形成電阻元件及六種不同的電晶 體(3.3VN、3.3VP、1.2VN·高 Vt、1.2VN·低 Vt、1.2VP· 20 高Vt,及1.2VP·低Vt)。在此處,在個別圖式的上方部分, 顯不電阻元件及個別電晶體之主動區域的形成區域。 首先,形成元件隔離結構以界定電阻元件及個別電晶 體之主動區域的形成區域。 40 1267895 如第19A圖所示,藉由在矽基板101之表面層使用例 如STI (淺溝槽隔離)法,在矽基板101的元件隔離區域 中形成作為元件隔離結構之個別的第一 STI區域102及第 二STI區域103。作為元件隔離結構之場氧化物膜可藉由以 5 所謂的LOCOS方法取代STI來形成。六種不同的電晶體的 個別主動區域係藉由個別的第一 STI區域1〇2來界定,以 及電阻元件之形成區域係藉由第二STI區域1〇3來界定。 接下來’氧化個別主動區域的表面,以形成具有膜厚度大 約10nm之薄氧化矽膜(未顯示)。 10 接下來,雜質係摻雜入3.3VN、1.2VN·高Vt,及1.2VN· 低Vt之個別主動區域。 如第19B圖所示,光阻係塗覆在矽基板1〇1上,對應 的光阻係藉由微影術來處理,以及形成分別包括3·3νΝ( 主動區域’ 1.2VN,vt及1.2VN·低Vt之個別主動區域的 個別開n llla,以形成光阻圖案m。接著,使用此光阻 圖案111作為光罩,以及形成P-型井之p-型雜質,在此處 為聽子(B+),係以加速能量420 keV及劑量i 4xi〇iw 之條件,離子植入3·3νΝ、UVN•高Vt,及12vn•低% 之個別主動區域。此經植入的雜質係命名為經摻雜之雜質 。再者,使用光阻圖案ni作為光罩,以及形成通道播 止區域之P_型雜f,在此處為爾子(b+),係以加速能量 刚Μ及· 8xl〇lw之條件,離子植入&则、 1細·高vt,及h2VN•低vt之個別主動區域。此經植入 41 1267895 的雜質係命名為經摻雜之雜質104。光阻圖案1U係接著藉 由灰化處理或類似處理去除。 接下來,雜質係摻雜入3.3VP、1.2VP·高Vt,及1.2VP· 低Vt之個別主動區域。 5 如第19C圖所示,光阻係塗覆在矽基板101上,對應 的光阻係藉由微影術來處理,以及形成包括3 jVp之主動 區域,1.2VP·鬲Vt及1.2VP·低Vt之個別主動區域的個別 開口 112a,以形成光阻圖案112。接著,使用此光阻圖案 112作為光罩,以及形成队型井之Ν·型雜質,在此處為磷 10離子(ρ+),係以加速能量600 keV及劑量15 x 1〇i3/cm2 之條件,離子植入3.3VP、1.2VP·高Vt,及12Vp•低vt
播止區域之N-型雜質,在此處為碟離子(p+),係以加速能 量240 keV及劑量8 X l〇12/cm2之條件 離子植入3.3VP、
由灰化處理或類似處理去除。
離子(Ο,係以加速能量l5keV及料 :113。接著,使 質,在此處為硼 7 X 1012/cm2 之條 42 1267895 件離子植入h2VN•高Vi之主動區域。經植入之雜質係 叩名為經摻雜之雜質1〇7。光阻圖案⑴係接著藉由灰化處 理或類似處理去除。 5 接:來,將雜質摻雜入】.卿.高vt之主動區域。 第0A圖所示,光阻係塗覆在石夕基板ίο〗上對應 的光阻係藉由微影術來處理,以及形成包括i2vp.高W 之主動區域的開口 114a,以形成光阻圖案ιΐ4。接著使 •,此光阻圖案114作為光罩’以及义型雜質,在此處為神 離子(AS )’係以加速能量150keV及劑量6xl〇12/cm2之 1〇條件,離子植入L2VP.高vt之主動區域。經植入之雜質 係命名為經摻雜之雜質跡光阻圖案114係接著藉由灰化 處理或類似處理去除。 接下來,雜質係摻雜入3.3VN之主動區域。 15 如第20B圖所示,光阻係塗覆在石夕基板ι〇ι上對應 的光阻係藉由微影術來處理,以及形成包括3 3vn之主= 區域的開口 115a,以形成光阻圖案115。接著,使用 阻圖案U5作為光罩,以及p_型雜質,在此處為卿子 (B+),係以加速能量35 keV及劑量4 5 X 1〇]2/咖2之條 20 件離子植入3.3VN之主動區域。經植入之雜質係命名 經摻雜之雜質。光_案⑴係接著藉域化處2 似處理去除。 ^ 接下來,將雜質摻雜入3·3νρ之主 如第20C圖所示,光阻係塗覆切基板仙上 的光阻係藉由微影術來處理,以及形成包括3.3VP之主^ 43 1267895 區域的開〇116a,以形成光阻圖案116。接著,使 阻圖案116作為光罩,以及队蠢質,在此處騎離子 (As ) ’係以加速能量150 keV及劑量2 χ η、〆之 件’離子植人3.3VP之主動區域。經植人之雜f係命名木 經摻雜之雜質110。光阻圖案m係接著藉由灰化處 似處理去除。 、 接下來’ SiO膜係形成在3.3VNA3 3vp之個別 區域。 10 15 20 如第20D圖所示,Si0膜121係藉由熱氧化方法形成 在個別主動區域處,膜厚度大約為6nm。接著,光阻係塗 覆在SiO膜121上,對應的光阻係藉由微影術來處理,以 及具有包括3.3VN及3.3VP之主動區域之形狀的光阻圖案 117,係形成在SiO膜121上。接著使用光阻圖案117作為 光罩,蝕刻SiO膜121,以及僅在3.3VN及3.3VP之主動 &域處留下SiO膜121。光阻圖案117係接著藉由灰化處 理或類似處理去除。 接下來’在 1.2VN ·面 Vt、1.2VN ·低 Vt、1 ·2γρ ·高 , 及1.2VP·低Vt之個別主動區域處形成SiO膜。 如第21A圖所示,熱氧化矽基板101之表面。在此時, 在 1.2VN·高 Vt、1.2VN·低 Vt、1.2VP·高 Vt,及 L2VP· 低Vt之個別主動區域處形成具有膜厚度大約2.2 nm之SiO 膜 122,1.2VN·高 Vt、1.2VNM氏 Vt、1.2VP·高 Vt,& 12Vp· 低Vt之表面係在個別主動區域内曝露。同時,在3.3VN及 3.3VP之主動區域處之SiO膜121的膜厚度增加。在此處, 44 1267895 舉例而言’在中度電壓(3·3 v)操作區域處的Si〇膜m 的膜厚度變成大約7 nm,在低電壓(ι·2 v)操作區域處的 SiO膜122的膜厚度變成大約2·2 nm,以及二者在個別區 域處皆作為閘極絕緣膜。 5 接下來,形成多晶矽膜。 如第21B圖所示,藉由CVD方法,在矽基板101之整 個表面上積聚膜厚度大約180 nm之多晶矽膜123,以及接 下來’積聚膜厚度大約30 nm之氮化石夕膜(未顯示),以作 為抗反射材料以及作個別主動區域處之電阻器及閘極。 1〇 如第21C圖所示,藉由微影術及乾式蝕刻,加工多晶 石夕膜123,以及分別圖案化形成電阻器形成區域處的電阻器 124,以及個別主動區域處的閘極ι25。用於作為光罩之光 阻圖案(未顯示)係接著藉由灰化處理或類似處理去除。 接下來,在3.3VN之主動區域處形成LDD區域。 15 如第22A圖所示,光阻係塗覆在矽基板1〇1上,對應 的光阻係藉由微影術來處理,以及形成曝露3.3VN之主動 區域之開口 118a,以形成光阻圖案118。接著,使用此光 阻圖案118及3.3VN之主動區域處的閘極125作為光罩, 以及N-型雜質,在此處為碟離子(p+),係以加速能量35 keV 20 及劑量4 X l〇13/cm2之條件,經由siO膜12卜離子植入 3.3VN之主動區域處之閘極125的二側,以形成LDD區域 126。光阻圖案118係接著藉由灰化處理或類似處理去除。 接下來,在3.3VP之主動區域處形成LDD區域。 45 1267895 如第22B圖所示,光阻係塗覆在矽基板ι〇1上,對應 的光阻係藉由微影術來處理,以及形成曝露3·3νρ之主動 區域的開口 119a,以形成光阻圖案119。接著,使用此光 阻圖案119及3.3VP之主動區域處之閘極125作為光罩, 5以及P-型雜質’在此處為BF2+,係以加速能量lOkeV及劑 量4 X 1013/cm2之條件,經由si〇膜12卜離子植入3·3νρ 之主動區域處之閘極125的二側,以形成LDD區域127。 光阻圖案119係接著藉由灰化處理或類似處理去除。 接下來’在1.2VN·高vt及1.2VN·低Vt之個別主動 10 區域處形成LDD區域。 如第22C圖所示,光阻係塗覆在矽基板ι〇1上,對應 的光阻係藉由微影術來處理,以及形成包括1·2νΝ·高 及1.2VN·低Vt之個別主動區域的開口 12〇a,以形成光阻 圖案120。接著’分別使用此光阻圖案ι2〇及L2VN·高Vt 15及L2VN·低%之個別主動區域之閘極125作為光罩,以 及N-型雜質’在此處為砷離子(AS+),係以加速能量3 keV 及劑量1.2 X 1015/cm2之條件,經由Si〇膜122,離子植入 1.2VN·咼Vt及1.2VN·低Vt之個別主動區域的閘極125的 二側,以及進一步地,P·型雜質,在此處為BF2+,係以加 20速能量80 keV及劑量6 X l〇i2/cm之條件,由例如自相對於 石夕基板101之法線傾斜28。之四個方向離子植入,以形成 LDD區域128。光阻圖案12〇係接著藉由灰化處理或類似 處理去除。 46 1267895 接下來’ LDD區域係形成在ι·2νρ•高叭及ι·2νρ•低 Vt之個別主動區域處。 如第23A圖所示,光阻係塗覆在矽基板1〇1上,對應 的光阻係藉由微影術來處理,以及形成包括L2Vp•高 及1.2VP·低vt之個別主動區域之開口 141a,以形成光阻 圖案141。接著’使用此光阻圖案ι41及12νρ·高%及 1.2VP·低Vt之個別主動區域處的閘極125作為光罩,以及
型雜質’在此處為卿子(B+),係以加速能量MM 10 15 20 及劑量5·7χ 10H/cm2之條件,經由si〇膜i22,離子植入 L2vp·馬vt及i.2vp^ Vt之個別主動區域處的閘極125 勺側’以及進一步地,型雜質,在此處為坤離子(As+), 係以加速能量12GkeV及劑量7χ iq12/⑽之條件,由例如 自相對於秒基板1G1之法線傾斜Μ。之四個方向離子植 以$成LDD區域129。此光阻圖案141係接著藉由灰 化處理或類似處理去除。 咖接下來’雜㈣摻雜人電阻器124中以形成電阻元件 的光::==广_在一 口 /如術來處理,形成僅曝露電阻器124之開 作為光m阻圖案142。接著’使収総圖案142 係以加速能量8kv,質之雜質,在此處她子(b+), 電阻哭124Γ 量2xl〇lw之條件,離子植入 藉由灰化纽或。練_142係接著 47 1267895 接下來,氧切膜係形成在包括電阻元件16〇之表面 的整個表面上。 如弟23C圖所示,於去除亦 、矛'先阻圖案M2之後,隨即藉 由例如熱CVD方法,積聚具有膜厚度大約i3〇nm之氧^ 5矽膜130作為絕緣膜,以致能覆蓋包括電阻元件副之表 面的石夕基板m之整個表面。接著,光阻係塗覆在氧化石夕 膜130,對應的光阻係藉由微影術來處理,以形成光阻圖案 • 143,該光阻圖案具有覆蓋一部分之形狀,該部分對應氧化 石夕膜13G上之電阻元件之上方部分,在此處該形狀 10 僅覆蓋電阻元件160之中心部分。 接下來,同時形成矽化物阻障層及側壁分隔件。 如第24A圖所示,使用光阻圖案143作為光罩,乾式 餘刻氧化石夕膜130之整個表面。在此時,光阻圖案143係 作為光罩,以留下電阻元件160上之中心部分處的氧化矽 15膜,以及圖案化形成石夕化物阻障層151。同時,回姓氧 φ 化矽膜130,形成側壁分隔件152,以致能覆蓋電阻元件160 之二側表面,以覆蓋 3.3VN、3.3VP、1.2VN·高 Vt、1.2VN· 低Vt、1.2VP·高Vt,及1.2VP·低Vt之個別主動區域處之 閘極125的二側表面。 20 接下來,在3.3VP、1.2VP·高Vt及1.2VP·低Vt之個 別主動區域處形成源極/汲極區域。 如第24B圖所示,光阻係塗覆在矽基板ιοί上,對應 的光阻係藉由微影術來處理,以及形成包括3.3VP、1.2VP· 高Vt及1.2VP·低Vt之個別主動區域的開口 144a,以形成 48 1267895 光阻圖案144。接著,使用此光阻圖案ι44作為光罩,以及 P-型雜質,在此處為硼離子(B+),係以加速能量5 keV及 劑ΐ 4 X 1015/cm2之條件,離子植入3.3vp、12VP·高vt 及1.2VP·低Vt之個別主動區域,以形成符合個別主動區 5域處之個別側壁分隔件152之位置的源極/汲極區域 153。 在此時’硼離子(B+)係同時離子植入3.3vp、12vp· 向Vt及1.2VP·低Vt之個別主動區域處的閘極125,以及 對應的個別閘極125變成p_型。在此時,個別電晶體係形 成在3.3VP、1.2VP·高%及12vp·低%之個別主動區域 10處。光阻圖案144係接著藉由灰化處理或類似處理去除。 接下來,源極/汲極區域係形成在3.3VN、1.2VN·高 Vt及1.2VN·低Vt之個別主動區域處。 如第24C圖所示,光阻係塗覆在矽基板101上,對應 的光阻係藉由微影術來處理,以及形成包括3.3VN、1.2VN· 15南Vt及UVN·低Vt之個別主動區域的開口 145a,以形成 光阻圖案145。接著,使用此光阻圖案145作為光罩,以及 N-型雜質,在此處為磷離子(p+),係以加速能量10keV 及劑量6xl〇15/cm2之條件,離子植入3 3Vn、ι·2νΝ·高 Vt及1.2VN·低Vt之個別主動區域,以形成符合個別主動 20 區域處之個別側壁分隔件152之位置的源極/沒極區域 154。 在此時,磷離子(p+)係同時離子植入3.3VN、1.2VN· 高Vt及1.2VN·低Vt之個別主動區域處的閘極125,以及 對應的個別閘極125變成N-型。在此時’個別電晶體係形 49 1267895 成在3.3VN、1.2VN·高%及12νΝ·低%之個別主動區域 處。光阻目帛145倾錢自灰化纽錢似>4理去除。 接下來,對矽基板101進行退火處理。 如第25Α圖所示,例如在1〇25〇c下,在氮化物(化) 5氣體環境中,進行3秒鐘之快速退火處理(RTA)。活化在 上述個別製程中離子植入的個別雜質,例如電阻元件⑽ 中的獨離子(B+),以及在源極/汲極區域153及154中的 硼離子(B+)、碟離子(p+)。 接下來,矽化電阻元件,以及矽化個別電晶體。 1〇 如第25B圖所示,石夕化物金屬,在此處為Co膜,係 積聚在秒基板101之整個表面上,具有膜厚度大約8腿, 以及接著,進行熱處理。藉此由熱處理,矽化物層155,其 中c〇及矽可被矽化,係形成在個別電晶體之電阻元件16〇 之上表面處之矽化物阻障層151的二側,以及在閘極125 15上,以及在源極/汲極區域153及154上。之後,藉由濕 式鍅刻去除未反應之C〇膜。 接下來,藉由中間層絕緣膜、連接插塞、配線及類似 結構的形成,完成半導體元件。 如第25C圖所示,氧化矽膜係積聚在矽基板1〇1之整 们表面上,以具有膜厚度大約6〇〇nm,以致能藉由例如高 密度電漿(HDP)-CVD方法,覆蓋電阻元件16〇及個別電 晶體,以形成中間層絕緣膜159。接著,個別接觸孔156 係形成在中間層絕緣膜159處。此等個別接觸孔156係個 別地形成,以致於就電阻元件16〇而言,能曝露在石夕化物 50 1267895 P P平層151之一側之矽化物層155之表面的部件,以及以 致於就個別電晶體而言,能曝露源極/汲極區域 153 及 154 之矽化物層155之表面的部件。 接著,形成例如了丨或TiN之基底膜(未顯示)以覆蓋 5個別接觸孔156之内側壁,以及接下來,在中間層絕緣膜 159上形成例如鎢膜,以致能經由基底膜嵌入個別接 觸孔156,以及W插塞157係藉由使W膜之表面平滑來形 成,另一方面藉由例如CMP方法(化學機械拋光)使用中 間層絕緣膜159作為擋止層。 1〇 在此處,在電阻元件160之上表面處,電阻元件16〇 及W插基157係經由矽化物層155連接,且可降低此等連 接部分之電阻值(連接電阻元件)。在此具體例中,雜質係 離子植入由多晶矽膜123形成之電阻器124圖案中,以形 成電阻元件160,且在去除作為離子植入之光罩的光阻圖案 15 M2後,隨即形成作為矽化物阻障層151之氧化矽膜13〇, 以致能覆蓋電阻元件160,以及因此,電阻元件16〇之主體 的電阻值係穩定地定義至所欲值。因此,在此具體例中, 可穩定地控制連接電阻元件及電阻元件160整體的電阻值。 接著,金屬膜,例如鋁(A1)膜,係藉由例如濺鍍方 20法,積聚在中間層絕緣膜159的表面上,此A1膜係藉由微 影術及乾式#刻,在個別W插塞157上加工成配線形狀, 以及圖案化形成經由W插塞157,電氣連接至各種不同的 連接部分的個別配線158。 51 1267895 接下來藉由透過進-步之中間層絕緣膜、連接用之插 塞,配線及其他類似結構的形成,完成此半導體元件。 如上所述,根據此具體例,對於電阻元件16〇之電阻 值而言,在未增加製程的數目之下,不僅是連接電阻元件 5之電阻值,亦包括電阻元件16()主體之電阻值,皆可容易 且精確地穩定控制,以及可實現包括具有高度可靠性之電 阻讀160的半導體元件。此外,在此例子中,藉由同時 形成電阻器m及個別電晶體之閘極125,可竭盡所能地防 止製程數目的增加,另-方面,可實現上述之電阻值的穩 10定控制。 根據本發明,對於電阻元件之電阻值而言,不僅是連 接電阻元件之電阻值,亦包括電阻元件主體之電阻值,皆 可容易且精確地穩定控制,以及可實現包括具有高度可靠 性之電阻元件的半導體元件。 再者,根據本發明,因為同時形成電阻器及及個別電 晶體之閘極,可竭盡所能地防止製程數目的增加,另一方 面’可實現上述之電阻值的穩定控制。 本發明之具體例在各方面應視為例示性且非限制性, 以及因此落在申請專利範圍之等效性的意義及範圍内的所 2〇有變化皆欲包含在申請專利範圍中。本發明在未偏離其主 要特徵的精神之下,可以其他特定形式具體化。 式簡單說明】 52 1267895 第1圖為顯示本申請案發明人對於藉由不同製造方法 所形成之電阻元件所研究之電阻值的或然率圖形的特性 圖; 第2A圖、第2B圖,以及第2C圖為依製程順序顯示 5 根據第一具體例之半導體元件之製造方法的概要截面圖; 第3A圖、第3B圖,以及第3C圖為依製程順序顯示 第2C圖之後根據第一具體例之半導體元件之製造方法的 概要截面圖, 第4A圖、第4B圖,以及第4C圖為依製程順序顯示 10 在第3C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖; 第5A圖、第5B圖,以及第5C圖為依製程順序顯示 在第4C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖; 15 第6A圖、第6B圖,以及第6C圖為依製程順序顯示 在第5C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖; 第7A圖、第7B圖,以及第7C圖為依製程順序顯示 在第6C圖之後根據第一具體例之半導體元件之製造方法 20 的概要截面圖; 第8A圖、第8B圖,以及第8C圖為依製程順序顯示 在第7C圖之後根據第一具體例之半導體元件之製造方法 的概要截面圖; 53 1267895 第9A圖及第9B圖為依製程順序顯示在第8C圖之後 根據第一具體例之半導體元件之製造方法的概要截面圖; 第10A圖及第10B圖為依製程順序顯示在第9B圖之 後根據第一具體例之半導體元件之製造方法的概要截面 5 圖; 第11A圖及第11B圖為依製程順序顯示在第10B圖之 後根據第一具體例之半導體元件之製造方法的概要截面 圖, 第12A圖、第12B圖,以及第12C圖為依製程順序顯 10 示在第11B圖之後根據第一具體例之半導體元件之製造方 法的概要截面圖; 第13A圖及第13B圖為依製程順序顯示在第12C圖之 後根據第一具體例之半導體元件之製造方法的概要截面 圖; 15 第14A圖及第14B圖為依製程順序顯示在第13B圖之 後根據第一具體例之半導體元件之製造方法的概要截面 圖; 第15A圖及第15B圖為依製程順序顯示根據本發明之 第一具體例之改良實施例的半導體元件之製造方法的概要 20 截面圖; 第16A圖、第16B圖,以及第16C圖為依製程順序顯 示在第15B圖之後根據本發明之第一具體例之改良實施例 的半導體元件之製造方法的概要截面圖; 54 1267895 第17A圖、第17B圖,以及第17C圖為依製程順序顯 示在第16C圖之後根據本發明之第一具體例之改良實施例 的半導體元件之製造方法的概要截面圖; 第18圖為依製程順序顯示在第17C圖之後根據本發明 5 之第一具體例之改良實施例的半導體元件之製造方法的概 要截面圖, 第19A圖、第19B圖、第19C圖,以及第19D圖為依 製程順序顯示根據本發明之第二具體例之半導體元件之製 造方法的概要截面圖; 10 第20A圖、第20B圖、第20C圖,以及第20D圖為依 製程順序顯示在第19D圖之後根據本發明之第二具體例之 半導體元件之製造方法的概要截面圖; 第21A圖、第21B圖,以及第21C圖為依製程順序顯 示在第20D圖之後根據本發明之第二具體例之半導體元件 15 之製造方法的概要截面圖; 第22A圖、第22B圖,以及第22C圖為依製程順序顯 示在第21C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖; 第23A圖、第23B圖,以及第23C圖為依製程順序顯 20 示在第22C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖; 第24A圖、第24B圖,以及第24C圖為依製程順序顯 示在第23C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖;以及 55 1267895 第25A圖、第25B圖,以及第25C圖為依製程順序顯 示在第24C圖之後根據本發明之第二具體例之半導體元件 之製造方法的概要截面圖。 【主要元件符號說明】
1 $夕基板 16 光阻圖案 2 第二STI區域 16a 開口 3 第一 sn區域 17 通道氧化物膜1 4 雜質 18 浮動閘極 5 經摻雜之雜質 19 ΟΝΟ膜 6 經摻雜之雜質 20 光阻圖案 7 經摻雜之雜質 20a 開口 8 經摻雜之雜質 21 經摻雜之雜質 9 經摻雜之雜質 22 經摻雜之雜質 10 經摻雜之雜質 23 經摻雜之雜質 11 光阻圖案 24 經摻雜之雜質 11a 開口 25 經摻雜之雜質 12 光阻圖案 26 SiO膜 12a 開口 27 SiO膜 13 光阻圖案 28 SiO膜 13a 開口 29 LDD區域 14 光阻圖案 30 側壁分隔件 14a 開口 31 光阻圖案 15 光阻圖案 31a 開口 15a 開口 32 光阻圖案 56 1267895
32a 開口 51a 開口 33 光阻圖案 52 光阻圖案 33a 開口 52a 開口 34 光阻圖案 53 光阻圖案 35 光阻圖案 53a 開口 36 光阻圖案 54 光阻圖案 37 光阻圖案 54a 開口 37a 開口 55 光阻圖案 38 光阻圖案 55a 開口 38a 開口 56 光阻圖案 39 光阻圖案 56a 開口 39a 開口 57 光阻圖案 40 多晶矽膜 58 光阻圖案 41 電阻器 59 光阻圖案 42 閘極 59a 開口 43 LDD區域 60 光阻圖案 44 LDD區域 60a 開口 45 LDD區域 61 側壁分隔件 46 LDD區域 62 源極/汲極區域 47 LDD區域 63 源極/汲極區域 48 LDD區域 64 石夕化物層 49 氧化矽膜 65 中間層絕緣膜 50 矽化物阻障層 66 接觸孔 51 光阻圖案 67 W插塞 57 1267895
68 配線 113a 開口 69 氧化矽膜 114光阻圖案 70 側壁分隔件 114a 開口 71 氧化$夕膜 115光阻圖案 72 側壁分隔件 115a 開口 73 矽化物阻障層 116光阻圖案 80 控制閘極 116a 開口 81 電阻元件 117光阻圖案 101 矽基板 118光阻圖案 102 第一 STI區域 118a 開口 103 第二STI區域,經摻雜之 雜質 119光阻圖案 119a 開口 104 經摻雜之雜質 120光阻圖案 105 經摻雜之雜質 120a 開口 106 經摻雜之雜質 121 SiO 膜 107 經摻雜之雜質 122 SiO 膜 108 經摻雜之雜質 123多晶矽膜 109 經摻雜之雜質 124電阻器 110 經摻雜之雜質 125閘極 111 光阻圖案 126 LDD區域 111a 開口 127 LDD區域 112 光阻圖案 128 LDD區域 112a 開口 129 LDD區域 113 光阻圖案 130氧化矽膜 58 1267895 141光阻圖案 141a 開口 142光阻圖案 142a 開口 143光阻圖案 144光阻圖案 144a 開口 145光阻圖案 145a 開口 151矽化物阻障層 152側壁分隔件 153源極/汲極區域 154源極/汲極區域 155矽化物層 156接觸孔 157 W插塞 158配線 159中間層絕緣膜 160電阻元件 59

Claims (1)

1267895 十、申請專利範圍: 1. 一種半導體元件之製造方法,於該半導體元件中,第 一元件隔離結構及第二元件隔離結構係形成在一半導 體基板上,以及電晶體係包括於藉由該第一元件隔離 5 結構界定之主動區域中,以及電阻元件係包括在該第 二元件隔離結構上,該方法包括下述步驟: 形成一半導體膜在該半導體基板上,包括形成在 該弟二元件隔離結構上’以及加工該半導體’以致 於該半導體膜分別留在該第二元件隔離結構上以及在 10 該主動區域上,以致能形成電阻器及閘極; 形成第一光罩,曝露該主動區域,將第一雜質摻 雜入該主動區域處之該閘極的二側,以及接下來,去 除該第一光罩; 形成第二光罩,曝露該電阻器,將第二雜質摻雜 15 入該電阻器中,以及接下來,去除該第二光罩; 在去除該第二光罩後,隨即在包括該電阻器及該 閘極之整個表面上形成絕緣膜;以及 處理該絕緣膜以留下該絕緣膜,以致能覆蓋該電 器之一部分上表面,以及以致能覆蓋該閘極之側表面。 20 2.如申請專利範圍第1項之半導體元件之製造方法,進 一步包含下述步驟: 在加工該絕緣膜之步驟之後,藉由熱處理,活化 摻雜入該主動區域之該第一雜質以及摻雜入該電阻器 之該第二雜質。 60 1267895 3·如申請專利範圍第1項之半導體元件之製造方法,其 中在摻雜該第二雜質之步驟中,該第二雜質係摻雜入 該主動區域以及該電阻。 4. 如申請專利範圍第1項之半導體元件之製造方法,進 5 一步包含下述步驟: 在該電阻器之上表面處的曝露部分上,形成一矽 化物層。 5. 一種半導體元件之製造方法,其中第一元件隔離結構 及第二元件隔離結構係形成在一半導體基板上,以及 10 一電晶體係包括於藉由第一元件隔離結構所界定之主 動區域中,以及一電阻元件係包括在該第二元件隔離 結構上,該方法包括下述步驟: 形成一半導體膜在該半導體基板上5包括在該第 二元件隔離結構上’以及處理該半導體’以致於該 15 半導體膜係留在該第二元件隔離結構上,以形成一電 阻器; 形成一光罩,曝露該電阻器,藉由使用該光罩, 摻雜一雜質入該電阻器中,以及接下來,去除該光罩; 形成一絕緣膜,以致於去除該光罩後,隨即覆蓋 20 該電阻器;以及 當該電阻元件形成時,處理該絕緣膜,以留下形 成有覆蓋該電阻器之一部分上表面之形狀的絕緣膜。 6. 如申請專利範圍第5項之半導體元件之製造方法,進 一步包含下述步驟: 61 1267895 在加工該絕緣膜之步驟之後,藉由熱處理,活化 摻雜入該電阻器之該雜質。 7. 如申請專利範圍第5項之半導體元件之製造方法,其 中在加工該半導體膜之步驟中,該半導體膜係被加工 5 以致於該半導體膜係留在該主動區域上,以及留在該 第二元件隔離結構上,以形成該電阻器及該閘極。 8. 如申請專利範圍第5項之半導體元件之製造方法,其 中在加工該半導體膜之步驟中,該絕緣膜係留下以致 能覆蓋該閘極之側表面,以及該電阻器之該上表面的 10 部分。 9. 如申請專利範圍第5項之半導體元件之製造方法,進 一步包含下述步驟: 在摻雜該雜質入該電阻器之前,摻雜另一雜質在 該主動區域處之該閘極的二側。 15 10.如申請專利範圍第5項之半導體元件之製造方法,進 一步包含下述步驟: 形成一矽化物層在該電阻器之該上表面的一曝露 部分上。 11.如申請專利範圍第10項之半導體元件之製造方法,其 20 中在形成該矽化物層之步驟中,該主動區域處之該電 晶體被矽化,以及該矽化物層係形成在該電阻器之該 上表面的一曝露部分上。 62 1267895 12.如申請專利範圍第5項之半導體元件之製造方法,其 中在摻雜該雜質入該電阻器之步驟中,該雜質係摻雜 入該主動區域以及該電阻器。
63
TW094117472A 2005-02-04 2005-05-27 Manufacturing method of semiconductor device TWI267895B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005029492A JP2006216857A (ja) 2005-02-04 2005-02-04 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200629345A TW200629345A (en) 2006-08-16
TWI267895B true TWI267895B (en) 2006-12-01

Family

ID=36780486

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094117472A TWI267895B (en) 2005-02-04 2005-05-27 Manufacturing method of semiconductor device

Country Status (4)

Country Link
US (1) US7135367B2 (zh)
JP (1) JP2006216857A (zh)
CN (1) CN100405579C (zh)
TW (1) TWI267895B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101483153B (zh) * 2008-01-07 2012-05-09 中芯国际集成电路制造(上海)有限公司 一种可优化工艺的半导体器件制造方法
US20100148262A1 (en) * 2008-12-17 2010-06-17 Knut Stahrenberg Resistors and Methods of Manufacture Thereof
US10229966B2 (en) 2016-12-30 2019-03-12 Texas Instruments Incorporated Semiconductor resistor structure and method for making
JP2020065075A (ja) * 2020-01-08 2020-04-23 ルネサスエレクトロニクス株式会社 半導体装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69738012T2 (de) * 1996-11-26 2007-12-13 Matsushita Electric Industrial Co., Ltd., Kadoma Halbleitervorrichtung und deren Herstellungsverfahren
JP2000031295A (ja) * 1998-07-13 2000-01-28 Toshiba Corp 半導体集積回路及びその製造方法
JP3348070B2 (ja) * 1999-04-21 2002-11-20 松下電器産業株式会社 半導体装置の製造方法
JP2001291844A (ja) * 2000-04-06 2001-10-19 Fujitsu Ltd 半導体装置及びその製造方法
JP2003282726A (ja) * 2002-03-27 2003-10-03 Nec Electronics Corp 半導体装置及びその製造方法
JP3970682B2 (ja) * 2002-05-17 2007-09-05 株式会社ルネサステクノロジ 半導体装置の製造方法
JP2004146740A (ja) * 2002-10-28 2004-05-20 Fuji Electric Device Technology Co Ltd 半導体装置の製造方法
JP2004235292A (ja) * 2003-01-29 2004-08-19 Hitachi Ltd 半導体装置およびその製造方法
JP2004342979A (ja) * 2003-05-19 2004-12-02 Toshiba Microelectronics Corp 半導体装置及びその製造方法
JP4786126B2 (ja) * 2003-06-04 2011-10-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JPWO2004112139A1 (ja) * 2003-06-10 2006-09-28 富士通株式会社 半導体装置とその製造方法

Also Published As

Publication number Publication date
TW200629345A (en) 2006-08-16
CN100405579C (zh) 2008-07-23
US20060177978A1 (en) 2006-08-10
US7135367B2 (en) 2006-11-14
JP2006216857A (ja) 2006-08-17
CN1815715A (zh) 2006-08-09

Similar Documents

Publication Publication Date Title
TWI249843B (en) Semiconductor device and its manufacturing method, and electronic apparatus
TWI297208B (en) Shared contact structure, semiconductor device and method of fabricating the semiconductor device
TW508802B (en) Semiconductor integrated circuit device and its manufacturing process
TW552715B (en) Semiconductor device having a trench isolation and method of fabricating the same
TWI302729B (en) Semionductor device having cell transistor with recess channel structure and method of manufacturing the same
US20060172504A1 (en) Fabrication process for increased capacitance in an embedded DRAM memory
TW200403851A (en) Semiconductor device and its manufacturing method
US6784054B2 (en) Method of manufacturing semiconductor device
US7534671B2 (en) Method for integrally forming an electrical fuse device and a MOS transistor
TW201513311A (zh) 將記憶電晶體納入高k金屬閘極互補式金屬氧化物半導體之製造流程的整合
TW200522270A (en) Method for fabricating semiconductor devices having silicided electrodes
TWI324376B (en) Method of forming an electrical contact in a semiconductor device using an improved self-aligned contact (sac) process
TW201017776A (en) Method for making a semiconductor device
JP2007165558A (ja) 半導体装置およびその製造方法
JP2004247633A (ja) 半導体装置
JP5627165B2 (ja) 半導体装置及び半導体装置の製造方法
JP2007103809A (ja) 半導体装置及び半導体装置の製造方法
TWI267895B (en) Manufacturing method of semiconductor device
TW200305277A (en) Semiconductor device and its manufacturing method
JP2004288798A (ja) 半導体装置及びその製造方法
TW469565B (en) Semiconductor device and method of manufacturing same
TWI240414B (en) A double-gate field effect transistor (DGFET) structure and method of forming such a structure
JP3586965B2 (ja) 半導体装置の製造方法
JP2012521091A (ja) ゲート・ダイオード構造及びゲート・ダイオード構造の製造方法
JP2004055791A (ja) 半導体装置の製造方法、及び、半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees