TWI253718B - Nonvolatile semiconductor memory device having double floating gate structure and method of manufacturing the same - Google Patents

Nonvolatile semiconductor memory device having double floating gate structure and method of manufacturing the same Download PDF

Info

Publication number
TWI253718B
TWI253718B TW093123182A TW93123182A TWI253718B TW I253718 B TWI253718 B TW I253718B TW 093123182 A TW093123182 A TW 093123182A TW 93123182 A TW93123182 A TW 93123182A TW I253718 B TWI253718 B TW I253718B
Authority
TW
Taiwan
Prior art keywords
volatile semiconductor
floating gate
floating
layer
gate
Prior art date
Application number
TW093123182A
Other languages
English (en)
Other versions
TW200527610A (en
Inventor
Jeong-Hwan Yang
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200527610A publication Critical patent/TW200527610A/zh
Application granted granted Critical
Publication of TWI253718B publication Critical patent/TWI253718B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • H01L21/845Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body including field-effect transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1211Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with field-effect transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7887Programmable transistors with more than two possible different levels of programmation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Description

1253718 14410pif.doc 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種半導體記憶元件及其製造方法。 且本發明特別是有關於一種非平坦分離閘型(non_planar split-gate-type)非揮發性半導體記憶元件及其製造方法。 【先前技術】 近年來’可電除可編程唯讀記憶體(electrically erasable and programmable read only memory,EEPROM)或快閃記 憶元件(flash memory device)已經變得被強烈依賴。一個現 在被廣泛使用之快閃記憶元件可被電除及編程,並保持資 料即使中斷電源供應。 於一非揮發性半導體記憶元件中,很多記憶胞被連接 到互相平行之字元線。如果一記憶胞電晶體的啟始電壓 (threshold voltage)變得比供應至一非選記憶胞 (non_selection memory cell)的一控制閘之電壓(通常為〇v) 低’則電流會流到一源極區與一及極區之間,不管一選擇 記憶胞是否被開啟或關掉。結果,所有記憶胞被讀取猶如 它們都接連地在一開啟狀態(turn-on state)中。由於這個原 因,必須嚴格控制非揮發性記憶元件中之啟始電壓,且其 相當困難。同時,記憶胞之高速編程需要足夠的通道熱載 子(channel hot carrier)之產生,且其高速抹除需要足夠的 F-N(Fowler-Nordheim)穿隧電流(tunneling current)之產 生。為了產生足夠的通道熱載子或足夠的F_N穿隧電流, 一南電壓是必不可少的。 1253718 14410pif.doc 為了解決這些問題,分離閘型非揮發性半導體記憶元 件(例如在美國專利US 5045488所揭露的)已經被提出。在 這些傳統的分離閘型非揮發性半導體記憶元件中,藉一浮 置閘形成的一通道區與藉一控制閘形成的其它通道區被串 聯在相同的平面上。 而且,隨著半導體記憶元件的增加之積集密度,半導 體元件的多種結構與製程(例如在美國專利所 揭露的)已被提出,以把如源極、汲極、控制閘與浮置閘的 構件間之對準失誤(alignment error)降至最低。 、 同時,在近來的場效應電晶體(FET)技術中,元件被縮 小,藉以達到高效能與因此增加操作速度。隨著場效應電 晶體之通道長度被縮小至1〇〇 nm或更低的程度,將極難 以藉由縮小充分降低場效應電晶體之閘極長度。然而,傳 統的分離閘型非揮發性記憶元件具有一平的通道結構。在 這種平的場效應電晶體中,閘極長度可與電晶體的縮小一 起縮小,但是,當一源極區與一没極區間的距離減小時, 將難以充分縮小一穿隧氧化層。 因此,逆耦合發生在通道區與源極區或汲極區之間。 這會減低閘極用以開啟或關掉一半導體元件的可操控性 (controllability),並導致一短通道效應(short channel effect,SCE)與汲極偏壓導致通道能障降低效應(drain induced barrier lowering,DffiL)。因此,於傳統平的非揮 發性半導體記憶元件中,短通道效應不適於藉由縮小而被 控制。 1253718 14410pif.doc :,分離_非揮發性記憶元件具有—個被控制閉分 閘並與外界電性隔離。藉由在記憶胞中使用種種 電〜程度(leve⑽使電子注人料置_卩編程)與電子從 汁置閘射出(即抹除)’而可做到資料之儲存。利用通 電子注入(CHEI)可使電子注人到浮置間,反之利用F_N穿 =機制可使電子從浮射出,其係使料置閘與控制間 間的-絕緣層。目前’企圖藉由在浮置閘接近控制閘的角 部(edge porti〇n)形成尖端(tip)去增加抹除效率。然而,在 傳,非揮發性半導體記憶元件中,浮置問可形成尖端的角 ,數量太少,以致於無法增進抹除效率。 1發明内容】 本發明提供一種非揮發性半導體記憶元件。於一實施 例中,建造這種元件以便易於控制短通道效應(Α〇η channel effect,SCE),進而增進尺寸效應(scaHngeffect)。 例如,在此實施例中,主動區是一非平面矽結構,其具有 配置於主動區相對側之浮置閘。在另一實施例中,建造這 種元件為一浮置閘的角的數量,浮置閘的尖端被增加。例 如’在此實施例中,一控制閘與每個浮置閘之至少三個角 部分重疊。 本發明還長:供一種非平面全面空乏模式(n〇1>planar full depletion mode)非揮發性半導體記憶元件,其具有一雙 浮置閘通道(double-floating gate channel)。雖然一源極區與 一汲極區之間的距離因為比例減小,但是本發明之元件仍 可藉由增加一通道與一浮置閘間的耦合,同時降低通道與 1253718 14410pif.doc 源極或汲極間的逆轉合,*幫助閘極的控制。 本,明更提供—種製造__發性半導體記憶元件的 ^這個方法的至少—實施例藉由增力σ每-胞的有效通 k丸度而提高尺寸效應以及增進胞的電流特徵。 為讓本發明之上述和其他目的、特徵和優點能更明顯 ’’下文特舉較佳實施例’並配合所附圖式,作詳細說 明如下。 【實施方式】 ^本發明現將以關詳細描述,其巾顯示本發明之較佳 實施例。不過,本發明可以不同形式具體化且不應被解釋 作党限於此所述之實闕。更柄地說,這些被提供的實 知例本發明是為了使揭露係完善及完整,且騎屬技術領 域中具有通常知識者完全表達本發明之範圍。而於圖中, 各層及區域的尺寸與厚度為了清楚而有誇大的情形。 圖1為依照本發明之一實施例的非揮發性半導體記憶 元件之透視圖。特狀圖1顯示-4位元記憶胞,在其中 的一個位元包括一個以參照符號“A”所標示的部位。 請參照圖1,本發明之非揮發性半導體記憶元件被形 成於位在一絕緣層上有矽結構(silic〇n 〇n insulat〇r,s〇i)上 的一埋入式氧化層(buried oxide layer,B〇x)1〇上。這個 ΟΙ、、、口構疋以例如由氧的植入分開⑽㈣此⑽by implantation of 0Xygen,SIM〇x)之一基底製造的以及埋 入式氧化層10的厚度例如約1〇〇〇埃〜15〇〇埃。本發明之 非揮發性半導體記憶元件包括主動區,各主動區包含藉由 1253718 i441〇pif# (joc 3m结構的—S〇1層所獲得的—石夕島2G。石夕島20 x^r^旱列如約500埃並延伸於埋入式氧化層10上的- 方形斷面細W咖贿丨㈣。石夕島 H、 於則結構(即埋入式氧化層1G)之主要表面延 =-頂面以及垂直於⑽結構(即埋人式氧化層ι〇)之主 要表面延伸的兩個側壁。 、一通道區22被形成於石夕島2〇内並延伸於χ方向。一 源極線30則形成於配置在石夕島2〇内鄰接通道區22的一源 極24上,且垂直於石夕島2〇(即於一 y方向)的縱長方向(即 ,χ方向)延伸。同樣地’延伸於χ方向的—位元線被連接至 鄰接通道區22的-祕26上。舉齡說,如果記憶胞是 一種NM0S元件’矽島20則被以ρ型雜質離子換雜,且 源極24與汲極26被以高濃度η型雜質離子摻雜。 一對的浮置閘,即一第一浮置閘42與一第二浮置閘 44,隔著矽島20互相面對面且位於鄰接矽島2〇的通道區 22。一第一耦合閘絕緣層(coupiing gate insulating㈣邮】 被插入通道區22與第一浮置閘42之間,且一第二搞合閘 絕緣層54被插入通道區22與第二浮置閘44之間。第^一浮 置閘42被與第二浮置閘44電性隔離。 一子元線60覆盘鄰接弟一浮置閘42或第二浮置閘44 的通道區22並延伸於y方向。一第一内多晶穿隧絕緣層 (interpoly tunneling insulating layer)56a 被插入第一浮置間 42與字元線60之間,而一第二内多晶穿隧絕緣層5仙被 插入第二浮置閘44與字元線60之間。同時,一絕緣層58 1253718 14410pif.doc 被插入通道區22與字元線60之間。也就是說,字元線6〇 包括朝向通道區22的一部分,其間有絕緣層58。一單一 記憶胞,即為部位A只被一連至汲極26的單一 一單一字元線間的一接觸點定義。 V ^ 本發明之非揮發性半導體記憶元件包括數個如圖1所 示之記憶胞,各記憶胞包含一對浮置閘,即第一浮置閘42 或第二浮置閘44。因此,隨著供應至字元線6〇與源極24 的電壓,一對通道將在鄰近第一與第二耦合閘絕緣層 與54的通道區22中沿通道區22垂直於s〇I結構之主要 表面的兩側壁形成。也就是說,提供了一個非平面結構, ^其中有兩個通道被形成垂直於SOI結構之頂面。 圖2為^一a己彳思胞之放大透視圖,即為圖1的部位“a,,, 顯示通道區22、第一浮置閘42、第二浮置閘44與字元線 如圖2所示,字元線60可被形成以圍繞在通道區22 周圍之第一浮置閘42的角42a、42b、42c與42d以及第二 浮置閘44的角44a、44b、44c與44d。第一浮置閘42與 第二浮置閘44分別具有一第一重疊部位(〇veHap p〇rti〇n)42s與一第二重疊部位44s部分重疊於字元線6〇。 為了幫助瞭解,雖然如圖2所示之第一浮置閘42與第 二浮置閘44各有4個角,其係在第一重疊部位42s與/第二 重疊部位44s被字元線60圍繞,但是本發明並非受限於 此。於本發明中,第一浮置閘42與第二浮置閘44各具有 至少三彳固角在第一重疊部位42s與第二重疊部位44s &字 1253718 14410pif.doc 元線60圍繞。 字元線60包括凹陷面60a與6〇b分別在字元線6〇往 内凹,以圍繞第一重疊部位42s與第二重疊部位44s。第 一内多晶穿隧絕緣層56a被插入第一重疊部位42s與字元 線60之間以圍繞第一浮置閘42的角42心42卜4^與42小 而第二内多晶穿隧絕緣層56b被插入第二重疊部位44s盥 字元線60之間以圍繞第二浮置間料的角4知、4仆、 與44d。而且,絕緣層58被形成於 疊部位42s與第二重疊部位纯之間。 上的弟重 > 知73 I非俾愈性記憶元件包括兩個浮置閘 用於:單-記憶胞,且以字猶6G形成的—控制閑。因 此,提供了-種在-單一記憶胞令具有兩個 閘型非揮發性半導體記憶元件。 勺刀離 典型地,一種形成有通道之矽主體(siHc〇n b〇d 度應該約切主體關極長度之三分之―,以形成一全面 空乏模式電晶體(IEDM Tech Digest,卯62卜624, 2〇〇1, R· Chau et ai.)。本發明之非揮發性記憶元件具有5一雙浮置 :=atmg —結構’其中在-單-記憶胞Ϊ包含 兩個汗置閘。於是m—浮置閘4 島!3 _,由 SQI_ 成^= 見又Ls被设為約第一與第二浮置閘42、 向的長度Lfg的三分之二。 之X方 圖3為圖 (layout)圖。 1所示之非揮發性半導體記憶元件的一佈局 11 1253718 14410pif.doc 呑月 罔心爹照数芋20A代表由矽島 ^區、32代表形成於主無2Ga_H= 間的-接觸窗,以及Μ代表形成於主動區2〇ΐΓΪ 線7〇中的汲極26間的-接觸窗。在圖3中It:: 表對應於圖1中的部位A之單一記憶胞。 。卩位B代 本發明之非揮發性記憶元“ 二其島=於配置在一基底上的-埋入式氧= 動區20A包括兩個記憶胞。兩個記慎 一 共有一個源極24,即-源 子兀線60被連至一連串分別形成在多個 中的通道區22之間的記憶胞’這些記憶胞 二 的通道區22位於字场60的縱長方向,即為y方向連= 二由源極線3〇彼此相連,這些源極24 係形成在位於字元線6G之縱長方向, 主動區20A中。 ^遷爭 第一子置閘42與第二浮置閘44各為摻雜多晶石夕或金 屬。同樣地,字元線60與源極線30各為摻雜多晶石夕或金 屬以及兩者之至少-者為石夕化金屬層。而石夕化金屬層可以 是譬如由魏銘、發化錄、石夕化鈦、秒化給、魏舶或石夕 化鎢所形成。 在下面,將#細描述本發明之非揮發性半導體記憶元 件之操作。 首先,記憶胞之編程是用一種CHEI方法實行的。例 如,當鱗胞是在UV抹除初始狀態(UV-erased initial state) 12 125371工_ 時,由於供應至字元線60的啟始電壓vth,假使供應一高 電壓至記憶胞之字元線60以及經由源極線3〇供應一高電 壓至源極24,則兩個電子通道會被形成於分別朝向第一與 第二浮置閘42、44的矽島20之兩側壁上。因此,在汲極 26中產生的電子會經由雨通道流入源極24。同時,產生通 道熱載子以使熱電子經由第一與第二耦合閘絕緣層52、54 到第^一與第一浮置間42、44。所以,第一盘第二浮置閘 42、44被加負電荷。 在編程之後,第一與第二浮置閘42、44各被充電以感 應一負電壓。因此,被分別形成於朝向第一盘第—洋¥蘭 .42、44 一的兩側壁上的通道丄增二= 壓Vth,其不同於在抹除狀態中的電壓 呂己憶胞之抹除是用F-N穿隧實行的,其牽涉第一與第 一浮置閘42、44之間的第一與第二内多晶穿隧絕緣層 56a、56b以及包含字元線6〇的控制閘。為了抹除資料, 供應一尚電壓至字元線60與供應一低電壓至源極24。然 後,由於第一浮置閘42的角42a、42b、42c與42d及第二 浮置閘44的角44a、44b、44c與44d,一強電場被誘導到 環繞字元線60的第一與第二浮置閘42、44之第一與第二 重疊部位42s與44s的部分中,即鄰接凹陷面6〇a與6〇b。 這個在第一與第二浮置閘42、44之角42a、42b、42c、42d、 44a、44b、44c與44d中集結之強電場足以穿隧儲存在第 一與第二浮置閘42、44中的電子到字元線60中。 如,果電子藉由抹除操作而被從第一與第二浮置閘 13 1253718 14410pif.doc 42、44射出並流入字元線60,則第一與第二浮置閘42、 44被設置於一初始狀態,亦即一 UVr除狀態。然後,形 成於朝向第一與第二浮置閘42、44之通道區22的兩側壁 上的通道具有一較完成編程時低的啟始電壓,因而在讀取 才呆作期間允θ午'一相當大的電流流動。 如前所述,本發明之非揮發性半導體記憶元件是一種 非平坦分離閘型s件’其係形成於S0I結構上,以及每一 屺憶胞包括兩個鄰接主動區兩側壁之浮置閘42與44,主 動區就是石夕島20。因此,浮置間42與44各具有至少三個 ,,在這些角_電場可集結鄰近於字元線⑼。也&是 説,鄰近於字元線60之浮置閘42與44的六個或更多的角 之總數。因此,F-N穿隧區的數目會增加。 而且,在包括第一浮置閘42與第二浮晉間44々立一
’圖16B為圖16A之部分剖面圖 σ月參照圖4A與圖4B,準備一個sot 、' 個SOI結構,其中有依 1253718 14410pif.doc 序堆疊之一矽基底100、一埋入式氧化層(Β〇χ)1〇2與一 則層。SOI結構可由例如一 SIM0X製程所形成。舉例來 說,埋入式氧化層102的厚度約1〇〇〇埃〜15〇〇埃,而s〇i 層具有-厚度約5GG埃。—個罩幕圖案UG被形成於s〇i 層上,以定義一主動區。罩幕圖案11〇可以是依序堆疊之 氧化層112、氮化層114與另一氧化層116。氧化層112、 氮化層114與氧化層116分別具有一厚度約2〇〇埃、3〇〇 埃與200埃。利用罩幕圖案11〇作為一蝕刻罩幕,非等向 性侧SOI層,以形成-秒島刚。秒島刚呈現大約方 ’即圖1所示之X方向。 如圖4C所示,沿著圖4B之4C_4C,線的一刮面圖, 矽島104具有平行於埋入式氧化層1〇2之一主要表面延伸 的一頂面104t,以及垂直於埋入式氧化層1〇2的主要表面 從埋入式氧化層102延伸的兩個侧壁i〇4s。 明參照圖5A、5B與5C,其係沿著圖5B之5C-5C,線 的一剖面圖,矽島104暴露出的兩個側壁1〇4s被以具有一 厚度約70埃的一第一氧化層118覆蓋。一部分的第一氧化 層118後來將構成一耦合閘絕緣層。第一氧化層ία可藉 由熱氧化法、化學氣相沈積或其結合而被形成。 之後,實施一通道離子植入,以便用一第一傳導型態 的雜質離子(impurity ion)如p型雜質離子來摻雜矽島1〇4。 請參照圖6A、6B與6C,其係沿著圖6B之6C-6C,線 的一剖面圖,在埋入式氧化層1〇2上形成一厚度約4〇〇埃 的一層,覆蓋導體層,以覆蓋罩幕圖案11〇與第一氧化層 15 1253718 14410pif.doc 118。接著,以罩幕圖案110與埋入式氧化層ι〇2作為一蝕 刻中止严非等向性細覆蓋導體層,以形成一第一導體層 120。第-氧化層us上的第_導體層12〇朝向石夕島1〇4 之側壁104s ’並以一間隙壁側壁(spacersidewaii)的形狀圍 繞石夕島104。在本發明中,描述了覆蓋導體層被非等向性 侧以形成第-導體層12(),但是本發明並非受限於此。 雖f顯示於财,但第—導體層m可用其它方法形成, =如精由-微影製程與化學機械_(CMp)處理覆蓋導體 :二在,下,第一導體層120被形成為具有四個角的 ^ ^面條狀取代如圖6A所示之具有三個角(以及一第 四圓角)的形狀。 形成12G可由摻雜多砂或金屬所形成。為了 雜摻雜多晶石夕之第一導體層120,可先沈積一未摻 声。 再以雜質離子摻雜,或是沈積一已摻雜多晶石夕 的-圖,、7Bf7C,其係沿著圖7B之7C_7C,線 埃的=埋入式氧化層102上形成-厚度約1000 結構。=化石夕層,以覆蓋形成有第一導體層120的結果 矽島104 利用一微影製程圖案化氮化石夕層,以露出在 浮置閘座^;"部位的第—導體層12G,亦即形成有兩個 说,以伴^極的f域。因此,形成m絕緣圖案 &保遵弟一導體層120的一部分。 的結果結構’在形成有第-保護絕緣圖案132 ’;之整個表面上形成一厚度約1〇〇〇埃的一層氧 16 1253718 14410pif.doc 化石夕層。之後’再度非等向性敍刻氧化石讀,以於第 護絕緣圖案132之側壁上形成間_狀的―第二保護 圖案134。當氧化#層被非等向性制以形成第二保護 緣圖案134時’組成罩幕圖案11〇之最高部分的氧化層\'i6 也被蝕刻。這在一第一區104A中露出罩幕圖案11〇曰之氮 化層114’其中第—區刚A在由石夕島刚形成之主動區内 形成有一源極。第二保護絕緣圖案134則覆蓋並保護第一 導體層120的一部分,而浮置間將於此被形成。同日^,圍 繞石夕島104的第-導體層12〇在兩個鄰接的第二保護 圖案134之間被露出。 '' 圖8C與8D係分別沿著圖8B之8C_8C,線與8d_8d, 線的一剖面圖。 ^ 請參照圖9Α與9Β,在第一區104Α中覆蓋矽島1〇4 側壁之第:導體層12G的-部分藉由制第—保護絕緣圖 案132與第二保護絕緣圖案134作為一蝕刻罩幕而被選擇 去除。結果,第一露出侧壁120a形成於第一導體層12〇 上並鄰接第一區104A,且覆蓋矽島1〇4侧壁之第一氧化層 118於第一區ι〇4Α中被露出。 隨後,於第一區104A中去除在矽島1〇4上露出之氮 化層114’以暴露出第一區104A中的罩幕圖案ιι〇之氧化 j 112。然後,位於第一導體層120上的第—露出側壁i2〇a 藉由熱氧化法被氧化。在結果結構上以形成一第二 氧化層,並再非等向性蝕刻之。這將形成—第」絕緣間^ 壁142,,以覆蓋位於第一導體層12〇上的第—露出側壁 17 1253718 14410pif.doc 120a。這種氧化第一露出側壁12〇a之熱氧化法也可被隨意 忽略。同時隨著第一絕緣間隙壁142的形成,數個間隙壁 144。被形成以覆蓋第一區1〇4八中之矽島1〇4的兩側壁。第 一區104A中之矽島1〇4上的氧化層112被去除,以露出 矽島104的頂面。之後,在矽島1〇4的暴露頂面上將形成 -源極接觸窗。如果必要的話,可進—步施行第二氧化層 之蝕刻,以便露出矽島104的兩側壁,藉而甚至將第一區 104A中覆蓋矽島1〇4兩側壁之間隙壁144去除。 圖9C與9D係分別沿著圖9B之9C_9C,線與9D-9D, 線的一剖面圖。 、 請參照圖10A與l〇B,在結果結構的整個表面内植入 雜質離子,以於石夕島104的第一區1〇4A t形成一源極 W6。為了形成源極146 ’於一高濃度下植入第二傳導型態 的雜質離子’其中第二傳導型態相對於第一傳導型態,如 η型雜質離子。用於源極146之雜f離子在一較用於通道 離子植入的雜質離子高的濃度下被植入。 圖10C與l〇D係分別沿著圖log之i〇c-l〇C,線與 10D-10D’線的一剖面圖。 明參照圖11A與11B,在形成有源極146之結果結構 的正個表面上沈積一導體材料。因此,一第二導體層被形 成有一厚度約3000埃,以完全填滿第—區1〇4A中的第二 相鄰保護絕緣圖案134之間的-空間。然後,_ CMp 平坦化這層第二導體層’以形成與源極146相連的一源極 線150,。源極鎳150延伸於一第二方向即y方向,並垂直 18 1253718 14410pif.doc 第一方向。 在進行CMP之後,鄰接源極線15〇的第— 圖案m與第二保護絕緣圖案134具有一稍微降;= 度。源極線150則形成對應源極146 #一歐姆接 ^ contact)。用以形成源極線15〇的第二導體層可由摻雜 矽或金屬形成。為了用摻雜多晶矽形成源極線15^,先= 積一未摻雜多晶矽層再用雜質離子摻雜,或是 = 雜多晶矽層。 巳心
圖lie與11D係分別沿著圖11B 11D-11D’線的一剖面圖。 1 、/請參照圖12A與12B,源極線15〇的頂面被熱氧化, 以形成具有一厚度約100埃的熱氧化層152。之後,利用 熱氧化層152與第二保護絕緣圖案134作為一蝕刻罩幕, 濕式或乾式侧以及去除由氮切層形成的第_保護絕緣 ,案132。結果,覆蓋矽島1〇4的頂面之罩幕圖案ιι〇的 氧化層116被暴露於一第二區1〇4B中,以及部分第一導 體層120與埋入式氧化層1〇2。 圖12C與12D係分別沿著圖12B之12c_12c,線與 12D-12D線的^ —剖面圖。 請參照圖13A與13B,藉由-乾式或濕式钱刻製程選 擇性去除覆蓋矽島104的第二區1〇4B之第一導體層12〇 的一部分,在此同時係使用暴露在矽基底1〇〇上的氧化層 即熱氧化層152、第二保護絕緣圖案134、氧化層116、第 一氧化層II8與埋入式氧化層1〇2作為一硬罩幕(hard 19 1253718 14410pif.doc mask)。結果,由第一導體層120的剩餘部分形成的一第一 洋置閘Π2與-第二浮置Μ 124被形成在第二保護絕緣圖 案134上。第一浮置閘122與第二浮置閘124互相面對並 於其間有矽島104。藉由去除暴露的第一導體層12〇,第二 暴露側壁120b被形成於剩餘的第一導體層123〇(即第一盥 第二浮置閘m與m)上且鄰接第二區刪。第二保護絕 緣圖案134紐一部分第一導體層12〇,其鄰近石夕島刚 留下除了第一區104A與第二區i〇4B以外。 圖13C與13D係分別沿著目13B之13C_13C,線與 13D-13D’線的一剖面圖。 ” 請參照圖MA與14B,罩幕圖㈣〇的熱氧化層152 j化層116被濕式侧與去除,以暴露出罩幕圖案ΐι〇 ^氮化層114。接著’暴露的氮化層114被濕式姓刻 露出罩幕圖案110的氧化層112。之後,罩幕圖 f議士乳化層112被濕式侧與去除,以暴露出第二區 104B中之矽島1〇4的頂面。 匕 在去除熱氧化層152與氧化層116與112之 保遵絕緣圖宰1户姑降供古; 之声綠% 降同度與寬度。因此,如圖1犯 之虛線所不,被第二保護絕緣圖案丨 ,⑵與m之頂面的一部*會由 ^的—預定寬度而被暴露出來。亦即,;二: 貝面被暴露於第二區1〇4B内時, 盥124夕作工 乐與弟一汙置閘122 、葬由# 12Ge以及第二暴露側壁12Gb的角會被露出。 曰,用熱氣化法或一 CVD製程,可於第-導體層 20 1253718 14410pif.doc 120的暴露頂面120c與第二暴露側壁120b以及矽島l〇4 的暴露頂面上形成一第三氧化層160。結果,在石夕島1〇4 形成了一絕緣層162,且於由第一與第二浮置閘122與124 所構成之第一導體層120的第二暴露側壁120b與暴露頂面 120c上形成了第二絕緣間隙壁〗64a與164b。絕緣層162 及第二絕緣間隙壁164a與164b是由第三氧化層160形成 的。而第三氧化層160可利用熱氧化法、一 CVD製程或 其結合而被形成一厚度約160埃至170埃。 在本發明中,絕緣層162及第二絕緣間隙壁164a與 164b是同時形成的。而第二絕緣間隙壁164a與164b被形 k來分別覆蓋第一浮置閘122與第二浮置閘124的角。同 時,第二絕緣間隙壁164a與164b當作第一浮置閘122與 將在後續形成的一字元線間以及第二浮置閘124與字元線 間的一第一内多晶穿隧絕緣層(interpoly tunneling insulating layer) 164a與一第二内多晶穿隧絕緣層164b。在 本發明中,使用相同標號,藉以代表第二絕緣間隙壁與第 一、第二内多晶穿隧絕緣層。 在此,第二絕緣間隙壁164a與164b不只被形成於第 一導體層120的第二暴露侧壁120b上,還被形成於其暴露 頂面120c上,但是本發明不受限於此。也就是說,可以藉 由變更第二保護絕緣圖案134的寬度來控制暴露頂面 的面積,並且也可以只在第二暴露侧壁12〇b上形成第二絕 緣間隙壁而不露出第一導體層120的頂面。較佳地,有^ 圖2所述’為了以字元線60圍繞第一與第二浮置閑m 21 1253718 14410pif.doc 與124的角’要降低第二保護絕緣圖案134的寬度,以便 露出第-導體層12〇的一部分頂面。 圖14C與14D係分別沿著圖14B之14C-14C,線與 14D-14D線的_剖面圖,而目i4E係沿著圖14B之 14E-14E’線的一剖面圖。 清參照圖15A與15B,使用CVD沈積一全面沈積的 -導體材料至-厚度約2_埃,以覆蓋第二保護絕緣圖案 134的側壁與71面。因此,形成了-第三導體層。然後, 非等=性_第三導體層直到矽島 104上的第三氧化層 路出來’藉以於第H絕緣圖案134的側壁上形成 字兀線170。字元線Π〇平行於源極線150(即圖1的y 方向)延第二導體層可由摻雜多㈣或金屬所形成。為 了形成第二導體層使轉雜多㈣,可先沈積—未換雜多 曰曰石夕層再進行摻雜’或是沈積—已摻雜多晶石夕層。 圖15C係沿著圖15B之15C-15C,線的一剖面圖。在 圖巾’第一浮置間122的三個角被字元線170圍繞並 =弟内夕晶牙隧絕緣層164a與字元線170分隔,而第二 閘124的三個角被字猶m圍繞並以第二内多晶穿 、、^^層164b與字元線17〇分隔。雖然只有第一浮置閘 ”其周邊區被顯示於圖15C中,但是第二浮置閘124 具有=15C中之第_浮置閘122相同的結構。 π芩照圖16A,在形成有字元線17〇之結果結構的整 =面上,積:氮化層,並進行回_,以形成氮化間隙 土 2 τ覆蓋字兀線170。在用來形成氮化間隙壁172之回 22 1253718 14410pif.doc 侧製程期間,覆蓋石夕島104頂面的第三氧化層i6〇因為 回蝕刻而被去除。因此,鄰近氮化間隙壁172的矽島1〇4 頂面會被路出來。之後,以一般的離子植入製程將雜質離 子植入矽島104的暴露頂面,以於矽島1〇4中形成一汲極 148。為了形成汲極148,於一高濃度下植入第二傳導型態 的雜質離子,其中第二傳導型態相對於第一傳導型態,: η型雜質離子。雜質離子在一較用於通道離子植入 離子高的濃度下被植入汲極148内。 ”、 矽化金屬層159、179與149藉由使用一般矽化製程、 、CVD製程或PVD製程而被形成在源極線15〇、字元線口〇 與汲極148上。矽化金屬層159、179與149可降低每一接 觸囪之片電阻與接觸電阻。舉例來說,如果源極線和 予元線170是摻雜多晶石夕,為了形成;5夕化金屬層、179 與149,先在形成有汲極148之結果結構的整個表面上以 濺鍍沈積一金屬層,再進行一初始熱處理(priniary thermai treatment) ’以形成一第一相(firstphase)的石夕化金屬層。接 著,藉由一濕式蝕刻製程選擇性去除未反應之金屬層,再 進行一第二熱處理(secondary thermal treatment),以形成一 第二相的矽化金屬層,其係在阻值與相方面較第一相的矽 化金屬層來得穩定。石夕化金屬層159、179與149可以是例 如由石夕化钴、石夕化鎳、石夕化鈦、石夕化铪、石夕化翻或石夕化鎢 所形成。 一層絕緣材料被沈積於形成有矽化金屬層159、179 與149之結果結構的整個表面上,以形成一内層介電 23 1253718 14410pif.doc (interlayer dielectric,ILD)層180。藉由一微景多製程蝕刻部 分内層介電層180以形成一接觸窗洞,其暴露出每一記恢 胞之汲極148。隨後,在内層介電層180上形成足夠厚度 的一第四導體層,以填滿接觸窗洞,再利用微影製程進行 圖案化,以形成一位元線190。第四導體層可以是由摻雜 多晶矽或金屬所形成。為了形成使用摻雜多晶矽之第四導 體層,可先沈積一未摻雜多晶矽,再以雜質離子摻雜,或 是沈積一已摻雜多晶石夕層。 圖16B係沿著圖16A之16B-16B’線的一剖面圖。 、 如圖16B所示,在本發明之非揮發性半導體記憶元件 中,一第一浮置閘與一第二浮置閘隔著矽島1〇4互相面對 面,且第一與第二浮置閘互相電性隔絕。由第一氧化層118 形成之第一耦合閘絕緣層與第二耦合閘絕緣層分別被插入 矽島104之通道區與第一浮置閘122之間以及矽島1〇4之 通道區與第二浮置閘124之間。字元線170鄰近第一浮置 閘122與弟一浮置閘124延伸。第一内多晶穿隧絕緣層 164a被插入第一浮置閘122與字元線170之間,而第二内 多晶穿隧絕緣層164b被插入第二浮置閘124與字元線170 之間。
當電壓供應至子元線170與源極146時,垂直SOI結 構之主要表面並鄰近(均由第一氧化層118所形成的)第一 摩馬合閘絕緣層與苐一耗合閘絕緣層而沿著石夕島1〇4的兩侧 壁形成兩個通道200。亦即,提供一種非平坦非揮發性半 導體記,憶元件,在其中有兩個通道200被形成垂直於S0I 24 1253718 1441〇pif (j〇c 結構之主要表面。 本發明之非揮發性半導體記憶元件是—種配置於s〇l 結構上的非平坦分離閘型元件。每個記憶胞包含兩個浮置 ,,其係以主動區互相面對面,即位於其間的矽島 。因此, 母固浮置閘具有至少二個角,其係鄰接一控制間且於其上 有二電場聚集(_論ate)。換言之,因為每—記憶胞鄰近 於子元線包含浮置閘的六個或更多的角之總數,所以能增 加有電場聚集之浮置閘的面積。 同樣,本發明之元件包括一雙浮置閑結構。主動區的Φ ,兩側壁當作通道,以便通道被形成在垂直於結構的主要表 面三與傳統元件相較下,這將增進積集密度。同時,因為 對每一記憶胞而言之有效通道寬度可增加於一預定佈局 中,所以一大電流可被保持於記憶胞中。 再者,本發明之元件具有一全面空乏模式s〇I結構, 口此日進一— 人啟始特性(sub-threshold characteristic)。提 供包含雙浮置閘的非平坦結構以便能輕易控制一閘極,以 阻止短通道效應(SCE)並增進汲極偏壓導致通道能障降低 春 效應(DIBL)。結果,記憶胞之尺寸效應可被改善。這個 結構容許完成元件間的隔絕以及優越的輻射硬度(radiati〇n hardness) ’因而降低軟性誤差(30行error)。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍内,當可作些許之更動與潤飾,因此本發明之保護 摩色圍當ί見後附之申請專利範圍所界定者為準。 25 1253718 14410pif.doc 【圖式簡單說明】 圖1為依照本發明之一宭#加^ 元件之透視圖。 實_的非揮發性半導體記憶 圖2為圖1所不之非揮發 的記憶胞透視圖。 传體4辑的—放大 圖。圖3為圖i解之非揮發性半導體記憶轉的—佈局 # 至圖麻為沿著圖3之4Α·4Α,線的剖面圖,且 圖1所示之非揮發性半導體記憶树的方私 圖4B至圖15B分別為圖仏至圖15A的平面圖。 =4C至圖15C分別為圖4B至圖別之部分剖面圖。 圖SD至圖HD與圖UE分別為圖犯簡14 分剖面圖。 圖16B為圖16A之部分剖面圖。 【主要元件符號說明】 10、102 ··埋入式氧化層 2〇、104:矽島 20A :主動區 22 :通道區 24 ' 146 β·源極 26、148 :没極 3〇、150 :源極線 32、72 :接觸窗 26 I25371W.· 42、44、122、124 :浮置閘 42a、42b、42c、42d、44a、44b、44c、44d :角 42s、44s :重疊部位 52、54 :耦合閘絕緣層 56a、56b :内多晶穿隧絕緣層 58、162 :絕緣層 60、170 :字元線 60a、60b :凹陷面 70、190 :位元線 100 :基底 104A :第一區 104B :第二區 104t、120c :頂面 104s、120b :侧壁 110 :罩幕圖案 112、116、118、160 :氧化層 114 :氮化層 120 :導體層 120a、120b :露出侧壁 132、134 :保護絕緣圖案 142、144 :絕緣間隙壁 149、159、179 :矽化金屬層 152 :熱氧化層 164a、164b :内多晶穿隧絕緣層 1253718 14410pif.doc 172 :氮化間隙壁 180 :内層介電層 A、B :記憶胞

Claims (1)

1253718 14410pif.doc 十、申請專利範圍: 1·一種非揮發性半導體記憶元件,包括: 一記憶胞陣列,包括多數個記憶胞,各該記憶胞被一 位兀線的一接觸點以及一字元線的一接觸點所定義,且各 該記憶胞被形成於一基底上,以及各該記憶胞包括·· 兩浮置閘,位於該記憶胞内部;以及 一主動區,插入該兩浮置閘之間。 2·如申明專利範圍第1項所述之非揮發性半導體記情 元件,其中該兩浮置閘互相電性隔絕。 〜 、一 3·如申請專利範圍第1項所述之非揮發性半導體記憶 元件其巾4主動區提供形成兩通道,該兩通道分別被配 置鄰近於該兩浮置閘。 4·如巾料利範圍帛3項所述之非揮發性半導體記情 其中該兩通道沿著該主動區的側面被形成,該主動 區係垂直於該基底的—頂面。 動 元件第1項所狀轉發性半導體記憶 狀。主動區延伸於該基底上並具有—方形斷面條 元件㈣5項所述之非揮發性半導體記憶 予,延伸於於垂直該第-方向的-第二方向。且该 元件,料1範圍第1項所述之非揮發性半導體記情 重二。其中母一該些浮置間的至少-頂面與該字元線忿 29 1253718 14410pif.doc 一株8.如申料·圍帛7項所狀麵發性半導體記憶 中每—該些浮置閘的該頂面與—側面與該字元線 二噓,以使每一該些浮置閘的至少三個角之一部份盥 通予元線部分重疊。 、 9·如φ料纖圍第丨項所狀轉發性半導體記憶 兀件,更包括: 一源極線, 主動區上。 延伸於與該字元線平行的各該記憶胞之該 10·如申請專纖圍第9項所狀非揮發性半導體記 g件’ S中至少兩個該記憶胞共享同一該源極線。 U.如申凊專利範圍第丨項所述之非揮發性半導體記 思7°件,其中該主動區係由一絕緣層上的矽所形成的。 12· —種非揮發性半導體記憶元件,包括·· —主動區,形成於一基底上; 第一浮置閘,位於該主動區之一第一側壁上; 第一耦合閘絕緣層,插入該第一浮置閘與該主動區 之该第一側壁之間; 一 一第二浮置閘,位於該主動區之一第二側壁上,該第 一侧壁相對於該第一側壁; ^一第二耦合閘絕緣層,插入該第二浮置閘與該主動區 之该第二側壁之間; 緣層’形成於該主動區與一字元線之間;以及 源極與一沒極,形成於該主動區内。 13·如申請專利範圍第12項所述之非揮發性半導體記 30 1253718 14410pif.doc 憶元件’其中該主動區延伸於該基底上的一第一方向且 該字元線延伸於垂直該第—方向的—第二方向。 14.如申請專概圍第12項所述之非揮發性半導體記 憶兀件:其中當供應電壓至該字元線與該源極時,該主動 區之该第一與該第二側壁提供多數個通道。 15·如申凊專利範圍第14項所述之非揮發性半導體記 憶元件,其中一個通道被配置鄰近該第一耦合閘絕緣層以 及另一個通道被配置鄰近該第二耦合閘絕緣層。 曰 16·如申请專利範圍第12項所述之非揮發性半導體記 憶元件,其中: ,第一浮置閘具有一第一重疊部位,該字元線在該第 重璺4位與邊弟一浮置閘之一側面和頂面部分重疊,以 口 I5为重豐该苐一浮置閘的至少三個角;以及 一,第二洋置閘具有一第二重疊部位,該字元線在該第 一重疊σ卩位與该苐二浮置閘之一側面和頂面部分重疊,以 部分重疊該第二浮置閘的至少三個角。 U·如申請專利範圍第16項所述之非揮發性半導體記 十思元件’更包括: 第内多晶穿隧絕緣層,位於該字元線與該第一重 豎部位之間,以部分重疊該第一浮置閘的至少三個角;以 及 田一第二内多晶穿隧絕緣層,位於該字元線與該第二重 童部位之間,以部分重疊該第二浮置閘的至少三個角。 18.如申請專利範圍第16項所述之非揮發性半導體記 31 1253718 14410pif.doc 申亥子兀線與該主動區之間的該絕緣層係 配置在以-重料位與該第二重4部位之間的該主動區 上。 产魏㈣12 _述之非揮發性半導體記 fe兀件,、中该主動區係被形成為一石夕島。 2〇· —種非揮發性半導體記憶元件,包括: 多數個石夕島,形成於一基底上; 第—浮置閘,各與該㈣島中之—結合並位於 被結合的垓矽島之一第一側壁上; 多數個第—輕合閘絕緣層位 1與被結合的該石夕島之間; 口弟,予置閘 ^數個第二浮置閘,各與該㈣島中之—結合並位於 被結a的該碎島之—第二側壁上,該第二側壁相對於該第 一侧壁; 、 夕數個第一|馬合閘絕緣層,各位在一結合第二浮 與被結合的該矽島之間;以及 …至少一字元線,位於該些矽島上,且與部分的該些第 一浮置間和部分的該些第二浮置閘部分重疊。 21.如申請專利範圍第2〇項所述之非揮發性半導體 憶元件,更包括: ° 一&緣層,位於該字元線與每一矽島之間。 22·如申請專利範圍第2〇項所述之非揮發性半導體 憶元件,其中: ° 每一該些矽島包含一源極與至少一汲極。 32 1253718 14410pif.doc 憶元軸22韻狀姆性半導體記 -源極線’平行於該字元線魏置於該 源極線被雜連接錢—該些外巾线祕。 情元如it專^^第23項所狀非揮發性半導體記 心 予元線與該源極線各包括一矽化金屬層。 25.如申請專利範圍第2〇項所 ‘ 憶元件’其中該_島係形成於-絕緣基底上。 此一種非揮發性半導體記憶元件,包括: ,底上一主動區二該主動區於配置在-基 - 、、緣_上延伸於一第一方向,該主動區呈有 動區包含-第二傳導蝴^ 兮筮一禮、广^'的至少一汲極,該第二傳導型態相對於 ’且該絲區包含—通道區以提供位於垂 直賴=該汲簡_基底之—頂面的多數個通道; if Ρ;ΐ:ί置閘與一第二浮置閘,位於該第-絕緣層上 亚隔者该主動區互相面對面; .第耦合閘絕緣層,插入該主動區與該第一浮置 之間, 之門· 耦合閘絕緣層,插入該主動區與該第二浮置閘 ^第子元線,隔著一第二絕緣層配置於該主動區的 一部分上。 27·如 申晴專利範圍第26項所述之非揮發性半導 體記 33 1253718 14410pif.doc 憶元件,更包括: 一位元線,連接至該汲極並延伸於垂直該字元線的一 縱長方向;以及 β玄弟浮置閘與该弟一浮置閘定義一記憶胞,該記憶 胞僅有一接觸點與該位元線接觸與一接觸點與該字元線接 觸。 28·如申请專利範圍第27項所述之非揮發性半導體記 憶,件,其中當供應電壓至該字元線與該源極時,該些通 道是沿該通道區之兩側壁具有形成於垂直該基底的該頂面 之表面的兩個通道。 29. 如申睛專利範圍第28項所述之非揮發性半導體記 憶元件,其中該兩個通道是分別配置於鄰接該第一耦合 絕緣層與該第二耦合閘絕緣層。 〇甲 30. 如申晴專利範圍第%項所述之非揮發性半導體吃 憶兀件,其中該字元線延伸於垂直該第一方向之一 向。 一万 31·如申請專利範圍第26項所述之非揮發性半導 憶元件,其中: & 忒第一、/予置閘具有朝向該字元線的一第一重疊部位, 且該第二浮置閘具有朝_字元線的―第二重疊部位;以 及 與該多數個凹陷面’以圍繞該第-重疊部位 體記 32·如申明專利乾圍第3丨項所述之非揮發性半導 34 I25371L10p,d〇c 憶广件,其中該字元線圍繞該第-重疊部位的至少三個角 與該第二重疊部位的至少三個角。 ^ 13,"7^專概㈣31柄狀轉舰半導體記 憶7C件,更包括: 第内多晶穿隧絕緣層,位於該字元線與該第一重 逢部位f間’,圍繞該第—浮置閘的至少三個角;以及
第—㈣晶穿峡緣層,位於該字元線與該第二重 登°陳之間’以圍繞該第二浮置閘的至少三個角。 34·如申請專概圍第31項所述 憶元件,其中該第二絕緣層位於鮮—重疊部位 重疊部位之間的該通道區上。 一 35.如申請專利範圍第%項所述之非揮發性半導體記 k元件,更包括: 該源極、該汲極、該第一浮置閘與該第二浮置閘定義 有關该主動區之一記憶胞;以及
多,個主動區,配置於該基底上,且每一該些主動區 包含一第一記憶胞與一第二記憶胞。 36·如申請專利範圍第35項所述之非 ,元件,其中每-該些主動區的該第—記憶胞與該第二記 fe胞具有一共同源極。 37·如申請專利範圍第35項所述之非揮發性半導體記 憶兀件’其巾該第—字元線與m線被配置在該些 主動區十,該第一字元線被連至各主動區之該第一記憶胞 以及該第二字元線被連至各主動區之該第二記憶胞。 35 I25371L10pif.d〇C 38·如申睛專利範圍第35項所述之非揮發性半導體記 憶元件,其中: 该些主動區被排列在該字元線的該縱長方向中 ;以及 分別配置在該些主動區中的該些源極經由平行於該字 元線延伸的一源極線彼此相連。 39.如申請專利範圍第38項所述之非揮發性半導體記 憶元件,其中該字元線與該源極線中至少一者包括一矽化 金屬層。 一 40.如申睛專利範圍第26項所述之非揮發性半導體記 憶元件,其中·· ’該第一絕緣層是在絕緣基底上形成於一矽中的一埋入 式氧化層;以及 該主動區係由矽所形成的。 一 41·如申凊專利範圍第40項所述之非揮發性半導體記 憶元件,其中·· 。 該第一浮置閘與該第二浮置閘各具有在該第一方向延 伸的一浮置閘長度;以及 及主動區的该頂面具有一寬度,該寬度是該 度的三分之二。 42. —種非揮發性半導體記憶元件,包括: 多數個第一記憶胞,各該第一記憶胞包括: —半導體層,在一絕緣層上延伸於一第一方向, =緣層_成於—基底上,該半導縣包括-源極與i /及極,且戎半導體層在該源極與該第一没極間提供一 36 工25371“· 通道區; 配置於鄰近該通道區之一第 '一側 一第一浮置閘 壁;
上 第浮置間’配置於鄰近該通道區之一第二側 該第二㈣相對於該第-側壁;以及 制間至少部分形成於該第一與第二浮置閘
一43如丄明專利乾圍帛42項所述之非揮發性半導體記 憶70件’/、辦導體層在該通道區巾的簡極與該没極 間提供多數個通道。 44·如申請袖範_43項所述之非性半導體記 憶元件,其中對於各該第-記憶胞, 該第,與第二側壁垂直於該第-絕緣層; 该半V體層之-頂面係平行於該第一絕緣層;以及 該通道,提供-第_通道與一第二通道,分別配置於
鄰近該第1置閘與該第二浮置閘並平行於該第—與第二 侧壁。 45.如申請專利範圍f44項所述之非揮發性半導體記 憶元件’其巾對於錢第—記憶胞, 該第,浮置間與該第二浮置閘各具有在該第一方向延 伸的一浮置閘長度;以及 該半導體層之該頂面具有-寬度,該寬度是該浮置閘 長度的三分之二。 46·如申明專利範圍第44項所述之非揮發性半導體記 37 t 1253718 14410pif.doc 憶元件,更包括: 7第,合閘絕緣層與n合閘絕緣層,分別配 接ΐ第—通道與該第二通道之該半導體層的該第一 側壁上’並分別在該半導體層與該第―與第二浮置 严甲1之間。 严元mtf利範圍第43項所述之非揮發性半導體記 十思兀件,其中對於各該第一記憶胞, 參 該第一與第二側壁垂直於該第-絕緣層; 該半導體層之-頂面係平行於該第一絕緣層;以及 该控制閘被形成於該半導體層之該頂面的一部分上。 产亓rn4專鄕圍第47項所狀非揮發性半導體記 憶兀件,更包括: 道_第二絕緣層,位於該控制間與該半導體層間的該半 V體層之該頂面的該部分上。 —範目帛42項麟之非揮發性半導體記 ' ’ /、巾對於各該第—記憶胞,該第-浮置閘盥該第 二洋置閑各具有至少三個角被該控制間覆蓋弟 〇·如申明專利範圍第42項所述之非揮發性半導體 二八甲對於各该弟—記憶胞,該源極與該汲極各具 有一較向於在該通道區中的摻質濃度。 以利_第42項所狀非揮發性 憶兀件,更包括: 夕^個第一記憶胞,各該第二記憶胞與該些第一記憶 胞之一聯結並與該聯結之第-記憶胞-樣從該相同半導體 38 1253718 14410pif.doc 一記憶胞相同 =:各該第二記憶胞具有與該聯結之第 52. 如申請相制第51 述 各該第二記憶胞與該聯結之第^ 53. 如申請專利範圍帛&項所述之非揮發性 憶元件,更包括: " 一源極線,連接於該共同源極。 一 54.如申請專利範圍第53項所述之非揮發性半導體記 憶元件,更包括: I 第子元線,平行於該源極線並連接至該些第一記 憶胞的每一控制閘;以及 一第一字元線,平行於該源極線並連接至該些第二記 憶胞的每一控制閘。 55. —種非揮發性記憶胞,包括·· 一半導體層,形成於一基底上; 一第一浮置閘,形成於該半導體層之一第一侧面; 一第二浮置閘,形成於該半導體層之一第二侧面,該 第二側面相對於該第一側面;以及 一控制閘,形成於該第一與第二浮置閘以及該半導體 層之一部分上,以便該控制閘覆蓋每一該第一與第二浮置 閘的至少三個角。 56·—種製造記憶胞的方法,包括·· 於一基底上形成一半導體層; 39 1253718 14410pif.doc 於該半導體層之一第一側面與一第二側面形成第一與 第二浮置閘,該第一側面相對於該第二側面;以及 於該第一與第二浮置閘以及該半導體層之一部分上形 成一控制閘,以便該控制閘覆蓋每一該第一與第二浮置閘 的至少三個角。
TW093123182A 2003-08-07 2004-08-03 Nonvolatile semiconductor memory device having double floating gate structure and method of manufacturing the same TWI253718B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0054782A KR100518588B1 (ko) 2003-08-07 2003-08-07 더블 플로팅 게이트 구조를 가지는 스플릿 게이트형비휘발성 반도체 메모리 소자 및 그 제조 방법

Publications (2)

Publication Number Publication Date
TW200527610A TW200527610A (en) 2005-08-16
TWI253718B true TWI253718B (en) 2006-04-21

Family

ID=33550332

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093123182A TWI253718B (en) 2003-08-07 2004-08-03 Nonvolatile semiconductor memory device having double floating gate structure and method of manufacturing the same

Country Status (6)

Country Link
US (2) US7288810B2 (zh)
EP (1) EP1505658A3 (zh)
JP (1) JP2005057296A (zh)
KR (1) KR100518588B1 (zh)
CN (1) CN100470809C (zh)
TW (1) TWI253718B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100585111B1 (ko) * 2003-11-24 2006-06-01 삼성전자주식회사 게르마늄 채널 영역을 가지는 비평면 트랜지스터 및 그제조 방법
US7087952B2 (en) * 2004-11-01 2006-08-08 International Business Machines Corporation Dual function FinFET, finmemory and method of manufacture
JP4761946B2 (ja) * 2005-11-22 2011-08-31 株式会社東芝 不揮発性半導体記憶素子及びその製造方法並びに不揮発性半導体記憶素子を含む半導体集積回路装置
JP4791868B2 (ja) * 2006-03-28 2011-10-12 株式会社東芝 Fin−NAND型フラッシュメモリ
KR100719379B1 (ko) * 2006-03-30 2007-05-17 삼성전자주식회사 비휘발성 메모리 장치
US7829447B2 (en) * 2006-05-19 2010-11-09 Freescale Semiconductor, Inc. Semiconductor structure pattern formation
KR100745766B1 (ko) * 2006-06-23 2007-08-02 삼성전자주식회사 네 개의 스토리지 노드막을 구비하는 비휘발성 메모리 소자및 그 동작 방법
JP4250649B2 (ja) * 2006-09-26 2009-04-08 株式会社東芝 不揮発性半導体記憶素子及び不揮発性半導体記憶装置
JP4760689B2 (ja) * 2006-11-30 2011-08-31 セイコーエプソン株式会社 半導体装置の製造方法
JP2008205185A (ja) * 2007-02-20 2008-09-04 Oki Electric Ind Co Ltd 半導体記憶装置の製造方法、及び半導体記憶装置
CN101442075B (zh) * 2007-11-21 2011-03-16 南亚科技股份有限公司 闪存
JP2009164349A (ja) * 2008-01-07 2009-07-23 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
CN101901813B (zh) * 2010-07-20 2012-08-01 复旦大学 一种垂直结构的半导体存储器及其制造方法
US8513728B2 (en) * 2011-11-17 2013-08-20 Silicon Storage Technology, Inc. Array of split gate non-volatile floating gate memory cells having improved strapping of the coupling gates
CN103426885A (zh) * 2012-05-22 2013-12-04 亿而得微电子股份有限公司 非自我对准的非挥发性存储器结构
CN104952715B (zh) * 2014-03-25 2018-02-16 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法
US9614088B2 (en) * 2014-08-20 2017-04-04 Taiwan Semiconductor Manufacturing Company Ltd. Metal gate structure and manufacturing method thereof
US9634018B2 (en) * 2015-03-17 2017-04-25 Silicon Storage Technology, Inc. Split gate non-volatile memory cell with 3D finFET structure, and method of making same
CN107305892B (zh) * 2016-04-20 2020-10-02 硅存储技术公司 使用两个多晶硅沉积步骤来形成三栅极非易失性闪存单元对的方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5718769Y2 (zh) * 1975-12-31 1982-04-20
US4380057A (en) * 1980-10-27 1983-04-12 International Business Machines Corporation Electrically alterable double dense memory
JPS60148168A (ja) * 1984-01-13 1985-08-05 Seiko Instr & Electronics Ltd 半導体不揮発性メモリ
JPH03126266A (ja) * 1989-10-12 1991-05-29 Sony Corp 半導体不揮発性メモリ
US5045488A (en) * 1990-01-22 1991-09-03 Silicon Storage Technology, Inc. Method of manufacturing a single transistor non-volatile, electrically alterable semiconductor memory device
JP3219307B2 (ja) * 1991-08-28 2001-10-15 シャープ株式会社 半導体装置の構造および製造方法
JPH0745797A (ja) * 1993-07-30 1995-02-14 Toshiba Corp 半導体記憶装置
JP2870478B2 (ja) * 1996-04-25 1999-03-17 日本電気株式会社 不揮発性半導体記憶装置及びその動作方法
JP2877103B2 (ja) * 1996-10-21 1999-03-31 日本電気株式会社 不揮発性半導体記憶装置およびその製造方法
JP4384739B2 (ja) * 1997-04-04 2009-12-16 聯華電子股▲ふん▼有限公司 半導体装置及びその製造方法
US5973356A (en) * 1997-07-08 1999-10-26 Micron Technology, Inc. Ultra high density flash memory
JPH11220112A (ja) * 1998-01-30 1999-08-10 Mitsubishi Electric Corp 半導体装置およびその製造方法
US6329685B1 (en) * 1999-09-22 2001-12-11 Silicon Storage Technology, Inc. Self aligned method of forming a semiconductor memory array of floating gate memory cells and a memory array made thereby
KR100368594B1 (ko) * 2001-02-23 2003-01-24 삼성전자 주식회사 스플릿 게이트형 플래쉬 메모리소자
US6744094B2 (en) * 2001-08-24 2004-06-01 Micron Technology Inc. Floating gate transistor with horizontal gate layers stacked next to vertical body
KR100431489B1 (ko) * 2001-09-04 2004-05-12 한국과학기술원 플래쉬 메모리 소자 및 제조방법
US6657252B2 (en) * 2002-03-19 2003-12-02 International Business Machines Corporation FinFET CMOS with NVRAM capability

Also Published As

Publication number Publication date
CN100470809C (zh) 2009-03-18
KR20050015814A (ko) 2005-02-21
EP1505658A2 (en) 2005-02-09
US20080006870A1 (en) 2008-01-10
US7288810B2 (en) 2007-10-30
CN1607669A (zh) 2005-04-20
EP1505658A3 (en) 2005-05-25
KR100518588B1 (ko) 2005-10-04
US20050063215A1 (en) 2005-03-24
JP2005057296A (ja) 2005-03-03
TW200527610A (en) 2005-08-16

Similar Documents

Publication Publication Date Title
TWI253718B (en) Nonvolatile semiconductor memory device having double floating gate structure and method of manufacturing the same
KR100528486B1 (ko) 불휘발성 메모리 소자 및 그 형성 방법
TW567612B (en) Memory cell, memory cell arrangement and fabrication method
JP5456036B2 (ja) 不揮発性半導体記憶装置
US7227219B2 (en) Charge trapping memory cell and fabrication method
JP4927550B2 (ja) 不揮発性メモリデバイス、不揮発性メモリデバイスを製造する方法、および不揮発性メモリアレイ
TW505998B (en) Multigate semiconductor device with vertical channel current and method of fabrication
US7652322B2 (en) Split gate flash memory device having self-aligned control gate and method of manufacturing the same
TWI302365B (zh)
US20060249779A1 (en) Multi-bit multi-level non-volatile memory device and methods of operating and fabricating the same
TWI726125B (zh) 半導體裝置及其製造方法
US7473961B2 (en) Non-volatile memory device and method of fabricating the same
US20070018218A1 (en) Fin field effect transistor memory cell, fin field effect transistor memory cell arrangement and method for producing the fin field effect transistor memory cell
JP6778607B2 (ja) 半導体装置の製造方法
WO2009104688A1 (ja) 不揮発性記憶装置およびその製造方法
US7183157B2 (en) Nonvolatile memory devices
TWI295501B (en) Non-volatile memory and manufacturing method thereof
TWI255017B (en) Flash memory and fabricating method thereof
US7206226B2 (en) Non-volatile memory element having memory gate and control gate adjacent to each other
TWI253719B (en) Manufacturing method of flash memory
TWI359497B (en) A nonvolatile semiconductor memory device and a me
TW200403816A (en) Method for fabricating an NROM memory cell arrangement
KR20080056590A (ko) 나노닷을 전하 트랩 사이트로 이용하는 전하 트랩형 메모리소자
KR100219535B1 (ko) 비휘발성 반도체 메모리장치 및 그 제조방법
KR20080037229A (ko) 세 가지 상태를 갖는 비휘발성 메모리 및 그 제조방법