TWI221342B - Semiconductor element and method for fabricating the same - Google Patents

Semiconductor element and method for fabricating the same Download PDF

Info

Publication number
TWI221342B
TWI221342B TW92106225A TW92106225A TWI221342B TW I221342 B TWI221342 B TW I221342B TW 92106225 A TW92106225 A TW 92106225A TW 92106225 A TW92106225 A TW 92106225A TW I221342 B TWI221342 B TW I221342B
Authority
TW
Taiwan
Prior art keywords
semiconductor
field
semiconductor field
region
type
Prior art date
Application number
TW92106225A
Other languages
English (en)
Other versions
TW200305297A (en
Inventor
Jun Tateya
Original Assignee
Sanken Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanken Electric Co Ltd filed Critical Sanken Electric Co Ltd
Publication of TW200305297A publication Critical patent/TW200305297A/zh
Application granted granted Critical
Publication of TWI221342B publication Critical patent/TWI221342B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66136PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Bipolar Transistors (AREA)

Description

1221342 (1) 玖、發明說明 【發明所屬之技術領域】 本發明是有關半導體元件,特別是關於耐壓値安定的 半導體元件及其製法。 【先前技術】 第8圖所示以往的台面型構造的二極體(40 )具備半 導體基板(24 ),該半導體基板(24 )是由陰極領域的 N +型領域(21)及N-型領域(23)與形成於N-型領域( 23 )上的陽極領域的P +型領域(22 )所構成,且於半導 體基板(24 )的下面及上面形成有一對的電極(25,26 ) 。N-型領域(23 )含有比N +型領域(21 )及P +型領域( 22)還要低濃度的雜質。在第8圖的二極體(40)中’P + 型領域(22 )與N-型領域(23 )之間的PN接合領域(28 )會被形成平面狀,在由半導體基板(24)的下面往上方 擴張的傾斜側面形成有PN接合領域(28 )的端部(28a )。在半導體基板(24 )具有傾斜側面的台面型構造的二 極體(40 )中,形成於N型半導體領域與P型半導體領 域之間的空乏層(未圖示)會從P +型領域(22 )與N-型 領域(23 )的PN接合領域(28 )擴展至半導體基板(24 )的端部(28a )。因此,在第8圖的二極體(40 )中, 可取得與由構成平面PN接合的P +型領域(22)及N-型 領域(2 3 )的雜質濃度所理論性算出的値同等的耐壓値, 達成高耐壓化。 5- (2)1221342 第9圖所示以往的平面型構造的二極體(50 )與第8 圖的二極體(40 )同樣的,具備:形成有N +型領域(21 ),N-型領域(23 )及P +型領域(22 )的半導體基板( 34 ),以及分別形成於N +型領域(21 )及P +型領域(22 )的外面之一對的電極(25,26 ),且除上面以外,會藉 由N-型領域(23)來包圍P +型領域(22) 。P +型及N-型
領域(22,23 )間的PN接合領域(38 )具備:形成於半導 體基板(34)的上面,且藉由保護膜(37)來予以覆蓋的 端部(3Sa),及PN接合彎曲的曲率部(38b )。在製造 第9圖的二極體(50)時,會藉由對N-型領域(23)的 全面進行氧化來形成二氧化政(Si〇2)的保護膜(37) ’
且部份鈾刻去除保護膜(37 ),而於N-型領域(23 )的 露出部份,藉由擴散來形成P +型領域(22 ),因此無論 是在製造中或者製造後,端部(38a)會一直藉由保護膜 (37)來予以覆蓋,不會因附著物而造成耐壓變動,可取 得可靠度高的二極體。 【發明內容】 【發明所欲解決之課題】 就第8圖所示台面型構造的二極體(40 )而言,雖可 如上述一般取得理論性算出的高耐壓値,但因爲PN接合 領域(28 )的端部(28a )露出,所以擊穿(break down )電壓會因附著於半導體基板(24 )的側面之鈉等的有害 物質而容易變動。如第8圖所示,即使藉由保護膜(27 ) -6 - (3) (3)1221342 來覆蓋端部(28a),雜質還是會在保護膜(27)形成前 的製造時附著於端部(2 8 a ),而導致耐壓性能劣化,無 法取得可靠度高的二極體。 相對的,第9圖所示平面型構造的二極體(50)是在 形成保護膜(3 7 )之後,將P型的雜質源擴散於N -型領 域(23 ),因此PN接合領域(38 )的端部(38a )會藉 由橫方向的擴散來進入保護膜(37 )與N-型領域(23 ) 之間,而使得端部(3 8a )不會露出,所以幾乎不會受到 附著物的影響,二極體的耐壓變動不易產生。但,由於曲 率半徑小的PN接合領域(38 )的曲率部(38b )會局部 產生電場集中,而使容易達到臨界電場,因此第9圖之平 面型構造的二極體(50 )與第8圖的二極體(4〇 )相較下 ,擊穿電壓較低,無法達成高耐壓値。又,因爲難以取得 理論性算出的耐壓値,所以會有不易設計元件的問題發生 〇 因應於此,本發明的目的是在於提供一種擊穿電壓不 會變動具有安定的耐壓値之半導體元件及其製法。又,本 發明的目的是在於提供一種可取得接近理論性的擊穿電壓 値之所望的安定耐壓,且元件設計容易的半導體元件及其 製法。 【用以解決課題之手段】 本發明之半導體元件,係具備··第1半導體領域(1 ),及具有與該第1半導體領域(1)不同的導電型,且 -7- (4) (4)1221342 對向於上述第1半導體領域(1)而配置之第2半導體領 域(2),及配置於上述第1半導體領域(1)與第2半導 體領域(2 )之間,且含比上述第1半導體領域(1 )及第 2半導體領域(2 )還要低濃度的雜質之第3半導體領域 (3 )。皆比第3半導體領域(3 )的雜質濃度高的第1半 導體領域(1 )與第2半導體領域(2 )係形成彼此直接接 合,且形成電場集中點(break down point)的內側接合 領域(8 )。又,第3半導體領域(3 )係包圍內側接合領 域(8 )而形成環狀,並形成對第1半導體領域(1 )或第 2半導體領域(2 )接合的外側接合領域(9 ),且在外側 接合領域(9 )形成有寬廣的空乏層,因此在施加逆方向 的偏壓時,難以產生電場集中,即使在外側接合領域(9 )附著有雜質,擊穿電壓也不會產生變動。 本發明之半導體元件的製法係包含: 在含高濃度的雜質的第1半導體領域(1)上設置含 低濃度的雜質的第3半導體領域(3 )之過程;及 在第3半導體領域(3 )的內側形成到達第1半導體 領域(1 )的凹部(7 )之過程;及 在露出第1半導體領域(1 )的凹部(7 )上及包圍該 凹部(7 )的第3半導體領域(3 )上形成包含與第1半導 體領域(1)不同導電型的高濃度雜質之第2半導體領域 (2),直接使該第2半導體領域(2 )與第1半導體領域 (1 )接合,而形成內側接合領域(8 ),且直接使第2半 導體領域(2)與第3半導體領域(3)接合,而形成包圍 -8- (5) (5)1221342 內側接合領域(8 )的外側接合領域(9 )之過程。 【實施方式】 以下,根據第1〜7圖來說明將半導體元件適用於二 極體之本發明的實施形態。 顯示本發明的第1實施形態之第1圖及第2圖的二極 體(1〇)爲齊納二極體(Zener diode),亦即在半導體基 板(4)上具備:第1半導體領域的N +型領域(1 ),及 對向於N +型領域(1 ),且與N +型領域(1 )不同導電型 的第2半導體領域的P +型領域(2 ),及配置於N +型領 域(1 )與P +型領域(2 )之間,且含比N +型及P +型領域 (1,2 )還要低濃度雜質的第3半導體領域的N-型領域(3 ),又,在N +型領域(1 )與P +型領域(2 )的各外面形 成有一對的電極(5,6),在電極(6)的約中央具有凹陷 (6a) 〇 在本實施形態中,N+型領域(1 )及N-型領域(3 ) 的雜質爲使用磷,P +型領域(2 )的雜質爲使用硼。沿著 形成於二極體(10 )上面的凹部(7 ) ,P +型領域(2 )會 以約均一的厚度來形成於N +型領域(1 )上,在半導體基 板(4 )的內部約中央具備:P +型領域(2 )的平坦底面( 2a )及彎曲狀的傾斜面(2b )與形成於N +型領域(1 )內 側的碟狀凹部(1 a )會直接進行PN接合之內側接合領域 (8 )。由於內側接合領域(8 )是直接接合含有比N-型 領域(3 )還要高濃度雜質的N +型領域(1 )與P +型領域 -9 - (6) (6)Ϊ221342 (2),而形成平面PN接合,因此可取得所期望的耐壓 〇 N-型領域(3 )係包圍內側接合領域(8 )而形成環狀 ’且使對P +型領域(2)直接接合的外側接合領域(9) 與P +型領域(2 ) —起形成。又,N-型領域(3 )具備: 朝向N +型領域(1)的碟狀凹部(ia)而成前面變窄的環 狀傾斜面(3 a )(第2圖的虛線所示者),及包圍傾斜面 (3 a )的水平平坦面(3 b )。並且,傾斜面(3 a )及平坦 面(3b )會PN接合於P +型領域(2 )。又,外側接合領 域(9 )具備:由半導體基板(4 )的側面露出的外端部( 9a )。又,從形成於含高濃度雜質的P +型領域(2 )與含 低濃度雜質的N-型領域(3 )之間的外側接合領域(9 ) 擴展的空乏層會寬廣地形成,特別是會擴展於含低濃度雜 質的N-型領域(3 )側。因此,在施加逆方向的偏壓時, 即使在外側接合領域(9 )的外端部(9 a )附著有害物質 ,照樣不會產生擊穿電壓。並且,在本實施形態中設有 N -型領域(3 )的傾斜面(3 a )及P +型領域(2 )的傾斜 面(2 a ),而來拉長從外端部(9 a )到內側接合領域(8 )的距離,抑止因附著物而造成的耐壓變動。 如第3圖所示,在製造二極體(1〇)時,首先準備一 形成有含高濃度磷的N+型領域(1 )之半導體基板(4 ) ,且使N -型領域(3 )成長於N +型領域(1 )上,或使雜 質擴散於N -型領域(3 )的底部,而形成n +型領域(1 ) ,藉此於N +型領域(1)上設置N-型領域(3)。在第3 -10- (7)1221342 -型 1 ) 丨外 丨言 的 r烷 :板 等 -型 的 到 -型 最 的 部 能 的 緣 圍 不 c P + (a )圖中,藉由外延成長法來使含低濃度雜質的N 領域(3 )薄薄地層疊於含高濃度雜質的N +型領域( 上。在半導體基板上維持結晶性來使其他結晶層成長的 延成長法,可於成長過程中摻雜雜質。就本實施形態而 ,是在反應容器(未圖示)內配置具有N +型領域(1 ) 半導體基板(4 ),在1 100〜1 200 °C的高溫下流入甲石夕 (SiH4)氣體及氫氣,而使矽原子連續層疊於半導體基 (4 )的底層矽的結晶格子。同時,混合磷化氫(PH3 ) 含雜質磷的摻雜劑氣體,在N +型領域(1 )上層疊N. 領域(3 )。 其次,藉由蝕刻來去除形成於半導體基板(4 )上 N-型領域(3 )的內側表面,如第3 ( b )圖所示’使 達N +型領域(1 )的凹部(7 )像第2圖所示那樣在N_ 領域(3 )內側形成圓形狀。在此,雖可將凹部(7 )的 下部(7a)設置於比N +型領域(1)與N-型領域(3) 接合面還要靠上方或下方,但在本實施形態中是將最下 (7a)設置於N +型領域(1)內,而使P +型領域(2) 夠確實地接觸於N+型領域(1 )。並且,使凹部(7 ) 側面形成曲率半徑大之緩和的曲面狀,藉由具有圓开多Θ 的N-型領域(3 )來包圍凹部(7 )的側面。 接著,在露出N +型領域(1 )的凹部(7 )上及包 凹部(7 )的N-型領域(3 )上,使和N+型領域(1 ) 同導電型的高濃度雜質(例如,硼)擴散,而如第3 ( )圖所示,形成含高濃度硼的P +型領域(2 ) ’且使 -11 - (8) (8)1221342 型領域(2 )與N +型領域(1 )直接接合來形成內側接合 領域(8 ),以及直接接合P +型領域(2 )與N-型領域(3 )來形成包圍內側接合領域(8 )的外側接合領域(9 )。 在此,硼的擴散是例如藉由進行加熱處理的固體擴散法等 來將含雜質源的硼的固體薄膜形成於N-型領域(3)及凹 部(7 )。又,沿著N-型領域(3 )及凹部(7 )來形成P + 型領域(2 ),且使沿著凹部(7 )的最下部(7 a )的P + 型領域(2)的平坦底面(2a)直接接合於N +型領域(1 )。藉由P +型領域(2 )的形成,在N +型領域(1 )與p + 型領域(2 )之間,包圍內側接合領域(8 )來配置N-型 領域(3 ),且N-型領域(3 )的傾斜面(3〇及平坦面 (3b)與P +型領域(2)會進行PN接合。又,藉由擴散 來形成的P +型領域(2 )的厚度會因爲N +型領域(1 )與 N-型領域(3 )的雜質濃度不同,而於N-型領域(3 )形 成較厚,所以在P +型領域(2 )的傾斜面(2 b )與N -型領 域(3 )的傾斜面(3 b )之間會產生若干的落差。 最後,在N +型領域(1 )的下面連接平坦的電極(5 )’且於P +型領域(2)的上面連接具有凹陷(6a)的電 極(6) ’而形成第1圖所示的二極體(10)。並且,在 對的電極(5,6 )結合導線’以樹脂等來封裝後形成製 品。 就二極體(1 〇 )而言,在內側接合領域(8 )中,空 乏層會狹窄地形成,在外側接合領域(9 )中,空乏層會 寬廣地形成。因此,若在上述二極體(10)中施加逆方向 -12- 1221342 Ο) 的電壓,且電壓超過依據N +型及P +型領域(1,2 )的雜質 濃度等而定的理論耐壓,則於內側接合領域(8 )中會產 生急速流動逆方向的電流之擊穿(break down )現象。在 第9圖所示的平面型構造的半導體元件(5 0 )中,電場會 局部集中於曲率部(3 8b ),在該部份產生擊穿現象,相 對的在本實施形態中,由於是使電場集中於雜質濃度較高 的N +型領域(1 )與P +型領域(2 )之間的平面狀內側接 合領域(8 ),因此可取得接近理論値的擊穿電壓。因此 ’可容易進行二極體(1 0 )的設計。另一方面,在外側接 合領域(9)中,寬廣形成的空乏層會緩和電場集中,而 不會產生擊穿現象。因此,即使有害物質附著於露出後的 外端部(9a ),照樣不會產生擊穿現象。又,由於在離開 露出PN接合的外端部(9a ),亦即在二極體(1 〇 )的約 中央處設有產生擊穿現象的內側接合領域(8 ),因此與 第8圖的台面型構造的二極體(40)有所不同,不會受到 半導體基板(4 )側面的附著物等的影響,擊穿電壓不會 變動。 本發明並非只限於上述實施形態,亦可如第4〜7圖 所示進行各種的變更。在第4〜7圖所示的第2〜7實施形 態中’大致可取得與第1圖所示的第1實施形態相同的作 用效果。 首先,與第1圖相較下,第4圖所示之第2實施形態 的二極體(20 )係形成較厚的第3半導體領域(3 ),且 使第3半導體領域(3 )的傾斜面(3 a )的剖面平坦形成 -13- (10) (10)1221342 。就第4圖所示之二極體(20)的製法而言,首先使磷擴 散於含低濃度磷的半導體基板的下面,然後如第5(a) 圖所不,在第3半導體領域的N-型領域(3)的底部部份 形成含高濃度磷的第1半導體領域的N +型領域(1 )。其 次,如第5 ( b )圖所示,藉由蝕刻來去除N -型領域(3 )的內側,而形成凹部(7 )。在本實施形態中,係將凹 部(7 )的最下部(7a)形成於比N +型領域(!)與N-型 領域(3 )的接合面還要靠上方。接著,使與N +型領域( 1)不同導電型的雜質硼擴散於N-型領域(3 )及凹部(7 ),而於半導體基板(1 4 )的上面形成含高濃度雜質的第 2半導體領域的P +型領域(2 )。藉此,如第5 ( c )圖 所示,在半導體基板(14 )的約中央處形成有:N+型領 域(1 )與P +型領域(2 )直接接合的平坦內側接合領域 (8 ),及包圍內側接合領域(8 )來接合於P +及N-型領 域(2,3 )之間的外側接合領域(9 )。在P +型領域(2 ) 的形成後,與上述二極體(1 〇 )同樣的形成電極(5,6 ) ,藉此來取得第4圖所示的二極體(20 )。 又,第6 ( a )〜(c )圖的第3〜5實施形態係顯 示變更半導體領域的導電型配置之各二極體(20a,20b,20c )。其中,在二極體(20a)的第1,第2及第3半導體 領域(1,2,3 )中分別形成有N +型,P +型及P-型的半導體 領域,在二極體(20b)的第1,第2及第3半導體領域 (1,2,3 )中分別形成有P +型,N +型及p-型的半導體領域 ,在二極體(20c )的第1,第2及第3半導體領域( -14- (11)1221342 1,2,3)中分別形成有P +型,N +型及N-型的半導體 就第6 ( a )及(c )圖所示的二極體(20a,20c) 由於內側接合領域(8 )與外側接合領域(9 )會形 續的平面狀,因此可取得容易高耐壓化的二極體。 第7 ( a )圖所示之第6實施形態的二極體( 顯示對第4圖的二極體(20)變更第2及第3半導 (2,3 )間的外側接合領域(9 )的形狀者。又,第 )圖所示之第7實施形態的二極體(3 Ob )係顯示 (b)圖的二極體(20b)變更第1及第3半導體 1,3 )間的接合面的形狀者。 【發明之效果】 如以上所述,本發明可取得撃穿電壓接近理論 想的耐壓,且可防止因附著物等的影響而造成的擊 ,而形成一種能夠抑止耐壓變動之可靠度高的半導 【圖式簡單說明】 第1圖係表示本發明之第1實施形態的二極體 圖。 第2圖係表示第1圖之二極體的平面圖。 第3圖係表示第1圖之二極體的製法的過程剖 第4圖係表示本發明之第2實施形態的二極體 圖0 領域。 而言, 成約連 30)係 體領域 7 ( b 對第6 領域( 値之理 穿現象 體元件 的剖面 面圖。 的剖面 -15- (12) (12)1221342 第5圖係表示第4圖之二極體的製法的過程剖面圖。 第6圖係表示本發明之第3,4及5實施形態的二極 體的剖面圖。 第7圖係表示本發明之第6及7實施形態的二極體的 剖面圖。 第8圖係表示以往的台面型構造的二極體的剖面圖。 第9圖係表示以往的平面型構造的二極體的剖面圖。 t主要元件對照表】 (1 ) ••第1半導體領域(N +型領域) (1 a ):碟狀凹部 (2 ):第2半導體領域(P +型領域) (2a):底面 (3) •桌3半導體領域(N-型領域) (5,6 ):電極 (6a) ··凹陷 (7 ) ••凹部 (8 ):內側接合領域 (9 ):外側接合領域 (1 0 ):二極體

Claims (1)

1221342 ⑴ 拾、申請專利範圍 1、 一種半導體元件,係具備:第1半導體領域,及 具有與該第1半導體領域不同的導電型,且對向於上述第 1半導體領域而配置之第2半導體領域,及配置於上述第 1半導體領域與第2半導體領域之間,且含比上述第1半 導體領域及第2半導體領域還要低濃度的雜質之第3半導 體領域; 其特徵爲: 上述第1半導體領域與第2半導體領域係形成彼此直 接接合的內側接合領域; 上述第3半導體領域係包圍上述內側接合領域而形成 環狀,且形成對上述第1半導體領域或第2半導體領域接 合的外側接合領域。 2、 如申請專利範圍第1項之半導體元件,其中上述 第1半導體領域係具備形成於內側的碟狀凹部,上述第2 半導體領域係具備接合於上述第1半導體領域的碟狀凹部 的平坦底面。 3、 如申請專利範圍第i或2項之半導體元件,其中 上述第2半導體領域係以約均一的厚度來形成,在上述第 1半導體領域的外面及上述第2半導體領域的外面分別形 成有電極,在上述電極的約中央形成有凹陷。 4、 一種半導體元件的製法,其特徵係包含: 在含高濃度的雜質的第1半導體領域上設置含低濃度 的雜質的第3半導體領域之過程;及 -17- (2) (2)1221342 在上述弟3半導體領域的內側形成到達上述第1半導 體領域的凹部之過程;及 在露出上述第1半導體領域的凹部上及包圍該凹部的 上述第3半導體領域上形成包含與上述第1半導體領域不 同導電型的高濃度雜質之第2半導體領域,直接使該第2 半導體領域與上述第1半導體領域接合,而形成內側接合 領域,且直接使上述第2半導體領域與上述第3半導體領 域接合,而形成包圍上述內側接合領域的外側接合領域之 過程。
TW92106225A 2002-03-26 2003-03-20 Semiconductor element and method for fabricating the same TWI221342B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002085979 2002-03-26

Publications (2)

Publication Number Publication Date
TW200305297A TW200305297A (en) 2003-10-16
TWI221342B true TWI221342B (en) 2004-09-21

Family

ID=28449283

Family Applications (1)

Application Number Title Priority Date Filing Date
TW92106225A TWI221342B (en) 2002-03-26 2003-03-20 Semiconductor element and method for fabricating the same

Country Status (3)

Country Link
JP (1) JP4247674B2 (zh)
TW (1) TWI221342B (zh)
WO (1) WO2003081681A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110085663A (zh) * 2019-05-07 2019-08-02 无锡鸣沙科技有限公司 一种半导体pn结及制作方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS433573B1 (zh) * 1964-12-22 1968-02-09
DE1589693C3 (de) * 1967-08-03 1980-04-03 Deutsche Itt Industries Gmbh, 7800 Freiburg Halbleiterbauelement mit flächenhaftem PN-Übergang
JPS4624621B1 (zh) * 1967-08-25 1971-07-15
JPS5742978B2 (zh) * 1973-05-28 1982-09-11
JPS548982A (en) * 1977-06-23 1979-01-23 Mitsubishi Electric Corp Semiconductor device
KR900001030A (ko) * 1988-06-16 1990-01-31 정몽헌 고전압용 반도체 소자 및 그 제조방법

Also Published As

Publication number Publication date
JP4247674B2 (ja) 2009-04-02
JPWO2003081681A1 (ja) 2005-07-28
WO2003081681A1 (fr) 2003-10-02
TW200305297A (en) 2003-10-16

Similar Documents

Publication Publication Date Title
JP4055358B2 (ja) 半導体装置及びその製造方法
US20080083966A1 (en) Schottky barrier semiconductor device
US10411105B2 (en) Semiconductor device and method for manufacturing semiconductor device
US10121871B2 (en) Semiconductor device and method for manufacturing semiconductor device
JP6958011B2 (ja) 半導体装置および半導体装置の製造方法
US20200381511A1 (en) Semiconductor Device with Drain Structure and Metal Drain Electrode
US9786772B2 (en) Semiconductor device and method for manufacturing the same
WO2021075330A1 (ja) 半導体装置および半導体装置の製造方法
JP2021034726A (ja) 半導体装置および半導体装置の製造方法
JP2012174895A (ja) 高耐圧半導体装置
JP3432708B2 (ja) 半導体装置と半導体モジュール
WO2015194590A1 (ja) 半導体装置および半導体装置の製造方法
JP2019149496A (ja) 縦型半導体装置及び縦型半導体装置の製造方法
JP2002185016A (ja) 半導体装置及びその製造方法
TWI221342B (en) Semiconductor element and method for fabricating the same
WO2021177422A1 (ja) 半導体装置、半導体装置の製造方法および半導体装置を備えた電力変換装置
KR101463078B1 (ko) 쇼트키 배리어 다이오드 및 그의 제조 방법
US8993372B2 (en) Method for producing a semiconductor component
CN112216694B (zh) 一种SiC IGBT器件及其制备方法
US11245010B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP5552249B2 (ja) 3端子サイリスタ
JP2007134384A (ja) 定電圧ダイオード
WO2019244681A1 (ja) 半導体装置および製造方法
JP3653969B2 (ja) ショットキバリアダイオードの製造方法
KR100578268B1 (ko) 다이오드들의 제조 방법