TW584971B - Light-emitting semiconductor element on GaN basis and its epitaxial production method - Google Patents

Light-emitting semiconductor element on GaN basis and its epitaxial production method Download PDF

Info

Publication number
TW584971B
TW584971B TW090121292A TW90121292A TW584971B TW 584971 B TW584971 B TW 584971B TW 090121292 A TW090121292 A TW 090121292A TW 90121292 A TW90121292 A TW 90121292A TW 584971 B TW584971 B TW 584971B
Authority
TW
Taiwan
Prior art keywords
layer
epitaxial
item
patent application
gan
Prior art date
Application number
TW090121292A
Other languages
English (en)
Inventor
Stefan Bader
Michael Fehrer
Berthold Hahn
Volker Haerle
Hans-Juergen Lugauer
Original Assignee
Osram Opto Semiconductors Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Osram Opto Semiconductors Gmbh filed Critical Osram Opto Semiconductors Gmbh
Application granted granted Critical
Publication of TW584971B publication Critical patent/TW584971B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0075Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • H01S5/34333Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser with a well layer based on Ga(In)N or Ga(In)P, e.g. blue laser

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biophysics (AREA)
  • Optics & Photonics (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Led Devices (AREA)

Description

584971 五、發明說明(1 ) 本發明是有關於根據申請專利範圍第1項前言之以GaN 爲主的發光半導體元件,以及根據申請專利範圍第11項之 前言之其製造方法。 以GaN爲主之發光半導體元件例如由US5,874,747 中已 胃A所熟知。此種半導體元件包括具有多層之半導體主體 ’此等層是由GaN或以GaN爲主的材料所構成。根據上述 的元件將多個以GaN爲主的層塗佈在Si C基板上。 以GaN爲主的材料是由GaN所導出,或是具有使用GaN 的材料,以及在此之上所建構之三元或四元之混合結晶, 尤其是屬於 AIN、InN、AlGaN(All-xGaxN,OSxSl), InGaN( Ini -xGaxN,0 S x S 1 ),I n A1 N ( I n 1 - xA 1 xN,1) ’以及 AlInGaN(All-x-yInxGayN,0‘xSl)。 以下,"以GaN爲主"此名詞是關於三個或四個混合結晶 ,其是由GaN所導出,或是具有使用GaN的化合物以及GaN 本身。此外,此名詞包括一種在以磊晶方式製造所列舉材 料系統之層時使用之材料以形成緩衝層。 此外,例如由US5, 679, 1 52 中已知,可在Si基板之適 當基板上以磊晶方式製成以GaN爲主之半導體主體,其中 在以磊晶方式沈積了 GaN層之後將基板在原處去除。 由US5,786,606 中已知以GaN爲主的半導體主體,其 具有中間的S i C基板,其形成於原來的磊晶基板上。此原 來的基板主體在製造中去除。 此半導體主體的使用,其包括S i C基板,意味著用於製 584971 五、發明說明(2) 造半導體構件額外的並非不重要的成本耗費,因爲SiC基 板本身是非常昂貴。若以Si C基板之每一個以GaN爲主之 半導體主體的部件裝配於半導體構件中,因此此用於半導 體構件的成本直接與SiC基板的成本有關。因而使得半導 體構件之成本有利的製造發生困難。 此外,SiC基板在以GaN爲主的構件會導致光線產量的減 少,因爲SiC將此由GaN爲主之半導體主體所發射的光線 部份以部份吸收,並且因此可耦合而出光線的成份減少。 在US5,679,152中所描述的製造方法中,在使用Si基板 的情況下只可以使用非常薄的基板,其必須直接在磊晶後 去除。此種基板典型之所容許的厚度爲1微米(// m)。 此薄的基板是必須的,以避免在半導體主體中由於在矽 與以GaN爲主的材料之間由於不同的熱膨脹而形成裂縫。 本發明的目的是設立一種以GaN爲主之發光半導體元件 ,其在技術上簡單並且因此可以成本有利的製成,並且具 有高的外部量子效率。 此外,本發明的目的是說明一種用於此的製造方法。 此目的是藉由根據申請專利範圍第1項之半導體構件或 是根據申請專利範圍第11項之製造方法而達成。本發明其 他有利的發展是申請專利範圍第2至1 0項以及第1 2至27 頁之標的。 根據本發明而設有,形成此以GaN爲主之發光半導體構 件作爲薄層構件。 584971 五、發明說明(3) 此處以GaN爲主之薄層構件是指一種構件,其包括半導 體主體,其基本上主要是由以GaN爲主之各層的堆疊所構 成。 本發明之構件之半導體主體是由多個以GaN爲主之磊晶 層所構成,其中此半導體主體在其面上藉由η導電磊晶層 且在其對面上藉由Ρ -導電磊晶層而鄰接。 此半導體主體是以Ρ-導電之面塗佈在導電載體上,其具 有用於半導體主體之安裝表面,並且較佳可同時用於半導 體主體之接觸。 在半導體主體之η -導電面上形成相對應之接觸表面。以 下未另外說明時此"接觸表面"這名詞即表示此處所提及之 接觸表面。 如此所形成之半導體構件具有大的優點,其沒有磊晶基 板(其厚度通常大於100微米(#π〇,例如SiC基板),因此 ,此用於半導體構件之材料成本降低。 此薄層之其他優點是,此半導體主體只包含一吸收光線 用之基板之小的殘餘量或完全未包含該吸收光線用之基板 〇 因此光線效益可以藉由使用反射載體而提高。 本發明有利的其他發展在於,其在半導體主體之鄰接n-導電面上形成磊晶層作爲導電緩衝層。 此在以GaN爲主的半導體主體之製造中緩衝層之形成通 常是爲了平衡一在磊晶基板與緩衝層上之磊晶層之間的晶 584971 五、發明說明(4) 格缺陷調整性。 此導電之緩衝層本身產生大的優點:以其所形成的半導 體主體可以產生一種垂直導電式半導體構件。 反之,絕緣之緩衝層是有利的,因爲垂直導電式半導體 構件可以以較少的費用被接觸。此外,此等主動層因此可 以有較大的橫向尺寸。 在本發明之特別較佳的配置中形成多層之緩衝層。藉由 多層不同成份的序列可以具有優點,可以不但將此緩衝層 之導電能力,而且將它在隨後所產生之以GaN爲主的層上 的適應最佳化。 在本發明較佳的配置中,緩衝層是由以AlGaN爲主之材 料所構成,像是 AIN,Ali.xGaxN、OSxSl 或 AlLyli^GayN 、、 0$y$l〇 因此其特別的優點是,此緩衝層之面向接觸表面之面形 成具有低的鋁(A1)含量,以便因此獲得導電良好之緩衝層 〇 因爲此種具有低鋁(A1 )含量之層的表面性能以及其結晶 品質不良,此外有利的是,此緩衝層之背向接觸表面之面 形成具有高的A1含量。藉由此高的A1含量,此緩衝層的 表面性能提高,而達成在隨後產生的以GaN爲主的層上良 好的適應。 若接觸表面之面上形成具有低的鋁含量之緩衝層,以及 在相對面上形成具有高的鋁含量之緩衝層,因此具有重大 584971 五、發明說明(5) 的優點,此導電緩衝層具有同樣高的表面性能。 根據本發明爲了製造以GaN爲主的發光半導體元件而設 有,將此以GaN爲主之層塗佈在磊晶基板上,其基板主體 適合以GaN爲主之材料,或具有相較於GaN爲主的材料爲 大的熱膨脹係數,並且在其磊晶面上由薄的矽(111)層鄰接 〇 以此優點,因此在以GaN爲主的半導體主體的製造中, 此磊晶基板之熱膨脹藉由基板主體而決定,因此基板本身 在熱學方面的表現類似如同其所塗佈之層者。 此矽(111 )之表面具有六邊形的結構,並且因此適合作爲 用於以GaN爲主之材料之磊晶層表面。 此外,S i ( 1 1 1 )表面容易處理並且用於磊晶之準備。此 S i ( 111 )之處理技術,由於此材料在半導體工業中傑出的使 用而非常爲所熟知並且確定。 因此還可能具有優點,此磊晶基板具有所製成的直徑, 其明顯大於在市場上可買到的S i C基板的直徑。 還有Si(lll)表面所顯示之可造成之表面性能,遠超過 S i C基板的表面性能。 作爲基板主體較佳是使用多晶SiC(Poly SiC)、GaN或是 多晶GaN (poly GaN),這是由於其在以GaN爲主的層上之良 好的熱適應。此外,基板主體可以包含青玉(a - A 1 203 ),其 具有較以GaN爲主的材料爲大之熱膨脹係數。 此基板主體明顯地較此根據習知技術所使用的基板爲成 584971 五、發明說明(6) 本有利,因爲此基板主體是沈積在Si (111)的表面上,並且 因此,其對於基板主體結晶特性之要求有利地降低。由於 此降低的要求,可以尤其成本有利地使用多結晶材料。 此基板主體與Si(lll)層較佳藉由黏著層而連接,其由 S i 0或S i N構成。 此介於基板主體與Si (111)層之間黏著是可以簡單的方式 形成,其中上述的材料確保特別穩定之連接。 在根據本發明之製造方法之特別較佳的其他發展中,此 方法在塗佈了以GaN爲主的層後繼續進行,這是由於在以 下的步驟中在以GaN爲主的層上塗佈載體。 然將磊晶基板由以GaN爲主的層去除。 其具有優點的是,此嘉晶基板或基板主體因此可以再使 用或繼續使用。 此使用Si(lll)層作爲嘉晶表面是在去除嘉晶基板時有利 ,因爲此半導體主體本身容易(例如藉由蝕刻)從半導體主 體去除。此Si(lll)層因此是犧牲層。 尤其有利的是在此製造方法中,在使用單晶之S i C基板 主體的情況下以成本有利的方式製造半導體主體之可能性 ,因爲此成本密集之SiC基板主體可以再度使用或繼續使 用。 在根據本發明製造方法之較佳的其他發展中,在去除了 磊晶基板之後在半導體主體的表面上(由此而去除磊晶基板) 塗佈接觸表面。 五、發明說明(7 ) 根據本發明之製造方法之有利配置是,在將磊晶基板去 除之前,將多個以GaN爲主的層結構化。 在結構化之下因此被理解爲措施,其將此等磊晶層橫向 的劃分成多個各個在磊晶基板上彼此相鄰配置之磊晶層堆 疊’在磊晶層的去除中藉由蝕刻而產的結構化,具有蝕刻 侵蝕之去除表面擴大之優點。 在本發明有利的其他發展中,在以上所描述的製造方法 中不使用載體,而是首先將中間載體塗佈在以GaN爲主的 磊晶層上。然後將磊晶基板再度去除,並且將載體塗佈在 磊晶層的面上,從此處將磊晶基板去除。在下一個步驟中 將中間載體去除。 以此進一步的發展,此以GaN爲主之層的層序列有關於 載體相對於以上所說明之製造方法之以相反次序之進行是 具有優點。此項方法之反過來進行是爲有利,以便在以下 的方法(尤其在殻體中)亦可以使用,因爲它須要相反的層 序列。 根據本發明之製造方法之尤其較佳的配置在於,以導電 之緩衝層作爲第一層而塗佈在磊晶基板上。 此種緩衝層是具有特別的優點,以便產生用於隨後的磊 晶層之具有最適調整晶格結構之表面,其被隨後之層材料 共同地良好使用,並且因此使得隨後層能夠均勻地成長。 由於此緩衝層的導電能力使得能夠形成具有以上所描述 正面特性之垂直導電半導體構件。 584971 五、發明說明(8) 較佳此緩衝層是由多個以AlGaN爲主的各個層所形成。 這具有優點,因爲具有高的A1含量之緩衝層形成用於其 他以GaN爲主層之晶格調整並且可良好使用之表面’然而 具有較少的導電能力,而具有低的A1含量之緩衝層導電良 好,然而具有較差的結晶品質與表面特性。 藉由形成多個此種層在組合中可以結合高的導電性與高 的結晶品質。 對此是有利在基板側形成具有低的A1含量之層,並且在 朝向磊晶層,也就是說在緩衝層之背向磊晶基板的面上沈 積具有高A1含量之層。 在根據本發明製造方法之特別有利的其他發展中此磊晶 層在兩個步驟中形成。 在第一個步驟中,在磊晶基板的矽(111 )表面上塗佈多個 導電區域。適合作爲用於導電區域的材料尤其是一種以 InGaN爲主之材料。由於Si與Ga的傾向所形成的領域,因 此達成非常均勻之導電區域之配置。 在第二個步驟中此等多個導電區域,以平坦化塡入層覆 蓋,其中在導電區域之間的中間空間被塡滿。 作爲對此適合的材料特別是具有高的鋁含量之AlGaN化 合物。此如此製成的緩衝層非常適合用於沈積其他之以GaN 爲主的層並且具有高的導電性。 本發明之其他的特徵、優點、與適用性由以下三個實施 例之說明產生並參考第1至3圖而更爲明顯。 -10- 584971 五、發明說明(9) 圖式之簡單說明 第1圖是根據本發明之構件之實施例之槪要截面圖式。 第2圖是根據本發明之製造方法之實施例之槪要說明。 第3圖是根據本發明之用於導電緩衝層之製造方法之槪 要說明。 此在第1圖中所說明之發光半導體元件具有半導體主體 11,其由導電緩衝層9與多個其他層,尤其是以GaN爲主 的磊晶層8所構成。在緩衝層9上塗佈接觸表面1 2。 此另外層8之結構決定半導體主體11或者因此所形成構 件之功能。此層8還包括用於產生光線之主動層。 此半導體主體11(其是薄層構件)不具有磊晶基板。 在緩衝層9之面上形成半導體主體11之導電面,並且 在相對的面上形式ρ-導電面。 此半導體主體11以其Ρ-導電面塗佈於導電載體5之主要 表面上。 此載體5在其背向半導體主體11的面上具有第二接觸表 面1 〇〇 所具的優點是,以上述方式所形成的半導體構件具有垂 直式的(即,垂直於層的平面)導電性。這使得在側面相當 均勻的電流流經此構件且能夠作簡單的接觸。 另外的優點是,此構件在橫的方向中可以沒有困難地被 設定階梯式的刻度。在橫向階梯式刻度(Skalieri sealer) 之下因此被理解爲過渡至構件之另一個橫向尺寸規格。此 -11- 584971 五、發明說明(1〇) 過渡是可輕易達成的,因爲此構件在橫的方向中沒有被結 構化,因此不具有高低起伏之形狀(t ο p 1 〇 g y )。 反之,在橫向結構化的構件中,例如在主要表面上具有 兩個不同的接觸表面,在橫向階梯式刻度中要注意考慮橫 向結構之適應與調整。 對於垂直導電式構件之先決條件是導電之緩衝層9。此層 例如是由GaN爲主的材料所構成之兩層。此緩衝層9之較 精確的性質是與第3圖之導電緩衝層之製造一起說明。 本發明所形成之半導體主體由於以GaN爲主之發光半導 體之直接頻帶界面以及頻寬大小,而特別用於實現具有中 央波長在黃、綠、綠藍或紫之光譜範圍中之發光二極體晶 片,具有特別強發光能力之發光二極體,以及用於實現具 有光線發射波長在綠至紫光譜範圍中的半導體雷射。 在第2圖中是在六個中間步驟a至f中槪要圖式說明根 據本發明之製造方法之實施例。 在第2a圖中開始點形成多層之磊晶基板。此基板主體1 是由S i C或多晶S i C構成。 在基板主體1上形成附著層3,其連接具有薄Si (111)· 層2之基板主體,並且較佳是由SiO所構成。 此S i ( 111 )-層2之厚度因此須選擇得小,使得S i ( 111卜 層2之熱膨脹在基本上由位於其下之基板主體1決定。此 Si(lll)-層2典型厚度是大約介於1微米(//m)至20微米之 間,尤其較佳是小於1 〇微米。 -12- 584971 五、發明說明(11 ) 在第2b圖中是Si(lll)-層2之表面上在下一步驟中沈積 多個以GaN爲主的層4。 因此較佳在Si(lll)-層2的表面上形成作爲第一導電 AlGaN緩衝層9,因爲GaN本身與InGaN化合物Si(lll)表 面使用不良。 此緩衝層9與在此之上沈積形成相接之GaN爲主之層形 成η-導電。 在此對面之背向嘉晶基板之表面,是由一或多個ρ -導電 層所構成之磊晶層堆疊所鄰接。 在η-導電層與ρ-導電層之間形成多個以GaN爲主之層, 其狹義地用於產生光線。所有的專家熟知其對此適合作爲: 發光半導體結構,尤其是在形成單一或雙異質結構以及單 一與多量子盆結構下之pn-界面。 在第2c圖中藉由台面(mesa)蝕刻在以下步驟中,此以 GaN爲主之層4被橫向結構化,因此形成多個由以GaN爲主 的層所構成多個各別的在磊晶基板上相鄰配置之層堆疊。 此層堆疊在基本上是還未成個別零星之發光構件之半導體 主體11。 此台面(mesa)触刻一直實施進入嘉晶基板之Si(lll) -層 2之中爲止,以便在隨後的步驟中能夠容易地將半導體主體 1 1從磊晶基板去除。 在此以GaN爲主的層4結構化之後,在半導體主體11之 背向磊晶基板而ρ -導電之面上塗佈載體5或是另外的中間 -13- 五、發明說明(12) 載體13。可以使用例如GaAs或C11作爲載體材料。 在第2e圖中之以下的步驟中,將磊晶基板從半導體主體 1 1去除。此項去除藉由濕性化學蝕刻實施,其中此 s i ( 111 )-層2損毀。此S i ( 1 11 )-層2之藉由濕性化學蝕刻 之去除,因此在基本上較例如S i C層的去除,須要較少的 費用。 另外一種方式是在使用中間載體1 3的情況下,在去除了 磊晶基板之後,在其位置上塗佈載體5,並且然後將中間載 體1 3去除。 此在此等步驟之結束所形成的結構在兩個替代方案中非 常類似,並且其區別僅在於,在使用中間載體1 3時,此緩 衝層9是在半導體主體之面向載體5之面上(參考第2e圖 之右側)。在另外的情況中,此緩衝層9是形成於半導體主 體11之背向載體5之面上。 緊接著半導體主體U與載體5設有接觸表面12或10。 隨後在第2f圖中,此載體5各在半導體主體11之間被分 離,因此產生多個此在第1圖中所描述的構件。 此載體5或中間載體13上半導體主體11之分離’以及 隨後磊晶基板之去除,使得其可以具有磊晶基板主體1之 繼續使用之優點其中本身如果使用S i C作爲基板主體材料 可以顯著的降低成本。 此外,因此消除了在S i C基板中所發生的所有的吸收損 失。此導致光線產量顯著之提局。 -14- 584971 五、發明說明(13 ) 在另外的製造方法中,可以在使用成本有利的基板主體 像是多晶SiC或多晶GaN之中將所有的基板蝕刻,這是當 其繼續使用沒有特別的優點時製作。 在第3圖中根據四個中間步驟,槪要圖式說明導電緩衝 層9之製作。 在第3a圖中,是使用如同在以上所說明的製造方法中之 具有磊晶面Si(lll)-層2之SiC或多晶SiC基板主體1, 作爲磊晶基板。 在第3b圖中,是在第一步驟中,在Si(lll)-層2上以多 個量子點的形式沈積核心層6。 在此是使用具有低A1含量(<5%)之AlGalnN或是純的 InGaN作爲材料。此等量子點是高導電性但未形成封閉層。 因此在S i ( 1 1 1 )的表面上產生多個彼此不相關聯之導電區域 。其覆蓋的程度可以根據所使用材料之成份在1%與99%之 間變化。 在第3c圖中,在量子點6上沈積以AlGaN爲主之平坦塡 入層7,其具有高的A1含量(例如AlxGa^N,x>50%),因此 產生平坦結構9。 此在其中包括,以InGaN爲主之導電區域所形成之通道 形之連接,其經由此如此形成之緩衝層9通過,並且確保 緩衝層9之良好導電性。 在第3c圖中,在下一個步驟中,在緩衝層9上沈積另外 的以GaN爲主的層8,其決定此半導體構件之性能。
-15- 584971 五、發明說明(14 ) 此根據以上所描述的實施例所作本發明之說明,% 不能作爲本發明之限制。 尤其此半導體材料之組成成份在各說明的範圍中針胃_ 求與對於此構件所預設之使用範圍而調整。 此外可以藉由半導體主動層之內半導體材料之成份,而 確定所產生光線之中央波長。 符號之說明 1 基板主體 2 矽(111卜層 3 附著層 4 以GaN爲主之層 5 載體 6 核心層 7 塡滿層 8 嘉晶層 9 緩衝層 10 接觸表面 11 半導體主體 12 接觸表面 13 中間層
-16-

Claims (1)

  1. 584971 六、申請專利範圍 第90121292號「以GaN爲主之發光半導體元件及其磊晶式 製造方法」專利案 (92年12月修正) Λ申請專利範圍: 1· 一種以GaN爲主之發光半導體元件,其具有薄層-半導 體主體(11),此主體具有η-導電面與p-導電面,其特 徵爲, 此薄層-半導體主體(11)基本上僅由多個以GaN爲主 的磊晶層所構成且以其P-導電面塗佈在導電載體(5)上 ,並且在其η -導電面上具有接觸表面(12)。 2.如申請專利範圍第1項之發光半導體元件,其中 此載體(5)對於所產生的光線透過或部份透過。 3_如申請專利範圍第1項之發光半導體元件,其中 載體(5 )具有將所產生的光線反射之層,或至少一部 份設有將所產生的光線反射之表面。 4·如申請專利範圍第1項之發光半導體元件,其中 在薄層-半導體主體(11)之鄰接接觸表面(12)之磊晶 層上形成導電緩衝層(9 )。 5. 如申請專利範圍第4項之發光半導體元件,其中 此緩衝層(9 )形成多個層。 6. 如申請專利範圍第4項之發光半導體元件,其中 此緩衝層(9)由AlGaN爲主的材料所構成。 7. 如申請專利範圍第5項之發光半導體元件,其中 584971 六、申請專利範圍 此緩衝層(9)由AlGaN爲主的材料所構成。 8·如申請專利範圍第6項之發光半導體元件,其中 此緩衝層(9 )之面向接觸表面(1 2 )之面,具有低的 A1-含量。 9.如申請專利範圍第6項之發光半導體元件,其中 此緩衝層(9 )之背向接觸表面(1 2 )之面,具有高的 A1-含量。 10·如申請專利範圍第8項之發光半導體元件,其中 此緩衝層(9 )之背向接觸表面(1 2 )之面,具有高的 A 1 -含量。 11·如申請專利範圍第4項之發光半導體元件,其中 緩衝層包含多個導電區域。 12. 如申請專利範圍第5或6項之發光半導體元件,其中 緩衝層包含多個導電區域。 13. 如申請專利範圍第8或9項之發光半導體元件,其中 緩衝層包含多個導電區域。 14. 如申請專利範圍第1 1項之發光半導體元件,其中 此多個導電區域藉由以InGaN爲主的材料構成。 15. —種以GaN爲主之發光半導體元件之磊晶式製造方法, 其中將多個以GaN爲主的層(4)塗佈在磊晶基板(其具有 基板主體(1)與磊晶主要表面)上,其特徵爲, 此基板主體(1)具有適合於GaN爲主材料之熱膨脹係 數或是較此以GaN爲主材料爲大之熱膨脹係數,並且磊 584971 六、申請專利範圍 晶主表面藉由具有六邊形結構之表面’尤其是藉由 Si(lll) -層(2)之表面而形成。 16. 如申請專利範圍第1 5項之磊晶式製造方法,其中 使用SiC、多晶SiC、GaN、多晶GaN或青玉作爲用於 基板主體(1)之材料。 17. 如申請專利範圍第1 5或1 6項之嘉晶式製造方法,其中 在基板主體(1)與在其上塗佈之Si(Hl) -層(2)之間 至少形成一附著層(3 )。 18. 如申請專利範圍第1 7項之磊晶式製造方法,其中 至少一附著層是由SiO或SiN所構成。 19. 如申請專利範圍第1 5項之磊晶式製造方法,其中 於磊晶基板上塗佈多個以GaN爲主之層(4)後,此方 法以下列步驟繼續進行; -在磊晶層上塗佈載體(5 ), •去除嘉晶基板。 20. 如申請專利範圍第1 9項之磊晶式製造方法,其中 在塗佈載體(5 )之前將多個以GaN爲主的層結構化。 21. 如申請專利範圍第1 9或20項之磊晶式製造方法,其中 在將嘉晶基板去除之後,此薄層-半導體主體(11)可 被接觸。 22·如申請專利範圍第1 5項之磊晶式製造方法,其中 在磊晶基板上塗佈多個以GaN爲主的層(4 )後,此方 法以下列之步驟繼續進行: 584971 六、申請專利範圍 -在磊晶層上塗佈中間載體, -去除嘉晶基板’ -在磊晶層之面上塗佈載體(5 ),由此層將磊晶基板去 除, -將中間載體去除。 23. 如申請專利範圍第22項之磊晶式製造方法,其中 在塗佈中間載體之前,將多個以GaN爲主之層(4)結 構化。 24. 如申請專利範圍第22或23項之磊晶式製造方法,其中 在去除中間載體之後,此半導體主體(1)可被接觸。 %如申請專利範圍第1 5項之磊晶式製造方法,其中 在Si(lll) -層(2)表面上形成導電之緩衝層(9)作爲 第一層。 26如申請專利範圍第17項之磊晶式製造方法,其中 在S i (1 11 )-層(2 )表面上形成導電之緩衝層(9 )作爲 第一層。 27. 如申請專利範圍第25項之磊晶式製造方法,其中 此緩衝層(9)由多個以AlGaN爲主的各別層所構成。 28. 如申請專利範圍第27項之磊晶式製造方法,其中 緩衝層(9)之鄰接Si(lll)-層(2)之各個層上,具有 低的A1 -含量。 29. 如申請專利範圍第27或28項之磊晶式製造方法,其中 此緩衝層(9 )之背向S i (111 )-表面之面上的各個層具 申請專利範圍 有阔的A1含量。 30. 如申請專利範圍第25項之磊晶式製造方法,其中藉由 以下步驟形成緩衝層: 〜在Si(lll)表面上塗佈多個導電區域, 〜塗佈平坦塡滿層(7 )。 31. 如申請專利範圍第30項之磊晶式製造方法,其中 藉由使用以InGaN爲主之材料構成多個導電區域。 32如申請專利範圍第30或3 1項之磊晶式製造方法,其中 此塡滿層(7)具有高A1含量之AlGalnN。 33.如申請專利範圍第15或25或30項中任一項之磊晶式 製造方法,其中 此Si(lll)-層(2)之厚度是大約在1微米(Mm)與20 微米之間,尤其是小於大約10微米。
TW090121292A 2000-08-31 2001-08-30 Light-emitting semiconductor element on GaN basis and its epitaxial production method TW584971B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10042947A DE10042947A1 (de) 2000-08-31 2000-08-31 Strahlungsemittierendes Halbleiterbauelement auf GaN-Basis

Publications (1)

Publication Number Publication Date
TW584971B true TW584971B (en) 2004-04-21

Family

ID=7654526

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090121292A TW584971B (en) 2000-08-31 2001-08-30 Light-emitting semiconductor element on GaN basis and its epitaxial production method

Country Status (7)

Country Link
US (2) US6849878B2 (zh)
EP (1) EP1314209B1 (zh)
JP (2) JP4177097B2 (zh)
CN (1) CN1471735B (zh)
DE (1) DE10042947A1 (zh)
TW (1) TW584971B (zh)
WO (1) WO2002019439A1 (zh)

Families Citing this family (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1277240B1 (de) * 2000-04-26 2015-05-20 OSRAM Opto Semiconductors GmbH Verfahren zur Herstellung eines lichtmittierenden Halbleiterbauelements
CN1252837C (zh) * 2000-04-26 2006-04-19 奥斯兰姆奥普托半导体股份有限两合公司 在GaN基板上的发光二极管芯片和用GaN基板上的发光二极管芯片制造发光二极管元件的方法
DE10051465A1 (de) * 2000-10-17 2002-05-02 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung eines Halbleiterbauelements auf GaN-Basis
TWI292227B (en) * 2000-05-26 2008-01-01 Osram Opto Semiconductors Gmbh Light-emitting-dioed-chip with a light-emitting-epitaxy-layer-series based on gan
JP4250909B2 (ja) * 2002-05-20 2009-04-08 ソニー株式会社 半導体素子の分離方法および転写方法
GB2388957A (en) * 2002-05-24 2003-11-26 Imp College Innovations Ltd Quantum dots for extended wavelength operation
US6841802B2 (en) 2002-06-26 2005-01-11 Oriol, Inc. Thin film light emitting diode
DE10245631B4 (de) * 2002-09-30 2022-01-20 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Halbleiterbauelement
TWI243488B (en) 2003-02-26 2005-11-11 Osram Opto Semiconductors Gmbh Electrical contact-area for optoelectronic semiconductor-chip and its production method
DE10350707B4 (de) * 2003-02-26 2014-02-13 Osram Opto Semiconductors Gmbh Elektrischer Kontakt für optoelektronischen Halbleiterchip und Verfahren zu dessen Herstellung
WO2004100279A2 (en) * 2003-04-30 2004-11-18 Cree, Inc. High-power solid state light emitter package
WO2005001902A2 (en) * 2003-06-13 2005-01-06 Arizona Board Of Regents, Acting For And On Behalf Of Arizona State University Gesn alloys and ordered phases with direct tunable bandgaps grown directly on silicon
US7589003B2 (en) * 2003-06-13 2009-09-15 Arizona Board Of Regents, Acting For And On Behalf Of Arizona State University, A Corporate Body Organized Under Arizona Law GeSn alloys and ordered phases with direct tunable bandgaps grown directly on silicon
JP4218597B2 (ja) 2003-08-08 2009-02-04 住友電気工業株式会社 半導体発光素子の製造方法
JP4110222B2 (ja) 2003-08-20 2008-07-02 住友電気工業株式会社 発光ダイオード
EP1569263B1 (de) 2004-02-27 2011-11-23 OSRAM Opto Semiconductors GmbH Verfahren zum Verbinden zweier Wafer
US7332365B2 (en) * 2004-05-18 2008-02-19 Cree, Inc. Method for fabricating group-III nitride devices and devices fabricated using method
US7791061B2 (en) * 2004-05-18 2010-09-07 Cree, Inc. External extraction light emitting diode based upon crystallographic faceted surfaces
US7534633B2 (en) * 2004-07-02 2009-05-19 Cree, Inc. LED with substrate modifications for enhanced light extraction and method of making same
US7259402B2 (en) * 2004-09-22 2007-08-21 Cree, Inc. High efficiency group III nitride-silicon carbide light emitting diode
US7737459B2 (en) * 2004-09-22 2010-06-15 Cree, Inc. High output group III nitride light emitting diodes
US8513686B2 (en) * 2004-09-22 2013-08-20 Cree, Inc. High output small area group III nitride LEDs
US8174037B2 (en) 2004-09-22 2012-05-08 Cree, Inc. High efficiency group III nitride LED with lenticular surface
US8288942B2 (en) 2004-12-28 2012-10-16 Cree, Inc. High efficacy white LED
US7932111B2 (en) * 2005-02-23 2011-04-26 Cree, Inc. Substrate removal process for high light extraction LEDs
KR100631980B1 (ko) * 2005-04-06 2006-10-11 삼성전기주식회사 질화물 반도체 소자
US8575651B2 (en) * 2005-04-11 2013-11-05 Cree, Inc. Devices having thick semi-insulating epitaxial gallium nitride layer
US8674375B2 (en) * 2005-07-21 2014-03-18 Cree, Inc. Roughened high refractive index layer/LED for high light extraction
CN1988109B (zh) * 2005-12-21 2012-03-21 弗赖贝格化合物原料有限公司 生产自支撑iii-n层和自支撑iii-n基底的方法
US20070194342A1 (en) * 2006-01-12 2007-08-23 Kinzer Daniel M GaN SEMICONDUCTOR DEVICE AND PROCESS EMPLOYING GaN ON THIN SAPHIRE LAYER ON POLYCRYSTALLINE SILICON CARBIDE
US8008676B2 (en) 2006-05-26 2011-08-30 Cree, Inc. Solid state light emitting device and method of making same
CN101589268A (zh) 2006-05-31 2009-11-25 科锐Led照明科技公司 照明装置和照明方法
TW200802941A (en) * 2006-06-22 2008-01-01 Univ Nat Central A quantum photoelectric element of antimony compound
DE102006060410A1 (de) * 2006-06-30 2008-01-03 Osram Opto Semiconductors Gmbh Kantenemittierender Halbleiterlaserchip
US7885306B2 (en) 2006-06-30 2011-02-08 Osram Opto Semiconductors Gmbh Edge-emitting semiconductor laser chip
US8310143B2 (en) * 2006-08-23 2012-11-13 Cree, Inc. Lighting device and lighting method
WO2008036958A2 (en) * 2006-09-23 2008-03-27 Ylx Corporation Brightness enhancement method and apparatus of light emitting diodes
US9310026B2 (en) 2006-12-04 2016-04-12 Cree, Inc. Lighting assembly and lighting method
CN101622493A (zh) * 2006-12-04 2010-01-06 科锐Led照明科技公司 照明装置和照明方法
US8026517B2 (en) * 2007-05-10 2011-09-27 Industrial Technology Research Institute Semiconductor structures
US20080303033A1 (en) * 2007-06-05 2008-12-11 Cree, Inc. Formation of nitride-based optoelectronic and electronic device structures on lattice-matched substrates
US8123384B2 (en) * 2007-07-17 2012-02-28 Cree, Inc. Optical elements with internal optical features and methods of fabricating same
KR100872678B1 (ko) * 2007-07-23 2008-12-10 엘지이노텍 주식회사 반도체 발광소자의 제조 방법
JP4148367B1 (ja) 2007-08-02 2008-09-10 富山県 細胞のスクリーニング方法
US8617997B2 (en) 2007-08-21 2013-12-31 Cree, Inc. Selective wet etching of gold-tin based solder
US11114594B2 (en) 2007-08-24 2021-09-07 Creeled, Inc. Light emitting device packages using light scattering particles of different size
JP5212777B2 (ja) * 2007-11-28 2013-06-19 スタンレー電気株式会社 半導体発光装置及び照明装置
US20110114022A1 (en) * 2007-12-12 2011-05-19 Veeco Instruments Inc. Wafer carrier with hub
US8021487B2 (en) 2007-12-12 2011-09-20 Veeco Instruments Inc. Wafer carrier with hub
US9431589B2 (en) 2007-12-14 2016-08-30 Cree, Inc. Textured encapsulant surface in LED packages
US9012253B2 (en) * 2009-12-16 2015-04-21 Micron Technology, Inc. Gallium nitride wafer substrate for solid state lighting devices, and associated systems and methods
DE102009060749B4 (de) 2009-12-30 2021-12-30 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Optoelektronischer Halbleiterchip
US8329482B2 (en) 2010-04-30 2012-12-11 Cree, Inc. White-emitting LED chips and method for making same
US8997832B1 (en) 2010-11-23 2015-04-07 Western Digital (Fremont), Llc Method of fabricating micrometer scale components
US20130330911A1 (en) * 2012-06-08 2013-12-12 Yi-Chiau Huang Method of semiconductor film stabilization
US9064709B2 (en) * 2012-09-28 2015-06-23 Intel Corporation High breakdown voltage III-N depletion mode MOS capacitors
US10134727B2 (en) 2012-09-28 2018-11-20 Intel Corporation High breakdown voltage III-N depletion mode MOS capacitors
US9911813B2 (en) * 2012-12-11 2018-03-06 Massachusetts Institute Of Technology Reducing leakage current in semiconductor devices
US8896008B2 (en) 2013-04-23 2014-11-25 Cree, Inc. Light emitting diodes having group III nitride surface features defined by a mask and crystal planes
DE102014116141B4 (de) 2014-11-05 2022-07-28 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Verfahren zur Herstellung zumindest eines optoelektronischen Halbleiterchips, optoelektronischer Halbleiterchip sowie optoelektronisches Halbleiterbauelement
DE102017108385A1 (de) 2017-04-20 2018-10-25 Osram Opto Semiconductors Gmbh Laserbarren und Halbleiterlaser sowie Verfahren zur Herstellung von Laserbarren und Halbleiterlasern
TWI637481B (zh) * 2017-11-29 2018-10-01 財團法人工業技術研究院 半導體結構、發光裝置及其製造方法
RU2700709C1 (ru) * 2018-02-12 2019-09-19 Открытое Акционерное Общество "Пеленг" Способ определения отклонений реальных метеорологических условий от табличных, учитываемых при расчете установок для стрельбы артиллерии
DE102018104778A1 (de) * 2018-03-02 2019-09-05 Osram Opto Semiconductors Gmbh Bauteilverbund aus optischen Bauteilen, Verfahren zur Herstellung eines Bauteilverbunds und Bauelement mit einem optischen Bauteil
DE102018104785A1 (de) 2018-03-02 2019-09-05 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung einer Mehrzahl von transferierbaren Bauteilen und Bauteilverbund aus Bauteilen

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0760790B2 (ja) * 1987-05-13 1995-06-28 シャープ株式会社 化合物半導体基板
US4912532A (en) * 1988-08-26 1990-03-27 Hewlett-Packard Company Electro-optical device with inverted transparent substrate and method for making same
JP2542447B2 (ja) * 1990-04-13 1996-10-09 三菱電機株式会社 太陽電池およびその製造方法
US5244818A (en) * 1992-04-08 1993-09-14 Georgia Tech Research Corporation Processes for lift-off of thin film materials and for the fabrication of three dimensional integrated circuits
US5286335A (en) * 1992-04-08 1994-02-15 Georgia Tech Research Corporation Processes for lift-off and deposition of thin film materials
US5391257A (en) * 1993-12-10 1995-02-21 Rockwell International Corporation Method of transferring a thin film to an alternate substrate
US5679152A (en) 1994-01-27 1997-10-21 Advanced Technology Materials, Inc. Method of making a single crystals Ga*N article
JP2669368B2 (ja) * 1994-03-16 1997-10-27 日本電気株式会社 Si基板上化合物半導体積層構造の製造方法
US5585648A (en) * 1995-02-03 1996-12-17 Tischler; Michael A. High brightness electroluminescent device, emitting in the green to ultraviolet spectrum, and method of making the same
US5670798A (en) * 1995-03-29 1997-09-23 North Carolina State University Integrated heterostructures of Group III-V nitride semiconductor materials including epitaxial ohmic contact non-nitride buffer layer and methods of fabricating same
US5739554A (en) * 1995-05-08 1998-04-14 Cree Research, Inc. Double heterojunction light emitting diode with gallium nitride active layer
US5798537A (en) * 1995-08-31 1998-08-25 Kabushiki Kaisha Toshiba Blue light-emitting device
JP3182346B2 (ja) * 1995-08-31 2001-07-03 株式会社東芝 青色発光素子及びその製造方法
JP3409958B2 (ja) * 1995-12-15 2003-05-26 株式会社東芝 半導体発光素子
US5874747A (en) * 1996-02-05 1999-02-23 Advanced Technology Materials, Inc. High brightness electroluminescent device emitting in the green to ultraviolet spectrum and method of making the same
US5985687A (en) 1996-04-12 1999-11-16 The Regents Of The University Of California Method for making cleaved facets for lasers fabricated with gallium nitride and other noncubic materials
JPH1022226A (ja) * 1996-07-05 1998-01-23 Super Silicon Kenkyusho:Kk エピタキシャルウエハ製造方法及び装置
US5684309A (en) * 1996-07-11 1997-11-04 North Carolina State University Stacked quantum well aluminum indium gallium nitride light emitting diodes
JP3214367B2 (ja) 1996-08-12 2001-10-02 豊田合成株式会社 半導体発光素子の製造方法
JPH10215035A (ja) 1997-01-30 1998-08-11 Toshiba Corp 化合物半導体素子及びその製造方法
US5880491A (en) * 1997-01-31 1999-03-09 The United States Of America As Represented By The Secretary Of The Air Force SiC/111-V-nitride heterostructures on SiC/SiO2 /Si for optoelectronic devices
JP3914615B2 (ja) 1997-08-19 2007-05-16 住友電気工業株式会社 半導体発光素子及びその製造方法
US6033995A (en) * 1997-09-16 2000-03-07 Trw Inc. Inverted layer epitaxial liftoff process
US6201262B1 (en) * 1997-10-07 2001-03-13 Cree, Inc. Group III nitride photonic devices on silicon carbide substrates with conductive buffer interlay structure
JP3036495B2 (ja) * 1997-11-07 2000-04-24 豊田合成株式会社 窒化ガリウム系化合物半導体の製造方法
JPH11145515A (ja) * 1997-11-10 1999-05-28 Mitsubishi Cable Ind Ltd GaN系半導体発光素子およびその製造方法
US6599133B2 (en) * 1997-11-18 2003-07-29 Technologies And Devices International, Inc. Method for growing III-V compound semiconductor structures with an integral non-continuous quantum dot layer utilizing HVPE techniques
JPH11284228A (ja) * 1998-03-30 1999-10-15 Toyoda Gosei Co Ltd 半導体素子
JP4126749B2 (ja) * 1998-04-22 2008-07-30 ソニー株式会社 半導体装置の製造方法
JP3525061B2 (ja) * 1998-09-25 2004-05-10 株式会社東芝 半導体発光素子の製造方法
US6329063B2 (en) * 1998-12-11 2001-12-11 Nova Crystals, Inc. Method for producing high quality heteroepitaxial growth using stress engineering and innovative substrates
US6744800B1 (en) * 1998-12-30 2004-06-01 Xerox Corporation Method and structure for nitride based laser diode arrays on an insulating substrate
JP2000208822A (ja) * 1999-01-11 2000-07-28 Matsushita Electronics Industry Corp 半導体発光装置
US6328796B1 (en) * 1999-02-01 2001-12-11 The United States Of America As Represented By The Secretary Of The Navy Single-crystal material on non-single-crystalline substrate
US20010042866A1 (en) * 1999-02-05 2001-11-22 Carrie Carter Coman Inxalygazn optical emitters fabricated via substrate removal
WO2001006546A2 (en) * 1999-07-16 2001-01-25 Massachusetts Institute Of Technology Silicon on iii-v semiconductor bonding for monolithic optoelectronic integration
US6214733B1 (en) * 1999-11-17 2001-04-10 Elo Technologies, Inc. Process for lift off and handling of thin film materials
US6646292B2 (en) * 1999-12-22 2003-11-11 Lumileds Lighting, U.S., Llc Semiconductor light emitting device and method
US6495867B1 (en) * 2000-07-26 2002-12-17 Axt, Inc. InGaN/AlGaN/GaN multilayer buffer for growth of GaN on sapphire
US6562648B1 (en) * 2000-08-23 2003-05-13 Xerox Corporation Structure and method for separation and transfer of semiconductor thin films onto dissimilar substrate materials
US6583034B2 (en) * 2000-11-22 2003-06-24 Motorola, Inc. Semiconductor structure including a compliant substrate having a graded monocrystalline layer and methods for fabricating the structure and semiconductor devices including the structure
US6498073B2 (en) * 2001-01-02 2002-12-24 Honeywell International Inc. Back illuminated imager with enhanced UV to near IR sensitivity
US6497763B2 (en) * 2001-01-19 2002-12-24 The United States Of America As Represented By The Secretary Of The Navy Electronic device with composite substrate
JP4211256B2 (ja) * 2001-12-28 2009-01-21 セイコーエプソン株式会社 半導体集積回路、半導体集積回路の製造方法、電気光学装置、電子機器
US6562127B1 (en) * 2002-01-16 2003-05-13 The United States Of America As Represented By The Secretary Of The Navy Method of making mosaic array of thin semiconductor material of large substrates

Also Published As

Publication number Publication date
US20030197170A1 (en) 2003-10-23
US20050104083A1 (en) 2005-05-19
US7105370B2 (en) 2006-09-12
EP1314209A1 (de) 2003-05-28
JP4177097B2 (ja) 2008-11-05
CN1471735B (zh) 2010-05-26
JP5183085B2 (ja) 2013-04-17
JP2004508720A (ja) 2004-03-18
US6849878B2 (en) 2005-02-01
CN1471735A (zh) 2004-01-28
DE10042947A1 (de) 2002-03-21
WO2002019439A1 (de) 2002-03-07
EP1314209B1 (de) 2012-10-03
JP2007201493A (ja) 2007-08-09

Similar Documents

Publication Publication Date Title
TW584971B (en) Light-emitting semiconductor element on GaN basis and its epitaxial production method
JP5734190B2 (ja) 複合基板上に成長された半導体発光デバイス
JP5021302B2 (ja) 半導体チップの製造方法
US6100104A (en) Method for fabricating a plurality of semiconductor bodies
EP2743966B1 (en) Epitaxial layer wafer having void for separating growth substrate therefrom and semiconductor device fabricated using the same
JP6307547B2 (ja) 光抽出構造を含む半導体発光装置及び方法
TWI415287B (zh) 發光裝置結構
JP2004336040A (ja) 複数の半導体チップの製造方法および電子半導体基体
JP2013102240A (ja) 二重ヘテロ構造の発光領域を有するiii族窒化物発光デバイス
JP2014057076A (ja) 歪みが低減された発光層を備えるiii−窒化物発光デバイス
JPH10321911A (ja) 単結晶シリコン上に化合物半導体のエピタキシヤル層を製造する方法及びそれにより製造された発光ダイオード
KR20220140890A (ko) 반도체 구조체 및 제작 방법
JP4980616B2 (ja) 半導体チップを製作するための方法
JP2004503096A (ja) InGaNベースの発光ダイオードチップ及びその製造方法
CN115579437A (zh) 一种外延芯片结构
KR20150015760A (ko) 발광 소자 제조용 템플릿 및 자외선 발광소자 제조 방법
JP2023547246A (ja) 半導体ボディを製造する方法および半導体デバイス
US20210043460A1 (en) Manufacturing method of a semiconductor substrate
WO2022104789A1 (zh) 谐振腔发光二极管的制备方法
TWI246784B (en) Light emitting diode and manufacturing method thereof
JP4479388B2 (ja) 半導体発光素子の製造方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent