TW461995B - Impedance adjustment circuit and method of adjusting the impedance - Google Patents
Impedance adjustment circuit and method of adjusting the impedance Download PDFInfo
- Publication number
- TW461995B TW461995B TW087111793A TW87111793A TW461995B TW 461995 B TW461995 B TW 461995B TW 087111793 A TW087111793 A TW 087111793A TW 87111793 A TW87111793 A TW 87111793A TW 461995 B TW461995 B TW 461995B
- Authority
- TW
- Taiwan
- Prior art keywords
- impedance
- output buffer
- interface circuit
- digitally
- adjusting
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017545—Coupling arrangements; Impedance matching circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0005—Modifications of input or output impedance
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
- Networks Using Active Elements (AREA)
Description
461995 A 7 B7 五、發明説明(1 ) 發明背景 1 ·發明範圍 本發明是關於一阻抗控制電路,特別是指用來調整一電 路元件阻抗的控制電路,其調整方式至少部份是基於一外 接耦合的阻抗。 2·背景資料 一數位系統中介於元件之間的介面電路是廣爲所知的, 例如微處理器系統或是伺服器系統。然而,增加訊號的速 度已使此種介面電路愈趨複雜,例如以每秒5〇〇百萬位元 來傳送。舉例來説,由於訊號速度的增加,可能就必需要 使系統中7L件之間的阻抗相配合以減少可能發生的訊號反 射量,例如在一伺服器系統中一傳送放大器和一受控制下 广 的阻抗訊號镇合之間的阻拉。 如上所述的阻抗控制電路是廣爲所知的然而,實有必 要備具一種在晶片上完成的經濟型的回饋控制電路使得即 使透過介面電路傳送數位訊號樣本時能夠更新正在調整或 控制的電路阻抗》 ^ ^ 發明概述 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁} 岫丨- 簡單地説,根據本發明之—個具體實施例,—種積體電 路包含:一數位回饋控制電路,其調整方式至少部份^ ^ 於調整與-外接阻抗相輕合的一非數據訊號輸出緩衝器之 阻抗,以調整一介面電路輸出緩衝器的阻抗。 簡單地説’很據本發明的另一具體實施例, Λ 以歎位的方 式調整一介面電路輸出緩衝器之阻抗的—轱 &万法包含:以 -4 - 本紙張尺度適用中国國家標準TcNS ) 格(ϋ;< 297公5 ~~—________ 461995 Λ7 B7 五、發明説明(2 ) 數位的方式調整與—外垃阳p 4 士 . p0 ,, 接阻說相耦合的一非數據訊號輸出 、^ 一勺万式调整—介面電路輸出缓衝器 的方式調整一 之阻抗’其调整方式5 、却/八σ # 八主 > 邵份是基於以數位 非數據訊號輸出緩衝器之阻抗。 圖示簡述 關於本發明的主題办描枚的沾#丄 、ί見秸9、..α論中已特別指明並及明確 列入申請事項。然而,未芦明夕姓 各t1 構和動作的方法,以及 其中採用的物件,特b %“ i ' 于生$设站可精由以下細部的描述g己 合相對的圖示如以了解,其-中' 圖1爲兩種端點方法的圖示: 圖
圖2爲根據本發明夕—b A , A ^月 < 阻抗私制電路的具體實施例 示: 圖j爲圖2中輸出緩衝器的細部圖示: 圖4爲圖2中具體實施例的部份細部圖示: 圖5爲圖2中具體實施例的部份細部圖示: 圖6爲圖2中具體實施例的部份細部圖示: 圖7爲一典型金屬氧化物半導晶體的電流電壓特性對照 圖: 經濟部中央標準局貝工消費合作社印製 0 8爲圖j中具體實施例的邵份細部電路圖示: 發明詳述 以下的細部說明中,特定的細節以便提供完整地福述本 發明。然而’諳熟此藝者應了解本發明不一定需要此類細 節。在其他情浞下,有許多廣爲所知的方法,步镍,元 件,和電路並未在此提到,因此不會對本發明造成影響。 -5- M氏法尺度適用中國國家樣準(CNS > Μ規格(2!〇><297公兹〉 4 6 1 9 9 5 經濟部中央標準局貝工消费合作社印製 A;
衣不電源終端和平行終端兩種方式。任一 來實現根據本發明的具體實施例:蚨 15可用 =施例是用電源終端的方式實現; 〜迷優點,如圖1所不’在兩種方式中, -、 本特別具體實施例中的數位訊號 # 5 5虎’如 Ί , Λ , t》原驅動 或250,連接到一終點驅動器,如( 地,這些訊號經由一耦合來傳輸,如具 ^ 3同樣 240。若採用廣爲所知的阻抗匹配技 的14()或 -種方式來得改善得多。藉由匹配耦合’:、:現要比另 抗,可能由終端驅動器反射回來電子、% / 240的阻 除。在本文中所指的編合的電源端=可以適當地排 反射發生。 原--全沒有電子訊鏡 如圖1所示,可以使用電源终端每 ^ a疋平行终 €源終¥方式中,锅合14 〇的阻抗盘帝、、店 4. /、兒原驅動器110的F且 =匹配。而在平行終端方式中,則是游匹配阻抗210盘 被匹配的輕合阻抗240相匹配。 ’、 雖然本發明在範•上並未受限,介雨電路也可與-如訊 驅動器,如 同樣 請先閱讀背面之‘注意事項再填寫本頁) I I— m I— il— I II --0 V .—^n. " - 1 it «im I . «^^^1 1 kufli I - —^ϋ << -6- 本紙张尺度適用中國國家榡準(CNS ) A4現格(210X297公范) 461995 A7 B7 經濟部中央標準局負工消費合作社印製 五、發明説明(4 唬匯:排-起應用於如—桌上型個人電腦或是—伺服器結 構。A 了要達到伺服器所需的高速’可用前述的阻抗匹 配。然而,如之前所指,由於價格和速度的因素,在電路 板上或任何其他地方都會用平行終端方式而不是電源終端 万式3因此,在此特別的具體實施例中,可以將一驅動器 的阻抗與—網路的外接耦合之阻抗相匹配以達到高速的訊 號。 在採用金屬氧化物半導體(M0S)技術的情況下,阻抗匹 配就會牵涉到將—已知的阻抗與一代表金屬氧化物半導電 晶體的動作狀態的非線性電流電壓特性曲線上的一點的阻 抗相匹配。此特性曲線即是以金屬氧化物半導電晶體的集 極到源極電流爲Y軸,集極到源極電壓爲X軸的西線圖, 如圖7。 要做到此種阻抗匹配可以採用很多種方式,而衣發明的 範疇也未限定在一特定的方式,如限制金屬氧化物半導體 動作的輯圍,或是採用一電路而使金屬氧化物半導電晶體 的動作大約線性化:然而,以此特別的具體實施例來説, 若以實現__.的難易度爲準,阻抗匹配將會匹配到金屬氧化物 半導電晶體電流電壓特性西線上的一選定點上,此種方式 允許採用一反向互補金屬氧化物半導體(CMOS)緩衝器爲一 輸出緩衝器。然而,其缺點之一是造成轉換到電流電壓西 線上的巧一部份的雜訊源,如到電晶體的飽和區域,不會 適切地終斷而因此會造成訊號樣本間的干擾° 利用一反向互補金屬氧化物半導體輸出緩衝器來使外接 本纸张尺度適用中國國家標準(CNS ) A4規格(210X297公浇) (請先閒讀背面之注意事項再填寫本頁) 訂 -I.
五、發明説明(5 經濟部中央標準局員工消費合作社印製 I的阻抗大約線性化有許多種方式。例如,可採用順向 串接裝置或是閘極事接的方式3以此特別的具體實施例來 説,雖然衣發明在料上並未受限,但受限於電子訊號易 受吵雜環境干擾,還是採用數位的方式。 在一種具體實施例中,雖然本發明在範疇上並未受限, 可以採用-電路’運用順向串接裝置與—主要的輸出放大 器串接以調整或是控制整個結構的有效阻抗a此順向事接 元件可以包含可以單獨啓用的多種,平行耦合。 用來調整輸出緩衝器的有效阻抗的這些裝置的比重可以 用許多方法來達成,雖然本發明在範疇上並未受限於任何 特殊的方式。兩種常用的方式爲二進位比重和線性比重3 雖然整體裝置的尺寸大小會影響實現出來的阻抗可用.範 圍’但疋阻抗的解析度會受到最小裝置的尺寸所影響,如 圖3所rr。二進位比重的一個優點是,與線性比重方式比 起來其對一已知的解析度來説允許較大的阻抗範圍:然 而’如以下更細部的解釋,其在啓動後更新阻抗時有缺 點3 如前所述,另一種方式是採用閘極串接以調整或是控制 輸出緩衝器的阻抗。此特殊方法用在圖3中的具體實施 例’雖然本發明在範疇上並未受限於任何特殊的方式,採 用此方式以實現輸出緩衝器可能會影響到額外的製造考 量,包含如因爲靜電放電敏感度而考慮最小接腳的尺寸, 及同樣地,另一特別緩衝器所採用的晶片區域。例如,一 頑向串接方式會比閘極串接方式用到更大的面積3 -8- 本紙俵乂度適用中國國家標準(CNS ) Λ4規格(2丨0X2们公釐) (請先閱讀背面之注意事.項再填寫本頁) i·' --- A? ——-- 一 -- _η ^ ι- ·— 五'發明説明(6 ) 如圖3所示,該放大器爲一多重接腳裝置,其輸入訊號 與早一接腳的啓動訊5虎相連接。在本文中,專有名柯接腳 是指要實現放大器結構(例如460,470,480,490, 510,520,53 0及540)所採用的主要電晶體。與順向串接 相比較之下,整個放大器的尺寸縮小了。然而,在速度上 卻減缓了,因爲加了前驅動器,如430或440,其更複雜 而引進更多的延遲。 結漪部中央標卑局負工消费合作社印裂 請先閱讀背而之洼意事項再填寫本頁) 產生出來的數位訊號之轉動率也是可調整或控制的s再 次地,也是可用許多種方式,包含類比技術和數位技術》 在圖3的具體實施例中,衍生了阻抗和轉動率的調整。在 此特別的具體實施例中,使用阻抗控制耦合的一子結構來 控制轉動率。與阻抗控制和轉動率控制一同輸入緩衝器的 另一方式相比較之下,此特別方式會減少電路和耦合°在 此特別具體實施例中,採用一四位元的控制方式’其中此 四位元中有兩位元是轉動率控制。要達到轉動率的調整, 可用啓動或產生電子數位輸出訊號的裝置那一邊的前驅動 器的平行接腳。例如,以P空的金屬氧化物半導體前驅動 器來説,N-型裝置有多重接腳。如圖8所示之450的細部 圖解’裝置700和71 0與前驅動器N -型金屬氧化物半導體 裝置互相順向串接3反向器4 5 2也可以使用P型的金屬氧 化物半導體裝置的類似方式3圖8中的裝置7〇〇和710是 用來控制前驅動器的阻抗,其方法類似於装置460,470 用來控制輪虫緩衝器阻抗的方法。此阻抗會趨動輸出緩衝 器的電容,如受到裝置,470等的影響,會限制輸出 -9- 尺度適用 ^ ^ 461995 五、發明説明( A 7 111 緩衝器的轉動率3由於輸出緩衝器、 中的,因此在此具體實跑例中只有:用電源終端結構 率受到控制。若是梭s ^ 則 啓動轉動率也會至少部份:到::終端具體實施例的話’ 制。 出緩衝器的啓動轉動 端具體實施例的話, 的靜電流影響而受到控
1 II iii濟部中央標伞局負工消费合作社印装 如圖j中的輸出緩衝哭且触音过& 致崎…… "實施例’ en3和en2是用來調 正相㈣下的㈣説明,在控制邏輯中會採用-t於阻^整値和轉動率調整値的平行値n前趨動 器的阻抗若控制得好㈣,驅動器的轉動率也可以控制得 很好。 如所描述的數位可控制緩衝器,其在製造過程及環 境上的變化可以用一數位控制迴路來補償。雖然可用之前 所述的數位可控緩衝器,但是要知道本發明並不受限於此 特別具體實施例的範園。任何數位可控緩衝器或甚至不能 以數位方式控制的可控緩衝器都可以用。因爲在圖4中的 訊號取樣介面存在有雜訊,但可以限制迴路的頻寬以減低 對雜訊的敏感度=可使用許多方法實現濾波器,如本具體 實施例的取樣接腳,3 3 0,34〇,及3 60的介面,或是控制 邏輯方塊3 1 0 ’其用來限制迴路的頻寬。其另~项優點是 允許使用較慢的電路元件,並允許較低的取樣頻率以容許 較長的訊號穩定時間,如以下所述。 圖2是一根據本發明的阻抗控制電路之一具體實施例3 00 的圖示,雖然本發明並不受限於此特別的具體實施例的範 圍。此具體實施例300 f現於積體電路晶片上,雖然本發 -10 - 適用中國國家標隼(CNS ) 规格(210X297.^^
請先閱讀背面之ai:事項再填ίίί本I ^ 丁 、va 6 19 9 5
AT ______Ii7 五、發明説明(8 ) 明並不X限於此方式的範圍。如所圖示,—外來的時脈訊 5虎趙電路:然而,其經過分頻器442分頻。輸出緩 衝咨包含一介面輸出緩衝器,但是輸出緩衝器33〇卻 包含一非數據訊號或是一假的輸出緩衝器。包含放大器 9 6 Q—和阻抗控制邏輯器3 i 〇的一回饋控制迴路與期相耦合以 调整輸出緩衝器330的阻抗’此至少部份是基於外接镇合 j40的阻抗。此回饋控制電路能大約將緩衝器3 3 〇的阻抗, 在此特別具體實施例中,與外接電阻34〇的阻抗相匹配。 同樣地,具體實施例中,電阻37〇和35〇有效地爲放大器 j60建工起電壓吼號參考値。至少部份基於放大器之輸 出詛號的阻抗控制邏輯器;Π〇控制是否將緩衝器33〇的阻 杌往上或彳王下調整,即增加或減少緩衝器的阻抗。同樣 地,此控制訊號也用在緩衝器32〇上3此回饋控制電路也 產生k制訊號以調整緩衝器32〇的轉動率,其是基於由包 含緩衝器33G的回饋迴路動作所產生的阻抗控制訊號^同 铽地如以下更詳細的説明,採用電阻41 0以使緩衝器 320可以在動作時更新狀態3 經"部中央標4,局只工消贽合作社印製 --II - - - n^i I — -1^1 『 :衣-^1» -1 ί ^J. (¾先閱讀背而之α意事項再填巧本頁) 圖4爲圖2的具體貫拖例的一部份s在圖4的具體實施 例的=郃份中,—準度外接電阻與非數據訊號(假的)輸 出、.爰衝器j j 〇的一輸出埠相耦合。因爲前述的回饋電路之 動作所獲得的阻抗値則用來調整輸出緩衝器32〇的阻抗^ 此具體實施例的回饋電路會爲放大器36〇產生一參考電壓 Λ /k値此具體贯施例的參考電壓訊號値在圖4中是由電 阻35〇和370實現。其設定了放大器3β〇的臨介値。此參考 -11 - 本纸帳尺度通用中_家標华(CNS) Λ4現格⑺- ^ B 1 99 5
A H? 五、發明説明(9 經濟部中央楝4,·局男工消贤合作·社印製 地設Γ了在金屬氧化物半導電晶體電流電壓特定曲 線上’免衝器33G阻抗匹配的點。電阻34。經由選定以使 外接核合的値趨近於緩衝器32〇。當然,可用另— 镇合代替電阻340或是另一其他方式。 ’此具體實施例的回饋控制電路如以下動作。輪入閂閘 取# -取樣阻抗訊號値。-第„預定時間會先經過以 使閃閘趨於穩定。基於所取得的取樣訊號値和與電阻州 相關的緩衝器330,就可決定要如何調整緩衝器33〇的阻 抗,即增加或減少阻抗3例如,此可用31〇來實現,其會 凋整一上/下計數器或是移位暫存器的値以控制緩衝器3W 的阻抗,如下所述。因此,阻抗控制邏輯器3 1〇會產生用 於緩衝器r 0的訊號以產生下一個阻抗値。另—第二預定 時間會經過以使調整過後的阻抗値於緩衝器33〇的輸出埠 趨於柄定並經由輸入放大器360傳遞。此過程會重覆直到 阻抗,在此具體實施例中是電阻34〇,如預期達到匹配。 在此點,於本具體實施例中,控制電路3〗〇會使得緩衝器 330的阻抗値趨近於目標阻抗値,而只有最小的位元値有 正或負的變化3 在本具體實施例中,用來使圖4的輸出緩衝器33〇趨於 孝急定的時間是由一時脈分頻器提供。如圖示,控制迴路的 邏輯値是由此降頻的時脈訊號所控制3由於要符合輸入閂 閘3 ()J的穩定時間,因此要將時脈或是取樣頻率適當地設 七以彳乏付一合理的低取環頻率^此特殊的内部穩定會在時 脈的任何時間由假接腳的雜訊產生,而因此可能會違反問 12- 本紙悵尺度適用中國國家栉华(CNS )八4現枋(210x297公兑 (¾先間讀背而之注意事項再填巧本頁) %
、1T
,Γ— I H—r --I
A B7 經濟部中央標卒局Μ工消贽合作权印製 五、發明説明( 閘。〇5的穩宅和保持條件3計算不同閂閘失效間的平均時 間要考慮-些參數如製造過程技術,閂閘設計,所允許的 設定時間,及閃間數據邊際時序針對時脈的或然率分饰。 只要採用這些參數的邊際可靠値,及—允許的錯誤率,就 可計算出一可接受的穩定時間。例如,對於约以433百萬 赫兹的頻率取樣平均分体的非同步㈣訊號(並做一些簡化 的假設)的閃問來説,雖然本發明並不受限於此方式的範 圍,但是應以至少兩個取樣時脈訊號將時腺訊號分頻。因 此對此具體實施例來説’分頻器442對目標過程提供一可 接受的穩定時間,雖財發明並不《限於此方式的範圍。 本具體實施例的另-個特點是將大於取樣頻率—半的频 率加以濾波以減少在或是大於Nyquist頻率上所產生的雜 訊源。這些頻率可能造成頻率重# 3目5爲本具體實施例 所用:濾波器,然而再—次地發明並不受限於所用的 濾波器或是此特殊具體實施例的範圍。同樣地,在 波器㈣料,也要避料穩定的點。因此會在—個比= 路頻寬低的頻率更新阻抗使迴路在更新之後才穩定下來。 在本具體實终例中,類_波器的極點小於取樣頻率的— 半,但是至少大於兩倍的更新頻率,雖然本發明並不受限 =此:式的範®。因此在時間領域上的結果是,在阻抗更 广.下—個取樣是發生在兩倍的濾波器時間常數之 1=在Γ個取樣之前也可以用-個比較大的滤波 ° ' ·夂而,如此會増加控制迴路的鎖定時間。 由於迮制迴路的動作以及輸出缓衝器320的蛆枋可能不 13- (¾先閒讀背而之汶意事項再填巧本頁)
J 訂 t紙乐尺度適用中國國家標準( CNS )八4堤枯(2IOX297,:'>^ 4 6 1995 經麥-部中央標卒局KH:消费合作社印裂 A? B7 五、發明説明(11 ) 一 ^一^ 是很準確地匹配,控制迴路應該以與匹配點相差不到—個 位7L値的鎖定頻率振盪3應該要將此振盪由緩衝器32〇所 產生的實際輸出訊號移除。雖然可以用許多不同的方式達 到此目的,但是只要用一個簡單的數位選頻移除濾波器 (notch filter)就可以了 。例如,用一簡單的除外閘 (exclusive)或是電路就可以s如果連續的數位取樣値都不 變的話就更新緩衝器320,然而如果連續的數位取樣値都 在變的話則緩衝器320就保留上一個更新値。圖6爲此特 殊的具體實施例。如圖,阻抗控制方塊3丨〇將訊號輸入輸 出缓衝器330。同樣地,低通濾波器61〇將輸出訊號輸入 到選頻移除濾波器620。選頻移除濾波器620將訊號輸入 到方塊407 3視選頻移除濾波器62〇所接收到的連續取樣 訊虓而定’ 3 1 0所產生的阻抗控制訊號也由方塊407輸入 到暫存器640,然後暫存器410並最後到緩衝器32〇 3 此阻抗控制方塊307的實現至少部份視輸出缓衝器的接 脚比重而定。例如,如果所用的裝置的比重都是線性的, 則可以用一個位移暫存器。然而,若其比重爲二進位時, 此方塊的實現則是一個上/下數的計數器。以一個線性比重 的緩衝器來説,每一個阻抗更新.會改變位移暫存器的一個 位元,而使緩衝器的阻抗以固定的量做更新。以一個二進 仏比重的緩衝器來說,計數器會被更新,而產生另一個二 進位數位訊號値以控制緩衝器的阻抗。因此在此具體實施 例中,對每一單次的阻抗更新來説,計數器的所有位元都 會改變。如圖6所示,使用一個加法器6 5 0以將阻抗値的 -14- 本紙張尺度巾S 纟:彳牌(CIN.S )八推[格(21.0X297公犮).— ' 先閒讀背而之.注意事項再填芍本頁
J 丁 -=° 6 1995
五、發明説明(12 經濟部中央標準局員工消费合作社印製 ί動率値平行位移。可㈣許多技巧由内或由外來達到此 订位移。,此平彳于㈣訪由—外接“輸入至暫 存益,或另外地,也可用—個保險絲來做。例如,如果要 用同-個輸出緩衝器來匹配幾個阻抗的話,就要維持—固 疋的轉動率並能夠修改此平行位移値。 - 如前所述,本具體實施例有能力錢出㈣器傳送數據 :號時調整其阻抗。這種動作.中更新的—個問題是,例如 右更新發生在送出數據訊號的邊緣附近時,可能改變此邊 綠的時序。這可能產生不必要的時序雜訊。例^,以具有 五個接腳的二進位比重輸出緩衝器來說,I出緩衝器阻抗 明顯的改變可能會在一個單—個時脈週期^生。而在味 性編碼的狀況下,因爲一次只有—個位元改變,這種效果 的影響就減少了。然而’線性編碼的阻抗値範圍比較小。 同樣地,由於使用轉動率控制,所產生的額外問題是在阻 抗改變很大時,有一些輸出緩衝器會因爲轉動率控制而比 較慢啓動。這在本具體實袍例中會發生,因爲以電源終端 的緩衝器來説’很快就可以”關掉》接腳,但是因爲要實現 轉動率控制所以’啓動”接腳就慢了 e例如,3丨0的阻抗控 制訊號可能會在單一次的阻抗更新由1000改變到〇ln 。 如果最大的位元最先改變時,緩衝器可能會暫時跳到第三 狀態。如果當緩衝器在第三狀態時訊號傳輸耦合中的電流 不是零’則導線値會做切換==剩下的阻抗控制位元也會切 換’而將緩衝器切換回啓動狀態並卫將耦合大約切回其原 始狀態,但是速度很慢。因此導線會不穩定。如果這在輸 15- 本紙张尺度適用中國國家標隼(CNS ) Λ4規格(210x297公犮) (請先W诤背面'5-VX意事项再填Ϊ5?本页)
4 6 19 9 5 A: \V: 經漪部中央梯準扃資工消费合作社印製 五、發明説明(13 出.美衝器正傳輸數據訊號時發生則會影響整體效果。 时在圖」所示的具體實施例中,動作中更新是在輸出緩衝 器i第—狀&時更新,或是,更新反向互補金屬氧化物半 導體(CMOS)輸出缓衝器的”關閉,,或非傳送部份(例如,在 具體貫施例中’當輸出訊,號是高時指的是N型金屬氧化物 半導體,而當輸出訊號是低時指的是p型金屬氧化物半導 體卜貫現此方法是在圖2中使用電阻41〇的輸出緩衝器的 每一個接腳上採用閂閘s用在電阻4丨〇的閂閘複製到每— 個訊號輸出埠:然而,這些閂閘可能相當小。在圖2的具 體實施例中,採用訊號RESET和〇En使動作中更新會在第 三狀態或是重置時發生3雖然本發明並不受限於此方式的 範圍,在本具體實施例中,動作中更新只用在輸出緩衝器 的阻抗=在活轉率控制的解析度相當粗劣的應用中,轉動 率控制可以重置後動作好幾個時脈週期以’例如,移除過 程中的變化値,然後鎖定轉動率。另外,也可同樣地採用 轉動率的動作中更新’雖然此會產生時序雜訊。 調整介面電路輸出緩衝器阻抗之方法的—種具體實施 例’如圖2所不的輸出缓衝器320,可以依下述所得3如 前所述,與一外接阻抗,如圖2中的電阻34〇,相耦合的 一非數據訊號翰出緩衝备’如圖2中的電阻3 3 〇,的阻抗 可以數位的方式調整=一介面電路輸出緩衝器,如圖2中 的輸出衝器J 2 0 ,可以數位的方式調整,其調整方式至 少部份是基於以數位的方式調整此非數據訊號輸^緩衝^ 的阻抗。同樣地,介面電路輸出緩衝器也可以數位的方式 16- 大紙掁尺度適用中國因家標隼(CNS ) A4WL枋(2丨0ΧΜ7公及 ---:--------^ ------"訂 .C許先閱讀背而,5-;±意事項再填$本貧) 461995 A .
五、發明説明("K 13周整*其例整方式至少部彳八县I ' y 「铋疋基於以數位的方式調整此非數據訊號輸出緩衝器的阻抗3再—次地,如圖2所示,此已經與輸出緩衝器逼起描數過。 人,- 、 丨J ‘地’介面電路輸出缓 衝器也可於動作中以數位的方式調整。例如在目2中的且 體實施财面電路輸出緩衝器非傳送部份的阻抗可於 動作中以數位的方式調整。如前所述,以數位的方式調整 非數據訊號輪出緩衝器的m抗包含大約將非數據訊號輸出 缓衝器’如® 2巾的緩衝器330 ,的阻抗與外接鶴合,如 圖2中的電阻340,的阻抗相匹配^同樣地,在此特殊的 具體實施例中,雖然本發明並不受限於此方式的範圍,非 數據汛號輸出緩衝器的阻抗是用數位的方式調整的因此外 接阻抗皮成電源終端的型式。同樣地,以數位的方式調整 與外接阻抗相耦合的非數據訊號輸出緩衝器的阻抗包含依 二進位比重的增加量,以數位的方式調整阻抗,雖然再一 次地’本發明並不受限於此方式的範園a 在此詳述了本發明的許多特性,熟諳此藝者現在都知道 其許多的修改’取代,改變和同義發明。因此,要知道附 綠的申請專利範圍函蓋所有此等與本發明有同樣精神的修 改和改變3 請 先 閱 请 背 之· 注 意 t ^ 項 填 % 本 頁 訂 經濟部中央標準局男工消f合作社印製 17- 本紙伕尺度適用中國國家標隼(CNS)M浞柊(210X 297公ft )
Claims (1)
- 4 6 1 99 5 第8711Π93號申請專利案 ti7 ^ # ^fll ΐ*: Ιβ ΙΑ Tt. y M、 8 8 8 8 ABCD 經濟部中央標準局炅4消費合作社印犁 、申請專利範圍 l· 一種阻抗調整電路,包含: 一數位回饋控制電路,該控制電路至少部份是基於已 調整與一外接阻抗相耦合的一非數據訊號輸出緩衝器之 阻抗’而調整一介面電路輸出緩衝器之阻抗。 2. 如申請專利範圍第I項之阻抗調整電路,其中該數位回鎮 控制電路亦調整該介面電路輸出緩衝器的轉動率。 3. 如申請專利範圍第2項之阻抗調整電路,其中該數位回饋 控制電路包含調整該介面電路輸出緩衝器在運作中(on_ the-f丨y)之阻抗的能力。 4. 如申請專利範圍第3項之阻抗調整電路,其中調整該介面 電路輸出緩衝器運作中之阻抗的能力包含在該介面電路 輸出緩衝器運作中調整其非傳送部份之阻抗的能力。 5·如申請專利範圍第3項之阻抗調整電路,其中用來調整該 介面電路輸出緩衝器的數位回饋控制電路包含一用來使 該非數據訊號輸出緩衝器阻抗與外接耦合阻抗約略匹配 的數位回饋控制電路。 6·如申請專利範園第丨項之阻抗調整電路,其中該外接耦合 包含至少一個電阻。 7,如申請專利範園第I項之阻抗調整電路,其中該數位回饋 控制電路包含一電源端的數位回饋控制電路。 8. 如申請專利範圍第丨項之阻抗調整電路,其中該介面電路 輸出緩衝器含一輸出緩衝器,該緩衝器中至少有若干電 晶體為串聯。 9. 如申請專利範圍第i項之阻抗調整電路,其中該介面電路 本紙張尺度適用 r C / * V- {請先閲讀背面之注意事項再填寫本頁) -裝_ 訂 涑 六、申請專利範圍 •HL 本々知h攻IA8 B8 C8 D8 經濟部中央標準局貝工消費合作社印製 輸出緩衝器包含一具有多個接腳的放大器結構,該接腳 的尺寸經過安排以使其用來調整該輸出緩衝器的有效阻 抗之比重成二進位型式。 ίο.—種調整一介面電路輸出緩衝器阻抗之方法,包含: 以數位的方式調整與一外接阻抗相耦合的一非數據钵 號輸出緩衝器之阻抗;以及以數位的方式調整該介面電 路輸出緩衝器之阻抗,其調整方式至少部份是基於以數 位的方式所調整之該非數據訊號輸出緩衝器之阻抗。 11.如申叫專利範園第】〇項之方法,其中以數位的方式調整 該介面電路輸出緩衝器之阻杬亦包含以數位的方式調整 該介面電路輸出緩衝器的轉動率。 12·如申清專利範園第10項之方法,其中以數位的方式調整 該4面電路輸出緩衝器之阻抗包含在運作期間以數位的 方式調整其阻抗。 13. 如申請專利範圍第12項之方法,其中在運作期間以數位 的方式調整介面電路輸出緩衝器之阻抗包含在運作期間 以數位的方式調整該介面電路輸出緩衝器之非傳送部份 的阻抗·» 14. 如申請專利範園第丨〇項之方法,其中調整該非數據訊號 輪出緩衝器之阻抗包含使該非數據訊號輸出緩衝器阻抗 與外接耗合阻抗約略相匹配。_ 15. 如申請專利範圍第14項之方法,其中外接耦合至少包含 一電阻》 16. 如申請專利範圍第1〇項之方法,其中以數位的方式調整 請 先 閱 讀 背 ft 之 注 I 旁 裝 訂 戚 -2 - 本紙張歧邮t國圏家樣準(CNS ) A4祕(21〇χ297公羡) 4 6 1995 -衣? Α8 Β8 C8 D8 六、申請專利範圍 一與外接阻抗相耦合的一非數據訊號輸出緩衝器之阻抗 包含以數位的方式調整該非數據訊號輸出緩衝器的阻 抗’因而外接阻抗即由電源所終止。 17.如申請專利範圍第1 〇項之方法’其中以數位的方式調整 一與外接阻抗相耦合的一非數據訊號輸出緩衝器之阻抗 包含以數位的方式循二進位比重加值調整該阻抗。 ---^---------裝------訂 ^旅 • f 、 {請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印装 3- 本紙張尺度適用中國國家橾準(CNS > A4規族(2丨0X297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/902,345 US6087847A (en) | 1997-07-29 | 1997-07-29 | Impedance control circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
TW461995B true TW461995B (en) | 2001-11-01 |
Family
ID=25415727
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW087111793A TW461995B (en) | 1997-07-29 | 1998-07-20 | Impedance adjustment circuit and method of adjusting the impedance |
Country Status (9)
Country | Link |
---|---|
US (1) | US6087847A (zh) |
EP (1) | EP1010013B1 (zh) |
JP (1) | JP4274688B2 (zh) |
KR (1) | KR20010022326A (zh) |
AU (1) | AU8495298A (zh) |
DE (1) | DE69822479T2 (zh) |
HK (1) | HK1027398A1 (zh) |
TW (1) | TW461995B (zh) |
WO (1) | WO1999006845A2 (zh) |
Families Citing this family (91)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6393062B1 (en) * | 1998-09-21 | 2002-05-21 | Maxim Integrated Products, Inc. | Methods and circuits for generating a preemphasis waveform |
WO2000070516A1 (en) * | 1999-05-15 | 2000-11-23 | Ogilvie, John, W., L. | Automatic broker tools and techniques |
JP4101973B2 (ja) * | 1999-05-21 | 2008-06-18 | 株式会社ルネサステクノロジ | 出力バッファ回路 |
US6292407B1 (en) * | 1999-10-12 | 2001-09-18 | Micron Technolgy, Inc. | Method and apparatus for circuit variable updates |
US6300789B1 (en) * | 1999-12-22 | 2001-10-09 | Intel Corporation | Dynamic termination for non-symmetric transmission line network topologies |
US6566903B1 (en) * | 1999-12-28 | 2003-05-20 | Intel Corporation | Method and apparatus for dynamically controlling the performance of buffers under different performance conditions |
US6331785B1 (en) * | 2000-01-26 | 2001-12-18 | Cirrus Logic, Inc. | Polling to determine optimal impedance |
US6501292B1 (en) * | 2000-03-02 | 2002-12-31 | Intel Corporation | CMOS circuit for maintaining a constant slew rate |
US6462588B2 (en) * | 2000-04-03 | 2002-10-08 | Rambus, Inc. | Asymmetry control for an output driver |
US6329836B1 (en) * | 2000-05-26 | 2001-12-11 | Sun Microsystems, Inc. | Resistive arrayed high speed output driver with pre-distortion |
US6392441B1 (en) * | 2000-06-13 | 2002-05-21 | Ramtron International Corporation | Fast response circuit |
US6624659B1 (en) * | 2000-06-30 | 2003-09-23 | Intel Corporation | Dynamically updating impedance compensation code for input and output drivers |
US7222208B1 (en) | 2000-08-23 | 2007-05-22 | Intel Corporation | Simultaneous bidirectional port with synchronization circuit to synchronize the port with another port |
US6424175B1 (en) | 2000-09-11 | 2002-07-23 | Intel Corporation | Biased control loop circuit for setting impedance of output driver |
KR100356576B1 (ko) * | 2000-09-15 | 2002-10-18 | 삼성전자 주식회사 | 프로그래머블 온 칩 터미네이션 동작을 갖는 프로그래머블데이터 출력회로 및 그 제어방법 |
US6445245B1 (en) | 2000-10-06 | 2002-09-03 | Xilinx, Inc. | Digitally controlled impedance for I/O of an integrated circuit device |
US6445170B1 (en) | 2000-10-24 | 2002-09-03 | Intel Corporation | Current source with internal variable resistance and control loop for reduced process sensitivity |
KR100391148B1 (ko) * | 2000-11-02 | 2003-07-16 | 삼성전자주식회사 | 프로그래머블 임피던스 제어회로 및 방법 |
US6420899B1 (en) | 2000-12-29 | 2002-07-16 | Intel Corporation | Dynamic impedance matched driver for improved slew rate and glitch termination |
US6396301B1 (en) * | 2001-01-19 | 2002-05-28 | Dell Products L.P. | Ground bounce prediction methodology and use of same in data error reduction |
US6529041B1 (en) | 2001-03-23 | 2003-03-04 | Xilinx, Inc. | System power control output circuit for programmable logic devices |
US6448807B1 (en) | 2001-03-29 | 2002-09-10 | Intel Corporation | Dynamic impedance controlled driver for improved slew rate and glitch termination |
US6448811B1 (en) | 2001-04-02 | 2002-09-10 | Intel Corporation | Integrated circuit current reference |
US6507225B2 (en) | 2001-04-16 | 2003-01-14 | Intel Corporation | Current mode driver with variable equalization |
US6522174B2 (en) * | 2001-04-16 | 2003-02-18 | Intel Corporation | Differential cascode current mode driver |
US6535047B2 (en) * | 2001-05-17 | 2003-03-18 | Intel Corporation | Apparatus and method to use a single reference component in a master-slave configuration for multiple circuit compensation |
US6545522B2 (en) * | 2001-05-17 | 2003-04-08 | Intel Corporation | Apparatus and method to provide a single reference component for multiple circuit compensation using digital impedance code shifting |
US6597233B2 (en) | 2001-05-25 | 2003-07-22 | International Business Machines Corporation | Differential SCSI driver rise time and amplitude control circuit |
US6791356B2 (en) | 2001-06-28 | 2004-09-14 | Intel Corporation | Bidirectional port with clock channel used for synchronization |
US6603329B1 (en) | 2001-08-29 | 2003-08-05 | Altera Corporation | Systems and methods for on-chip impedance termination |
US6798237B1 (en) | 2001-08-29 | 2004-09-28 | Altera Corporation | On-chip impedance matching circuit |
US6529037B1 (en) | 2001-09-13 | 2003-03-04 | Intel Corporation | Voltage mode bidirectional port with data channel used for synchronization |
US6525569B1 (en) * | 2001-09-21 | 2003-02-25 | International Business Machines Corporation | Driver circuit having shapable transition waveforms |
US6590413B1 (en) | 2001-10-03 | 2003-07-08 | Altera Corporation | Self-tracking integrated differential termination resistance |
US6597198B2 (en) | 2001-10-05 | 2003-07-22 | Intel Corporation | Current mode bidirectional port with data channel used for synchronization |
US6812732B1 (en) | 2001-12-04 | 2004-11-02 | Altera Corporation | Programmable parallel on-chip parallel termination impedance and impedance matching |
US6836144B1 (en) | 2001-12-10 | 2004-12-28 | Altera Corporation | Programmable series on-chip termination impedance and impedance matching |
US7109744B1 (en) | 2001-12-11 | 2006-09-19 | Altera Corporation | Programmable termination with DC voltage level control |
US6812734B1 (en) | 2001-12-11 | 2004-11-02 | Altera Corporation | Programmable termination with DC voltage level control |
US6642742B1 (en) * | 2002-03-21 | 2003-11-04 | Advanced Micro Devices, Inc. | Method and apparatus for controlling output impedance |
JP4212309B2 (ja) * | 2002-07-01 | 2009-01-21 | 株式会社ルネサステクノロジ | 半導体集積回路 |
KR100495660B1 (ko) * | 2002-07-05 | 2005-06-16 | 삼성전자주식회사 | 온-다이 종결 회로를 구비한 반도체 집적 회로 장치 |
US6836142B2 (en) | 2002-07-12 | 2004-12-28 | Xilinx, Inc. | Asymmetric bidirectional bus implemented using an I/O device with a digitally controlled impedance |
US6963218B1 (en) | 2002-08-09 | 2005-11-08 | Xilinx, Inc. | Bi-directional interface and communication link |
US7194559B2 (en) * | 2002-08-29 | 2007-03-20 | Intel Corporation | Slave I/O driver calibration using error-nulling master reference |
US6930506B2 (en) * | 2002-10-22 | 2005-08-16 | International Business Machines Corporation | Terminating resistor driver for high speed data communication |
US20040212399A1 (en) * | 2002-11-29 | 2004-10-28 | Daniel Mulligan | Programmable driver for use in a multiple function handheld device |
US6998875B2 (en) * | 2002-12-10 | 2006-02-14 | Ip-First, Llc | Output driver impedance controller |
US6985008B2 (en) * | 2002-12-13 | 2006-01-10 | Ip-First, Llc | Apparatus and method for precisely controlling termination impedance |
US6949949B2 (en) * | 2002-12-17 | 2005-09-27 | Ip-First, Llc | Apparatus and method for adjusting the impedance of an output driver |
US6788100B2 (en) * | 2003-01-31 | 2004-09-07 | Blueheron Semiconductor Corporation | Resistor mirror |
US7129738B2 (en) * | 2003-03-04 | 2006-10-31 | Micron Technology, Inc. | Method and apparatus for calibrating driver impedance |
JP4428504B2 (ja) * | 2003-04-23 | 2010-03-10 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
US20040263203A1 (en) * | 2003-06-27 | 2004-12-30 | Intel Corporation | Signal compensation |
US6888369B1 (en) | 2003-07-17 | 2005-05-03 | Altera Corporation | Programmable on-chip differential termination impedance |
US6859064B1 (en) | 2003-08-20 | 2005-02-22 | Altera Corporation | Techniques for reducing leakage current in on-chip impedance termination circuits |
US6888370B1 (en) | 2003-08-20 | 2005-05-03 | Altera Corporation | Dynamically adjustable termination impedance control techniques |
US7330993B2 (en) * | 2003-09-29 | 2008-02-12 | Intel Corporation | Slew rate control mechanism |
JP4086757B2 (ja) * | 2003-10-23 | 2008-05-14 | Necエレクトロニクス株式会社 | 半導体集積回路の入出力インターフェース回路 |
JP4290537B2 (ja) * | 2003-11-26 | 2009-07-08 | 株式会社ルネサステクノロジ | 半導体装置 |
EP1700377A1 (en) * | 2003-12-23 | 2006-09-13 | Koninklijke Philips Electronics N.V. | Load-aware circuit arrangement |
TWI304529B (en) * | 2004-01-30 | 2008-12-21 | Realtek Semiconductor Corp | Impedance control circuit and method thereof |
KR100640782B1 (ko) * | 2004-04-16 | 2006-11-06 | 주식회사 하이닉스반도체 | 반도체 기억 장치 |
US7248636B2 (en) * | 2004-04-20 | 2007-07-24 | Hewlett-Packard Development Company, L.P. | Systems and methods for adjusting an output driver |
US7126394B2 (en) * | 2004-05-17 | 2006-10-24 | Micron Technology, Inc. | History-based slew rate control to reduce intersymbol interference |
JP4536449B2 (ja) * | 2004-07-29 | 2010-09-01 | 富士通株式会社 | ドライバ回路、半導体装置、及び電子機器 |
FR2878665B1 (fr) * | 2004-11-30 | 2007-05-25 | St Microelectronics Rousset | Circuit amplificateur a transconductance a gain negatif |
US7221193B1 (en) | 2005-01-20 | 2007-05-22 | Altera Corporation | On-chip termination with calibrated driver strength |
US7218155B1 (en) | 2005-01-20 | 2007-05-15 | Altera Corporation | Techniques for controlling on-chip termination resistance using voltage range detection |
KR100702838B1 (ko) * | 2005-05-09 | 2007-04-03 | 삼성전자주식회사 | 반도체 장치에서의 임피던스 콘트롤러블 출력 구동회로 및그에 따른 임피던스 콘트롤 방법 |
US7679397B1 (en) | 2005-08-05 | 2010-03-16 | Altera Corporation | Techniques for precision biasing output driver for a calibrated on-chip termination circuit |
KR100746200B1 (ko) | 2005-10-21 | 2007-08-06 | 삼성전자주식회사 | 소스 드라이버, 소스 드라이버 모듈, 및 디스플레이 장치 |
US8213894B2 (en) | 2005-12-29 | 2012-07-03 | Intel Corporation | Integrated circuit passive signal distribution |
US20070252638A1 (en) * | 2006-04-26 | 2007-11-01 | Farrukh Aquil | Method and apparatus for temperature compensating off chip driver (OCD) circuit |
US7486104B2 (en) * | 2006-06-02 | 2009-02-03 | Rambus Inc. | Integrated circuit with graduated on-die termination |
KR100733449B1 (ko) | 2006-06-30 | 2007-06-28 | 주식회사 하이닉스반도체 | 반도체메모리소자의 온 다이 터미네이션 |
JP4958719B2 (ja) * | 2006-10-20 | 2012-06-20 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
TW200910373A (en) * | 2007-06-08 | 2009-03-01 | Mosaid Technologies Inc | Dynamic impedance control for input/output buffers |
US7550993B2 (en) * | 2007-08-21 | 2009-06-23 | Texas Instruments Incorporated | Glitch reduced compensated circuits and methods for using such |
US7876123B2 (en) * | 2007-10-09 | 2011-01-25 | Lsi Corporation | High speed multiple memory interface I/O cell |
JP5059580B2 (ja) * | 2007-12-20 | 2012-10-24 | ルネサスエレクトロニクス株式会社 | 終端回路 |
JP5109647B2 (ja) * | 2007-12-25 | 2012-12-26 | 凸版印刷株式会社 | ドライバ回路 |
US7969181B1 (en) * | 2008-02-03 | 2011-06-28 | Freescale Semiconductor, Inc. | Device and method for adjusting an impedance of an output driver of an integrated circuit |
US7653505B1 (en) * | 2008-03-14 | 2010-01-26 | Xilinx, Inc. | Method and apparatus for testing a controlled impedance buffer |
US7443194B1 (en) * | 2008-04-24 | 2008-10-28 | International Business Machines Corporation | I/O driver for integrated circuit with output impedance control |
JP5584401B2 (ja) * | 2008-08-23 | 2014-09-03 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置及びこれを備えるデータ処理システム |
US7821290B2 (en) * | 2008-09-26 | 2010-10-26 | Vitesse Semiconductor Corporation | Differential voltage mode driver and digital impedance caliberation of same |
US20100164471A1 (en) * | 2008-12-30 | 2010-07-01 | M2000 | Calibration of programmable i/o components using a virtual variable external resistor |
US7888968B2 (en) * | 2009-01-15 | 2011-02-15 | International Business Machines Corporation | Configurable pre-emphasis driver with selective constant and adjustable output impedance modes |
US8030968B1 (en) * | 2010-04-07 | 2011-10-04 | Intel Corporation | Staged predriver for high speed differential transmitter |
JP2014146409A (ja) * | 2014-03-12 | 2014-08-14 | Ps4 Luxco S A R L | 半導体集積回路装置及びその試験方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5134311A (en) * | 1990-06-07 | 1992-07-28 | International Business Machines Corporation | Self-adjusting impedance matching driver |
US5243229A (en) * | 1991-06-28 | 1993-09-07 | At&T Bell Laboratories | Digitally controlled element sizing |
US5254883A (en) * | 1992-04-22 | 1993-10-19 | Rambus, Inc. | Electrical current source circuitry for a bus |
FR2709217B1 (fr) * | 1993-08-19 | 1995-09-15 | Bull Sa | Procédé et dispositif d'adaptation d'impédance pour un émetteur et/ou récepteur, circuit intégré et système de transmission les mettant en Óoeuvre. |
US5457407A (en) * | 1994-07-06 | 1995-10-10 | Sony Electronics Inc. | Binary weighted reference circuit for a variable impedance output buffer |
JP3484825B2 (ja) * | 1995-06-09 | 2004-01-06 | 株式会社デンソー | ドライバ回路 |
US5872471A (en) * | 1995-12-25 | 1999-02-16 | Hitachi, Ltd. | Simultaneous bidirectional transmission circuit |
US5666078A (en) * | 1996-02-07 | 1997-09-09 | International Business Machines Corporation | Programmable impedance output driver |
US5726583A (en) * | 1996-07-19 | 1998-03-10 | Kaplinsky; Cecil H. | Programmable dynamic line-termination circuit |
-
1997
- 1997-07-29 US US08/902,345 patent/US6087847A/en not_active Expired - Lifetime
-
1998
- 1998-07-17 JP JP2000505524A patent/JP4274688B2/ja not_active Expired - Fee Related
- 1998-07-17 WO PCT/US1998/014846 patent/WO1999006845A2/en active IP Right Grant
- 1998-07-17 AU AU84952/98A patent/AU8495298A/en not_active Abandoned
- 1998-07-17 KR KR1020007000905A patent/KR20010022326A/ko active Search and Examination
- 1998-07-17 DE DE69822479T patent/DE69822479T2/de not_active Expired - Lifetime
- 1998-07-17 EP EP98935769A patent/EP1010013B1/en not_active Expired - Lifetime
- 1998-07-20 TW TW087111793A patent/TW461995B/zh not_active IP Right Cessation
-
2000
- 2000-10-12 HK HK00106494A patent/HK1027398A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO1999006845A3 (en) | 1999-09-10 |
DE69822479T2 (de) | 2004-08-19 |
EP1010013A4 (en) | 2000-10-18 |
JP2001512296A (ja) | 2001-08-21 |
JP4274688B2 (ja) | 2009-06-10 |
KR20010022326A (ko) | 2001-03-15 |
US6087847A (en) | 2000-07-11 |
WO1999006845A2 (en) | 1999-02-11 |
AU8495298A (en) | 1999-02-22 |
EP1010013A2 (en) | 2000-06-21 |
HK1027398A1 (en) | 2001-01-12 |
DE69822479D1 (de) | 2004-04-22 |
EP1010013B1 (en) | 2004-03-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW461995B (en) | Impedance adjustment circuit and method of adjusting the impedance | |
US7555590B2 (en) | Fast buffer pointer across clock domains | |
TW461208B (en) | High speed signaling for interfacing VLSI CMOS circuits | |
US7249290B2 (en) | Deskew circuit and disk array control device using the deskew circuit, and deskew method | |
US7205787B1 (en) | On-chip termination for a high-speed single-ended interface | |
US7725755B1 (en) | Self-compensating delay chain for multiple-date-rate interfaces | |
US6424688B1 (en) | Method to transfer data in a system with multiple clock domains using clock skipping techniques | |
WO1995030946A1 (en) | System for synchronous transmissions between digital devices | |
US7234069B1 (en) | Precise phase shifting using a DLL controlled, multi-stage delay chain | |
US20130057318A1 (en) | Clocking architectures in high-speed signaling systems | |
US6397374B1 (en) | Zero hold time circuit for high speed bus applications | |
Schell et al. | A low power tunable delay element suitable for asynchronous delays of burst information | |
US20080250263A1 (en) | Integrated Circuit Input/Output Interface with Empirically Determined Delay Matching | |
US7961000B1 (en) | Impedance matching circuit and method | |
US6717445B1 (en) | Symmetric voltage follower buffer | |
TWI280742B (en) | ASIC architecture for active-compensation of a programmable impedance I/O | |
JP2002182778A (ja) | クロック周期毎に遅延クロック・エッジに新たな遅延値を与えるための精密高速遅延システム | |
US6772250B2 (en) | Boundary scannable one bit precompensated CMOS driver with compensating pulse width control | |
JPH11186900A (ja) | 分周装置 | |
CN117318709A (zh) | 用于高速时钟信号的动态相位调整 | |
US6760803B1 (en) | Aligning and offsetting bus signals | |
US7433439B1 (en) | Apparatus, system, and method for synchronizing signals received by one or more system components | |
JP4014501B2 (ja) | クロック復元回路およびデータ受信回路 | |
US7675336B1 (en) | Clock duty cycle recovery circuit | |
US20240259175A1 (en) | Methods and apparatus to reduce retimer latency and jitter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |