TW449962B - Variable-gain amplifier circuit and attenuator circuit - Google Patents

Variable-gain amplifier circuit and attenuator circuit Download PDF

Info

Publication number
TW449962B
TW449962B TW087112846A TW87112846A TW449962B TW 449962 B TW449962 B TW 449962B TW 087112846 A TW087112846 A TW 087112846A TW 87112846 A TW87112846 A TW 87112846A TW 449962 B TW449962 B TW 449962B
Authority
TW
Taiwan
Prior art keywords
resistance
resistors
resistor
operational amplifier
gain
Prior art date
Application number
TW087112846A
Other languages
English (en)
Inventor
Hiroyuki Wakairo
Kazuyuki Fujiwara
Original Assignee
Nippon Precision Circuits
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Precision Circuits filed Critical Nippon Precision Circuits
Application granted granted Critical
Publication of TW449962B publication Critical patent/TW449962B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/24Frequency- independent attenuators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Description

49 96 2 A7 -—________ B7 五、發明説明(1 2 3 ) 〔技術領域〕 本發明係爲關於可變增益電路及可變增益衰減電路。 〔先行技術〕 過去’音響、電視、通信機器等所用的類比聲音信號 的音量調整電路,採用如第8 1圖所示的可變增益放大電 路或可變增益衰減電路。 在於同圖,R i〜R „ + !爲電阻,圖號1 〇 1爲運算放 大器’ S W i〜S W „爲以控制電路所控制的電晶體開關。 簡單說明,則是電晶體開關S W i爲〇 N時,由於電流 未流到運算放大器1 〇 1的反相輸入端,所以端子i成爲 與反相輸入端相同電位且是與第8 2圖等價的電路。然而 ’此時開關S W i的〇 N電阻與增益無關。 . 第8 2圖的r i及r f由於分別形成爲r i = R ! + R 2 + ...... + Ri、r f = R . + i + ...... + R π + R n -f- i » 所以對於此時的輸入電壓V i n之輸出電壓V。u t的增益 G i ( d B )以下式求得。 (請先閲讀背面之注意事項Η·壤寫本頁) -裝- -'π 線 經濟部智慧財產局員工消費合作社印製 1 2 G(=2D•‘㈤拐 .—(1) 3 從式(1 ) ,R i + R u + i分別以各別的開關ο N所得 !' 44996 2 五、發明説明g ) 然而,此樣的電路大多是爲了達到小型化,用半導體 元件製造的情況β 〔發明所欲解決之課題〕 如上述,使其得到較大增益寧是較大增益.衰-減時,或 使其減少增益階段時,對於最小_電4且,總惠成捧龐 的電阻大小。-' 特別是用半導體元件構成上述電路時,由於半導體製 造上電阻元件的微細化能力,精度獲得能力,因而最小電 阻的大小多是只存在下限,所以具有隨著最小電阻增大, 全體的電阻面積擴大,電路規模增大等之問題。’ 另外,若越得到較大增益放大或是得到較大增益衰減 則越增加電阻的面積,所以受限於電路規模而無法得到較 大增益放大或是較大增益衰減。 以下,用第8 1圖所示過去的電路之情況,區分爲用 於增幅時及用於衰減時而分別說明對於最小電阻,總電阻 成爲何程度的電阻。 經濟部中央標準局員工消费合作社印聚 首先,說明用第8 1圖所示的電路作爲可變增益放大 電路。 此電路係爲依在開關數或各開關ON所得到的增益放 大,而使電阻列中的最小電阻是否成爲RixRn + l的那個 電阻趨於相異。 例如,以一般所用的負的同一_、階段a ( d B ),增益 、-^ 爲可變時,大多是1^或是112成爲最小.電阻。以下,以此 -5- (諳先閱讀背面之注意事項再"·寫本頁} 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公浇) 449 96 2 ir 五、發明説明@ ) . 情況作說明。 · 將開關SWi、 SW2 ON所得的電壓增益分別設爲
Gi,G2則(G2=Gi + a),可以下二武表干 σ' = + 沢《·) = 20* Logw^i~k (2)
Gj = 20 * Logu 尺3 + . + .Rt + Rj 20* Log, (3)
ί請先閱讀背而之注意事項sitlffr本頁J 然而,Gi爲此電路的最大增益放大。R :成爲最小電阻時,以最小電阻表帝 則形成下式, 總電 訂. λ, a、 1 + 10« \ j 然而,當成立下式時 經濟部中央榇準局員工消费合作社印紫 2l G,>20*^10(2*10w+1)R 1成爲最小電阻。另外^當R 2成爲最小電阻時,以最小 電阻R a L 1,則形成下式。 、(5) 總 本紙張尺度適用中國國家標準(CNS ) A4現掊(2丨0父297公趁) 6 - 44996 2 五、發明说明 尺βΗ a 1 + 1010 Η 2ι、 1 + 1010 a a l〇ID -]〇3〇 然而,當成立下式時 a. G, <20*IogJ〇(2*10JO +1) 一-⑺ (諳先閱讀背面之注意事項再填苑本頁) - R 2成爲最小電阻e 例如,G'sSOdB, G2=4〇dB (增益‘階段― 1 0 d B )的情況,因成立式(5 )所以R 1成爲最小電阻 :從式(4)形成Rall = 3 17 , 2><Ri,所以總電阻 必須是最小電阻的3 1 7 . 2倍。 另外,〇1 = 6〇(1Β、G2=59dB (增益階段一 1 d B )的情況,因成立式(7 )所以R 2成爲最小電阻; 從式(6)形成Ra!1 = 82 1 2 . 9XR2,所以總電阻 必須是最小電阻的8 2 1 2 . 9倍。 此樣,對於最小電阻之總電阻形成爲非常大。 不過,由於在一般設計增幅電路時,容許對於理想增 益放大之寬裕增益,所以從式(4)、 (6)所得到的 R a 1 1 ’持有誤差。 繼而說明用第81圖所示的電路作爲可變增益衰減電 路的情況。 本紙張尺度適用中國國家標準(CNS ) A4規格(2】ΟΧ29·7公浼) 訂_ 經濟部中央標隼局貝工消费合作社印製 449902 Λ: jr 五、發明説明(5 ) 此情況也是依開關數或各開關〇 N所得到的增益衰減 ,而電阻列中的最小電阻是否成爲Ri〜Rn + 1的那個電阻 趨於相異 例如,以一般所用的負的同一階段a (dB),增益 .爲可變時,大多是只-或是Rn+1成爲最小電阻。以下,以 此情況作說明。 開關SWn -i、SWn ON所得到的電壓增益別設爲 G η - 1 , G π則(G n = G n - 1 + a ),可以以下二式表示
Gb_, = 20 * Log} 10 G, = 20 * LogJ —- 20* Log ν
R^i~~—| = 20*Z〇g,rI Λ, +R2 +-·· + /ϊη Ί”+,- (8) 經濟部中央標準局負工消费合作杜印製 然而,Gn形成爲此電路的最大增益衰減》 當R π :成爲最小電阻時,以最小電阻R - + 1表示總 電阻R a ^ !,則形成下式。 / \ 1 + 1010^ R. 一⑽ 然而’當下式成立時 (請先閱讀背IFJ之注$項再填詩本頁)
本紙張尺度適用中國國家標準(CNS ) AW見格(210X297公垃) -8- 449962 Λ ΙΓ 五、發明説明(6
Gb<20*L^1( 2-1 10 10 00
J R n + i成爲最小電阻。 另外,當R n成爲最小電阻時,以最小電阻R n表示總 電阻R a〖!,則形成下式。 ( 〇w-r l + ltfST 卜j mo: \
Cw—I f 〇*· 1〇ir * 1 + 10»
H
Gt^}\ 1 + 10^®" MO» —(o)
^ϋ· m n 1 νΛ I . ^^^1·*i -. -¾ 、v*w / - 1- {iiiL閱讀背面之注意^項再填本頁J 然而,成立下式時 G„ > 20 * l〇gh 10¾1 U + l〇 i0 ) —il3) 經濟部中央標準局貝工消費合作社印製 4〇dB、 Gn = -50dB (增 R n成爲最小電阻。 例如,G η - 1 = 益階段_1 0 dB)的情況,因成立式(1 1 )所以 Rn + 1成爲最小電阻;從式(1 0)形成爲Rall = 3 1 7 · 2 X R D + i,所以轉電.P且必須._m—電阻的 317.2^° 此樣,對於最小電阻之總電阻形成爲非常大° 本紙張X度適用中國國家標準(CNS ) A4規格(2]0X297公犮) -9-
經濟部智慧財產局員工消費合作社印製 449 96 2 A7 ___B7 五、發明説明(7 ) 不過,由於一般設計增幅電路時對於理想增益放大容 許寬裕增益,所以從式(1 0 )、 ( 1 2 )所得到的 R a 1 !,持有誤差。 然而,在上述的各個例,採用在同一增益階段增益爲 可變的電路,但若不是同一增益階段的情況也是在如上述 的構成對於最小電阻之總電阻形成爲非常大。 〔用以解決課題之手段〕 本發明係爲具備運算放大器,及被設在半導體基板上 ,以所被串聯的複數個電阻所形成,其一端與上述運算放 大器的輸出側連接,其他端構成信號輸入端子,同時上述 複數個電阻的連接點分別與(或其中1個)上述運算放大 器的反相輸入端連接可能之第1電阻群、及以被設在上述 半導體基板上的複數個電阻所形成,其複數個電阻的各別 一端與上述信號輸入端子連接,其複數個電阻的各別他端 分別與上述第1電阻群內的各別相異之上述連接點的其中 1個連接之第2電阻群,及由於控制上述第1電阻群內的 連接點能與上述運算放大器的反相輸入端連接的連接點與 上述反相輸入端的連接而控制上述運算放大器的增益之控 制手段,所以在於可變增益放大電路得到較大增益的情況 或減少增益階段的情況,都可以減小對於最小電阻的總電 阻大小,且可以將電路面積大幅地小型化。 另外,具備運算放大器,及被設在半導體基板上’以 所被串聯的複數個電阻所形成,其一端與上述運算放大器 本紙張尺度適用中國國家操準(CNS ) A4規格(2丨0X297公釐) (請先閱讀背面之注意事項爿填寫本頁)
"10- 44996 2 A7 B7
五、發明説明(8 ) 的輸出側連接,其他 個電阻的連接點分別 的反相輸入端連接可 導體基板上之複數個 端與上述運算放大器 各別他端與上述第1 其中1個連接之第2 內的電阻之連接點當 連接可能之接點與上 放大器的增益之控制 到較大增益的情況或 對於最小電阻總電阻 化。 端構成信號 與(或是其 能之第1電 電阻所形成 的輸入側分 電阻群內的 電阻群、及 中與上述運 述反相輸入 手段,所以 是減少增益 大小,且可 輸入端 中1個 阻群、 ,其複 別連接 各別相 由於控 算放大 端的連 在於可 階段的 以將電 子,同時 )上述運 及以被設 數個電阻 ,其複數 異之上述 制上述第 器的反相 接而控制 變增益衰 情況,都 路面積大 上述複數 算放大器 在上述半 的各別一 個電阻的 連接點的 1電阻群 轉輸入端 上述運算 減電路得 可以減小 幅地小型 (請先閲讀背面之注意事項肩填寫本頁) 經濟部智慧財產局員工消費合作社印製 〔實施形 本發 及被設在 ,其一端 號輸入端 其中1個 1電阻群 形成,其 複數個電 上述連接 態〕 明申請專 半導體基 與上述運 子,同時 )與上述 ,及以被 複數個電 阻的各別 點的其中 利範圍第 板上,以 算放大器 上述複數 運算放大 設在上述 阻的各別 他端與上 1個分別 1項, 所被串 的輸出 個電阻 器的反 半導體 一端與 述第1 連接之 係爲具備 聯的複數 側連接, 的連接點 相輸入端 基板上之 上述信號 電阻群內 第2電阻 運算放大器, 個電阻所形成 其他端構成信 分別與(或是 連接可能之第 複數個電阻所 輸入端子,其 的各別相異之 群、及由於控 本紙張尺度適用中國國家楯準(CNS ) A4规格(210X297公羡) -11 - 44996 2 A7 B7 補充 五、發明説明(9 ) (請先閱讀背面之注意事項氓填寫本頁) 制上述第1電阻群內的電阻之連接點當中能與上述運算放 大器的反相輸入端連接與上述反相輸入端的連接而控制上 述運算放大器的增益之控制手段。 本發明申請專利第2項,係爲具備運算放大器,及被 .設在半導體基板上,以所被串聯的複數個電阻所形成,其 .一端與上述運算放大器的輸出側連接,其他端構成信號輸 •入端子,同時上述複數個電阻的連接點分別與(或是其中 1個)上述運算放大器的反相輸入端連接可能之第1電阻 群,及以被設在上述半導體基板上之複數個電阻所形成, 其複數個電阻的各別他端與上述第1電阻群內的各別相異 之上述連接點的其中1個分別連接之第2電阻群,及由於 控制上述第1電阻群內的電阻之連接點當中能與上述運算 放大器的反相輸入端連接之連接點與上述反相輸入端的連 接而控制上述運算放大器的增益之控制手段。 (實施例) 以下,根據圖面所示的實施例說明本發明。 經濟部智慧財產局員工消費合作社印製 首先,從可變增益放大電路之例作說明。 第1圓係爲表示可變增益放大電路一般例之電路圖, 以運算放大器1 ,及構成第1電阻群之電阻R i〜R n + i、 及構成第2電阻群之電阻R x :〜R x m、及構成開關S W i 〜s W u及控制手段,控制開關s W i〜S W η之控制電路 2等所形成。然而,控制電路2係爲控制使開關S W i〜 3诹„當中通常只有1個爲〇^^。另外,各電阻1111〜 -12 - 本紙張又度適用中國國家標準(CNS ) A4規格(210X 297公釐.)
經濟部智慧財產局員工消費合作社印製 R Xm係爲被形成在半導體基板上,一般是用Poly silicon或
Thin F丨lm Resistor (薄膜電阻),擴散電阻等的電阻兀件 〇 在此例,以開關s W i〜S W η各電阻R i〜R „ i間 的連接點全部能與運算放大器1反相輸入端連接。 第2圖也是表示可變增益放大電路一般例之電路圖, 以運算放大器1 ,構成第1電阻群之電阻Ri〜Rn + i、及 構成第2電阻群之電阻Rxi〜及構成開關SW:〜 S W i及控制手段,控制開關S W i〜S W :之控制電路2 等所形成。此情況,控制電路2也是被控制使用開關S W i 〜SWi常中通常只有1個爲ON。在此例將第2電阻群的 一部分使其連接在未連接開關的電阻間之連接點。 以下,說明第1、2圖的具體例。 首先,說明第1圖之例。 爲了使說明簡單化用3個電阻作爲第1電阻群,參照 第3圖具體說明設置2個開關的情之例。 在本例,具備所串聯的電阻R 1、R 2、R 3作爲第1 電阻群,電阻R 3的一端與運算放大器1的輸出側連接,電 阻R i的一端與信號輸入端子V i n連接;具備一端與信號 輸入端子V < »連接,他端與電阻R 2與R 3的連接點連接之 電阻Rxl作爲第2電阻群;在電阻Ri與Rs的連接點及 r 2與R 3的連接點與運算放大器1的反相輸入端之間具備 開關S W i、S W 2。然而,與第1圖相同圖號的元件則是 同樣的元件。 (請先閱讀背面之注意事項^^寫本頁)
本紙€尺度適用中國國家標準((:邮)八4規格(210乂297公釐) -13 - 經濟部中央標準局員工消费合作社印製 449962 Λ' ____ 五、發明説明彳1 ) 在此樣的構成,例如開鼯3评1的01<[而得到2 5 d B 的理想增益放大、開關SW2的ON而得到2 0 dB的理想 增益放大之情況,例如第4 ( a )、 ( b )圖所示設定竃 阻Ri、R2、R3及Rxl的電阻比即可。然而,在於同圖 ,各電阻比在各別的情況表示最小電阻爲1時之比。不過 ,從所被決定的各電阻之比所得到的增益放;^係爲對於理 想增益放犬一般是持有寬裕增益;在於此例及後述之例, 對於理想增益放大所決定的增益放大容許±0.2dB的 - _ '、 寬裕增益》 * 此情況的比較例,在第5圖表示在上述過的過去例得 到相同理想增益放大的情況之電路構惑。脸情況,成立.上 述過的式(5),電阻R2成爲最-小.霉-阻,各電阻値如同第 6圖所示。此情況,也是與第4圖同樣地,以最小電阻爲 1時的比表示各電阻比。 比較第4圖、第6圖的總電阻就能明白,在於過去構 成必要的總電阻爲最小電阻的約2 6 . 5倍,但在本實施 例必要的總電阻爲最小電阻的約1 1 . 9倍或1 0 . 8'倍 即可。所以可以將電阻所占用的電路面積大幅地小型化。 另外,用與過去相同面積作爲電阻所用面積之情況,則能 得到更大的增益放大。 \ 另_外,在第3圖的構成*例如以開關SWiKSWi的 ON而得到6 0 dB的理想增益放大,以開關SW2的ON 而得到4 0 d B的理想增益取大之情況,例如如第7 ( a )、(b)圖所示般設定電阻Ri、R2、R3&Rxi的電 (誚先!«1讀背而之注意事項再填荇本頁) ,裝. 訂 本紙張尺度適用中國國家標導(CMS ) A4規格(210X 297公赀〉 -14- 4 49 9 s 2 A7 B7 \L·補充 五、發明説明(12 ) 阻比即可·>然而,在於同圖,各電阻比也是表示在各別的 情況最小電阻爲1時之比。 採用上述過的第5圖,得到與上述相同增益放大之情 況,成立上述過式(7 ),電阻R i成爲最小電阻’各電阻 値如同第8圖所示。此情況也是與第4圖同樣地,以最小 電阻爲1時之比表示各電阻比。 比較第7圖、第8圖的總電阻就能明白,在於過去構 成必要的總電阻爲最小電阻電阻的1 0 0 1倍,但在本例 必要的總電阻爲最小電阻的1 3 1 _ 3倍或1 4 7 . 6倍 即可。所以可以將電路面積大幅地小型化。另外’用與過 去相同面積作爲電阻所用面積之情況’能得到更大的增益 放大。 其次,用4個電阻作爲第1電阻群,參照第‘9、10 圖具體說明設置了 3個開關的情況之例。 在於第9、 10圖,具備所串聯的電阻Ri、 Ra、 r3及作爲第1電阻群,電阻R4的一端與運算放大器 1的輸出側連接,電阻R 1的—端與信號輸入端子v i η連 接。 在第9圖,具備一端與is號輸入端子V in連接’他端 與電阻R 3與R 4的連接點之電阻R X 1作爲第2電阻群;在 電阻R 1與R 2的連接點,電阻R 2與R 3的連接點及電阻 R 3與R 4的連接點與運算放大器1的反相輸入端之間具備 開關 S W i、S W 2、S W 3。 在第1 〇圖,具備一端與信號輸入端子Vi „連接,他 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注項肩填寫本頁) -13 經濟部智慈財產局員工消費合作社印製 -15-
^^996 2 五、發明説明(13 ) (讀先閱讀背面之注意事項-S..填寫本頁) 端與電阻R 2與R 3的連接點之電阻R x i ;在電阻R i與 R 2的連接點、電阻R 2與R 3的連接點及電阻R 3與R 4的 連接點與運算放大器1的反相輸入端之間具備開關S W i、 SW2、 SW3。然而,在於第9、 10圖,與第1圖相同 圖號之元件爲相同的元件。 在此樣的構成,例如以開關S W i的Ο N而得到4 0 d B的理想增益放大,以開關S W 2的Ο N而得到3 5 d B 的理想增益放大,以開關S W 3的Ο N而得到3 0 d B的理 想增益放大之情況,例如如第1 1 ( a )、 ( b )圖所示 般設定電阻Ri、R2、R3、R4及Rxl之電阻比即可。 然而,第11 (a)圖係爲採用第9圖的構成之例,第 1 1 (b)圖係爲採用第1 〇圖的構成之例。在於同圖, 各電阻比表示在各別的情況最小電阻爲1時之比'。 經濟部智¾財產局員工消費合作社印製 然而1過去的情況形成爲第1 2圖所示之構成。得到 與上述相同理想增益放大之情況,成立上述過之式(5 ) ,電阻R 2成爲最小電阻,各電阻値如同第1 3圖所示。此 情況也是與第4圖同樣地,以最小電阻爲1時之比表示各 電阻比。 另外,在第9、1 0圖的構成,例如以開關S W r的 〇 N而得到4 0 d B的理想增益放大,以開關s W 2的Ο N 而得到2 0 d B的理想增益放大,以開關S W 3的Ο N而得 到0 d B的理想增益放大之情況,例如如第1 4 .( a )、 (b )圖所示般設定電阻R a、R 2、R 3及R χ τ之電阻比 即可。然而1在於同圖也是各電阻比表示在各別的情況最 本紙張尺度適用中國國家操準(CMS > A4规格(210X 297公釐} - 16 - 449962 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(14 ) 小電阻爲1時之比。 採用上述過的第1 2圖而得到與上述相同理想增益放 大之情況,成立上述過之式(7 ),電阻R i成爲最小電阻 ,各電阻値如同第1 5圖所示般。此情況也是以最小電阻 爲1時之比表示各電阻比。 其次,用7個電阻作爲第1電阻群,參照第1 6圖進 而具體說明設置6個開關的情況之例;特別是詳細說明各 電阻之比的決定方法。 在於同圖,具備所串聯的電阻R ^〜7作爲第1電阻 群,電阻R 7的一端與運算放大器1的輸出側連接,電阻 R i的一端與信號輸入端子V i η連接。然且,具備一端與 信號輸入端子V 連接,他端與電阻R 4與R 5的連接點之 電阻—端與信號輸入端子Vi η連接,他端與電阻 r2與Rs的連接點連接之電阻Rx2作爲第2電阻群;在電 阻Ri〜R7的各別連接點與運算放大器1的反相輸入端之 間具備開關SWiwSWs。然而,與第1圖相同圓號的元 件爲相同的元件。 在此樣的構成,例如以開關S W i〜S W 6依順Ο N而 得到的理想增益放大設爲5 0 d B、4 0 d B、3 0 d B 、2 0 d B , 1 〇 d B , OdB。 開關SW4、SW5或是SW6爲ON時,第16圖的 電路爲與第1 7圖等價的電路。同樣地,開關SW2或是 SW3爲〇N時第16圖的電路爲與第18圖等價的電路。 同樣地開關S W i爲Ο N時第1 6圖的電路爲與第1 9圖等 I 姨 、 .\ί./ (請先聞讀背面之注$項"填寫本K ) 本紙張尺度適用中國國家標準(CNS ) Μ規格(210X297公釐) -17- dA996 2 五、發明説明(a ) 價的電路。 例如,開關s w
埼 當第16圖的電阻尺7 — 〇1^時,在第17圖之電阻相 的電阻Ri-Re r 第圖的電阻!^相當第16圖 、\ X 1 如開關S W 3爲〇 N時、只x 2的合成電阻。同樣地,例 + Re + R7),電阻 土弟18圖之電阻Γ3相當(R_5 相畕R 4,電阻r X 1相當R X j!, 電阻r 1相當r 1、 ? 第1 7圖的增益以
R 、R x 2的合成電阻。 武袠示, ^ = 20* Log,〇1^1 (h) 另外第1 8圖的增益以卞 式表示 κ. 20 * Log
1.1 I. 0"-^.絲 '-}〆 (請先閱讀背面之注意事項"%寫本頁) 經濟部智慧財產局員工消費合作社印製 另外’第1 9圖的增益以下式 20* log, 表示 rr, *nc, —(16) 本紙張尺度適用中國國参標準(CNS ) A4規格(210X297^· 18- 經濟部中央標率局貞工消费合作社印製 ^4996 2 _—_B' 五、發明説明(I6 ) 以式(1 4 )〜(1 6 )及各別的開關Ο N所得到之 理想增益放大,進而對於理想增益放大所能容許之寬裕增 益,決定電阻Ri-Rr、Rxl、Rx2之比及最小電阻爲 多大的電阻。不過,電阻Rx-Rt、Rxi、Rx2當中必 須幾個預先決定任意之値。例如,預先決定Rt、 (Ri. R2)、 (R3+R4),而分別決定電阻Ri〜R7、 Rxi 、Rx2之比,屈該所被決定之電阻比,而決定理想增益放 大持有若干的寬裕增益之增益放大。在第20圖表示經此 樣所決定電阻比的一例。然而,在於同圖,各電阻比表示 在各別情況最小電阻爲1時之比。 然而,過去的情況爲第2 1圖所示的構成,得到與上 述相同理想增益放大之情況.,成立上述過之式(5 .),電 阻R :成爲最小電阻,各電阻値如同第2 2圖所示。此情況 也是以最小電阻爲;L時之比表示各電JJI。 此樣,以過去的方法,必要的總電阻爲最小電阻的 3 1 3倍,但本實施必要的總阻抗爲最小電阻的約3 1倍 即可。. 其次,如第2 3圖所示,說明用8個電阻R t〜R s作 爲第1電阻群;用2個電阻Rxl、R_x2作爲第2電阻群, 設置7個開關SWi-SWr的情況之例。然而,與第1圖 相同的元件爲同樣的元件。
在此樣的構成,例如將開關SWi〜SW7依順ON而 得到之理想增益放大設爲30dB、 25dB、 20dB ,l5dB、10dB、5dB、OdB,則例如如第 --------3繁------.π------J .、 - : (#先閲讀背面之注意事項再填巧本頁) 本紙張尺度適用中國國家標準(CNS )六料兄格(公漦) :19:
449962 A7 _____B7 五、發明説明(17 ) 2 4圖所示般設定電阻111〜118、1^1、1^2之電阻比 即可。 然而,過去的情況爲第2 5圖所示之構成,得到與上 述相同理想增益放大之情況,成立上述過之式,電阻R 2成 -爲最小電阻,各電阻値如同第2 6圖所示。此情況也是以 最小電阻爲1時之比表示各電阻比。 其次’如第27、 28圖所示,說明用5個電阻Ri〜 R 5作爲第1電阻群,用1個電阻作爲第2電阻群,設置4 個開關S W 1〜S W 4的情況之例。然而,與第1圖相同圖 號的元件爲相同的元件。 在此樣的構成,例如將開關S W 1〜s W 4依順Ο N而 得到的理想增益放大設爲4 0 d B、2 5 d B、2 0 d B 、0 d B,則例如如第2 9 ( a )、 ( b )圖所·示般設定 電阻Ri-Rs、 Rxl之電阻比即可。然而,第29 (a) 、(b)圖係爲分別對應於第27圖、28圖。 然而,過去的情況爲第3 0圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第3 1圖所示 。此情況也是以最小電阻爲1時之比表示各電阻比。 另外,在第3 2、3 3圓所示的構成,例如將開關 S W !〜S W 4依順Ο N而得到的理想增益放大爲3 2 d B 、2 6 d B、2 2 d B、2 0 d B,則例如如第 3 4 ( a )、(b )般設定各別的電阻比即可。然而,第3 4 C a )、(b )係爲分別對應於第3 2、3 3圖。另外,第 3 3圖係爲上述第2圖之具體例;構成第2電阻群之電 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -20 - ί I 樂 I fj H ^ 鱗 (請先閱讀背面之注意事項4·填窝本頁) 經濟部智慧財產局員工消費合作社印製 : - ——.—--- i -»···1!··1.. 經濟部中央標準局員工消费合作社印製 4 49 96 2 五、發明説明(18 ) 阻的一端,連接到與開關不連接的電阻間之連接點。 過去的情況爲第3 5圖所示的構成’得到與上述相同 增益放大之情況,各電阻値如同第3 6圖所示《此情況也 是以最小電阻爲1時之比表示各電阻比。 另外,在第3 7圖所示之構成,例如將開關sw:〜 SW2依順ON而得到的理想增益放大爲7 0 d B、6 0 dB、5 0dB.、40dB.、3〇dB、20dB、10 d B、〇 d B,則例如如第3 8圖所示般設定各別的電阻 比即可。 然而,過去的情況爲第3 9圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第4 0圖所示 。情況也是以最小電阻爲1時之比表示各電阻比。 此樣,因可以比過去還減小對於最小電阻的總電阻* 所以以隨著限制最小電阻的大小之半導體電阻元件,構成 電阻之情況,可以減少電阻部分的表面積。另外,使用與 過去相同面積之情況,得到更大的增幅放大。 然而,在上述各例,將第1電阻群之電阻數設爲3〜 9個,將第2電阻群之電阻數設爲1〜3個,列舉各別組 合的幾個例作說明》 這些並不完全只是例示,在於第1圖,第1電阻群的 電阻數(η + 1 )及開關數係爲因應於必姜的階段數而被 決定。另外,第2電阻群的電阻數m最大爲(η-2)個 ,其連接位置也可以從電阻1^2與113的連接點選擇位於 Rn與Rn+1的連接點之間的任意連接點。 (請先閱讀背面之注意事項再填商本页} -'β 本纸張尺度適用中國國家標準(CNS > Λ4規格(210X2W公溢) -21 - 經濟部中央標率局員工消费合作社印製 449 9 6 2 _______Η" 五、發明説明(19 ) 在於第1圖,選樣任何的構成都得到的增益,可以用 各電阻之値以上述所列舉之式表示,且可以以此數式爲根 據將各電阻値設定爲適當之値。 然而,本發明者導出表示第1圖的構成之各電阻値與 增益的關係一般式(用η及m),但此一般式爲龐大的項 數,.在紙面上無法完全表示出所以放棄。 另外,'在於第2圖也可以適當設定電阻個數或連接位 置、各電阻値。 在上述’,表示可變增益放大電路之例:其次表示可變 增益衰減之例。 第4 1、'4 2圖係爲表示可變增益衰減電路一般例之 電路圖。與先前所示可變增益放大電路相異之點,係爲在 可變增益放大電路,構成第2電阻群之電阻Rxl〜Rxm的 一端與信號輸入端子V 連接,但在可變增益衰減電路, 則是構成第2電阻群與運算增幅器1的輸出側分別連接之 點。其他的構成幾乎相同所以省略說明。 首先,說明表示第4 1圖的具體例。 在第43圖的構成,例如將開關臟器3矾1、5巩2依 順ON而所得到的理想增益放大爲_20dB、 一25d B,則例如如第4 4 ( a )圖或第4 4 ( b )圖所示般設 定各別的電阻比即可。 然而,過去的情況爲第4 5圖的構成,得到與上述相 同理想增益放大之情況。此情況也是以最小電阻爲1時之 比表示各電阻比。 i n m m 1^^ (Λ 1^1 In l^tf i ^ (婧先閱讀背面之注意事項再填寫本莨) 本紙張尺度適用中國國家標準(CNS ) Λ4规核(210X297公浼) _ 〇2 - 經濟部中央標準局負工消費合作社印製 449962 Λ / Η'______ 五、發明説明的) 另外,在第4 3圖的構成’例如將開關SWl、SW2 依順ON而得到之理想增幅放大爲一40dB、 一60 dB,則例如如第47 (a)圖或第47 (b)圖所示般 設定各別的電阻比即可。 然而,過去的情況,即是在第4 5圖的構成’得到與 上述理想增幅放大之情況’各電阻値如同第4 8圖所示。 此情況也是以最小電阻爲1時之比表示各電阻比。 另外,在第49、 50圖所示之構成’例如將開關 SWi〜SW3依順ON而得到理想增益放大得一3 0 dB 、—3 5 d B、一 4 0 d B,則例如如第 5 1 ( a )、( b )圖所示般殺定各別的電阻比即可。然而’第5 1 ( a )、(b)圖係爲分別對應於第49、 50圖》 然而,過去的情況爲第5 2圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第5 3圖所示 。此情況也是以最小電阻爲1時之比表示各電阻比° 另外,在第49、 50圖所示之構成,例如將開關 SWi〜SW3依順ON而得到的理想增益放大爲0 d B、 —20(33、_40<13,則例如如第54(3)、 ( b )圖所示般設定各別的電阻比即可。然而,第5 4 ( a ) 、(b )係爲分別對應於第_4 9、5 0圖。 然而,過去的情況如同上述的情況爲第5 2圖所示的 構成,得到與上述相同理想增益放大之情況,各電阻値如 同第5 5圖所示。此情況也是以最小電阻爲1時之比表示 各電阻比。 m I - —VN I n^i i、一 一^ - I (請尤閲讀背面之注意事項再填"本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(> -23- 449962 A7 B7
五、發明説明(21 ) (請先閲讀背面之注意事項名填寫本頁) 其次,參照第5 6圖具體說明用7個電阻作爲第1電 阻群,設置6個開關的情況之例,特別是詳細說明各電阻 之比的決定方法。 在於同圖,具備所串聯的電阻Ri-Ry作爲第1電阻 群;電阻Rt的一端與運算放大器1的輸出側連接,電阻 只1的一端與信號輸入端子Vi „連接。然且,具備一端與 運算放大器1的輸出側連接,他端與R 3與R 4的連接點連 接之電阻R x i及一端與運算放大器1的輸出側連接,他端 與R5與R6的連接點之電阻Rx2作爲第2電阻群,在電阻 R i〜R 7的各別連接點與運算放大器1的反相輸入端之間 具備開關SWieSWs。然而,與上述過相同圖號的元件 爲相同的元件。 在此樣的構成,例如將開關s W i〜S W 6依順Ο N而 得到的理想增益放大爲0 d B、一 1 〇 d B、_ 2 0 d B 、-30dB、—4〇dB、- 50dB。 經濟部智慧財產局員工消費合作社印製 開關3诃1、3狐2或是3评3爲〇1^時,第5 6圖的 電路成爲第5 7圖的等價電路。同樣地,開關SW4或是 SW5爲ON時,第5 6圖的電路成爲第5 8圖的等價電路 。同樣地,開關S W 6爲0 N時’第5 6圖的電路成爲第 5 9圖的等價電路。 例如,開關S W !爲Ο N時,第5 7圖的電阻R 1相當 第5 6圖的電阻Ri,第5 7圖的電阻!· 2相當第.5 6圖的 電阻R 2〜R 7、R x 1、R X 2的合成電阻。同樣地,例如 開關SW4爲ON時,第5 8圖的電阻相當(R1 + R2 + -24 - 本紙張尺度適用中國國家襟準(CNS ) A4規格(210X297公釐) 449 96 2 Λ· 1Γ 五、發明説明猝) R 3 ),電阻Γ 2相當R4 ’亀阻1 xl相當Rxl ’電阻Γ相 當R5、R6、R·?、Rk2的,合成電阻° 第5 7圖的增益以下式表示, 〇7) 另外第5 β圖的增益以下式表示 (請先閱讀背面之注意事項再填寫本頁) 20 * Log,〇 以 _±β + Γ| + ncl η +r2 ⑽ 訂 另外第5 9圖的增益以下式表示 20 * Logv ΓΑ Q 1 (η +r4) ( η Ά +rj " rx. rx, nr. + ri+r3 —(1?) l
Ml m »- 經濟部中央標準局貝工消費合作社印製 從以式(1 7)〜(19)及各別的開關爲〇N而得 到的理想增益衰減,進而對於理想增益衰減所能容許的寬 裕增益,決定電阻Ri〜Rt、Rxl、Rx2之比及最小電 阻爲那個電阻。不過,電阻Ri-R?、Rxl、Rx2當中 幾個必須預先決定任意之値。例如,預先決定R χ、 C R 4 + R5)、 (R6 + R7)而分別決定電阻Ri〜Rt、Rxi 本紙張尺度適用中國國家標準(CMS ) A4規格(210X297^#-) -25- i 經濟部中央標準局員工消费合作社印製 449962 ___ 五、發明説明钐) 、R X 2之比,依該所被決定之電阻比,決定在理想增益衰 減持有若干的寬裕增益之增益衰減。第6 0圖表示經此樣 所決定各電阻比之一例。然而,在於同圖,各電阻比表示 各別情況最小電阻爲1時之'比。 然而過去的情況爲第6 1圖所示的構成,得到與上述 相同理想增益放大之情況,各電阻値如同第6 2圖所示。 此情況也是表示最小電阻爲1時之比。 依據本實施例,以過去的方法,必要的總電阻爲最小 電阻的約3 _ 1 3倍,但本實施例必要的總電阻爲最小電阻 的約3 1倍即可。 另外,在第6 3圖所示的構成,例如將開關SWi〜 SWt依順Ο N而得到的理想增益放大爲〇 d B、- 5 d B % — 10dBx — 15dB, — 20dB, — 25dB, —3 0dB,則例如如第64圖所示般設定電阻 、R x i、R x 2的電阻比即可。 然而,過去的情況爲第6 5圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第6 6圖所示 。此情況也是以最小電阻爲1時之比表示各電阻比。 另外,在第67、 68圖所示的構成,例如將開關 SWi〜SW4依順ON而得到的理想增益放大爲0 d B、 —20dB、—25dB、— 40dB,則例如如第 69 (a)、 (b)圖所示般設定理想的電阻 比即可。然而,第69 (a)、 (b)圖係爲分別對應於 第6 7 1 6 8圖。 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210X297公t } -26- (請先間讀背而之注意事項再填寫本頁) 訂 449962 B' _ 五、發明説明Μ ) 然而,過去的情況爲第7_ 0圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第7 1圖所示 。此情況也是以最小電阻爲.1時之比表示各電阻比。 另外,在第72、 73圖所示的構成,例如將開關 SWx〜SW4依順ON而得到的理想增益放大爲_ 2 0 dB、— 22dB、一 26dB, -32dB,則例如如 第7 4 ( ί )、’( b )圖所示般設定各別的電阻比即可。 然而,第74 (a)、 (b)圖係爲分別對應於第72、 7 3圖。另外,第7 3圖係爲第4 2圖的具體例。 然而,過去的情況爲第7 5圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第7 6圖所示 。此情況也是以最小電阻爲1時之比表示各電阻比。 另外,在第7 7圖所示的構成,例如將開關SWi〜 SW8依順ON而得到的理想增益放大爲OdB、 一1〇 dB、- 20dB、- 30dB、- 40dB、- 50 dB、 一60dB、 _70dB,則例如如第78圖所示 般設定各別的電阻比即可。 經濟部中央標準局貝工消费合作社印製 (請先閱讀背面之注意事項再填寫本頁) 然而,過去的情況如第7 9圖所示的構成,得到與上 述相同理想增益放大之情況,各電阻値如同第8 0圖所示 。此情況也是以最小電阻爲1時之比表示各電阻比。 此樣,因比過去還可以減小對於最小電阻的總阻抗大 小,所以以隨著限制最小電阻的大小之半導體元件構成電 阻時,可以減少電阻部面的面積。另外,使用與過去相同 面積時則可以得到更大的增益衰減。 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X297公楚) -27- 449962 A7 B7 五、發明説明(25 ) ----------裝-- (請先閱讀背面之注$項肩填寫本頁) 然而,在上述可變增益衰減電路的各例,與上述過可 變增益放大電路之例同樣地,在第1電阻群之電阻數爲3 〜9個,在第2電阻群的電阻數爲1〜3個,列舉說明各 別組合的幾個例。 這些並不完全只是例示,在於第4 1圖,第1電阻群 的電阻數(η + 1 )及開關數幾因應於必要的階段數而被 決定。另外,第2電阻群的電阻m數爲最大(η — 2)個 ’其連接位置也可以從電阻R 2與R 3的連接點選擇位於 R »與R n i的連接點之間的任意選擇點。 在於第4 1圖,選擇那種構成也得到的增益可以用各 電阻之値以上述所列舉之式表示,且可以以此數式爲根據 將各電阻値設定爲適當之値。 然而,本發明者導出表示第4 1圖的構成之各電阻値 與增益的關係之一般式(用η及m),但此一般式爲龐大 的數式及在紙面上無法完全表示出所以放棄。 :線 另外,在於第4 2圚也可以適當設定電阻個數或連接 位置、各電阻値。 經濟部智慧財產局員工消費合作社印製 〔發明效果〕 依據本發明,得到相同增益之情況,可以比過去還減 小對於最小電阻的總電阻大小。所以在隨著限制最小電阻 的大小之半導體基板上構成電阻之情況,可以減小電阻部 分的面積。另外,使用與過去相同面積之情況,得到更大 增益放大或是更大增益衰減。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -28 - 經濟部中央標準局員工消費合作社印m 449962 五、發明説明紅) . · 〔圖面之簡單說明〕 第1圖係爲表示本發明實施例之電路圖。 第2圖係爲表示本發明其他實施例之電路圖。 第3圖係爲表示本發明其他實施例之電路圖。 第4圖係爲表示第3圖各電阻的電阻比之說明圖。 第5圖係爲表示第3圖過去例之電路圖。 第6圖係爲表示第5圖各電阻的電阻比之說明圖。 第7圖係爲表示第3圖各電阻的電阻比之說明圖。 第8圖係爲表示第5圖各電阻的電阻比之說明圖。 第9圖係爲表示本發明其他實施例之電路圖。· 第1 0圖係爲表示本發明其他實施例之電路圖。 第11圖係爲表示第9、10圖各電阻的電阻比之說 明圖。 第12圖係爲表示第9、10圖過去例之電路圖。 第1 3圖係爲表示第1’2圖各電阻的電阻比之說明圖 〇 第14圖係爲表示第9、 10圖各電阻的電阻比之說 明圖。 第1 5圖係爲表示第1 2圖各電阻的電阻比之電路圖 0 第1 6圖係爲表示本發明其他實施例之電路圖。 第1 7圖係爲表示第1 6圖等價電路之電路圖。 第1 8圖係爲表不第1 6圖等價電路之電路圖。 I- n In I I - I -1 I 0\!/ — I I I * I - - - m- • r {請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) Λ4現招(210/297公攰) -29- 449 96 2 A7 ______B7_ 五、發明説明) 第1 9圖係爲表示第1 6·圖等價電路之電路圖。 第2 0圖係爲表示第1 6圖各電阻的電阻比之說明圖
° I 第21圖係爲表示第16圖過去例之電路圖。 第2 2圖係爲表示第2 1圖各電阻的電阻比之說明圖 第2 3圖係爲表示本發明其他實施例之電路圖》 第24圖係爲表示第23圖各電阻的電阻比之說明圖 〇 第2 5圖係爲表示第2 3圖過去例之電路圖。 第2 6圖係爲表示第2 5圖各電阻的電阻比之說明圖 〇 第2 7圖係爲表示本發明其他實施例之電路圖。 第2 8圖係爲表示本發明其他實施例之電路圖。 第29圖係爲表示第27、 28圖各電阻的電阻比之 說明圖。 第30圖係爲表示第27、 28圖過去例之電路圖。 第3 1圖係爲表示第3 0圖各電阻的電阻比之說明圖 〇 第3 2圖係爲表示本發明其他實施例之電路圖。 第3 3圖係爲表示本發明其他實施例'之電路圖。 第34圖係爲表示第32、 33圖各電阻的電阻比之 說明圖。 -30- (讀先閱讀背面之注意事項再填艿本頁} 本紙乐尺度適用中國围家標坪.((’NS ) Λ4規格(210X297公釐) 449962 五、發明説明纠) 第35圖係爲表示第32、 33圖過去例之電路圖。 第3 6圖係爲表示第3 5圖各電阻的電阻比之說明圖 〇 第3 7圖係爲表示本發明其他實施例之電路圖。 第3 8圖係爲表示第3 7圖各電阻,的電阻比之說明圖 〇 第3 9胃圖係爲表示第3 8圖過去例之電路圖》 第40圖係爲表示第39圖各電阻的電阻比之說明圖 〇 第41圖係爲表示本發明其他實施例之電路圖。 第4 2圖係爲表示本發明其他實施例之電路圖。 第4 3圖係爲表示本發明其他實施例之電路圖" 第4 4圖係爲表示第4_3圖各電阻的電阻比之說明圖 〇 第4 5圖係爲表示第4 3圖過去例之電路圖。 第4 6圖係爲表示第4 5圖各電阻的電阻比之說明圖 〆 0 經濟部中央標準局工消費合作社印製 第4 7圖係爲表示第4 3圖各電阻的電阻比之說明圖 〇 第4 8圖係爲表示第4 5圖各電阻的電阻比之說明圖 〇 第4 9圖係爲表示本發明其他實施例之電路圖。 第5 0圖係爲表示本發明其他實施例之電路圖。 第5 1圖係爲表示第49,5 0圖各電阻的電阻比之 -31 - {請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210X297公潑) 經满部中央標準局負工消費合作社印製 449962 A, ________ R, 五、發明説明哔) 說明圖。 第52圖係爲表示第49、 50圖過去例之電路圖。 第5 3圖係爲表示第5 2圖各電阻的電阻比之說明圖 〇 第5 4圖係爲表示第49,5 0圖各電阻的電阻比之 說明圖。 第5 5圖係爲表示第5 2圖各電阻的電阻比之說明圖 〇 第5 6圓係爲表示本發明其他實施例之電路圖。 第5 7圖係爲表示第5 6圖等價電路之電路圖。 第5 8 1Γ係爲表示第5 6圖等價電路之電路圖 第5 9圖係爲表示第5 6圖等價電路之電路圖。 第6 0圖係爲表示第5 6圖各電阻的電阻比之說明圖 〇 第6 1圖係爲表示第5 6圖過去例之電路圖。 第6 2圖係爲表示第6 .1圖各電阻的電阻比之說明圖 〇 第6 3圖係爲表示本發明其他實施例之電路圖。 第6 4圖係爲表示第6 3圖各電阻的電阻比之說明圖 6 第6 5圖係表示第6 3圖過去例之電路圖。 第6 6圖係爲表示第6 5圖各電阻的電阻比之說明圖 〇 第6 7圖係爲表示本發明其他實施例之電路圖。 3裝------訂------ - S (請先間請背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) Α4規格(2丨0X297公犮) -32-
第6 8圖係爲表示本發明其他實施例之電路圖。 / 第6 9圖係爲表示第6 7 {^7 8圖各電阻的電阻比之 說明圖》 (請先閱讀背面之注意事項再填寫本頁) 第7 0圖係爲表示第67,6 8圖過去例之電路圖。 第7 1圖係爲表示第7 〇圖各電阻的電阻比之說明圖 〇 第7 2圖係爲表示本發明其他實施例之電路圖。 第7 3圖係爲表示本發明其他實施例之電路圖。 第7 4圖係爲表示第72,7 3圖各電阻的電阻比之 說明圖。 第75圖係爲表示第7 2,73圖過去例之電路圖。 第7 6圖係爲表示第7 5圖各電阻的電阻比之說明圖 第7 7圖係爲表示本發明其他實施例之電路圖。 第7 8圖係爲表示第7 7圖各電阻的電阻比之說明圖 0 第7 9圖係爲表示第7 8圖過去例之電路圖。 經濟部智慧財產局員工消費合作社印製 第8 0圖係爲表示第7 9圖各電阻的電阻比之說明圖 〇 第8 1圖係爲表示過去之電路圖。 第8 2圖係爲表示第8 1圖的等價電路之電路圖。 〔主要元件對照表〕 1 :運算放大器 本紙張尺度適用中國國家榇準(CNS )八4说格(210 x 297公釐) -33 - 「 449962 Λ ; Β 五、發明説明Μ )
AF L11 .阻阻 電電 1 2 第第 段 1 S 手 + X 制 "R 控二1 1 X 2 R R (請t閱讀背面之注意事項再填寫本頁) /¾. -%° - 經濟部中央標準局貝工消費合作社印掣 本紙張尺度適用中國國家標準{ CNS ) Λ4規格(210X297公浼) -34-

Claims (1)

  1. Adq〇r: 〇 第87112846號專利申請案 於// ~ ^ b ^ 中文申請專利範圍修1¾民國89年if Μ呈^ ί私此| μ -番 ^、申請專利範圍 1 . 一種可變增益放大電路,其特徵爲具備: 運算放大器;及 (請先閱讀背而之注意事项再填寫本頁〉 被設在半導體基板上,以所被串聯的複數個電路所形 成;其一端與上述運算放大器的輸出側連接,其他端構成 信號輸入端子,同時上述複數個電阻的連接點,分別與( 或是其中1個)上述運算放大器的反相輸入端連接可能之 第1電阻群;.及 以被設在上述半導體基板上之複數個電阻所形成;其 複數個電阻的各別一端與上述信號輸入端子連接,其複數 個電阻的各別他端與上述第1電阻群內的各別相異之上述 連接點的其中1個分別連接之第2電阻群;及 由於控制上述第1電阻群內的電阻之連接點當中與上 述運算放大器的反相輸入端連接可能之連接點與上述反相 輸入端的連接而控制上述運算放大器的增益之控制手段。 2 . —種可變增益衰減電路,其特徵爲具備: 運算放大器;及 經濟部智葸財·4局員工消費合作社印製 被設在半導體基板上,以所被串聯的複數個電阻所形 成,其一端與上述運算放大器的輸出側連接,其他端構成 信號輸入端子,同時上述複數個電阻的連接點,分別與( 或是其中1個)上述運算放大器的反相輸入端連接可能之 第1電阻·群;及 以被設在上述半導體基板的複數個個電阻所形成 > 其 複數個電阻的各別一端與上述運算放大器的輸出側連接, 其複數個電阻的各別他端與上述第1電阻群內的各別相異 本紙張尺度適用中國國家標準(CNS > Α4規格(210X 297公釐) -1- 44996 2 A8 B8 C8 D8 六、申請專利範圍 之上述連接點的其中1個分別連接之第2電阻群;及 由於控制上述第1電阻群內的電阻之連接點當中與上 述運算放大器的反相輸入端連接可能之連接點與上述反相 輸入端的連接而控制上述運算放大器的增益之控制手段。 - -![1 ί.^ - ml ^^Kur ^ n^i I (請先閱讀背而之注意事項再填寫本頁) 、1T /線- 經濟部智慧时產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)
TW087112846A 1997-08-26 1998-08-04 Variable-gain amplifier circuit and attenuator circuit TW449962B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9229504A JPH1168488A (ja) 1997-08-26 1997-08-26 可変増幅利得回路および可変減衰利得回路

Publications (1)

Publication Number Publication Date
TW449962B true TW449962B (en) 2001-08-11

Family

ID=16893216

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087112846A TW449962B (en) 1997-08-26 1998-08-04 Variable-gain amplifier circuit and attenuator circuit

Country Status (6)

Country Link
US (1) US6137365A (zh)
EP (1) EP0899872B1 (zh)
JP (1) JPH1168488A (zh)
DE (1) DE69836456D1 (zh)
SG (1) SG73547A1 (zh)
TW (1) TW449962B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI778728B (zh) * 2021-07-29 2022-09-21 立積電子股份有限公司 可調整增益之放大電路

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6362684B1 (en) * 2000-02-17 2002-03-26 Lattice Semiconductor Corporation Amplifier having an adjust resistor network
JP4765206B2 (ja) * 2001-06-22 2011-09-07 ヤマハ株式会社 ボリューム回路
US6849751B2 (en) 2001-12-20 2005-02-01 The Procter & Gamble Company Alkyl-capped alkoxylated esters and compositions comprising same
JP4452487B2 (ja) 2003-12-01 2010-04-21 セイコーNpc株式会社 D級増幅器
WO2008063133A1 (en) * 2006-11-24 2008-05-29 Agency For Science, Technology And Research A source follower attenuator
US7626474B2 (en) * 2008-03-17 2009-12-01 National Instruments Corporation Compensated attenuator circuit and oscilloscope utilizing the same
US7714658B1 (en) * 2008-11-24 2010-05-11 Linear Technology Corporation Method and system for variable-gain amplifier
JP2013243479A (ja) * 2012-05-18 2013-12-05 Rohm Co Ltd 可変利得増幅器、それを用いた電流検出回路、モータ駆動回路および電子機器
US10263581B2 (en) * 2016-09-30 2019-04-16 Analog Devices, Inc. Amplifier calibration
JP7494597B2 (ja) * 2020-06-22 2024-06-04 横河電機株式会社 増幅回路及び濁度計

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4132957A (en) * 1977-10-26 1979-01-02 Hekimian Laboratories, Inc. Programmable amplifier
US4354159A (en) * 1981-02-02 1982-10-12 Rockwell International Corporation Prescription attenuator having cascaded L-pad sections
DE3478730D1 (en) * 1983-12-15 1989-07-20 Matsushita Graphic Communic Logarithmically linearly controlled variable gain amplifier
US5175508A (en) * 1991-12-05 1992-12-29 Ford Motor Company Voltage-controlled amplifier using operational amplifier
JP3099164B2 (ja) * 1994-03-09 2000-10-16 日本プレシジョン・サーキッツ株式会社 抵抗網回路装置およびこれを用いた可変利得装置
GB2309828B (en) * 1994-11-09 1998-10-28 That Corp Wafer-stage temperature compensation for IC components

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI778728B (zh) * 2021-07-29 2022-09-21 立積電子股份有限公司 可調整增益之放大電路

Also Published As

Publication number Publication date
EP0899872A3 (en) 2001-01-03
EP0899872B1 (en) 2006-11-22
SG73547A1 (en) 2000-06-20
EP0899872A2 (en) 1999-03-03
US6137365A (en) 2000-10-24
DE69836456D1 (de) 2007-01-04
JPH1168488A (ja) 1999-03-09

Similar Documents

Publication Publication Date Title
TW449962B (en) Variable-gain amplifier circuit and attenuator circuit
JPH07508620A (ja) プログラマブル利得増幅器
WO2001013513A8 (en) Programmable low noise cmos differential voltage controlled logarithmic attenuator and method
JPH0159767B2 (zh)
US4920325A (en) Integrated active electronic switched capacitor filter having extremely low sensitivity to variations of the components
US3883832A (en) Single element controlled parallel-T audio network
US2182192A (en) Variable attenuation or gain control system
US3654566A (en) Video cross bar distributor
JPS60236509A (ja) 差動可変増幅回路
JPS61145918A (ja) 電子ボリユ−ム回路
US3395336A (en) Calibrated variable impedance network
US4074215A (en) Stable gyrator network for simularity inductance
JP2527657Y2 (ja) 継電器整定回路
US4337440A (en) Electronic cascade circuit comprising a circuit having controllable transfer characteristics and a two-port
JPH0482304A (ja) 並列動作マイクロ波半導体増幅器
JPH06163217A (ja) 可変抵抗器
JPH01264305A (ja) 電子ボリウム回路
JPH04906A (ja) 可変抵抗器
JPH04225610A (ja) 加算増幅回路
JPH0129101B2 (zh)
JPS6125312A (ja) 増幅装置
JPS5818761B2 (ja) 可変抵抗装置
JP3178016B2 (ja) 信号入力選択回路
JPH04314305A (ja) 電子ボリウム回路
JPS58121808A (ja) トランスレス平衡出力回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees