JPS58121808A - トランスレス平衡出力回路 - Google Patents

トランスレス平衡出力回路

Info

Publication number
JPS58121808A
JPS58121808A JP411982A JP411982A JPS58121808A JP S58121808 A JPS58121808 A JP S58121808A JP 411982 A JP411982 A JP 411982A JP 411982 A JP411982 A JP 411982A JP S58121808 A JPS58121808 A JP S58121808A
Authority
JP
Japan
Prior art keywords
output
circuit
operational amplifier
output circuit
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP411982A
Other languages
English (en)
Inventor
Suketaka Ito
伊藤 融孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP411982A priority Critical patent/JPS58121808A/ja
Publication of JPS58121808A publication Critical patent/JPS58121808A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は例えば業務用音響機器の出力回路に使用して好
適なトランスレス平衡出力回路に関し、特に不平衡出力
回路としたときにも出力信号レベルの低下がない様にし
たものである。
一般に業務用音響機器の出力回路としては平衡出力回路
と称される所謂トランスな用いたフローティング出力回
路が使用されていたがこのトランスを使用したフローテ
ィング回路は低域での歪。
周波数特性及び位相特性に問題があった。又最近の半導
体回路技術の進歩に伴い、このトランスを用いたフロー
ティング出力回路の代りにトランスを用いない第1図に
示す如きトランスレス平衡出力回路を使用することが提
案されている。この従来のトランスレス平衡出力回路に
つき第1図Y:#照して説明するに第1図に於いて、(
1)は入力信号源を示し、仁の入力信号源(1)の一端
を接地し、この人力信号@ 11)の他端を第1の演算
増幅回路(2)の非反転入力端子■に接続すると共にこ
の他端を抵抗器(3)を介して第2の演算増幅回路(4
)の反転入力端子θに接続し、第1及び醜2の演算増幅
回路(2)及び(4)の夫々の出力側より出力端子(5
)及び+61 Y夫夫導出し、この第1の演算増幅回路
(2)の出力*1−このilの演算増幅回路(2)の反
転入力端子OK接接し、この縞2の演算増IIIA回路
(4)の出力側を抵抗器(7)を介して、この第2の演
算増幅回路(4)の反転入力端子<−)に接続し、この
第2の演算増幅回路(4)の非反転入力端子■を接地し
、出力端子(5)及び(6)より出力信号を得る様にな
されている。この第1図の従来のトランスレス平衡出力
回路は!gl及び第2の演算増幅回路(2)及び(4)
は互に逆位相の出カイI!r号か得られ、平衡出力回路
として動作する。
然しなから斯る第1図に示す如き従来のトランスレス平
衡出力回路に於いて必要に応じ不平衡出力回路として使
用する為K()ランスを用いた7−−テインク出力回路
は一趨を接地し、不平衡出力回路とすることか出来、と
きとしてこのような白 不平衡出力回路として使用する仁とかある。)出力端子
(51又は(6)のいずれか一方を接地したときには、
この出力信号のレベルは平衡出力回路の出力信号のレベ
ルの+、電圧利得で6dB低下する不都合があった。
本発明は斯る点に鑑み不平衡出力回路として使用したと
きにも出力信号レベルの変化のないトランスレス平衡出
力回路を提案せんとするものである。
以下1i!2図を参照しながら本発明トランスレス平衡
出力回路の一冥施例九つき説明しよう。この第2図に於
いてlR1図に対応する部分には同一符号な付し、その
t7pI$lfl説明は省略する。
ali2図に於いて(1a)及び(1b)は夫々人力信
号源を示し、2等人力信号源(1a)及び(lb)は通
常は互に逆相の信号音発生する如くする。応等入力信号
源(1a)及び(1b)の−漏及び他111Y夫々接地
すると共にこの入力信号源(1a)の他端な抵抗器(8
)を介して第1の演算増幅回路(2)の非反転入力端子
■に接続し、又人力信号61(lb)ノーnAY抵K 
器(91な介して第2の演算増幅回路(4)の非反転入
力端子■に接続する。之等縞1及び第2の演算増幅回路
(2)及び(4)の夫々の出力I411t−夫々抵抗器
αe及びαυを介して夫々一方及び他方の出力端子(δ
I及び(6)に接続すると共に之等籐1及びlR2の演
算増幅回路(2)及び(4)の夫々の出力側を抵抗器a
−及びQsの直列回路な介して互に接続する。又之等嬉
1及びlR2の演算増幅回路(2)及び(4)の夫々の
反転入力端子eV互に接続し、この接続点を抵抗@al
及び−の互の接続点に接続し、之等第1及び縞2の演算
増幅回路(2)及び(4)の夫々の反転入力端子○【仮
想接地電位vGとする。又第1の演算増幅回路(2)の
非反転入力端子、■を抵抗器(14t−介して他方の出
力端子(6)に接続し、第2の演算増幅回路(4)の非
反転入力端子■を抵抗器a9を介して一方の人力亀子(
5)K接続する。
以″F纂2図の動作につき説明するに、人力信号源(l
a)及ヒ(lb)ノIIE圧t’夫#ex及びex ト
L、抵抗! +8) 、 +9J 、 Q4) 、 u
i 、 rig 、 (13、(1(I及びaυの夫々
の抵抗値kL1 + R2* R3* ”4 * R1
* R8m ”?及びR8とし1第1及び第2の演算増
幅回路(2)及び(4)の夫々の出力側の電圧tθ1及
び02とし、一方及び他方の出力端子(5)及び(6)
の夫々の出力電圧を夫々E1及びR2とする。
先ず平衡出力回路としての動作につき説明する。
演算増幅回路(2)の入力インピーダンスは無限大と考
えられるので抵抗器(8)を流れる電流と抵抗器α4を
流れる電流とは等しい。従って であり、仁の逆数も等しいこととなる。
演算増幅回路(4)側に於いても同様でありが成立する
又抵抗器CL3及び(13を流れる電流は等しいからか
成り立つ。式tl)よりVQ Y求めるととなる。この
式(4)を式+2) K代入するととなり、文武(3)
及び式(4)より が得られる。ここで01 ’= g1θ2−R2と仮定
すると式(6)は となり、文武(5)を変形すると となる。この式17) 、 18)は となる。ここで)Ll、 R2、R3、R4、as及び
R6の夫々の1[v等しくRとすると が得られ、 El = et   R2= 62 となり、ezは通常elの逆相信号であり、トランスな
使用したフローテング回路と同様の平衡出方信号か得ら
れることがわかる。
又不平衡出力回路として動作させる為一方及び他方の出
力端子157161の片側例えば他方の出方端子(6)
を接地したときは前人(4)よりE2=;Qであるから であり、これ1式(2)K代入すると となり、又これ1式(3)K代入するとt3C1 (Rs十町)       = Rsθ1+R5θ2 
     ・・・・・・・・・・・・・・(6)R1+
R3 となる。式+57 (61より となる。ここで”1 t R2r a3p R4p R
5及びR6の[Y夫夫Rとすると E1=  (R2el −R”ez) = et−ez
・−・−・−−−−−−(91糺2 が得られ、出力信号のレベルはezは通常etの逆相信
号であるので平衡出力回路の時と同一であることがわか
るっ 次に人力信号源(1a)及び(1b)の一方例えば人力
<W Ng <la) 1に接地即ちe1=0としたと
きで平・鳶出力回路として動作させる場合につき115
L明する。
このときは式(10よりex = oであるからE]=
O Fi2 =62 が得られ、他方の出力端子(6)は一方の出力端子(5
)又は接地に対して621!位である。
又このときで不平衡出力回路とすべく他方の出力端子(
6)を接地したときは式(9)よりg1= −ezが得
られ、上述より他方の出力層子(6)が接地されていな
いときはR2= 62であり、jdl== oであった
が、この他方の出力端子(6)が接地されるとE2=0
であり、一方の出方端子(5)Kは反転したez即ちE
l ”’ −82が得られることがわかる。
以上述べた如く本発明に於いては平衡出力回路として動
作すると共に不平衡出力回路としても動作し、この不平
衡出力回路として動作させたときにも一方及び他方の出
力端子(5)及び(6)間に得られる出力信号レベルは
平衡出力回路として動作させたときと何等変化すること
のない利益がある。
尚本発明は上述実施例に限ることなく本発明の要旨を逸
脱することなくその他種々の構成が取得ることは勿論で
ある。
【図面の簡単な説明】
m1図は従来のトランスレス平衡出力回路の例を示す接
続図、第2図は本発明トランスレス平衡出力回路の一実
施例を示す接続図である。 (la)及び(lりは夫々人力信号源、(2)及び(4
)は夫々演算増幅回路、(5)及び(6)は夫々一方及
び他方(7)出力端子、+81 、191 、 (1(
1、(11) 、 t17J 、 Q3 、 (141
及びα9は夫々抵抗器である。 第1図

Claims (1)

  1. 【特許請求の範囲】 一方の人力亀子t−縞1の抵抗器を介して菖1の演算増
    幅回路の非反転入力端4に!I続すると共に他方の人力
    端子を第2の抵抗器な介して第2の演算増幅回路の非反
    転入力端子に接続し、上記第l及び縞2の演算増幅回路
    の夫々の出力側を第3及び縞4の抵抗器を夫々介して一
    方及び他方の出力端子に接続すると共に上記!11及び
    II2の演算増幅回路の夫々の出力1iIt−第5及び
    第6の抵抗器の直列回路【介して互に接続し、上記[1
    及び纂2の演算増幅回路の夫々の反転大刀端子を互に接
    続し、該接続点を上記第5及び第6の抵抗器の接続点に
    接続し、上記第1の演算増幅回路の非反転入力端子を第
    7の抵抗器を介して上記他方の出方端子に接続すると共
    に上記第2の演算増幅回路の非反転入力端子を纂8の抵
    抗器を介して上記一方の出力端子に接続したことt%黴
    とするトランス子嚢出力1g回路。
JP411982A 1982-01-14 1982-01-14 トランスレス平衡出力回路 Pending JPS58121808A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP411982A JPS58121808A (ja) 1982-01-14 1982-01-14 トランスレス平衡出力回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP411982A JPS58121808A (ja) 1982-01-14 1982-01-14 トランスレス平衡出力回路

Publications (1)

Publication Number Publication Date
JPS58121808A true JPS58121808A (ja) 1983-07-20

Family

ID=11575892

Family Applications (1)

Application Number Title Priority Date Filing Date
JP411982A Pending JPS58121808A (ja) 1982-01-14 1982-01-14 トランスレス平衡出力回路

Country Status (1)

Country Link
JP (1) JPS58121808A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4897610A (en) * 1987-04-29 1990-01-30 Stichting Voor De Technische Wetenschappen Negative-feedback amplifier with accurately defined input or output impedance combined with high or low output or input impedance respectively
US5150071A (en) * 1990-03-29 1992-09-22 Alcatel Cit Differential output stage for electronic equipment

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4897610A (en) * 1987-04-29 1990-01-30 Stichting Voor De Technische Wetenschappen Negative-feedback amplifier with accurately defined input or output impedance combined with high or low output or input impedance respectively
US5150071A (en) * 1990-03-29 1992-09-22 Alcatel Cit Differential output stage for electronic equipment

Similar Documents

Publication Publication Date Title
JP2593080B2 (ja) 差動リセット安定化ラッチ
JPS63283307A (ja) 信号変換回路
JPS58121808A (ja) トランスレス平衡出力回路
JPH0265514A (ja) 差動増幅回路
JPH0159767B2 (ja)
JPH0547868B2 (ja)
US7180357B2 (en) Operational amplifier integrator
JPS6228606B2 (ja)
US3943432A (en) Electronic feeding bridge
JPS6364085B2 (ja)
SU1689926A1 (ru) Управл емый источник тока
GB1456134A (en) Resistance-capacitance impedance transformer
JPH02301208A (ja) 利得調整回路
JPS6190505A (ja) 差動増幅回路
JPS581852B2 (ja) デンアツセイギヨガタカヘンテイコウゲンスイキ
SU1107069A1 (ru) Преобразователь сопротивлени в напр жение
JPS6229924B2 (ja)
SU1518871A1 (ru) Двухполупериодный выпр митель
JPS59146217A (ja) 2進化重み付け定電流源回路
JPS616910A (ja) トランジスタ増幅器
JP2569944B2 (ja) カレントミラー回路
JPS6322666B2 (ja)
JPH0153523B2 (ja)
JPS62207964A (ja) 実効値変換回路
SU593300A2 (ru) Устройство дл получени двух равных противофазных напр жений