TW396703B - Synchronizing circuit for FM multiple broadcasting - Google Patents

Synchronizing circuit for FM multiple broadcasting Download PDF

Info

Publication number
TW396703B
TW396703B TW087104603A TW87104603A TW396703B TW 396703 B TW396703 B TW 396703B TW 087104603 A TW087104603 A TW 087104603A TW 87104603 A TW87104603 A TW 87104603A TW 396703 B TW396703 B TW 396703B
Authority
TW
Taiwan
Prior art keywords
circuit
search
data
synchronization
synchronous
Prior art date
Application number
TW087104603A
Other languages
English (en)
Inventor
Kazuhiro Kimura
Yutaka Hirakoso
Shigeaki Hayashibe
Takahiko Masumoto
Hiroshi Kaneko
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP07999597A external-priority patent/JP3349385B2/ja
Priority claimed from JP07999697A external-priority patent/JP3322599B2/ja
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Application granted granted Critical
Publication of TW396703B publication Critical patent/TW396703B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0058Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with channel identification means
    • H03J1/0066Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with channel identification means with means for analysing the received signal strength
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/35Arrangements for identifying or recognising characteristics with a direct linkage to broadcast information or to broadcast space-time, e.g. for identifying broadcast stations or for identifying users
    • H04H60/37Arrangements for identifying or recognising characteristics with a direct linkage to broadcast information or to broadcast space-time, e.g. for identifying broadcast stations or for identifying users for identifying segments of broadcast information, e.g. scenes or extracting programme ID
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/20Arrangements for broadcast or distribution of identical information via plural systems
    • H04H20/22Arrangements for broadcast of identical information via plural broadcast systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H2201/00Aspects of broadcast communication
    • H04H2201/10Aspects of broadcast communication characterised by the type of broadcast system
    • H04H2201/13Aspects of broadcast communication characterised by the type of broadcast system radio data system/radio broadcast data system [RDS/RBDS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Circuits Of Receivers In General (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

A7 _I_B7_ 五、發明說明(1 ) 發明持術 發明所靨夕持術頜诚 (請先閱讀背面之注意事項再填寫本頁) 本發明係關於一種可接收DARC方式之FM多重廣播的接 收機,尤其是關於一種具有前方保護電路或後方保護電路 的同步電路。 習知夕持衞 現在,作為FM多重廣播者,有在歐洲廣被使用的RDS( Radio Data System:無線電波傳送資料糸統)方式,和在 日本進行的DARC(Data Radio Channel)資料無線電波傳送 頻道)方式。 RDS方式之資料,包含有(1)程式識別資料(PI資料)、 (2)廣播局名資料(PS資料)、(3)同一節目廣播中之另一廣 播局的頻率表(AF表)、(4)節目内容之識別資料(PTY)、( 5)音樂或會話之識別資料(Μ/S資料)、(6)交通資訊局之識 別資料(TP)、及(7/"交&資訊廣播中之識別資料(TA)等。 經濟部智慧財產局員工消費合作社印製 並且,現行矣RDS行/車接收機,係利用該等資料,而 現在接收局的接%狀隨著車輔之移動而惡化時,具有 切換成同一節目廣播/之另一廣播局的搜尋功能。例如, 在被稱為AF搜尋的搜尋功能中,首先解調同一節目廣播局 的頻率表(AF表),而依序將接收頻率切換成載於該表中之 頻率的局上K核對其接收電場強度,且檢測出接收電場強 度為最大的AF局。其次解調被檢測出的AF局之P I資料Μ判 定是否與現在接收局的ΡΙ資料一致。若為一致時就接收該 接收電場強度為最大的AF局。若為不一致時,即接著解調 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 39 5 0 8 經濟部智慧財產局員工消費合作社印製 A7 __B7_ 五、發明說明(2) 接收電場強度較大的AF局之PI資料K判定是否與現在接收 局的PI資料一致,K後,依序進行該動作。有必要判定PI 資料之理由,係在於載於AF表中之內容在實際上有時不會 廣播RDS,或是因存在多數同一頻率的局,而pi資料多有 不同的緣故。 然而,如第1圖及第2圖所示,RDS之資料,係將104位 元當作1組而反覆被傳送。1個組係各由26位元構成之4區段 所組成,各區段係由16位元之資料部和10位元之核對位元 所構成。位元速率為1.1875KHz,1區段以約22«1秒的速度 發送。因而,1組Μ約88m秒的速度反覆發送。在RDS之資 料傳送方式中有販本A和版本B。在版本A的情況,PI資料 係被分配於4區段中之第一區段中。因而,PI資料之反覆 週期約成為88m秒。在版本B的情況,PI資料即被分配於4 區段中之第一區段及第三區段中。因而,PI資料之反覆週 期約成為44m秒。因此,若進行並用PI資料之檢測的AF搜 尋,則為了解調AF局之PI資料而將加上上述之反覆週期, RDS資料之區段同步週期就有必要為。 另一方面,如第3 ,DARC之資料,係M288位元 構成1區段。進而Μ #7 2區段/ώ成1框而反覆被傳送。272區 段中82區段為訂正錯的區段(垂直同位,Vertical parity),剩餘190區段為資訊區段。再者,該資訊區段之 288位兀,係由訂正錯誤用(水平同位,horizontal parity) 82位元,檢測錯誤用CRC14位元、資訊17 6位元及 用於區段及框同步檢測之區段識別碼 (BIC: Block Identification Code)用16位元所構成。訂正錯誤 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 39508 --------------------訂-----.---'線 (請先閱讀背面之注意事項再填寫本頁) A7 __B7_ 五、發明說明(3 ) (請先闓讀背面之注意事項再填寫本頁) 用之區段的288位元係由訂正錯誤用272位元和BIC用16位 元所構成。位元速率為16KHz,1區段係M18m秒的速度發 送。因而,1框Μ約5秒的速度反覆發送。 今後,在歐洲將採用從同一廣播局中廣播RDS方式和 DARC方式的FM多重廣播。因而,在具有並用上述ΡΙ資料之 檢測之AF搜尋功能的RDS接收機上,更進一步追加其前端 為共通且為DARC方式的FM多重解調功能時。在RDS之AF搜 尋中Kl50m秒程度不僅可中斷接收局的現在聲音而且還可 中斷DARC的資料。 在DARC方式之資料解調中,區段同步電路及框同步電 路是需要的,而且即使兩同步電路因少許的雜訊等而無法 接收正確的資料亦具有保持同步狀態或持有臨界值的前方 保護功能。但是,在超過該臨界值而無法正確接收資料時 就將脫離同步,一旦脫離同步時要在再次同步(後方保護) 之前就需要花費相當的時間。 經濟部智慧財產局員工消費合作社印製 因而,在150m秒之期間DARC資料中斷時,DARC資料就 會連續8區段Μ上無法檢測出同步用的BIC,即使有前方保 護功能亦會有現在接收局之DARC的同步會脫離之虞。接著 ,一旦同步脫離時要在再次取得同步之前,被接收的資料 之處理(錯誤訂正)就無法進行,且此期間所接收的資料就 會變成無效。 另外,區段同步電路及框同步電路,具有後方保護電 路,即使因多少的雜訊等而有1〜2位元程度錯誤的BIC只 要在預定的時間内數次檢測出BIC就會從非同步狀態拉至 3 9 5 0 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 B7_ 五、發明說明(4 ) (請先閱讀背面之注意事項再填寫本頁) 同步狀態者。但是* 一旦因錯誤的資料而使後方保護電路 拉至同步狀態時,會依前方保護電路之功能,而使誤同步 狀態繼續。 因而,在如上述進行AF搜尋時,在現在接收局中對於 DARC資料而言同步電路在非同步狀態期間中接收他局時, 同步電路就有K他局之DARC資料或雜訊進行同步拉入的可 能性。此時,即使將頻率送回現在接收局,同步電路亦會 K他局的資料時間而動作,而在判定前方保護電路為脫雛 同步之前的期間內,誤鎖狀態會繼續。在誤鎖狀態中,由 於無法正確進行區段同步、或框同步,所Μ無法獲得正確 的資料而此期間所接收的資料就會變成無效。 再者,在DARC方式的FM多重資料中,亦有與RDS同樣 的AF(代替頻率)表,而Μ後在DARC方式之車輔用接收機中 ,亦會具備有與RDS接收機之AF搜尋同樣的搜尋功能。因 而,即使在DARC方式單獨之行車用接收機中,在執行AF搜 尋等的搜尋功能時,亦會發生與上述同樣的問題。 發明的概要 經濟部智慧財產局員工消費合作社印製 本發明之目的係在於:提供一種即使進行A F搜尋而 DARC資料被中斷,DARC之同步亦不會脫離,且可進行良好 的DARC資料之接收的FM多重廣播接收機。 並且,本發明之目的係在於:提供一種即使因A F搜尋 等而在DARC資料接收局Μ外中一旦變更接收頻率時,DARC 之同步電路亦不會因錯誤而鎖住,且可進行良好的DARC資 料之接收的FM多重廣播接收機。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4 3 9 50 8 A7 ___B7_____ 五、發明說明(5 ) (請先闓讀貲面之注意事項再填寫本買) 依據本發明,則即使進行並用R D S中之P I資料之檢測 的AF搜尋等的搜尋而DARC資料的中斷時間很長時,因於 DARC之同步亦不會脫雛,所Μ可從搜尋結束後之接收資料 中進行資料處理(錯誤訂正),且無效的資料會變無。尤其 是,在具有AF搜尋功能的RDS接收機中,追加前端為共通 且為DARC方式的FM多重解調功能時很有效。 依據本發明,則在現在接收局的資料中無法取得同步 時,即使進行他局之搜尋亦可防止在他局之資料時間內發 生同步的情形,且在搜尋完成後,可在現在接收局上迅速 取得同步。因此,可從搜尋結束後之同步確立的接收資料 中進行資料處理(錯誤訂正),而無效的接收資料會變少。 圖忒夕簡遛說明 第1圖為RDS之版查_1之_直^料―構一造—的-例示圔。 釋2圖為RDS之版本Β之實料的例示圖。 第3圖為D ARC之實料構1的例示圖。 .. -.............. '- 第4凰_|示包倉本發明之同步電農,之F Μ良I廣播接收 〆 / ___ " 一. ..... 的方塊圖。 經濟部智慧財產局員工消費合作社印製 第5圖顯示實施形態之樣成的方塊圖。 《........ ' ' ' ·...........— 第6圖顯示前方保護控制電路^及前方保護電路的構成 圖。 第7圔顯示實廊.形態之要部動作的時序圔。 .........-..........——' 第i圖I示實施形態之動作的時序圖。 ...... 第一 .9圔顯示J一二實施形態之擭成的方塊圔。 第10圖顯示B 1C檢測電路—及B 1C檢靜控制電|的構成圖 3 95 08 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 ___B7___ 五、發明說明(6 ) 〇 · (請先閱讀背面之注意事項再填寫本頁) 第11圖為B I C之位元模式的例^_圖〇 第12、圖顯示另二實m之動作的時序圔_ 〇 第13圔顯示實施_形_態的搆_成圖。 ^ -J, - Λ·,·>- c; ,ιτ,-Γ.-,·'-^-:··· *'~r^ 一-----一 第1 4圖顯示第1 3圖之實ρ至i j的一要携^_齓.。 ... , 發明夕富油;形態 第4圖係顯示包含本發明實施形態之DARC同步電路 314之FM多重廣播接收機全體構成的方塊圖,該接收機係 為當RDS和DARC之兩方式的FM多重廣播從同一廣播局發送 時,可接收該廣播的構成。 經濟部智慧財產局員工消費合作社印製 亦即,在FM前端301上,依序連接有IF放大器302、多 工器3 0 3、AF放大器3 0 4及揚聲器3 0 5,同時在IF放大器 上,設有用以輸入其輸出之複合信號^J/RTfS接收電路3 0 8 a 和DRAC接收電路312a。RDS接收電路308a,係由載波頻率 57KHz之帶通濾波器3 0 8、用Μ進行BPSK解調的RDS解調器 309、基於解調資料Μ進行同步再生的RDS同步電路310及 用Μ執行錯誤訂正的RDS錯誤訂正電路311所構成。DARC接 收電路312a,係由載波頻率76ΚΗζ之帶通濾波器312、用Κ 進行L-MSK解調的DARC解調器313、基於解調資料Μ進行同 步再生的DARC同步電路314及用Μ執行錯誤訂正的DARC錯 誤訂正電路315所構成。接著,錯誤訂正後之RDS資料及 DARC資料,係被輸人至控制器316中且在FM多重資料處理 部316b中執行各自的資料處理。 在控制器316上設有選局控制器316a,藉由在被連接 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 6 39 5 0 8 經濟部智慧財產局員工消費合作社印製 A7 B7_ 五、發明說明(7) 於FM前端301的PLL頻率合成器306上送出頻率資料Μ進行 選局控制。換句話說,在進行R D S之A F搜尋等的搜尋動作 時將與現在所接收的局不同的頻率資料送至PLL頻率合成 器306上,並從該搜尋動作之開始時點至結束時點為止將 搜尋信號送至DARC同步電路314上。 其次,第5圖係顯示區段同步電路之DARC同步電路314 的構成。 首先,101為BIC檢測電路,用K從接收資料中檢測區 段識別碼(BIC)者;102為區段同步用288進制計數器 (block synchronous 288 counter)用 Μ 計數 16KHz之糸 統時脈(與DARC之位元速率同一頻率的時脈),且Ml區段 即B 1C之反覆18m秒間隔產生脈衝者;103為閘極電路,用 Μ取得B I C檢測電路1 0 1和2 8 8進制計數器1 0 2之初期的同步 者;104為時間一致/不一致檢測電路104,用Κ比較BIC檢 測電路101和288進制計數器102之輸出脈衝的產生時間者。 該BIC檢測電路101、區段同步用288進制計數器102、閘極 電路103及一致/不一致檢測電路104,係用Κ構成同步檢 測電路。接著,在一致脈衝Ρ1被輸出時,BIC檢測電路101 就可正確從接收資料中檢測出BIC。另一方面,在不一致 脈衝Ρ2被輸出時,BIC檢測電路101會Μ無法檢測或算錯的 時間來檢測Β I C。 1 0 5為後方保護電路,愫當一致脈衝Ρ 1 Μ預定次數(Μ ) 輸入時,使區段同步確立(從非同步變同步狀態)者;106 為前方保護電路,係當不一致脈衝Ρ2Κ預定次數(Ν)輸入 ------------hM--------訂-----.---_•線録 (請先闓讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 7 3 95 0 8 A7 B7 ___ 五、發明說明(8) (請先閱讀背面之注意事項再填寫本頁) 時,脫離區段同步(從同步變成非同步狀態)者;108為前 方保護控制電路,係按照搜尋信號K決定是否使不一致脈 衝P2及一致脈衝P1朝前方保護電路106通過者。進而,107 為同步判定電路,用Μ判定前方保護電路106及後方保護 電路105之狀態而輸出同步信號BL者。 因此,將本發明特徵之前方保護電路106及前方保護 控制電路108的詳細電路圖和顯示其動作的時序圖分別顯 示在第6、7圖中。 第6圔所示,前方保護控制電路108,係由一個反相器 (inverter)401及二個及閘(AND GATE)402、403所構成。 接著,搜尋信號S係透過反相器401而輸入至及閘402、 40 3上。又,P1—致脈衝被輸入至及閘402上,而P2不一致 脈衝被輸入至及閘403上。因而,當搜尋信號SM高位準進 行搜尋時,及閘40 2、40 3之輸出,就會被固定在低位準上 。另一方面,當搜尋信號SK低位準未進行搜尋時* P1-致脈衝及P2不一致脈衝就會各自當作時脈信號ck及預置信 號(preset signal)而從及閘402、403中輸出。 經濟部智慧財產局員工消費合作社印製 又,前方保護電路106,係由反或閛(NOR GATE)404、 三個反相器405、406、407、一個及閘408及三個正反器( flip flop)40 9、410、411 所構成。三個正反器 409、410 、411的J端子上,係透過反相器405、406、407而連接有 資料端子DO、Dl、D2*在預置信號為高位準時,會在各正 反器409、410、411上各自被預置DO、D1、D2。又*來自 前方保護控制電路108之時脈信號ck,在通過反或閘4 04之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 8 39508 經濟部智慧財產局員工消費合作社印製 A7 B7_____五、發明說明(9 ) 後,會反轉輸入至正反器409之時脈端子CK上。在反或閘 404之另一輸入端子上,會輸入及閘408的輸出。 正反器409之輸出Q1,係輸入至及閘408,同時被反轉 輸入至正反器410的時脈端子CK。又,正反器410之輸出 Q2,被輸入至及閘408,同時被反轉輸入至正反器411的時 脈端子CK。接著,正反器411之輸出Q3輸被入至及閘408。 因而,依P1—致脈衝之高位準,預置值(N值= D0,D1, D2)會被反轉輸入於正反器409、410、411。例如,若預置 6時,在正反器409、410、411上,就會被預置1、〇、〇。 接著,正反器409、410、411,會變成3位元的二進制計數 器。因此,利用P2不一致脈衝之6個輸入,正反器409、 410、411就會變成1、1、1,而會從及閘408輸出高位準。 又、該及閘408之輸出,在預置信號被輸入之前,會維持 在高位準的原狀態。 第7圖之時間例中,設為N = 6(D2 = 1,D1 = 1,D0 = 0),因而 ,此情況106成為6進制計數器。首先,在第7圖之T0期間 會因P1 (—致脈衝)信號而被預置6。之後,在ΤΙ、T2及T3 時會被輸入不一致脈衝P2而增加計數器之值。但是,在 T4及T5期間由於搜尋信號S會被輸入,所Μ此期間即使P2 被輸入,計數器亦不會進行計數之增加。之後,當搜尋信號 S變無*而Ρ2信號被輸入時會再次開啟計數動作,且在Τ8 之時間內會輸出Ν進制計數器的輸出C2。又,在Τ10時搜尋 信號輸出中Ρ1信號之預置亦會被禁止。如Κ上所述,藉由 將搜尋信號S、一致脈衝Ρ1及不一致脈衝Ρ2輸入至前方保 - n ϋ _ (請先閱讀背面之注意事項再填寫本頁)
-I I.----------------I ----訂-----^---'· 聲_ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 3 9 508 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(10) 護控制電路108,就可K搜尋信號K禁止前方保護電路1〇6 的計數動作。換句話說,藉由在RDS中進行並用P1資料之 檢測的AF搜尋等,則即使在規在接收局的DARC資料被中斷 的時間很長時,亦可控制成不使DARC之同步脫離。 其次,參照第8圖之時序圖說明進行搜尋時之更具體 的動作。另外,將前方保護次數(N)設為7,將後方保護次 數(M)設為3,將現在接收局設為F0,將搜尋局設為F1。 在此例中,F1局於搜尋期間中(T6至T15的期間),F0 局的DARC資料(BIC)會消失10區段份。此時,在習知例中 ,前方保護次數(N)由於係為7所K時脈同步會脫雛。亦即 區段同步信號BL在T13〜T18之期間會變成”0”。因而,即 使回到現$接收局F 0,由於後方保護次數(Μ)係為3,所Μ 會在Τ19中變成同步狀態。另一方面,若依據本實施形態 ,則在接收搜尋局F1中,由於前方保護電路之動作會因搜 尋信號S而停止,所Κ即使BIC資料會消失而不一致脈衝Ρ2 會Κ超過前方保護次數7的次數(本例之情況為10次)輸出, 區段同步電路亦不會變成非同步。因此,從再次回到現在 接收局F0的時點(Τ17)開始就可能馬上取出DARC的資料。 然而,在本實施形態中,由於搜尋期間中不會脫離前 方保護,所Μ雖係藉由禁止輸入Μ禁止保護計數器之動作 ,但是並非被限定於此。例如,在第6圖之可預置的計數 器之情況,在發生預置信號ΡΕ中即使時脈CK被輸入由於亦 不會進行計數動作,所Μ在搜尋期間中亦可利用此功能而 預先設在預置狀態。又,第6圖中雖為3位元之二進制計數 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) Γ0~ ~~~395 0 8 (請先闉讀背面之注意事項再填寫本頁) 裝---- ^----1—— 經濟部智慧財產局員工消費合作社印製 A7 B7_ 五、發明說明(u) 器,但是若使之增加成6位元則可將前方保護次數增加至 63次。因而,搜尋期間中對於通常接收時會增加保護次數 以便不會脫離同步,極端地說,即使其設為無限大仍可獲 得同樣的效果。 另外*本發明,即使在DARC單獨的接收機中,當然亦 可適用於進行與RDS之AF搜尋同樣的搜尋之情況。 其次,就其他的實施形態加K說明。在本實胞形態中 ,如第9圖所示。在後方保護電路105的前段上,具有BIC 檢測控制電路109。又,前方保護控制電路108,未被設置 。其他的構成,與第5圖相同。 B I C檢測控制電路10 9,係為在搜尋信號S為” 1 ”的狀態 ,即搜尋期間中用K禁止BIC檢測電路101之輸出的電路, 該電路係在搜尋期間中實質上使後方保護電路之動作停止 。但是,作為BIC檢測控制電路109,在搜尋期間中,亦可 為禁止其為輸入之接收資料的構成,K取代禁止BIC檢测 電路101之輸出者。 因此,第10圖及第11圖係各顯示本發明特黴之BIC檢 測控制電路1 0 9的詳细電路和B I C之位元模式。 利用第10圖之四個比較電路501、502、503、504,比 較圖11所示之位元模式(BIC1〜4)和接收資料,比較之結 果,在BIC1〜4之任一模式中若接收資料為一致的話,則 或閘(OR GATE)506之輸出的BICDE1就會變成”1” 。另外, 錯誤位元容許數設定部5 0 5,係用Μ設定比較中之錯誤容 許數者。BIC檢測控制電路109係由及閘507及反相器508所 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) Π 一~3 95 0 8 ------------装--------訂-------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 B7_ 五、發明說明(12) 構成,從圖面中可明白,在搜尋期間中(S = l)即使BIC被檢 測出而BICDE1變成”1”,輸出(BICDE2)亦會保持”0”之原狀 。另一方面,在未搜尋之通常接收時(S = 0)會變成輸出 (BICDE2)=BICDE1,且可獲得通常之BIC檢测輸出。另外, 錯誤位元容許數暫存器505係為即使M16位元所構成的BIC 和接收資料與預定位元數不一致時,用K設定作為該 BIC的容許位元數者。通常此值被設定為1〜3,若此值為0 時,在弱電場之接收時等,接收BIC有錯誤時就無法檢測 出。 其次,參照第12圖之時序圖說明進行搜尋時之更具體 的動作。另外,前方保護次數(N )設為7,後方保護次數( M)設2,將現在接收局設為F0,將F1設為搜尋局。此例, 係顯示現在接收局F0之接收電場強度降低,而BIC因雜訊 等而於T 2〜T 8之期間消失而脫離同步的情況。在此狀態下 ,F1局進行搜尋的情況(T9),習知例中*在T10、T11之期 間檢測F1局的BIC時,同步電路在F1局之資料的時間內後 方保護電路會檢測同步。因而即使在T 1 2時即使F 0局回到 接收頻率,亦可利用前方保護電路之動作在T18之前KF1 之資料時間使同步電路動作(錯誤區段同步)。正確而言在 F0之資料時間內取得同步者係由T 20所完成。 另一方面,依據本發明,則在搜尋信號產生期間中( S = l)被檢測出的BIC會被忽略(T10、T11)。因而在F1局之 搜尋結束之後,在T13、T14所檢測出的F0局之資料時間內 會得到同步(T 1 4)。因此,在非同步狀態中,即使在他局 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 12 39 5 0 8 (請先閱讀背面之注意事項再填寫本頁) I_.装--------訂--------線- _____^7_____ _____^7_____ 經濟部智慧財產局員工消費合作社印製 A7 五、發明說明(13) 變更接收頻率,在他局之資料時間内不會發生DARC之同步 ’且若回到現在接收局而正確檢測出BIC的話就可馬上確 立同步。 然而,在Μ上說明之實施形態中,雖然搜尋期間中被 檢測出的BIC會被忽略,且未拉入闻步,但是即使依第13 圖所示之電路,在搜尋期間中,亦可實質上使後方保護電 路105停止。 亦即,如第1 3圖所示,在Κ Μ進制計數器所構成的後 方保護電路105之輸入段上設置後方保護控制電路800,依 此搜尋期間中(S = l),就會禁止作為時脈Ck之一致脈衝Ρ1 、及作為預置信號preset之不一致脈衝P2供給至後方保護 電路105上。後方保護電路1〇5和後方保護控制電路800之 詳细電路,係如第14圖所示。 如上所述,後方保護控制電路8 0 0,係為與第6圖所示 之前方保護控制電路108相同的構成,由一個反相器901及 二個及閘902、903所構成。接著,利用搜尋信號S之高位 準,禁止來自及閘902、903的輸出。又,後方保護電路 105,係由與前方保護電路相同的二進制計數器所構成, 由一個反或閛904、三個反相器905、906、907、一個及閘 908、及三個正反器909、910、911所構成。接著,利用 P2不一致脈衝,在正反器909、910、911上預置值(M值= D0,D1,D2之反轉)會被設定,並將P1—致脈衝往上計數至 預置值為止。 然而,本發明並非被限定於上述實施形態者。例如, 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 1 3 39 5 0 8 (請先閱讀背面之注意事項再填寓本頁) ______------------------k ----訂-----^—-線 ilr—I— A7 ___Β7___ 五、發明說明(14) (請先閱讀背面之注意事項再填寫本頁) 在第14圖之可預置之計數器(909,910,911)的情況,在發 生預置信號ΡΕ中即使時脈CK被輸人由於亦無法進行計數動 作’所Κ在搜尋期間中利用此功能亦可預先設在預置狀態 。又,第14圖中雖為3位元之二進制計數器,但是若使之 增加成6位元則可將後方保護次數增加至6 3次。因而,搜 尋期間中對於通常接收時會增加保護次數Κ便不會脫離同 步,極端地說,即使其設為無限大仍可獲得同樣的效果。 另外,在第1 3圖中亦設在前方保護控制電路1 〇 8。 另外,本發明,即使在DARC單獨的接收機中,當然亦 可適 符號 用於進行與RDS之 說明 AF搜尋同 樣的搜尋之情況。 10 1 B I C檢測電路 102 2 8 8進制計數器 103 閘極電路 104 一致/不一致檢測電 105 後方保護電路 106 前方保護電路 107 同步判定電路 108 前方保護控制電路 109 B I C檢測控制電 路 301 FM前端 302 IF放大器 303 多工器 304 AF放大器 305 揚聲器 306 P L L頻率合成器 308 帶通濾波器 309 RDS解調器 310 RDS同步電路 311 RDS錯誤訂正電 路 312 帶通瀘波器 313 DARC解調器 314 DARC同步電路 315 DARC錯誤訂正電路316 控制器 401 ' 405 \ 406 ^ 407 反相器 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 1 4 3 9 50 8 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(β) 402 - 403 507 及 閘 40 4〜 904 反或 閛 408 及 閛 409 ^ 410 411 正 反 器 501〜 502 503 504 比 較 電 路 505 錯 誤 位元 容許數設 定部 (暫存器) 506 或 閘 50 8 ^ 901 反 相 器 800 後 方 保護 控制電路 902 - 903 908 及 閘 905 - 906 907 反 相 器 909 > 910 9 11 正 反 器 308 a RDS接收電路 312a D ARC 接 收 電 路 316a 選 局 控制 器 316b FM多 重 資 料 處理部 BL 同 步 信號 Cl Μ計數器的輸出 C2 N計數器的輸出 c k 時 脈 端 子 DO - D1 ^ D2 資 料端子 F0 接 收 局 FI 搜 尋 局 M 後 方 保 護 次 數 N 月U 方 保護 次數 PI 一 致 脈 衝 P2 不 一 致脈 衝 PE ' pres e t 預 置 信號 Q1 正 反 器4 0 9之輸出 Q2 正 反 器 410之輸出 Q3 正 反 器41 1之輸出 S 搜 尋 信 號 Λ ''' — _ ------------丨..;'-衣--------訂—r—'線 mr (請先闓讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 3 9 50 8

Claims (1)

  1. 六 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 、申請專利棘圍 1. 一多重廣播接哄用同步雷路,為區段識 別碼_之/ F _M多—里同步電路,包含 有,一一 同歩檢—至以 預定之行同步檢測者; . '-----/ r___________前方保護電路*用Μ」Μϋ^該同步檢測電^中被 _檢gUF同步之次數已確立.超過預—定值_1凰兔 K及 前方保護控Μ電路,用Μ輸7^,:脊用之书-尋信號 夂、而尋-期間^一質_^4吏—^電路之動作停 ............................................ cjJL._.盍 ° 2 . JT姐請專利範麗第1頂之同&電路上其〜中,上生F Μ多重 ,麗_g__A_m_tDARC方式之FM多重廣播資料。 3. 如申請專利範圍第2項之同步電路,其中,上述接收機 • .、 — · * —·.—,—.·· . . . . — .——.-··· ------- ----------------------- 卜,'-—為可〜痠! PARC方—式之JJ_多Lul廣播資料及上DS方式之FM 多蓴」TI置料尋伊號為用Μ選擇RDS局 J勺搜尋信號者。 4. 如申請—專―利範圍第」項之同步電路,其一中一,一前前方保 ........ ,—-........ f^... 一護電-路具—有述同步檢測電路中 :~~:,. 被檢測里裏固步_的__次數」_―前」i前方保護控制電路,係 ......1 ................ "'' _ —.....— 「在搜111_虫1®禁止前述計數器之計數動作者。 .如申請專利範圍第1項之同步電路,其中,前述前方保 · . . . -. 護控制電路,Cirii善述廣尋信號之輸入,而使前述 預定值增加者。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 16 3 9 5 0 8 (請先閲讀背面之注意事項再填寫本頁) ^--------訂-----.---1 線 ^1^· hi 晴_ |霪, A8 B8 C8 D8 六、申請專利範圍 6 . 一種P Μ多重廣播接收用同步電路,一為接收包含Μ段識 別之m中的同步電路,包含 __ —— -----一-
    經濟部智慧財產局員工消費合作社印製 同步檢測電路,1用以判定上沭區段識別碼垦莕Μ ----- ' ' ^ ________________ _ 預定之時序被檢測出以進=m檢.測者; ......--—*—— π """" !方保護電路,在—該眉一步i—iL電路中被檢測出同 #之次^數上_ .到一達―預—定—值時甩J11立同步狀態者;K及 "'後一方黹-護-控—靴電-路一選一局一用一t難尋信號 於. *— ^_而在搜尋if儒一實質-土使-前*4« .ii墓之_ i作> 止者。 7 ·(如申請專利範圍第|里之薦-步電路,其生」上述FM多重 廣播資料為DilCjfcmM多、1_廣_播資料〇 〆 8 .如申請專利範圍第7項之同步電路,其中,上述接收機 ~ 1 - — *,t ........ —· ^ - ------- , --'-^1—1 t"*-3 、,為f接收D Aia方之__F_M多重廣播資料及RDS方式之FM #.星廣.摄.置I旌_U搜尋信號為用以選擇RDS局 1里1信1者。 9 .如\申請專利範圍第6項之同步電路·其中,前述後方保 護電路具有計數器,用Μ計數在前述同步I測電路中 ·~~~- ---------------------.....________________- ―一1 . ---------------------二-....-.. 被檢測ϋ __Εΐ步的次數;前述後方保護控制電路,係 —---------" ........—.......... .- .....-------------------- —---------------- 搜尋期間m禁止前述計數器之計數動作者。 ^ ~~-一 .. . ____ __ -___ 10.如申請專利範圍第6項之同步電路,其中,前述後方保 -—~' r護篮制電路,係屋應前:述搜尋信號之輸人,而使前Μ 預定¢.、增加者。 (請先閔讀背面之注意事項再填寫本頁) 4--------訂-----.---1 線 ^!· :LIL__I__i」L;-.t 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) η 3 9 5 0 8
TW087104603A 1997-03-31 1998-03-27 Synchronizing circuit for FM multiple broadcasting TW396703B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP07999597A JP3349385B2 (ja) 1997-03-31 1997-03-31 Fm多重放送受信用同期回路
JP07999697A JP3322599B2 (ja) 1997-03-31 1997-03-31 Fm多重放送受信用同期回路

Publications (1)

Publication Number Publication Date
TW396703B true TW396703B (en) 2000-07-01

Family

ID=26420976

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087104603A TW396703B (en) 1997-03-31 1998-03-27 Synchronizing circuit for FM multiple broadcasting

Country Status (6)

Country Link
US (1) US6363063B1 (zh)
EP (1) EP0869610B1 (zh)
KR (1) KR100307791B1 (zh)
AT (1) ATE267481T1 (zh)
DE (1) DE69823914T2 (zh)
TW (1) TW396703B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6560207B1 (en) * 1998-02-24 2003-05-06 Sanyo Electric Co., Ltd. Synchronous circuit of FM multiplex broadcasting receiver
FR2789828B1 (fr) * 1999-02-17 2001-05-11 Info Telecom Procede et systeme pour accroitre la qualite de reception de recepteurs d'informations numeriques
EP1056203A1 (en) * 1999-05-26 2000-11-29 Mannesmann VDO Aktiengesellschaft Method for selection of a tuning frequency

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06112934A (ja) 1992-09-25 1994-04-22 Oki Electric Ind Co Ltd 前方保護のための同期判定方式
JP3320915B2 (ja) 1994-09-07 2002-09-03 パイオニア株式会社 ネットワークフォロー処理方法及びこれを実行するrds受信機
JP3424379B2 (ja) 1995-03-30 2003-07-07 カシオ計算機株式会社 選択呼出受信装置
US5740518A (en) 1995-04-03 1998-04-14 Casio Computer Co., Ltd. FM character data multiplex broadcasting signal receiving apparatus

Also Published As

Publication number Publication date
KR19980080858A (ko) 1998-11-25
DE69823914T2 (de) 2005-05-12
KR100307791B1 (ko) 2001-11-30
EP0869610A3 (en) 1999-09-29
US6363063B1 (en) 2002-03-26
ATE267481T1 (de) 2004-06-15
DE69823914D1 (de) 2004-06-24
EP0869610A2 (en) 1998-10-07
EP0869610B1 (en) 2004-05-19

Similar Documents

Publication Publication Date Title
TW396703B (en) Synchronizing circuit for FM multiple broadcasting
US5636249A (en) Method of and apparatus for phase synchronization with an RDS signal
JP3349385B2 (ja) Fm多重放送受信用同期回路
JP3322599B2 (ja) Fm多重放送受信用同期回路
JP2647672B2 (ja) データ多重放送受信機
JP2987273B2 (ja) 同期信号処理回路
JP3540563B2 (ja) Fm多重放送の受信装置
JP3540577B2 (ja) Fm多重放送の受信装置
JPH0575892A (ja) 信号識別回路
JPS59112766A (ja) フイ−ルド偏向駆動信号発生方法及び回路
JPH0313024A (ja) Pcm放送受信機のフレーム同期装置
JP2540694B2 (ja) 移動体fm多重放送受信機
JPH05167566A (ja) 携帯端末装置
JP3014120B2 (ja) フレーム同期検出装置
JP3510777B2 (ja) Fm多重放送受信機の同期回路
CN117724321A (zh) 惯导系统基于外部铷钟的强制对时装置及方法
JPS59122130A (ja) デイジタル位相同期制御回路
JP3067309B2 (ja) 雑音除去装置
JPH08275023A (ja) 同期信号検出回路
JPH0221183B2 (zh)
JPS63197137A (ja) フレ−ム同期方式
JPH07154359A (ja) ポインタ付替回路
JPS5880920A (ja) 受信機
JPH0430772B2 (zh)
JPH04309030A (ja) フレ−ム同期装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees