TW394900B - Emulator and system evaluation device using the same - Google Patents

Emulator and system evaluation device using the same Download PDF

Info

Publication number
TW394900B
TW394900B TW084113577A TW84113577A TW394900B TW 394900 B TW394900 B TW 394900B TW 084113577 A TW084113577 A TW 084113577A TW 84113577 A TW84113577 A TW 84113577A TW 394900 B TW394900 B TW 394900B
Authority
TW
Taiwan
Prior art keywords
tracking
bank
bus
memory
data
Prior art date
Application number
TW084113577A
Other languages
English (en)
Inventor
Hiroyuki Sasaki
Yoshikazu Aoto
Shuya Fujita
Tatsuya Suzuki
Original Assignee
Hitachi Ltd
Hitachi Microcoputer System L
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Microcoputer System L filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW394900B publication Critical patent/TW394900B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/362Software debugging
    • G06F11/3636Software debugging by tracing the execution of the program
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/348Circuit details, i.e. tracer hardware

Description

A7 B7 五、發明説明(1 ) 〔發明所靥之技術範圍〕 本發明乃關於資料處理系統之資料取得技術者’尤其 係適於利用於取得模擬器(emulator)之匯流排(bus) 上之信號的追踪記憶體(trace memory)之構成方式及追 踪控制方法者。 〔以往之技術〕 以往對新開發之微電腦應用系統(以下稱爲:使用者 系統)進行詳細之評鑑時,則使用模擬器(emulator)進 以往之系統評鑑裝置係例如在於個人電腦等之主電腦 和呈標的之使用者系統之間,連接有備有取代使用者系統 之微電腦機能之評鑑用微電腦,或取得使用者系統之匯流 排上之信號之追踪記億體等之稱之爲線路內模擬器(inci rcuit emulator)之裝置,一邊轉換使用者程式與模擬程 式加以執行,於使用者程式執行中解析記億於記億體之資 料,進而進行除錯(debug )等地加以構成。 經濟部中央標準局員工消費合作社印製 • I 1--'-1..... I ------*= 1·1 —-II --·於衣 I (請先_閱讀背&之注意事項再W寫本頁) 線 此種模擬器乃如圖9所示,由執行模擬(emu tat ion )或各種除錯機能所用之模擬控制部1 〇 1 ,及設定使用 者程式之執行停止條件,當條件成立時令使用者程式停止 之暫停控制部1 0 2,及經由探針(pr〇be) 1 0 9及使 用者系統I / F排線,來取得使用者系統之匯流排上之信 號之追踪記憶體1 0 3,及未準備有使用者系統之記億體 時被借出之取代記憶體1 0 4,及在與主電腦之間進行資 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0X 297公t ) -4 - A7 B7 五、發明説明(2 ) 料通信所用之串列介面1 0 5,以及負責其等之控制之控 制用微電腦1 0 6等所構成;自模擬器1 0 0所延長之使 用者介面排線1 0 7先端之箱(pod )部1 0 8則經由結 合於使用者系統上之MP U插座,與使用者系統連接。此 外,上述箱部1 0 8內亦設有:取代使用者系統內之微電 腦機能之微電腦。關於此種模擬器,乃曾刊載於日本歐姆 公司發行之「L S I手冊」第5 6 2頁〜第5 6 3頁(日 本昭和59年11月30發行)。 〔本發明擬解決之問題〕 於模擬器(emulator)中,若取得匯流排上之信號之 追踪記憶體(trace memory)之存取時間,較微電腦之工 作頻率爲長時,則將發生追踪資料之缺漏等問題。因此, 經由將追踪記憶體構成呈複數之區庫(bank)以交替地儲 存資料,由此來防止追踪資料之缺漏等之發明,亦曾被提 出(日本特開平6 — 52013號專利公報)》 經濟部中央標準局員工消費合作社印製 -「 - —w —I! 1、 1·— I— Sm1 *^^1 I (請t閲讀背®'之注意事項$寫本1) 惟在模擬器中,將使用者程式執行中之匯流排上之所 有信號,取自追踪記憶體係伴隨記憶容量爲有限且微電腦 之工作頻率之提高,單位時間內應取得之資料量愈加增加 之現狀下,實乃非妥當之選擇。爲此,才有設定規定之條 件(追踪條件),僅將合乎此條件時之匯流排上之信號儲 存於追踪記億體之構想。 然而,例如採用:將追踪記憶體以兩個區庫來構成, 將資料交替儲存於各區庫,同時設定規定之追踪條件,僅 本纸浪尺度適用中國國家標準(CNS ) Λ4規格(2丨OX 297公慶) -5 - 經濟部中央樣準局員工消費合作社印装 A 7 B7 五、發明説明(3 ) 將合乎此條件時之匯流排上之信號儲存於追踪記憶體等之 追踪方式時,卻有:合乎條件時之資料亦未必能交替被儲 存於兩個區庫之追踪記憶體,有時有效之追踪資料亦可能 偏向於一方之區庫;記億體內之追踪資料之儲存順序將發 生紊亂,無法辨認等之問題。 本發明之目的乃在於令追踪記億體以複數之區庫( bank)所構成之模擬器中,提供可將需要之資料以良好之 效率來儲存於追踪記憶體內之追踪記憶體之構成方式以及 追踪控制方法者。 本發明之其他目的則於令追踪記億體以複數之區庫所 構成之模擬器中提供:被取得於追踪記憶體內之資料之順 序,.不致發生散亂無序之現象,可被儲存成有條不紊之追 踪記憶體之構成方式以及追踪控制方法者。 本發明:前述以及其他目的與新穎之特徵,將從本說 明書之說明以及附圖,獲得明確之瞭解。 〔解決上述問題之方法〕 下面將說明本發明中所揭示之本發明之代表性者之概 要如下。 亦即,本發明乃令追踪記億體以複數之區庫所構成, 原則上令控制電路構造呈:將追踪資料按順序儲存於各區 庫之構成,同時亦設置追踪條件設定機構及追踪條件一致 檢測機構等,以生成表示與追踪條件一致之資料或不一致 之資料等之位元(bit)或資料(以下稱爲:有效/無效 本紙倀又度適用中國國家標準(C_NS ) A4規格(210X297公釐) —Ί i IJ Ί— II--- -- -1' (請先-閱讀背如之注意事項^^寫本買) 訂 6 A 7 ______B7 五、發明説明(4 ) 旗標),而與追踪資料一起儲存於各區庫內;等爲構成者 0 由此,追踪記億體之各區庫之記憶,乃成爲數次中僅 被存取一次,故即使追踪記億體之存取時間較微電腦之工 作頻率爲長時,亦不致發生資料之缺漏地可取得匯流排上 之信號,同時追踪資料亦將被附加有效/無效旗標加以儲 存之故,不致發生追踪記憶體內之資料之儲存順序無法辨 認之事情。 進一步,追踪記憶體之各區庫之位址,亦被構造呈: 由共同之計數器所生成之構成,而上述計數器亦被構造成 :於任何1個區庫儲存有效資料時被更新,所有之區庫被 儲存無效資料時則不被更新等之構成。故由此,將可回避 無效資料被儲存於多數追踪記憶體,因此可提高追踪記憶 體之利用效率。 〔發明之實施形態〕 下面來詳細說明本發明之一實施例。圖1乃表示本發 明之模擬器(emulator)之構成例者。 經濟部中央標準局員工消費合作社印製 (請it-間讀背面之注意事項\^§寫本頁) 在圖1中,11乃爲內藏有:具有與使用於開發之使 用者系統之微電腦同一機能之微電腦之評鑑用晶片(以下 稱爲評鑑片(eva-chip) ,2 0乃爲控制模擬器全體或與 主電腦之間進行資料通信之控制處理器(control processor) ’ 1 2 乃爲包含保持取樣匯流 排上之信號之 記憶體 之追踪電路,13乃爲:設定使用者程式之執行或追踪條 件及停止條件,於條件成立時開始追踪或令使用者程式停 本紙張尺度適用十國國家橾準(CNS ) A4規格(21〇κ297公慶) -7 - A7 B7 經濟部中央標準局員工消費合作社印裴 五、發明説明 (5 ) 止 等 之 追 踪 及 暫 停 控 制 電 路 9 1 4 乃 爲 儲 存 有 ·· 實 現 模 倣 ( emu 1 at ion〕 或各種之除錯 (debug ) 機 能 所 用 之 模 擬 控 制 用 程 式 之 固 定 R A Μ ( 隨 機 存 取 記 憶 體 ) » 1 5 乃 爲 在 評 鑑 片 1 1 與 控 制 處 理 器 2 0 之 間 進 行 通 信 所 用 之 並 列 ( pa r a 11 el ) 通 信 機 構 之 共 用 R A Μ ( sh ar ed RAM ) » 1 6 乃 爲 使 用 者 系 統 未 準 備 有 充 分 容 量 之 記 憶 體 時 9 或 爲 儲 存 使 用 者 所 開 發 之 程 式 所 使 用 而 作 爲 借 出 記 憶 體 之 模 擬 R A Μ ( emu 1 at ion RAM〕 L 7乃爲可將上述模擬 R A Μ 1 6 配 置 ( a 1 1 oca t e ) 於 位 址 空 間 之 任 意 位 置 所 用 之 位 址 映 像 ( add r es s map ) 控制電路 ] L 8乃爲 在使 用 者 程 式 執 行 中 向 匯 流 排 上 輸 出 之 位 址 信 號 或 中 me 斷 信 號 ( interrupts ig -na 1 ) 以 即 時 來 取 入 之暫存 器 等 所 構 成 之 監 視 電 路 而 因 控 制 處 理 器 2 0 參 照 此 監 視 電 路 1 8 即 可 隨 時 來 確 認 使用 者程 式 執 行狀 態 者 〇 控 制 處 理 器 2 0 乃 以 與所 謂 之 微 處 理 器 同 — 構 成 之 裝 置 由 一 個 半 導 體 晶 片 所 構 成 〇 本 實 施 例 之 模 擬 器 乃 備有 連 接 在 評 4SSb 鑑 片 1 1 之 使 用 者 系 統 之 信 Qtb 號 被 載 之 追 踪 匯 流 排 T Β S > 及 連 接 在 控 制 處 理 器 2 0 之 C P U 匯 流排 C B S 等 〇 上 述 各 種 記 憶 電 路 1 2 » 1 4 » 1 5 1 6 9 1 8 等 * 乃 各 連 接在 上 述 2 個 匯 流 排 Τ B S » C B S * 而 形 成 可 從 評 鑑 片 1 1 及 控 制 處 理 器 2 0 之 任 何 側 來 存 取 之 狀 態 0 Β F F 乃 爲 被 設 在 各 匯 流 排 Τ Β S J C B S 上 之 匯 流 排 * 而 具 有 連 接 / 遮 斷 機 能 之 匯 流 排 緩 衝 器 * L T 則 爲 可 將 匯 流 排 上 之 信 號 加 以 閂 鎖 請 先· 閲 讀 背 面·v 之 注 項 寫 本 頁 本紙张尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) 一 8 一 B7 經濟部中央標準局貝工消费合作社印装 五、發明説明(6 ) (latch)之D型正反器所構成之閂鎖電路。在上述追踪 匯流排TB S,乃含有:例如載有3 2位元之資料信號之 資料匯流排,及載有如24位元之位址信號之位址匯流排 ’及載有各種控制信號或狀態信號之控制匯流排等。 C P U匯流排C B S在圖1亦被表示成含有所有:位址匯 流排,資料匯流排及控制匯流排等之總括匯流排。 在本實施例之模擬器,上述追踪電路1 2乃由2個之 區庫記憶體BMEMO,BMEM1所構成,與各區庫記 憶體BMEMO,BMEM1相對應,追踪及暫停控制電 路1 3亦設有2組;同時,亦設有:與2個區庫記憶體 BMEMO,BMEM1共同之位址指標器(位址計數器 )50,及以來自上述追踪及暫停控制電路1 3之信號來 控制上述共同位址指標器5 0之指標控制電路7 0等。 並且設有:形成交替取得追踪匯流排T B S上之信號 於上述各區庫記憶體BMEMO,BMEM1之時鐘 CLK0,CLK1等之時鐘形成電路30,及根據表示 :從評鑑片11被輸出之使用者程式執行中或模擬程式執 行中之信號/ASEBRKAK,來形成:上述時鐘形成 電路3 0或對追踪及暫停控制電路1 3之控制信號/ RUNSTEP之信號生成電路40等。上述信號/ ASEBRKAK及控制信號/RUNSTEP之定時( timing)乃略爲相同。在此信號生成電路4 0內亦設有: 表示是否於將使用者程式按每1命令逐一加以執行之模態 等之旗標或暫存器。 請 先· 閱 讀 背 面V 之 注 意 項 寫 本 頁 裝 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -9 A/ B7 經濟部令央標準局員工消費合作社印裝 五、發明説明(7 ) 圖2乃表示上述時鐘形成電路3 0之實施例’而圖3 則表示上述追踪電路12以及追踪及暫停控制電路13等 之更詳細之實施例者。 圖2所示時鐘形成電路3 0乃由:表示從上述評鑑片 1 1所輸出之追踪匯流排TB S上之信號之有效性之信號 /ASETS,以及將基準時鐘作爲輸入信號之AND閘 3 1,及由反相器32,33,34以及NAND閘35 等所構成之單穩脈衝(one-shot pulse)生成電路3 6, 及在該單發脈衝生成電路3 6所生成之脈波被輸入於清除 端子CLR,且上述AND閘3 1之輸出信號輸入於時鐘 端子CK,同時倒相輸出端子/Q卻被反饋連接於資料端 子D所成之D型正反器3 7等所構成;而從正反器3 7之 輸出端子Q/Q將輸出互爲反相之時鐘C L K及C L K 1 。上述單穩脈衝生成電路3 6將檢出:表示從前述信號生 成電路4 0所供給之使用者程式是否執行中,或模擬程式 是否執行中之信號/ RUNSTE P之下降邊(trailing edge),以形成單穩脈衝。 上述追踪及暫停控制電路1 3,及如圖3所示,由: 設定各追踪條件之暫存器4 2,及將被設定在該暫存器 4 2之條件與匯流排B B 〇 (或B B 1 )上之信號加以比 較,以判定是否一致之比較器4 3,及根據上述 RUNSTE P信號及時鐘CLK0等來形成:批准上述 比較器4 3所作之比較動作之信號CMP E N 0 ( CMPEN1),或供給向區庫記億體BMEM0(或 請 先-閱 讀 背 面* I 事 項I裝 頁 訂 本紙浪尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -10 - 經濟部中央榡準局員工消費合作社印裝 A7 B7五、發明説明(8 ) BMEM1)之資料寫入定時之寫入控制信號/WRO ( /WR 1 )等之追踪及暫停控制電路4 1,等所構成。從 追踪及暫停控制電路4 1所输出之信號CMPE NO, CMP E N 1 ,乃在從前述信號生成電路4 0所輸出之信 號/RU N S T E P表示使用者程式爲執行中之期間,使 比較器4 3動作。 並且,上述比較器43檢出匯流排BBO (BB1) 上之信號與被設定暫存器4 2之追踪條件爲一致時,將對 區庫記億體BMEMO (BMEM1)之前段之選擇器 SEL10 (SEL11)输出:寫入有效信號WRV0 (WRV1)。此寫入有效信號乃被構造成:可作爲寫入 資料來處理之構成:經過選擇器SEL 1 〇,SWL 1 1 對區庫記億體BMEMO,BMEM1 1,有匯流排 BBO,BB1上之信號被儲存時,將在設於區庫記億體 BMEMO,BMEM1之有效旗標位元FB,有與寫入 有效信號WRD,WRV 1之電平相對應之資料被寫入, 而作爲表示從追踪匯流排被取入於區庫記憶體Β Μ E Μ 〇 •ΒΜΕΜ1之資料之有效/無效資訊被記憶(儲存)。 此外,雖未圖示,但上述追踪及暫存控制電路1 3, 亦備有:設定使用者程式之停止條件所用之暫存器,及將 被設定於該暫存器之暫停條件與追踪匯流排T B S上之信 號加以比較,若一致即對評鑑片1 1供給使用者程式之暫 行停止信號之比較器;對此等暫存器,比較器之控制信號 ,亦由上述追踪及暫停控制電路4 1來形成。 本紙张尺度適财家料(CNS ) A4規格(2U)X 297公慶) J---:--^------r 裝-- (請t閲讀背©.之注意事項再''Sfk本頁)
11T -11 - B7 經濟部中央標準局員工消費合作社印装 五、發明説明(9 ) 而且,雖無特別之限制,但在本實施例,上述位址指 檩控制電路7 0乃由NOR閘7 1所構成,位址指標5 0 則由計數電路5 1及閂鎖電路5 2所構成,同時上述各追 踪及暫停控制電路1 3內之比較器4 3之輸出信號,亦被 輸入至作爲上述位址指標控制電路70之NOR閘71, 該NOR閘7 1之輸出信號則被輸入構成位址指標器5 0 之計數電路5 1之使能端子E N。然後,在此計數電路 5 1之時鐘端子C L K,亦有來自上述時鐘形成電路3 0 之時鐘C L K被輸入,而形成:當上述追踪及暫停控制電 路1 3內之比較器4 3輸出一致檢測信號,則與時鐘 CLK0同步,使計數電路71被更新等之構成。 由此,當第1區庫及第2區庫之任何一方之追踪條件 成立,則位址指標器5 0之計數電路5 1將被更新。惟更 新乃僅與時鐘C L K 0同步來進行,故即使雙方之區庫之 追踪條件成立,位址指標器亦僅被更新一個,而不會更新 兩個。並且,向區庫記憶體BMEM1亦使計數電路5 1 之值經由與時鐘C L K 1同步被閂鎖之閂鎖電路5 2來供 給,放即使第1區庫側之比較器4 3之一致信號被输出而 計數電路5 1被更新,亦因閂鎖電路5 2保持有更新前之 值,故更新後之位址將不致有追踪信號被儲存。 在上述暫存器4 2,爲使控制處理器2 0能夠經由 C P U匯流排C B S來設定追踪條件’乃連接有C P U資 料匯流排。上述位址指標器之計數電路5 1亦爲使控制處 理器2 0能夠讀入其值,被連接於c p u資料匯流部 請 先 閱_ 讀 背 A 之, 注 意 事 項 再 i 訂 本紙張尺度通用中國國家標準(CNS ) Α4规格(210Χ297公釐) -12 - A/ B7 經濟部中央橾準局員工消費合作社印製 五、發明説明(i〇 ) CDBS。此外,爲使上述控制處理器20能夠指定上述 暫存器42,計數電路51 ,亦經由解碼器,使上述暫存 器42,計數電路5 1被連接在位址匯流排CABS。由 控制處理器2 0來指定暫存器,向資料匯流排供給資料來 進行設定。並且,由於指定計數電路,由此將可讀入其值 9 在區庫記憶體ΒΜΕΜ0,BMEM1 ,乃有來自 CPU位址匯流排CAB S及來自位址指標器5 0之計數 電路5 1之位址,經由選擇器SEL0,SEL1,選擇 性地能夠被供給其中;而在使用者程式(模擬)執行時, 則有來自位址指標器5 0之計數電路5 1 (或閂鎖電路 5 2 )之位址被供給,模擬停止時亦有CPU位址匯流排 C AB S上之位址被供給。並且,在區庫記億體 ΒΜΕΜ0,BMEM1 ,亦經由選擇器SEL10, SEL1 1 ,有區庫匯流排ΒΒ0,BB1及CPU資料 匯流排C D B S,成爲連接可能狀態,而在使用者程式執 行時,則有區庫匯流排B B 0,B B 1上之信號被供給至 區庫記憶體ΒΜΕΜ0,BMEM1 ,成爲追踪可能狀態 ,同時在模擬停止時亦有C P U資料匯流排C D B S被連 接在區庫記億體ΒΜΕΜ0,BMEM1 ,形成控制處理 器2 0可讀入區庫記憶體內之追踪資料之構成。 雖未特別限制,但在本實施例’追踪匯流排TB SI 之信號乃由閂鎖電路LT〇,LT1 ,各與反相之時鐘 C L K及C L K 1同步,被閂鎖而被輸出至上述區庫匯流 請 先 閲, 讀 背®, 之 注 意 事 項 再. 訂 線 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐) -13 - 經濟部中央標準局員工消費合作杜印裝 A7 --------B7五、發明説明(11 ) 排BB 0及BB 1上;此區庫匯流排BBO及BB 1上之 各信號,亦各被同樣與時鐘C L K 〇及C L K 1同步,進 行閂鎖動作之閂鎖電路L T 1 〇,L T 1 1閂鎖後,再經 由上述選擇器SEL10,SEL11 ,被供給至各區庫 記憶體BMEMO,BMEM1,等爲構成。 因此,由於形成:經由2個閂鎖電路,將追踪匯流排 T S B上之信號供給至區庫記憶體BMEMO,BMEM 1等之構成,將可使對區庫記憶體之寫入定時之設計成爲 容易。而且,因時鐘CLKO與CLK1乃爲反相之時鐘 ’追踪匯流排TB S上之信號將在時間系列上交替被取入 閂鎖電路LTO,LT1,而進一步,被取入之資料則將 延遲1時鐘各被供給至相對應之區庫記憶體BMEMO, Β Μ Ε Μ 1。 圖4及圖5乃爲表示追踪匯流排TB S上之信號之追 踪定時(t r a c e t i m i n g )之例子者。 圖4乃表示:追踪匯流排TB S之匯流循環(buscyc le) 4〜1 0之信號,與追踪條件一致而被追踪記憶體取 得之情形之定時(timing)。在此,匯流循環從2轉換至 3時信號/RUN S TE P從高電平變化至低電平,則區 庫時鐘CLKO,CLK1之形成將開始。由此區庫時鐘 CLKO,CLK1 ,閂鎖電路LTO,LT1亦被動作 ,而在區庫匯流排Β B 〇,Β Β 1上將有追踪匯流排 TB S上之信號,被交替載上。而且,根據上述區庫時鐘 CLKO,CLK1 ,追踪及暫停控制電路4 1將形成各 本紙張尺度通用中國®家標準(CNS > A4規格(210X297公f) _ 14 一 J--->--.---Γ--种衣------1T------^ f ,'·Γ 5. (請先閲讀背¾.之注意事項再<寫本頁) A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明 (12 ) 1 | 延 遲 1 時 鐘 之 寫 入 控 制 信 號 / W R 0 » W R 1 並 向 區 庫 1 記 億 體 Β Μ Ε Μ 0 贅 B Μ Ε Μ 1 供給 〇 進 — 步 » 與 區 庫 時 1 鐘 C L Κ 0 最 初 之 上 升 同 步 ♦ 控 制 信 OJb C Μ Ρ Ε N 0 將 被 I 變 化 成 低 電 平 9 而 與 C L Κ 1 最 初 之 上 升 同 步 控制 信 號 請 先- 1 1 1 C Μ Ρ Ε Ν 1 亦 被 變 化 成 低 電 平 > 構 成 追 踪 及 暫 停 控 制 電 Pt) 讀 背 面·- 1 1 路 1 3 之 比 較 器 4 3 則 各 開 始 作 比 較 之 動 作 〇 之 注 意 1 於 是 首 先 » 第 2 區 庫 ( 區 庫 記 億 體 Β Μ Ε Μ 1 ) 側 事 項 再/ 1 1 之 比 較 器 4 3 之 输 出 信 號 W R V 1 將 變 化 成 表 示 條 件 — 致 1 馬 本 J 裝 1 之 髙 電 平 0 由 此 在 區 庫 記 憶 am 體 B Μ E Μ 1 之 有 效 / «/hr. 效 頁 1 1 旗 標 位 元 F Β 如 表 1 所 示 將 被 寫 入 1 同 時 位 址 | 指 慑 器 5 0 之 計 數 電 路 5 1 將 與 區 庫 時 Δΰξ- 鍾 C L Κ 0 同 步 f 從 厂 0 J 被 更 新 爲 厂 1 J 0 此 計 數 電 路 5 1 之 值 乃 經 由 選 1 訂 | 擇 器 S Ε L 0 被 供 給 至 區 庫 記 憶 體 Β Μ Ε Μ 0 區 庫 匯 流 ~ 1 1 1 排 B Β 0 上 之 信 號 ( 追 踪 匯 流 循 環 5 之 信 號 ) 將 被 儲 存在 1 1 下 — 個 位 址 同 時 與 時 鐘 C L κ 1 之 上 升 同 步 被 取 入 閂 鎖 1 1 電 路 5 2 並 經 由 選 擇 器 S Ε L 1 被 供 給 至 區 庫 記 億 體 線 1 B Μ Ε Μ 1 區 庫 匯 流 排 Β Β 1 上 之 信 Μ m ( 追 踪 匯 流 循 環 1 | 6 之 信 號 ) 則 將 被 儲 存 在 其 位 址 9 此 時 9 因 比 較 器 4 3 乃 1 I 任 何 區 庫 側 均 將 檢 出 條 件 致 故 在 各 區 庫 記 憶 體 ί B Μ Ε Μ 0 9 Β Μ E Μ 1 之 有 效 / Anr m 效 旗 標 位 元 » 將 被 寫 1 入 1 » 同 時 位 址 指 標 器 5 0 之 計 數 電 路 5 1 亦 將 從 厂 1 1 J 被 更 新 爲 Γ 2 J 9 • 1. ••I 1 -*1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨OX 297公釐) -15 - A7 B7 五、發明説明(13 ) 表 1 位址指標器 區庫0 區庫1 5 4 (19) 0 (20) 0 3 9 1 10 1 2 7 1 8 1 1 5 1 6 1 0 (3) 0 4 1 經濟部中央標準局貝工消费合作社印裝 反覆進行上述動作直至匯流循環10之信號之追踪終 了,則此以後比較器4 3之輸出信號WRVO,WRV 1 將變化成爲表示條件不一致之低電平。爲此,匯流循環 1 1以後,位址指標器5 0之計數電路5 1之值將維持「 4」而不被更新,各區庫匯流排上之信號將重複之區庫記 本紙張尺度適财家縣(CNS )八4祕(210X2^*1 — -16 - A7 B7 經濟部中央標準局負工消費合作衽印製 五、發明説明 (14 ) 1 | 億 體 Β Μ Ε Μ 0 > B Μ Ε Μ 1 之 同 — 位 址 一 直 被 寫 入 〇 結 1 1 果 * 追 踪 記 憶 體 之 利 用 效 率 將 提 高 〇 I «1 圖 5 乃 表 示 : 追 踪 匯 流 排 Τ Β S 之 匯 流 循 環 3 I 4 » S 1 6 > 8 1 3 * 1 8 之 信 號 與 追 踪 條 件 — 致 而 被 追 踪 記 憶 請 先· 閲 1 I 體 所 取 得 之 定 時 ( t i mi ng .....、 者 。而且 ,在圖! 5中 ,亦表 讀 背 t6- J 1 | 示 : 信 號 / R U Ν S T E Ρ 爲 低 電 平 之 期 間 J 乃 爲 需 要 追 1 .* I 踪 之 使 用 者 程 式 執 行 狀 態 , 信 號 / R U Ν S Τ Ε Ρ 爲 高 電 事 項 [ I 1 1 平 之 匯 流 循 環 9 1 2 則 爲 模 擬 程 式 之 執 行 期 間 〇 寫 本 1 裝 在 圖 5 中 匯 流 循 環 從 2 轉 換 爲 3 時 信 號 / 頁 1 1 R U Ν S Τ Ε Ρ 從 高 電 平 變 化 至 低 電 平 則 區 庫 時 鐘 I C L Κ 0 C L K 1 之 形 成 將 開 始 〇 由 此 區 庫 時 鐘 1 C L Κ 0 C L K 1 閂 鎖 電 路 L Τ 0 L Τ 1 將 動 作 , 1 訂 I 而 區 庫 匯 流 排 Β B 0 B Β 1 上 將 有 追 踪 匯 流排 Τ Β S 上 Γ | 1 之 信 號 交 替 被 載 於 其 上 〇 而 且 根 據 上 述 區 庫 時 鐘 1 1 C L Κ 0 C L K 1 追 踪 及 暫停 控 制 電 路 4 1 將 形 成 各 1 | 延 遲 1 時 鐘 之 寫 入 時 鐘 / W R 0 • / W R 1 並 向 區 庫 記 線 1 億 體 Β Μ Ε Μ 0 B Μ E Μ 1 供 給 〇 進 . 步 與 區 庫 時 鐘 1 1 1 C L Κ 0 最 初 之 上 升 同 步 t 控 制 信 號 C Μ Ρ Ε Ν 0 將被 變 1 Γ 化 成 低 電 平 同 時 亦 C L Κ 1 最 初 之 上 升 同 步 » 控 制 信 號 1 C Μ Ρ Ε Ν 1 亦 被 變 化 爲 低 電 平 9 構 成 追 踪 及 暫 停 控 制 電 1 1 路 1 3 之 比 較 器 4 3 亦各 開 始 比 較 之 動 作 Q * I 於 是 贅 首 先 * 區 庫 記 憶 體 Β Μ Ε Μ 0 有 區 庫 匯 流 排 1 卜 B Β 0 上 之 信 號 ( 追 踪 匯 流 循 環 3 之 信 號 ) 被 儲 存 時 » 第 1 I 1 區 庫 側 之 比 較 器 4 3 之 输 出 信 號 W R V 0 將 變 化 成 爲 表 1 I 本纸張尺度適用中國國家標準(CNS ) A4規格(210X 297公廣 ) -17 - A7 B7 五、發明説明(15 ) 示條件一致之高電平•由此*在區庫記 有效/無效旗標位元F B,如表2所示 ’同時位址指標器5 0之計數電路5 1 CLKO同步,從「Oj被更新至「1 址指檩器5 0之閂鎖電路5 2 ·將有計 之值(位址「0」)被保持,而此閂鎖 經由選擇器S E L 1被供給至區庫記憶 在前面之位址「0」,將有區庫匯流排 追踪匯流循環4之信號)被儲存。此時 較器4 3之輸出信號界11¥1,將被變 之高電平。由此,在區庫記億體BME 旗標位元FB,如表2所示,將有'1 億體ΒΜΕΜ0之 ,將被寫入^ 1 # 將與區庫時鐘 j 。惟此時,在位 數電路5 1之前面 電路5 2之值因將 體Β Μ Ε Μ 1,故 Β Β 1上之信號( ,第2區庫側之比 化成表示條件一致 Μ 1之有效/無效 #被寫入。 請 先· 閱 讀 背 面· 之 注 意 I t %裝 本衣 頁 訂 線 經濟部中央標準局貝工消費合作社印搫 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 18 經濟部中央標準局貝工消費合作社印製 A7 _____B7 五、發明説明(16 ) 表 2 位址指標器 區庫0 區庫1 5 4 (17) 0 18 1 3 13 1 (14) 0 2 (7) 1 8 1 1 (5) 1 6 1 0 3 0 4 1 另方面’上述被更新之計數電路5 1之值(位址「1 」)乃經由選擇器S E L 〇被供給至區庫記憶體 BMEMO,而此位址將有區庫匯流排B B 〇上之信號( 追踪匯流循環5之信號)被儲存,同時與時鐘C LK 1之 上升同步被取入於閂鎖電路5 2,並經由選擇器S E L 1 本纸張尺度適用中國國家標準(CNS ) Α4規格(2丨〇 X 297公釐) (請先閲讀背面之注意事項再效馬本頁) ,ιτ -線 19 - 經濟部中央標準局員工消費合作社印製 A7 _____B7_ 五、發明説明(17 ) 被供給至區庫記憶體BMEM1 ,而在其位址乃有區庫匯 流排BB 1上之信號(追踪匯流循環6之信號)被儲存。 此時,第1區庫側之比較器4 3爲檢出條件不一致,在區 庫記憶體BMEMO之有效/無效旗標位元,如表2所示 ,將被寫入'^ 0 〃 ,同時,第2區庫側之比較器43則爲 檢出條件一致,將在區庫記憶體BMEM1之有效/無效 旗標位元被寫入。並且,此時第2區庫側之比較器 4 3之輸出信號WRV 1因已成爲表示條件一致之高電平 ’故位址指標器5 0之計數電路5 1將從「1」被更新爲 「2」。 被更新之計數電路5 1之值(位址「2」),乃經由 選擇器SELO被供給至區庫記億體BMEMO,而在此 位址將有區庫匯流排B B 0上之信號(追踪匯流循環7之 信號)被儲存,同時與時鐘CLK1之上升同步被取入於 閂鎖電路5 2,而經由選擇器S E L 1被供給至區庫記億 體BMEM 1,則在其位址將有區庫匯流排b b上之信號 (追踪匯流循環8之信號)被儲存。此時,第1區庫側之 比較器4 3爲檢出條件不一致,在區庫記憶體BMEMO 之有效/無效旗標位元將被寫入。另方面,第2區 庫側之比較器4 3則爲撿出條件一致,在區庫記憶體 Β Μ Ε Μ 1之有效/無效旗標位元將被寫入、1,。並且 ,此時第2區庫側之比較器4 3之輸出信號WRV l·,因 已成爲表示條件一致之高電平,故位址指標器5 〇之計數 電路51將從「2」被更新爲「3」〇 本紙張尺度適用中國國家標準(CNS ) A4規格U10X297公釐) " " - -20 - ---„-------批衣------1T------^ **-·· {請先*閲讀背&-之注意事項再^寫本頁) 經濟部中央標準局員工消費合作社印裝 A7 _— ____B7_ 五、發明説明(18 ) 被更新之計數電路5 1之值(位址「3j )乃經由選 擇器SELO被供給至區庫記憶體BMEMO,而在其位 址將有區庫匯流排B B 〇上之信號(追踪匯流循環9之信 號)被儲存,同時與時鐘C L K 1之上升同步被取入於問 鎖電路5 2 ’並經由選擇器S E L 1被供給至區庫記憶體 BMEM1,而在其位址則將有區庫匯流排BB1上之信 號(追踪匯流循環1 0之信號)被儲存。此時,第1區庫 及第2區庫之追踪及暫停控制電路4 1因均將按信號/ RUN S T E P向高電平之變化,使寫入控制信號/ WR〇,/WR 1維持高電平,故向區庫記億體BMEM 0,BMEM1之資料之取入將不被進行,同時,第1區 庫及第2區庫之比較器4 3之輸出信號亦因均將成爲表示 條件不一致之低電平,故位址指標器5 0之計數電路5 1 將不被更新。 然後,匯流循環從「1 2」變爲「1 3」時,信號/ RU N S T E P從高電平變化爲低電平,則因第1區庫及 第2區庫之追踪及暫停控制電路41所輸出之寫入控制信 號/WRO,/WR 1將從高電平變化爲低電平,故匯流 循環1 3之信號將被儲存於區庫記憶體BMEMO,同時 比較器4 3之輸出信號WRV 0亦將變化爲表示條件一致 之高電平。爲此,在區庫記憶體BMEMO之有效/無效 旗標位元,如表2所示,將有*1^被寫入,同時位址指 標器50之計數電路51將從「3」被更新爲「4」。另 方面,第2區庫匯流排B B 1上之信號1 4若與追踪條件 (請先閲讀背面之注意事項一^寫本頁) •裝. 訂 線 本紙倀尺度適用中國國家標準(CNS ) A4規格(210X 2们公釐) -21 - 經濟部中央梂準局員工消費合作社印装 A7 B7 五、發明説明(19 ) 未一致,則第2區庫側之比較器4 3將檢出條件不一致, 而在區庫記憶體BMEM1之有效/無效旗檩位元將被寫 入、0,。 此後,若再度持續追踪匯流循環1 5,1 6 , 1 7與 追踪條件不一致之信號,則此時第1區庫側及第2區庫側 之比較器4 3因將檢出條件不一致,故輸出信號WRVO ’ WRV 1將一起成爲表示條件不一致之低電平,而位址 指標器5 0之計數電路5 1不更新。爲此,各區庫匯流上 之信號將一直被重複寫入區庫記億體BMEMO, BMEM1之同一位址。 然後,當與追踪條件一致之匯流循環1 8之信號從第 2區庫匯流排B B 1被儲存在區庫記億體BMEM1時, 第1區庫側之比較器4 3之輸出信號WRV 1將變化成表 示條件—致之高電平。爲此,在區庫記憶體BMEM 1之 有效/無效旗標位元,如表2所示,將被寫入,同 時位址指標器5 0之計數電路5 1將從「4」被更新爲「 5」〇 如上述,在此實施例中’當在區庫記憶體BMEMO 或BMEM1之任何1個若有有效之追踪資料被儲存’則 位址指標器將被更新’而第1區庫及第2區庫之任何資料 若均與追踪條件不一致時,則因位址指標器將不被更新而 追踪資料將持續被重複寫入同一位址’故追踪記憶體之利 用效率將提高,同時對於被儲存於區庫記億體BMEM 〇 及BMEM1之資料之中無效之資料’因在有效/無效旗 (請先閲讀背面之注意事項再^寫本頁) -裝_ 訂 線 經濟部中央梂準局員工消費合作社印製 A7 _________B7_ 五、發明説明(2〇 ) 檩位元將被寫入、〇,,因此,追踪記憶體內之資料之儲 存順序無法辨認之事將不致發生,可僅將有效之追踪資料 取出來顯示。 圖6乃表示使用本發明之模擬器之系統評鑑裝置全體 之構成例者。在圖6中,1 0乃爲將成爲靶標(target) 之使用者系統與模擬器加以連接所用之使用者介面電路, 具體言乃被設在從此使用者介面電路19被抽出之電纜之 端部之連接器,被連接在設於搭載有使用者系統之板( board)上之MP U插座。另方面,在C PU匯流排 C B S乃連接有串列介面電路2 1,在此串列介面電路 2 1則連接有:從例如個人電腦所成之主電腦8 0所延設 之串列通信用電纜81之一端。 在如上述被構成之系統評鑑裝置中,操作員將從主電 腦8 0輸入擬中斷程式執行之位址值,資料值或追踪條件 等,並將此設定於追踪及暫停控制電路1 3內之暫存器。 然後,從主電腦8 0輸入命令,則經由串列通信用電纜 8 1,將被输入至控制處理器20 »於是,控制處理器 2 0將解讀其命令,例如其爲使用者程式執行命令時,將 轉換匯流緩衝器BFF,同時經由共用RAM ( shared RAM) 1 5對評鑑片1 1供給指令,使評鑑片1 1開始使 用者程式之執行。然後,來到預先設定之岔點(break point),則將由追踪及暫停控制電路1 3來檢出,而.使 用者程式之執行乃停止。此期間,追踪匯流排TB S上之 信號將由追踪電路12被取樣而被記憶在區庫記憶體 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公釐) ~~~ -23 - ;--^—------- 裝------訂------線 • -'-1 - » (請先·閲讀背亂之注意事項再<寫本頁) 經濟部中央標率局員工消费合作社印敦 A7 -------___ 五、發明説明(2i ) BMEMO,BMEM1。 接著,從主電腦8 0輸入指示追踪內容之顯示之命令 ’則由控制處理器2 0將讀出被記憶在追踪電路1 2內之 &踪資料,而祗有有效之資料將被顯示在主電腦8 0之顯 示裝置之畫面。由解析其顯示內容,除錯將成爲可能。 此外,在上述實施例中,追踪匯流排TB S乃含有: 位址匯流排及控制匯流排,而向區庫記憶體一次被取入之 信號之位元數,乃爲接近百位元之值。與此相對應, c Ρ ϋ匯流排C B S之資料匯流排寬度,乃爲3 2位元。 爲此’控制處理器2 0乃被構造成:將被儲存於位址指標 器所表示之一個位址之資料,分成複數次來順次加以讀出 之構成。追踪電路1 2亦形成:因追踪匯流排TB S上之 信號之寫入時及控制處理器2 0所作讀出時,而輸出入資 料寬度爲可變之構成。 亦即:各區庫記憶體乃被構造成:例如在追踪匯流排 上之信號之寫入時,如圖7 (Α)所示,具有9 6位元之 資料寬度,而以1 6進制數位表示被配置於如0000〜 F F F F之位址空間等之構成。另方面,在控制處理器 2 0所作讀出時,如圖7 (Β)所示,區庫記億體 ΒΜΕΜΟ亦具有3 2位元之資料寬度,而以1 6進制數 位表示被配置在如1 0 00 00〜1 BFFFF之位址空 間,而區庫記億ΒΜΕΜ1亦具有3 2位元之資料寬度, 以1 6進制數位表示被配置於如1 C0000〜2 6 FFFF之位址空間,等爲構成。 表紙張尺度遥用中國國家標準(CNS ) Α4規格(210X297公釐) ~ ~ _ 24 - Γ--:----.装--^---訂 -------線 (請I閱讀背*之注意事項翁寫本可〇 A7 B7 經濟部中央標準局員工消費合作社印袈 五、發明説明(22 ) 此外,於圖7(A) ,(B)中亦被決定成:在以編 號TBMO所表示之記憶區域乃儲存有追踪匯流排TB S 上之位址信號,而以編號TBM1所表示之記憶區域則有 追踪匯流排TB S上之資料信號被儲存,進一步以編號 TBM2所表示之記憶區域亦有追踪匯流排TB S上之控 制信號或狀態信號等被儲存;等之狀態。並且在圖7 ( A )及圖7 (B)中,CHB乃爲儲存:表示是否與追踪條 件一致之資料之旗標區域(資料區域)。此外,區庫記憶 體之’位址映像構成,亦不限定於圖7之例子,可按使用之 記憶體之容量或應取得之信號之數等來任意構成。 在圖8乃詳細表示有:向上述區庫記憶體BMEMO ,BMEM1表示被追踪之資料時之模擬器之動作順序。 控制處理器2 0首先將讀入位址指標器之值,並確認 追踪資料顯示終了位址(步驟S1)。其次,讀出第1區 庫記億體BMEMO之起始位址(或前次之追踪終了位址 之下一位址)之資料,並調査有效/無效旗標來判定是否 成爲有效(步驟S 2)。在此若旗標成爲有效,則根據被 讀出之追踪資料之中所含表示資料大小之資訊或命令是否 己被執行之狀態資訊,來解析追踪資料(步驟S3),將 其解析結果送入主電腦8 0並顯示於顯示裝置之畫面上( 步驟S 4 )。 另方面,若從第1區庫記憶體所讀出之追踪資料之有 效/無效旗標爲無效時,則從步驟S 2跳至S 5而讀出第 2區庫記憶體BMEM 1之起始位址之資料,並調查有效 -------:—,—•裝------訂------線 *·-: » (請先·閱讀背®.之注意事項再>5^本頁) 本紙张尺度適用中國國家標準(CNS ) A4規格(2丨Ο X 297公釐) -25 - 經濟部中夬橾準局員工消費合作杜印製 A7 B7 五、發明説明(23 ) /無效旗標來判定是否已成爲有效。在此’若旗標已成爲 有效,則根據表示:被讀出之追踪資料中所含之表示資料 大小之資訊或命令是否已被執行之狀態資訊,來解析追踪 資料(步驟S 6) ’並將其解析結果送至主電腦8 0使其 顯示出來(步驟S 7)。並且,若從第2區庫記憶體被讀 出之追踪資料之有效/無效旗標爲無效時,則從步驟S 5 跳至S 8,並更新位址,判定此更新之位址是否與追踪之 最終位址相對應(步驟S 8)。在此,位址若非爲最終位 址,則回到S 2從區庫記憶體進行下一資料之讀出;反覆 進行上述手績,而在步驟S 8判定讀出位址已成爲最終位 址,則結束追踪資料之顯示(步驟S9)。 如上面之說明,上述實施例乃將追踪記憶體以複數之 區庫來構成,原則上將追踪資料順次儲存在各區庫,以此 方法來構成控制電路,同時亦設置追踪條件設定機構及追 踪條件一致檢測機構等,以生成:表示與追踪條件一致之 有效資料抑或不一致之無效資料之位元(bit)或資料, 並與追踪資料一起儲存在各區庫內,等爲構成;故追踪記 憶體之各區庫之記憶體將成爲數次僅有一次被接達,即使 追踪記憶體之接達時間較微電腦之工作頻率爲長,亦不致 發生資料之缺漏而可取得匯流排上之信號,同時在追踪資 料亦因有有效/無效旗標被附加儲存*故將具有:可解除 追踪記憶體內之資料之儲存順序無法辨別等缺點之效果。 而且,追踪記憶體之各區庫之位址乃被構造成:可由 共同之計數電路來生成之構成,而上述計數電路乃在任何 本紙張尺度適用中國國家標準(CNS > A4規格(]I〇X 297公H : -26 一 (請先閱讀背面之注意事項再^r本頁) 装· *·ιτ 線 經濟部中央標準局員工消費合作社印袈 A7 一- ____B7_五、發明説明(24 ) 1個區庫有有效資料被儲存時被更新,所有區庫均被儲存 無效資料時則不被更新爲構成;因此將能避免無效資料被 儲存於多數追踪記億體之情形,由此將具有追踪記憶體之 利用效率可提高之效果。 上面已將本發明所作發明根據實施例加以具體之說明 ’但本發明將不限定於上述實施例,在不逸越其要旨之範 圍內尙可作種種之變更,亦爲不必赘言者β例如:在上述 實施例中,乃對追踪記憶體以2個區庫來構成之情形加以 說明,惟區庫數卻不限定於2個,3個以上亦可。 作爲上述之追踪條件,例如乃使用位址*在此情形下 ,由控制處理器2 0,對上述暫存器4 2,來設定表示擬 追踪之位址之位址資料。由此,乃進行如上述之追踪。 在上述之實施例中,暫存器4 2及比較器4 3等乃設 有兩組(ΒΜΕΜΟ及ΒΜΕΜ1),惟亦將不限定於此 。例如:對於追踪區庫記億體(ΒΜΕΜΟ及ΒΜΕΜ1 )之各個,設置兩組(兩個之暫存器及兩個之比較器)亦 可》由於如此,故將規定之空間(位址空間)作爲追踪之 對象較爲容易。 例如,對兩組中之一個,乃在其組之暫存器設定擬追 踪之空間之上位側位址之資料’對剩餘之組’則在其組之 暫存器設定擬追踪之空間之下位側位址之資料。由此’對 由兩組所示之空間(上述下位側位址與上述上位側位址之 間之空間),將可進行追踪。當然’使較上位側位址爲上 位之空間,及較上述下位側位址爲下位之空間’被追踪亦 本紙張尺度適用中國國家標隼(CNS ) Α4規格(210X297公庚) (請先閱讀背面之注意事項再¥本頁) ..裝· 訂 V I—...... -27 - 經濟部中央揉準局員工消費合作社印装 A 7 一__B7_. 五、發明説明(25 ) 可。另外,在此情形下,例如,對在各個之區庫被設置之 2個比較器,使上述控制信號CMPENO (CMPEN 1 )能共同被共給,使此2個之比較器之輸出在邏輯上被 OR,而能作爲上述信號WRVO (WRV1 )來被使用 即可。並且,使此兩個比較器之信號各被供給至位址指標 控制電路7 0即可》因此,在此情形下,從四個比較器之 输出,將被供給至位址指標控制電路7 0。 並且,與主電腦8 0之連接,亦不限定於以串列通信 所作者。例如,將C P U之匯流排直接與主電腦連接亦可 ,以 L A N ( l〇aca/area network)來連接亦可。 在上面之說明,乃主要將本發明人所作發明適用於: 成爲其背景利用範圍之使用微電腦之使用者系統之模擬器 之情形加以說明;惟本發明卻不限定於此,亦可利用於: 在微電腦系統中,設計取得匯流排上之信號之電路等之情 形。 〔發明之效果〕 在本發明中所開示之發明中代表性者其可獲得之效果 ,說明如下。 亦即,可實現令所需之資料能以良好之效率儲存於追 踪記憶體內,同時亦可使取自追踪記億體內之資料之順序 ,不致散亂無序地加以收容等之模擬器(emulat ok)者。 〔附圖之簡單說明〕 * Ξ ml { —^n JHI li -f HI D •* (請先閲讀背面之注意事項再寫本頁) 訂 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨〇 X 297公釐) ~ 經濟部中央橾準局貞工消費合作社印製 A7 ______B7五、發明説明(26 ) 〔圖1〕 表示本發明之模擬器之一實施例之方塊圖。 〔圖2〕 表示圖1之實施例之模擬器之時鐘形成電路之 構成例之邏輯構成圖。 〔圖3〕 圖1之實施例之模擬器以詳細之具體例來表示 之方塊圖。 〔圖4〕 表示適用本發明之模擬器之系統評鑑裝置之全 體構成之方塊圖。 〔圖5〕 表示圖1之實施例之模擬器之追踪定時之一例 之時間圖(time chart) β. 〔圖6〕 表示圖1之實施例之模擬器之追踪定時之其他 例之時間圖。 〔圖7〕 表示圖1之實施例之模擬器之區庫記憶體之寫 入時與讀出時之位址映像構成之差異之說明圖》 〔圖8〕 表示將被圖1之實施例之模擬器之區庫記億體 所追踪之資料加以顯示時之動作順序之流程圖。 〔圖9〕 表示以往之模擬器之構成側之方塊圖。 (附圖中編號之說明) 11 ......評鑑用晶片(eva-chip) ,1 2 ......追踪記憶體 ,1 3 ......追踪及暫停控制電路,1 4……固定R A Μ ( firm RAM) i 1 5 ......共用 RAM (shared RAM) , 1 7 ......位址映像控制電路,1 8 ......監視電路,2 Ο ......控 制處理器,3 0……時鐘形成電路,5 0……位址指標器 ,5 1……計數電路,7 0 ......位址指標控制電路, 本紙張尺度適用中國國家標準(CNS ) Α4规格(210'〆297公釐) (請先閲讀背面之注意事項再本頁) —裝---II--ΓΤ 訂 Τ-----線---'--^--- -29 - A7 B7 五、發明説明(27 )T B S ......追踪匯流排
CBS C P U匯流排 Μ Ε οΜ 器 Β 擇 ’ 選 0 i Mi E 1 ML B E, s •….s , 流 o 匯 L 庫 E 區 s 1 體 1 憶 B 記 Β 庫 > 區ο i Β ·: Β 1 ϋ anti nn SUV In— mu/ —fli —*m ^ilf —HI— * ·A^、νβ J - - Γ· · * (請先M-讀背面,之注意事項再本頁) 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) -30 -

Claims (1)

  1. B8
    經濟部中央梂準局貝工消費合作社印裝 中文申請專利範園修正本 民國87年5月修正 1. 一種模擬器,其特徵係具有複數之區庫記憶體, 令欲評估之系統之匯流排上之信號,向上述複數之區 庫記億體順序地加以記億地,控制上述複數區庫記憶體之 存取的控制電路, 以及追蹤控制電路; 上述追蹤控制電路係具有設定追蹤條件之追蹤條件設 定電路,及形成顯示上述匯流排上之信號,是否對應於上 述追蹤條件的資料檢出電路;資料之檢出電路;經由上述 檢出電路所形成之資料係與上述匯流排上之信號之同時, 向上述區庫記憶體記億者· 2. 如申請專利範園第1項之模擬器,其中,上述控制 電路係具有形成對上述複數區庫記憶釐之位址的計數器, 對應上述追蹤條件之匯流排上的信號,則記憶於區庫記憶 體時,上述計數器之值則被更新· 3. 如申請專利範圔第1項之模擬器,其中,上述控制 電路係具有形成對上述複數區庫記憶髖之位址的計數器, 對應上述追蹤條件之匯流排上的信號,於記憶於上述 複數區庫記億體之至少一個時,上述計數器之值則被更新 t 非對應上述追蹤條件之匯流排上的信號,於記億於上 述複數區庫記憶體之全部時,上述計數器之值則不會被更 本紙張尺度逋用中國國家標準(CNS ) Μ規格(210X297公嫠f i - (請先Μ讀背面之注意事項再填寫本頁) -線! B8
    經濟部中央梂準局貝工消費合作社印裝 中文申請專利範園修正本 民國87年5月修正 1. 一種模擬器,其特徵係具有複數之區庫記憶體, 令欲評估之系統之匯流排上之信號,向上述複數之區 庫記億體順序地加以記億地,控制上述複數區庫記憶體之 存取的控制電路, 以及追蹤控制電路; 上述追蹤控制電路係具有設定追蹤條件之追蹤條件設 定電路,及形成顯示上述匯流排上之信號,是否對應於上 述追蹤條件的資料檢出電路;資料之檢出電路;經由上述 檢出電路所形成之資料係與上述匯流排上之信號之同時, 向上述區庫記憶體記億者· 2. 如申請專利範園第1項之模擬器,其中,上述控制 電路係具有形成對上述複數區庫記憶釐之位址的計數器, 對應上述追蹤條件之匯流排上的信號,則記憶於區庫記憶 體時,上述計數器之值則被更新· 3. 如申請專利範圔第1項之模擬器,其中,上述控制 電路係具有形成對上述複數區庫記憶髖之位址的計數器, 對應上述追蹤條件之匯流排上的信號,於記憶於上述 複數區庫記億體之至少一個時,上述計數器之值則被更新 t 非對應上述追蹤條件之匯流排上的信號,於記億於上 述複數區庫記憶體之全部時,上述計數器之值則不會被更 本紙張尺度逋用中國國家標準(CNS ) Μ規格(210X297公嫠f i - (請先Μ讀背面之注意事項再填寫本頁) -線! 經濟部中央標準局舅工消費合作社印装 A8 B8 C8 D8六、申請專利範圍 新· 4. 如申請專利範困第1項之模擬器,其中,上述檢出 電路係執行欲評估系統之程式時,會有動作者· 5. 如申請專利範園第1項之模擬器,其中,上述複數 之區庫記慷體,係介由上述匯流排,結合欲評估系統之評 估用處理器,介由與上述匯流排不同之匯流排,結合於上 述模擬器之處理器者* 6. —種系統評鑑裝置,其特徵係包含 結合於上述系統之匯流排; 結合於上述匯流排,具有複數之區庫記憶體、和令上 述匯流排上之信號,向上述複數區庫記憶體順序加以記億 地,控制各上述面庫記憶體之存取的控制電路、和具有設 定追蹤條件之追蹤條件設定電路.和形成顯示上述匯流排 上之信號是否對應於上述追蹤條件的資料之檢出電路、將 經由上述檢出電路所形成之資料,與上述匯流排之信號同 時地,記憶於上述區庫記億體之追蹤控制電路的模擬器: 以及具有顯示裝置,介由排線結合於上述模擬器,可執行 上述系統評估地,根據上述資料,檢索記慷於上述複數區 庫記億體匯流排上之信號,顯示於顯示裝置之電腦者· 7. —種追蹤資料顯示方法,其特徵係包含 令記憶於複數區庫記憶醣之追蹤資料,序列加以讀取 之工程, 讀取之追蹤資料爲判定是否對應於追蹤條件,檢査附 於上述追蹤資料之資料的工程, (請先Μ讀背面之注意事項再填寫本頁) 訂 -線! 本紙張尺度適用中國國家標準(CNS)A4規格(210Χ297公釐Γ 2 - A8 B8 C8 D8 、申請專利範圍以及選擇判定對應追蹤資料的追蹤資料,送至顯示裝 s之工程· 經濟部中央標準局員工消费合作社印裝 • * '1, (請先閲讀背面之注意事項再填寫本頁)
    本紙張尺度適用中國國家標準(CNS ) Λ4規格(2丨0X297公釐Γ ^
TW084113577A 1995-12-12 1995-12-19 Emulator and system evaluation device using the same TW394900B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32277195A JP3443720B2 (ja) 1995-12-12 1995-12-12 エミュレータ

Publications (1)

Publication Number Publication Date
TW394900B true TW394900B (en) 2000-06-21

Family

ID=18147465

Family Applications (1)

Application Number Title Priority Date Filing Date
TW084113577A TW394900B (en) 1995-12-12 1995-12-19 Emulator and system evaluation device using the same

Country Status (3)

Country Link
US (1) US6055651A (zh)
JP (1) JP3443720B2 (zh)
TW (1) TW394900B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI676133B (zh) * 2016-11-11 2019-11-01 美商賽諾西斯公司 用於仿真之以波形為基礎之重建

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3542463B2 (ja) * 1997-07-29 2004-07-14 Necエレクトロニクス株式会社 集積回路装置、その動作制御方法
US6266789B1 (en) * 1997-11-17 2001-07-24 I-Tech Corporation Deep trace memory system for a protocol analyzer
JPH11161524A (ja) * 1997-11-28 1999-06-18 Nec Corp バス制御方式
JP3214613B2 (ja) * 1998-07-03 2001-10-02 日本電気株式会社 マイクロプロセッサ及びデータ処理システム
US6542862B1 (en) * 2000-02-18 2003-04-01 Hewlett-Packard Development Company, L.P. Determining register dependency in multiple architecture systems
JP2002323995A (ja) * 2001-04-25 2002-11-08 Mitsubishi Electric Corp トレース回路
JP4063593B2 (ja) * 2002-05-30 2008-03-19 富士通株式会社 デバイス情報を管理可能なバスアナライザ
US7243174B2 (en) * 2003-06-24 2007-07-10 Emerson Electric Co. System and method for communicating with an appliance through an optical interface using a control panel indicator
US7584593B2 (en) * 2006-11-01 2009-09-08 Pouch Pac Innovations, Llc Method and apparatus for opening a flexible pouch using opening fingers
US7870437B2 (en) * 2007-11-14 2011-01-11 Arm Limited Trace data timestamping

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4480317A (en) * 1980-11-25 1984-10-30 Hewlett-Packard Company Logic state analyzer with graph of captured trace
US4636940A (en) * 1983-03-31 1987-01-13 Hewlett-Packard Company Logic analyzer using source program or other user defined symbols in the trace specification and the trace listing
JPS60238944A (ja) * 1984-05-14 1985-11-27 Mitsubishi Electric Corp トレ−ス用記憶装置
EP0396833A1 (en) * 1989-05-12 1990-11-14 International Business Machines Corporation Trace facility for use in a multiprocessing environment
US5345580A (en) * 1990-11-29 1994-09-06 Kabushiki Kaisha Toshiba Microprocessor device and emulator device thereof
JPH0652013A (ja) * 1992-07-29 1994-02-25 Oki Electric Ind Co Ltd トレース回路
US5513317A (en) * 1992-09-10 1996-04-30 International Business Machines Corporation System and method for permitting rapid refinement of data output from a debugger
JPH08320808A (ja) * 1995-05-24 1996-12-03 Nec Corp エミュレーション方式

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI676133B (zh) * 2016-11-11 2019-11-01 美商賽諾西斯公司 用於仿真之以波形為基礎之重建
US11200149B2 (en) 2016-11-11 2021-12-14 Synopsys, Inc. Waveform based reconstruction for emulation
US11726899B2 (en) 2016-11-11 2023-08-15 Synopsys, Inc. Waveform based reconstruction for emulation

Also Published As

Publication number Publication date
JP3443720B2 (ja) 2003-09-08
US6055651A (en) 2000-04-25
JPH09160801A (ja) 1997-06-20

Similar Documents

Publication Publication Date Title
TW579431B (en) Parallel testing of integrated circuit devices using cross-DUT and within-DUT comparisons
US10732221B2 (en) Signal tracing using on-chip memory for in-system post-fabrication debug
TW394900B (en) Emulator and system evaluation device using the same
TW446953B (en) Method and structure for testing embedded memories
JP3684831B2 (ja) マイクロコンピュータ、電子機器及びデバッグシステム
JPH02500307A (ja) 自動サイズ決めメモリシステム
US5936900A (en) Integrated circuit memory device having built-in self test circuit with monitor and tester modes
US7596730B2 (en) Test method, test system and assist board
US6424926B1 (en) Bus signature analyzer and behavioral functional test method
JP3186359B2 (ja) 物理アドレス変換回路
TW448357B (en) Signal processing apparatus
TWI473106B (zh) Semiconductor test device
CN114691371A (zh) 多线程同时转换Pattern的方法及装置
US10042692B1 (en) Circuit arrangement with transaction timeout detection
US10970442B1 (en) Method of debugging hardware and firmware of data storage
US5673419A (en) Parity bit emulator with write parity bit checking
TW393647B (en) One-chip clock synchronized memory device
KR910014825A (ko) 데이타 처리 시스템 및 메모리 어레이 테스팅 처리 방법
JP3384272B2 (ja) フェイルメモリ
TWI502350B (zh) 快閃記憶體的存取裝置及方法
TW200915330A (en) Method for performing memory diagnostics using a programmable diagnostic memory module
TW451213B (en) A self-test device for the connection circuits of peripheral memory and its method
CN115293079A (zh) 生成方法及装置、验证方法及装置、电子设备和存储介质
JP3125950B2 (ja) 特定用途向け集積回路
JP3007309B2 (ja) メモリ構成判定装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees