TW321769B - Test method and testing circuit for semiconductor memory devices - Google Patents

Test method and testing circuit for semiconductor memory devices Download PDF

Info

Publication number
TW321769B
TW321769B TW086101231A TW86101231A TW321769B TW 321769 B TW321769 B TW 321769B TW 086101231 A TW086101231 A TW 086101231A TW 86101231 A TW86101231 A TW 86101231A TW 321769 B TW321769 B TW 321769B
Authority
TW
Taiwan
Prior art keywords
electrically connected
circuit
node
channel mos
mos transistor
Prior art date
Application number
TW086101231A
Other languages
English (en)
Inventor
Tetsuya Tanabe
Satoshi Tanoi
Yasuhiro Tokunaga
Original Assignee
Oki Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Ind Co Ltd filed Critical Oki Electric Ind Co Ltd
Application granted granted Critical
Publication of TW321769B publication Critical patent/TW321769B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/44Indication or identification of errors, e.g. for repair
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Dram (AREA)
  • Static Random-Access Memory (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

DOC/BL/004 A7 B7 五、發明説明(/ ) 本發明係有關於一種半導體元件,其所具有之半導體 記憶電路之動作,係利用與一外部測試裝置互相結合而進 行測試,並係有關於測試半導體記憶電路的半導體元件之 佈局(layout),以及其測試之方法。 習知技藝之中已有一種內建的自我測試(此後稱之爲 ''BIST," built-in self test)技術,可對半導體元 件的動作進行測試。作爲BIST技術的參考例,本技藝中 已有出現之揭示例包括:(1) S. Mori等人發表於IEEE Dige. of Tech. Papers, pp. 110-111, 1991 的''A. 45nS 6 4MB DRAM with a Merged Match-Line Test Architecture,", (2)H. Fuj iwara 戶斤著,
Engineering Book Publisher 戶斤出版的''Design and Test on Computer, " pp . 2 04-208,以及(3)Koike 等人發表於 S ingaku Giho SDM6 9-39, pp . 79- 85, 1989 的w55nS 16MB DRAM Provided With a Self-Test Func t ion 〃等文件0 此外,T . E . Williams 等人發表於 ISSCC, Dig. of Tech. Papers, pp. 98-9.9, 19 91 的 '、A Zero -
Overhead Self -Timed 16OnS 5 4 6 CMOS Divider" 乙文之中亦有揭示有關於控制FIFO (first-in first-out)電路進行測試的一種方法,其亦在此列供參 考。 不過,在前面所援引的習知技藝之中,隨著半導體記 憶電路的記憶容量之大量增加,半導體元件與外部測試裝 置之間所傳輸的資料量亦隨之大量增加’測試半導體記憶 4 (請先閱讀背面之注意事項再填寫本頁) Γ 經濟部中央標準局貝工消費合作社印聚 本紙張尺度適用中國國家標準(CNS ) A4規格(2iOX297公釐) 1 .DOC/BL·/ο 0 4 1 .DOC/BL·/ο 0 4 經濟部中央標準局員工消費合作社印製 B7 五、發明説明(i) 電路所需要的時間亦變得更長。資料壓縮率的增加被視爲 是減少其間資料傳輸量的一種方法。但是’對於利用壓縮 資料進行測試所得的結果,其必須有所瞭解的是’針對每 一個壓縮資料單元,只有在獲知其所壓縮的資料是屬正確 資料或損壞資料時,才能進行測試。如此一來’要指出失 效資料所產生出來的位置便會有所困難。對於具有大容量 的元件而言,這會在釋放半導體記憶電路的電路多餘重覆 性(relief of redundancy)上有所影響。 亦即,重覆性之釋放原是爲了要利用備份的記憶胞來 取代失效的記憶胞,因而增加製造良率。不過,若無法精 確判定失效記憶胞的位置,要施行重覆性的釋放便會有所 困難,或者會由於對每一個大規模的單元進行重覆性的釋 放,而造成對於原先預備供重覆性釋放所使用的記憶胞之 不必要利用浪費情形。 下面將利用對本發明多種實施例的詳細描述而說明本 發明如何解決前述問題。根據後面所將說明的實施例,習 於本技藝之士當可類推出其他可能的實施例情形。 換言之,本發明提共一種半導體元件,具有一半導體 記憶電路,其動作係利用與一外部測試裝置結合而被測 試,其包含: 一測試圖樣產生器,可產生指示測試型態的一測試圖 樣,以及反應於該測試裝置所發出的一指令’而估計由測 試圖樣所獲得的一預計値; 該半導體記憶電路具有複數個的記憶胞’設置於具有 行與列的一種矩陣中,以分別儲存資料於其中,該半導體 5 ml ^^iml —^n 1— In me l 1 燊 、一$ (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 7¾¾ WDl.DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(今) 記憶電路依據測試圖樣而被致動,以輸出儲存於每一行中 對應記憶胞內的資料; 一判定單元,可將輸出資料與預計値互相比較,並將 其比較之結果輸出;與 一轉換單元,可將比較之結果轉換成爲位址資料並輸 出至該測試裝置。 根據此種架構,由於記憶胞中的失效者已被指示出 來,因而便可以在一次對應的此種指示程序之後續行的一 次重覆性釋放程序之中,利用備份記憶胞予以替代。亦即, 由於在重覆性釋放程序(redundancy relieving process)之中,只有失效的記憶胞可被備份記憶胞所替 代,因而可以消除備份記憶胞的不必要浪費情形,並且其 替代處理的時間亦可以大爲縮短。 通常重覆性釋放程序會需要相當多的時間。因此,由 於此種架構所達成的時間縮短,便可以達成成本的降低, 供應產品的時間之縮短,等等,並可預期在半導體領域中 造成相當大的影響。此外,由於測試裝置可以利用此種相 當簡單的架構實際製作,使其只須儲存指示失效位置的位 址資料,故測試裝置亦得以降低其成本。 本發明係依後列申請專利範圍乙節中所列明申請專利 各項而界定本發明,但本發明之各種目的’特徵及優點將 隨著後面配合圖式所進行之詳細說明,而易於瞭解。附圖 之中: 圖1爲一電路方塊圖,其中顯示本發明之第一種實施 例; 6 ''装— (請先閲讀背面之注意事項再填寫本頁) 訂 本紙依尺度適用中國國家標準(CNS ) A4規格(210X297公董) 經濟部中央標準局員工消費合作社印製 ί 1577TWD1.DOC/BL/004 八7 五、發明説明(〆) 圖2爲一局部之電路方塊圖,其中顯示本發明之第二 種實施例; 圖3爲一局部之電路方塊圖,其中顯示本發明之第三 種實施例; 圖4爲一局部之電路方塊圖,其中顯示本發明之第三 實施例之細節; 圖5爲一局部之電路方塊圖,其中顯示本發明之第四 種實施例; 圖6爲一局部之電路方塊圖,其中顯示本發明之第四 實施例之架構細節; 圖7爲一局部之電路方塊圖,其中顯示本發明之第五 種實施例; 圖8爲一電路圖,其中顯示第五實施例中所採用之一 C 元件電路; 圖9爲一電路方塊圖,其中顯示第五實施例之另一種 修改型; 圖10爲一電路圖,其中顯示第五實施例之修改型中所 採用之一 C元件電路; 圖11爲一電路方塊圖,其中顯示第五實施例之又一種 修改型; 圖12爲一電路圖,其中顯示第五實施例之又一修改型 中所採用之一 C元件電路; 圖13爲一局部之佈局圖,其中顯示本發明之第六種實 施例; 圖14爲局部之電路方塊圖,其中所顯示者爲本發明之 7 ^^1 ^^^1 n^i an nn m ^^^1 nn In HI ^^^1 令 、-" (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) 321769 , 1577TWD1.DOC/BL/004 八7 B7 五、發明説明(f) 第六實施例; 圖15爲一電路方塊圖,其中顯示第六實施例之細節; 圖16爲一局部之時序圖,其中描繪了第六實施例之動 作情形; 圖17爲一局部之佈局圖,其中顯示本發明之第七種實 施例; 圖18爲一局部之截面圖,其中顯示本發明之第八種實 施例; 圖19爲一局部之電路佈局圖,其中顯示本發明之第九 種實施例; 圖20爲一局部之電路佈局圖,其中顯示本發明之第十 種實施例; 圖21爲一電路方塊圖,其中顯示本發明第十實施例之 細節; 圖22爲一局部之佈局圖(預處理製程),其中顯示本 發明之第十一種實施例; 圖23爲一局部之佈局圖(晶圓測試製程),其中所顯 示者爲第十一實施例; 經濟部中央標準局員工消費合作社印裝 —^1 »-----1 - ..... In n r yRmi in m ,-° (請先閱讀背面之注意事項再填寫本頁) 圖24爲一局部之佈局圖(鐫刻製程),其中所顯示者 爲第實施例; 圖25爲一流程圖(分類製程),其中所顯示者爲第十 一實施例; 圖26爲一局部之電路方塊圖,其中顯示本發明之第十 二種實施例; 圖27爲一電路圖,其中顯示第十二實施例中所使用的 8 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210X297公釐) 1577TWD1 .DOC/BL/004 A7 B7______ 五、發明説明(6) 一判定電路; 圖28爲一局部之電路方塊圖,其中顯示本發明之第十 三種實施例; 圖29爲一局部之電路方塊圖,其中顯示本發明之第十 四種實施例;與 圖30爲一局部之電路方塊圖,其中顯示本發明之第十 五種實施例。 下面將參考圖式對本發明之較佳實施例進行詳細說 明。雖然後面所將說明者係集中於本發明各種實施例之典 型部份,其餘的未詳細說明或省略說明的部份’在考量了 本發明之實施例細節說明後,當係爲易於瞭解者。其說明 所使用之附圖係爲示意性質,供輔助瞭解本發明之用。各 圖式之中,其所採用的具相似構造的元件,係以相同的參 考標號與符號加以標示辨別,當有所重覆時,圖中的某些 共同的元件便不再予重覆說明。 首先將參考圖1說明第一種實施例。第一實施例中僅 以示意說明本發明之觀點來進行說明,其個別部份稍後將 在其他實施例之中詳予說明。 半導體元件100係利用一部外部提供的測試裝置101 進行各種測試項目的測試。做爲測試的項目,可以考慮, 例如’進行測試以判定此半導體元件100的操作是否良好 或不良’或者判定或指出其一失效部份。除此之外,亦可 考量其他各種的測試。不過,此些測試項目應可易於由一 測試執行者進行適當的選擇。後面所將說明的各個實施例 將分別顯示一種情況,其中的一半導體元件具有一個半導 9 本紙i尺度適财關(CNS) A4規格(21{)><297公董) _~' - —^ϋ I mu ml i I - - i m ^ ^ (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 1577TWD1.DOC/BL/004 A7 B7 五、發明説明(^) 體記憶電路,並對此半導體記憶電路進行測試。不過’本 發明亦可適用於對其他各種半導體積體電路所進行的其 他各種測試。 測試裝置101具有,例如,反應於指示一次測試之開 始的一個指令而產生一測試啓始指令,並回應於其測試結 果而執行最終程序的功能。 半導體元件100包含有一測試圖樣產生器102,以供 回應於來自於測試裝置101的測試啓始指令,而產生可指 明測試類型的一個測試圖樣,標示及控制一位址(相對於 各個部份的一個控制信號)的一測試指令,以及在一決定 或判定電路中被界定作爲比較之參考的一預計値;一半導 體記憶電路1〇3,可依據測試圖樣與測試指令,而對之進 行其中所儲存資料的保留測試,以及將資料讀出或寫入; 一判定單元1〇4,可在半導體記憶電路1〇3每一行中所輸 出的結果與預計値之間進行比較,並將其比較之結果輸 出;以及一轉換或翻譯單元1〇5,可將由判定單元1〇4所 輸出的比較結果轉換成爲一位址字元,並將之傳輸出去。 經濟部中央標準局貝工消費合作杜印製 (請先聞讀背面之注意事項再填寫本頁) 下面將簡要地描述半導體元件100的操作。當測試啓 始指令由測試裝置101輸出時,測試圖樣產生器1〇2首先 便產生一個測試圖樣,一個測試指令與一預計値,其皆係 反應於測試指令而先行程式規劃好的。之後,測試圖樣產 生器1〇2便將測試圖樣與測試指令供應給半導體記憶電路 1〇3,並將預計値供應給判定單元1〇4。已經接收到測試 圖樣與測試指令的半導體記憶電路1〇3,便進行一次資料 寫入的動作,之後再依據儲存於每一行的一個所需要的 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐) 1577TWD1.DOC/BL/004 Α7 Β7 經濟部中央標率局貝工消费合作社印繁 五、發明説明(/ ) 列’其中所界定的每一個記憶胞內的資料,而讀出資料β 由每一行中所讀出的資料再由判定單元104拿來與預計値 互相比較。根據其比較的結果,半導體記憶電路1〇3中所 設置的每一個記憶胞的良好或不良便可以獲得判定。每〜 次比較的結果再被供應至轉換單元1〇5,依據比較的結 果’此單元便可以產生出一個位址字元,其可指明發生失 效的一個部份’且此產生出來之位址字元並再被輸出至測 試裝置101。測試裝置101將前面輸出的位址字元儲存起 來。由於此種動作係在所有的列上執行,故可指出半導體 記憶電路1〇3內所有失效部份的位址字元,如此便可以被 儲存於測試裝置101之內。 由於每一個被儲存起來的位址字元皆係被應用來指示 每一記憶胞的失效部份,故與位址字元相關聯的記憶胞, 便可以在下一個重覆性釋放程序之中,有效地利用一個備 份記憶胞來加以取代。亦即,由於被指明有失效的記憶胞, 能被備份記憶胞在重覆性釋放程序之中取代掉,如此便可 以避免每一個備份記憶胞的無謂浪費,且以備份來取代失 效記億胞所需要的時間亦可以大爲縮短。 重覆性釋放程序的執行通常需要有相當多的時間。因 此,由於此實施例的構造所縮短的時間便可以對成本的降 低,以及產品供應時間的縮短等有所貢獻,可以預期將對 半導體產業有相當的影響。此外,由於測試裝置可以利用 此種相當簡單的架構實際製作,使其只須儲存指示失效位 置的位址資料,故測試裝置亦得以降低其成本。 下面將參考圖2說明第二種實施例。在此第二實施例 —------I·裝--- - -- 訂 (讀先聞讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標隼(CNS > Α4规格(210Χ297公釐) 經濟部中央標準局員工消費合作社印褽 1577TWD1.DOC/BL/004 __B7______ 五、發明説明(f ) 之中,其係說明了前述半導體記憶電路1〇3與判定單元 104的架構之特定實例。由於每一行的架構皆與前述實施 例之中所採用者相似,故圖2中所顯示的即爲複數行其中 的任意一行m (m=l~m)的架構。 半導體記憶電路103包含有複數個的感應放大器單元 SAU1至SAUn ;輸入/輸出匯流排工/Om,可分別由感應 放大器單元讀取資料(稱爲「資料讀取動作」),或將資料 寫入感應放大器單元(稱爲「資料寫入動作」);一資料匯 流排DB ;讀取電路103Rm,可在資料讀取操作進行時, 將出現於輸入/輸出匯流排Ι/Om的資料分別輸出至輸入/ 輸出匯流排Ι/Om,以及在半導體記憶電路測試操作進行 時,將出現於輸入/輸出匯流排Ι/Om的資料輸出至判定單 元104 ;寫入電路103Wm,可在資料寫入動作進行時,經 由I/O匯流排而將資料寫入其對應的感應放大器單元內; 以及切換裝置SWdm (由N通道MOS電晶體(此後稱爲 ''NMOS")所構成),其各係被對應設置於讀取電路103Rm 與資料匯流排DB之間。 感應放大器單元SAUn (n=l~n, n>m)係由可分別傳 輸儲存於記憶胞內的資料的位元線對BLnm,可分別將位 元線對BLrnn上所出現的資料予以放大的感應放大器 SAnm ’以及各係被對應設置於感應放大器SAnm與I/O 匯流排之間的切換裝置SWnm所構成。每一個切換裝置 SWnm各係由一感應放大器單元選擇信號(Jjsn所控制。每一 個感應放大器SAnm各係由供應至一行線CLm上的一個行 信號(j)CLm所控制。在此種情況之下,當行信號(j^Lm處於 本纸張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) I ^^1 —I - I- - - - - n^i In - - - - - - -- I —I— H - - - - (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(/p) 高位準時,感應放大器SAnm便會被致動,以便進行放大 動作。行信號亦經由一反相器103 im而被供應至切換裝置 SWnm。在此實施例之中,I/O匯流排之設置係沿著與行 線相同的方向而延伸。 判定單元1〇4係由複數個的判定電路l〇4m 所構成(在此種情況之下,每一個判定電路係由一互斥或 電路(XOR)所構成)。每一個判定電路l〇4m係將來自於讀 取電路l〇3Rm的輸出’與由測試圖樣產生器ι〇2所輸出的 一個預計値’拿來互相比較,並將其比較之結果輸出。 行信號(KL與感應放大器單元選擇信號,係依據 未顯示的Υ與.X解碼器,或其他相當的解碼器所供應的解 碼信號,而產生出來的。 下面將說明半導體記憶電路之架構的操作情形。不 過,由於若將前述架構列入考量,就一般使用的半導體記 憶電路而言,讀取與寫入的動作便很容易可以瞭解,故在 此將說明其在測試動作時的操作情形。此地所說明的主要 是半導體gS憶電路ι〇3的動作。不過,若再參考前述第一 實施例的動作,則此電路的動作便可以較爲容易。 在測試動作時,高位準的行信號(j)CLl至(|)CLm首先被 供應至其各對應的行線CL1至Clm上。如此,切換裝置 SWdl至SWdm便被關斷,而感應放大器SA11至SAnm則 被致動’以使位元線對BL11至BLnm上的資料得以被放 大。之後,切換裝置便爲每一個感應放大器單元(每一列) 而被開啓。亦即,切換裝置SW11至SWlm首先回應於感應 放大器單元選擇信號岭1而被開啓,以便感應放大器所放 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐) -I --- - > I— m - - I— »- HI ........ In---.^1 X U3 、T (請先閱讀背面之注意事項再填寫本頁}
經濟部中央標準局員工消費合作社印製 五、發明説明(π } 大的資料可分別被供應至輸入/輸出匯流排工/01至 Ι/Om。之後,輸入/輸出匯流排ι/01至i/0m上的資料 便經由每一行的讀取電路l〇3Rl至l〇3Rm而被分別供應 至判定電路1〇41至104m。在此之後,判定電路1041至 l〇4m便將各資料與預計値f 1〇4互相比較,並分別輸出其 比較所得之結果。同樣地,感應放大器單元SAU2至SAUn 亦被致動,以便將各資料與預計値f 014互相比較。 如此,由於所有的記憶胞皆可依據感應放大器單元選 擇信號,利用簡單地依序選擇對應的列而加以測試,因此 失效的部份便可以在短時間之內指明出來,並且可以容許 使用簡單的測試。 下面參考圖3與4說明本發明第三種實施例。圖3中 顯示轉換或翻譯單元105的架構。圖4則詳細描繪圖3中 架構的細節。 轉換單元105包含有一個m行的位址轉換電路方塊 1〇5Α,可將判定的結果(m位元),其係代表判定單元1〇4 所得者爲良好或不良的結果,轉換成爲一個j位元(2 jkm) 的位元位址,另並包含一個η級的緩衝器電路方塊ι〇5Β。 位址轉換電路方塊ΙΟΞΑ係由旗檩電路FLGA1至 FLGAm與轉換電路ΑΤ1至ATm所構成。緩衝器電路方塊 1〇5Β則包含有旗標電路FLGB1至FLGBn。位址轉換電路 方塊10 5A與緩衝器電路方塊10 5B係以一個時鐘信號cLK 同步致動。 當判定單元1〇4的判定電路l〇4I 所輸出的 判定結果顯示轉換單元1〇5內的資料係屬失效時,旗標電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公嫠) m m m- l.n —^ϋ ^^^1 i n^i tf — 旁·4口 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央樣準局員工消費合作社印聚 1577TWD1.DOC/BL/004 A7 _B7__ 五、發明説明(/i) 路FLGAi便會設立一個nl"的旗標,而對應於旗標電路 FLGAi的轉換電路ATi便會產生一個位址字元’以便指明 資料的一個失效部份。之後,旗標與位址字元便接續地與 時鐘信號同步地被移入,以便儲存於一緩衝電路BB之中。 之後,儲存於緩衝電路BB內的位址便連續地以串列傳輸 方式送到測試單元101。 下面參考圖4詳細說明轉換單元1〇5的構造與動作。 位址轉換電路ATi包含有一個多工器電路MUX-li, 可供反應於一控制信號Φ31而接受供應至其△或B輸入端 的資料;一個j位元多工器電路MUX_2i,可供回應於一 控制信號Φ31而接受供應至其A或B輸入端的資料;一個 ROMi,可供儲存每一電路方塊的特異位址;以及一位址 記錄器RA1,可將一個j位元的位址保留於其中。 MUX-li的A端係由判定電路l〇4i供應判定的結果, 其係指示資料是屬良好正常或是屬損壞。當判定的結果是 屬「失效或不良」時,旗標電路FLGAi便輸出一個信號, 以便指令將旗標設立爲"1"。當判定的結果是屬「良好或 秤常」時,旗標電路FLGAi便輸出一個信號,以便指令將 旗標設立爲、、0〃。此外,由前一級的旗標電路FLGAi-1所 送出的一個輸出被供應給MUX-li的B端,而MUX-li的 輸出端則被電性地連接到旗標電路FLGAi的輸入。R〇Mi 的一個輸入端由判定電路l〇4i供應判定的結果,其係指 明資料是屬正常或不良。當判定的結果是屬「不良」時, ROMi便輸出一個j位元的位址。另一方面,當判定的結 果是屬「正常」時,ROMi便不產生輸出,而ROMi的輸出 本紙張尺度適用中國國家榡準(CNS ) A4規格(2IOX297公釐) n HH «11^— i«^i- nn nn n m ^^^1 m I ^^^1 令 、vs (請先閱讀背面之注意事項再填寫本頁) A7 B7 321769 1577TWD1 . DOC/ 五、發明説明(/兮) 端則是被電性地連接至多工器電路MUX-2ii的A端。 MUX-2i的A端係被電性地連接至ROMi的輸出端,而 MUX-2i的B端則被電性地連接至前一級位址記錄器 RAi-Ι的輸出端。MUX_2i的輸出端被電性地連接至位址 記錄器RAi的輸入端。旗標電路FLGAi與位址記錄器RAi 係以時鐘信號CLK同步致動。 緩衝電路BBj包含有一MUX-3j,可供回應於一控制 信號Φ32而接受供應至其A或B輸入端的資料;一個j位 元多工器電路MUX-4j,可供反應於一控制信號φ32而接 受供應至其Α或Β輸入端的資料;以及一位址記錄器RBj, 可將一個j位元的位址保留於其中。 MUX-3j的A端係被電性地連接至前一級旗標電路 FLBj-Ι的輸出端。MUX-3j的B端則被電性地連接至對 應的下一級旗標電路FLGBj的輸出端。此外,MUX-2i的 輸出端係被電性地連接至旗標電路FLGBj的輸入端。 MUX-4j的A端係被電性地連接至前一級位址記錄器 RBj-1的輸出端,而其B端則被電性地連接至對應於下一 級的一位址記錄器RBj的輸出端。此外,MUX-4j的輸出 端係被電性地連接至位址記錄器RBj的輸入端。位址記錄 器RBj的輸出端被電性地連接至對應於下一級的一多工器 電路MUX-4j+l的輸入端。旗標電路FLGBj的輸出端被電 性地連接至多工器電路MUX - 3 j的B端,一閘電路AND j (對 應於本實施例中一 AND電路)的一輸入端,以及對應於下 一級一多工器電路MUX-3j+l的A端。閘電路ANDj的另 一輸入端被電性地連接至下一級閘電路ANDj+Ι的輸出 16 n^— nn I m^i ^^^1 —Bn a^in In s--eJ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 1577TWD1.DOC/BL/004 1577TWD1.DOC/BL/004 經濟部中央標準局員工消费合作社印聚 A7 B7 五、發明説明(〆) 端。不過’一旗標電路FLGBn所產生的輸出係與對應於第 η級的最終一級控制信號φ32 —樣地被使用。此外,一旗 標電路FLGAm,以及對應於轉換電路方塊ι〇5Α的最終〜 級的一個位址記錄器RAn所產生的輸出,係分別被供應給 第一級多工器電路MUX - 3 1與MUX - 41的個別A端。旗標 電路FLGBj與位址記錄器RBj係以時鐘信號CLK同步致 動。 下面說明本發明實施例之操作。此操作之說明將會考 量前述第一與第二實施例,以便提供對於其操作的進一步 瞭解。 當控制信號Φ31位準變高時,供應給多工器電路 MUX-li與MUX-2i的Α端的資料首先便被輸入至多工器 電路 MUX-li 與 MUX-2i 中。 當判定電路l〇4i的判定結果在此情況下被發現是爲 「不良」時’多工器電路MUX-li便輸出一個信號,以便 提供指令’以將一旗標設立爲、'1〃。多工器電路MUX-2i 由ROMi輸入一個內有的j位元位址,並將此位址供應給 位址記錄器RAi。 在另一方面,當判定電路l〇4i的判定結果在此情況 下被發現是爲「正常」時,多工器電路MUX-li便容許旗 標電路FLGAi-l輸出一個信號,以便提供指令,將旗標設 立爲、'〇〃。由於多工器電路MUX_2i並未由R〇Mi供應資 料,位址記錄器RAi便會保持其原來狀態。 接著,當控制信號Φ31位準變低時,供應給多工器電 路MUX-li與MUX-2i的Β端的資料便被輸入至多工器電 17 本紙張尺度適用中國國家標隼(CNS ) Λ4規格(210X 297公釐) -I - - I n n I— - - - - - I 訂 f請先閲讀背面之注意事項再填寫本頁} 1577^WD1.DOC/BL/004 A7 B7 經濟部中央標準局貝工消費合作社印裝 五、發明説明(/厂) 路MUX-li與MUX_2i之中。在此種情況之下,多工器電 路MUX-li的B端便由前一級旗標電路FLGAi-Ι,與時鐘 信號CLK同步而供應其旗標狀態。如此,多工器電路 MUX-li便會使下一級的旗標電路FLGAi輸出一個信號, 以便依據旗標値而提供指令,將旗標設立爲、'1〃或''〇〃。 同樣地,旗標電路FLGAi所產生的輸出,亦被供應給對應 於下一級的多工器電路MUX-li + Ι的B端。儲存於前一級 的位址記錄器RAi-Ι中的位址,同步於時鐘信號CLK而被 供應給多工器電路MUX-2i的B端,之後多工器電路 MUX-2i便將此位址供應給下一級的位址記錄器RAi。同 樣的,位址記錄器RAi的輸出亦被供應給對應於下一級的 多工器電路MUX-2i + l的B端。 同樣的,有關於旗標的資訊,以及對應於旗標的位址 資訊,便與時鐘信號CLK (就每一個時鐘週期而言)同步而 被接續地移入。 接著,如此被移位的資訊便被供應給緩衝器電路 1〇5Β ’以便接續地移入對應於在緩衝器電路方塊105B內 所設置的緩衝器電路BB1至BBn內。現在將說明此動作。 由於當對應於η級的緩衝器電路BB1至BBn被置於其 初始狀態時,控制信號φ32係屬低位準,因此便可由多工 器電路 MUX-3 1 至 MUX-3n 與 MUX-41 至 MUX-4n 的 Α 端 輸入資料。 甚至在此種情況之下,利用與前述位址轉換電路方塊 所執行的移位實例相似的方式,由旗標電路FLGAm所供應 的一個旗標,以及由位址記錄器r An所供應的一個位址, 本紙張尺度適用中國國家樣皁(CNS ) Α4規格(210Χ 297公釐) ----------批衣— (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部中央樣準局貝工消費合作社印裝 .DOC/BL/004 4 _ A7 ____B7 五、發明説明(/厶) 在被供應至多工器電路MUX-3 1與MUX-41的a端之後, 便可隨著同步時鐘信號CLK的每一個時鐘週期,而被逐級 地移入。 當可用以指出旗標、、1"的資訊(亦即,可指示失效資料 的資訊 > 在其後被輸入至最後一級的旗標電路PliGBn時, 旗標電路FLGBn的輸出(對應於控制信號φ32)便變爲高位 準’以便選擇最後一級的多工器電路MUX_3n與MUX_4n 的B端。因此’多工器電路MUX_3n與ΜυΧ-4η便不接受 對應於前級的旗標電路FLGBn-Ι與位址記錄器RBn—i所 產生的輸出。其結果’指示「失效」的旗標Wl ",以及對 應於該個失效部份的一個位址,便會被儲存於最後一級的 旗標電路FLGBn與位址記錄器RBn之中。同樣的,當可用 以指出旗標《1"的資訊(亦即,可指示失效資料的資訊)被 輸入至第n-l級的旗標電路FLGBn-l時,一閘電路ANDn 便反應於旗標電路FLGBn-1與最後一級旗標電路FLGBn 所產生的輸出’而輸出一高位準的控制信號φ32,以便選 擇對應於第n-1級的多工器電路MUX_3n_l與多工器電路 ΜϋΧ-4η-1的B端。如此,多工器電路MUX-3n-l與 MUX_4n-l便不接受旗標電路FLGBn_2與位址記錄器 RBn-2所產生的輸出。其結果,指示一第二個「失效」的 旗標、、1〃,以及對應於該個失效部份的一個位址,便會被 儲存於第n-l級的旗標電路FLGBn-Ι與位址記錄器 RBn- 1之中° 利用重覆此種動作,m級型式的轉換電路方塊ι〇5Α 所產生的資料’便可以反應個時鐘信號CLK,而全部 n ^^1 H. In m m ...... n ^i·— f (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家榡準(CNS ) 規格(2丨〇χ297公釐) 1577TWD1.DOC/BL/004 A7 1577TWD1.DOC/BL/004 A7 經濟部中央標準局員工消費合作社印裝 _B7 ____ 五、發明説明(, 被移入至緩衝電路方塊105B內。m級型式的轉換電路方 塊105A所產生的資料係個別與m級判定電路1〇4相關 聯。亦即,由於其所產生的資料係各對應於半導體記憶電 路103的m行,每一個各指示一記憶胞內發生失效的所有 位址,皆利用一系列的此種動作,而被儲存於緩衝電路之 內。 之後,儲存於緩衝電路方塊105B內的所有位址皆連 續地以串列方式輸出至測試裝置1〇1。. 根據上述的構造,只有標示出記憶胞內發生失效的位 址會被指明出來,並接續地被輸出至測試裝置。如此便可 能可以大爲縮短後續重覆性釋放程序所必須的測試時 間。此外,由於測試裝置可以利用此種相當簡單的架構實 際製作,使其只須儲存指示失效位置的位址資料,故測試 裝置亦得以降低其成本。 下面參考圖5與6說明本發明第四種實施例。圖5中 顯示的是對應於轉換電路方塊105A之另一種實例架構的 一種轉換電路方塊1〇5Α' »圖6則顯示圖5中構造的細 節。後面將參考前述第三實施例的說明以利於瞭解下面的 說明。 轉換電路方塊1Q5A'基本上具有與前述的轉換電路方 塊10SA相同的功能。下面將說明構成轉換電路方塊105A' 的每一個轉換電路ATi。 位址轉換電路ATi包含有一個j位元的多工器電路 MUX-Si,可將反應於一控制信號丨^而供應至A與b端 的資料輸入其中,並由一輸出端C輸出資料;一 R〇Mi, 20 本紙張尺度適用中國國家標隼(CNS ) A4^ ( 210 X 297^¾ ) -•1-1 - - —II - - - 1 —I- H ^^1 1 - -I— I H ί (讀先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 1577TWD1.DOC/BL/004 八了 B7 _ 五、發明説明(#) 可供儲存電路方塊的特異資料;一位址記錄器RAi ’可將 一個j位元的位址保留於其中;以及一交連控制電路 HSi,可供反應於一控制信號<M2而選擇一種運作狀態’ 以將一種輸入狀態傳送到對應於下一級的一位址轉換電 路ATi + Ι內,其中之輸入狀態係爲交連控制電路內所可以 輸入的,由判定電路l〇4i所執行判定的結果,或者其內 所儲存的資料。 ROMi的一個輸入端係由判定電路1 (Mi供應其判定的 結果,此結果係可以指示一資料是屬正常或不良,而其一 輸出端則係被電性地連接至多工器電路MUX-5 i的一a 端。 多工器電路MUX-5i的一個B端則由前一級的位扯記 錄器RAi-1所產生的輸出供應資料,而其一輸出端則被電 ’ 性地連接至下一級位址記錄器RAi的一輸入端。 交連控制電路HSi的一個輸入端T係由判定電路i〇4i 供應其判定之結果,此結果可以指示一資料是屬正常或;^ 良。此外’交連控制電路HSi的一個輸入端A係被電性地 連接至前一級交連控制電路HSi-Ι的一個輸出端B(而突 連控制電路HSi的另一個輸入端B則被電性地連接至對辦 於下一級交連控制電路HSi + Ι的一個輸入端A)。交趣^ 制電路HSi的一個輸出端C係被電性地連接至交連控制^ 路HSi-Ι的一個輸入端D(而交連控制電路HSi的另〜匈 輸出端D則被電性地連接至交連控制電路HSi + Ι的一 出端C}。交連控制電路HSi的一個輸出端e係被電性地 連接至交連控制電路HSi-l的一個輸入端F(而交連竣制 2 1 本纸張尺度適财關轉準(CNS)〜祕(2丨Gx297公瘦) ~ _ 〜^ -----II- I n n· I I n· (请先閱讀背面之注意事項再填寫本頁) 1S77TWD1.DOC/BL/004 A7 B7 經濟部中央標隼局員工消費合作社印製 五、發明説明(/ f ) 電路HSi的另一個輸入端F則被電性地連接至交連控制電 路HSi + Ι的一個輸出端E)。再者,交連控制電路HSi的 輸出端B係被電性地連接至多工器電路MUX-Si,而多工 器電路MUX-5i所產生的一個輸出則被供應至多工器電路 MUX-5i作爲一控制信號φ41。此交連控制電路HS具有偵 測下一級交連控制電路HS的狀態之功能,並依據其偵測 的結果而決定儲存於下一級內的資訊是否應予傳輸。 圖6中顯示多工器電路MUX-5i與ROMi之間的一種特 定連結架構。 ROMi包含有一接觸ROM CR,其係被電性地連接至多 工器電路MUX-5i的A端,並依據其是否接觸的狀態而提 供連結或不連結的功能;以及一P通道MOS電晶體(此後 稱爲、'PMOS〃)41,其汲極,源極與閘極係分別被電性地 連接至接觸ROM CR,一電源電位Vcc與判定電路104i 的輸出。 多工器電路MUX-5i包含有一A端,其係被電性地連 接至接觸ROM CR ; —傳輸電路,其係被電性地連接於B 端與C端之間,並係由一 NMOS,其閘電極係經由一反相 器141而供應一控制信號φ41,以及一PMOS,其閘電極 被供以控制信號Φ41所構成;以及電性地連接於Α端與接 地電位GND之間的一 NMOS 41。NMOS 41的閘電極則被 供以一啓始信號。 下面說明前述電路的操作情形。 當控制信號Φ4 2變爲高位準時,交連控制電路HS首先 便進入一種輸入模態’並由輸出端Β輸出控制信號Φ41。 22 本紙張尺度適用中國國家標準(CNS〉Α4^ ( 2丨0Χ297公釐> ' — m 1 - - HI In ml ^^1 i ^^1 ^^1 m (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 1577TWD1.DOC/BL/004 經濟部中央標準局貝工消費合作社印製 B7 五、發明説明(do) 如此,多工器電路MUX-5i的a端便根據控制信號Φ4 1而 被選定。當判定電路1 0 4 i的判定結果指出「失效」時’ 儲存於ROMi內的j位元位址便被讀出,並供應至多工器 電路MUX-5i的A端。由於多工器電路MUX-Si的A端係 利用控制信號Φ41而選擇的,供應給A端的位址則由C端 輸出,以便能被儲存於位址記錄器RAi內。當判定電路 104 i的判定結果指出「失效」時,資訊"1〃便會被寫入交 連控制電路HSi內。 另一方面,當判定電路l〇4i的判定結果指出「正常」 時,來自於ROMi的所有位址便皆被帶至、'〇",以使得資訊 w〇〃被寫入交連控制電路HSi內。 接著,當控制信號Φ42降爲低位準時,交連控制電路 HSi便被帶入其運轉操作的模態。當達到運作模態時,由 交連控制電路HSi的B端所輸出的控制信號(Ml,其被寫 入有資訊'、0〃者,便會被轉換或改變爲低位準。如此,多 工器電路MUX-5i的B端便反應於控制信號φ41的轉換成 低位準而被選擇。之後,多工器電路MUX-5i便可接受儲 存於前一級位址記錄器RAi-Ι內的位址。接收到的位址被 儲存於下一級的位址記錄器RAi內。同時,交連控制電路 HSi其內則接收到被寫入於前一級交連控制電路— 的資訊。 當在此種情況之下,資訊'、〇〃被寫入於下一級的交連 控制電路HSi + Ι內,而資訊、'1〃則被寫入於交連控制電路 HSi內時,由位址記錄器RAi以及交連控制電路HSi所輸 出的資料’以及其後的控制信號φ41,便會變爲低位準, 23 本紙張尺度適用中國國家榡準(CNS > A4規格(210X297公釐) I -1— -I 1 in I - jl m -- - -I I 1 ill I *1T (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 1577TWD1.DOC/BL/004 經濟部中央標準局員工消費合作社印製 A7 __B7 五、發明説明(>>/ ) 而位址記錄器RAi則由前一級的位址記錄器RAi-l的輸 出供應資料。此外,下一級的交連控制電路HSi則接收已 被寫入前一級交連控制電路HSi-l內的資訊。 當資訊《1〃被寫入第m級轉換電路方塊1〇 5A'的由最 後一級交連控制電路HSm至交連控制電路HSi內時,控制 信號Φ41維持其高電位,並亦不接受每一個位址輸入以及 來自前一級的資訊。 由於此種動作之故,只有與發生失效部份相關的複數 個的位址,才會被接續地由對應於最後一級交連控制電路 HSm的位址記錄器RAm而儲存下來。 之後,可指示失效部份的位址資料即依序,利用與前 述第三實施例相似的方式,而被串列地輸出至測試裝置 101 ° 依據本發明’除了第三實施例所獲得的效果之外,亦 可以獲得下列的有利效果。亦即,由於交連控制電路可以 利用偵測下一級交連控制電路的狀態而加以致動,故交連 控制電路便可以獨立於時鐘信號之外,不須等待m個時鐘 信號’便可進行位址資料的傳輸。如此,本實施例便可以 提供高速動作的能力。下面參考圖7至12說明本發明之 第五實施例。在此實施例之中,說明了前述第四實施例中 所採用的交連控制電路。 交連控制電路包含有一反相器151,其輸入係被供以 一控制信號Φ4 2 ; —傳輸閘電路I52,其係被電性地連接 於亦電性連接至一判定電路1 (Mi的一輸入端T與一節點 N51之間,此傳輸閘電路係由一NMOS與一 PMOS所構成, 24 本紙張尺度適用中國國家標準(CNS ) A4規格(210x^7公楚) --- m nn i —m In I ml m I 1^1 nn >^^1 Ban 03.-s (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(二i) 其中匪os之閘電極係由控制信號Φ42供應信號,而PMOS 之閘電極則被電性地連接至反相器151的輸出;一傳輸閘 電路153,其係被電性地連接於輸入端A與節點N51之 間,且傳輸閘電路係由一 NMOS與一PMOS所構成,其中 NMOS之閘電極係被電性地連接至反相器151的輸出,而 PMOS之閘電極則由控制信號φ42供應信號;一 NMOS 51 · 其汲極與源極電極係分別被電性地連接至Ν51與一接地電 位Vss,且其閘電極係被供以一啓始信號φΐηί ; — C元 件電路154 (其特定電路係顯示於圖8中),其a,b與g 端係分別被電性地連接至一節點N51,一輸入端D與一節 點N52; — C元件電路155 (其特定電路係顯示於圖8中), 其a,b與g端係分別被電性地連接至一節點N52,一輸 入端F與一輸出端B ; — NMOS 52,其汲極與源極電極係 分別被電性地連接至節點N52與接地電位VSS,且其閘電 極則由啓始信號φΐΐϋ供應信號;一輸出端C,其係被電性 地連接至節點Ν51 ;以及一輸出端Ε,其係被電性地連接 至節點Ν52。 輸入端Α係被電性地連接至前一級交連控制電路的一 輸出端B。前一級的一輸出端D則被電性地連接至下一級 交連控制電路的輸出端C,而其一輸入端F則被電性地連 接至下一級交連控制電路的輸出端E。 如圖8中所顯示的,每一個C元件電路154與155各 係具有被電性地串聯連接於電源電位VCC與一節點N53之 間的PMOS 51與52,被電性地串聯連接於接地電位VSS 與節點N53之間的NMOS 53與54,被電性地連接至節點 25 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -II I ! — -11 ^^1 ...... ml ^^1 n^i ^^1 HI (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 B7__ 五、發明説明U4) N53與一g端之間的的一反相器156,以及被電性地連接 於PMOS 51與NMOS 54的閘電極與一b端之間的一反相 器157。一 a端則被電性地連接至pM〇s 52與NMOS 53 的閘電極。 下面將說明交連控制電路的動作情形。 當啓始信號φΐιϋ變成高位準時,節點N51與N52便 首先被帶至接地電位位準VSS。當交連控制電路進入一種 輸入模態,且控制信號φ42變爲高位準時,傳輸閘電路152 便被開啓,而傳輸閘電路153則被關閉。如此動作之後, 判定電路104i所判定的結果,其係可指出資料是否爲正 常或不良者,便會出現在節點N51上。 當交連控制電路其後進入一種運作模態,且控制信號 Φ42變爲低位準時,傳輸閘電路152便被關閉,而傳輸閘 電路I53則被開啓。 現在,當判定的結果顯示「失效」,亦即,資料、'1"(高 位準)出現在下一級的節點N51,以及當判定的結果顯示 「正常」,亦即,資料、'〇〃(低位準)出現在下一級的節點 NS1時’下一級的輸入端D便成爲低位準。因此,c元件 電路I54的NMOS 54與NMOS 53便被開啓,以便使節點 N52被帶至高位準。亦即,已經出現在節點N51的指示判 定結果的資料''1〃,便會被傳輸或移位至節點N52。 此外,由於下一級的節點N52係處於低位準,下一級 的C元件電路;:55,便利用與前述相似的方式而被致動, 以使節點N52的資料、'1"被移至輸出端B。 當交連控制電路處於運作模態,由於資料、'1〃被移至 26 本紙張尺度適用中關家標準(CNS ) Λ4規格(2i〇x 297公釐) " I I I I n I m. Mf/ ^^1 ^ϋ. n i-—1 1^1 0¾-8 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央樣準局貝工消費合作社印製 577TWD1.DOC/BL/004 A7 B7 經濟部中央樣準局員工消費合作社印製 五、發明説明uy) 下一級的節點N51,下一級的輸入端D便會變爲高位準。 其結果,C元件電路154的NMOS 54便被關閉。此時當 由前一級的輸出端B所供應的資料爲'、0〃時,下一級的節 點NSl即變爲低位準,指出其資料爲'、〇〃。在另一方面, 當由前一級的輸出端B所供應的資料爲、'1〃時,下一級的 節點N51即變爲高位準,指出其資料爲”1"。 當下一級的節點N51處於低位準,指出其資料爲''〇〃 時,其下一級的輸出端D便變爲高位準,以使下一級的節 點N52被帶至低位準,以指示資料爲、'〇〃。當下一級的節 點N51處於高位準,指出其資料爲《1〃時,其下一級的節 點N52便在其下一級的輸出端D變爲高位準之前,先被帶 至低位準,指出其資料爲'、0"。 此外,由於在其下一級的節點N51處於低位準,指出 其資料爲W1M時,前一級C元件電路154的NMOS 54亦被 關閉,下一級的節點N51便保留其資料、、1"。當下一級的 節點NS1被帶至低位準,指出其資料爲、時,下一級的 資料、、1〃便開始移位。 利用重覆進行此種動作,只有指示資料爲、'1"的每一 個判定結果才會被依序由最後一級儲存下來》 根據此實施例中所採用的交連控制電路,由於交連控 制電路偵測下一級交連控制電路的狀態,並由該處傳輸資 料出來,故當判定結果指示資料爲''1〃(亦即,判定的結果 爲「失效」),且其數量減少時,便可以以高速率收集資 料。雖然在此實施例之中,交連控制電路係被利用來以高 速率傳輸每一個位址,但其亦可以被應用於影像資料等的 27 (請先閱讀背面之注意事項再填寫本頁) 裝. 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公釐) A7 157 7.»TWD1 . DOC/BL/004 __ B7 五、發明説明(Ο ^ 壓縮上。 下面參考圖9與10說明交連控制電路的另〜種實例^ 此種型式的交連控制電路包含有一反相器i6l,#_ 入被供以一控制信號Φ42 ;—傳輸閘電路ία,其係^電 性地連接於亦被電性連接至判定電路I04i的〜^^^ τ 與一節點Ν6〇 (輸入端Α)之間,並係由一NM〇s,宜鬧電 極被供以控制信號Φ42 ’以及一PMOS,其閘電極被電性 地連接至反相器161的輸出所構成;一PMOS 61, 極與源極電極係分別被電性地連接至節點 位Vcc,且其閘電極被供以一啓始信號“以;反^器 工63,其輸入與輸出係被分別電性地連接至節點Ν6〇與節 點NSl ; — C元件電路164(其特定電路係被顯示於圖1〇 中)’其a,b與g端係分別被電性地連接至一節點N61, —節點N63 (輸入端D)與一節點N62,其s端係被供以 控制信號Φ42,且其h端被電性地連接至一節點N67 ; 一 反相器I65,其輸入與輸出係被分別地電性地連接至節點 N62與節點N64 ; — C元件電路Mg (其特定電路係被顯 示於圖10中)’其a ’ b與g端係分別被電性地連接至一 節點N64,一節點N65 (輸入端F)與一節點N66 (輸出 端B) ’其s端係被電性地連接至一節點n67,並供以控 制信號Φ42,且其h端被電性地連接至節點N67 ;以及一 PMOS 62,其汲極與源極電極係分別被電性地連接至節點 N62與一電源電位VCC,且其閘電極被供以一啓始信號 φ Ini。 輸入端A係被電性地連接至前一級交連控制電路的一 28 n m 1^1 ml m r an m ^^1 m HI ^^1 0¾ 、言 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公楚) WD1 . DOC/BL/0 0 4 A7 B7 五、發明説明(^4^) 輸出端B。前級的輸出端D則被電性地連接至下一級交連 控制電路的輸出端C,且其一輸入端F則被電性地連接至 下一級交連控制電路的輸出端E。 如圖1〇中所顯示的,每一個C元件電路164與166 各係具有被電性地串聯連接於電源電位VCC與一節點N62 之間的PM0S 63,64與π,被電性地串聯連接於接地 電位VSS與節點N62之間的NM0S 60,61與62,以及 被電性地連接於PM0S 64與NM0S 61的閘電極與一 b端 之間的一反相器I 6 7。一 a端則被電性地連接至PM0S 6 5 與NM0S 60的閘電極。—s端被電性地連接至pm〇S 63 的閘電極。一h端則被電性地連接至NM0S 62的閘電極。 下面將說明交連控制電路的動作情形。 當啓始信號(j)Ini變成低位準時,節點N6〇與N62便 首先被帶至電源電位位準Vcc。接著,當交連控制電路進 入一種輸入模態’且控制信號φ42變爲高位準時,傳輸閘 電路I62便被開啓,而C元件電路164與166便被關閉。 如此動作之後’判定電路l〇4i所判定的結果,其係可指 出資料是否爲正常或不良者,便會出現在節點N60上。 當交連控制電路其後進入一種運作模態,且控制信號 Φ42變爲低位準時’傳輸閘電路工62便被關閉,而C元件 電路I64與I66則被開啓。 現在’當由節點Ν6〇獲取資料《〇〃,以便在節點N61 上保持可指示「失效」的資料、':L",且資料'Ί»被輸入至 下一級的節點NS0,以便保持在下一級的節點Nei的資料 '、〇〃時,下一級的節點NO便在輸入模態時保持資料。 n «In - - - - i - - «^ϋ ----- -I -1 -- I ml i ^^1 In (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 29 7tWDl.DOC/BL/004 A7 B7 經濟部中央橾準局貝工消费合作社印装 五、發明説明(十?) 因此’ C兀件電路工64的NMOS 60,61與62便被開啓。 如此’由於節點N62變爲低位準,而節點N64則變爲高位 準’節點NSl的指示判定結果的資料'ί",便會被移位至 節點N6 4。 此外,由於下一級的節點N64亦係被保持爲資料'Ί", 下一級的C元件電路^6,便利用與前述相似的方式而被 致動’以使節點N64的資料《1〃被移至下一級的節點 N61。 當交連控制電路處於運作模態,由於資料、、;L〃被移至 下一級的節點N61,下一級的節點N63 (輸入端D)便會 變爲高位準。其結果,C元件電路 164的NMOS 61便被 關閉。此時當由前一級的輸出端B所供應的資料爲、Ί 〃時, 下一級的節點NSl即變爲低位準,指出其資料爲'、〇〃。在 另一方面’當由前一級的輸出端B所供應的資料爲、、〇〃時, 下一級的節點NSl即變爲高位準,指出其資料爲'ί"。 當下一級的節點NSl處於低位準,指出其資料爲《〇〃 時’其下一級的節點N63 (輸出端D)便變爲高位準,以使 下一級的節點N64 (輸出端E)被帶至低位準,以指示資料 爲《〇〃。當下—級的節點處於高位準,指出其資料爲 、、1〃時’其下一級的節點N64便在其下一級的節點N63 (輸 出端D)變爲高位準之前,先被帶至高位準,指出其資料爲 1 " 〇 此外’由於在其下一級的節點NSl處於高位準,指出 其資料爲''1〃時,前一級C元件電路I64的NMOS 61便被 關閉’下一級的節點N61便保留其資料、'1〃。當下一級的 30 本紙張尺度適用中國國家操準(CNS > Λ4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 袈· 訂 WDX.DOC/BL/004 A7 B7 五、發明説明(七:f) 節點Νβΐ被帶至低位準’指出其資料爲、、〇"時,其下—級 的資料''1〃便開始移位。 利用重覆進行此種動作,只有指示資料爲'Ί〃的每一 個判定結果才會被依序由最後一級儲存下來。 根據此此種架構,除了可以獲致前述有利效果之外, 更由於交連控制電路由其啓始狀態轉換至其操作狀態 時’其位準之間並無衝突的情形發生,且在資料傳輸路徑 上並沒有傳輸閘’故可以預期能夠以高速率與穩定性進行 操作的有利效果。 下面參考圖11與12說明交連控制電路的另一種實 例。 此種型式的交連控制電路包含有一反相器171,其輸 入被供以一控制信號Φ42 ; —傳輸鬧電路172,其係被電 性地連接於亦被電性連接至判定電路l〇4i的—輸入端τ 與一節點Ν7〇 (輸入端Α)之間,並係由—NMOS,其閘電 極被供以控制信號Φ42 ’以及一PMOS,其閘電極被電性 地連接垄反相器I67的輸出所構成;一 PM〇s 71,其汲 極與源極電極係分別被電性地連接至節點N7 0與一電源電 位VCC ’且其閘電極被供以一啓始信號“以;—反相器 工73,其輸入與輸出係被分別地電性連接至節點N70與節 點Ν·71 C元件電路^“其特定電路係被顯示於圖12 中)’其a ’ b與g端係分別被電性地連接至一節點N71, 一節點N73 (輸入端d)與一節點N72,且其h端係被電 性地連接至一節點N77 :—反相器I75,其輸入與輸出係 被分別地電性地連接至節點N72與節點N74 ; — C元件電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) m HI «mu n^— tn —^n ·111 > em^I HI m n^i M i (讀先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 1577TWD1 .DOC/BL/004 A7 B7 經濟部中央橾隼局貝工消費合作杜印製 五、發明説明(J^) 路176(其特定電路係被顯示於圖中),其a,b與g 端係分別被電性地連接至一節點N74,一節點N75 (輸入 端F)與一節點N76 (輸出端B) ’且其h端被電性地連接 至節點N77 ;以及一PMOS 72 ’其汲極與源極電極係分 別被電性地連接至節點N72與一電源電位Vcc,且其閘電 極被供以一啓始信號。 輸入端A係被電性地連接至前一級交連控制電路的一 輸出端B。前級的輸出端D則被電性地連接至下一級交連 控制電路的輸出端C,且其一輸入端F則被電性地連接至 下一級交連控制電路的輸出端E。胃 如圖12中所顯示的,每一個C元件電路174與176 各係具有被電性地串聯連接於電源電位Vcc與一節點N72 之間的PMOS 74與75,被電性地串聯連接於接地電位Vss 與節點N72之間的NMOS 70,71與72,以及被電性地 連接於PMOS 74與NMOS 71的閘電極與一b端之間的一 反相器I 77。一 a端則被電性地連接至PMOS 75與NM0S 70的閘電極。一 h端則被電性地連接至NM0S 72的閘電 極。 下面將說明交連控制電路的動作情形。 當啓始信號(|)lni被帶至低位準時,節點N70與N72 便首先達到電源電位位準VCC。接著,當交連控制電路進 入一種輸入模態,且控制信號Φ42被帶至高位準時,傳輸 閘電路I72便被開啓,而C元件電路I74與I%便被關 閉。如此動作之後,判定電路l〇4i所判定的結果,其係 可指出資料是否爲正常或不良者,便會出現在節點N70 32 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) I— (請先閱讀背面之注意事項再填寫本頁) 訂 321769 1 κ. η 15 7*?TWD1 .DOC/BL/004 Α7 Β7 經濟部中央標準局員工消費合作社印製 五··發明説明()〇) 上。 當交連控制電路其後進入一種運作模態,且控制信號 Φ42變爲低位準時,傳輸閘電路I72便被關閉,而C元件 電路工74與176則被開啓。 現在,當由節點N7〇獲取資料'、0",以便在節點N71 上保持可指示「失效」的資料、'1 〃,且資料"被輸入至 下一級的節點N7〇,以便保持在下一級的節點Ν?1的資料 '、〇"時’下—級的節點Ν73便在輸入模態時保持資料、'〇„。 因此,C元件電路I74的NMOS 7〇,71與72便被開啓。 如此,由於節點Ν72變爲低位準,而節點Ν74則變爲高位 準’節點Ν·71的指示判定結果的資料、、;]_〃,便會被移位至 節點Ν74。 此外,由於下一級的節點Ν74亦係被保持爲資料、、:L", 下一級的C元件電路I%,便利用與前述相似的方式而被 致動,以使節點Ν74的資料、'1〃被移至下一級的節點 Ν71 ° 當交連控制電路處於運作模態時,由於資料U"被移 至下一級的節點N?1,下一級的節點Ν?3 (輸入端D)便 會變爲高位準。其結果,C元件電路m的NMOS 71便 被關閉。此時當由前一級的輸出端B所供應的資料爲、'工〃 時,下一級的節點Ν·71即變爲低位準,指出其資料爲'、〇"。 在另一方面,當由前一級的輸出端Β所供應的資料爲'、〇" 時,下一級的節點Ν·71即變爲高位準,指出其資料爲、ί"。 當下一級的節點Ν·71處於低位準,指出其資料爲、'〇" 時,其下一級的節點Ν73 (輸出端D)便變爲高位準,以使 33 本紙張尺度適用中國國家榡準(CNS > Α4規格(210X 297公釐) --------裝------訂 (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 B7 五、發明説明(i/ ) 下一級的節點N74 (輸出端E)被帶至低位準,以指示資料 爲'、0〃。當下一級的節點N71處於高位準,指出其資料爲 、':L"時’其下一級的節點N74便在其下一級的節點N73 (輸 出端D)變爲高位準之前,先被帶至高位準,指出其資料爲 W 1 /,〇 此外’由於在其下一級的節點N71處於高位準,指出 其資料爲wl〃時,前一級C元件電路174的NMOS 71便被 關閉,下一級的節點N71便保留其資料《1〃。當下一級的 節點Ν·71被帶至低位準,指出其資料爲'、〇 〃時,其下一級 的資料《1〃便開始移位。 利用重覆進行此種動作,只有指示資料爲、、1〃的每一 個判定結果才會被依序由最後一級儲存下來。 根據此實施例中所採用的交連控制電路,便可以以高 速率收集資料,達到穩定的動作,而同時維持高速率的動 作,並減少元件的數量。 雖然在此實施例之中,交連控制電路係被利用來以高 速率傳輸每一個位址,但其亦可以被應用於影像資料等的 壓縮上。 下面參考圖13至16說明本發明的一第六種實施例。 圖13中顯示在一晶圓之上,與本發明一半導體元件的佈 局有關的一實施例。圖14則特定顯示圖13中半導體元件 的內部架構。在此實施例之中,其各部份的詳細構造與動 作可以參考前面所說明之實施例。圖15中顯示此實施例 所仔採用的連接部份。圖16則爲一時序圖,用以說明各 部份的動作之間的相互關係。此時序圖亦可有助於瞭解前 本紙張尺度適用中國國家標準(CNS ) A4規格(210Χ:297公釐) ^1 I— m II ^^1 mJ^HI - ^^1 If ^^1 U3-'s (請先閱讀背面之注意事項再填寫本頁) 經濟部中央搮準局員工消費合作社印裝 1577TWD1 .DOC/BL/004 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(,·>) 述之各實施例。 如圖13中所顯示的,有複數個的目標元件DUT10, DUT11,...須進行測試,諸如前述的半導體記億電路103 等,其係被形成於一半導體晶圓SU上。測試管理元件 TMU10,TMU11,...各係由前述的測試圖樣產生器 102,判定單元104與轉換單元105等所構成,其係分別 被設置在鄰接於目標元件DUT10,DUT11,...之處。此 些目標元件與測試管理元件係以一條切割道SL10加以分 隔,其係在後面將要說明的一個鐫刻程序中被使用作爲切 割區。 此些目標元件與測試管理元件係利用在切割道SL10 上所形成的連接裝置W,而個別被互相連接在一起。兩者 之間可進行資料與控制信號的傳輸。 圖14係特別顯示目標元件DUT10與測試管理元件 TMU10的構造。 測試管理元件TMU10包含有一介面ElntlO,其可由 一測試裝置101之處經由輸入接墊PI10,PI11,... 等而接收各種指示或指令;一介面EIntll,其可經由輸 出接塾PO10,P011,...而輸出資料至測試裝置101 ; 一測試圖樣產生器102,其可接受來自於介面ElntlO的 指示或指令;一介面TlntlO,其可將測試圖樣產生器1〇2 所發出的一指示或指令供應給目標元件DUT10 ;—介面 Tlntll,其可接收來自於目標元件DUT10的資料;一判 定單元1〇4 ;以及一轉換單元1〇5。 回應於由測試裝置101所輸出的一個測試指令,測試 35 (讀先間讀背面之注意事項再填寫本頁) 裝. 订 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -577TWD1 .DOC/BL/00· A7 B7 經濟部中央標準局貝工消費合作社印繁 i、發明説明(9今) 圖樣產生器1〇2便會如同前述,對介面Tint 10供應一個 測試圖樣,並對判定單元104供應一個預計値。 介面Tint 10係經由一連接裝置wi〇而被電性地連接 至目標元件DUT10的一個介面Τι10。半導體記憶電路1〇3 係依據供應給介面ΤΙ10的測試圖樣而進行測試的。指示 其測試結果的資料,如同前述實施例一樣,係被供應給一 介面ΤΜ10。供應給介面ΤΜ10的資料亦經由一連接裝置 W11而被供應給介面TIntll。 供應給介面TIntll的資料被判定單元104拿來與一 參考値互相比較。比較的結果被輸出至轉換單元1〇5作爲 判定的結果。轉換單元105依前述方式進行位址等的轉 換,並將其結果供應給介面EIntli。 爲了要在進行測試時對目標元件DUT10供應電源,測 試管理元件TMU10設置有供應驅動電源的一個電源接墊 VCC,以及供應接地電壓的一電源接墊Vss。 經由此些接墊所供應的電壓被耦接或被供應至內部的 內連線’以便對測試管理元件TMU10供應電力,並經由連 接裝置WPW而對目標原件DUT10供應電力。 下面將參考圖15說明用以對設置於目標元件DUT10 內部的每一電路,其每—個節點發出指令的介面TI10, 以及用以監視電路中的每一節點的一個邏輯級的介面 TM10。在同一圖式之中,其所顯現的是構成個別介面的 單元電路。 在單兀電路TIU10與TMQU10之中,各被供以一控制 信號的輸入端C係分別被電性地連接至一控制輸入端 36 (請先閱讀背面之注意事項再填寫本頁) 装. 訂 本紙張尺度適用中賴家縣(CNS…規格(21Gx297公瘦) 1 5 7 7TWD1 .DOC/BL/004 A7 B7 經濟部中央標準局貝工消費合作社印聚 五、發明説明(%/) TE ’以及具有保持位準功能的一個位準保持裝置LHC。 控制輸入端TE係被電性地連接至介面Tint 10,並係由測 試管理元件TMU10供應控制信號。 單元電路TIU10具有輸入端Ini與In2,並依據其輸 入端的邏輯位準,而由其輸出端Q而輸出一信號。 現在’考慮要進行測試的一個電路具有一個電路群, 其係由次電路Fa,Fb與FC所構成的。下面說明各個單 元電路與被測試電路之間的連接關係。在不考量測試的設 計之中,次電路Fa的一個輸出節點a係被電性地連接至 次電路Fb的一輸入節點a,。不過,在此實施例之中,節 點a與a'之間並未連接在一起。節點a係被電性地連接至 單元電路TIU10的輸入端ini,而節點a'則係被電性地 連接至輸出端Q。單元電路TIU10的輸入端In2係經由連 接裝置W10而被電性地連接至測試管理元件TMU10。 另一方面,單元電路TMQU10是爲一種緩衝器電路, 其可依據控制端C的邏輯位準,而將其輸出帶入高阻抗(高 Z)的狀態,或將輸入信號本身再予輸出。緩衝器電路的一 個輸入端被電性地連接至對應於次電路Fb的輸出(亦對應 於次電路FC的輸入)的一個節點b,而緩衝器電路的輸出 則經由連接裝置W11而被電性地連接至測試管理元件 TMU10的介面TIntll。次電路Fb的反應可依上述方式 進行測試。 下面利用圖16的時序圖簡要地說明具有前述構造的 此實施例之操作情形。參考前述動作的說明便可以容易地 瞭解其操作情形。此時序圖可進一步界定其動作,以及說 37 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝.
.1T 經濟部中央標準局員工消費合作社印策 '1577TWD1.DOC/BL/004 pj _B7 五、發明説明(^r) 明前述實施例的操作。 在進行測試操作時,測試管理元件TMU10係經由輸入 接墊 PI10,PI11’...以及輸出接墊 PO10,P011’·.. 而被電性地至連接至測試裝置101。 此外,測試裝置101亦對介面Elnt 10供應一個時鐘 信號CLK,以及一個測試啓動指令(例如TctndO , Tcmdl ,. . .)0 反應於測試啓動指令Tcmd的要求,測試圖樣產生器 102產生出預先程式規劃好的一個測試圖樣與一個測試指 令(如TivQ,Tivl,...),以及一個預計値Tev (如 TevO,Tevl,...)。測試圖樣與測試指令Tiv係經由 介面ElntlO與連接裝置W10而被供應給目標元件 DUT10 ° 在目標元件DUT10之中,測試圖樣與測試指令Tiv係 經由介面TI10而被供應給電路中的各個對應節點。 之後,回應於輸入測試圖樣與測試指令Tiv的m位元 的資料Trv (如TrvO,Trvl,...),便經由介面TM10 與連接裝置W11而被供應給測試管理元件TMU10的介面 EIntll ° 經由介面Elntll而被輸入至判定單元1〇4的資料 Trv被判定單元1〇4拿來與預計値Tev互相比較。判定單 元104將其判定結果Tjv (如TjvO,Tjvl,·..)作爲 比較的結果而輸出。若資料Trv與預計値Tev各皆爲如前 述的m位元的資料,則當然判定結果Tiv便亦具有m位元。 接著,在以m位元表示的判定結果Tiv己利用轉換單 38 本紙張尺度適用中國國家標芈(CNS > A4規格(210X297公釐) ^^1 ^ma m I I Bl^i ^^1 (請先閲讀背面之注意事項再填寫本頁) WD1.DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印裝 五、發明説明0士) 元1〇5而被壓縮成j位元的資料(位址字元)之後,轉換單 元10 5便將之輸出至測試裝置101作爲測試資料Dr (如
Dr0 , Dr1 , ..·) ° 當規格的要求或失效部份的判定未符合時,當然判定 結果Tjv的所有位元便全被進行AND處理。 在目標元件DUT10已在後續的鐫刻程序中被一切割道 所切割之後,被位準保持裝置LHC連接至控制信號端TE 的每一個節點,便會被帶至一預定的位準,此位準使目標 元件DUT10內的前述測試功能變成無效。其結果,介面 TI10便在所有時間之內執行每一節點的邏輯,且介面 TM10的輸出便被帶至高阻抗狀態。亦即,目標元件DUT10 可以免除由於其在鐫刻程序的期間被切割道所切割之故 而被不穩定地致動,連接裝置W的所有各個節點(切割部 份)便被帶至一種浮動的狀態。 依據前述實施例的架構,除了在前述其他實施例中所 說明的有利效用之外,另亦可帶來下列的有利效果° 亦即,由於用來測試目標元件的測試管理元件係被設 置於切割道之外,其環繞著各個目標元件’每一個高功能 的測試管理元件可以在不對每一目標元件的電路尺寸有 任何限制的情況之下進行設計。由於高功能的測試管理元 件可以利用此種方式實現,利用增加每一個測試管理元件 的設計自由度’測試的時間便可以縮短’甚至對於其電路 尺寸被嚴格限制的元件亦然。 此外,由於每一測試管理元件佈局的設計可以獨立於 每一個目標元件的佈局之外而進行設計,測試管理元件便 39 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公楚) — '1^1 m 1^1 I f HI 1^1 穿 、" (請先閱讀背面之注意事項再填寫本頁) 1577TWD1 .DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(之?) 可以設計得具有較高程度的一般多樣性。此外’利用只改 變介面,測試管理元件便可以應用於多種的元件之中。 下面參考圖17說明本發明之第七種實施例。 如圖17中所顯示的,複數個的目標元件DUT3〇 ’ DUT31,...係被設置於一半導體晶圓SU上。測試管理元 件TMU3 0,TMU31’...則各對應地被提供於鄰接著目標 元件DUT30,DUT31,...之處。在前述的第六實施例之 中,測試管理元件TMU3〇 ’ TMini,· ·.係各被設置於切 割道之外側,環繞著目標元件DUT3 0,DUT31 ’ ·..而提 供。不過,在此實施例之中,測試管理元件TMU3 0 , TMU31,...則各是被設置於其對應的切割道內。 參考前述實施例的有關說明,應可以瞭給本實施例中 所採用的各部份之功能與操作情形。 依據此實施例,由於測試管理元件係各被設置於使用 作爲切割區的切割道上,故各個元件便可以利用有效率的 方式而製作於晶圓上。亦即,若各元件在尺寸上係與第六 實施例中所採用者的大小相等,則便可製作較大數量的元 件。另一種方式,若製作於晶圓上的元件之數量係等於第 六實施例中所採用者,則元件製作所在的區域便可以擁有 邊緣空間,如此便可能用以製作元件,其進一步增加其設 計的自由程度,或使其具較多且複雜的功能。 如此,本實施例便可以在成本的減低上有所貢獻。 下面參考圖18說明本發明之第八實施例。在本實施例 之中,圖18中顯示的是第六實施例中所採用的連接裝置w 的一種特定構造。雖然此地所說明的是第六實施例中所採 40 (請先閲讀背面之注意事項再填寫本頁) 裝- 訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 1577TWD1.DOC/BL/004 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(分) 用連接裝置w的架構,經由下面的說明,第七實施例中所 採用的一連接裝置之架構便亦可以容易地瞭解。連接裝置 w在形成於一測試管理元件區TMU]:中的一測試管理元件 TMU,以及形成於目標元件區DUTr內的一目標元件DUT 之間執行資料與信號的傳輸,並在其間供應電力。 測試管理元件區TMUr與目標元件區DUTr係以一切割 道區SL而分割的。切割道區SL係供在後續的鐫刻製程中 切割的。此時,形成了切割表面sll與si2。在切割表面 sll與SI2之間則形成了一條切割道。 在切割道區SL中,在半導體底材40 (晶圓SU)上形 成有一場氧化物層41。由複晶矽或金屬複晶矽化物所構 成的一個導電部份42係被形成於場氧化物層41之上,以 便由測試管理元件區TMUr伸展到目標元件區DUTr。 在切割道區SL中的外側,導電部份4 2的一端係經由 一接觸44而被電性地連接至一金屬圖形或內連線43,其 係對應於在測試管理元件區TMUr內所形成的測試管理元 件TMU之一內部節點。在切割道區SL的外側,導電部份 42的另一端係經由一接觸4 6而被電性地連接至一內連線 45,其係對應於在目標元件區DUTr內所形成的目標元件 DUT之一內部節點。 在導電部份42與金屬內連線43與45上形成有一內 絕緣層47。護層4 8則形成於內絕緣層4 7之上。 根據此實施例,由於金屬內連線在切割道區SL·於後續 的鐫刻程序期間被切割之後並未被曝露出來,因而可以期 待會具有相當良好的抗濕氣能力。此外,由於在鐫刻程序 本紙張尺度適用中國國家榡準(CNS ) A4規格(210X297公釐) ---------- (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部中央標準局員工消費合作社印製 '* i 5 7 7*TWD 1 . DOC / BL / Ο Ο 4 A7 _B7____ 五、發明説明Of) 的期間所產生的刮除作用係針對於複晶矽或金屬複晶矽 化物而發生,而其組成係與底材在實質上相同’故在後續 的製作程序之中,刮除作用對於週遭的影響便可以縮減到 最小的程度。 下面參考圖19說明本發明之第九實施例。 如圖19中所顯示的,於一半導體晶圓SU之上設置有 複數個的目標元件DUT50 ’ DUT51,· ·.。 此實施例與第六及第七實施例不同之處係在於,對應 於每一個目標元件DUT,有兩個測試管理元件TMUa與 TMUb被分別設置在鄰接於目標元件DUT的相反兩側之 處。 亦即,測試管理元件TMU5〇a與TMU5〇b各係以獨立 的形式設置於鄰接著目標元件DUT5 0之處。同樣地,測試 管理元件TMU5 la與TMU5lb亦被設置於鄰接著目標元件 DUT51之處。在此實施例之中,測試管理元件TMU係各被 設置於環繞著目標元件DUT所形成的切割道的外側。 利用一種與前述實施例相似的方式,目標元件與測試 管理元件係利用連接裝置W而各被電性地互相連接起來’ 以便可以在兩者之間進行資料或控制信號等的傳輸。亦 即,連接裝置W5〇a與WSOb係各被形成於目標元件DUTS0 與測試管理元件TMUSOa之間,以及在目標元件DUTS0與 測試管理元件TMU5〇b之間。此外,連接裝置WSla與WSlb 係各被形成於目標元件DUTSl與測試管理元件TMU5 la之 間,以及在目標元件DUTSl與測試管理元件TMU5lb之 間。 42 I-------^ 裝------訂 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS>A4規格( 210X297公釐) 'WDl .DOC/BL/004 A7 'WDl .DOC/BL/004 A7 經濟部中央標準局貝工消費合作社印裝 __B7 五、發明説明( 如此,若本實施例依據目標元件的型式而進行應用, 則每一目標元件與每一測試管理元件之間的圖形或內連 線的長度便可以縮到最短的程度。 接著參考圖20與21說明本發明之第十實施例。第十 實施例所顯示者係爲第九實施例應用於具有記憶胞陣列 的一記憶電路中的一種實例。 如圖20所顯示的,對應於一目檫元件DUT的—記憶 電路具有陣列ARY51 ’ ARY52 ’及1^53與众1^54,其各 具有排列成矩陣形式的複數個的記憶胞,以及設置於記憶 電路中央的一個週邊電路區PER1。此記憶電路係以對稱 的形式’在圖面中設置有一條線做爲其軸線。複數 個的接線焊墊PAD則被設置於週邊電路區內。 在測試管理元件之間來回傳輸資料的介面Dint5l, Dint52,Dint53與Dint54,比如說,各係環繞著陣列 ARY51 ’ ARY52,ARY53與ARY54的週緣而設置。此些 介面 Dint51,Dint52,Dint53 與 Dint54 之中的介 面DintSi與Dint52係被電性地連接至—連接裝置 W5〇a,而其餘的介面Dint53與Dint54則係被電性地連 接至一連接裝置W50b。 下面參考圖21詳細說明每一個陣列ARY的構造。在 下面的說明之中,陣列ARY52係被選定作爲說明之實例。 不過,由於其他的陣列在構造上與此實例乃是相同的,因 此其構造亦可由下的說明之中獲得瞭解。 陣列ARY52包含有一 X解碼器(X-DEC),可由複數條 的字元線之中,依據一 X位址而選擇一預定字元線WL· ; 43 — I — I I I I —4 裝— I I I I I ;吞 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家榡準(CNS ) Λ4规格(210X297公釐) 1S77TWD1.DOC/BL/004 A7 B7 ____ 五、發明説明(ί//) —Y選擇器(Y-SE),可由複數條的資料線工/0之中,依 據一 Y位址而選擇一預定資料線I/O ; —感應放大器單元 SAU ;以及介面Dint52。 感應放大器單元SAU包含有複數條的字元線WL ;各 與字元線WL·直交的複數對的位元線對BLpair ;各被設置 於字元線WL與位元線對BLpair之間的複數個的記憶胞 C ;可將位元線對BLpair上的資料放大的感應放大器 SA ;以及供有經放大資料的資料線;[/〇。資料線I/O的 —端係被電性地連接至介面Dint52,而其另一端則被電 性地連接至Y選擇器(Y-SEJ。 當陣列ARYS2進行資料讀取操作時,由個別感應放大 器SA供應至對應的資料線1/〇上的資料即被集中傳輸至 Y選擇器(Y-SE)。之後’ γ選擇器(Y_SE)即由複數條的 資料線I/O之中,依據Y位址而選擇一預定資料線;:/〇, 並將資料於選定的資料線1/〇上輸出至一條全面性的資料 線 GDB。 另一方面’當陣列ARY52進行資料寫入操作時,寫入 的資料即被供應至Y選擇器<Y_SE)所選定的資料線 I/O ° 由於讀取與寫入的動作可在本發明之揭示內容與一般 '知識的基礎上得到瞭解’因此在此僅予以簡單的說明。 下面說明此陣列ARYS2的測試操作情形。 根據對應於由測試管理元件TMU所供應的一位址之X 位址,預定之字元線WL·先被致動。接著,由測試管理元 件TMU所供應的寫入資料便被寫入連接至字元線的所 44 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0x^7公& ) I. I I - - I I - - - - 1- - —--I ^^1 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 1577TWD1.DOC/BL/0Q4 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(乂工) 有記憶胞MC之中。經由每一條資料線I/O,寫入資料由 介面Dint52被供應至每一個感應放大器SA(不過,若代 表寫入資料的所有位元未以、'1"或《〇〃的形式表示,或其 每一位元係簡單地以、、1〃或'、〇"的形式重覆,則便亦可以 考慮可對Y選擇器(Y-SE)施加其功能的一種架構)。 另一方面’當陣列ARY52係處於讀取操作狀態時,由 各個感應放大器SA所放大的的各資料,便經由對應之資 料線I/O而被傳輸至介面Dint52。介面Dint52將傳輸 資料輸出至測試管理元件TMU。 因此’測試管理元件TMU便能夠判定記憶電路的每一 行中的記憶電路之操作是否良好。 根據此實施例,在具有形成於一電路中央的週邊電路 區的一般性記憶LSI之內所設置的測試管理元件與介面, 便可以經由連接裝置,而得以利用最短的圖形或內連線而 互相電性地連接起來。如此一來,用來將一個數量的目標 元件與測試管理元件互相連接起來的內連線,便再也不須 繞經目標元件的內部了。 此外’由於測試管理元件係以分割開的方式設置,各 個測試管理元件便亦可以平行致動,以便可以達成進一步 的測試時間之縮減。鐫 下面參考圖22至25說明本發明之第十一實施例。在 此實施例之中所將要說明的是,由在一晶圓上建構目標元 件與測試管理元件的程序(預處理程序)到一測試程序的 過程,以及由測試程序到依據測試的結果而執行重覆性釋 放程序的過程。其中只說明一個序列的程序,其個別程序 45 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 77TWD1.DOC/BL/004 經濟部中央標準局貝工消費合作社印袋 五、發明説明 將不予詳細說明。此外,由前述的說明以及後面所將進行 的說明之中,亦可獲得對測試程序的充份瞭解。 如圖22中所顯示的,目標元件DUT60,DUT61,... 與測試管理元件TMU6〇,TMU61,...係於前述的製程之 中被形成於一半導體晶圓SU之上。目標元件DUT6 0, DUT61 ’ 與測試管理元件 TMU60,TMU6IL,...係 利用連接裝置WSO,W61而各被互相連接在一起。 在圖23所顯示的測試程序之中,測試裝置101的一 支探針(相對於一支測針或導線)接著被帶動而與測試管 理元件TMUSO表面上所形成的一探針接墊接觸,以便令測 試管理元件TMU60得以獲得時鐘信號CLK,測試啓動指令 Tcmd,以及驅動電壓等的供應。 之後,前述的測試操作便可執行,以便測試的結果Dr 能由測試管理元件TMU6 0輸出至測試裝置101。此測試動 作係參照前述所有測試動作而進行的,其將在後面再予說 明。 在預定的測試完成時,測試裝置101便可依據測試結 果Dr而在目標元件DUT6 0上適當地影響Marking。在此 實施例之中,Marking係被執行來將各元件分類爲未標 識的正常良好產品(沒有Marking),經過重覆性釋放的產 品(標以A的Mzrking),以及不可釋放的產品(標有v的 Marking) 〇 之後,測試裝置101便將其探針帶至與測試管理元件 TMUG1表面上所形成的一探針接墊接觸,以便測目標元件 DUT61 。 46 (請先閲讀背面之注意事項再填寫本頁) 衮· 訂
L 本紙張尺度適用中國國家標準(CNS>A4規格( 210X297公釐) 32im 77TWDX.DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(说/) 同樣地,在晶圓上形成的所有目標元件DUT皆被測 試,並標以Marking。在本實施例所顯示的—種情況之 中,各個目標元件皆被接續地進行測試。不過,探針亦可 以與各個目標元件同時皆接觸,以便同時對所有目標元件 進行測試(平行量測)。 之後,晶圓SU便沿著切割道SL而切割,以便獲得個 別的目標元件,如圖24中所顯示的情形。如此所獲得的 目標元件被分類爲良品,重覆性釋放產品,以及不可釋放 的產品。 其後,如圖25中所顯示的,被判斷爲非失效產品的元 件便被送到後續的組裝製作程序中,被判定爲重覆性可釋 放產品的元件,在執行重覆性釋放程序之後,亦被送至組 裝程序中,而被判斷爲不可釋放的產品則被棄置。 依據前面所敘述的本實施例,由於測試管理元件係在 組裝程序之前進行切割,故每一個最終產品的大小並不會 增加。亦即,要以小尺寸供應產品是可以做到的。 下面參考圖26說明本發明之第十二實施例。 圖26中顯示的有,複數個的感應放大器單元SAU1至 .SAUn ;—個γ解碼器YDEC,可供依據一位址信號而由感 應放大器單元SAU1至SAUn之中選擇一預定行,並對被選 定行的一行線CLk供應一行信號;讀取資料匯流排RD與 RDB,可供進行感應放大器單元SAU1與SAUn之間的資料 傳輸;一讀取電路RC,可在讀取資料匯流排RD與RDB上 讀取資料並送至外部;一參考信號產生器REFG,可對讀 取資料匯流排RD與RDB供應一參考信號,並對一判定單 47 本紙張尺度適用中國國家棣準(CNS ) A4規格(2丨OX297公釐} (請先閱讀背面之注意事項再填寫本頁) 笨. 訂 /BL/004 A7 B7 五、發明説明(义〇 元1〇4的每一個判定電路1〇41至l〇4m供應具有對應於 一預計値的預定電位之一預定値信號VR ;預充電電路 PCC1至PCCm,以便分別對各行線進行預充電;判定單元 1〇4 (由判定電路1〇41至所構成)’可將每—行線 上的電位與預値信號VR互相比對,便將其比對結果輸出; —第一切換裝置SW1,設置於讀取資料匯流排RD以及RDB 與參考信號產生器REFG之間;一第二切換裝置SW2,設 置於讀取資料匯流排RD以及RDB與讀取電路RC之間;第 三切換裝置SW31至SVOm,設置於各行線CL的一端與γ 解碼器YDEC之間;以及第四切換裝置SW41至SW4m,設 置於各行線CL的另一端與對應的判定電路1041至l〇4m 以及對應的預充電電路PCC1至PCCm之間。 另外,各個感應放大器單元係依下列方式進行建構。 由於前述各感應放大器單元SAU1至SAUn在構造上係爲 相同,故本實施例將只對感應放大器單元SAU1進行說明。 此外,由於感應放大器單元SAU1係由感應放大器群SAG1 至SAGm所構成,其係個別對應於各行,且在構造上亦是 互相相同,故本實施例將只對感應放大器群SAGk (lSk^n) 進行說明。 雖然前述各個切換裝置SW1至SW4的架構經過考量的 有多種的型式,但其中所考慮的一種實例係爲由一個N型 MOS電晶體所構成的型式。此些各別的切換裝置SW1至 SW4係由其對應的控制信號所控制的。 判定單元104的另一種架構實例係被顯現於圖27之 中。在此實例之中,由對應的感應放大器單元經由第四切 48 II I —1 装—— I I I (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印褽 本紙張尺度適用中國國家標率(CNS )八4規格(210X297公釐)
Ut769 1577TWD1.DOC/BL/004 A7 B7 五、發明説明(必) 換裝置SW4所供應至一輸入端IN的資料,係被拿來與〜 預計値VR互相比較。之後’比較的結果便由輸出端0與 0B而被輸出。由於此種架構本身係爲一種習知的比較裝 置,其構造之說明在此將予省略。 感應放大器群SAGk包含有一感應放大器SAlk,可選 擇一字元線WLlk並將儲存於一記憶胞MClk之中,並由一 位元線對BLlk所提供的資料予以放大;以及一讀取電路 CAM1]c,其具有資料比較的功能。稍後將說明讀取電路 CAMlk的構造。 接著說明前述各電路的操作情形。 在電路進行資料讀取操作時,第二與第三切換裝置 SW2與SW3k係被開啓,而第一與第四切換裝置SW1與 SW4k則被關閉。如此,任意一行線CL即可被Y解碼器YDEC 所選定,以使得連接至被選定行線CL的讀取電路CAM被 致能。在儲存於記憶胞內的資料被放大之後’資料便經由 讀取資料匯流排RD以及RDB而傳輸至讀取電路RC。 經濟部中央標準局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁) 例如,當行線CLk被選定時,讀取電路CAMk便被致 能。此外,儲存於記憶胞MClk內的資料’其係利用選定 字元線WLlk而給定,或在位元線對BLlk上所設定者,便 被感應放大器SAlk所放大。之後,經放大的資料便由讀 取電路CAMlk而供應至讀取資料匯流排RD以及RDB。晴 取資料匯流排RD以及RDB將資料傳輸至讀取電路RC,讀 取電路RC並因而將所讀得的資料,根據所傳輸之資料而 輸出至外部。 接著,在電路進行測試時,第二與第三切換裝置SW2 49 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 3^1769 1S77TWD1.DOC/BL/004 八7 _____B7 五、發明説明(¥夕) 與SVOk係被關閉,而第一與第四切換裝置SW1與SW4k 則被開啓。如此,參考信號產生器REFG便對讀取資料匯 流排RD以及RDB供應具有參考位準(對應於本實施例中的 電源電位Vcc或接地電位Vss)的參考信號。因此,讀取 資料匯流排RD與RDB便變成了參考位準。此時,預充電 電路PCCk便將所有行線CL1至CLn預充電至電源電位的 位準Vcc。 之後,所需的字元線即被選定,以便讀取電路CAM1 至CAMn得以被致動。如此,每一個讀取電路CAM1至CAMn 便回應於已定置於電源電位位準Vcc的一 CAM控制信號 (稍後將予說明),而將每一條位元線對BL上的資料與讀 取資料匯流排RD與RDB上的資料互相比較。之後,每一 個讀取電路便將比較的結果輸出至每一條行線CL1至 CLn。輸出至每一條行線CL1至CLn的比較結果再由判定 電路l 〇4k用以與預計値信號VR互相比較。由判定電路 l〇4k所獲得的比較結果即被當作是判定的結果而輸出, 其可用以判定該資料是否正常或不良。 經濟部中央標準局員工消費合作社印製 •^1 I— - - - l^i m 11 —1— - -1 n HI ^^1 -β (請先閱讀背面之注意事項再填寫本頁) 當資料與參考電位由讀取電路CAM進行前述比較,若 對應於每一條位元線對BL上的,經過放大的資料之電位 位準,被發現是與在讀取資料匯流排RD與RDB上的參考 位準相等時,則在每一條行線CL上的電位便被保持在預 充電的位準上。接著,行線CL上的未變動過電位便被與 預計値信號VR的電位互相比較。依據比較的結果,判定 單元1〇4便將其行上的資料判定爲「正常」。由判定單元 1〇4所得的判定結果便由判定單元104的每一個判定電路 50 ^紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 1577TWD1-DOC/BL/004 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(么/) 1041至104m而輸出。 在另一方面,若在每一條位元線對BL上的,經過放大 的資料之電位位準,被發現是與在讀取資料匯流排!^组 〆、 RDB上的參考位準有所不同時,則在每一條行線cL上的 電位便變得比預充電的位準爲低。行線CL上的經過變動 的電位便被與預計値信號VR的電位互相比較。判定的結 果便由判定單元1〇4的每一個判定電路1〇41至1〇4m而 輸出。利用重覆進行此種動作,便可進行每一行的_試。 依據前述的第十二實施例,由於資料是否正常或不良 的判定便可在每一行中進行’如此便可以指明發生失效的 部份。 再者’由於到目前爲止只被利用來選擇行的行線,亦 可以被利用作爲讀取資料的行,在進行測試動作時,由於 第一至第四切換裝置的緣故,亦即,在正常操作情形之下 所使用的每一條行線以及讀取資料的線,是可以共通使用 的’因此’具有與一種極複雜與大規模的結構,至目前爲 止只被考慮用來指明發生失效部份的一種構造相同功能 的架構’便可以利用一種非常簡單且小規模的集積架構來 實現。 再者’由本實施例的架構所指明的失效部份,可以在 後續的重覆性釋放程序之中,分別有效地利用備份記憶胞 予以替換。亦即,由於只有失效部份可以利用備份記憶胞 在重覆性釋放程序之中予以替換,如此便不須消除備份記 億胞的無謂浪費,並大爲縮短其進行替換所需要的時間。 胃常重覆性釋放程序會需要相當多的時間。因此,由 本紙張尺度適用中國國家榡準(CNS ) A4規格(2丨0x297公釐) I - I— I -1 I I I --I r π^- - - n m m I X (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 B7 經濟部中央樣準局貝工消费合作社印裝 五、發明説明(^) 於此種架構所達成的時間縮短,便可以達成成本的降低, 供應產品的時間之縮短,等等,並可預期在半導體領域中 造成相當大的影響。此外,由於測試裝置可以利用此種相 當簡單的架構實際製作,使其只須儲存指示失效位置的位 址資料,故測試裝置亦得以降低其成本。 下面參考圖28說明本發明第十三實施例。在測試動作 進行時,前述每一讀取電路CAM的構造之特定說明,以及 有關於每一條行線上電位如何改變的特定說明,將集中於 本實施例而進行。 讀取電路CAM包含有一 NMOS 21,其具有電性地連接 至一行線CL的一汲極電極,被供以一CAM控制信號φΜΕΒ 的一源極電極,與電性地連接至一節點Ν21的一閘電極; 一 NMOS 22,其具有電性地連接至一節點Ν22的一汲極 電極,電性地連接至節點Ν21的一源極電極,與電性地連 接至一位元線對的一條位元線BL·的一閘電極;一 NMOS 23,其具有電性地連接至一節點Ν23的一汲極電極,電 性地連接至節點Ν21的一源極電極,與電性地連接至一位 元線對的另一條位元線BLB的一閘電極;一 NMOS 24, 其具有電性地連接至一讀取資料匯流排RD的一汲極電 極,電性地連接至節點Ν22的一源極電極,與電性地連接 至行線CL的一閘電極;一 NMOS 25,其具有電性地連接 至一讀取資料匯流排RDB的一汲極電極,電性地連接至節 點Ν23的一源極電極,與電性地連接至行線CL的一閘電 極;一 NMOS 26,其具有電性地連接至節點Ν21的一汲 極電極,電性地連接至接地電位GND的一源極電極,與電 52 本紙掁尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) I :政-- (請先閲讀背面之注意事項再填寫本頁)
、1T
修正E
1577PIF1.DOC/BL/002 第86101231號中文說明書修正頁 五、發明説明(β^ 性地連接至一讀取控制信號(J)RE的一閘電極;以及一預充 電電路121 ’其可在初始時將節點N21設定至電源電位Vcc 的位準。 當讀取電路CAM進入前述第十二實施例的測試操作模 式時,CAM控制信號φΜΕΒ便由接地電位Vss的位準(低位 準),被改變到從電源電位Vcc位準(高位準)而縮減一個 預定電位的一 MEB電位位準上。其結果,NMOS26便被關 閉,而NMOS 21則被開啓(由於節點N21被預充電電路工21 預充電到電源電位Vcc位準的緣故)。行線CL則被一預充 電電路PCC預充電到電源電位Vcc的位準。 如同前面其他實施例中所描述的,對應於儲存在每一個 記憶胞內的資料的電位,其後便由其對應的感應放大器加 以放大’且經過放大的電位便會出現在其對應的位元線對 上。 之後,比如說,當執行一次測試,使得位元線BL上的 電位之位準被預期應該變成電源電位Vcc位準,而位元線 BLB上的電位之位準則被預期應該變成接地電位Vss位準 時’一參考信號產生器REFG便會對讀取資料匯流排RD供 應具有接地電位Vss位準的一個參考信號,並對讀取資料 匯流排RDB供應具有電源電位vcc位準的一個參考信號。 在此種情況之下,由於NMOS 22與24兩者皆被開啓, 節點N21上的電位位準便由電源電位Vcc位準而降低到接 地電位VSS位準。由於此時NM0S 21係被關閉,行線CL 上的電位位準便被維持於預充電的電源電位Vcc位準。行 線CL上的電位位準經由第四切換裝置SW4而被供應至一 53 本纸張尺度適用中國國家樣準(CNS) M規格 (210X297公釐) -------- —^------ΪΤ------ ^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 經濟部中央標準局員工消費合作社印裝 321769 1577TWD1.DOC/BL/004 A7 B7 五、發明説明(夂/) 判定電路104。判定電路1〇4將行線CL·上的電位位準(電 源電位Vcc位準)拿來與一預計値信號VR的電位位準互相 比較,並輸出判定的結果「非失效」,此結果可指出「供 應給每一條位元線的資料爲正常」的事實。 另一方面,當位元線BL上的電位位準變爲接地電位 VSS位準,而當位元線BLB上的電位位準變爲電源電位 VCC位準,甚至當執行與前述測試相似的一次測試時,讀 取電路CAM便依下列方式致動: 亦即,由於在讀取電路CAM的初始狀態時,節點N21 的電位位準係爲電源電位Vcc位準,且節點N2 3的電位位 準係爲電源電位Vcc位準時,NMOS22便被關閉,且NMOS 23與25兩者亦皆保持關閉。由於在初始狀態時,節點N21 係保持電源電位Vcc的位準,NMOS 21即被開啓,以便 行線CL上的電位位準可由一個預充電的電源電位Vcc位 準降低至一個MEB電位位準(對應於由電源電位Vcc位準 縮減一個預定電位所得的一個位準)。 行線CL上的電位位準經由第四切換裝置SW4而被供 應至判定電路1〇4。判定電路1〇4可將行線CL上的電位 位準(MEB電位位準)與一預計値信號VR互相比較,並輸 出一個判定結果「失效」’此結果可指出,「供應給每一 條位元線的資料有錯誤」的事實。 比如,當進行一次測試,使得位元線BL上的電位位準 被預期應該變成接地電位Vss位準,而位元線BLB上的電 位位準被預期應該變成電源電位Vcc位準時,參考信號產 生器REFG便會對讀取資料匯流排RD供應具有電源電位 54 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ---------^------,玎------絲 (請先閱讀背面之注意事項再填寫本頁) S77TWD1.DOC/BL/004 A7 B7 ^、發明説明(上
Vcc位準的一個參考信號,並對讀取資料匯流排RDB供應 具有接地電位Vss位準的一個參考信號。 在此種情況之下,由於NMOS 22與24兩者皆被開啓, 節點N21上的電位位準便由電源電位Vcc位準而降低到接 地電位Vs S位準。由於此時NMOS 2 1係被關閉,行線CL 上的電位位準便被維持於預充電的電源電位VCC位準。行 線CL上的電位位準經由第四切換裝置SW4而被供應至一 判定電路104。判定電路104將行線CL上的電位位準(電 源電位Vcc位準)拿來與一預計値信號VR的電位位準互相 比較,並輸出判定的結果「非失效」,此結果可指出「供 應給每一條位元線的資料爲正常」的事實。 另一方面,當位元線BL上的電位位準變爲電源電位 Vcc位準,而當位元線BLB上的電位位準變爲接地電位 Vss位準,甚至當執行與前述測試相似的一次測試時,讀 取電路CAM便依下列方式致動: 經濟部中央標準局員工消费合作社印裝 (請先閲讀背面之注意事項再填寫本頁) 亦即,由於在讀取電路CAM的初始狀態時,節點N21 的電位位準係爲電源電位Vcc位準,且節點N22的電位位 準亦爲電源電位Vcc位準時,NMOS23便被關閉,且NMOS 22與24兩者則未被開啓。由於在初始狀態時,節點N21 係保持電源電位Vcc的位準,NMOS 21即被開啓,以便 行線CL上的電位位準可由一個預充電的電源電位Vcc位 準降低至一個MEB電位位準(對應於由電源電位VCC位準 縮減一個預定電位所得的一個位準)。 行線CL上的電位位準經由第四切換裝置SW4而被供 應至判定電路104。判定電路1〇4可將行線CL上的電位 55 本紙張尺度適用中國國家榡芈(CNS ) A4規格(210X297公釐) 1577TWD1.DOC/BL/004 1577TWD1.DOC/BL/004 經濟部中央標準局貝工消費合作社印裝 Β7 五、發明説明(』巧) 位準(MEB電位位準)與一預計値信號VR互相比較,並輸 出一個判定結果「失效」,此結果可指出,「供應給每一 條位元線的資料有錯誤」的事實。 當讀取電路CAM進入讀取動作模態時,讀取資料匯流 排RD與RDB便被圖中未顯示的一個預充電裝置預充電至 電源電位VCC位準。在讀取控制信號<j)RE已由接地電位 Vss位準變成電源電位Vcc位準之後(由於節點N26被開 啓,使節點N2 1被帶至接地電位VSS位準),被選定行的 一條行線CL即變爲電源電位Vcc位準(NMOS 24與25皆 被關閉),使得資料被讀入讀取資料匯流排RD與RDB中。 亦即,由於連接至位元線對的位元線BL (或位元線 BLB),並被供以高位準資料(資料、'1")的NMOS 22 (或 NMOS 23)係被開啓,讀取資料匯流排RD (或讀取資料匯 流排RDB)上的電位位準便會改變。另一方面,讀取資料 匯流排RDB (或讀取資料匯流排RD)上的電位位準則會維 持不變。依據讀取資料匯流排RD與RDB上電位位準之間 的不同,資料即被讀取。 依據本實施例,由於單一級的電晶體即可以改變行線 上的位準,故而可以達到較高速率的操作。利用把要被改 變的行線上的電位位準,設定到由接地電位位準到稍小於 電源電位位準範圍內的所需要的一個位準,便可以逐漸地 容許利用小振幅與高速操作而傳輸資訊。 下面參考圖29說明本發明第十四實施例。本實施例中 說明前述讀取電路CAM的架構之另一種實例。在測試進行 時,前述讀取電路CAM的構造之特定說明’以及有關於每 56 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) .1Τ 1577TWD1.DOC/BL/004 A7 1577TWD1.DOC/BL/004 A7 經濟部中央標準局貝工消費合作社印製 五、發明説明(ii/) 一條行線上電位如何改變的特定說明,將集中在後面說 明。 · 此種型式的讀取電路CAM'包含有一 NMOS 31,其具 有電性地連接至一行線CL的一汲極電極,電性地連接至 一節點N3 1的一源極電極,與被供以一CAM控制信號φΜΕ 的一閘電極;一 NMOS 32,其具有電性地連接至一節點 Ν32的一汲極電極,電性地連接至節點Ν31的一源極電 極,與電性地連接至一位元線對的一條位元線BL的一閘 電極;一NMOS 33,其具有電性地連接至一節點Ν33的 一汲極電極,電性地連接至節點Ν31的一源極電極,與電 性地連接至一位元線對的另一條位元線BLB的一閘電極; 一 NMOS 34,其具有電性地連接至一讀取資料匯流排RD 的一汲極電極,電性地連接至節點N32的一源極電極,與 電性地連接至行線CL的一閘電極;一 NMOS 35,其具有 電性地連接至一讀取資料匯流排RDB的一汲極電極,電性 地連接至節點N33的一源極電極,與電性地連接至行線CL 的一閘電極;以及一 NMQS 36,其具有電性地連接至節點 N3 1的一汲極電極,電性地連接至接地電位GND的一源極 電極,與被供以讀取控制信號<1)RE的一閘電極。 當讀取電路CAM'被帶入前述第十二實施例的測試操 作模式時,讀取控制信號(t>RE便變到接地電位VSS的位 準,而CAM控制信號φΜΕ則由接地電位VSS的位準被改變 到由電源電位VCC位準而增強一個預定電位的一個增強電 位VBOOST。行線CL被一預充電電路PCC預充電到電源 電位V c c的位準。 57 本紙張尺度適用中國國家橾準(CNS ) A4規格(21〇X297公釐) --------f 策------訂 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消費合作社印製 1S77TWD1.DOC/日L/004 八了 B7 五、發明説明(ίΓ) 如同前面其他實施例中所描述的,對應於儲存在每一 個記憶胞內的資料的電位’其後便由其對應的感應放大器 加以放大,且經過放大的電位便會出現在其對應的位元線 對上。 之後,比如說,當執行一次測試,使得位元線BL·上的 電位之位準被預期應該變成電源電位VCC位準,而位元線 BLB上的電位之位準則被預期應該變成接地電位VSS位準 時,一參考信號產生器REFG便會對讀取資料匯流排RD供 應具有電源電位VCC位準的一個參考信號,並對讀取資料 匯流排RDB供應具有接地電位Vss位準的一個參考信號。 在此種情況之下,由於讀取資料匯流排RD上的電位位 準是爲電源電位VCC位準,節點Ν31上的電位位準是爲電 源電位Vcc位準,位元線BL上的電位位準是爲電源電位 Vcc位準,且位元線BLB上的電位位準是爲接地電位Vss 位準,NMOS 32與34兩者即未被開啓,而NMOS 33則 被關閉。節點Ν31上的電位位準便被維持在電源電位VCC 位準,而行線CL上的電位位準則被維持於預充電的電源 電位Vcc位準。 行線CL上的電位位準經由第四切換裝置SW4而被供 應至判定電路104。判定電路104將行線CL上的電位位 準(電源電位Vcc位準)拿來與一預計値信號VR的電位位 準互相比較,並輸出判定的結果「非失效」,此結果可指 出「供應給每一條位元線的資料爲正常」的事實。 另一方面,當位元線BL上的電位位準變爲接地電位 VSS位準,而當位元線BLB上的電位位準變爲電源電位 58 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 A7 1S77TWD1.DOC/BL/〇〇4 五、發明説明(ft) VCC位準’甚至當執行與前述測試相似的一次測試時,讀 取電路CAM'便依下列方式致動: 由於讀取資料匯流排RDB上的電位位準係爲接地電位 Vss位準’而節點Nn的電位位準爲電源電位Vcc位準, 位元線BL上的電位位準爲接地電位Vss位準,且位元線 BLB上的電fu位準爲電源電位vcc位準,NMOS 33與35 兩者便皆被開啓。其結果,行線CL上的電位位準,經由 NMOS 31 ’ NMOS 33與NMOS 35便開始由電源電位Vcc 位準放電而降低至接地電位Vss位準。當連接至NMOS 3 5 閘電極的行線CL上的電位位準到達NMOS 35的一個臨限 値vt之位準時’ NM0S 35即被關閉。因此,行線CL上 的電位位準便變爲NMOS 35的臨限値vt位準。 行線CL上的電位位準經由第四切換裝置SW4而被供 應至判定電路1〇4。判定電路104可將行線CL上的電位 位準(MEB電位位準)與一預計値信號VR互相比較,並輸 出一個判定結果「失效」,此結果可指出,「供應給每一 條位元線的資料有錯誤」的事實。 比如,當進行一次測試,使得位元線BL上的電位位準 被預期應該變成接地電位Vss位準,而位元線BLB上的電 位位準被預期應該變成電源電位VCC位準時,參考信號產 生器REFG便會對讀取資料匯流排RD供應具有接地電位 VSS位準的一個參考信號,並對讀取資料匯流排RDB供應 具有電源電位VCC位準的一個參考信號。 在此種情況之下,由於讀取資料匯流排RD的電位位準 係爲接地電位VSS位準’節點N31的電位位準係爲電源電 59 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) --------^装------訂 .(請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消费合作社印裝 5^8 TWd1·D〇c/ BL/004
3SJ7 A7 B7 1明説明(々) k vcc位準’位元線bl上的電位位準係爲接地電位Vss 位推 — -- 1^1 ^^1 I mt 1^) m HI m ^^^1-^-eJ (請先閲讀背面之注意事項再填寫本頁) 十’而位元線BLB上的電位位準係爲電源電位Vcc位 ^ ’ NM〇S 33與35便皆未被開啓,而NMOS 32則被關 @ °医I此’節點的電位位準便被維持在電源電位Vcc iw ¥ ’而行線CL上的電位位準則被維持在預充電的電源 電位VCC位準。 行線CL上的電位位準經由第四切換裝置SW4而被供 ^至〜判定電路1〇4。判定電路1〇4將行線CL上的電位 j準(電源電位Vcc位準)拿來與一預計値信號VR的電位 ^準互相比較’並輸出判定的結果「非失效」,此結果可 手曰出「供應給每一條位元線的資料爲正常」的事實。 另〜方面,當位元線BL上的電位位準變爲電源電位 CC位準’而當位元線BLB上的電位位準變爲接地電位 =SS位準’甚至當執行與前述測試相似的一次測試時,讀 電^路CAM'便依下列方式致動: 鯉濟部中央蒙局貝工消費合作社印製 4由於在讀取資料匯流排RDB上的電位位準係爲電源電 & VcC位準,節點N31的電位位準係爲電源電位Vcc位 .f丄位元線BL上的電位位準係爲電源電位Vcc位準,而 &元線BLB上的電位位準則爲接地電位vss位準時, NMQS 32與34兩者便皆被開啓。其結果,行線CL上的電 _ 翠,經由NMOS 31,NMOS 32與NMOS 34便開始由 源電位VCC位準放電而降低至接地電位Vss位準。當連 ¥ WMGS 34閘電極的行線CL上的電位位準到達NM〇s /的〜個臨限値Vt之位準時,NMOS 34即被關閉。因此, 灯線CL上的電位位準便變爲NMOS 34的臨限値Vt位準。 60 国家榡準 (〇灿)八4規格(210父297公釐) 1577TWDl.DOC/BL/004 A7 B7 經濟部中央標準局貝工消费合作社印製 五、發明説明(Μ) 行線CL上的電位位準經由第四切換裝置SW4而被供 應至判定電路104。判定電路104可將行線CL上的電位 位準(臨限値Vt位準)與一預計値信號VR互相比較,並輸 出一個判定結果「失效」,此結果可指出,「供應給每一 條位元線的資料有錯誤」的事實。 當讀取電路CAM'進入讀取操作狀態時,CAM控制信 號ΦΜΕ即被帶至接地電位Vss位準,且讀取資料匯流排RD 與RDB便被圖中未顯示的一個預充電裝置預充電至電源電 位Vcc位準。在讀取控制信號φΚΕ已由接地電位Vss位準 變成電源電位Vcc位準之後(由於節點N3 6已被開啓,使 節點NSl被帶至接地電位Vss位準),被選定行的一條行 線CL即變爲電源電位Vcc位準(NM0S 34與35皆被開 啓)’使得資料被讀入讀取資料匯流排RD與RDB中。 亦即,由於連接至位元線對的位元線BL (或位元線 BLB),並被供以高位準資料(資料、'1")的NMOS 32 (或 NMOS 33)係被開啓,讀取資料匯流排RD (或讀取資料匯 流排RDB)上的電位位準便會改變。另一方面,讀取資料 匯流排RDB (或讀取資料匯流排RD)上的電位位準則會維 持不變。依據讀取資料匯流排RD與RDB上電位位準之間 的不同,資料即被讀取。 與第十三實施例相較之下,依據本實施例,讀取電路 可以利用較少數量的組成部件來製作。此外,由於每一條 行線上的電位位準只在電源電位位準與臨限値Vt位準之 間放電’故可以預期其在電力消耗上會有所縮減。 下面參考圖30說明本發明第十五實施例。此實施例的 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注$項再填寫本頁) 裝· 訂 1577TWD1.DOC/BL/004 A7 1577TWD1.DOC/BL/004 A7 經濟部中央標準局員工消費合作社印製 _ B7_____ 五、發明説明(jf) 構造與動作基本上將參考前述第十二實施例之說明而進 行其說明。 前述第十二實施例中所採用的讀取電路CAMlk與讀取 電路CAMlk-1,其係被共同地連接至行線CLk上。 根據這樣的一種結構,當失效的部份出現在感應放大 器群SAGk與SAGk-Ι兩者中之一,或兩者中皆出現時, 每一條線中便發生電位的改變,其改變方式係與前述第十 二實施例中所發生者相似。因此,兩感應放大器群SAGk 與SAGk-1的正常或錯誤之資訊便可以被壓縮入一行線 中。亦即,由於所要傳輸的資訊在數量上被縮減了,測試 便可以較高的速率進行。 雖然本發明已參考說明性質的較佳實施例而予以描述 如上,但該些說明並屬於限定之性質。對於熟習於此技藝 者而言,對前面所說明實施例以及本發明之其他實施例的 多種更動,皆應是屬於明顯易知者。因此,本發明之保護 範圍當視後附之申請專利範圍乙節所界定者爲準。 依據本發明之構造,由於記憶胞之中的失效者會被指 明出來,因而便可以在對應於此指明測試程序其執行後之 後續的一重覆性釋放程序之中,利用一個備份的記憶胞予 以替換。亦即,由於只有失效的記憶胞可在重覆性釋放程 .序之中被備份記憶胞所替代,因而可以消除備份記憶胞的 不必要浪費情形,並且其替代處理的時間亦可以大爲縮 短。 通常重覆性釋放程序會需要相當多的時間。因此,由 於此種架構所達成的時間縮短,便可以達成成本的降低, 62 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐] ' ---------r 東------訂 (請先閲讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(Go) 供應產品的時間之縮短,等等,並可預期在半導體領域中 造成相當大的影響。此外,由於測試裝置可以利用此種相 當簡單的架構實際製作,使其只須儲存指示失效位置的位 址資料,故測試裝置亦得以降低其成本。 依據本發明之另一種構造,只有標示出記憶胞內發生 失效的位址會被指明出來,並接續地被輸出至測試裝置。 如此便可能可以大爲縮短後續重覆性釋放程序所必須的 測試時間。此外’由於測試裝置可以利用此種相當簡單的 架構實際製作’使其只須儲存指不失效位置的位址資料, 故測試裝置亦得以降低其成本。 依據本發明之再另一種構造,由於交連控制電路可以 利用偵測下一級的交連控制電路之狀態而予以致動,交連 控制電路因此便可以獨立於時鐘信號之外而傳輸位址資 料’無須等待m個的時鐘信號。如此便可以達成較高的操 作速率。 依據本發明之又另一種構造,由於交連控制電路可以 利用偵測下一級的交連控制電路之狀態而傳輸資料,當判 定的結果指出資料爲、'1〃 (亦即,每一個指示「失效」的 判定結果)的數量縮減時,其便可以高速率收集資料。 依據本發明之再又另一種構造,由於交連控制電路在 其發生由初始狀態至操作狀態的轉換時,其位準之間並無 衝突的情形發生,且其資料傳輸路徑上並未設置有傳輸 閘,故可以預期其高速且穩定的操作狀態。此外,由於主 要傳送路徑上的所有節點皆在初始狀態之中被判定’故亦 可以預期其穩定的操作狀態。 63 ---------L».-- (請先閲讀背面之注意事項再填寫本頁) -訂 本紙張尺度適用中國國家標率(CNS ) μ規格(210X297公釐) 577TWD1.DOC/BL/004 A7 B7 經濟部中央標準局貝工消費合作社印製 五、發明説明(y ) 依據本發明之再另一種構造,由於用來測試目標元件 的測試管理元件係被設置於切割道之外’其環繞著各個目 標元件,每一個高功能的測試管理元件可以在不對每一目 標元件的電路尺寸有任何限制的情況之下進行設計。由於 高功能的測試管理元件可以利用此種方式實現’利用增加 每一個測試管理元件的設計自由度,測試的時間便可以縮 短,甚至對於其電路尺寸被嚴格限制的元件亦然。此外’ 由於每一測試管理元件佈局的設計可以獨立於每一個目 標元件的佈局之外而進行設計,測試管理元件便可以設計 得具有較高度的一般多樣性。此外’利用只改變介面’測 試管理元件便可以應用於多種的元件之中。 依據本發明之再另一種構造,由於金屬內連線在切割 道區SL於後續的鐫刻程序期間被切割之後並未被曝露出 來,因而可以期待會具有相當良好的抗濕氣能力。此外, 由於在鐫刻程序的期間所產生的刮除作用係針對於複晶 矽或金屬複晶矽化物而發生,而其組成係與底材在實質上 相同,故在後續的製作程序之中,刮除作用對於週遭的影 響便可以縮減到最小的程度。 依據本發明之再另一種構造,在具有形成於一電路中 央的週邊電路區的一般性記憶LSI之內所設置的測試管理 元件與介面,便可以經由連接裝置,而得以利用最短的圖 形或內連線而互相電性地連接起來。如此一來,用來將一 個數量的目標元件與測試管理元件互相連接起來的內連 線,便再也不須繞經目標元件的內部了。此外,由於測試 管理元件係以分割開的方式設置,各個測試管理元件便亦 64 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) n II ^^1 11 I ·ϋ ^^1 eMib 1^1 ^^1 ’ve (請先閱讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A7 _____B7 五、發明説明(b~>) 可以平行致動,以便可以達成進一步的測試時間之縮減。 依據本發明之再另一種構造,由於到目前爲止只被利 用來選擇行的行線’可以被利用作爲讀取資料的行,在進 行測試動作時,由於第一至第四切換裝置的緣故,亦即, 在正常操作情形之下所使用的每一條行線以及讀取資料 的線,是可以共通使用的,因此,具有與一種極複雜與大 規模的結構,至目前爲止只被考慮用來指明發生失效部份 的一種構造相同功能的架構,便可以利用一種非常簡單且 小規模的集積架構來實現。 依據本發明之再另一種構造,由於單一級電晶體即可 以改變行線上的位準,故而可以達到較高速的操作。利用 把要被改變的行線上的電位位準,設定到由接地電位位準 到稍小於電源電位位準範圍內的所需要的一個位準,便可 以逐漸地容許利用小振幅與高速操作而傳輸資訊。 依據本發明之再另一種構造,讀取電路可以利用較少 數量的組成部件來製作。此外,由於每一條行線上的電位 位準只在電源電位位準與臨限値vt位準之間放電,故可 以預期其電力消耗上會有所縮減。 n I - I - - - - —ί - I ϋ ^^1 - I— n (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 65 本紙張尺度適用中國國家橾準(CNS ) A4規格(210 X 297公釐)

Claims (1)

1577 PIF1 - DOC/BL/002 第861012131號專利範圔修正頁 A8 B8 C8 D8 修正曰 8 6 . 經濟部中央榡準局員工消費合作祍印繁 六、申請專利範圍 η 1.二m具有一半導體記憶電路之半導體元件,其動作 係利用與一外部測試裝置結合而被測試,其包含: 一測試圖樣產生器’可產生指示測試型態的一測試圖 樣,以及反應於該測試裝置所發出的一指令,而估計由測 試圖樣所獲得的一預計値; 二1半導體記憶電路具有複數個的記憶胞,設置於具有行 與列的一種矩陣中,以分別儲存資料於其中,該半導體記 憶電路依據測試圖樣而被致動,以輸出儲存於每一行中對 應記憶胞內的資料; 一判定單元,可將輸出資料與預計値互相比較,並將其 1:1匕較之結果輸出;與 一轉換單元,可將比較之結果轉換成爲位址資料並輸出 至該測試裝置。 2·如申請專利範圍第1項之半導體元件,其中該半導 胃記憶電路包含有位元線,可供輸出儲存於該些記憶胞內 的資料;感應放大器,可分別地將輸出至該些位元線上的 資料予以放大;與分別連接於該些位元線與一對資料匯流 排之間的行開關,該些感應放大器與該些行開關係分別依 _由依該些行的方向而設置的行線所供應的行信號而控 制。 3 -如申請專利範圍第1項之半導體元件,其中該判 疋單元包含各與每一行中的該些行相關聯的複數個判定 電路’且該轉換單元包含個別提供的複數個的旗標電路, 以分別對應於該些複數個的判定電路’並提供有複數個的 轉換電路,以分別對應於該些複數個的旗標電路,該些每 ---------^------、玎------ (請先閲讀背面之注意事項再填寫本頁) '^準(CNS ) A4祕(21GX297公釐) A8 B8 C8 D8 577TWDl.DOC/BL/004 申請專利範圍 〜個的旗標電路,係在當該對應的判定電路所輸出的比較 結果屬於正常情形時,被帶至一第一種狀態,且在當比較 結果屬於不正常情形時,被帶至一第二種狀態’且當該旗 檩電路被置於第二種狀態時,該每一個轉換電路中儲存有 〜記憶胞之位址,其資料可指示其已輸出一種不正常的情 況’目.其後並將位址輸出至該測試裝置。 4. 如申請專利範圍第3項之半導體元件,其中該轉 換單元更包含有複數個的緩衝電路,其內分別接續地儲存 由該些轉換電路所輸出的位址,且其後並依序將所儲存的 位址輸出至該測試裝置。 5. 如申請專利範圍第1項之半導體元件,其中該判 定單元係由各與該些行相關的複數個判定電路所構成,且 該、轉換單元係由複數個依序連接的、轉換電路,其各係對應 於該些複數個判定電路,以及分別提供以對應於該些轉換 電路的複數個交連電控制電路所構成,當該對應判定電路 所輸出的比較結果係爲不正常時,該些每一個轉換電路各 將一記憶胞的位址儲存於其中,其輸出可指明一種不正常 狀況的資料,且該些每一個交連控制電路各偵測下一級交 連控制電路的狀態,當下一級的交連電路被置於第一種狀 態時,將儲存於該對應轉換電路中的該位址輸出至下一級 的轉換電路,以及當下一級的交連電路被置於第二種狀態 時,將儲存於該對應轉換電路中的該位址保留下來。 6. 如申請專利範圍第5項之半導體元件,其中該交 連控制電路包含有一第一反相器’其輸入被供以一控制信 號;一第一傳輸閘電路,係被電性地連接於亦電性連接至 67 I I 裝 I 订 ^錄 (請先W讀背面之注意事項再填寫本頁) 經濟部中央橾率局員工消費合作社印製 本紙張尺度適用中國國家棵牟(CNS ) A4规格(2丨〇><297公* > 經濟部中央標率局员工消費合作社印製 A8 1577TWD1.DOC/BL/004 B8 C8 ____ D8 _ 六、申請專利範圍 該判定電路的一第一輸入端與一第一節點之間,該傳輸閘 電路係由一第一 N通道MOS電晶體與一第一 P通道MOS電 晶體所構成,其中通道MOS電晶體之閘電極係由第一控制 信號供應信號,而P通道MOS電晶體之閘電極則被電性地 連接至第一反相器的輸出;一第二傳輸閘電路,其係被電 性地連接於一第二輸入端與第一節點之間,且傳輸閘電路 係由一第二N通道MOS電晶體與一第二P通道MOS電晶體 所構成,其中第二N通道MOS電晶體之閘電極係被電性地 連接至第一反相器的輸出,而第二P通道MOS電晶體之閘 電極則被供以第一控制信號;一第三N通道MOS電晶體, 其汲極係被電性地連接至第一節點,且其源極與閘電極係 分別被連接至一接地電位與一啓始信號;一第一 C元件電 路’其a ’ b與g端係分別被電性地連接至第一節點,第 三輸入端與第二節點;一第二C元件電路,其a,b與g 端係分別被電性地連接至第二節點,第三輸入端與第一輸 出端;一第四N通道MOS電晶體,其汲極被電性地連接至 第二節點,而其源極與閘極分別被電性地連接至接地電位 與啓始信號;一第二輸出端,其係被電性地連接至第一節 點;以及一第三輸出端,其係被電性地連接至第二節點。 7·如申請專利範圍第6項之半導體元件,其中該第 一與第二C元件電路各包含有第三與第四P通道M0S電晶 體’其係被電性地串聯連接於一電源電位與一第三節點之 間;第五與第六N通道MOS電晶體,其係被電性地串聯連 接於第三節點與接地電位之間;一第二反相器,其係被電 性地連接於第三節點與一 g端之間;第三反相器,其係被 68 本紙張尺度適用中國國家棣率(CNS ) A4规格(210X297公釐) ; 裝 I ~~訂 I I I絲 (請先閲讀背面之注意事項再填寫本頁) ^17βΒ 1577TWD1.DOC/BL/004 Α8 Β8 C8 D8 經濟部中央標率局貝工消費合作社印製 夂、申請專利範圍 電性地連接於第一 P通道MOS電晶體與第四N通道MOS電 晶體的閘電極以及一 b端之間;與一 a端,其係被電性地 連接至第二P通道MOS電晶體與第五N通道MOS電晶體的 閘電極。 8. 如申請專利範圍第5項之半導體元件,其中該交 連控制電路包含有第一反相器,其輸入被供以一第一控制 信號;一第一傳輸閘電路,其係被電性地連接於亦被電性 連接至該判定電路的第一輸入端與一第二輸入端之間,並 係由一第一 N通道MOS電晶體,其閘電極被供以第一控制 信號’以及一 P通道MOS電晶體,其閘電極被電性地連接 至第一反相.器的輸出所構成;一第二P通道MOS電晶體, 其汲極與源極係分別被電性地連接至第二輸入端與電源 電位,且其閘電極被供以一啓始信號;一第二反相器,其 輸入與輸出係被分別電性地連接至第二輸入端與第一節 點;一第一 C元件電路,其a,b與g端係分別被電性地 連接至第一節點,一第三輸入端與一第二節點,其S端係 被供以第一控制信號,且其h端被電性地連接至該第一反 相器的輸出;一第三反相器,其輸入與輸出係被分別地電 性地連接至第二節點與第三節點;一第二C元件電路,其 a ’ b與g端係分別被電性地連接至一第三節點,一第四 輸入端與一第一輸出端 > 其S端係被供以第一控制信號, 且其h端被電性地連接至該第一反相器的輸出;以及一第 三P通道MOS電晶體,其汲極與源極係分別被電性地連接 至第二節點與電源電位,且其閘電極被供以啓始信號。 9. 如申請專利範圍第8項之半導體元件’其中該第 69 本紙張尺度逍用中國國家榡準(CNS ) Α4规格(210X297公釐) ----------裝— (請先閲讀背面之注意事項再填寫本頁) -* 絲 15 7 7TWD: D〇C/BL/〇〇- A8 B8 C8 D8 經濟部中央揉準局貝工消費合作社印製 六、申請專利範圍 一與第二c元件電路各包含有第四至第六p通道M〇S電晶 體’其係被電性地串聯連接於一電源電位與一第三節點之 間’第二至第四N通道MOS電晶體,其係被電性地串聯連 接於第三節點與接地電位之間;與一第四反相器,其係被 電性地連接於該第五P通道MOS電晶體以及該第三N通道 M0S電晶體的閘電極與b端之間,其a端其係被電性地連 接至該第六P通道MOS電晶體與該第二N通道MOS電晶體 的鬧電極;其S端係被電性地連接至該第四p通道M0S電 晶體的閘電極,且其h端係被電性地連接至該第四N通道 MOS電晶體的閘電極。 1〇·如申請專利範圍第5項之半導體元件,其中該交 連控制電路包含有一第一反相器,其輸入被供以一第一控 制信號;一第一傳輸閘電路,其係被電性地連接於亦被電 性連接至該判定電路的一第一輸入端與一第二輸入端之 間’並係由一第—N通道MOS電晶體,其閘電極被供以第 一控制信號’以及一第一P通道M0S電晶體,其閘電極被 電性地連接至第一反相器的輸出所構成;一第二P通道 MOS電:晶體’其汲極與源極電極係分別被電性地連接至第 二輸入端與電源電位,且其閘電極被供以一啓始信號;」 第二反相器’其輸入與輸出係被分別地電性連接至第二輸 入端與第一節點;一第一 C元件電路,其a,b與g端係 分別被電性地連接至第一節點,一第三輸入端與第二節 點’且其h端係被電性地連接至該第一反相器的輸出;一 第二反相器,其輸入與輸出係被分別地電性地連接至第二 節點與第三節點;一 C元件電路,其a,b與g端係分別 70 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) II 裝 II 訂— 餘 (請先閲讀背面之注意事項再填寫本頁) 1577TWD1.DOC/BL/004 A8 B8 C8 D8 六、申請專利範圍 被電性地連接至第三節點’第三輸入端與一第一輸出端 B,且其h端被電性地連接至該第一反相器的輸出;以及 一第三P通道MOS電晶體’其汲極與源極電極係分別被電 性地連接至第二節點與電源電位’且其閘電極被供以一啓 始信號。 H .如申請專利範圍第10項之半導體元件,其中該第 一與第二C元件電路各係具有被電性地串聯連接於電源電 位與第三節點之間的第四與第五P通道MOS電晶體,被電 性地串聯連接於接地電位與第三節點之間的第二至第四N 通道MOS電晶體,以及被電性地連接於該第一 P通道MOS 電晶體與該第三N通道MOS電晶體的閘電極與一 b端之間 的一第四反相器,其a端則被電性地連接至該第四P通道 MOS電晶體與該第二N通道MOS電晶體的閘電極’且其h 端則被電性地連接至該第四N通道MOS電晶體的閘電極。 、/(12).如申請專利範圍第1項之半導體元件,其係被形 成於一半導體晶圓上,其中形成有一半導體記億電路區的 該半導體記憶電路,以及其中形成有該測試圖樣產生器’ 該判定單元與該轉換單元的一測試管理區,兩者係以切割 道加以分隔,該些切割道係對應於切割預估區,且該半導 體記億電路,該測試圖樣產生器與該判定單元係利用包含 有在切割道上所形成的複數層的導電層之連接裝置,而互 相連接在一起的。 I3.如申請專利範圍第12項之半導體元件,其中該連 接裝置之該些導電層係利用在離開切割道的位置上的接 觸裝置’而分別被連接至該半導體記憶電路,該測試圖樣 本紙張尺度逋用中國國家榡率((:灿)八4規格(21〇父297公釐) . 裝 n ϋ ϋ n I ~— I 絲 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央揉準局WS:工消費合作社印製 1577TWD1.DOC/BL/004 A8 B8 C8 D8 六、申請專利範圍 產生器,與該判定單元的連線層,且該些每一個接觸裝置 係各以一絕緣層加以覆蓋,以免曝露於切割道之側。 14. 如申請專利範圍第13項之半導體元件,其中該測 試管理區係被分割成一第一測試管理區與一第二測試管 理區,兩者係相對於該半導體記憶電路而設置於其相反的 兩測,形成互相對置的關係。 15. 如申請專利範圍第1項之半導體元件,其係被形 成於一半導體晶圓上,該半導體元件包含有一半導體記憶 電路區,其中形成有一半導體記憶電路,以及一測試管理 區,其中形成有該測試圖樣產生器,該判定單元與該轉換 單元,該測試管理區環繞著該半導體記憶電路區,並係被 設置於對應於切割預估區中的切割道上,且其中該半導體 記憶電路,該測試圖樣產生器與該判定單元係利用包含有 在切割道上所形成的複數層的導電層之連接裝置,而互相 連接在一起的。 -I6·如申請專利範圍第1項之半導體元件,其中該半 導體記憶電路包含有各被連接至記億胞的位元線,一讀取 電路,可依據每一條位元線電位的改變而改變一條行線上 的電位,一行解碼器,其係經由一第一切換裝置而被連接 至行線的一端,且該些判定電路係經由一第二切換裝置而 被連接至行線的另一端,該第一與第二切換裝置係在測試 操作時分別被帶入非導通與導通狀態’以便該讀取電路得 以變動行線上的電位,其中行線上的電位係被該每一判定 電路用以與預計値互相比較。 I7 .如申請專利範圍第16項之半導體元件’其更包含 72 本紙張尺度逍用中國國家橾準(CNS ) A4規格(2丨〇Χ297公釐) ---------参-------W------% (請先閲讀背面之注意事項再填寫本莧) 經濟部中央標準局貝工消費合作社印«. A8 1577TWD1.DOC/BL/004 B8 C8 D8 六、申請專利範圍 有複數個的預充電電路,其各對行線供應一電源電位,且 其中該讀取電路包含有一第一 N通道MOS電晶體,其具有 電性地連接至行線的一汲極電極,被供以一第一控制信號 的一源極電極,該第一控制信號具有由電源電位被減降一 預定電位的電位,與電性地連接至一第一節點的一閘電 極;一第二N通道MOS電晶體,其具有電性地連接至第二 節點的一汲極電極,電性地連接至第一節點的一源極電 極,與電性地連接至該些每一位元線對的一條位元線的一 閘電極;一第三N通道MOS電晶體λ,其具有電性地連接至 第三節點的一汲極電極,電性地連接至第一節點的一源極 電極,與電性地連接至該些每一位元線對的另一條位元線 的一閘電極;一第四Ν通道MOS電晶體,其具有電性地連 接至具有電源電位與fe地電位兩者中之一電位的一第一 讀取資料匯流排的一汲極電極,電性地連接至第二節點的 一源極電極,與電性地連接至行線的一閘電極;一第五N 通道MOS電晶體,其具有電性地連接至具有電源電位與接 地電位兩者中之另一電位的一第二讀取資料匯流排的一 \ 經濟部中央揉準局貝工消費合作社印製 (請先閎讀背面之注意事項再填寫本頁) 汲極電極,電性地連接至第三節點的一源極電極,與電性 地連接至行線的一閘電極;一第六N通道MOS電晶體,其 具有電性地連接至第一節點的一汲極電極,電性地連接至 -接;t也電位的一源極電極,與被供以第二控制信號的一閘電 極;以及一預充電電路,其可對第一節點供應電源電位。 18.如申請專利範圍第16項之半導體元件,其更包含 有複數個的預充電電路,其各對行線供應一電源電位,且 其中該讀取電路包含有一第一 N通道MOS電晶體,其具有 73 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 1577PIF1-DOC/BL/002 第86101231號專利範圍修正頁 D8 修正日期86.7.29 六、申請專利範圍 電性地連接至行線的一汲極電極,電性地連接至第一節點 的一源極地極,與被供以一第一控制信號的一閘電極;一 第二N通道MOS電晶體,其具有電性地連接至第二節點的 一汲極電極,'電性地連接至第一節點的一源極電極,與電 性地連接至該些每一位元線對的一條位元線的一閘電極; 一第三N通道MOS電晶體,其具有電性地連接至第三節點 的一汲極電極,電性地連接至第一節點的一源極電極,與 電性地連接至該些每一位元線對的另一條位元線的一閘電 極;一第四N通道M0S電晶體,其具有電性地連接至具有 電源電位與接地電位兩者中之一電位的一第一讀取資料匯 流排的一汲極電極,電性地連接至第二節點的一源極電 極,潠電性地連接至行線的一閘電極;一第五N通道MOS 電晶體,其具有電性地連接至具有電源電位與接地電位兩 者中之另一電位的一第二讀取資料匯流排的一汲極電極, 電性地連接至第三節點的一源極電極,與電性地連接至行 線的一閘電極;以及一第六N通道MOS電晶體,其具有電 性地連接至第一節點的一汲極電極,電性地連接至接地電 位的一源極電極,與被供以第二控制信號的一閘電極。 19. 一靈半導體記憶電路之一讀取電路,其包含: 複數個的記憶胞,其中各儲存有資料,並係被設置於沿 著列與行方向而形成的一矩陣之中; 複數條位元線,其各被連接至該些對應的記憶胞; 設置於列方向中的複數條的字元線; 設置於行方向中的複數條的行線;與 If 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ---------^------,玎------▲ (請先閲讀背面之注意事項再填寫本頁) 、 經濟部中央揉率局貝工消費合作社印製 A .i· . nw Λ 1;5 7.-7T.WD 1 . DOC / BL/ 0 0 4 B8 ^ C8 _ D8 六、申請專利範圍 一對讀取匯流排,可利用該些複數條的字元線與該些 複數條的行線,而由該些複數個記憶胞之中選擇一個所需 要的記憶胞,並被供以儲存於被選定記憶胞內的資料;且 其中當該讀取電路進入測試該半導體記憶電路的一種 模態時,該讀取電路便將該些被供以儲存於記憶胞內資料 的每一條位元線上所出現的電位,與該對讀取匯流排上, 被設定定至一第一電位的一個電位,兩者互相比較,並依 據比較的結果,而將該每一條行線上的電位改變至一預定 電位。 - 20.如申請專利範圍第19項之一讀取電路,其更包含 有: 一第一 N通道M0S電晶體,其具有電性地連接至該些 每一條行線的一汲極電極,被供以一第一控制信號的一源 極電極,該第一控制信號具有由電源電位被減降一預定電 位的電位,與電性地連接至一第一節點的一閘電極; 一第二N通道M0S電晶體,其具有電性地連接至第二 節點的一汲極電極,電性地連接至第一節點的一源極電 極,與電性地連接至該些每一條位元線的一閘電極; 一第三N通道M0S電晶體,其具有電性地連接至該對 讀取匯流排的一汲極電極,電性地連接至第二節點的一源 極電極,與電性地連接至該些每一條行線的一閘電極;與 一第五N通道M0S電晶體,其具有電性地連接至第一 節點的一汲極電極,電性地連接至接地電位的一源極電 極,與電性地連接至第二控制信號的一閘電極。 、21 ·如申請專利範圍第19項之一讀取電路,其更包含 75 本紙張適用中1IH家碎^( CNS )八4賴_ ( 210X297公釐)~ ~ I 裝 訂— 梦· (請先閲讀背面之注意事項再填寫本頁) 3ί1769 1 5 7TP IF1 . DOC/BL/OO-2 8 6 1 0 1 2 3 1號專利範圔修正頁 A8 B8 C8 D8 修正日期86 . 2 9 、申請專利範圍 * 有: 一第一 N通道MOS電晶體,其具有電性地連接至該些 每一條行線的一汲極電極,電性地連接至第一節點的一源 極電極,與被供以一第一控制信號的一閘電極,該第一控 制信號具有比第一電位爲高的電位; 一第二N通道MOS電晶體,其具有電性地連接至第二 節點的一汲極電極,電性地連接至第一節點的一源極電 極,與電性地連接至該些每一條位元線的一閘電極; 一第三N通道MOS電晶體,其具有電性地連接至該對 讀取匯流排的一汲極電極,電性地連接至第二節點的一源 極電極,與電性地連接至該些每一條行線的一閘電極;與 一第四N通道MOS電晶體,其具有電性地連接至第一 節點的一汲極電極,電性地連接至接地電位的一源極電 極,與電性地被供以第二控制信號的一閘電極。 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 22 .—種測試一半導體記憶電路之方法,該生_導體記憶 電路包含有複數個的記憶胞,其中各儲存有資料,並係被 設置於沿著列與行方向而形成的一矩陣之中,複數條位元 線,其各被連接至該些對應的記憶胞,設置於列方向中的 複數條的字元線,設置於行方向中的複數條的行線,與一 對讀取匯流排,可利用該些複數條的字元線與該些複數條 的行線,而由該些複數個記憶胞之中選擇一個所需要的記 憶胞7並被供以儲存於被選定記憶胞內的資料,該方法其 步驟包含有: · 於測試該半導體記憶電路的模態之中,將該些複數條的 行線設定至一預定電位; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ABCD 1577TWD1.DOC/BL/004 申請專利範圍 將被供以儲存於被選定記憶胞內之資料的該些每一條 位元線上之電位,與在該對讀取匯流排上出現的,被設定 第一電位的一電個位互相比較;與 '依據比較的結果而改變該些每一條行線上之電位。 nn flm mf ^^^^1 11^1 Bn— ^^^^1 ^^^^1 ^^^^1 ^^^^1 ^^^^1 \ 辜 旁 、νβ (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印裝 77 本紙張尺度適用中國國家標準(CNS〉Α4規格(210X297公嫠)
TW086101231A 1996-09-05 1997-02-03 Test method and testing circuit for semiconductor memory devices TW321769B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23527096A JP3673027B2 (ja) 1996-09-05 1996-09-05 テスト対象の半導体記憶回路を備えた半導体記憶装置

Publications (1)

Publication Number Publication Date
TW321769B true TW321769B (en) 1997-12-01

Family

ID=16983617

Family Applications (1)

Application Number Title Priority Date Filing Date
TW086101231A TW321769B (en) 1996-09-05 1997-02-03 Test method and testing circuit for semiconductor memory devices

Country Status (7)

Country Link
US (1) US6195771B1 (zh)
EP (1) EP0828257B1 (zh)
JP (1) JP3673027B2 (zh)
KR (1) KR100335973B1 (zh)
CN (1) CN1134017C (zh)
DE (1) DE69726668T2 (zh)
TW (1) TW321769B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407125B (zh) * 2011-02-18 2013-09-01 Chroma Ate Inc 一種電子元件測試系統及其切換裝置

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100488582B1 (ko) * 1997-10-14 2005-08-31 삼성전자주식회사 어드벤테스트를위한테스트프로그램을자동으로발생하는방법
US6324666B1 (en) * 1998-04-20 2001-11-27 Mitsubishi Denki Kabushiki Kaisha Memory test device and method capable of achieving fast memory test without increasing chip pin number
JP2000030483A (ja) * 1998-07-15 2000-01-28 Mitsubishi Electric Corp 大規模メモリ用bist回路
SE9802800D0 (sv) * 1998-08-21 1998-08-21 Ericsson Telefon Ab L M Memory supervision
US6285962B1 (en) 1998-08-26 2001-09-04 Tanisys Technology, Inc. Method and system for testing rambus memory modules
JP3895925B2 (ja) * 1998-11-05 2007-03-22 エルピーダメモリ株式会社 半導体記憶装置とテストシステム
JP2001014900A (ja) * 1999-06-29 2001-01-19 Fujitsu Ltd 半導体装置及び記録媒体
JP2001159661A (ja) * 1999-12-02 2001-06-12 Oki Electric Ind Co Ltd 半導体集積回路
JP4315552B2 (ja) * 1999-12-24 2009-08-19 株式会社ルネサステクノロジ 半導体集積回路装置
DE10050771A1 (de) * 2000-10-13 2002-04-25 Infineon Technologies Ag Schaltung zum Testen eines Datenspeichers
KR100384890B1 (ko) * 2000-12-27 2003-05-22 한국전자통신연구원 반도체소자 회로내부의 메모리를 그 외부에서 자동으로시험하는데 사용하는 시험장치
US6901542B2 (en) * 2001-08-09 2005-05-31 International Business Machines Corporation Internal cache for on chip test data storage
KR100906513B1 (ko) 2001-08-16 2009-07-07 엔엑스피 비 브이 집적 회로와 이를 포함하는 전자 회로 및 그 테스트 방법
FR2832823A1 (fr) * 2001-11-23 2003-05-30 Koninkl Philips Electronics Nv Dispositif de commutation muni de moyens de tests integres
US7675828B2 (en) 2003-02-25 2010-03-09 Lg Electronics Inc. Recording medium having data structure for managing at least a data area of the recording medium and recording and reproducing methods and apparatuses
JP4119789B2 (ja) * 2003-05-23 2008-07-16 横河電機株式会社 メモリ試験装置及びメモリ試験方法
CN100580779C (zh) 2003-07-04 2010-01-13 Lg电子株式会社 用于管理一次写入光盘上的重写记录的方法和装置
KR101024916B1 (ko) 2004-03-19 2011-03-31 엘지전자 주식회사 1회 기록 가능한 고밀도 광디스크의 데이터 기록 방법 및장치
KR101113866B1 (ko) 2004-03-19 2012-03-02 엘지전자 주식회사 기록매체내에 기록되는 데이터 구조 및 데이터 기록방법과기록장치
KR101049117B1 (ko) 2004-06-08 2011-07-14 엘지전자 주식회사 1회 기록 가능한 광디스크 및 광디스크의 관리정보 기록방법, 디스크 클로징 방법 및 기록재생 장치
KR101014727B1 (ko) 2004-06-23 2011-02-16 엘지전자 주식회사 1회 기록 가능한 광디스크의 중첩 기록 방법 및 장치
KR101012378B1 (ko) 2004-08-16 2011-02-09 엘지전자 주식회사 광 저장매체의 기록 재생 방법 및 장치
WO2006031052A2 (en) 2004-09-14 2006-03-23 Lg Electronics Inc. Recording medium, and method and apparatus of recording and reproducing data on the same
JP2006214839A (ja) * 2005-02-03 2006-08-17 Fujitsu Ltd メモリ内蔵デバイスへのテストパターン発生装置及びテストパターン発生方法
KR100628385B1 (ko) * 2005-02-11 2006-09-28 삼성전자주식회사 반도체 메모리 장치 및 반도체 메모리 장치의 테스트 방법
KR101227485B1 (ko) 2005-11-25 2013-01-29 엘지전자 주식회사 기록매체 및 기록매체의 결함관리 정보 기록방법과기록장치
KR20070058291A (ko) 2005-12-02 2007-06-08 엘지전자 주식회사 기록매체, 기록매체의 관리정보 기록방법 및 기록장치
KR100750397B1 (ko) 2006-01-24 2007-08-17 주식회사디아이 웨이퍼 검사장치의 멀티 테스트 구현시스템
KR100878300B1 (ko) 2006-04-07 2009-01-13 주식회사 하이닉스반도체 반도체 집적 회로 칩 및 그 테스트 방법
US7669090B2 (en) * 2006-05-18 2010-02-23 Kabushiki Kaisha Toshiba Apparatus and method for verifying custom IC
US7561482B2 (en) * 2006-09-07 2009-07-14 Sandisk Corporation Defective block isolation in a non-volatile memory system
KR100952438B1 (ko) * 2008-02-29 2010-04-14 주식회사 하이닉스반도체 반도체 메모리 장치
US9230046B2 (en) 2012-03-30 2016-01-05 International Business Machines Corporation Generating clock signals for a cycle accurate, cycle reproducible FPGA based hardware accelerator
US9286423B2 (en) 2012-03-30 2016-03-15 International Business Machines Corporation Cycle accurate and cycle reproducible memory for an FPGA based hardware accelerator
KR101518379B1 (ko) * 2013-06-18 2015-05-07 중소기업은행 불휘발성 메모리의 자동 프로그램 및 자동 사이클링 방법
CN105684086A (zh) 2013-09-27 2016-06-15 慧与发展有限责任合伙企业 存储器模块上的存储器备用
KR102101403B1 (ko) * 2013-12-30 2020-04-17 에스케이하이닉스 주식회사 채널을 초기화시키는 3차원 반도체 장치
US9377501B2 (en) 2014-02-12 2016-06-28 Winbond Electronics Corp. Semiconductor wafers, and testing methods thereof
TWI497087B (zh) * 2014-04-22 2015-08-21 Winbond Electronics Corp 半導體晶圓以及其測試方法
CN105023912B (zh) * 2014-04-25 2017-12-26 华邦电子股份有限公司 半导体晶片以及其测试方法
JP6690386B2 (ja) * 2016-04-27 2020-04-28 Tdk株式会社 コイル部品及び電源回路ユニット
JP2017199800A (ja) * 2016-04-27 2017-11-02 Tdk株式会社 コイル部品及び電源回路ユニット
US10491430B2 (en) * 2017-09-25 2019-11-26 Micron Technology, Inc. Memory decision feedback equalizer testing
KR20210109085A (ko) * 2020-02-26 2021-09-06 삼성전자주식회사 메모리 장치에 대한 테스트 방법, 메모리 장치를 테스트하는 테스트 장치의 동작 방법, 및 셀프-테스트 기능을 구비한 메모리 장치
US11967392B2 (en) * 2022-03-09 2024-04-23 Changxin Memory Technologies, Inc. Method and apparatus for testing failure of memory, storage medium, and electronic device
US11935617B2 (en) * 2022-04-08 2024-03-19 Micron Technology, Inc. Non-destructive pattern identification at a memory device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4559626A (en) * 1983-04-05 1985-12-17 Brown Carleston O Portable minicomputer for testing memories
JPH08161899A (ja) * 1994-04-29 1996-06-21 Texas Instr Inc <Ti> メモリデバイスおよび半導体デバイステスト方法
JP2962213B2 (ja) * 1996-01-17 1999-10-12 日本電気株式会社 半導体集積回路のテスト回路およびテスト方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407125B (zh) * 2011-02-18 2013-09-01 Chroma Ate Inc 一種電子元件測試系統及其切換裝置

Also Published As

Publication number Publication date
KR100335973B1 (ko) 2002-06-20
EP0828257B1 (en) 2003-12-10
JP3673027B2 (ja) 2005-07-20
EP0828257A2 (en) 1998-03-11
EP0828257A3 (en) 1999-07-07
JPH1083695A (ja) 1998-03-31
US6195771B1 (en) 2001-02-27
KR19980024153A (ko) 1998-07-06
CN1177188A (zh) 1998-03-25
DE69726668T2 (de) 2004-09-30
DE69726668D1 (de) 2004-01-22
CN1134017C (zh) 2004-01-07

Similar Documents

Publication Publication Date Title
TW321769B (en) Test method and testing circuit for semiconductor memory devices
CN111316358B (zh) Mos晶体管偏移消除差分电流锁存感测放大器
TW440869B (en) Programmable delay control in a memory
US8274841B2 (en) Semiconductor signal processing device
US20090103354A1 (en) Ground Level Precharge Bit Line Scheme for Read Operation in Spin Transfer Torque Magnetoresistive Random Access Memory
US7414903B2 (en) Nonvolatile memory device with test mechanism
TW200428392A (en) Static random access memory
JP2779538B2 (ja) 半導体集積回路メモリのためのテスト信号発生器およびテスト方法
CN105761747B (zh) 静态随机存储器位线预充电路
US8526252B2 (en) Quiescent testing of non-volatile memory array
TW201019343A (en) A memory device and method of operating such a memory device
US20200082884A1 (en) Data write circuit of resistive memory element
TW594777B (en) Memory circuit having compressed testing function
TWI233126B (en) Semiconductor memory
TW518746B (en) Semiconductor memory device
CN108665943B (zh) 一种静态随机存取存储器读取电流的测试方法
JP5587141B2 (ja) 半導体装置
TW320723B (en) Semiconductor memory device and testing method thereof
US6747910B2 (en) Thin film magnetic memory device for selectively supplying a desired data write current to a plurality of memory blocks
JP3830692B2 (ja) 半導体記憶装置
US6301678B1 (en) Test circuit for reducing test time in semiconductor memory device having multiple data input/output terminals
WO2022269492A1 (en) Low-power static random access memory
KR100272942B1 (ko) 반도체기억장치
JP4925953B2 (ja) 記憶回路
TW503398B (en) Semiconductor device and semiconductor device testing method