TW202220148A - 半導體結構、有機中介層及其形成方法 - Google Patents

半導體結構、有機中介層及其形成方法 Download PDF

Info

Publication number
TW202220148A
TW202220148A TW110134153A TW110134153A TW202220148A TW 202220148 A TW202220148 A TW 202220148A TW 110134153 A TW110134153 A TW 110134153A TW 110134153 A TW110134153 A TW 110134153A TW 202220148 A TW202220148 A TW 202220148A
Authority
TW
Taiwan
Prior art keywords
layer
bump
conductive coil
level dielectric
dielectric
Prior art date
Application number
TW110134153A
Other languages
English (en)
Other versions
TWI786823B (zh
Inventor
蔣偉韓
鄭明達
鄭敬禾
張緯森
許鴻生
蕭景文
陳俊宏
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202220148A publication Critical patent/TW202220148A/zh
Application granted granted Critical
Publication of TWI786823B publication Critical patent/TWI786823B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/10Inductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5227Inductive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/145Organic substrates, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/645Inductive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6835Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during build up manufacturing of active devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13023Disposition the whole bump connector protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/1308Plural core members being stacked
    • H01L2224/13082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19103Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device interposed between the semiconductor or solid-state device and the die mounting substrate, i.e. chip-on-passive

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一種有機中介層包括互連級介電材料層、至少一介電覆蓋層、接合級介電層以及雙層電感結構。互連級介電材料層內埋重分佈互連結構。所述至少一介電覆蓋層覆於最頂層互連級介電材料層之上。接合級介電層覆蓋於所述至少一介電覆蓋層之上。雙層電感結構可包括下導電線圈、導電通孔結構以及上導電線圈。下導電線圈內埋於最頂層互連級介電材料層內。導電通孔結構垂直地延伸通過所述至少一介電覆蓋層。上導電線圈內埋於接合級介電層內,並包括銅。

Description

半導體結構、有機中介層及其形成方法
本發明實施例係關於一種半導體製造技術,特別係有關於一種半導體結構的有機中介層及其製造方法。
扇出晶圓級封裝(fan-out wafer level package,FOWLP)可在半導體晶粒和封裝基板之間使用中介層(interposer)。可接受的中介層具有足夠的機械強度,以承受用於連接半導體晶粒和封裝基板的接合(bonding)製程。
本揭露一些實施例提供一種有機中介層(organic interposer),包括互連級(interconnect-level)介電材料層、至少一介電覆蓋層、接合級(bonding-level)介電層以及雙層電感結構。互連級介電材料層內埋(embedding)重分佈互連結構(redistribution interconnect structures)。所述至少一介電覆蓋層覆蓋於選自互連級介電材料層中的最頂層(topmost)互連級介電材料層之上。接合級介電層覆蓋於所述至少一介電覆蓋層之上。雙層電感結構包括下導電線圈、導電通孔結構以及上導電線圈。下導電線圈內埋於(embedded within)最頂層互連級介電材料層內。導電通孔結構垂直地延伸通過所述至少一介電覆蓋層及下導電線圈。上導電線圈內埋於接合級介電層內,並包括銅。
本揭露一些實施例提供一種包括有機中介層的半導體結構,其中,有機中介層包括互連級介電材料層、至少一介電覆蓋層、接合級介電層以及電感結構。互連級介電材料層內埋重分佈互連結構。所述至少一介電覆蓋層覆蓋於互連級介電材料層之上。接合級介電層覆蓋於所述至少一介電覆蓋層之上。電感結構從互連級介電材料層中的最頂層垂直地延伸通過所述至少一介電覆蓋層且通過接合級介電層,電感結構包括銅。
本揭露一些實施例提供一種形成有機中介層的方法。所述方法包括在載體基板上方形成內埋重分佈互連結構的互連級介電材料層及下導電線圈。所述方法還包括在下導電線圈上方形成至少一介電覆蓋層。所述方法還包括在下導電線圈上方形成通過所述至少一介電覆蓋層的通孔凹洞。所述方法更包括在通孔凹洞中及在所述至少一介電覆蓋層上方形成包括銅的連續導電結構。連續導電結構包括導電通孔結構以及上導電線圈。導電通孔結構垂直地延伸通過所述至少一介電覆蓋層並接觸下導電線圈。上導電線圈覆蓋於所述至少一介電覆蓋層之上。其中,下導電線圈、導電通孔結構以及上導電線圈的組合包括雙層電感結構。此外,所述方法包括形成一對凸塊結構,接觸雙層電感結構的端部。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下描述具體的構件及其排列方式的實施例以闡述本揭露。當然,這些實施例僅作為範例,而不該以此限定本揭露的範圍。例如,在說明書中敘述了一第一特徵形成於一第二特徵之上或上方,其可能包含第一特徵與第二特徵是直接接觸的實施例,亦可能包含了有附加特徵形成於第一特徵與第二特徵之間,而使得第一特徵與第二特徵可能未直接接觸的實施例。另外,在本揭露不同範例中可能使用重複的參考符號及/或標記,此重複係為了簡化與清晰的目的,並非用以限定所討論的各個實施例及/或結構之間有特定的關係。
再者,空間相關用語,例如“在…下方”、“下方”、“較低的”、“上方”、“較高的” 及類似的用語,係為了便於描述圖示中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用語意欲包含使用中或操作中的裝置之不同方位。設備可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。除非另有說明,否則假定具有相同參考符號的每個元件具有相同的材料組成及具有相同厚度範圍內的厚度。
本揭露實施例涉及半導體裝置,特別是涉及一種包含包括電感結構的有機中介層的晶片封裝結構及其形成方法,現在將詳細描述各個方面(aspects)。
總的來說,本揭露實施例的方法及結構可用於提供包括電感結構的有機中介層,其可直接地接合至半導體晶粒。具體地,電感結構可包括下導電線圈、包括銅的上導電線圈、以及連接上導電線圈及下導電線圈的導電通孔結構。銅基(copper-based)凸塊結構可直接設置在上導電線圈上。電感結構可為銅基,且不含鋁。現在將參考附圖,描述本揭露實施例的方法及結構的各個方面。
第1A圖為根據本揭露的一些實施例,在每個處理中的有機中介層中形成下感應線圈之後的範例性結構的垂直剖面圖。第1B圖為第1A圖的電感區域B的俯視圖。第1C圖為沿第1B圖的平面C-C’的垂直剖面圖。
在第1A圖至第1C圖中顯示的範例性結構包括形成在載體基板300上方的有機中介層400。每個有機中介層400可形成在個別的單元中介層區域(unit interposer area)UIA內。可在載體基板300上形成有機中介層400的二維陣列。有機中介層指的是包括至少一有機絕緣材料(例如,有機聚合物基質材料)的中介層。每個有機中介層400可形成在個別的單元中介層區域UIA內。載體基板300可為圓形晶圓或矩形晶圓。載體基板300的橫向尺寸(例如,圓形晶圓的直徑或矩形晶圓的鞭長)可在100毫米(mm)到500毫米的範圍內(例如,200毫米到400毫米),儘管也可以使用較小或較大的橫向尺寸。載體基板300可包括半導體基板、絕緣基板、或導電基板。載體基板300可為透明或不透明的。載體基板300的厚度可以足以為隨後在其上形成的有機中介層400的陣列提供機械支撐。舉例來說,載體基板300的厚度可在60微米(microns)到1毫米的範圍內,儘管也可以使用較小或較大的厚度。
黏合劑層301可被施加至載體基板300的頂表面。在一些實施例中,載體基板300可包括例如玻璃或藍寶石的光透明材料。在此實施例中,黏合劑層301可包括光熱轉換(light-to-heat conversion,LTHC)層。光熱轉換層為使用旋轉塗布方法施加的溶劑型塗層。光熱轉換層可形成將紫外線光轉換成熱的層,從而使光熱轉換層失去黏附力。替代地,黏合劑層301可包括熱分解黏合劑材料(thermally decomposing adhesive material)。舉例來說,黏合劑層301可包括在高溫下分解的丙烯酸壓敏黏合劑(acrylic pressure-sensitive adhesive)。熱分解黏合劑材料的脫膠(debonding)溫度可在150度到400度的範圍內。可在其他溫度下分解的其他合適的熱分解的黏合劑材料也在本揭露的發明範圍內。
隨後可在黏合劑層301上方形成凸塊結構。這些凸塊結構是後續用於提供與封裝基板的接合,因此在本文中稱為封裝側(package-side)凸塊結構18。封裝側凸塊結構18可包括可接合至焊料的任何金屬材料。舉例來說,可在黏合劑層301上方沉積凸塊下金屬(underbump metallurgy,UBM)層堆疊(layer stack)。可選擇UBM層堆疊內的材料層的順序,使得後續可將焊料部分接合到UBM層堆疊的底表面的部分。可用於UBM層堆疊的層堆疊包括但不限於Cr/Cr-Cu/Cu/Au、Cr/Cr-Cu/Cu、TiW/Cr/Cu、Ti/Ni/Au和Cr/Cu/Au的堆疊。其他合適的材料也在本揭露的發明範圍內。UBM層堆疊的厚度可在5微米到60微米的範圍內(例如,10微米到30微米),儘管也可以使用較小或較大的厚度。
可在UBM層堆疊上方施加光阻層,並可對光阻層進行微影圖案化以形成離散的圖案化光阻材料部分的陣列。可執行蝕刻製程以去除UBM層堆疊的未遮蔽(unmasked)部分。蝕刻製程可以是等向性蝕刻製程或非等向性蝕刻製程。UBM層堆疊的餘留部分包括封裝側凸塊結構18。在一些實施例中,封裝側凸塊結構18可佈置為二維陣列,其可為二維週期性陣列(periodic array),例如矩形週期性陣列。在一些實施例中,封裝側凸塊結構18可形成為可控塌陷晶片連接(controlled collapse chip connection,C4)凸塊結構。
可在封裝側凸塊結構18上方沉積介電材料層,在此稱為封裝側介電材料層12。封裝側介電材料層12可包括介電聚合物材料,例如聚醯亞胺(polyimide,PI)、苯並環丁烯(benzocyclobutene,BCB)或聚苯噁唑(polybenzobisoxazole,PBO)。其他合適的材料也在本揭露的發明範圍內。封裝側介電材料層12的厚度可在4微米到60微米的範圍內,儘管也可以使用較小或較大的厚度。
隨後可在封裝側凸塊結構18和封裝側介電材料層12上方形成多個重分佈互連結構40(即,42、44、46)和多個額外的介電材料層。所述額外的介電材料層(即,22、24、26、28)在本文中統稱為互連級(interconnect-level)介電材料層20。互連級介電材料層20可包括複數個介電材料層(22、24、26、28),例如第一介電材料層22、第二介電材料層24、第三介電材料層26以及第四介電材料層28。儘管使用四個介電材料層(22、24、26、28) 內埋重分佈互連結構40的實施例來描述本揭露,但是本揭露明確地設想了互連級介電材料層20可包括兩個、三個、或五個或更多的介電材料層的實施例。
通常,互連級介電材料層(22、24、26、28)中的至少一者可包括有機聚合物基質層,即,包括及/或基本上由有機聚合物組成的連續材料層。在一些實施例中,互連級介電材料層(22、24、26、28)中的每一者可包括有機聚合物基質層。因此,隨後形成的有機中介層包括至少一有機聚合物基質層。
重分佈互連結構40包括多層的重分佈互連結構40,其分別形成為通過介電材料層(22、24、26、28)中的一相應者。重分佈互連結構40可包括金屬通孔(via)結構、金屬線路結構、及/或整合式(integrated)線路和通孔結構。每個整合式線路和通孔結構包括包含一金屬線路結構和至少一金屬通孔結構的整體結構(unitary structure)。整體結構是指單個連續結構,其中結構內的每個點可通過僅在結構內延伸的連續線(可以是直線,也可以不是直線)連接。
在一說明性範例中,重分佈互連結構40可包括第一重分佈互連結構42,其通過第一介電材料層22及/或在第一介電材料層22的頂表面上而形成;第二重分佈互連結構44,其通過第二介電材料層24及/或在第二介電材料層24的頂表面上而形成;以及第三重分佈互連結構46,其通過第三介電材料層26及/或在第三介電材料層26的頂表面上而形成。儘管使用重分佈互連結構40內埋於四個介電材料層(22、24、26、28)內的實施例來描述本揭露,但是本揭露明確地設想了重分佈互連結構40內埋於一個、兩個、三個、或五個或更多的介電材料層內的實施例。
互連級介電材料層20中的每一者可包括介電聚合物材料,例如聚醯亞胺(PI)、苯並環丁烯(BCB)或聚苯噁唑(PBO)。其他合適的材料也在本揭露的發明範圍內。每個互連級聚合物基質層20的厚度可在4微米到20微米的範圍內,儘管也可以使用較小或較大的厚度。重分佈互連結構40中的每一者包括至少一金屬材料,例如Cu、Mo、Co、Ru、W、TiN、TaN、WN、或其組合或堆疊。其他合適的材料也在本揭露的發明範圍內。舉例來說,重分佈互連結構40中的每一者可包括TiN層和Cu層的層堆疊。在重分佈互連結構40包括金屬線路結構的實施例中,金屬線路結構的厚度可在2微米到20微米的範圍內,儘管也可以使用較小或較大的厚度。
根據本揭露的一些實施例,下導電線圈72可形成在重分佈互連結構40的最頂層的線路級(line level)內。下導電線圈72可內埋於選自互連級介電材料層(22、24、26、28)中的最頂層內。在一說明性範例中,如果互連級介電材料層(22、24、26、28)包括四個互連級介電材料層,下導電線圈72可形成在第四互連級介電材料層28內。
舉例來說,第三介電材料層26可沉積在第二介電材料層24以及第二重分佈互連結構44上方,使得第三介電材料層26的頂表面與第二重分佈互連結構44的頂表面垂直地隔開,並覆蓋於第二重分佈互連結構44的頂表面之上。可形成通過第三介電材料層26的通孔凹洞(via cavities),使得第二重分佈互連結構44的頂表面物理地暴露於每個通孔凹洞的底部。可在通孔凹洞中及在第三介電材料層26上方沉積至少一金屬材料,以形成第三重分佈互連結構46。介電材料可被沉積且被平坦化以形成第四介電材料層28。在一些實施例中,第四介電材料層28可包括有機聚合物基質層。在其他實施例中,第四介電材料層28可包括氧化矽層。在形成第三重分佈互連結構46之後,可沉積及平坦化第四介電材料層28的介電材料。替代地,在沉積第三介電材料層26的介電材料之後,可沉積第四介電材料層28的介電材料,並可在第四介電材料層28中形成線路溝槽(line trenches),以及形成通過第三介電材料層26並具有與線路溝槽的面積重疊的通孔凹洞,使得第二重分佈互連結構44的頂表面物理地暴露於每個通孔凹洞的底部。可同時地使用至少一金屬材料來填充通孔凹洞及線路凹洞,且可從包括第四介電材料層28的頂表面的水平平面上方移除所述至少一金屬材料的多餘的部分,以形成第三重分佈互連結構46。
通常,下導電線圈72可與第三重分佈互連結構46的形成同時地形成。在一些實施例中,可形成第二重分佈互連結構44,其包括覆蓋於第二介電材料層24之上的線路部分。第三介電材料層26隨後可被沉積且可被圖案化以形成通過第三介電材料層26的通孔凹洞。每個單元中介層區域UIA可包括電感區域“B”,在電感區域B內不形成通過第三介電材料層26的通孔凹洞。例如,可藉由物理氣相沉積(physical vapor deposition,PVD)及/或電鍍,在通孔凹洞中和第三介電材料層26上方沉積至少一金屬材料。在一些實施例中,所述至少一金屬材料可基本上由銅組成。在一些實施例中,所述至少一金屬材料可具有範圍從3微米至10微米的厚度。
根據本揭露的一些實施例,所述至少一金屬材料可被圖案化以提供第三重分佈互連結構46及下導電線圈72。具體地,形成在電感區域B外部的所述至少一金屬材料的圖案化部分包括第三重分佈互連結構46,且形成在電感區域B內部的所述至少一金屬材料的圖案化部分包括下導電線圈72,其為隨後將完成的電感結構的部件。下導電線圈72可具有螺旋形狀,即,連續橫向延伸的線結構圍繞一中心點以連續且逐漸加寬的曲線纏繞的形狀,所述中心點靠近連續橫向延伸的線結構的內端。
隨後,可圍繞第三重分佈互連結構46及下導電線圈72沉積介電材料,以形成第四介電材料層28。介電材料可包括有機聚合物材料、或無機介電材料,例如無摻雜矽酸鹽玻璃(undoped silicate glass)或摻雜矽酸鹽玻璃(doped silicate glass)。可從包括第三重分佈互連結構46及下導電線圈72的頂表面的水平平面上方移除介電材料的多餘部分。
在一些替代實施例中,可形成包括覆蓋於第二介電材料層24之上的線路部分的第二重分佈互連結構44。第三介電材料層26可沉積在第二介電材料層24上方,且第四介電材料層28可沉積在第三介電材料層26上方。第四介電材料層28可包括與第三介電材料層26的介電材料相同或不同的介電材料。在第四介電材料層28包括與第三介電材料層26相同的介電材料的實施例中,可使用單個介電材料層以代替第三介電材料層26及第四介電材料層28的堆疊。
可形成通過第四介電材料層28的線路凹洞,例如,藉由在第四介電材料層28上方施加及圖案化第一光阻層以形成線路圖案,並轉移第一光阻層中的線路圖案通過第四介電材料層28。可移除第一光阻層,例如,藉由灰化(ashing)。可形成通過第三介電材料層26的通孔凹洞,例如,藉由在第四介電材料層28上方以及線路溝槽中施加及圖案化第二光阻層以形成通孔圖案,並轉移通孔圖案通過第三介電材料層26。隨後可移除第二光阻層,例如,藉由灰化。每個單元中介層區域UIA可包括一電感區域B,其中螺旋形線路溝槽通過第四介電材料層28而形成。整合式線路和通孔凹洞可形成在電感區域的外部。至少一金屬材料可沉積在電感區域外部的整合式線路和通孔凹洞中及電感區域中的螺旋形線路溝槽中,例如,藉由物理氣相沉積(PVD)及/或電鍍。在一些實施例中,所述至少一金屬材料可基本上由銅組成。在一些實施例中,所述至少一種金屬材料具有從3微米至10微米的範圍內的厚度。
根據本揭露的一些實施例,可執行如化學機械平坦化( chemical mechanical planarization,CMP)製程的平坦化製程,以暴露第三重分佈互連結構46及下導電線圈72。具體地,可藉由平坦化製程從包括第四介電材料層28的頂表面的水平平面上方移除所述至少一金屬材料的多餘部分。形成在電感區域B外部的所述至少一金屬材料的圖案化部分包括第三重分佈互連結構46,且形成在電感區域B內部的所述至少一金屬材料的圖案化部分包括下導電線圈72,其為隨後將完成的電感結構的部件。下導電線圈72可具有螺旋形狀,即,連續橫向延伸的線結構圍繞一中心點以連續且逐漸加寬的曲線纏繞的形狀,所述中心點靠近連續橫向延伸的線結構的內端。
在一些實施例中,下導電線圈72可在整個或主要部分(即,包括下導電線圈72的總體積的超過50%的部分)內具有均勻的寬度。在兩個垂直側壁之間測量的下導電線圈72的一段(segment)的寬度可在從5奈米至50奈米的範圍內,例如10奈米至30奈米,儘管也可使用較小或較大的寬度。下導電線圈72的相鄰段之間的間隔可在從3奈米至60奈米的範圍內,儘管也可使用較小或較大的間隔。下導電線圈72中的轉折(turns)數可在從1.5至20的範圍內,儘管也可以使用較少或較多的轉折數,例如從2至10。在一些實施例中,下導電線圈72的起始部分可大約位於下導電線圈72的相鄰兩轉折處的中間。此外,下導電線圈72的終端部分可大約位於下導電線圈72的相鄰兩轉折處的中間。總的來說,下導電線圈72的圖案可為任何能夠藉由下導電線圈72的兩端之間的電流變化產生磁通量(magnetic flux)的圖案。在一實施例中,下導電線圈72的從起始部分到最接近的相鄰轉折處的距離、寬度及間隔可基於圖案因子(pattern factor)來決定,即,下導電線圈72的所述至少一導電材料將覆蓋的局部區域的百分比。舉例來說,圖案因子的目標範圍可在從10%至50%的範圍內,例如15%至30%。總的來說,下導電線圈72可內埋於最頂層的互連級介電材料層(例如第四介電材料層28)內,其中最頂層互連級介電材料層內埋重分佈互連結構40。下導電線圈72的頂表面可與最頂層互連級介電材料層的頂表面位在相同的水平平面。
參考第2A圖及第2B圖,至少一介電覆蓋層30可形成在選自互連級介電材料層20的最頂層互連級介電材料層(例如第四介電材料層28)上方。所述至少一介電覆蓋層30可包括無機介電材料,例如氮化矽、氧化矽、氮氧化矽、碳氧化矽(silicon oxide carbide)、介電金屬氧化物、或其組合。在一非限制的說明性範例中,所述至少一介電覆蓋層30可包括層堆疊,其自底部到頂部包括氮化矽層304、第一氧化矽層306以及第二氧化矽層308,第一氧化矽層306包括第一矽酸鹽玻璃材料(如,未摻雜的矽酸鹽玻璃),第二氧化矽層308包括第二矽酸鹽玻璃材料(如,摻雜的矽酸鹽玻璃)。所述至少一介電覆蓋層30的總厚度可在從200奈米至4微米的範圍內,例如400奈米至2微米,儘管也可使用較小或較大的厚度。在一非限制的說明性範例中,氮化矽層304可具有範圍從10奈米至200奈米的厚度,第一氧化矽層306可具有範圍從80奈米至2微米的厚度,且第二氧化矽層308可具有範圍從80奈米至2微米的厚度,儘管各層也可使用較小或較大的厚度。
參考第3A圖及第3B圖,通孔凹洞可通過所述至少一介電覆蓋層30形成。舉例來說,光阻層(未顯示)可施加在所述至少一介電覆蓋層30上方且可被微影圖案化,以在光阻層中形成各個開口。藉由執行一或多個非等向性蝕刻製程,可將光阻層中的開口的圖案轉移通過所述至少一介電覆蓋層30。垂直地延伸通過所述至少一介電覆蓋層30的通孔凹洞包括可形成在下導電線圈72的頂表面的區域內的螺旋形通孔凹洞69。氮化矽層304可在蝕刻製程中被用作蝕刻停止層,且被蝕刻穿透以暴露在下方的下導電線圈72。在第3A圖中省略了下導電線圈72,以清楚地顯示螺旋形通孔凹洞69。
參考第4A圖及第4B圖,連續金屬晶種層74L可沉積在所述至少一介電覆蓋層30中的各個通孔凹洞中,且沉積在所述至少一介電覆蓋層30上方。連續金屬晶種層74L包括金屬材料,例如導電金屬氮化物材料(例如,TiN、TaN、及/或WN)及/或銅,且可藉由物理氣相沉積來沉積。連續金屬晶種層74L可具有範圍從5奈米至100奈米的厚度,儘管也可使用較小或較大的厚度。
參考第5A圖及第5B圖,光阻層71可施加在連續金屬晶種層74L上方,且可被微影圖案化以在通過所述至少一介電覆蓋層30的通孔凹洞的區域上方形成各個開口。在光阻層71中的各個開口包括螺旋形開口,其包括螺旋形通孔凹洞69的整個區域。再者,可在通過所述至少一介電覆蓋層30的通孔凹洞的相應者上方的電感區域的區域外部的光阻層71中,成額外的開口(未顯示)。
參考第6A圖及第6B圖,可執行電鍍製程以在連續金屬晶種層74L的物理地暴露的表面上電鍍銅。螺旋形銅部分(spiral-shaped copper portion)74C可形成在覆蓋於螺旋形通孔凹洞69之上的連續金屬晶種層74L的物理地暴露的表面上。可選擇電鍍銅的厚度,使得螺旋形銅部分74C具有平坦的頂表面。在接觸光阻層71的側壁處測量的螺旋形銅部分74C的厚度可在從2微米至20微米的範圍內,例如4微米至10微米,儘管也可使用較小或較大的厚度。
參考第7A圖及第7B圖,可移除光阻層71,例如藉由灰化或藉由溶解在溶劑中。
參考第8A圖及第8B圖,可執行蝕刻製程以移除在電感區域內未被螺旋形銅部分74C遮蔽的、或未被覆蓋於通過所述至少一介電覆蓋層30的相應通孔凹洞之上的電鍍銅的另一部分遮蔽的連續金屬晶種層74L的部分。可使用非等向性蝕刻製程(如反應性離子蝕刻(reactive ion etch)製程)或等向性蝕刻製程(如濕式蝕刻(wet etch)製程),以移除未被螺旋形銅部分74C遮蔽的或未被電鍍銅的另一部分遮蔽的連續金屬晶種層74L的部分。連續金屬晶種層74L的每個圖案化部分包括個別的金屬晶種層74A。
螺旋形銅部分74C與位在螺旋形銅部分74C下方的金屬晶種層74A的組合構成連續導電結構74,其包括銅,且延伸到螺旋形通孔凹洞69中及在所述至少一介電覆蓋層30上方。連續導電結構74包括導電通孔結構73及上導電線圈75,導電通孔結構73垂直地延伸通過所述至少一介電覆蓋層30並接觸下導電線圈72,上導電線圈75覆蓋於所述至少一介電覆蓋層30之上。下導電線圈72、導電通孔結構73以及上導電線圈75的組合包括雙層電感結構70,其為包括下層部分、上層部分以及連接部分的電感結構,下層部分包括下導電線圈72,上層部分包括上導電線圈75,且連接部分包括具有螺旋形水平剖面形狀的導電通孔結構。
在一些實施例中,金屬晶種層74A基本上由銅組成,且雙層電感結構70總體可基本上由銅組成。在另一些實施例中,金屬晶種層74A可基本上由導電金屬氮化物材料(例如,TiN、TaN及/或WN)組成,且雙層電感結構70總體可基本上由銅及導電金屬氮化物材料組成。在一些實施例中,連續導電結構74可基本上由銅組成、或可基本上由銅及導電金屬氮化物材料組成。在一些實施例中,連續導電結構74可包括原子百分比大於90%(例如,原子百分比介於97%至100%的範圍內)的銅,且可不含鋁。在一些實施例中,雙層電感結構70可包括原子百分比大於90%(例如,原子百分比介於97%至100%的範圍內)的銅,且可不含鋁。
總的來說,雙層電感結構70的導電通孔結構73可包括螺旋形銅部分74C的下部(lower portion),其位於包括所述至少一介電覆蓋層30的頂表面的水平平面之下,且上導電線圈75包括螺旋形銅部分74C的上部(upper portion),其覆蓋於包括所述至少一介電覆蓋層30的頂表面的水平平面之上。
參考第9A圖及第9B圖,介電鈍化層62可沉積在雙層電感結構70及其他金屬結構(未顯示)上方,所述其他金屬結構形成通過並在所述至少一介電覆蓋層30上方,例如為與個別的第三重分佈互連結構46的頂表面接觸的金屬焊墊及通孔結構(未顯示)。在一些實施例中,介電鈍化層62可包括無機介電材料,例如氮化矽。在一謝實施例中,介電鈍化層62可包括具有厚度範圍從300奈米至1.5微米的氮化矽,儘管也可使用較小或較大的厚度。
參考第10A圖及第10B圖,接合級聚合物層64可施加在介電鈍化層62上方。接合級聚合物層64可包括光敏聚合物(photosensitive polymer)材料,例如聚醯亞胺。介電鈍化層62及接合級聚合物層64的組合在本文中稱為接合級介電層60。接合級聚合物層64可被圖案化以在雙層電感結構70的端部上方形成一對開口79,並在覆蓋於金屬焊墊及通孔結構(未顯示)之上的區域中形成額外的開口(未顯示)。可執行蝕刻製程以將接合級聚合物層64中的開口的圖案轉移通過下面的介電鈍化層62的部分。雙層電感結構70(即,連續導電結構74)的頂表面的端部可被物理地暴露。再者,內埋於所述至少一介電覆蓋層30中的金屬焊墊及通孔結構的頂表面可被物理地暴露。
第11A圖為根據本揭露的一些實施例,在將焊球附接至凸塊結構之後的範例性結構的垂直剖面圖。第11B圖為第11A圖的範例性結構的區域B的平面圖。第11C圖為沿第11B圖的範例性結構的部分的垂直平面C-C’的垂直剖面圖。
參考第11A圖至第11C圖,銅可沉積在雙層電感結構70的物理地暴露的表面上,以及在位於電感區域外部的金屬焊墊及通孔結構(未顯示)的物理地暴露的表面上。舉例來說,可藉由物理氣相沉積來沉積銅晶種層或金屬氮化物晶種層(包括金屬氮化物材料,例如TiN、TaN或WN),並可在銅晶種層上方沉積光阻層(未顯示)。可執行電鍍製程以在銅晶種層或金屬氮化物晶種層的未遮蔽部分上電鍍銅,以形成銅凸塊結構,其在本文中稱為晶粒側(die-side)凸塊結構80。晶粒側凸塊結構80的高度(在接觸接合級介電層60的頂表面的底表面與晶粒側凸塊結構80的頂表面之間測量)可介於從40微米至150微米的範圍內,儘管也可使用較小或較大的厚度,例如60微米至100微米。隨後可藉由例如灰化或溶解在溶劑中,以去除光阻層。
總的來說,可以形成在雙層電感結構70上方的接合級介電層60。可在雙層電感結構70的端部上方通過接合級介電層60形成接合級通孔凹洞。一對凸塊結構80可形成在接合級通孔凹洞中及接合級介電層60上方。在一些實施例中,所述一對凸塊結構80可包括第一凸塊結構80A以及第二凸塊結構80B,第一凸塊結構80A覆蓋於接合級介電層60之上且接觸雙層電感結構70的第一端部的頂表面,第二凸塊結構80B覆蓋於接合級介電層60之上且接觸雙層電感結構70的第二端部的頂表面。第一凸塊結構80A包括延伸通過接合級介電層60且接觸雙層電感結構70的頂表面的第一端部的第一凸塊通孔部分80V1。第二凸塊結構80B包括延伸通過接合級介電層60且接觸雙層電感結構70的頂表面的第二端部的第二凸塊通孔部分80V2。
總的來說,在形成導電通孔結構73及上導電線圈75的同時,金屬焊墊及通孔結構48可形成通過第四介電材料層28,且形成通過第三介電材料層26並在第三介電材料層26上方。在形成第一凸塊結構80A及第二凸塊結構80B的同時,額外的凸塊結構80可形成通過接合級介電層60並在接合級介電層60上上。第一凸塊結構80A、第二凸塊結構80B以及額外的凸塊結構80也稱為晶粒側凸塊結構80。
根據本揭露的一些實施例,可提供包括互連級介電材料層20、至少一介電覆蓋層30、接合級介電層60以及雙層電感結構70的有機中介層400。互連級介電材料層20內埋(embedding)重分佈互連結構40。所述至少一介電覆蓋層30覆蓋於選自互連級介電材料層20的最頂層互連級介電材料層(例如,第四介電材料層28)之上。接合級介電層60覆蓋於所述至少一介電覆蓋層30之上。雙層電感結構70包括下導電線圈72、導電通孔結構73以及上導電線圈75。下導電線圈72內埋於最頂層互連級介電材料層內。導電通孔結構73垂直地延伸通過所述至少一介電覆蓋層30且接觸下導電線圈72的水平表面。上導電線圈75內埋於互連級介電材料層60內,且包括銅。在一些實施例中,雙層電感結構70可基本上由銅組成,或可包括平均原子百分比介於從90%至100%(例如,95%至100%)的範圍內的銅。
在一些實施例中,導電通孔結構73從在平面圖中與第一凸塊通孔部分80V1重疊的區域連續地橫向延伸至在平面圖中與第二凸塊通孔部分80V2重疊的區域。平面圖為沿垂直於水平方向的方向的視圖,即,為沿垂直於雙層電感結構70的頂表面的方向的視圖,例如第11B圖的視圖。在一些實施例中,第一凸塊通孔部分80V1從穿過第一凸塊柱部分80P1的幾何中心的垂直軸VA1橫向偏移(laterally offset),且第二凸塊通孔部分80V2從穿過第二凸塊柱部分80P2的幾何中心的垂直軸VA2橫向偏移。一元件的幾何中心是指具有該元件內所有點的直角坐標的平均的直角坐標(Cartesian coordinate)的點。
在一些實施例中,如第11B圖所顯示,上導電線圈75具有螺旋配置,其中外線段環繞內線段,且第一凸塊結構80A與上導電線圈75的複數個線段的面積重疊。
在一些實施例中,有機中介層400包括金屬焊墊及通孔結構48(顯示於第11A圖中)以及額外的凸塊結構(如額外的晶粒側凸塊結構80)。金屬焊墊及通孔結構48接觸重分佈互連結構40中的相應者,且包括內埋於接合級介電層60內的個別的焊墊部分以及內埋於所述至少一介電覆蓋層30內的個別的通孔部分。額外的凸塊結構(如額外的晶粒側凸塊結構80)接觸金屬焊墊及通孔結構48中的相應者。在一些實施例中,金屬焊墊及通孔結構48(顯示於第11A圖中)的焊墊部分可在上導電線圈75的形成過程中形成,因此可與上導電線圈75具有相同的厚度及相同的材料組成。所述額外的凸塊結構80可在第一凸塊結構80A及第二凸塊結構80B的形成過程中形成,因此可與第一凸塊結構80A及第二凸塊結構80B具有相同的厚度及相同的材料組成。
在一些實施例中,在平面圖中,下導電線圈72的總面積的至少90%與上導電線圈75的面積重疊;且在平面圖中,上導電線圈75的總面積的至少90%與下導電線圈72的面積重疊。在一些實施例中,在平面圖中,下導電線圈72的總面積的至少95%與上導電線圈75的面積重疊;且在平面圖中,上導電線圈75的總面積的至少95%與下導電線圈72的面積重疊。在一些實施例中,在平面圖中,下導電線圈72的總面積的至少98%與上導電線圈75的面積重疊;且在平面圖中,上導電線圈75的總面積的至少98%與下導電線圈72的面積重疊。
在一些實施例中,下導電線圈72、導電通孔結構73以及上導電線圈75中的每一者包括銅,及/或可基本上由銅或由銅與至少一導電金屬氮化物材料(例如,TiN、TaN及/或WN)的組合組成。
在一些實施例中,最頂層互連級介電材料層包括聚合物材料層,所述至少一介電覆蓋層30包括至少一氧化矽層,且接合級介電層60包括層堆疊,其包括氮化矽層及聚合物層。
第12圖為根據本揭露的一些實施例,在將半導體晶粒附接至有機中介層之後的範例性結構的垂直剖面圖。至少一半導體晶粒(701、702)可附接至每個有機中介層400。每個半導體晶粒(701、702)可通過焊料部分788接合到個別的單元中介層區域UIA內的晶粒側凸塊結構80的相應子集。每個半導體晶粒(701、702)可包括晶粒凸塊結構708。在一些實施例中,晶粒凸塊結構708可包括微凸塊結構的二維陣列,且每個半導體晶粒(701、702)可藉由C2接合(即,一對微凸塊之間的焊接)附接至晶粒側凸塊結構80。在半導體晶粒(701、702)的晶粒凸塊結構708設置在焊料部分788的陣列上方之後,可執行C2接合製程以回焊(reflow)焊料部分788。
所述至少一半導體晶粒(701、702)可包括本領域中任何已知的半導體晶粒。在一些實施例中,所述至少一半導體晶粒(701、702)可包括單晶片系統(system-on-chip,SoC) 晶粒,例如應用處理器(application processor) 晶粒。在一些實施例中,所述至少一半導體晶粒(701、702)可包括複數個半導體晶粒(701、702)。在一些實施例中,複數個半導體晶粒(701、702)可包括第一半導體晶粒701以及至少一第二半導體晶粒702。在一些實施例中,第一半導體晶粒701可為中央處理單元晶粒,且所述至少一第二半導體晶粒702可包括圖像處理單元(graphic processing unit) 晶粒。在另一些實施例中,第一半導體晶粒701可包括單晶片系統(SoC) 晶粒,且所述至少一第二半導體晶粒702可包括至少一高頻寬記憶體(high bandwidth memory,HBM) 晶粒,每個高頻寬記憶體晶粒都包括多個靜態隨機存取記憶體晶粒的垂直堆疊,並提供根據JEDEC標準(即,JEDEC固態技術協會所定義的標準)定義的高頻寬。附接至同一有機中介層400的半導體晶粒(701、702)的頂表面可位在同一水平平面內。通常,至少一半導體晶粒(701、702)可通過至少一組焊料部分788附接到晶粒側凸塊結構80。
第13圖為根據本揭露的一些實施例,在形成扇出晶圓級封裝(fan-out wafer-level packages)之後的範例性結構的垂直剖面圖。至少一底部填充材料部分780可形成在每一組接合的焊料部分788的周圍。在對焊料部分788回焊之後,可藉由在焊料部分788的陣列的周圍注入底部填充材料來形成各個底部填充材料部分780。可使用任何已知的底部填充材料施加方法,例如毛細力(capillary)底部填充方法、模製(molded)底部填充方法或印刷底部填充方法。在一些實施例中,多個半導體晶粒(701、702)可附接到在每個單元中介層區域UIA內的有機中介載層400,並且單個底部填充材料部分780可在多個半導體晶粒(701、702)的下方連續地延伸。
環氧模塑料(epoxy molding compound,EMC)被施加到有機中介層400和半導體晶粒(701、702)之間形成的間隙。EMC包括可硬化(即固化)的含環氧基的化合物,以提供具有足夠剛性和機械強度的介電材料部分。EMC可包括環氧樹脂、硬化劑、二氧化矽(作為填充材料)和其他添加劑。EMC可以以液體形式或固體形式來提供,取決於其黏度和流動性。液體的EMC可提供較好的操控性、良好的流動性、較少的空隙、較好的填充效果和較少的流痕(flow marks)。固體的EMC可減少固化收縮率、提高支撐力(stand-off)和減少晶粒漂移。EMC內較高的填料含量(例如,重量的85%)可以縮短成模的時間(time in mold)、降低模具收縮率(mold shrinkage)和減少模具翹曲。EMC中填料尺寸的均勻分布可減少流痕,並可提高流動性。EMC的固化溫度可低於黏合劑層301的釋放(脫膠)溫度。舉例來說,EMC的固化溫度可在125°C到150°C的範圍內。
可在固化溫度下固化EMC,以形成橫向地包圍每個半導體晶粒(701、702)的EMC基質(matrix)。EMC基質包括彼此橫向地鄰接的多個環氧模塑料(EMC)晶粒框架790。每個EMC晶粒框架790位於個別的單元中介層區域UIA內,並且橫向地圍繞和內埋至少一半導體晶粒(701、702)的相應集合(可為多個半導體晶粒(701、702))。可藉由平坦化製程(可使用化學機械平坦化方法)從包括半導體晶粒(701、702)的頂表面的水平平面上方去除EMC的多餘部分。
第14圖為根據本揭露的一些實施例,在切割扇出晶圓級封裝之後的範例性結構的垂直剖面圖。可將載體基板300與有機中介層板400、半導體晶粒(701、702)和EMC晶粒框架790的組件分離。可以例如通過在高溫下的熱退火,使黏合劑層301失去活性。實施例可包括黏合劑層301,其具有熱去活性的(thermally-deactivated)黏合劑材料。在黏合劑層301可為透明的其他實施例中,黏合劑層301可包括紫外線去活性的(ultraviolet-deactivated)黏合劑材料。
可沿著沿單元中介層區域UIA的邊界定位的切割通道切割有機中介層400、半導體晶粒(701、702)和EMC晶粒框架790的組件。有機中介層400、半導體晶粒(701、702)和EMC晶粒框架790的每個經切割的部分包括扇出晶圓級封裝(fan-out wafer-level package,FOWLP),其包括至少一半導體晶粒(701、702)(可為多個半導體晶粒)、有機中介層400、底部填充材料部分780以及EMC框架790。EMC晶粒框架790和有機中介層400可具有垂直地重合的側壁,即,兩者的側壁位於同一垂直平面內。在扇出晶圓級封裝包括多個半導體晶粒(701、702)的實施例中,底部填充材料部分780可以接觸多個半導體晶粒(701、702)的側壁。EMC晶粒框架790在扇出晶圓級封裝內的所述至少一半導體晶粒(701、702)的周圍連續地延伸,並橫向地包圍半導體晶粒(701、702)。
共同參考第1A圖至第14圖,並根據本揭露的一些實施例,提供包括有機中介層400的半導體結構。有機中介層400包括互連級介電材料層20、至少一介電覆蓋層30、接合級介電層60以及電感結構70。互連級介電材料層20內埋重分佈互連結構40。所述至少一介電覆蓋層30覆蓋於選自互連級介電材料層20的最頂層互連級介電材料層(例如,第四介電材料層28)之上。接合級介電層60覆蓋於所述至少一介電覆蓋層30之上。電感結構70垂直地延伸通過所述最頂層互連級介電材料層、所述至少一介電覆蓋層30以及接合級介電層60,電感結構70包括銅且不含鋁。在一些實施例中,電感結構70可基本上由銅或由銅及至少一金屬氮化物材料的組合來組成。
在一些實施例中,如第11B圖及第11C圖所顯示,電感結構70包括下導電線圈72、導電通孔結構73以及上導電線圈75。下導電線圈72內埋於所述最頂層互連級介電材料層內。導電通孔結構73垂直地延伸通過所述至少一介電覆蓋層30,並接觸下導電線圈72的水平表面。上導電線圈75內埋於接合級介電層60內。
在一些實施例中,半導體結構包括通過焊料部份788接合至有機中介層400的半導體晶粒(例如,第一半導體晶粒701),焊料部份788接合至位在有機中介層400上的凸塊結構80。其中一個凸塊結構80接觸電感結構70的第一端部的頂表面;且另一個凸塊結構80接觸電感結構70的第二端部的頂表面。
第15圖為根據本揭露的一些實施例,在將封裝基板附接至扇出晶圓級封裝之後的範例性結構的垂直剖面圖。可提供封裝基板200。封裝基板200可為包括核心基板210的有核心(cored)封裝基板、或者是不包括封裝核心的無核心(coreless)封裝基板。替代地,封裝基板200可包括系統整合封裝基板(system-integrated package substrate,SoIS),其包括重分佈層及/或層間介電質、以及至少一內埋的中介層(例如,矽中介層)。這樣的系統整合封裝基板可包括使用焊料部分、微凸塊、底部填充材料部分(例如,模製底部填充材料部分)及/或黏合膜的層到層互連(layer-to-layer interconnections)。儘管使用範例性基板封裝來描述本揭露,但應當理解的是,本揭露的範疇不被基板封裝的任何特別的類型限制,並可包括系統整合封裝基板(SoIS)。
核心基板210可以包括玻璃環氧樹脂板(glass epoxy plate),其包括貫穿板孔(through-plate holes)的陣列。可以在貫穿板孔中設置包括金屬材料的貫穿核心導孔結構(through-core via structures)214。每個貫穿核心導孔結構214可以或可以不包括圓柱形空心內部。可選地,介電襯層212可用於將貫穿核心導孔結構214與核心基板210電性隔離。
封裝基板200可包括板側(board-side)表面增層電路(surface laminar circuit,SLC)240和晶片側表面增層電路(SLC)260。板側表面增層電路240可包括內埋板側佈線互連(board-side wiring interconnects)244的板側絕緣層242。晶片側表面增層電路260可包括內埋晶片側佈線互連264的晶片側絕緣層262。板側絕緣層242和晶片側絕緣層262可包括光敏環氧樹脂材料,其可以被微影圖案化以及隨後被固化。內埋板側佈線互連244和內埋晶片側佈線互連264可包括銅,其可通過電鍍沉積在板側絕緣層242或晶片側絕緣層262中的圖案內。板側接合焊墊248的陣列可電性連接到內埋板側佈線互連244,並可配置為允許通過焊球進行接合。晶片側接合焊墊268的陣列可電性連接到晶片側佈線互連264,並可配置為允許通過C4焊球進行接合。
可將附接到有機中介層400、至少一半導體晶粒(701、702)和EMC晶粒框架790的組件的封裝側凸塊結構18的焊料部分450設置在封裝基板200的晶片側接合焊墊268的陣列上。可執行回焊製程以使焊料部分450回焊,從而引起有機中介層400與封裝基板200之間的接合。在一些實施例中,焊料部分450可包括C4焊球,並且有機中介層400、所述至少一半導體晶粒(701、702)和EMC晶粒框架790的組件可使用C4焊球的陣列附接到封裝基板200。可通過施加底部填充材料並對其塑形,以在焊料部分450的周圍形成底部填充材料部分292。可選地,可將例如蓋結構或環結構的穩定結構294附接到有機中介層400、所述至少一半導體晶粒(701、702)、EMC晶粒框架790和封裝基板200的組件上,以減少所述組件在後續的處理步驟中及/或組件的使用期間的變形。
第16圖為根據本揭露的一些實施例,在將封裝基板附接至印刷電路板(PCB)之後的範例性結構的垂直剖面圖。參考第16圖,可提供印刷電路板(PCB)100,其包括PCB基板110和PCB接合焊墊188。PCB基板110至少在PCB基板110的一側上包括印刷電路(未顯示)。可以形成焊料接點190的陣列,以將板側接合焊墊248的陣列接合到PCB接合焊墊188的陣列。可以通過在板側接合焊墊248的陣列與PCB接合焊墊188的陣列之間設置焊球的陣列,並通過回焊焊球的陣列,來形成焊料接點190。可以通過施加底部填充材料並對其塑形,以在焊料接點190的周圍形成底部填充材料部分192。封裝基板200通過焊料接點190的陣列附接到PCB基板110。
參考第17圖,其顯示根據本揭露一些實施例的形成有機中介層400的步驟的流程圖。參考步驟1710以及第1A圖至第1C圖,可在載體基板300上方形成內埋重分佈互連結構40及下導電線圈72的互連級介電材料層20。參考步驟1720以及第2A圖與第2B圖,可在下導電線圈72上方形成至少一介電覆蓋層30。參考步驟1730以及第3A圖與第3B圖,可在下導電線圈72上方形成通過所述至少一介電覆蓋層30的通孔凹洞(例如,螺旋形通孔凹洞69)。參考步驟1740以及第4A圖至第8B圖,可在通孔凹洞中及在所述至少一介電覆蓋層30上方形成包括銅的連續導電結構74。連續導電結構74包括導電通孔結構73以及上導電線圈75,導電通孔結構73垂直地延伸通過所述至少一介電覆蓋層30且接觸下導電線圈72,上導電線圈75覆蓋於所述至少一介電覆蓋層30之上。下導電線圈72、導電通孔結構73以及上導電線圈75的組合包括雙層電感結構70。參考步驟1750以及第9A圖至第11C圖,可形成接觸雙層電感結構70的端部的一對凸塊結構80。隨後,可根據需要執行第12A圖至第18圖的製程步驟。
本揭露實施例的各種結構及方法可用於提供不需要使用鋁的銅基電感結構。因此,本揭露實施例的銅基電感結構可不含鋁,且可基本上由銅或銅與至少一金屬氮化物材料的組合來組成。下導電線圈72及上導電線圈75的堆疊為電感結構70提供足夠的導電性以有效地以低電阻和高電感起作用。導電通孔結構73通過在電感結構70的兩個端部之間提供不間斷的連續電連接,以提供具有低電阻的下導電線圈72及上導電線圈75之間的電連接。由發明人製造的銅基電感結構的樣品、單鋁層電感結構的樣品、以及雙鋁層電感結構的樣品的比較證明了,在從10千兆赫茲(GHz)至60千兆赫茲的頻率範圍內,銅基電感結構的樣品的電感比單鋁層電感結構的樣品的電感提高了大約18%,且銅基電感結構的樣品的電感比雙鋁層電感結構的樣品的電感提高了大約13%。進一步地,由發明人製造的雙鋁層電感結構的樣品證明了,在從10千兆赫茲至60千兆赫茲的頻率範圍內,銅基電感結構的樣品的品質因子(Q factor)比單鋁層電感結構的樣品的品質因子提高了大約30%,且銅基電感結構的樣品的品質因子比雙鋁層電感結構的樣品的品質因子提高了大約9%。
根據本揭露一些實施例,提供一種有機中介層,包括互連級介電材料層、至少一介電覆蓋層、接合級介電層以及雙層電感結構。互連級介電材料層內埋重分佈互連結構。所述至少一介電覆蓋層覆蓋於選自互連級介電材料層中的最頂層互連級介電材料層之上。接合級介電層覆蓋於所述至少一介電覆蓋層之上。雙層電感結構包括下導電線圈、導電通孔結構以及上導電線圈。下導電線圈內埋於最頂層互連級介電材料層內。導電通孔結構垂直地延伸通過所述至少一介電覆蓋層及下導電線圈。上導電線圈內埋於接合級介電層內,並包括銅。
在一些實施例中,有機中介層更包括第一凸塊結構以及第二凸塊結構,第一凸塊結構覆蓋於接合級介電層之上,並接觸雙層電感結構的第一端部的頂表面,而第二凸塊結構覆蓋於接合級介電層之上,並接觸雙層電感結構的第二端部的頂表面。在一些實施例中,第一凸塊結構包括第一凸塊柱部分及第一凸塊通孔部分,第一凸塊柱部分覆蓋於接合級介電層之上,第一凸塊通孔部分延伸通過接合級介電層,而第二凸塊結構包括第二凸塊柱部分及第二凸塊通孔部分,第二凸塊柱部分覆蓋於接合級介電層之上,第二凸塊通孔部分延伸通過接合級介電層。在一些實施例中,導電通孔結構從在平面圖中與第一凸塊通孔部分重疊的區域連續地橫向延伸至在平面圖中與第二凸塊通孔部分重疊的區域。在一些實施例中,第一凸塊通孔部分從穿過第一凸塊柱部分的幾何中心的垂直軸橫向偏移,而第二凸塊通孔部分從穿過第二凸塊柱部分的幾何中心的垂直軸橫向偏移。在一些實施例中,上導電線圈具有螺旋配置,該螺旋配置中的外線段環繞內線段,以及第一凸塊結構與上導電線圈的複數個線段的面積重疊。在一些實施例中,有機中介層更包括複數個金屬焊墊及通孔結構以及複數個額外的凸塊結構,所述金屬焊墊及通孔結構接觸重分佈互連結構中的相應者,並包括內埋於接合級介電層內的個別的焊墊部分及內埋於所述至少一介電覆蓋層內的個別的通孔部分,而所述額外的凸塊結構接觸金屬焊墊及通孔結構中的相應者。在一些實施例中,所述金屬焊墊及通孔結構的焊墊部分與上導電線圈具有相同的厚度且具有相同的材料組成,而所述額外的凸塊結構與第一凸塊結構該第二凸塊結構具有相同的材料組成。在一些實施例中,導電通孔結構包括螺旋形銅部分的下部,該下部位於包括所述至少一介電覆蓋層的頂表面的水平平面之下,以及上導電線圈包括螺旋形銅部分的上部,該上部覆蓋於包括所述至少一介電覆蓋層的頂表面的水平平面之上。在一些實施例中,在平面圖中,下導電線圈的總面積的至少90%與上導電線圈的面積重疊,以及在平面圖中,上導電線圈的總面積的至少90%與下導電線圈的面積重疊。在一些實施例中,下導電線圈、導電通孔結構以及上導電線圈中的每一者包括銅。在一些實施例中,最頂層互連級介電材料層包括聚合物材料層,所述至少一介電覆蓋層包括至少一氧化矽層,且接合級介電層包括層堆疊,該層堆疊包括氮化矽層及接合級聚合物層。
根據本揭露另一些實施例,提供一種包括有機中介層的半導體結構,其中,有機中介層包括互連級介電材料層、至少一介電覆蓋層、接合級介電層以及電感結構。互連級介電材料層內埋重分佈互連結構。所述至少一介電覆蓋層覆蓋於互連級介電材料層之上。接合級介電層覆蓋於所述至少一介電覆蓋層之上。電感結構從互連級介電材料層中的最頂層垂直地延伸通過所述至少一介電覆蓋層且通過接合級介電層,電感結構包括銅。
在一些實施例中,電感結構包括下導電線圈、導電通孔結構以及上導電線圈,下導電線圈內埋於互連級介電材料層中的最頂層內,導電通孔結構垂直地延伸通過所述至少一介電覆蓋層,並接觸下導電線圈的複數個水平表面,且上導電線圈內埋於接合級介電層內。在一些實施例中,半導體結構更包括半導體晶粒,通過複數個焊料部分接合至有機中介層,焊料部分被接合至位在有機中介層上的複數個凸塊結構,其中凸塊結構中的一者接觸電感結構的第一端部的頂表面,且凸塊結構中的另一者接觸電感結構的第二端部的頂表面。
根據本揭露又另一些實施例,提供一種形成有機中介層的方法。所述方法包括在載體基板上方形成內埋重分佈互連結構的互連級介電材料層及下導電線圈。所述方法還包括在下導電線圈上方形成至少一介電覆蓋層。所述方法還包括在下導電線圈上方形成通過所述至少一介電覆蓋層的通孔凹洞。所述方法更包括在通孔凹洞中及在所述至少一介電覆蓋層上方形成包括銅的連續導電結構。連續導電結構包括導電通孔結構以及上導電線圈。導電通孔結構垂直地延伸通過所述至少一介電覆蓋層並接觸下導電線圈。上導電線圈覆蓋於所述至少一介電覆蓋層之上。其中,下導電線圈、導電通孔結構以及上導電線圈的組合包括雙層電感結構。此外,所述方法包括形成一對凸塊結構,接觸雙層電感結構的端部。
在一些實施例中,所述方法更包括在雙層電感結構上方形成接合級介電層,以及在雙層電感結構的端部上方形成通過接合級介電層的複數個接合級通孔凹洞,其中所述一對凸塊結構包括第一凸塊結構以及第二凸塊結構,第一凸塊結構包括第一凸塊柱部分及第一凸塊通孔部分,第一凸塊柱部分覆蓋於接合級介電層之上,第一凸塊通孔部分延伸通過接合級介電層,而第二凸塊結構包括第二凸塊柱部分及第二凸塊通孔部分,第二凸塊柱部分覆蓋於接合級介電層之上,第二凸塊通孔部分延伸通過接合級介電層。在一些實施例中,導電通孔結構從在平面圖中與第一凸塊通孔部分重疊的區域連續地橫向延伸至在平面圖中與第二凸塊通孔部分重疊的區域。在一些實施例中,第一凸塊通孔部分從穿過第一凸塊柱部分的幾何中心的垂直軸橫向偏移,第二凸塊通孔部分從穿過第二凸塊柱部分的幾何中心的垂直軸橫向偏移,上導電線圈具有螺旋配置,該螺旋配置中的外線段環繞內線段,以及第一凸塊結構與上導電線圈的複數個線段的面積重疊。在一些實施例中,所述至少一介電覆蓋層包括氧化矽層及氮化矽層中的至少一者,接合級介電層包括介電鈍化層及接合級聚合物層的層堆疊,以及連續導電結構包括原子百分比大於90%的銅,且不含鋁。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更佳地了解本揭露。本技術領域中具有通常知識者應可理解,且可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本揭露的發明精神與範圍。在不背離本揭露的發明精神與範圍之前提下,可對本揭露進行各種改變、置換或修改。
12:封裝側介電材料層 18:封裝側凸塊結構 20:互連級介電材料層 22:第一介電材料層 24:第二介電材料層 26:第三介電材料層 28:第四介電材料層 30:介電覆蓋層 40:重分佈互連結構 42:第一重分佈互連結構 44:第二重分佈互連結構 46:第三重分佈互連結構 48:金屬焊墊及通孔結構 60:接合級介電層 62:介電鈍化層 64:接合級聚合物層 69:螺旋形通孔凹洞 70:雙層電感結構 71:光阻層 72:下導電線圈 73:導電通孔結構 74:連續導電結構 74A:金屬晶種層 74C:螺旋形銅部分 74L:連續金屬晶種層 75:上導電線圈 79:開口 80:(晶粒側)凸塊結構 80A:第一凸塊結構 80B:第二凸塊結構 80P1:第一凸塊柱部分 80P2:第二凸塊柱部分 80V1:第一凸塊通孔部分 80V2:第二凸塊通孔部分 100:印刷電路板 110:PCB基板 180:PCB接合焊墊 190: 焊料接點 192:底部填充材料部分 200:封裝基板 210:核心基板 212:介電襯層 214:貫穿核心導孔結構 240:板側表面增層電路 242:板側絕緣層 244:內埋板側佈線互連 248:板側接合焊墊 260:晶片側表面增層電路 262:晶片側絕緣層 264:內埋晶片側佈線互連 268:晶片側接合焊墊 292:底部填充材料部分 294:穩定結構 300:載體基板 301:黏合劑層 304:氮化矽層 306:第一氧化矽層 308:第二氧化矽層 400:有機中介層 450:焊料部分 701, 702:半導體晶粒 708: 晶粒凸塊結構 780:底部填充材料部分 788:焊料部份 790:環氧模塑料晶粒框架 1710, 1720, 1730, 1740, 1750:步驟 B:(電感)區域 UIA:單元中介層區域 VA1, VA2:垂直軸
第1A圖為根據本揭露的一些實施例,在每個處理中(in-process)的有機中介層中形成下感應線圈(lower inductive coil)之後的範例性結構的垂直剖面圖。 第1B圖為第1A圖的區域B的俯視圖。 第1C圖為沿第1B圖的平面C-C’的垂直剖面圖。 第2A圖為根據本揭露的一些實施例,在形成至少一介電覆蓋層之後的第1A圖的區域B的俯視圖。 第2B圖為沿第2A圖的平面B-B’的垂直剖面圖。 第3A圖為根據本揭露的一些實施例,在形成通過至少一介電覆蓋層的通孔凹洞之後的第1A圖的區域B的俯視圖。 第3B圖為沿第3A圖的平面B-B’的垂直剖面圖。 第4A圖為根據本揭露的一些實施例,在形成金屬晶種層之後的第1A圖的區域B的俯視圖。 第4B圖為沿第4A圖的平面B-B’的垂直剖面圖。 第5A圖為根據本揭露的一些實施例,在形成圖案化的光阻層之後的第1A圖的區域B的俯視圖。 第5B圖為沿第5A圖的平面B-B’的垂直剖面圖。 第6A圖為根據本揭露的一些實施例,在形成包括導電通孔結構及上導電線圈的連續導電結構之後的第1A圖的區域B的俯視圖。 第6B圖為沿第6A圖的平面B-B’的垂直剖面圖。 第7A圖為根據本揭露的一些實施例,在移除圖案化的光阻層之後的第1A圖的區域B的俯視圖。 第7B圖為沿第7A圖的平面B-B’的垂直剖面圖。 第8A圖為根據本揭露的一些實施例,在移除金屬晶種層的未遮蔽部分之後的第1A圖的區域B的俯視圖。 第8B圖為沿第8A圖的平面B-B’的垂直剖面圖。 第9A圖為根據本揭露的一些實施例,在形成介電鈍化層之後的第1A圖的區域B的俯視圖。 第9B圖為沿第9A圖的平面B-B’的垂直剖面圖。 第10A圖為根據本揭露的一些實施例,在形成接合級聚合物層及形成接合級通孔凹洞之後的第1A圖的區域B的俯視圖。 第10B圖為沿第10A圖的平面B-B’的垂直剖面圖。 第11A圖為根據本揭露的一些實施例,在將焊球附接至凸塊結構之後的範例性結構的垂直剖面圖。 第11B圖為第11A圖的範例性結構的區域B的平面圖。 第11C圖為沿第11B圖的範例性結構的部分的垂直平面C-C’的垂直剖面圖。 第12圖為根據本揭露的一些實施例,在將半導體晶粒附接至有機中介層之後的範例性結構的垂直剖面圖。 第13圖為根據本揭露的一些實施例,在形成扇出晶圓級封裝之後的範例性結構的垂直剖面圖。 第14圖為根據本揭露的一些實施例,在切割扇出晶圓級封裝之後的範例性結構的垂直剖面圖。 第15圖為根據本揭露的一些實施例,在將封裝基板附接至扇出晶圓級封裝之後的範例性結構的垂直剖面圖。 第16圖為根據本揭露的一些實施例,在將封裝基板附接至印刷電路板(printed circuit board,PCB)之後的範例性結構的垂直剖面圖。 第17圖為示出根據本揭露的一些實施例的形成有機中介層的步驟的流程圖。
26:第三介電材料層
28:第四介電材料層
30:介電覆蓋層
46:第三重分佈互連結構
60:接合級介電層
62:介電鈍化層
64:接合級聚合物層
70:雙層電感結構
72:下導電線圈
73:導電通孔結構
74:連續金屬晶種層
74A:金屬晶種層
74C:螺旋形銅部分
75:上導電線圈
80:晶粒側凸塊結構
80A:第一凸塊結構
80B:第二凸塊結構
80P1:第一凸塊柱部分
80P2:第二凸塊柱部分
80V1:第一凸塊通孔部
80V2:第二凸塊通孔部分
304:氮化矽層
306:第一氧化矽層
308:第二氧化矽層
788:焊料部分

Claims (20)

  1. 一種有機中介層,包括: 複數個互連級介電材料層,內埋複數個重分佈互連結構; 至少一介電覆蓋層,覆蓋於選自該些互連級介電材料層中的一最頂層互連級介電材料層之上; 一接合級介電層,覆蓋於該至少一介電覆蓋層之上;以及 一雙層電感結構,包括: 一下導電線圈,內埋於該最頂層互連級介電材料層內; 一導電通孔結構,垂直地延伸通過該至少一介電覆蓋層及該下導電線圈;以及 一上導電線圈,內埋於該接合級介電層內,並包括銅。
  2. 如請求項1之有機中介層,更包括: 一第一凸塊結構,覆蓋於該接合級介電層之上,並接觸該雙層電感結構的一第一端部的一頂表面;以及 一第二凸塊結構,覆蓋於該接合級介電層之上,並接觸該雙層電感結構的一第二端部的一頂表面。
  3. 如請求項2之有機中介層,其中 該第一凸塊結構包括一第一凸塊柱部分及一第一凸塊通孔部分,該第一凸塊柱部分覆蓋於該接合級介電層之上,該第一凸塊通孔部分延伸通過該接合級介電層;以及 該第二凸塊結構包括一第二凸塊柱部分及一第二凸塊通孔部分,該第二凸塊柱部分覆蓋於該接合級介電層之上,該第二凸塊通孔部分延伸通過該接合級介電層。
  4. 如請求項3之有機中介層,其中該導電通孔結構從在一平面圖中與該第一凸塊通孔部分重疊的一區域連續地橫向延伸至在該平面圖中與該第二凸塊通孔部分重疊的一區域。
  5. 如請求項3之有機中介層,其中 該第一凸塊通孔部分從穿過該第一凸塊柱部分的一幾何中心的一垂直軸橫向偏移;以及 該第二凸塊通孔部分從穿過該第二凸塊柱部分的一幾何中心的一垂直軸橫向偏移。
  6. 如請求項2之有機中介層,其中: 該上導電線圈具有一螺旋配置,該螺旋配置中的外線段環繞內線段;以及 該第一凸塊結構與該上導電線圈的複數個線段的面積重疊。
  7. 如請求項2之有機中介層,更包括: 複數個金屬焊墊及通孔結構,接觸該些重分佈互連結構中的一相應者,並包括內埋於該接合級介電層內的個別的一焊墊部分及內埋於該至少一介電覆蓋層內的個別的一通孔部分;以及 複數個額外的凸塊結構,接觸該些金屬焊墊及通孔結構中的一相應者。
  8. 如請求項7之有機中介層,其中 該些金屬焊墊及通孔結構的該些焊墊部分與該上導電線圈具有相同的厚度且具有相同的材料組成;以及 該些額外的凸塊結構與該第一凸塊結構及該第二凸塊結構具有相同的材料組成。
  9. 如請求項1之有機中介層,其中 該導電通孔結構包括一螺旋形銅部分的一下部,該下部位於包括該至少一介電覆蓋層的一頂表面的一水平平面之下;以及 該上導電線圈包括該螺旋形銅部分的一上部,該上部覆蓋於包括該至少一介電覆蓋層的該頂表面的該水平平面之上。
  10. 如請求項1之有機中介層,其中 在一平面圖中,該下導電線圈的一總面積的至少90%與該上導電線圈的面積重疊;以及 在該平面圖中,該上導電線圈的一總面積的至少90%與該下導電線圈的面積重疊。
  11. 如請求項1之有機中介層,其中該下導電線圈、該導電通孔結構以及該上導電線圈中的每一者包括銅。
  12. 如請求項1之有機中介層,其中 該最頂層互連級介電材料層包括一聚合物材料層; 該至少一介電覆蓋層包括至少一氧化矽層;以及 該接合級介電層包括一層堆疊,該層堆疊包括一氮化矽層及一接合級聚合物層。
  13. 一種半導體結構,包括一有機中介層,其中該有機中介層包括: 複數個互連級介電材料層,內埋複數個重分佈互連結構; 至少一介電覆蓋層,覆蓋於該些互連級介電材料層之上; 一接合級介電層,覆蓋於該至少一介電覆蓋層之上;以及 一電感結構,從該些互連級介電材料層中的一最頂層垂直地延伸通過該至少一介電覆蓋層且通過該接合級介電層,該電感結構包括銅。
  14. 如請求項13之半導體結構,其中該電感結構包括: 一下導電線圈,內埋於該些互連級介電材料層中的該最頂層內, 一導電通孔結構,垂直地延伸通過該至少一介電覆蓋層,並接觸該下導電線圈的複數個水平表面;以及 一上導電線圈,內埋於該接合級介電層內。
  15. 如請求項13之半導體結構,更包括一半導體晶粒,通過複數個焊料部分接合至該有機中介層,該些焊料部分被接合至位在該有機中介層上的複數個凸塊結構,其中: 該些凸塊結構中的一者接觸該電感結構的一第一端部的一頂表面;以及 該些凸塊結構中的另一者接觸該電感結構的一第二端部的一頂表面。
  16. 一種形成有機中介層的方法,包括: 在一載體基板上方形成內埋複數個重分佈互連結構的複數個互連級介電材料層及一下導電線圈; 在該下導電線圈上方形成至少一介電覆蓋層; 在該下導電線圈上方形成通過該至少一介電覆蓋層的一通孔凹洞; 在該通孔凹洞中及在該至少一介電覆蓋層上方形成包括銅的一連續導電結構,其中該連續導電結構包括一導電通孔結構以及一上導電線圈,該導電通孔結構垂直地延伸通過該至少一介電覆蓋層並接觸該下導電線圈,該上導電線圈覆蓋於該至少一介電覆蓋層之上,其中該下導電線圈、該導電通孔結構以及該上導電線圈的組合包括一雙層電感結構;以及 形成一對凸塊結構,接觸該雙層電感結構的複數個端部。
  17. 如請求項16之形成有機中介層的方法,更包括 在該雙層電感結構上方形成一接合級介電層;以及 在該雙層電感結構的該些端部上方形成通過該接合級介電層的複數個接合級通孔凹洞,其中該對凸塊結構包括: 一第一凸塊結構,包括一第一凸塊柱部分及一第一凸塊通孔部分,該第一凸塊柱部分覆蓋於該接合級介電層之上,該第一凸塊通孔部分延伸通過該接合級介電層;以及 一第二凸塊結構,包括一第二凸塊柱部分及一第二凸塊通孔部分,該第二凸塊柱部分覆蓋於該接合級介電層之上,該第二凸塊通孔部分延伸通過該接合級介電層。
  18. 如請求項17之形成有機中介層的方法,其中該導電通孔結構從在一平面圖中與該第一凸塊通孔部分重疊的一區域連續地橫向延伸至在該平面圖中與該第二凸塊通孔部分重疊的一區域。
  19. 如請求項17之形成有機中介層的方法,其中 該第一凸塊通孔部分從穿過該第一凸塊柱部分的一幾何中心的一垂直軸橫向偏移; 該第二凸塊通孔部分從穿過該第二凸塊柱部分的一幾何中心的一垂直軸橫向偏移; 該上導電線圈具有一螺旋配置,該螺旋配置中的外線段環繞內線段;以及 該第一凸塊結構與該上導電線圈的複數個線段的面積重疊。
  20. 如請求項17之形成有機中介層的方法,其中 該至少一介電覆蓋層包括一氧化矽層及一氮化矽層中的至少一者; 該接合級介電層包括一介電鈍化層及一接合級聚合物層的一層堆疊;以及 該連續導電結構包括原子百分比大於90%的銅,且不含鋁。
TW110134153A 2020-11-13 2021-09-14 半導體結構、有機中介層及其形成方法 TWI786823B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/097,165 2020-11-13
US17/097,165 US11348884B1 (en) 2020-11-13 2020-11-13 Organic interposer including a dual-layer inductor structure and methods of forming the same

Publications (2)

Publication Number Publication Date
TW202220148A true TW202220148A (zh) 2022-05-16
TWI786823B TWI786823B (zh) 2022-12-11

Family

ID=80695724

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110134153A TWI786823B (zh) 2020-11-13 2021-09-14 半導體結構、有機中介層及其形成方法

Country Status (5)

Country Link
US (3) US11348884B1 (zh)
KR (1) KR102503509B1 (zh)
CN (1) CN114220786A (zh)
DE (1) DE102021100011B4 (zh)
TW (1) TWI786823B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11348884B1 (en) * 2020-11-13 2022-05-31 Taiwan Semiconductor Manufacturing Company Limited Organic interposer including a dual-layer inductor structure and methods of forming the same
US11574891B2 (en) * 2021-01-26 2023-02-07 Nanya Technology Corporation Semiconductor device with heat dissipation unit and method for fabricating the same
CN115411005A (zh) * 2021-05-26 2022-11-29 长鑫存储技术有限公司 半导体结构和半导体结构的制备方法
WO2024092074A1 (en) * 2022-10-26 2024-05-02 Samtec, Inc. Interconnect module for high-speed data transmission
CN117995534A (zh) * 2022-10-28 2024-05-07 无锡华润上华科技有限公司 隔离变压器及半导体器件
TWI829484B (zh) * 2022-12-23 2024-01-11 恆勁科技股份有限公司 整合有磁性元件結構之封裝載板及其製造方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3063422B2 (ja) * 1992-10-05 2000-07-12 富士電機株式会社 磁気誘導素子用コイル
JP4328761B2 (ja) * 2001-12-14 2009-09-09 富士通株式会社 電子装置
JP3792635B2 (ja) 2001-12-14 2006-07-05 富士通株式会社 電子装置
US7531407B2 (en) * 2006-07-18 2009-05-12 International Business Machines Corporation Semiconductor integrated circuit devices having high-Q wafer backside inductors and methods of fabricating same
US7663196B2 (en) * 2007-02-09 2010-02-16 Freescale Semiconductor, Inc. Integrated passive device and method of fabrication
JPWO2009130737A1 (ja) * 2008-04-21 2011-08-04 富士通株式会社 検査用基板、検査用基板の製造方法、及びその検査用基板を用いた検査方法
US8237269B2 (en) * 2008-08-01 2012-08-07 Qualcomm Incorporated High Q transformer disposed at least partly in a non-semiconductor substrate
US8638114B2 (en) * 2009-12-08 2014-01-28 Qualcomm Incorporated Transformer within wafer test probe
US8921976B2 (en) * 2011-01-25 2014-12-30 Stmicroelectronics, Inc. Using backside passive elements for multilevel 3D wafers alignment applications
US8716859B2 (en) * 2012-01-10 2014-05-06 Intel Mobile Communications GmbH Enhanced flip chip package
US8941212B2 (en) 2013-02-06 2015-01-27 Taiwan Semiconductor Manufacturing Co., Ltd. Helical spiral inductor between stacking die
KR20160036666A (ko) * 2013-09-27 2016-04-04 인텔 코포레이션 수동 부품용 중첩체 기판을 구비한 다이 패키지
US9754874B2 (en) 2013-10-25 2017-09-05 Taiwan Semiconductor Manufacturing Company, Ltd. Inductive capacitive structure and method of making the same
US9209131B2 (en) * 2014-01-21 2015-12-08 Qualcomm Incorporated Toroid inductor in redistribution layers (RDL) of an integrated device
JP6235353B2 (ja) * 2014-01-22 2017-11-22 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US9899982B2 (en) 2015-11-23 2018-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. On-chip electromagnetic bandgap (EBG) structure for noise suppression
US10249580B2 (en) 2016-06-22 2019-04-02 Qualcomm Incorporated Stacked substrate inductor
JP6766740B2 (ja) 2017-04-20 2020-10-14 株式会社村田製作所 プリント配線基板およびスイッチングレギュレータ
JP2019008596A (ja) * 2017-06-26 2019-01-17 京セラ株式会社 配線基板およびrfidタグ
EP3732784A4 (en) * 2017-12-28 2021-08-11 INTEL Corporation FRONT SYSTEM WITH AN ACOUSTIC WAVE RESONATOR (AWR) ON AN INTERMEDIATE SUBSTRATE
US11348884B1 (en) * 2020-11-13 2022-05-31 Taiwan Semiconductor Manufacturing Company Limited Organic interposer including a dual-layer inductor structure and methods of forming the same

Also Published As

Publication number Publication date
US11769741B2 (en) 2023-09-26
CN114220786A (zh) 2022-03-22
US20220285295A1 (en) 2022-09-08
US20220157744A1 (en) 2022-05-19
KR20220065637A (ko) 2022-05-20
US20230369255A1 (en) 2023-11-16
DE102021100011B4 (de) 2022-10-27
TWI786823B (zh) 2022-12-11
DE102021100011A1 (de) 2022-05-19
US11348884B1 (en) 2022-05-31
KR102503509B1 (ko) 2023-02-24

Similar Documents

Publication Publication Date Title
TWI786823B (zh) 半導體結構、有機中介層及其形成方法
TWI523169B (zh) 封裝體及其製造方法
TWI713179B (zh) 晶片封裝件及其製造方法
TW201724452A (zh) 具有對位標記的積體電路晶粒及其形成方法
KR20210053233A (ko) 반도체 패키지 및 제조 방법
US11862577B2 (en) Package structure and method of fabricating the same
TWI792445B (zh) 晶片封裝結構、半導體結構及其形成方法
KR20230098518A (ko) 반도체 패키지 및 제조 방법
US20230071418A1 (en) Semiconductor package module and manufacturing methods thereof
TW202312290A (zh) 半導體裝置
US9418956B2 (en) Zero stand-off bonding system and method
CN220121823U (zh) 集成电路封装
TWI828191B (zh) 中介層、扇出晶圓級封裝體及半導體封裝體的製造方法
TWI795158B (zh) 半導體裝置及其製造方法
US20230040467A1 (en) Interposer with die to die bridge solution and methods of forming the same
TW202218091A (zh) 有機中介層及其形成方法
CN220041862U (zh) 半导体结构
CN219716864U (zh) 包括铜柱数组的半导体结构
US20230137691A1 (en) Hybrid organic and non-organic interposer with embedded component in molding structure and methods for forming the same
US20240030199A1 (en) Integrated passive device dies and methods of forming and placement of the same
TW202347539A (zh) 形成半導體結構的方法
TW202349613A (zh) 接合組裝
TW202320289A (zh) 半導體裝置結構