TW202215432A - 在讀取期間之mram中的信號保留 - Google Patents

在讀取期間之mram中的信號保留 Download PDF

Info

Publication number
TW202215432A
TW202215432A TW110122641A TW110122641A TW202215432A TW 202215432 A TW202215432 A TW 202215432A TW 110122641 A TW110122641 A TW 110122641A TW 110122641 A TW110122641 A TW 110122641A TW 202215432 A TW202215432 A TW 202215432A
Authority
TW
Taiwan
Prior art keywords
voltage
memory cell
nmosfet
pmosfet
state
Prior art date
Application number
TW110122641A
Other languages
English (en)
Other versions
TWI778674B (zh
Inventor
沃德 帕金森
詹姆士 奧圖爾
納瑟 法蘭克林
湯馬士 特倫特
Original Assignee
美商桑迪士克科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商桑迪士克科技有限責任公司 filed Critical 美商桑迪士克科技有限責任公司
Publication of TW202215432A publication Critical patent/TW202215432A/zh
Application granted granted Critical
Publication of TWI778674B publication Critical patent/TWI778674B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4094Bit-line management or control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0038Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1693Timing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/10Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having two electrodes, e.g. diodes or MIM elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Semiconductor Memories (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Hall/Mr Elements (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

描述用於讀取MRAM記憶體單元之設備及技術。在一交叉點記憶體陣列中,各導電線(諸如位元線或字線)係連接至一電晶體對,該電晶體對包含與一nMOSFET並聯之一pMOSFET。當選擇待讀取之一記憶體單元時,可使用該pMOSFET來將一第一導電線之一電壓拉升,而同時使用該nMOSFET來將一第二導電線之一電壓拉降,例如,至0 V。-當該選擇器係導通時,此最小化一電容。再者,當讀取選取記憶體單元時,第一導電線之平行nMOSFET可係導通而pMOSFET保持導通。nMOSFET添加一電阻,其補償pMOSFET之經減少電阻以允許跨記憶體單元之電壓的準確感測。

Description

在讀取期間之MRAM中的信號保留
本發明係關於一種記憶體。
記憶體係廣泛用於各種電子裝置中,諸如蜂巢式(cellular)電話、數位相機、個人數位助理、醫療電子裝置、行動運算裝置、非行動運算裝置、及資料伺服器。記憶體可包含非揮發性記憶體或揮發性記憶體。非揮發性記憶體允許即使當其未連接至電源時儲存並留置資訊。
非揮發性記憶體的一個實例係磁阻式隨機存取記憶體(MRAM),相較於使用電子電荷以儲存資料的一些其他記憶體技術,其使用磁化以表示已儲存資料。通常,MRAM包括形成在半導體基材上的大量記憶體單元,其中各記憶體單元表示(至少)一個位元的資料。藉由改變在記憶體單元內之磁性元件的磁化方向來將一位元的資料寫入至一記憶體單元,並藉由測量記憶體單元之電阻來讀取一位元。低電阻一般表示「0」位元,而高電阻一般表示「1」位元。
在一種方法中,一種設備包含:經組態以連接至一交叉點記憶體陣列之一控制電路,該交叉點記憶體陣列包含配置在一第一導電線與一第二導電線之間的一記憶體單元;及一第一電晶體對,其包含與一nMOSFET並聯且連接至該第一導電線之一pMOSFET,該記憶體單元包含與一臨限切換選擇器串聯之一儲存元件;該控制電路,為了選擇該記憶體單元,經組態以當該nMOSFET係處於一非導電狀態時利用該pMOSFET來拉升該第一導電線之一電壓;且該控制電路經組態以隨後當該pMOFSET及該nMOSFET處於一導電狀態時讀取該記憶體單元。
在另一方法中,一種方法包含:將一記憶體單元之一臨限切換選擇器從一高電阻狀態切換至一低電阻狀態,其中一第一導電線係連接至該記憶體單元之一第一端且一第二導電線係連接至該記憶體單元之一第二端,且包含與一nMOSFET並聯之一pMOSFET的一第一電晶體對係連接至該第一導電線,該切換包含以該pMOSFET設定該第一導電線之一電壓而同時保持該nMOSFET於一非導電狀態;且當該臨限切換選擇器處於該低電阻狀態時,當該pMOFSET及該nMOSFET處於一導電狀態時經由該第一電晶體對感測在該第一導電線上之一第一電壓。
在另一方法中,一種設備包含:一交叉點記憶體陣列,該交叉點記憶體陣列包含一記憶體單元,該記憶體單元包含與一臨限切換選擇器串聯之一MRAM;一第一導電線,其連接至該記憶體單元之一第一端;一第二導電線,其連接至該記憶體單元之一第二端;一第一電晶體對,其包含與一nMOSFET並聯之一pMOSFET且連接至該第一導電線;一第二電晶體對,其包含與一nMOSFET並聯之一pMOSFET且連接至該第二導電線;及一控制電路,其中為了選擇該記憶體單元,該控制電路經組態以經由該第一電晶體對之該pMOSFET而非該nMOSFET來拉升該第一導電線之一電壓,並經由該第二電晶體對之該nMOSFET而非該pMOSFET來拉降該第二導電線之一電壓;以及為了讀取該記憶體單元,該控制電路經組態以經由該第一電晶體對之該pMOSFET及該nMOSFET來第一次感測該第一導電線之一電壓。
描述用於讀取MRAM記憶體單元之設備及技術。
一MRAM記憶體單元包含一磁性切換材料,其可基於不同的磁化狀態而具有不同的資料狀態,其中各狀態具有一不同的電阻。一MRAM記憶體單元可係一雙端子裝置,其係藉由在一個方向施加約50 nsec.之一電流而寫入至一低電阻狀態(例如,25 kΩ),以及藉由在相反方向之一電流而寫入至一高電阻狀態(例如,50 kΩ),其係可超過用以寫入至低電阻約50nsec.所需的一電流;諸如20%,若關鍵尺寸(CD)(例如)係20 nm且該記憶體單元之電阻-面積(RA)乘積係10。該電流引起在該記憶體單元之一自由層中的磁性改變。
另外,當許多記憶體單元係配置成一交叉點記憶體陣列時,各記憶體單元可包括與諸如一雙向臨限開關之一選擇器串聯的一儲存元件(例如,包含該磁性切換材料)。該選擇器可處於一導電狀態或非導電狀態。為了寫入或讀取一特定記憶體單元,一電壓及/或電流信號係經由與該記憶體單元接觸之各別字線及位元線來施加,以設定該選擇器於其導電狀態。此係稱為選擇該記憶體單元。一旦該選擇器處於其導電狀態,可施加一電壓及/或電流至該儲存元件,用於經由各別字線及位元線來寫入或讀取。例如,可在任一方向上執行一「自參考讀取」(self-referenced read, SRR),至AP(高電阻狀態)或者至P(低電阻狀態),藉由選擇在該方向上之該位元、讀取該位元以產生一位準並儲存該位準、寫入在該方向上之該位元、及讀取該位準以與該經調整儲存位準進行比較。此類調整可係用於稍後比較之電壓的正增加(若SRR係至該AP狀態),或用於稍後比較之電壓的負減少(若SRR係至該P狀態)。
在寫入之後,可執行一讀取操作以判定該記憶體單元之該資料狀態。當施加一電流時,該讀取操作可涉及判定跨該記憶體單元之一電壓。一種用於讀取之方法涉及第一次感測該電壓,接著執行一潛在破壞性寫入,其確保該記憶體單元處於高電阻狀態,接著第二次感測該電壓。若該電壓增加超過一指定量,則可斷定該記憶體單元初始處於該低電阻狀態,並藉由該寫入操作而程式化至該高電阻狀態。在此情況下該寫入操作係破壞性的。若該電壓未增加超過一指定量,則可斷定該記憶體單元初始處於該高電阻狀態,並在該寫入操作之後維持於該高電阻狀態。在此情況下該寫入操作不是破壞性的。
為了提供雙向寫入能力,連接至該記憶體單元之該等字線及位元線兩者均可包括電晶體(諸如MOSFET),用於傳遞一電壓及/或電流至該記憶體單元。一MOSFET(或金氧場效電晶體)係提供於一導電狀態,當其係以一適當的閘極至源極電壓(稱為Von)來偏壓時。然而,當該記憶體單元改變其電阻狀態時,Von可改變。此影響從讀取該記憶體單元所產生之該電壓的感測。此讀取可發生在通過該等解碼電晶體至總體節點而進入感測放大器(感測電路)中之一路徑中,該感測放大器係超過該等解碼電晶體與選取記憶體位元(單元)的串聯組合。
在本文中所提供的技術解決上述及其他問題。各位元線及字線係連接至一電晶體對,該電晶體對包含與一nMOSFET(一n通道MOSFET)並聯之一pMOSFET(一p通道MOSFET)。該等位元線及字線係導電線。該等導電線包括連接至各記憶體單元之一第一端(例如,一底部)的第一導電線及連接至各記憶體單元之一第二端(例如,一頂部)的第二導電線。當選擇待讀取之一記憶體單元時,可使用一pMOSFET來將一第一導電線之一電壓拉升(增加)至一正電壓,而同時使用一nMOSFET來將一第二導電線之一電壓拉降(減少),例如,至0 V。此方法最小化一電容,當該選擇器係導通時。該選擇器之此類導通可引起通過該儲存元件之一暫態電流,隨著跨該選擇器之該電壓從Vth(選擇器)(例如2.2 V)崩潰至Vhold(選擇器)(例如1.3 V),隨著跨其之該電壓減少,導致通過該記憶體位元之一放電電流。高於穩態讀取電流之此類電流在可儲存該位準以前,可引起該儲存元件中之一永久狀態改變,以供與該位元經寫入後之所得讀取位準進行比較。
在一個選項中,當讀取該選取記憶體單元時,該第一導電線之平行nMOSFET亦可藉由在該選取記憶體位元選擇器導通之後使其導通來使用,除了用以選擇並導通與該儲存元件串聯之該位元選擇器的該pMOSFET以外。當啟動循環時,該nMOSFET加入一電阻,該電阻補償該pMOSFET之已減少電阻以允許跨該記憶體單元之該電壓的更準確感測,在超過該等解碼電晶體之該總體節點處,該等解碼電晶體係使用主機提供位址來選擇該位元。由該感測放大器電路所感測之該電壓的振幅因此被較佳地保留。在一第一次及一第二次感測該電壓之上述讀取操作的類型中,每次該nMOSFET可連同該pMOSFET來導通(設定於導電狀態)。當該pMOSFET在該潛在破壞性寫入期間經導通時,該nMOSFET可保持導通或者斷開(設定於非導電狀態)。而接著該nMOSFET經導通,因此在該潛在破壞性寫入後之讀取具有如在該寫入前之讀取的相同狀況,從而允許結果位準之比較來判定該儲存元件之位元狀態是否已在該寫入之後改變。
在另一選項中,當讀取該選取記憶體單元時,該pMOSFET係斷開而同時該平行nMOSFET係導通。此係增加該電晶體對之總電阻,使得若在該破壞性寫入後該儲存元件從該低電阻狀態改變至高電阻狀態(LRS至HRS)則由一感測電路所感測的電壓被放大,該第二讀取亦以僅有該nMOSFET導通來完成。在一第一次及一第二次感測該電壓之上述讀取操作的類型(例如,SRR)中,每次當該pMOSFET經斷開時該nMOSFET可係導通。當該pMOSFET在該潛在破壞性寫入期間經導通時,該nMOSFET可保持導通或者斷開。
在一位元之初始選擇期間使用pMOSFET而非nMOSFET有助於減少電容並允許跨該記憶體單元之過量電壓更快速地放電,藉此在初始讀取期間減少所得之位元錯誤率(及干擾)。
通常,寫入及讀取兩者均可藉由在選擇相對於後續讀取和寫入操作期間選取於導電狀態之一平行電晶體對的哪一者或兩者來最佳化。
下文描述這些及其他優點。
圖1係連接至一主機之一記憶體系統之一實例實施方案的一方塊圖。記憶體系統100可實施在本文中所提出之技術。實例記憶體系統包括固態硬碟(「SSD」)、記憶卡及嵌入式記憶體裝置。亦可使用其他類型的記憶體系統。
圖1之記憶體系統100包含一控制器102、配置在用於儲存資料之一或多個記憶體封裝104中的非揮發性記憶體、及本地記憶體106,諸如DRAM或ReRAM。控制器102包含一前端處理器(FEP)電路110及一或多個後端處理器(BEP)電路112。在一種方法中,FEP電路110係實施在一ASIC上,而各BEP電路112係實施在一分開的ASIC上。在其他方法中,統一控制器ASIC可結合前端功能與後端功能兩者。ASIC可在相同半導體上實施,使得控制器102係製造為一系統單晶片(System on a Chip, SoC)。FEP電路110及BEP電路112均可包括其本身的處理器。在一種方法中,FEP電路110及BEP電路112工作在一主-從組態中,其中FEP電路110係主機而各BEP電路112係從屬。例如,FEP電路110可實施快閃轉譯層(Flash Translation Layer, FTL)或媒體管理層(Media Management Layer, MML)。亦參見圖2。在FEP電路110之請求時,BEP電路112管理在記憶體封裝/晶粒中之記憶體操作。例如,BEP電路112可進行讀取、抹除、及程式化程序。此外,BEP電路112可執行緩衝器管理、設定由FEP電路110所需的特定電壓位準、執行誤差校正(error correction, ECC)、以及控制通至記憶體封裝之雙態觸變模式介面。各BEP電路112可負責其本身的記憶體封裝組。替代地,該介面可係JEDEC工業標準DDR或LPDDR,諸如DDR5或LPDDR5。
記憶體封裝104可包括一或多個記憶體晶粒。因此,控制器102係連接至一或多個非揮發性記憶體晶粒。在一種方法中,在記憶體封裝104中之各記憶體晶粒利用基於電阻式隨機存取記憶體(諸如ReRAM、MRAM或FeRAM)之儲存類別記憶體(storage class memory, SCM)或者相變記憶體(phase change memory, PCM)。
控制器102經由一介面130而與一主機120通訊。該介面可實施一協定,諸如NVM Express (NVMe)或PCI Express (PCIe)或DDR5或LPDDR5上實。對於與記憶體系統100之工作,主機120包括主機處理器122、主機記憶體124、及沿匯流排128而連接之PCIe介面126。主機記憶體124係一實體記憶體,諸如DRAM、SRAM、非揮發性記憶體、或另一類型的儲存。在此實例中,主機120於記憶體系統100外部且與該記憶體系統分開。在另一方法中,記憶體系統100係嵌入在主機120中。
圖2係圖1之FEP電路110之一實例實施方案的一方塊圖。PCIe介面150與主機120(圖1)及主機處理器152通訊。主機處理器152係與一網路晶片(network-on-chip, NOC)154通訊。NOC係在積體電路上之通訊子系統,一般在SoC中的核心之間。NOCs可跨越同步及非同步時脈域或使用非時控非同步邏輯。NOC技術將網通理論及方法應用於晶片上通訊。NOC 154與記憶體處理器156、SRAM 160、及DRAM控制器162通訊。DRAM控制器162係用以操作並與本地記憶體106(諸如DRAM 106)通訊。SRAM 160係由記憶體處理器156所使用的本地RAM記憶體。記憶體處理器156係用以運行FEP電路並執行各種記憶體操作。NOC亦與兩個PCIe介面164及166通訊。在圖1中,SSD控制器包括兩個BEP電路112;因此,有兩個PCIe介面164及166。各PCIe介面與BEP電路112之一者通訊。BEP電路112及PCIe介面之數目可變化。
FEP電路110可包括快閃轉譯層(FTL)或,更一般地,媒體管理層(MML) 158,其執行記憶體管理(例如,垃圾收集、磨損調平及負載平衡)、邏輯至實體位址轉譯、與主機之通訊、DRAM(本地揮發性記憶體)之管理及SSD或其他非揮發性儲存系統之整體操作的管理。MML 158可整合為記憶體管理之部分,其可處理記憶體錯誤並與主機介接。具體而言,MML可係在FEP電路110中之一模組,且可包括在記憶體裝置韌體中之演算法,該演算法將來自主機的寫入轉譯成至晶粒之記憶體結構(諸如,各別地,圖5及圖6A之記憶體陣列502)的寫入。MML 158可因為以下原因而是需要的:1)記憶體可具有有限的耐受性;2)記憶體結構僅可寫入多個頁面中;及/或3)記憶體結構可不被寫入,除非其被整塊抹除。MML 158瞭解主機可能無法看見之記憶體結構的這些潛在限制。因此,MML 158嘗試將來自主機的寫入轉譯成進入記憶體結構的寫入。
圖3係圖1之BEP電路112之一實例實施方案的一方塊圖。在一些方法中,BEP電路係一控制器之部分。BEP電路包括用於與FEP電路110通訊(例如,與圖2的PCIe介面164與166之一者通訊)的PCIe介面200。PCIe介面200與兩個NOC 202及NOC 204通訊。在一種方法中,將兩個NOC結合。NOC 202及NOC 204各別連接至SRAM 230及SRAM 260、各別至緩衝器232及緩衝器262、各別至處理器220及處理器250、以及各別至資料路徑控制器222及資料路徑控制器252,各別經由XOR引擎224及XOR引擎254、以及各別經由ECC引擎226及ECC引擎256(用以執行誤差校正)。XOR引擎允許以一種方式來結合並儲存資料,該方式允許假如有程式化錯誤時的回復。
資料路徑控制器222及資料路徑控制器252係各別連接至介面模組228及介面模組258,其各經由四個通道(在此實例中)而與記憶體封裝通訊。因此,NOC 202及NOC 204各具有用於與記憶體封裝通訊的四個通道。各介面228/258包括四個雙態觸變模式介面(TM介面)、四個緩衝器及四個排程器。針對該等通道之各者有一個排程器、緩衝器及TM介面。資料路徑控制器222及資料路徑控制器252可包含一處理器、FPGA、微處理器、或其他類型的控制器。XOR引擎224和XOR引擎254以及ECC引擎226和ECC引擎256可係專用硬體電路,諸如硬體加速器。在其他方法中,可以軟體來實施XOR引擎224和XOR引擎254以及ECC引擎226和ECC引擎256。該等排程器、緩衝器及TM介面可係硬體電路。
圖4係圖1之記憶體封裝104之一實例實施方案的一方塊圖。該記憶體封裝包括連接至記憶體匯流排294之複數個記憶體晶粒292,該記憶體匯流排包括資料線及晶片啟用線。記憶體匯流排294連接至一雙態觸變模式介面296,用於與BEP電路112之TM介面通訊(參見,例如,圖3)。記憶體封裝可包括連接至記憶體匯流排及TM介面之小型控制器,且可具有一或多個記憶體晶粒。在一種方法中,各記憶體封裝包括八個或十六個記憶體晶粒;然而,晶粒的數目可變化。替代地,此類控制器、ECC、及磨損調平功能可實施在各記憶體晶片內,作為具有ECC及磨損調平之「晶片上」控制器。
圖5A係可實施在本文中所描述之技術的一記憶體系統之一個實例的一方塊圖。記憶體系統500包括記憶體單元之記憶體陣列502。例如,該等記憶體單元可經配置成在一交叉點陣列中的列及行,其中導電線(諸如字線)在列方向上延伸而位元線在行方向上延伸。例如,參見圖7B。記憶體系統500包括列控制電路系統520,其輸出508係連接至記憶體陣列502之各別字線。列控制電路系統520從系統控制邏輯電路560接收一群M列位址信號及各種控制信號。列控制電路系統可包括作為列解碼器522、列驅動器524、及區塊選擇電路系統526之的此類電路,用於讀取及寫入操作兩者。記憶體系統500亦包括行控制電路系統510,其輸入/輸出506係連接至記憶體陣列502之各別位元線。行控制電路系統510從系統控制邏輯電路560接收一群N行位址信號及各種控制信號。行控制電路系統可包括如行解碼器512、行驅動器514、區塊選擇電路系統516、以及讀取/寫入電路系統、和I/O多工器之此類電路。亦參見圖5B
系統控制邏輯電路560從主機接收資料及命令,並提供輸出資料及狀態至該主機。在其他方法中,系統控制邏輯電路560從一分開之控制器電路接收資料及命令,並提供輸出資料至該控制器電路,其中該控制器電路與該主機通訊。系統控制邏輯電路560可包括提供記憶體操作之晶粒階控制的一狀態機561。在一種方法中,狀態機可由軟體程式化。在其他方法中,狀態機不使用軟體且係完全以硬體(例如,電路)實施。在另一方法中,狀態機係由微控制器置換。系統控制邏輯電路560亦可包括電力控制電路562,其控制在記憶體操作期間供應至記憶體陣列502之列及行的電力及電壓。系統控制邏輯電路560可包括用於控制記憶體系統500之操作的一或多個狀態機、暫存器563及其他控制邏輯。系統控制邏輯電路560亦可包括感測電路564,諸如感測放大器。感測電路可用於讀取操作,以判定如在本文中所描述之記憶體單元的資料狀態。例如,參見圖12B。
在一些方法中,包括系統控制邏輯電路560之記憶體系統500的所有元件可形成為單一晶粒之部分。在其他方法中,系統控制邏輯電路560之一些或全部可形成在一不同晶粒上。
為了本文件之目的,片語「控制電路(a control circuit)」、「一或多個控制電路(one or more control circuits)」或類似者可包括列控制電路系統520、行控制電路系統510,、控制器、狀態機、微控制器及/或其他控制電路系統,如由系統控制邏輯電路560所表示、或用以控制非揮發性記憶體之其他類似電路。
記憶體陣列502可包含單一位準交叉點陣列或多個位準交叉點陣列(圖7B),例如。記憶體結構可形成在單一基材(諸如晶圓)上方。
在一種方法中,記憶體陣列502包含非揮發性記憶體單元之三維記憶體陣列,其中多個記憶體位準係形成在單一基材(諸如晶圓)上方。記憶體結構可包含任何類型的非揮發性記憶體,其係單塊地形成在記憶體單元之一或多個實體位準中,其具有一有效區係設置在一矽(或其他類型)基材上方。在一個實例中,非揮發性記憶體單元包含具有電荷捕捉層之垂直NAND串。
在另一方法中,記憶體陣列502包含非揮發性記憶體單元之二維記憶體陣列。在一個實例中,非揮發性記憶體單元係利用浮閘之NAND快閃記憶體單元。亦可使用其他類型的記憶體單元(例如,NOR類型快閃記憶體)。
記憶體陣列架構或記憶體陣列502中所包括之記憶體單元的確切類型不限於上述實例。許多不同類型的記憶體陣列架構或記憶體技術可用以形成記憶體結構。用於記憶體陣列502之記憶體單元的合適技術之其他實例包括ReRAM記憶體(電阻式隨機存取記憶體)、磁阻式記憶體(例如,MRAM、自旋轉移力矩(Spin Transfer Torque) MRAM、自旋軌道力矩(Spin Orbit Torque) MRAM)、FeRAM、相變記憶體(例如,PCM)、及類似者。用於記憶體陣列502之記憶體單元架構的合適技術之實例包括二維陣列、三維陣列、交叉點陣列、堆疊二維陣列、垂直位元線陣列、及類似者。
ReRAM交叉點記憶體之一個實例包括配置在由X線及Y線(例如,各別地字線及位元線)存取之交叉點陣列中的可逆電阻切換元件。在另一方法中,記憶體單元可包括導電橋記憶體單元。導電橋記憶體單元亦可稱為可程式化金屬化單元。導電橋記憶體單元可使用為基於一固態電解質內之離子的實體再定位之一狀態變化元件。在一些情況下,導電橋記憶體單元可包括兩個固態金屬電極,其中一個相對惰性(例如,鎢)而另一個係化學活性(例如,銀或銅),在該兩個電極之間具有固態電解質之薄膜。隨著溫度增加,離子的移動率亦增加,導致導電橋記憶體單元的程式化臨限減少。因此,導電橋記憶體單元可具有涵蓋溫度之廣泛範圍的程式化臨限。
磁阻式隨機存取記憶體(MRAM)使用磁性儲存元件來儲存資料。該等元件係形成自兩個鐵磁板,其各者可保持由薄絕緣層所分開的磁化。亦參見圖7A。兩個板之一者(一參考層)係設定至特定極性之一永久磁鐵,而另一板(一自由層)具有一磁化,該磁化可經改變以匹配外部場的磁化來儲存記憶體。記憶體裝置係從此類記憶體單元的網格建立。在用於程式化的一種方法中,各記憶體單元位於配置成彼此成直角的一對導電線之間,該對導電線平行於該單元,一者在該單元之上且一者在該單元之下。當電流通過導電線時,感應磁場產生。以下將更詳細地討論基於MRAM的記憶體方法。
相變記憶體(PCM)利用硫化物玻璃的獨特行為。
一種方法使用GeTe - Sb2Te3超晶格以藉由使用雷射脈衝(或來自另一來源的光脈衝)簡單地改變鍺原子的配位而達成非熱相變。因此,程式化的劑量係雷射脈衝。記憶體單元可藉由阻擋記憶體單元免於接收光而受抑制。在其他PCM方法中,記憶體單元係由電流脈衝程式化。應注意「脈衝(pulse)」在本文件中的使用不需要係方形脈衝,而係包括聲音、電流、電壓光、或其他波的(連續或非連續的)振動或爆發。本文描述的技術不限於單一特定記憶體結構、記憶體構造、或材料組成物,而係涵蓋在如本文所描述且如所屬技術領域中具有通常知識者所瞭解之技術之精神及範疇內的許多相關記憶體結構。
圖5A的元件可分組成二個部分:記憶體陣列502及周邊電路系統,包括所有其他元件。記憶體電路之一重要特性係其容量,其可藉由增加分配至記憶體陣列502之記憶體系統500的記憶體晶粒之面積來增加。然而,此減少了可用於周邊電路系統之記憶體晶粒的面積。另外,可在晶片上提供的系統控制邏輯電路560之功能係有限的。因此,用於記憶體系統500之一記憶體晶粒的設計中之基本權衡係專用於記憶體陣列502的面積量及專用於周邊電路系統的面積量。
此外,記憶體陣列502及周邊電路系統可使用不同的製造技術,諸如NMOS、PMOS及CMOS。
為了解決這些顧慮,下文所述之方法可將圖5A之元件分開至分開形成的晶粒上,該等分開形成的晶粒被接著接合在一起。具體而言,記憶體陣列502可形成在一個晶粒上,且周邊電路系統元件之一些或全部(包括一或多個控制電路)可形成在一分開的晶粒上。例如,記憶體晶粒可僅由記憶體單元形成,諸如快閃NAND記憶體、MRAM記憶體、PCM記憶體、ReRAM記憶體、或其他記憶體類型之記憶體單元的陣列。該周邊電路系統之一些或全部(包括諸如解碼器及感測放大器之元件)可接著移動至分開的晶粒上。此允許記憶體晶粒之各者根據其技術而個別地最佳化。例如,NAND記憶體晶粒可針對基於NMOS的記憶體陣列結構最佳化,而無需擔憂現在已移至可針對CMOS處理最佳化之分開的周邊電路系統晶粒上的CMOS元件。此允許將更多空間用於周邊元件,其現在可合併之前受限於保持記憶體單元陣列之相同晶粒的餘量而不可輕易合併的額外能力。該兩個晶粒接著可在經接合多晶粒記憶體電路中接合在一起,其中在一個晶粒上的陣列連接至在另一晶粒上的周邊元件。參見圖6。
圖5B描繪在圖5A之列驅動器524及行驅動器514中的實例驅動器。驅動器可包含電荷泵及調節器電路,用於產生並調節在導電線(諸如字線及位元線)上之電壓及電流。驅動器包括字線(WL)驅動器524a、WL nMOSFET電晶體驅動器524b、WL pMOSFET電晶體驅動器524c、及WL隔離電晶體驅動器524d。電壓驅動器進一步包括位元線(BL)驅動器513G、BL nMOSFET電晶體驅動器513H、BL pMOSFET電晶體驅動器514c、及BL隔離電晶體驅動器514d。WL驅動器及BL驅動器可係電壓及/或電流驅動器。例如,參見圖5C之驅動器575。
圖5C描繪一電流驅動器575之一實例方塊圖。例如,可提供電流驅動器作為圖5A之列控制電路系統520及/或行控制電路系統510的一部分,且其可以不同方式實施。電流驅動器可係寫入電流源,其係用以設定所欲的電流及/或電壓以執行任務,包括寫入資料至記憶體單元、選擇記憶體單元及執行記憶體單元之潛在破壞性寫入。
實例電流驅動器係基於來自Texas Instruments, Inc.之型號DAC7811,且包含12-位元、串列輸入、乘法數位轉類比轉換器。電流驅動器基於數位輸入而輸出固定或變化電流。電流驅動器包括12位元R-2R DAC 570、DAC暫存器571、輸入鎖存器572、控制邏輯及輸入移位暫存器574及電力導通重設電路573。
送至控制邏輯及輸入移位暫存器之輸入包括NOT(SYNC)、SCLK及SDIN。NOT(SYNC)係主動低控制輸入。此係用於輸入資料之訊框同步化信號。當SYNC變低時,其啟動SCLK及SDIN之緩衝器,且啟用輸入移位暫存器。資料係載入至後續時脈之主動邊緣上的移位暫存器。串列介面計數時脈且資料係鎖存至第16個主動時脈邊上之移位暫存器。SCLK係串列時脈輸入。依預設,資料經時控入串列時脈輸入之下降邊緣上的輸入移位暫存器中。SDIN係串列資料輸入。資料經時控入串列時脈輸入之主動邊緣上的16位元輸入暫存器中。在電力導通重設之電力開啟時,資料經時控入SCLK之下降邊緣上的移位暫存器中。SDO係控制邏輯及輸入移位暫存器之串列資料輸出,諸如用於鏈路多個裝置。
DAC 570之輸出包括RFB、IOUT1、及IOUT2。RFB係用於DAC之回饋電阻器。IOUT1係DAC之電流輸出。VOUT係電流源之輸出電壓。IOUT2係DAC之類比接地。實例電流及電壓輸出係提供在圖13E至圖13H中。
圖5D描繪圖5C之DAC電路570的一實例。電路係基於十二個資料位元(DB0-DB11)來數位地控制,其中DB0係最低有效位元(LSB),而DB11係最高有效位元(MSB)。電路包括串列配置之電阻R的一組電阻器581、以及在梯的不同腳中並聯配置之電阻2R的一組電阻器582。此外,各2R電阻器係連接至一組開關583中之一開關,其可基於各別資料位元之值來連接電阻器至輸出路徑IOUT1或IOUT2。電路接收參考電壓Vref,其係用以在不同腳中產生電流且其判定DAC全標度電流。基於該等資料位元,提供一對應電流作為一輸出。
圖6係可實施在本文中所描述之技術的一記憶體系統之另一實例的一方塊圖。此係針對圖5A之配置的替代物,且可使用晶圓至晶圓接合來實施,以提供(例如)一經接合晶粒對在記憶體系統600中。一控制晶粒611與一分開的記憶體晶粒601被耦合。控制晶粒包括周邊電路系統,其包括系統控制邏輯電路560、列控制電路系統520、及行控制電路系統510。額外元件(諸如來自控制器102之功能性)亦可移動入控制晶粒611中。
行控制電路系統510係透過導電路徑而耦合至記憶體陣列502。導電路徑可提供在行解碼器512、行驅動器514、及區塊選擇電路系統516與記憶體陣列502的位元線之間的電連接。導電路徑可從控制晶粒611中之行控制電路系統510延伸通過控制晶粒611上之墊。這些墊接合至記憶體晶粒601之對應的墊,其繼而係連接至記憶體陣列502之位元線。記憶體陣列502之各位元線可具有連接至行控制電路系統510之對應的導電路徑。類似地,列控制電路系統520係透過導電路徑而耦合至記憶體陣列502。導電路徑之各者可對應於字線、虛置字線、或選擇閘線。額外的電路徑亦可提供在控制晶粒611與記憶體晶粒601之間。
系統控制邏輯電路560、行控制電路系統510、列控制電路系統520及/或控制器102(或同等功能的電路),與圖5中所繪示之其他電路的全部或子集結合或者在圖6中之控制晶粒611及圖5中之類似元件上,可被視為執行在本文中所描述之功能的一或多個控制電路之部分。控制電路可僅包括硬體或硬體與軟體(包括韌體)之組合。例如,由韌體程式化以執行在本文中所描述之功能的控制器係控制電路之一個實例。控制電路可包括處理器、FGA、ASIC、積體電路、或其他類型的電路。
在以下的討論中,記憶體陣列502主要在交叉點架構的背景中討論,雖然許多討論可一般性地應用。在交叉點架構中,第一組導電線或導線(諸如字線)在相對於下層基材之第一方向上運行;且第二組導電線或導線(諸如位元線)在相對於下層基材之第二方向運行。記憶體單元係位於字線與位元線之相交處。在這些交叉點處的記憶體單元可根據多種技術(包括以上所描述的那些)之任一者來形成。以下的討論將主要集中在基於使用MRAM記憶體單元之交叉點架構的方法。
圖7A描繪在圖5A或圖6之記憶體陣列502中之一實例記憶體單元的一剖面圖。記憶體單元700包含與選擇器702串聯的儲存元件710。記憶體陣列可由大量此類記憶體單元組成。實例記憶體單元700包含由金屬(諸如鈦(Ti)或氮化鈦(TiN))所形成的底部電極701及頂部電極706。在此實例中,儲存元件係MRAM且包括參考層703、穿隧能障704及自由層705。參考層可包含鐵磁金屬,諸如以導電間隔物耦合之CoFeB與CoPt的雙層,該導電間隔物包含(例如)導電金屬,諸如Ta、W、Ru、CN、TiN、及TaN。自由層可包含鐵磁金屬,諸如具有約1-2 nm之厚度的CoFe或CoFeB合金。Ir層可提供在自由層與穿隧能障之間,且可摻雜以Ta、W、或Mo。穿隧能障可包含(例如)MgO或其他絕緣材料。蓋層(諸如MgO)可提供在自由層上方,以增加自由層之各向異性。儲存元件之電阻基於其磁化而改變。
頂部導電線係連接至記憶體單元之頂端731,而底部導電線係連接至記憶體單元之底端721。一端係第一端而另一端係第二端。導電線之一者係字線而另一者係位元線。
選擇器可在相對於儲存元件之任何位置中,諸如上方、下方或側邊。在此實例中,選擇器在儲存元件下方。
記憶體單元可係雙極性(雙向),其意指一個極性之電壓係跨其端子而施加以將其寫入(程式化)至高電阻狀態(HRS),而相反極性之電壓係跨其端子而施加以將其寫入至低電阻狀態(LRS)。例如,參見圖8C。儲存元件可因而在二或更多個狀態之間可逆地切換。一個電阻狀態可代表二元「0」,而另一電阻狀態可代表二元「1」。然而,多於兩個資料/電阻狀態可用於一些類型的儲存元件技術(諸如相變記憶體),其所有可有利地由所描述的手段來選擇並感測。
選擇器可包含(例如)雙向臨限切換材料。實例包括Ge-Se、Ge-Se-N、Ge-Se-As、Ge-Se-Sb-N、Ge58Se42、GeTe6、Si-Te、Zn-Te、C-Te、B-Te、Ge-As-Te-Si-N、Ge-As-Se-Te-Si及Ge-Se-As-Te。
選擇器控制儲存元件之存取。具體而言,為了施加電壓或電流至儲存元件以改變其電阻狀態,對應的選擇器必須首先藉由施加足夠高的電壓(例如,量值高於臨限電壓之電壓)而從非導電狀態切換至導電狀態。亦參見圖8B。
記憶體單元之狀態係基於參考層及自由層之磁化的相對定向。若兩層係在相反方向上磁化,則記憶體單元將處於反平行(AP)、高電阻狀態(HRS)。若兩層係在相同方向上磁化,則記憶體單元將處於平行(P)、低電阻狀態(LRS)。
磁化方向係針對參考層而固定,且可針對自由層而改變。資料係藉由將自由層程式化以具有如參考層之相同定向或相反定向而寫入至MRAM記憶體單元。在一種方法中,諸如在圖7B中之MRAM記憶體單元的陣列係藉由將所有記憶體單元設定至LRS而置於初始狀態。選取的記憶體單元可接著藉由逆轉磁場成與參考層相反以將其自由層置於HRS來程式化。當程式化自由層時,參考層維持其定向。
為了感測(讀取)儲存在MRAM中之資料狀態,跨記憶體單元施加電壓以判定其電阻狀態。電壓或電流可施加在橫跨記憶體單元之任一方向上。在一種方法中,電壓係藉由驅動電流來施加。參見(例如)圖13E及圖13F。
一種類型的MRAM係一垂直自旋轉移力矩(spin transfer torque, STT) MRAM,其中自由層包含垂直於自由層之平面的磁化之可切換方向。STT係一效果,其中可使用自旋極化電流來修改在磁性隧穿接面中之磁性層的定向。電荷載體(諸如電子)具有已知作為自旋的性質,該自旋係載體固有的小量的角動量。電流通常係非極化的(例如,由50%上自旋電子及50%下自旋電子所組成)。自旋極化電流係具有任一自旋之更多電子的電流(例如,大多數上自旋電子或大多數下自旋電子)。在寫入操作中,藉由使電流通過參考層,可產生自旋極化電流。若此自旋極化電流經導引入自由層中,則可將角動量轉移至自由層,從而改變其磁化方向。
針對反平行至平行(anti-parallel-to-parallel, AP2P)寫入,箭頭741表示電子寫入電流,例如,電子(e-)移動之方向,而箭頭742表示電流流動(I)之方向。例如,為了在圖7A中之向上箭頭741的方向上產生電子寫入電流,由於電子之負電荷,頂部導電線730之電壓係設定為比底部導電線730之電壓更高(+V)。電子寫入電流中之電子隨著其通過參考層703而變成自旋極化。當自旋極化電子穿隧跨穿隧能障704時,角動量之保存可導致自旋轉移力矩的賦予在自由層705及參考層703兩者上。此力矩不足以影響參考層之磁化方向,但足以切換在自由層中之磁化定向以變成平行(parallel, P)於參考層之磁化定向,若自由層之初始磁化定向係反平行(anti-parallel, AP)於參考層。於是,在斷開電子寫入電流之前及之後,平行磁化將保持穩定。
針對平行至反平行(parallel-to-anti-parallel, P2AP)寫入,箭頭743表示電子寫入電流,例如,電子(e-)移動之方向,而箭頭744表示電流流動(I)之方向。若自由層及參考層磁化初始係平行,則可藉由施加相反方向的電子寫入電流至前述情況來切換自由層之磁化的方向以變成反平行於參考層之磁化的方向,例如,以圖7A中之向下箭頭743的方向。在此情況中,藉由將較高電壓(+V)置於底部導電線上,電子寫入電流係從頂部導電線730施加至底部導電線720。此將在P狀態中之自由層寫入至AP狀態。因此,自由層之磁化可基於電子寫入電流之方向而設定成兩個穩定定向之任一者。
記憶體單元中之資料(「0」或「1」)可藉由測量其電阻來讀取。LRS可表示「0」位元,而HRS表示「1」位元。在讀取操作中,可藉由施加從底部導電線至頂部導電線(例如,在AP2P方向)之電子讀取電流、或藉由從頂部導電線至底部導電線(例如,在P2AP方向),來施加跨記憶體單元之讀取電流。在讀取操作中,若電子寫入電流太高,則此可干擾在記憶體單元中所儲存的資料並改變其狀態。例如,若電子讀取電流使用P2AP方向,則在P2AP方向上之過高電流或電壓可在初始讀取期間將低電阻P狀態中之記憶體單元切換至高電阻AP狀態,用以在讀取之開始時儲存表示初始位元狀態的位準。因為需要更多電流來寫入P2AP,雖然可在任一方向上讀取MRAM記憶體單元,寫入操作之方向性本質可使得一個讀取方向優於其他方向,以減少位元錯誤率(干擾);亦即,P2AP方向。
為了讀取或寫入一記憶體陣列中之一選取記憶體單元,對應於該選取記憶體單元之位元線及字線經偏壓以使一電壓跨該設定記憶體單元並引起電子流。此亦將施加電壓跨該陣列之非選取記憶體單元,該等非選取記憶體單元係連接至位元線及字線,導致電流洩漏及浪費的電力消耗。用以減少電流洩漏之一種方法係將一選擇器元件置於與各MRAM串聯。例如,當一偏壓係保持至低於其臨限電壓之電壓時,臨限切換選擇器具有高電阻(處於斷開或非導電狀態);而在其經偏壓至高於其臨限電壓的電壓後,該臨限切換選擇器具有低電阻(處於導通或導電狀態)。臨限切換選擇器保持導通直到其電流低於一固持電流,或電壓低於一固持電壓。參見圖8B。當此發生時,臨限切換選擇器返回至斷開狀態直到再次施加大於臨限電壓之一電壓(或施加大於臨限電流之一電流)後。因此,為了程式化在交叉點處之記憶體單元,施加足以導通相關臨限切換選擇器並寫入記憶體單元之電壓及/或電流。為了讀取記憶體單元,在可判定記憶體單元之電阻狀態前,必須類似地導通臨限切換選擇器。在一種方法中,藉由施加一讀取電流(Iread)、並檢測跨記憶體單元(包含儲存元件及串聯的選擇器)以及在位元線和字線上之串聯選擇電晶體(感測放大器中之總體選擇節點)之所得電壓,來判定電阻狀態。例如,電壓可在如本文中所述之潛在破壞性寫入操作前及後檢測。
當臨限切換選擇器導通時,MRAM儲存元件710係操作如所述,雖然有跨臨限切換選擇器之電壓降。在臨限切換選擇器藉由施加高於其臨限電壓之電壓而導通後,偏壓電流或電壓應夠高於該臨限切換選擇器之固持電流或固持電壓,使得選擇器在後續讀取或寫入操作期間保持導通。亦參見圖8A至圖8C。
圖7B描繪與圖7A之記憶體單元一致的記憶體單元之一實例交叉點記憶體陣列750的一透視圖。記憶體陣列可包括記憶體單元之一或多個位準。此實例包括兩個位準,即第一位準L1及第二位準L2。亦可使用多於兩個位準。在此簡化實例中,有在L1上之四個字線WL0_1至WL3_1、用於L1及L2之四個位元線BL0至BL3、以及在L2上之四個字線WL0_2至WL3_2。位元線因此係由該兩個相鄰位準共用。一列記憶體單元係與各字線相關聯,而兩行記憶體單元(兩個位準之各者有一行)係與各位元線相關聯。亦參見圖9A及圖9B。儲存元件之定向(針對儲存元件相對於選擇器之位置)可在各層中係相同或不同。亦即,記憶體單元可相對於L1在L2上翻轉,使得位元線之電壓及/或電流操作的極性針對各層係相同。或者,記憶體單元在L1及L2上可相同地定向,使得位元線係藉由取其負(當選擇L1於讀取並寫入P2AP時)、或者取其正(當選擇L2於讀取並寫入P2AP時)來選擇;或反轉該等電壓以寫入AP2P。
字線及位元線包含導電材料,諸如鎢或銅、任何適當金屬、重摻雜半導體材料、導電矽化物、導電矽化物-鍺化物、或導電鍺化物。在此實例中,導體係軌條形,字線彼此平行延伸,而位元線彼此平行且垂直於字線延伸。
各記憶體單元係位於各別字線及位元線之相交處。例如,記憶體單元700係位於WL3_1與BL3之相交處。為了施加跨記憶體單元之電壓,控制電路系統施加跨WL3_1及BL3之電壓。
上述實例顯示圓柱或支柱形狀之記憶體單元及軌條形狀之導體。然而,其他選項係可能的。
圖8A至圖8C描繪在對數標度上之電流及在線性標度上之電壓。
圖8A描繪用於圖7A之儲存元件710的一實例I-V圖。如結合圖7A所討論,雙極切換儲存元件係藉由施加正電壓(例如,跨儲存元件)而在AP2P寫入程序中從HRS切換至LRS、以及藉由施加負電壓(例如,跨儲存元件)而在P2AP寫入程序中從LRS切換至HRS。
I-V圖係針對儲存元件,與選擇器分開。水平軸描繪Vwrite_AP2P(發生AP2P寫入操作之處的電壓)及Vwrite_P2AP(發生P2AP寫入操作之處的電壓)。在此實例中,Vwrite_AP2P大於Vwrite_P2AP。
在AP2P寫入操作中,儲存元件係初始在HRS中。當電壓從0 V增加至Vwrite_AP2P時,電流如由圖800(圖8A)所描繪地增加。當記憶體單元切換至低電阻狀態(LRS)時,在寫入操作期間之電流增加係由圖801所描繪。隨後,隨著電壓朝0 V減少,電流亦減少,如由圖802(圖8A)所描繪。
在P2AP寫入操作中,儲存元件係初始在LRS中。當電壓量值從0 V增加至Vwrite_P2AP時,電流如由圖803(圖8A)所描繪地增加。當儲存元件切換至低電阻狀態(HRS)時,在寫入操作期間之電流減少係由圖804所描繪。隨後,隨著電壓量值朝0 V減少,電流亦減少,如由圖805所描繪。
圖8B描繪用於圖7A之選擇器702的一實例I-V圖。I-V圖係針對選擇器,與記憶體單元分開。水平軸描繪固持臨限電壓(Vhold)及操作臨限電壓(Vth)。這些電壓之正極性及負極性係針對在寫入操作中之使用來描繪,與圖8A一致。
在AP2P寫入操作中,當電壓從0 V增加至Vth時,電流如由圖810所描繪地增加。當電壓增加至高於Vth時,選擇器導通,且有電流之突然增加,如由圖811所描繪。隨後,圖812顯示電壓可隨著電流的僅少量改變而增加或減少。此取決於電阻。在大多數情況下,電流隨P狀態之電壓而增加,但AP電阻可隨著增加電壓而減少。當電壓增加至高於某位準(由於電壓順應性)時,電流可停止改變。當完成AP2P寫入操作時,電壓可減少至Vhold,選擇器在此時點斷開,導致電流之突然減少(圖813)。
在P2AP寫入操作中,當電壓量值從0 V至-Vth增加時,電流如由圖820所描繪地增加。當電壓量值增加至高於-Vth時,選擇器導通,且有電流之突然增加,如由圖821所描繪。隨後,圖822顯示其電壓可隨著電流的僅少量改變而增加或減少。當完成寫入操作時,電壓量值可減少至Vhold,選擇器在此時點斷開,導致電流的突然減少(圖823)。
圖8C描繪用於圖7A之記憶體單元700的一實例I-V圖。記憶體單元包含與選擇器串聯之儲存元件。記憶體單元之狀態可藉由導通選擇器、接著施加經設計以改變選擇器之狀態的電壓及/或電流來改變。
包含電壓及電流之信號無法施加至儲存元件,直到選擇器導通。在選擇器導通後可增加電壓,以提供跨記憶體單元之適當寫入或讀取電壓。
在AP2P操作中,當電壓從0 V增加至Vth時,電流如由圖830所描繪地增加。當電壓增加至高於Vth時,選擇器導通,且有電流之突然增加,如由圖831所描繪。電壓可進一步增加至Vwrite_AP2P,如由圖832所示,經設定操作在此時點發生,導致電流之突然增加(圖833)。隨後,當完成寫入操作時,圖834顯示電壓減少至Vhold,選擇器在此時點斷開,導致電流之突然減少(圖835)。
在P2AP寫入操作中,當電壓量值從0 V至-Vth增加時,電流如由圖840所描繪地增加。當電壓量值增加至高於-Vth時,選擇器導通,且有電流之突然增加,如由圖841所描繪。電壓可進一步增加至Vwrite_P2AP,如由圖842所示,寫入操作在此時點發生,導致電流之突然減少(圖843)。隨後,當完成寫入操作時,圖844顯示電壓量值減少至Vhold,選擇器在此時點斷開,導致電流之突然減少(圖845)。
圖9A描繪與交叉點記憶體陣列750之第一位準一致的一實例電路900。描繪字線WL0_1至WL3_1,連同位元線BL0至BL3。有十六個實例記憶體單元配置成四列及四行,其中各列係連接至各別字線而各行係連接至各別位元線。各記憶體單元可係雙端子裝置,其中一個端子係連接至第一導電線,而另一端子係連接至第二導電線。例如,導電線可係金屬或摻雜矽。
例如,記憶體單元M00_1、M01_1、M02_1及M03_1係各別連接至WL0_1以及至BL0至BL3,記憶體單元M10_1、M11_1、M12_1及M13_1係各別連接至WL1_1以及至BL0至BL3,記憶體單元M20_1、M21_1、M22_1及M23_1係各別連接至WL2_1以及至BL0至BL3,而記憶體單元M30_1、M31_1、M32_1及M33_1係各別連接至WL3_1以及至BL0至BL3。M30_1(連接至WL3_1及BL0)係一實例選取記憶體單元,如由虛線所表示。
在一種方法中,各位元線及字線可由開放電路來終止,如由圓形端子(包括各別用於BL0及WL3_1之實例端子915及916)所描繪。
電晶體對可連接至各導電線。例如,電晶體對Wd0_1至Wd3_1各別與字線WL0_1至WL3_1串聯連接,而電晶體對Bd0至Bd3各別與位元線BL0至BL3串聯連接。Wd0_1至Wd3_1可用以選擇或取消選擇各別字線,而Bd0至Bd3可用以選擇或取消選擇各別位元線。例如,Wd0_1至Wd3_1係字線解碼器電晶體,且可係列控制電路系統520之部分。例如,Bd0至Bd3係位元線解碼器電晶體,且可係行控制電路系統510之部分。
在一種方法中,各電晶體解碼器對包含與nMOSFET並聯之pMOSFET(以在控制閘上的圓描繪)。例如,Wd0_1至Wd3_1各別地包含pMOSFET 940至943、及各別地包含nMOSFET 944至947。Bd0至Bd3各別地包含nMOSFET 960至963、及各別地包含pMOSFET 964至967。用於字線之電晶體對可係連接至共同路徑910,而用於位元線之電晶體對可係連接至共同路徑920。共同路徑910可係連接至WL驅動器524a(圖5B),而共同路徑920可係連接至BL驅動器513G,諸如在寫入操作中。共同路徑亦可連接至感測電路564(圖5A),諸如在讀取操作中。或者,隨著導電線之一者係驅動在0 V或接地處,另一導電線可係連接至感測電路564,在讀取操作中。
為了選擇記憶體單元M30_1以用於寫入或讀取,Wd3_1及Bd0係提供在導電狀態,以施加電壓/電流至記憶體單元。在電晶體對Wd3_1內,電晶體943及947之一者或兩者可以一導電狀態提供以將電壓/電流從路徑910連接至WL3_1(在寫入操作中),或經由路徑910以感測WL3_1上之電壓(在讀取操作中)。類似地,在電晶體對Bd0內,電晶體960及964之一者或兩者可以一導電狀態提供以將電壓/電流從路徑920連接至BL0(在寫入操作中),或經由路徑920以感測BL0上之電壓(在讀取操作中)。通常,針對增強型電晶體,當施加正的閘極至源極電壓時nMOSFET係處於導電狀態,而當施加負的閘極至源極電壓時pMOSFET係處於導電狀態,其中在兩種情況下閘極至源極電壓之量值超過電晶體之Vth。亦參見圖10F至圖10F。
該電路亦包括連接至各字線及位元線之隔離電晶體。例如,WL0_1至WL3_1係各別地連接至隔離待命電晶體930至933。WL隔離電晶體可提供在導電狀態中,以將隔離待命電壓(例如,1.65 V)傳遞至字線,該字線在寫入或讀取操作中被取消選擇。在一種方法中,WL隔離電晶體可係nMOSFET,且在路徑920上具有連接至共同電壓之源極。針對選取字線(例如,WL3_1),隔離電晶體933係以非導電狀態提供,以從字線切斷隔離電壓。此允許驅動電壓/電流或經感測電壓各別地在寫入或讀取操作中通過電晶體對Wd3_1。
類似地,BL0至BL3係各別地連接至隔離電晶體950至953。BL隔離電晶體可提供在導電狀態中,以將隔離電壓(例如,1.65 V)傳遞至位元線,該位元線在寫入或讀取操作中被取消選擇。在一種方法中,BL隔離電晶體可係pMOSFET,且在路徑921上具有連接至共同電壓之汲極。此路徑921電壓可與路徑920電壓相同。
針對選取位元線(BL0),隔離電晶體950係以非導電狀態提供,以從位元線切斷隔離電壓。此允許驅動電壓/電流或經感測電壓各別地在寫入或讀取操作中通過電晶體對Bd0。
在一種方法中,連接至非選取字線及非選取位元線兩者之非選取記憶體單元可在寫入操作期間以相等正電壓(隔離電壓)偏壓於其兩端子處,以防止非選取記憶體單元被寫入。非選取記憶體單元係未針對讀取或寫入操作而選取之記憶體單元。選取記憶體單元係針對讀取或寫入操作而選取之記憶體單元。隔離電壓足以防止非選取記憶體單元受選取記憶體單元之寫入或讀取操作所影響;例如,最小電壓及最大電壓的約略平均在作用操作期間施加至任一WL及BL,使得非選取單元在非選取時不具有大於Vth(選擇器)跨該單元。
電晶體對之pMOSFET和nMOSFET及隔離電晶體可藉由列解碼器控制電路系統及行解碼器控制電路系統設定適當控制閘電壓(Vcg)而提供在導電或非導電狀態中。在電晶體對內,控制閘電壓可針對pMOSFET及nMOSFET而獨立地控制。nMOSFET及pMOSFET之控制閘可在各電晶體對中分開地控制,各電晶體能夠用以選擇或取消選擇該路徑。
圖9B描繪與圖9A一致以及與圖7B之交叉點記憶體陣列750之第二位準一致的一實例電路990。如結合圖7B所述,位元線BL0至BL3可在記憶體單元的第一位準與第二位準之間共用。字線解碼器可具有與第一位準類似的配置。描繪字線WL0_2至WL3_2,連同位元線BL0至BL3。有十六個實例記憶體單元。例如,記憶體單元M00_2、M01_2、M02_2及M03_2係各別連接至WL0_2以及至BL0至BL3,記憶體單元M10_2、M11_2、M12_2及M13_2係各別連接至WL1_2以及至BL0至BL3,記憶體單元M20_2、M21_2、M22_2及M23_2係各別連接至WL2_2以及至BL0至BL3,而記憶體單元M30_2、M31_2、M32_2及M33_2係各別連接至WL3_2以及至BL0至BL3。M30_2(連接至WL3_2及BL0)係一實例選取記憶體單元,如由虛線所表示。
在一種方法中,各位元線及字線可由開放電路來終止,如由圓形端子(包括各別用於BL0及WL3_2之實例端子915a及916a)所描繪。
電晶體對可連接至各導電線。例如,電晶體對Wd0_2至Wd3_2各別與字線WL0_2至WL3_2串聯連接。Wd0_2至Wd3_2可用以選擇或取消選擇各別字線,而Bd0至Bd3可用以選擇或取消選擇各別位元線。例如,Wd0_2至Wd3_2係字線解碼器電晶體,且可係列控制電路系統520之部分。
在一種方法中,各電晶體解碼器對包含與nMOSFET並聯之pMOSFET。例如,Wd0_2至Wd3_2包含各別地pMOSFET 980至983、及各別地nMOSFET 984至987。用於字線之電晶體對可係連接至共同路徑910a。共同路徑910a可係連接至WL驅動器524a(圖5B),例如,在針對20 nm CD MRAM的寫入操作中提供(例如)約略30 µA之電流源。或者,共同路徑910a可係連接至電流源(提供,例如,約略15 µA)以及至感測電路564(圖5A),諸如在讀取操作中。
為了選擇記憶體單元M30_2以用於寫入或讀取,Wd3_2及Bd0係提供在導電狀態,以施加電壓跨記憶體單元。在電晶體對Wd3_2內,電晶體983及987之一者或兩者可提供在一導電狀態以將電壓/電流從路徑910a連接至WL3_2(在寫入操作中),或在路徑910a處感測WL3_2上之電壓(在讀取操作中)。類似地,在電晶體對Bd0(圖9A)內,電晶體960及964之一者或兩者可提供在一導電狀態以將電壓/電流從路徑920連接至BL0(在寫入操作中),或在路徑920處感測BL0上之電壓(在讀取操作中)。
此外,WL0_2至WL3_2係各別地連接至隔離電晶體970至973。在一種方法中,WL隔離電晶體可係nMOSFET,且在路徑920a上具有連接至共同電壓之源極。針對選取字線(例如,WL3_2),隔離電晶體973係以非導電狀態提供,以從字線切斷隔離電壓。此允許驅動電壓/電流或經感測電壓各別地在寫入或讀取操作中通過電晶體對Wd3_2。
連接至各導電線(例如,字線或位元線)之電晶體對提供最佳化雙向寫入能力。如在開頭所提及,寫入及讀取兩者可藉由在導電狀態下提供一或兩個電晶體來最佳化。具體而言,當選擇記憶體單元時,第一導電線(諸如WL3_1)之電壓可使用由電流源所驅動之pMOSFET來拉升(增加)至正電壓,而第二導電線(諸如BL0)之電壓可使用nMOSFET(諸如圖9A之Bd0中的nMOSFET 960)來拉降(減少),例如,至約略0 V。此方法藉由僅使用解碼器對之僅一個電晶體來最小化電容(當選擇器導通時),其中pMOSFET能夠將節點拉高於nMOSFET,因為避免了Vth的損失。然而,當在選擇器導通後讀取選取記憶體單元且WL電壓較低時,在一個選項中,第一導電線之平行nMOSFET亦可平行或單獨使用。nMOSFET添加一電阻,其補償pMOSFET之經減少電阻以允許跨記憶體單元之電壓的準確感測。由感測電路所感測之電壓的振幅係因此保留(或者若使用單獨的nMOSFET則增加)。在另一選項中,當讀取該選取記憶體單元時,該pMOSFET係斷開而同時該平行nMOSFET係導通。此增加電晶體對之總電阻,使得若MRAM從LRS改變至HRS則放大由感測電路所感測之電壓。
圖10A描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線WL3_1上拉升一電壓時pMOSFET為導通而nMOSFET為斷開。舉例而言,字線電壓之拉升可發生在用於經解碼位元之選擇器的選擇程序期間,或在寫入期間。在一種方法中,電壓係使用用以選擇該位元之讀取電流源及用以寫入該位元之寫入電流源來拉升,各使用pMOSFET,諸如在圖5C中。且讀取可利用pMOSFET來完成。或者其可利用pMOSFET及nMOSFET兩者均導通,以改善對於來自MRAM改變狀態(在自參考讀取(SRR)之寫入後)之感測放大器的差異信號。或者該信號可藉由利用nMOSFET來讀取(僅藉由斷開pMOSFET並在選擇器導通後導通nMOSFET)而進一步增加。
在圖10A至圖10C中,電晶體對Wd3_1包含與nMOSFET 947並聯之pMOSFET 943。在圖10A至圖10F中,pMOSFET之控制閘、汲極、及源係各別由Gp、Dp及Sp標示,而nMOSFET之控制閘、汲極及源係各別由Gn、Dn及Sn標示。進一步地,在一些組態中,pMOSFET及nMOSFET可作用為通過閘。
箭頭從共同路徑910至WL3_1通過pMOSFET,代表從源極(Sp)至汲極(Dp)之電流流動方向。如所提及,當施加負的閘極至源極電壓(其量值超過電晶體之Vth)時,pMOSFET係處於導電狀態。此可(例如)藉由將0 V施加至閘極(Gp)及將正電壓(諸如大於1 V)施加至源極來達成,假設,例如,1 V之Vth。當閘極至源極電壓不超過Vth時,nMOSFET係處於非導電狀態。此可藉由將0 V施加至閘極來達成。
圖10B描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線WL3_1上感測一電壓時pMOSFET為斷開而nMOSFET為導通。在感測期間,WL3_1之電壓係藉由感測電路來感測,經由共同路徑910及電晶體對Wd3_1,且具體而言,經由在此實例中的nMOSFET 947。pMOSFET係(例如)藉由將3.3 V施加至閘極(Gp)來斷開。nMOSFET係(例如)藉由將3.3 V施加至閘極(Gn)來導通。箭頭從WL3_1至共同路徑910通過nMOSFET,代表從汲極(Dn)至源極(Sn)之電流流動方向。
圖10C描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線WL3_1上感測一電壓時pMOSFET為導通且nMOSFET為導通。在感測期間,WL3_1之電壓係藉由感測電路來感測,其經由共同路徑910及電晶體對Wd3_1,且具體而言,經由在此實例中的nMOSFET 947及pMOSFET 943。pMOSFET係(例如)藉由將0 V施加至閘極(Gn)來導通。Wd3_1上之電壓係在pMOSFET之源極處的正電壓,且係假設為足夠高以提供|Vgs|>Vth。nMOSFET係(例如)藉由將3.3 V施加至閘極(Gn)來導通。Wd3_1上之電壓係在nMOSFET之汲極(Dn)處的正電壓,且可低於控制閘電壓(Gn)。由於兩個電晶體並聯,Dp係與Sn相同,且Sp係與Dn相同。
圖10D描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當拉降選取位元線BL0時,假如至約略0 V,pMOSFET係斷開而nMOSFET係導通。舉例而言,位元線電壓之拉降可發生在用於經解碼位元之選擇器的選擇程序期間、或在該位元之讀取或寫入期間。如所提及,選擇或寫入可係雙向的。因此,在一個方向上,字線經偏壓高於位元線,而在相反方向上,位元線經偏壓高於字線。例如,當位元線經偏壓較高時,其可由pMOSFET所驅動。
在圖10D至圖10F中,電晶體對Bd0包含與nMOSFET 960並聯之pMOSFET 964。
箭頭從共同路徑920至BL0通過pMOSFET,代表從汲極(Dn)至源極(Sn)之電流流動方向。此可(例如)藉由將3.3 V施加至nMOSFET之閘極來達成。pMOSFET係(例如)藉由將3.3 V施加至閘極來斷開。
圖10E描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中在將選取位元線BL0設為接地之感測程序期間pMOSFET為斷開而nMOSFET為導通。在用於感測的一項選項期間,可在共同路徑920處將BL0之電壓接地,例如,設定為0 V。pMOSFET係(例如)藉由將3.3 V施加至閘極來斷開,而nMOSFET係(例如)藉由將3.3 V施加至閘極來導通。箭頭從BL0至共同路徑920通過nMOSFET,代表從汲極(Dn)至源極(Sn)之電流流動方向。
圖10F描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中在將選取位元線BL0設為接地之感測程序期間pMOSFET為導通且nMOSFET為導通。在此選項中,pMOSFET係(例如)藉由將0 V施加至閘極來導通,而nMOSFET係(例如)藉由將3.3 V施加至閘極來導通。
圖11A描繪用於執行一選取記憶體單元(諸如圖7A之記憶體單元700)之一寫入操作之一實例程序的一流程圖。步驟1000包括:經由頂部導電線驅動電流以將記憶體陣列中之記憶體單元設定為LRS (P)狀態。在所有記憶體位置處重複此步驟將把所有位元置於LRS狀態。在此方法中,所有記憶體單元係處於相同的已知狀態。在一種方法中,可將底部導電線設定在固定電壓。步驟1001包括接收資料以儲存在記憶體陣列中。例如,可經由通訊介面來接收資料。步驟1002包括基於該資料以識別將程式化至HRS (AP)狀態之記憶體單元。例如,這些可係意欲儲存1位元之位元。步驟1003包括經由底部導電線驅動電流以選擇經識別之記憶體單元並將其從P狀態程式化至AP狀態。在一種方法中,可將頂部導電線設定在固定電壓。關於頂部導電線及底部導電線之參考係與圖7A之記憶體單元組態一致。亦參見圖13A及圖13B。
圖11B描繪用於執行一選取記憶體單元(諸如圖7A之記憶體單元700)之具有一單電壓檢測的一讀取操作之一實例程序的一流程圖。例如,該程序可應用於圖7B之L1或L2。步驟1010涉及開始用於解碼並導通記憶體單元之選擇器的操作。第一導電線可係連接至記憶體單元之第一端以及至第一電晶體對,而第二導電線可係連接至記憶體單元之第二端以及至第二電晶體對。例如,在圖9A中,其中M30_1係在L1中之選取記憶體單元,第一導電線係連接至第一電晶體對Wd3_1之WL3_1,而第二導電線係連接至第二電晶體對Bd0之BL0。在另一實例中,在圖9B中,其中M30_2係在L2中之選取記憶體單元,第一導電線係連接至第一電晶體對Bd0之BL0,而第二導電線係連接至第二電晶體對Wd3_2之WL3_2。
步驟1011包括藉由以下來選擇記憶體單元:當第一電晶體對之nMOSFET係處於非導電狀態時,以第一電晶體對之pMOSFET拉升第一導電線之電壓,且當第二電晶體對之pMOSFET係處於非導電狀態時,以第二電晶體對之nMOSFET拉降第二導電線之電壓。拉升第一導電線之電壓可涉及施加電流Iread至第一導電線,如在圖13C及圖13D中所描繪。拉降第二導電線之電壓可涉及驅動第二導電線至接近0 V。該選擇可將記憶體單元之選擇器從非導電狀態切換至導電狀態,如所提及。例如,與圖8C一致,可跨記憶體單元施加電壓,其從0 V增加至Vth(選擇器)。參見圖13C及圖13D,在t1-t2處。選擇步驟1011使用讀取電流源以在字線及位元線上提供所欲的電壓及電流。
通常,MRAM交叉點陣列可藉由使用導電線之pMOSFET(其電壓被拉升高於導電線之nMOSFET)來在選擇器之更寬廣Vth範圍上選擇,因為pMOSFET可拉近至正電源供應,而nMOSFET可拉至正電源供應減去其Vth,約1 V之範圍的損失。若記憶體單元在各層中具有相同定向,則其電壓經拉升的導電線可係記憶體單元下方之第一導電線,而其電壓經拉降的導電線可係在第一位準中的記憶體單元上方之第二導電線。選擇器之導通引起跨記憶體單元之暫態電壓,因為過量電壓係透過儲存元件來洩放。記憶體單元之內部串聯電阻係大約為20 kΩ。過量電壓係Vth-Vhold,若Vhold增加或若電容及Vth減少則其可減少。為了將反轉儲存元件之狀態(由於過量電壓之能量)的風險最小化,暫態持續時間應藉由減少電容來最小化。
位元線傾向具有較大的電容(由於其較長的長度以及在兩個層之間的置放),如在圖7B中,所以消散時間大部分係由字線電容來設定。洩放時間及讀取潛時可藉由減少電容來減少。一種選項係縮短長度並增加磚導線至導線間距。另一選項係減少用以驅動磚導線之電晶體的大小。另一選項係選擇具有nMOSFET之字線及具有pMOSFET之較高電容位元線,因為字線上之nMOSFET可係更小三倍(針對等效的驅動)。以pMOSFE拉高及以nMOSFET拉低允許針對給定電源供應之經允許Vth的最寬廣範圍,由於避免了驅動電晶體中之Vth的損失。然而,這些方法是有問題的。例如,若各位準中之記憶體單元具有相同定向,則簡化了多階記憶體裝置的製造。在此情況下,該等位準之一者必須以pMOSFET拉高字線,而另一位準以nMOSFET拉低字線,以獲得一較高的經允許Vth(選擇器)。
以單一nMOSFE或pMOSFET單獨選擇減少了電容並允許較高的Vth,但當儲存元件改變其狀態時則減少了信號差異。例如,若記憶體單元具有在LRS中之25 kΩ及在HRS中之50 kΩ的電阻,且讀取電流Iread係15 µA,則跨記憶體單元之電壓在LRS中係375 mV而在HRS中係750 mV。此係在兩個狀態之間跨MRAM之375 mV的信號差異。然而,由於記憶體單元之HRS增加在感測電路處之電壓,MOSFET之閘極至源極電阻(Rds)係從一較大Von減少。結果,信號差異可減少至(例如)250-300 mV,使其更難以在讀取期間檢測記憶體單元之狀態的改變。
提供兩個選項以在感測電路處最佳化信號。第一選項(步驟1012a)涉及僅利用一個電晶體來選擇選擇器以利減少電容;使用(例如)在位準1上之pMOSFET,以允許較高的Vth;及接著在讀取期間導通可用的nMOSFET而同時保持pMOSFET導通。在此情況下,在讀取期間,pMOSFET之增加的Von係由nMOSFET之減少的Von來補償,使得整體電阻保持約略恆定且約略完整信號差異被傳遞至感測電路。
第二選項(步驟1012b)涉及選擇涉及僅利用一個電晶體來選擇選擇器以利減少的電容;使用在位準1上之pMOSFET以允許較高的Vth;及接著在讀取期間導通可用的nMOSFET而同時斷開pMOSFET(在選擇器導通後),藉此使用僅一個電晶體來選擇以利減少在導通期間的電容。該選擇係pMOSFET以允許在選擇期間之更寬廣範圍的Vth(選擇器)。接著,在選擇之後,轉換至僅用於讀取及位準儲存之nMOSFET,在SRR之第一讀取期間。nMOSFET之較高電阻導致在感測電路處之較高信號。此方法適於當記憶體單元之電阻-面積(RA)乘積係相對低時,諸如五或更低。若RA相對高(諸如十或更大),則在感測電路處之信號可能變得太高,超過感測電路或電源供應之範圍。接著,導通兩者可係較佳的。
在第一選項中,步驟1012a包括:在第一電晶體對中,改變nMOSFET至導電狀態並保持pMOSFET在導電狀態。在一種方法中,在選擇記憶體單元後,且在準備記憶體單元之讀取時,控制電路經組態以將nMOSFET從非導電狀態改變至導電狀態,並保持pMOSFET在導電狀態。
在第二選項中,步驟1012b包括:在第一電晶體對中,在選擇器導通後,改變pMOSFET至非導電狀態並保持nMOSFET在導電狀態。為了一致性,在SRR之破壞性寫入之前及之後的第一讀取及第二讀取應使用相同選項。在一種方法中,在選擇記憶體單元後,且在準備記憶體單元之讀取時,控制電路經組態以將pMOSFET從導電狀態改變至非導電狀態,並使nMOSFET導通入導電狀態。
共同步驟1013包括經由第一電晶體對來檢測在第一導電線上之電壓Vread,並將其與參考電壓Vref進行比較。參見圖12A之實例感測電路。亦參見圖13C及圖13D,在t2-t3處。
圖11C描繪用於執行一選取記憶體單元(諸如圖7A之記憶體單元700)之具有一雙電壓檢測的一讀取操作之一實例程序的一流程圖。步驟1100、1101、1102a及1102b各別對應於圖11B之步驟1010、1011、1012a及1012b。參見圖13E及圖13F,其中步驟1101之選擇發生在t1-t2。
第一選項涉及步驟1102a、1104a及1106a,而第二選項涉及步驟1102b、1104b及1106b。
在此雙電壓感測方法中,在步驟1103檢測到第一電壓,且在步驟1107檢測到第二電壓。具體而言,共同步驟1103包括經由第一電晶體對以檢測並儲存在第一導電線上之第一電壓。例如,第一電壓Vread1可儲存在圖12B之感測電路的第一電容器C1中。亦參見圖13E及圖13F,在t2-t3處。
在第一選項中,步驟1104a包括:在第一電晶體對中,改變nMOSFET至非導電狀態並保持pMOSFET在導電狀態。在一種方法中,在檢測第一電壓後,且在準備記憶體單元之潛在破壞性寫入時,控制電路經組態以將nMOSFET從導電狀態改變至非導電狀態,並保持pMOSFET在導電狀態。
在第二選項中,步驟1104a包括:在第一電晶體對中,改變nMOSFET至非導電狀態並保持pMOSFET在導電狀態。在一種方法中,在檢測第一電壓後,且在準備記憶體單元之潛在破壞性寫入時,控制電路經組態以將nMOSFET從非導電狀態改變至導電狀態,並保持pMOSFET在導電狀態。
共同步驟1105包括經由第一電晶體對以執行記憶體單元之潛在破壞性寫入。此寫入操作確保記憶體單元在HRS中。若記憶體單元已在HRS中,則寫入係非破壞性的。然而,若記憶體單元係在LRS中,則寫入係破壞性的,因為其改變記憶體單元之資料狀態。亦參見圖13E及圖13F,在t3-t5處。
在第一選項中,步驟1106a包括:在第一電晶體對中,改變nMOSFET至導電狀態並保持pMOSFET在導電狀態。在一種方法中,在記憶體單元之潛在破壞性寫入後,且在準備第二電壓之檢測時,控制電路經組態以將nMOSFET從非導電狀態改變至導電狀態,並保持pMOSFET在導電狀態。
在第二選項中,步驟1106b包括:在第一電晶體對中,改變pMOSFET至非導電狀態並保持nMOSFET在導電狀態。在一種方法中,在記憶體單元之潛在破壞性寫入後,且在準備第二電壓之檢測時,控制電路經組態以將pMOSFET從導電狀態改變至非導電狀態,並保持nMOSFET在導電狀態。
共同步驟1107包括經由第一電晶體對以檢測在第一導電線上之第二電壓(Vread2)。例如,第二電壓可提供至圖12B之感測電路的比較器1201之反相輸入(-)。
共同步驟1108包括判定第二電壓是否超過第一電壓達多於一指定量。在一種方法中,第二電容器C2儲存一偏移電壓(Voffset),其可藉由使用開關1202而串聯連接C1與C2來添加至Vread1。經結合之輸入(Vread1+Voffset)係接著提供至比較器之非反相輸入以供與Vread2進行比較。藉由添加補償電壓,可在步驟1105中做出記憶體單元是否從LRS切換至HRS之更可靠的判定。
基於步驟1108,達到步驟1109a或1109b。步驟1109a斷定記憶體單元儲存低電阻資料狀態(當第二電壓超過第一電壓達多於指定量時),而步驟1109b斷定記憶體單元儲存高電阻資料狀態(當第二電壓不超過第一電壓達多於指定量時)。步驟1110描繪接續於步驟1109a後之寫回程序,其中已由於破壞性寫入程序而改變其狀態之記憶體單元係復原至其原始狀態。亦參見圖13G及圖13H。
圖12A描繪與圖11B之程序一致的圖7B之感測電路564的一實例實施方案。感測電路包括比較器1201。當開關1210係閉合時,參考電壓Vref係提供至反相輸入,而在共同路徑1204上之經檢測電壓Vread係提供至非反相輸入。Vref可設定在一位準,介於預期用於LRS記憶體單元的電壓(V_LRS)與預期用於HRS記憶體單元的電壓(V_HRS)之間。比較器之輸出因此指示記憶體單元的資料狀態。
圖12B描繪與圖11C之程序一致的圖7B之感測電路564的另一實例實施方案。如結合圖11C所述,感測電路可包括第一電容器C1,其儲存在選取記憶體單元上之第一電壓Vread1、及儲存補償電壓Voffset之第二電容器C2。在一實例中,Vread1在LRS中係375 mV而在HRS中係750 mV,且Voffset係100-150 mV。在感測之前,可藉由施加跨節點1207及1208之對應電壓、並閉合(使導電)開關1205及1206來將C1充電高達Voffset。這些開關可接著斷開(使非導電)以維持Voffset在C2中。
節點1204可係連接至圖9A之共同路徑910。在感測期間,共同路徑係經由電晶體對Wd3_1而連接至選取字線(諸如WL3_1)。此允許將字線之電壓輸送至節點1204。開關1203係閉合,而開關1202係斷開以提供跨C1之Vread1。隨後,開關1203係斷開以從字線切斷C1。開關1202係接著閉合以提供與C1串聯之C2。在一種方法中,C2係連接至比較器1201之非反相輸入。為了獲得Vread2,開關1209係閉合,而開關1203係斷開以將節點1204連接至比較器之反相輸入。替代地,電容器可係連接至一端,該端係連結至亦在電容器上之已儲存位準電壓。電容器之另一端可經驅動為正(當使用在感測放大器中時),以針對位準1調高約150 mV之電壓,例如若SRR係P2AP。或者,例如,若SRR係P2AP,電容器之另一端子可經驅動為負,以針對位準1移動已儲存電壓-150 mV。或者,若SRR係AP2P,則凸塊之方向可反轉。
圖12C描繪與圖9A一致之電晶體對Wd3_1之pMOSFET及nMOSFET並聯之實例電阻。pMOSFET及nMOSFET各別具有Rp及Rn之電阻(當其係處於導電狀態時),而電晶體對之總電阻Rt係由:1/Rt=1/Rp+1/Rn來決定。如上文所提及,在第一選項中,當兩個電晶體均處於導電狀態時,pMOSFET之減少的電阻Rp(由向下箭頭表示)可由nMOSFET之增加的電阻Rn(由向上箭頭表示)來補償。此保留信號振幅。在第二選項中,其增加信號振幅,當pMOSFET處於非導電狀態而nMOSFET處於導電狀態時,pMOSFET之減少的電阻(Rp)係由nMOSFET之增加的電阻(Rn)置換。因此,當nMOSFET處於導電狀態時,由記憶體單元之選擇所導致的pMOSFET之減少的電阻係由nMOSFET之電阻來補償。再者,當nMOSFET處於導電狀態時,由記憶體單元之選擇所導致的pMOSFET之減少的電阻係由nMOSFET之電阻來置換。
圖13A描繪與圖11A之寫入程序一致的一記憶體單元之電流對時間之一實例圖。圖13B描繪與圖13A一致的一記憶體單元之電壓對時間之一實例圖。記憶體單元之選擇發生在t1-t2。在導電線之一者上驅動電流Iread,與步驟1000一致,直到選擇器之電阻在t2切換至較低位準為止。此時,若記憶體單元處於LRS,則對於圖1300之位準有電壓之下降。或者,若記憶體單元處於HRS,則電壓維持在圖1301之位準。若需要寫入,則選擇程序可有寫入電流;然而,位元耐受性可藉由總是以讀取電流選擇並接著將該電流增加至寫入電流來改善。LRS記憶體單元在t3切換至HRS,且程序在t4結束。
圖13C描繪與圖11B之讀取程序一致的一記憶體單元之電流對時間之一實例圖。圖13D描繪與圖13C一致的一記憶體單元之電壓對時間之一實例圖。記憶體單元之選擇發生在t1-t2。在導電線之一者上驅動電流Iread(低於Iwrite),與步驟1011一致,直到選擇器之電阻在t2切換至較低位準為止。此時,有電壓之下降至一位準,其係基於記憶體單元是處於LRS或HRS,且基於電晶體對之組態。具體而言,針對LRS,若僅pMOSFET導通、nMOSFET與pMOSFET兩者均導通、或僅nMOSFET導通,則各別地獲得圖1305、1305a及1305b之電壓。針對HRS,若僅pMOSFET導通、nMOSFET與pMOSFET兩者均導通、或僅nMOSFET導通,則各別地獲得圖1306、1306a及1306b之電壓。電壓Vread之檢測發生在t2-t3,與步驟1013一致,且程序在t3結束。
圖13E描繪與圖11C之程序(步驟1100-1108)一致的一記憶體單元之電流對時間之一實例圖。圖13F描繪與圖13E一致的一記憶體單元之電壓對時間之一實例圖。記憶體單元之選擇發生在t1-t2。在此時間期間,記憶體單元係以(例如)15 µA之固定電流來驅動,稱之為Iread,而電壓斜線上升至(例如)Vth=3 V,以選擇記憶體單元。在t2,選擇器從其非導電狀態改變至其較低電阻、導電狀態,導致朝向Vhold(選擇器)之電壓降。在t2-t3,該等圖各別地表示若其係在HRS(AP狀態)或LRS(P狀態)時之跨記憶體單元的電壓V_HRS或V_LRS。具體而言,針對LRS,若僅pMOSFET導通、nMOSFET與pMOSFET兩者均導通、或僅nMOSFET導通,則各別地獲得圖1311、1311a及1311b之電壓。針對HRS,若僅pMOSFET導通、nMOSFET與pMOSFET兩者均導通、或僅nMOSFET導通,則各別地獲得圖1310、1310a及1310b之電壓。Vread1可係檢測自t2-t3。
從t3-t5,潛在破壞性寫入藉由驅動Iwrite之一較高固定電流(例如,30 µA)而發生。從t3-t4,圖1312表示記憶體單元處於HRS之情況而圖1313表示記憶體單元處於LRS之情況。在t4,處於LRS之記憶體單元在破壞性寫入程序中切換成HRS,或者處於HRS之記憶體單元保持於HRS。在t5至t6,將電流降低至Iread,並獲得Vread2以與Vread1進行比較。具體而言,若僅pMOSFET導通、nMOSFET與pMOSFET兩者均導通、或僅nMOSFET導通,則各別地獲得圖1320、1320a及1320b之電壓。記憶體單元之資料狀態係由t6判定,在此時刻該程序係藉由與在第一讀取期間所儲存並調高以150 mV (Voffset)的位準進行比較來完成。
圖13G描繪與圖11C之寫回程序(步驟1110)一致的一記憶體單元之電流對時間之一實例圖。圖13H描繪與圖13G一致的一記憶體單元之電壓對時間之一實例圖。電流Iwrite係通過記憶體單元且可具有(例如)30 µA之量值。此電流經驅動以執行針對在AP狀態中之目標單元的AP2P寫入。在t1-t2,施加Iwrite且電壓從0 V升高至(例如)-3 V,以選擇記憶體單元並保持在-3 V,從t2-t3。-3 V可係選擇器之Vth。在t3,AP狀態單元切換至P狀態,使得電壓的量值下降。該程序在t4結束。
已為了闡釋及描述之目的提出本發明之上述詳細描述。此非意圖窮舉或使本發明限於本文列舉之精確形式。鑑於上述教示,許多修改及變化係可行的。所描述之方法經選擇以最佳解說本發明之原理及其實務應用,以藉此使所屬技術領域中具有通常知識者在各種方法中能夠最佳利用本發明,並且設想適合該特定用途的各種修改。意圖本發明之範疇由隨附申請專利範圍定義。
100:記憶體系統 102:控制器 104:記憶體封裝 106:本地記憶體 110:前端處理器(FEP)電路 112:後端處理器(BEP)電路 120:主機 122:主機處理器 124:主機記憶體 126:PCIe介面 128:匯流排 130:介面 150:PCIe介面 152:主機處理器 154:網路晶片 156:記憶體處理器 158:媒體管理層(MML) 160:SRAM 162:DRAM控制器 164:PCIe介面 166:PCIe介面 200:PCIe介面 202:NOC 204:NOC 220,250:處理器 222,252:資料路徑控制器 224,254:XOR引擎 226,256:ECC引擎 228,258:介面模組 230,260:SRAM 232,262:緩衝器 292:記憶體晶粒 294:記憶體匯流排 296:雙態觸變模式介面 500:記憶體系統 502:記憶體陣列 506:輸入/輸出 508:輸出 510:行控制電路系統 512:行解碼器 514:行驅動器 514a: BL驅動器 514b:BL nMOSFET電晶體驅動器 514c:BL pMOSFET電晶體驅動器 514d:BL隔離電晶體驅動器 516:區塊選擇電路系統 520:列控制電路系統 522:列解碼器 524:列驅動器 524a:WL驅動器 524b:WL nMOSFET電晶體驅動器 524c:WL pMOSFET電晶體驅動器 524d:WL隔離電晶體驅動器 526:區塊選擇電路系統 560:系統控制邏輯電路 561:狀態機 562:電力控制電路 563:暫存器 564:感測電路 570:DAC電路 571:DAC暫存器 572:輸入鎖存器 573:電力導通重設電路 574:控制邏輯及輸入移位暫存器 575:電流驅動器 581:電阻器 582:電阻器 583:開關 600:記憶體系統 601:記憶體晶粒 611:控制晶粒 700:記憶體單元 701:底部電極 702:選擇器 703:參考層 704:穿隧能障 705:自由層 706:頂部電極 710:儲存元件 720:底部導電線 721:底端 730:頂部導電線 731:頂端 741,742,743,744:箭頭 750:實例交叉點記憶體陣列 800,801,802,803,804,805,810,811,812,813,820,821,822,823,830,831,832,833,834,835,840,841,842,843,844,845:圖 900:實例電路 910,910a,920:共同路徑 915,916,915a,916a:實例端子 920a:路徑 921:路徑 930-933:隔離待命電晶體 940-943,980-983:pMOSFET 944-947,984-987:nMOSFET 950-953,970-973:隔離電晶體 960-963:nMOSFET 964-967:pMOSFET 990:實例電路 1201:比較器 1202,1203,1205,1206,1209,1210:開關 1204,1207,1208:節點 1305,1305a,1305b,1306,1306a,1306b:圖 1310,1310a,1310b,1311,1311a,1311b,1312,1313,1320,1320a,1320b:圖
類似編號的元件係指不同圖式中的共同組件。 [圖1]係連接至一主機之一記憶體系統之一實例實施方案的一方塊圖。 [圖2]係圖1之FEP電路110之一實例實施方案的一方塊圖。 [圖3]係圖1之BEP電路112之一實例實施方案的一方塊圖。 [圖4]係圖1之記憶體封裝104之一實例實施方案的一方塊圖。 [圖5A]係可實施在本文中所描述之技術的一記憶體系統之一個實例的一方塊圖。 [圖5B]描繪在圖5A之列驅動器524及行驅動器514中的實例驅動器。 [圖5C]描繪一電流驅動器575之一實例方塊圖。 [圖5D]描繪圖5C之DAC電路570的一實例。 [圖6]係可實施在本文中所描述之技術的一記憶體系統之另一實例的一方塊圖。 [圖7A]描繪在圖5A或圖6之記憶體陣列502中之一實例記憶體單元的一剖面圖。 [圖7B]描繪與圖7A之記憶體單元一致的記憶體單元之一實例交叉點記憶體陣列750的一透視圖。 [圖8A]描繪用於圖7A之儲存元件710的一實例I-V圖。 [圖8B]描繪用於圖7A之選擇器702的一實例I-V圖。 [圖8C]描繪用於圖7A之記憶體單元700的一實例I-V圖。 [圖9A]描繪與交叉點記憶體陣列750之第一位準一致的一實例電路750。 [圖9B]描繪與圖9A一致以及與圖7B之交叉點記憶體陣列750之第二位準一致的一實例電路。 [圖10A]描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線WL3_1上拉升一電壓時pMOSFET為導通而nMOSFET為斷開。 [圖10B]描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線WL3_1上感測一電壓時pMOSFET為斷開而nMOSFET為導通。 [圖10C]描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線WL3_1上感測一電壓時pMOSFET為導通且nMOSFET為導通。 [圖10D]描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中當在一選取字線BL0上拉升一電壓時pMOSFET為斷開而nMOSFET為導通。 [圖10E]描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中在將選取位元線BL0設為接地之感測程序期間pMOSFET為斷開而nMOSFET為導通。 [圖10F]描繪在一組態中之圖9A的WL電晶體對Wd3_1,其中在將選取位元線BL0設為接地之感測程序期間pMOSFET為導通且nMOSFET為導通。 [圖11A]描繪用於執行一選取記憶體單元(諸如圖7A之記憶體單元700)之一寫入操作之一實例程序的一流程圖。 [圖11B]描繪用於執行一選取記憶體單元(諸如圖7A之記憶體單元700)之具有一單電壓檢測的一讀取操作之一實例程序的一流程圖。 [圖11C]描繪用於執行一選取記憶體單元(諸如圖7A之記憶體單元700)之具有一雙電壓檢測的一讀取操作之一實例程序的一流程圖。 [圖12A]描繪與圖11B之程序一致的圖7B之感測電路564的一實例實施方案。 [圖12B]描繪與圖11C之程序一致的圖7B之感測電路564的另一實例實施方案。 [圖12C]描繪與圖9A一致之電晶體對Wd3_1之pMOSFET及nMOSFET並聯之實例電阻。 [圖13A]描繪與圖11A之寫入程序一致的一記憶體單元之電流對時間之一實例圖。 [圖13B]描繪與圖13A一致的一記憶體單元之電壓對時間之一實例圖。 [圖13C]描繪與圖11B之讀取程序一致的一記憶體單元之電流對時間之一實例圖。 [圖13D]描繪與圖13C一致的一記憶體單元之電壓對時間之一實例圖。 [圖13E]描繪與圖11C之程序(步驟1100-1108)一致的一記憶體單元之電流對時間之一實例圖。 [圖13F]描繪與圖13E一致的一記憶體單元之電壓對時間之一實例圖。 [圖13G]描繪與圖11C之寫回程序(步驟1110)一致的一記憶體單元之電流對時間之一實例圖。 [圖13H]描繪與圖15A一致的一記憶體單元之電壓對時間之一實例圖。
100:記憶體系統
102:控制器
104:記憶體封裝
106:本地記憶體
110:前端處理器(FEP)電路
112:後端處理器(BEP)電路
120:主機
122:主機處理器
124:主機記憶體
126:PCIe介面
128:匯流排
130:介面

Claims (20)

  1. 一種設備,其包含: 經組態以連接至一交叉點記憶體陣列之一控制電路,該交叉點記憶體陣列包含:配置在一第一導電線與一第二導電線之間的一記憶體單元;及一第一電晶體對,其包含與一nMOSFET並聯之一pMOSFET且連接至該第一導電線,該記憶體單元包含與一臨限切換選擇器串聯之一儲存元件; 該控制電路,為了選擇該記憶體單元,經組態以當該nMOSFET係處於一非導電狀態時利用該pMOSFET來拉升該第一導電線之一電壓;且 該控制電路經組態以隨後當該pMOFSET及該nMOSFET處於一導電狀態時讀取該記憶體單元。
  2. 如請求項1之設備,其中: 當該nMOSFET處於該導電狀態時,由該記憶體單元之該選擇所導致的該pMOSFET之一減少的電阻係由該nMOSFET之一電阻來補償。
  3. 如請求項1之設備,其中: 為了讀取該記憶體單元,該控制電路經組態以當該pMOSFET及該nMOSFET處於該導電狀態時經由該第一電晶體對來檢測在該第一導電線上之一電壓。
  4. 如請求項1之設備,其中: 在該記憶體單元之該選擇後,且在準備該記憶體單元之該讀取時,該控制電路經組態以將該nMOSFET從該非導電狀態改變至該導電狀態,並保持該pMOSFET於該導電狀態。
  5. 如請求項1之設備,其中為讀取該記憶體單元,該控制電路經組態以: 在執行該記憶體單元之一潛在破壞性寫入前,當該pMOFSET及該nMOSFET處於該導電狀態時經由該第一電晶體對來檢測在該第一導電線上之一第一電壓; 在執行該記憶體單元之該潛在破壞性寫入後,當該pMOFSET及該nMOSFET處於該導電狀態時經由該第一電晶體對來檢測在該第一導電線上之一第二電壓;及 基於該第一電壓及該第二電壓來判定該記憶體單元之一資料狀態。
  6. 如請求項5之設備,其中: 在該第一電壓之該檢測後,且在準備該記憶體單元之該潛在破壞性寫入時,該控制電路經組態以將該nMOSFET從該導電狀態改變至該非導電狀態,並保持該pMOSFET於該導電狀態。
  7. 如請求項5之設備,其中: 在該記憶體單元之該潛在破壞性寫入後,且在準備該第二電壓之該檢測時,該控制電路經組態以將該nMOSFET從該非導電狀態改變至該導電狀態,並保持該pMOSFET於該導電狀態。
  8. 如請求項5之設備,其中: 該控制電路經組態以在該記憶體單元之該潛在破壞性寫入期間保持該pMOSFET於該導電狀態及保持該nMOSFET於該非導電狀態。
  9. 如請求項5之設備,其中: 該控制電路經組態以當該第二電壓超過該第一電壓達多於一指定量時判定該資料狀態係一低電阻資料狀態,且當該第二電壓不超過該第一電壓達多於一指定量時判定該資料狀態係一高電阻資料狀態。
  10. 如請求項5之設備,其中該控制電路包含: 一第一電容器,其經組態以儲存該第一電壓; 一第二電容器,其經組態以儲存一補償電壓; 一開關,其經組態以串聯連接該第一電容器及該第二電容器;及 一比較器,其經組態以比較該第二電壓與跨串聯的該第一電容器及該第二電容器之一電壓。
  11. 如請求項1之設備,其進一步包含: 一第二電晶體對,其包含與一nMOSFET並聯之一pMOSFET且經組態以連接該第二導電線至該控制電路;其中該控制電路,為了選擇該記憶體單元,經組態以在該第二電晶體對之該pMOSFET處於該非導電狀態時以該第二電晶體對之該nMOSFET來拉降該第二導電線之一電壓。
  12. 一種方法,其包含: 將一記憶體單元之一臨限切換選擇器從一高電阻狀態切換至一低電阻狀態,其中一第一導電線係連接至該記憶體單元之一第一端且一第二導電線係連接至該記憶體單元之一第二端,且包含與一nMOSFET並聯之一pMOSFET的一第一電晶體對係連接至該第一導電線,該切換包含以該pMOSFET設定該第一導電線之一電壓而同時保持該nMOSFET於一非導電狀態;及 當該臨限切換選擇器處於該低電阻狀態時,當該pMOFSET及該nMOSFET處於一導電狀態時經由該第一電晶體對來感測在該第一導電線上之一第一電壓。
  13. 如請求項12之方法,其進一步包含: 在該第一電壓之該感測後,執行該記憶體單元之一潛在破壞性寫入,以確保該記憶體單元處於一高電阻狀態; 在該執行該潛在破壞性寫入後,當該pMOSFET及該nMOSFET處於一導電狀態時經由該第一電晶體對來感測在該第一導電線上之一第二電壓;及 比較該第一電壓與該第二電壓。
  14. 如請求項12之方法,其進一步包含: 在該第一電壓之該感測後,執行該記憶體單元之一潛在破壞性寫入,以確保該記憶體單元處於一高電阻狀態; 在該執行該潛在破壞性寫入後,當該pMOSFET及該nMOSFET處於一導電狀態時經由該第一電晶體對來感測在該第一導電線上之一第二電壓;及 比較該第一電壓與該第二電壓之一總和。
  15. 如請求項14之方法,其進一步包含: 在該第一電壓之該感測後,且在該記憶體單元之該潛在破壞性寫入前,將該nMOSFET從該導電狀態改變至該非導電狀態,而同時保持該pMOSFET於該導電狀態;及 在該記憶體單元之該潛在破壞性寫入後,且在該第二電壓之該感測前,將該nMOSFET從該非導電狀態改變至該導電狀態,並保持該pMOSFET於該導電狀態。
  16. 一種設備,其包含: 一交叉點記憶體陣列,該交叉點記憶體陣列包含一記憶體單元,該記憶體單元包含與一臨限切換選擇器串聯之一MRAM; 一第一導電線,其連接至該記憶體單元之一第一端; 一第二導電線,其連接至該記憶體單元之一第二端; 一第一電晶體對,其包含與一nMOSFET並聯之一pMOSFET且連接至該第一導電線; 一第二電晶體對,其包含與一nMOSFET並聯之一pMOSFET且連接至該第二導電線;及 一控制電路,其中為了選擇該記憶體單元,該控制電路經組態以經由該第一電晶體對之該pMOSFET而非該nMOSFET來拉升該第一導電線之一電壓,並經由該第二電晶體對之該nMOSFET而非該pMOSFET來拉降該第二導電線之一電壓;以及為了讀取該記憶體單元,該控制電路經組態以經由該第一電晶體對之該pMOSFET及該nMOSFET來第一次感測該第一導電線之一電壓。
  17. 如請求項16之設備,其中: 為了第一次感測該第一導電線之一電壓,該控制電路經組態以拉降該第二導電線之一電壓。
  18. 如請求項16之設備,其中: 為了讀取該記憶體單元,該控制電路經組態以經由該第一電晶體對之該pMOSFET及該nMOSFET來第二次感測該第一導電線之該電壓;並在該第一次後且在該第二次前執行該記憶體單元之一潛在破壞性寫入。
  19. 如請求項18之設備,其中: 為了執行該記憶體單元之該潛在破壞性寫入,該控制電路經組態以經由該該第一電晶體對之該pMOSFET而非該nMOSFET來拉升該第一導電線之一電壓。
  20. 如請求項18之設備,其中: 為了讀取該記憶體單元,該控制電路經組態以判定該第一導電線之該電壓是否由於該潛在破壞性寫入而增加了達多於一指定量。
TW110122641A 2020-10-02 2021-06-21 在讀取期間之mram中的信號保留 TWI778674B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/061,626 US11328759B2 (en) 2020-10-02 2020-10-02 Signal preserve in MRAM during reading
US17/061,626 2020-10-02

Publications (2)

Publication Number Publication Date
TW202215432A true TW202215432A (zh) 2022-04-16
TWI778674B TWI778674B (zh) 2022-09-21

Family

ID=80738193

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110122641A TWI778674B (zh) 2020-10-02 2021-06-21 在讀取期間之mram中的信號保留

Country Status (6)

Country Link
US (1) US11328759B2 (zh)
JP (1) JP7092924B2 (zh)
KR (1) KR102580707B1 (zh)
CN (1) CN114388027A (zh)
DE (1) DE102021115236A1 (zh)
TW (1) TWI778674B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11386945B2 (en) 2020-10-02 2022-07-12 Sandisk Technologies Llc Signal amplification in MRAM during reading, including a pair of complementary transistors connected to an array line
US11894037B2 (en) 2022-04-12 2024-02-06 Sandisk Technologies Llc First fire and cold start in memories with threshold switching selectors

Family Cites Families (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0137846B1 (ko) * 1994-03-24 1998-06-15 문정환 반도체 기억장치의 멀티비트 테스트회로
JP3315293B2 (ja) 1995-01-05 2002-08-19 株式会社東芝 半導体記憶装置
US6037799A (en) * 1995-12-29 2000-03-14 Stmicroelectronics, Inc. Circuit and method for selecting a signal
US5706226A (en) * 1996-12-31 1998-01-06 Sgs-Thomson Microelectronics, Inc. Low voltage CMOS SRAM
US6256224B1 (en) * 2000-05-03 2001-07-03 Hewlett-Packard Co Write circuit for large MRAM arrays
KR100253391B1 (ko) * 1997-12-27 2000-05-01 김영환 투 포트 에스램의 라이트 스루 기능을 갖는 고속회로
KR100280468B1 (ko) 1998-04-16 2001-03-02 김영환 반도체 메모리장치의 워드라인 드라이버
USRE40172E1 (en) * 1998-05-25 2008-03-25 Hynix Semiconductor, Inc. Multi-bank testing apparatus for a synchronous dram
US6034909A (en) 1998-10-30 2000-03-07 Stmicroelectronics, Inc. Method and apparatus for bit line isolation for random access memory devices
US6084804A (en) 1999-05-04 2000-07-04 Lucent Technologies Inc. Memory row driver with parasitic diode pull-down function
US7372764B2 (en) * 2004-08-11 2008-05-13 Stmicroelectronics Pvt. Ltd. Logic device with reduced leakage current
US7298665B2 (en) 2004-12-30 2007-11-20 Sandisk 3D Llc Dual-mode decoder circuit, integrated circuit memory array incorporating same, and related methods of operation
US8565003B2 (en) 2011-06-28 2013-10-22 Unity Semiconductor Corporation Multilayer cross-point memory array having reduced disturb susceptibility
US7499366B2 (en) 2006-07-31 2009-03-03 Sandisk 3D Llc Method for using dual data-dependent busses for coupling read/write circuits to a memory array
JP5173706B2 (ja) * 2008-09-26 2013-04-03 株式会社東芝 不揮発性半導体記憶装置およびその読み出し方法
US8159864B2 (en) * 2008-12-08 2012-04-17 Qualcomm Incorporated Data integrity preservation in spin transfer torque magnetoresistive random access memory
JP2010152986A (ja) 2008-12-25 2010-07-08 Elpida Memory Inc 半導体装置
US8120955B2 (en) 2009-02-13 2012-02-21 Actel Corporation Array and control method for flash based FPGA cell
WO2011152061A1 (ja) 2010-06-03 2011-12-08 パナソニック株式会社 クロスポイント型抵抗変化不揮発性記憶装置
US8582338B1 (en) * 2010-08-31 2013-11-12 Netlogic Microsystems, Inc. Ternary content addressable memory cell having single transistor pull-down stack
JP2012190515A (ja) * 2011-03-11 2012-10-04 Toshiba Corp 半導体記憶装置
JP5144843B2 (ja) 2011-05-11 2013-02-13 パナソニック株式会社 クロスポイント型抵抗変化不揮発性記憶装置およびその読み出し方法
JP5316608B2 (ja) * 2011-07-27 2013-10-16 凸版印刷株式会社 不揮発性メモリセルおよび不揮発性メモリ
CN103282965B (zh) 2011-11-22 2015-05-06 松下电器产业株式会社 电阻变化型非易失性存储装置以及电阻变化型非易失性存储装置的访问方法
WO2013080511A1 (ja) 2011-11-29 2013-06-06 パナソニック株式会社 抵抗変化型不揮発性記憶装置及びその書き込み方法
CN103238214B (zh) 2011-12-02 2015-10-21 松下电器产业株式会社 交叉点型电阻变化非易失性存储装置
US8923041B2 (en) 2012-04-11 2014-12-30 Everspin Technologies, Inc. Self-referenced sense amplifier for spin torque MRAM
US20140146589A1 (en) * 2012-11-29 2014-05-29 Samsung Electronics Co., Ltd. Semiconductor memory device with cache function in dram
US8953370B2 (en) * 2013-02-21 2015-02-10 Taiwan Semiconductor Manufacturing Company, Ltd. Memory cell with decoupled read/write path
US9087579B1 (en) 2014-01-06 2015-07-21 Qualcomm Incorporated Sense amplifiers employing control circuitry for decoupling resistive memory sense inputs during state sensing to prevent current back injection, and related methods and systems
CN107430882B (zh) 2015-03-09 2021-03-12 索尼公司 存储器单元和存储装置
CN107077885B (zh) * 2015-03-31 2021-03-12 瑞萨电子株式会社 半导体器件
US9812499B1 (en) 2016-07-27 2017-11-07 Avalanche Technology, Inc. Memory device incorporating selector element with multiple thresholds
JP6963463B2 (ja) * 2016-11-10 2021-11-10 株式会社半導体エネルギー研究所 半導体装置、電子部品、及び電子機器
US10545692B2 (en) 2017-04-04 2020-01-28 Sandisk Technologies Llc Memory maintenance operations during refresh window
US10497438B2 (en) 2017-04-14 2019-12-03 Sandisk Technologies Llc Cross-point memory array addressing
US10373682B2 (en) 2017-12-27 2019-08-06 Sandisk Technologies Llc Write set operation for memory device with bit line capacitor drive
US10438657B2 (en) 2018-02-28 2019-10-08 Sandisk Technologies Llc Resistance and gate control in decoder circuits for read and write optimization
JP2019160981A (ja) 2018-03-13 2019-09-19 東芝メモリ株式会社 磁気記憶装置
US10811596B2 (en) 2018-12-06 2020-10-20 Sandisk Technologies Llc Spin transfer torque MRAM with a spin torque oscillator stack and methods of making the same
JP2020102290A (ja) * 2018-12-21 2020-07-02 キオクシア株式会社 半導体記憶装置
US11031059B2 (en) * 2019-02-21 2021-06-08 Sandisk Technologies Llc Magnetic random-access memory with selector voltage compensation
JP2020155192A (ja) * 2019-03-22 2020-09-24 キオクシア株式会社 メモリデバイス
US10762973B1 (en) * 2019-05-10 2020-09-01 Sandisk Technologies Llc Suppressing program disturb during program recovery in memory device
US10784313B1 (en) * 2019-06-11 2020-09-22 International Business Machines Corporation Integrated resistive processing unit to avoid abrupt set of RRAM and abrupt reset of PCM
US10832778B1 (en) * 2019-06-28 2020-11-10 Sandisk Technologies Llc Negative voltage wordline methods and systems
US11024358B1 (en) * 2020-05-27 2021-06-01 Qualcomm Incorporated Differential compute-in-memory bitcell

Also Published As

Publication number Publication date
TWI778674B (zh) 2022-09-21
US11328759B2 (en) 2022-05-10
DE102021115236A1 (de) 2022-04-07
JP7092924B2 (ja) 2022-06-28
US20220108739A1 (en) 2022-04-07
JP2022060146A (ja) 2022-04-14
CN114388027A (zh) 2022-04-22
KR20220044640A (ko) 2022-04-11
KR102580707B1 (ko) 2023-09-21

Similar Documents

Publication Publication Date Title
Yoon et al. A 40-nm, 64-kb, 56.67 TOPS/W voltage-sensing computing-in-memory/digital RRAM macro supporting iterative write with verification and online read-disturb detection
US11783895B2 (en) Power off recovery in cross-point memory with threshold switching selectors
TWI778674B (zh) 在讀取期間之mram中的信號保留
US11972822B2 (en) Programmable ECC for MRAM mixed-read scheme
US11972787B2 (en) Cross-point array refresh scheme
TWI773393B (zh) 在讀取期間之mram中的信號放大
KR102613291B1 (ko) 교차점 어레이에서의 전압 클램핑을 이용한 강제된 전류 액세스
KR102461793B1 (ko) 반전된 mram 요소 수직 배향을 갖는 개선된 mram 크로스포인트 메모리
TWI845949B (zh) 記憶體設備、記憶體系統及讀取記憶體單元之方法
US11978491B2 (en) Mixed current-forced read scheme for MRAM array with selector
US20230267981A1 (en) Cross-point array ihold read margin improvement
US20240184478A1 (en) Fast self-referenced read of programmable resistance memory cells

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent