TW202213550A - 封裝基板的製造方法 - Google Patents

封裝基板的製造方法 Download PDF

Info

Publication number
TW202213550A
TW202213550A TW110118841A TW110118841A TW202213550A TW 202213550 A TW202213550 A TW 202213550A TW 110118841 A TW110118841 A TW 110118841A TW 110118841 A TW110118841 A TW 110118841A TW 202213550 A TW202213550 A TW 202213550A
Authority
TW
Taiwan
Prior art keywords
wafer
substrate
accommodating
wafers
jig
Prior art date
Application number
TW110118841A
Other languages
English (en)
Inventor
松崎栄
Original Assignee
日商迪思科股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商迪思科股份有限公司 filed Critical 日商迪思科股份有限公司
Publication of TW202213550A publication Critical patent/TW202213550A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/52Mounting semiconductor bodies in containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6838Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping with gripping and holding devices using a vacuum; Bernoulli devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68313Auxiliary support including a cavity for storing a finished device, e.g. IC package, or a partly finished device, e.g. die, during manufacturing or mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/83005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Dicing (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

[課題]容易將複數晶片以預定的配置排列並貼附至基板,容易製造封裝基板。 [解決手段]一種封裝基板的製造方法,具有:將晶圓分割形成複數晶片的分割步驟;準備形成能夠分別收容該晶片的複數收容凹部的晶片收容夾具,將由該分割步驟形成的複數該晶片收容至該晶片收容夾具的該收容凹部的各者的收容步驟;在從複數該晶片的該收容凹部露出的各個面貼附基板,從該晶片收容夾具使貼附至該基板的複數該晶片分離的基板貼附步驟;將貼附於該基板的複數該晶片以封裝樹脂進行封裝形成封裝基板的封裝步驟。

Description

封裝基板的製造方法
本發明係有關於將複數晶片以封裝樹脂進行封裝,分割後成為各個封裝裝置的封裝基板的製造方法。
製造搭載於行動電話、電腦等電子機器的封裝裝置時,首先,在圓板狀的半導體晶圓的表面形成IC (Integrated Circuit)、LSI(Large Scale Integration)等裝置。此時,將複數該裝置以矩陣狀分配在半導體晶圓的表面。接著,將半導體晶圓從裏面側進行研削並薄化,將半導體晶圓在每個裝置分割形成複數裝置晶片。
接著,在印刷基板上將複數裝置晶片相互隔著預定的間隔配置並黏接。此時,將各裝置晶片的電極連接至該印刷基板的各個成為對象的電極。之後,將在印刷基板上配設的各裝置晶片以封裝樹脂進行封裝後,形成平板狀的封裝基板。
將該封裝基板在每個裝置晶片分割後,得到CSP(Chip Size Package)及QFN(Quad Flat Non-leaded Package)等各個封裝裝置(專利文獻1參照)。其中,為了實現封裝裝置的小型化/薄型化,已知有將分割前的封裝基板從封裝樹脂側進行研削的技術(專利文獻2及專利文獻3參照)。 [先前技術文獻] [專利文獻]
[專利文獻1]特開2011-114145號公報 [專利文獻2]特開2011-181641號公報 [專利文獻3]特開2014-15490號公報
[發明所欲解決的問題]
在封裝裝置的製程中,實施在半導體晶圓及封裝基板進行分割及研削等的各種加工。在加工裝置中開始新類別的封裝基板的加工時,為了導出適切的加工條件、又為了導出更良好的加工條件,有實施測試加工欲評價加工結果的情形。但是,因為包含裝置晶片的封裝基板價格高,在測試加工中,使用模仿包含裝置晶片的封裝基板的測試用封裝基板。
製造測試用封裝基板時,首先,將未形成裝置的晶圓分割形成複數晶片,將形成的複數晶片貼附於基板的一面。接著,將基板的該一面、及晶片以封裝樹脂被覆。其中,將複數晶片貼附至基板的作業,例如,由作業者的手工實施。亦即,作業者,將晶片一片一片用鑷子等夾起並正確地貼附在基板上的預定位置。接著,因為該手工煩雜且消耗很多時間而成為問題。
本發明係鑑於該問題點而完成者,其目的為提供一種封裝基板的製造方法,將複數晶片在預定的配置排列並貼附於基板能夠容易製造封裝基板。 [解決問題的手段]
根據本發明的一態樣,提供一種封裝基板的製造方法,具有:將晶圓分割形成複數晶片的分割步驟;準備形成能夠分別收容該晶片的複數收容凹部的晶片收容夾具,將由該分割步驟形成的複數該晶片收容至該晶片收容夾具的該收容凹部的各者的收容步驟;在從複數該晶片的該收容凹部露出的各個面貼附基板,從該晶片收容夾具使貼附至該基板的複數該晶片分離的基板貼附步驟;將貼附於該基板的複數該晶片以封裝樹脂進行封裝形成封裝基板的封裝步驟。
較佳為在該晶片收容夾具的複數該收容凹部的各者形成吸引孔;在該收容步驟,將收容於複數該收容凹部的各個該晶片通過該吸引孔進行吸引保持;在該基板貼附步驟,解除該晶片的吸引保持。 [發明的效果]
在本發明的一態樣的封裝基板的製造方法中,準備形成能夠分別收容晶片的複數收容凹部的晶片收容夾具。接著,將晶圓分割形成複數晶片,將形成的晶片收容於晶片收容夾具的收容凹部的各者。之後,在從複數晶片的收容凹部露出的各個面貼附基板,將複數的該晶片以封裝樹脂封裝,製造封裝基板。
其中,在晶片收容夾具,以對應基板上的晶片的被預定的配置的配置預先形成收容凹部。因此,將收容於晶片收容夾具的各收容凹部的複數晶片進行整理使其貼附於基板後,各晶片在該基板上以該預定的配置排列。亦即,使用晶片收容夾具後,因為在各收容凹部僅收容晶片而以預定的配置讓晶片排列,與以手工將各個晶片貼附於基板的情形相比較,極容易將晶片在預定的配置排列。
因此,藉由本發明,提供了一種封裝基板的製造方法,將複數晶片在預定的配置排列並貼附於基板能夠容易製造封裝基板。
參照圖式說明有關本發明的實施形態。本實施形態的封裝基板的製造方法中,將複數晶片在基板上以預定的配置排列貼附,將複數該晶片以封裝樹脂封裝形成封裝基板。圖9為表示本實施形態的封裝基板的製造方法的各步驟的流程的流程圖。以下,說明關於各步驟。
首先,實施將晶圓分割形成複數晶片的分割步驟S10。圖1為示意地表示晶圓1的斜視圖。晶圓1,例如,為由Si(矽)、SiC(矽碳化物)、GaN(氮化鎵)、GaAs(砷化鎵)、或其他半導體等的材料、或者藍寶石、玻璃、石英等的材料形成的略圓板狀的基板等。該玻璃,例如,為鹼玻璃、無鹼玻璃、蘇打石灰玻璃、鉛玻璃、硼矽酸玻璃、石英玻璃等。
在晶圓1的表面1a側,設定相互交叉的複數分割預定線3,在以分割預定線3畫分的各區域形成IC及LSI等的裝置5。將晶圓1沿著分割預定線3分割後,得到各個晶片。此外,為了形成薄型的晶片,在將晶圓1分割前將該晶圓1從裏面1b側研削並薄化也可以。
此外,在晶圓1的表面1a不形成裝置5也可以。例如,將藉由本實施形態的封裝基板的製造方法製造的封裝基板使用於加工裝置中的測試加工時,有在測試加工的加工結果跟裝置5的有無沒有關連的情形。亦即,有在由晶圓1形成的晶片13(圖3等參照)不需要裝置5的情形。
在晶圓1形成裝置5的成本很高,形成裝置5的晶圓1為高價值。因此,製造在測試加工使用的封裝基板時,為了刪減成本使用未形成裝置5的晶圓1也可以。
晶圓1的分割,例如,以具備圓環狀的削切刀片的削切裝置實施。或沿著分割預定線3對晶圓1照射雷射束藉由能夠雷射加工晶圓1的雷射加工裝置實施也可以。以下,以使用削切裝置的情形為例說明關於分割步驟S10,但分割步驟S10不限於此。
此外,分割晶圓1時,將在由金屬等形成的環狀框9以塞住該框9的開口的方式貼附的膠帶7預先貼附於晶圓1的裏面1b側,形成框單元11即可。此時,因為將晶圓1隔介著框9及膠帶7處理,晶圓1的處理變得容易。
又,因為將晶圓1分割形成的各個晶片接續膠帶7被支持,晶片的處理也容易。接著,將膠帶7在徑方向外側擴張後,因為形成的各個晶片間的間隔擴大,晶片的拾取也變得容易。
圖2為示意地表示分割步驟S10的斜視圖。在分割步驟S10使用的削切裝置2,具備隔介著膠帶7將晶圓1保持的吸盤(未圖示)、將保持於該吸盤的晶圓1削切的削切單元4。削切單元4具備以一端在轉軸殼體6可旋轉的方式收容的轉軸10、固定於轉軸10的另一端側的圓環狀的削切刀片12。
於轉軸殼體6,組入使轉軸10旋轉的馬達,以該馬達使轉軸10旋轉後,固定在轉軸10的削切刀片12旋轉。削切刀片12,具備以鋁等形成的環狀基台14、固定在該基台14外周的圓環狀磨石部16。磨石部16,以由鑽石等形成的研磨粒分散固定的結合材形成,藉由使從結合材露出的研磨粒接觸晶圓1來削切晶圓1。
削切單元4更具備覆蓋削切刀片12的刀片保護殼8。以削切刀片12將晶圓1削切時,對削切刀片12及晶圓1供應純水等的削切液。削切液,從將削切刀片12收於之間的一對削切液噴射噴嘴24供應至削切刀片12。於刀片保護殼8,設置一端連接至供水源20且另一端連接至供水管的供水管連接部22。
於刀片保護殼8,設置從該供水管連接部22對削切液噴射噴嘴24等供應削切液的供應路(未圖示)。以削切刀片12削切晶圓1後,產生加工熱及加工屑。此時,從削切液噴射噴嘴24等將削切液噴射至削切刀片12後,加工熱及加工屑藉由該削切液除去。
該保持載台、及削切單元4能夠在與晶圓1的表面1a平行的方向相對移動。亦即,能夠在垂直於加工進給方向(X軸方向)及該加工進給方向的分度進給方向相對移動。其中,轉軸10與該分度進給方向平行,削切刀片12能夠在與該分度進給方向垂直的面內旋轉。
分割步驟S10中,首先,將晶圓1以保持載台保持。接著,使該保持載台旋轉使分割預定線3方向一致於加工進給方向,使保持載台及削切單元4相對移動讓削切刀片12定位於分割預定線3的延長線上方。接著,使削切刀片12在旋轉方向18旋轉同時使削切單元4下降,將削切刀片12的下端的高度定位於比晶圓1的裏面1b還低,且比膠帶7的下面還高的高度位置。
之後,使保持載台及削切單元4沿著加工進給方向(X軸方向)相對移動後,藉由旋轉的削切刀片12沿著分割預定線3將晶圓1削切,在晶圓1形成分割溝3a。之後,使削切單元4及保持載台沿著分度進給方向相對移動,同樣沿著其他鄰接的分割預定線3將晶圓1接著削切。
接著,沿著依一個方向的所有分割預定線3將晶圓1分割後,使保持載台旋轉,使沿著晶圓1的其他方向的分割預定線3一致於加工進給方向。再來,同樣沿著依該其他方向的分割預定線3將晶圓1削切形成分割溝3a。藉此,沿著所有分割預定線3將晶圓1分割後,形成複數晶片。
分割步驟S10的接下來實施收容步驟S20。圖3為示意地表示收容步驟S20的斜視圖。收容步驟S20中,首先,準備形成能夠分別收容由分割步驟S10形成的晶片13的複數收容凹部28的晶片收容夾具26。圖3包含示意地表示晶片收容夾具26的斜視圖。在此,說明關於晶片收容夾具26。
晶片收容夾具26,例如,以聚醯胺樹脂、丙烯酸樹脂、環氧樹脂、聚碳酸酯、聚丙烯、ABS樹脂(acrylonitrile-butadiene-styrene copolymer)等的材料形成。晶片收容夾具26,例如,藉由射出成形機及3D印刷機等製造。但是,關於晶片收容夾具26的材質及成型方法沒有特別限定。
晶片收容夾具26,在上面具有對應由本實施形態的封裝基板的製造方法製造的封裝基板中的各晶片的配置的配置的複數收容凹部28。各收容凹部28的形狀統一,具有對應晶片13的平面形狀的形狀的平面形狀,深度比晶片13的厚度小。
圖4示意地表示收容晶片13的晶片收容夾具26的剖面圖。如圖4所示,在晶片收容夾具26的內部,形成於各收容凹部28下方形成的成為吸引路的空間32、連接各收容凹部28的底面及該空間32的吸引孔30。又,晶片收容夾具26的外周面,連接有一端連接至空間32且另一端連接至圖未示的吸引源的吸引管34。
收容步驟S20中,將由分割步驟S10形成的複數晶片13收容於晶片收容夾具26的收容凹部28的各者。圖3示意地表示收容於晶片13於收容凹部28的樣子。
收容步驟S20中,以接著說明的基板貼附步驟S30將貼附於基板15(圖6等參照)的表面13a朝向上方,以使裏面13b側面對收容凹部28的底面的方向將晶片13收容於收容凹部28。使形成裝置5的晶片13收容於收容凹部28時,作業者需要留意在基板15貼附晶片13時的方向。
另一方面,將未形成裝置5的晶片13收容於收容凹部28時,作業者不必留意晶片13的方向及表裏面而僅將晶片13收容於收容凹部28就好了。亦即,不必考慮晶片13的方向及位置、各晶片13的配置等而快速進行作業。因此,與在基板15上將晶片13分別以手工配置的情形相比較,作業者的負擔能夠大幅地減輕,作業時間也大幅地縮短。還有,也不會產生晶片13的配置錯位等的錯誤。
在收容步驟S20中,在晶片收容夾具26的所有收容凹部28收容晶片13後,通過吸引管34、空間32、吸引孔30吸引各晶片13後,各晶片13被吸引固定於晶片收容夾具26。圖5為示意地表示在各收容凹部28收容複數晶片13的晶片收容夾具26的斜視圖。如圖5所示,貼附於各晶片13的基板15的表面13a在上方露出。
本實施形態的封裝基板的製造方法中,接著實施基板貼附步驟S30。圖6為示意地表示基板貼附步驟S30的斜視圖。基板貼附步驟S30中,在從複數晶片13的收容凹部28露出的各個面(表面13a)貼附基板15。亦即,所有的晶片13在表面13a貼附於基板15。
在此說明有關基板15。基板15,例如,為模仿封裝裝置中包含的配線基板或該配線基板的平板。例如,製造用於測試加工的封裝基板時,有根據測試加工的內容而不在基板15使用高價的配線基板也可以的情形。此時,若使用模仿未形成配線的該配線基板的平板,則能夠低價製造用於測試加工的封裝基板。
在貼附於基板15的複數晶片13的表面15a,例如,設置晶片13的貼附黏著劑層(未圖示)。或者,在貼附於複數晶片13的該基板15的表面13a的各者設置黏著劑層也可以。
基板貼附步驟S30中,首先,將基板15定位於晶片收容夾具26上方。此時,使基板15的表面15a朝向晶片收容夾具26。接著,使基板15下降,藉由黏著劑層在基板15的表面15a貼附複數晶片13。接著,從晶片收容夾具26使在基板15貼附的複數晶片13分離。其中,晶片13吸引保持在晶片收容夾具26時,在使晶片13分離時從晶片收容夾具26解除晶片13的吸引保持。
此外,基板貼附步驟S30中,相對於成為被貼附面的表面15a朝向上方的基板15,藉由使收容晶片13的晶片收容夾具26下降,將晶片13貼附於基板也可以。此時,因為使晶片收容夾具26的晶片13露出的面朝向下方並下降至基板15,以晶片13不落下的方式吸引保持晶片13即可。接著,在基板15貼附複數晶片13後,在使晶片收容夾具26上升時,先解除晶片13的吸引保持。
圖7為示意地表示貼附複數晶片13的基板15的斜視圖。在基板15之上,複數晶片13以預定的配置貼附。晶片13包含裝置5而基板15為配線基板時,在基板貼附步驟S30中,各裝置5的電極等連接至該配線基板的電極。
本實施形態的封裝基板的製造方法中,接著,實施將貼附於基板15的複數晶片13以封裝樹脂進行封裝形成封裝基板的封裝步驟S40。封裝步驟S40中,將貼附於基板15的複數晶片13以封裝樹脂進行封裝形成封裝基板。封裝步驟S40,以圖8(A)及圖8(B)示意地表示的封裝裝置36實施。
封裝裝置36,具備能夠將在基板15的表面15a上貼附的複數晶片13進行整理並覆蓋的模框部40、連接至該模框部40的注入路38。通過該注入路38在模框部40的內部流入液狀的封裝樹脂材料,將該模框部40的內部以封裝樹脂材料充満,使該封裝樹脂材料硬化後,能夠形成封裝樹脂17。例如,封裝樹脂材料,為將環氧樹脂為主成份混入填料的材料,被加熱並液狀化而被注入。
模框部40,具有比貼附於基板15的表面15a的複數晶片13的區域還大的開口,作為對應形成的封裝樹脂17的形狀的形狀。該開口在全周形成相同平面狀。模框部40的內部空間為長方體狀,從該內部空間的該開口起算的深度比晶片13的厚度還大。
封裝步驟S40中,將基板15在平坦的載台面上載置。此時,將基板15的裏面15b側朝向該載台面,使貼附複數晶片13的表面15a在上方露出。接著,將貼附至基板15的表面15a的複數晶片13以凹狀的模框部40覆蓋,同時將該模框部40在基板15之上載置。此時,模框部40,在開口的全周接觸基板15的表面15a,以基板15及模框部40包圍的區域被封閉。
圖8(A)為示意地表示模框部40載置於基板15,藉由模框部40覆蓋複數晶片13的狀態的剖面圖。封裝步驟S40中,接著從注入路38將液狀的封裝樹脂材料注入模框部40的內部空間,將該內部空間以該封裝樹脂材料填滿。接著,將封裝樹脂材料硬化後,構成封裝基板的封裝樹脂17形成於基板15上。圖8(B)為示意地表示在基板15上形成的封裝樹脂17等的剖面圖。
之後,將模框部40從基板15上除去後,留下封裝基板19。圖8(C)為示意地表示以本實施形態的封裝基板的製造方法製造的封裝基板19的剖面圖。將該封裝基板19分割後,形成各個封裝晶片。
形成的封裝晶片實裝於電子機器使用。此外,分割封裝基板19前,將該封裝基板19從封裝樹脂17側事先研削並薄化後,能夠形成薄型的封裝晶片。又,在包含於封裝基板19的晶片13未形成裝置5時,形成的封裝基板19作為試用加工條件的測試加工的被加工物為最適合。
如同以上說明,使用晶片收容夾具26時,與以手工將晶片13貼附於基板15的情形相比較,能夠以預定的配置將晶片13容易且高精度地貼附於基板15。亦即,根據本實施形態的封裝基板的製造方法,能夠將封裝基板19容易且短時間地製造。
此外,本發明並不限定於上述實施形態的記載,可進行各種變更實施。例如,上述實施形態的封裝基板的製造方法中,雖說明關於晶片收容夾具26將各晶片13吸引保持的情形,但本發明的一態樣不限於此。亦即,晶片收容夾具26所致的晶片13的保持方法不限於吸引保持。例如,晶片收容夾具26,在各收容凹部28的底面設置一對電極也可以、藉由控制該一對電極的電位將晶片13靜電吸附也可以。
上述實施形態的構造、方法等,只要不脫離本發明的目的範圍,能夠進行適宜變更並實施。
1:晶圓 1a:表面 1b:裏面 3:分割預定線 3a:分割溝 5:裝置 7:膠帶 9:框 11:框單元 13:晶片 13a:表面 13b:裏面 15:基板 15a:表面 15b:裏面 17:封裝樹脂 19:封裝基板 2:削切裝置 4:削切單元 6:轉軸殼體 8:刀片保護殼 10:轉軸 12:削切刀片 14:基台 16:磨石部 18:旋轉方向 20:供水源 22:供水管連接部 24:削切液噴射噴嘴 26:晶片收容夾具 28:收容凹部 30:吸引孔 32:空間 34:吸引管 36:封裝裝置 38:注入路 40:模框部
[圖1]示意地表示晶圓的斜視圖。 [圖2]示意地表示分割步驟的斜視圖。 [圖3]示意地表示收容步驟的斜視圖。 [圖4]示意地表示收容於晶片收容夾具的晶片的剖面圖。 [圖5]示意地表示收容於晶片收容夾具的晶片的斜視圖。 [圖6]示意地表示基板貼附步驟的斜視圖。 [圖7]示意地表示在基板上的預定位置分別貼附的複數晶片的斜視圖。 [圖8]圖8(A)為示意地表示封裝步驟的準備階段的剖面圖、圖8(B)為示意地表示封裝步驟的剖面圖、圖8(C)為示意地表示封裝基板的剖面圖。 [圖9]表示封裝基板的製造方法的各步驟的流程的流程圖。
13:晶片
13a:表面
13b:裏面
26:晶片收容夾具
28:收容凹部
30:吸引孔

Claims (2)

  1. 一種封裝基板的製造方法,具有: 將晶圓分割形成複數晶片的分割步驟; 準備形成能夠分別收容該晶片的複數收容凹部的晶片收容夾具,將由該分割步驟形成的複數該晶片收容至該晶片收容夾具的該收容凹部的各者的收容步驟; 在從複數該晶片的該收容凹部露出的各個面貼附基板,從該晶片收容夾具使貼附至該基板的複數該晶片分離的基板貼附步驟; 將貼附於該基板的複數該晶片以封裝樹脂進行封裝形成封裝基板的封裝步驟。
  2. 如請求項1記載的封裝基板的製造方法,其中,在該晶片收容夾具的複數該收容凹部的各者形成吸引孔; 在該收容步驟,將收容於複數該收容凹部的各個該晶片通過該吸引孔進行吸引保持; 在該基板貼附步驟,解除該晶片的吸引保持。
TW110118841A 2020-05-26 2021-05-25 封裝基板的製造方法 TW202213550A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-091381 2020-05-26
JP2020091381A JP2021190462A (ja) 2020-05-26 2020-05-26 パッケージ基板の製造方法

Publications (1)

Publication Number Publication Date
TW202213550A true TW202213550A (zh) 2022-04-01

Family

ID=78672747

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110118841A TW202213550A (zh) 2020-05-26 2021-05-25 封裝基板的製造方法

Country Status (4)

Country Link
JP (1) JP2021190462A (zh)
KR (1) KR20210146212A (zh)
CN (1) CN113725138A (zh)
TW (1) TW202213550A (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5709370B2 (ja) 2009-11-26 2015-04-30 株式会社ディスコ 切削装置及び切削方法
JP5465042B2 (ja) 2010-03-01 2014-04-09 株式会社ディスコ パッケージ基板の加工方法
JP5961055B2 (ja) 2012-07-05 2016-08-02 日東電工株式会社 封止樹脂シート、電子部品パッケージの製造方法及び電子部品パッケージ

Also Published As

Publication number Publication date
KR20210146212A (ko) 2021-12-03
JP2021190462A (ja) 2021-12-13
CN113725138A (zh) 2021-11-30

Similar Documents

Publication Publication Date Title
JP2009010178A (ja) ウェーハの加工方法
TWI790395B (zh) 載板的去除方法
TW201841267A (zh) 半導體封裝件之製造方法
CN111463162B (zh) 载体板的去除方法
TW202213550A (zh) 封裝基板的製造方法
TWI805872B (zh) 晶圓的加工方法
TWI782189B (zh) 剝離方法
JP2014053352A (ja) ウエーハの加工方法
TW202220039A (zh) 載板之除去方法
TW202037459A (zh) 附基台刀片
JP7110014B2 (ja) ウェーハの加工方法
JP2014053350A (ja) ウエーハの加工方法
JP2013016568A (ja) バイト切削装置
JP7394664B2 (ja) 被加工物の加工方法及びチップ搬送用治具
TWI845749B (zh) 載板之除去方法
US11133220B2 (en) Manufacturing method of packages
JP7511979B2 (ja) キャリア板の除去方法
US20220380564A1 (en) Resin sheet, manufacturing method of resin sheet, and resin covering method
JP5356896B2 (ja) 半導体装置の製造方法
JP2023104445A (ja) ウェーハの加工方法
TW202322234A (zh) 封裝元件的製造方法
JP2000195878A (ja) ウェーハ搬送・固定治具及び半導体装置の製造方法
TW202238861A (zh) 封裝元件的製造方法
JP2022083700A (ja) ウェーハの加工方法
KR20210024960A (ko) 캐리어판의 제거 방법