TW202133168A - 對記憶體裝置進行編程的方法 - Google Patents
對記憶體裝置進行編程的方法 Download PDFInfo
- Publication number
- TW202133168A TW202133168A TW109110832A TW109110832A TW202133168A TW 202133168 A TW202133168 A TW 202133168A TW 109110832 A TW109110832 A TW 109110832A TW 109110832 A TW109110832 A TW 109110832A TW 202133168 A TW202133168 A TW 202133168A
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- controller
- programming
- memory plane
- programming state
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3454—Arrangements for verifying correct programming or for detecting overprogrammed cells
- G11C16/3459—Circuits or methods to verify correct programming of nonvolatile memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
- G06F3/0607—Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5621—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
- G11C11/5628—Programming or writing circuits; Data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5671—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge trapping in an insulator
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50004—Marginal testing, e.g. race, voltage or current testing of threshold voltage
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/88—Masking faults in memories by using spares or by reconfiguring with partially good memories
- G11C29/883—Masking faults in memories by using spares or by reconfiguring with partially good memories using a single defective memory device with reduced capacity, e.g. half capacity
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0409—Online test
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/56—Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
- G11C2211/564—Miscellaneous aspects
- G11C2211/5642—Multilevel memory with buffers, latches, registers at input or output
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/56—Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
- G11C2211/564—Miscellaneous aspects
- G11C2211/5644—Multilevel memory comprising counting devices
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Computer Hardware Design (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
一種記憶體裝置,包括多個記憶體平面、列驅動器和控制器。一種對記憶體裝置進行編程的方法,包括:在編程操作中,列驅動器向多個記憶體平面中的第一記憶體平面中的多個記憶體單元施加編程脈衝;在列驅動器向多個記憶體單元施加編程脈衝之後,控制器驗證多個記憶體單元是否已經達到預定的編程狀態;以及,如果在多個記憶體單元以及被驗證了預定次數之後該多個記憶體單元中的預設數量的記憶體單元是否還未達到預定的編程狀態,則控制器失能第一記憶體平面。
Description
本發明涉及記憶體控制,並且具體涉及對多記憶體平面記憶體裝置進行編程的方法。
非揮發性記憶體已廣泛用於個人電腦、電信、消費電子和其它領域。電可擦除可編程唯讀記憶體(EEPROM)和快閃記憶體是其中最廣泛使用的非揮發性記憶體。
根據記憶體陣列的結構配置,可以將記憶體裝置分為單記憶體平面類型和多記憶體平面類型。單記憶體平面類型記憶體裝置包括被組織成單個記憶體平面的記憶體陣列,而多記憶體平面類型記憶體裝置包括被組織成多個記憶體平面的記憶體陣列。當對多記憶體平面類型記憶體裝置進行編程時,可以同時對兩個或更多個記憶體平面進行編程以提高編程效率。然而,當多記憶體平面類型記憶體裝置包含有缺陷的記憶體平面時,普通記憶體平面和有缺陷的記憶體平面都將被重複編程,以試圖將資料編程到有缺陷的記憶體平面中,因而降低編程速度、降低編程效率、並且增加正常記憶體平面中的編程干擾。
根據一個實施例,一種記憶體裝置包括多個記憶體平面、列驅動器和控制器。一種對記憶體裝置進行編程的方法,包括:在編程操作中,列驅動器向多個記憶體平面中的第一記憶體平面的多個記憶體單元施加編程脈衝;在列驅動器向多個記憶體單元施加編程脈衝之後,控制器驗證該多個記憶體單元是否已經達到預定編程狀態;以及,如果在該多個記憶體單元已經被驗證了預定次數之後,該多個記憶體單元中的預定數量的記憶體單元還未達到預定的編程狀態,則該控制器失能該第一記憶體平面。
儘管將參照二維NAND快閃記憶體器件來描述本發明的實施例,但是應當理解,本發明構思的實施例不限於此配置,而是還可應用於三維NAND快閃記憶體記憶體裝置。另外,在不脫離本發明的範圍的情況下,本發明可適用於其它非揮發性記憶體裝置,例如,電子可抹除可編程化唯讀記憶體(electrically erasable programmable read only memory, EEPROM)、NOR快閃記憶體、相變隨機存取記憶體(phase-change RAM, PRAM)、磁隨機存取記憶體(magnetic RAM, MRAM)、電阻隨機存取記憶體(resistive RAM, RRAM)、鐵電隨機存取記憶體(ferroelectric RAM, FRAM)等。
第1圖是根據本發明的實施例的記憶體裝置1的方塊圖。記憶體裝置1具有雙記憶體平面結構,並且可以包括控制器10、電壓產生電路11、列驅動器12、行驅動器131、132和記憶體平面141、142。儘管在該實施例中使用了雙記憶體平面結構,但是應當理解,在本發明的範圍內也可以採用其它數量的記憶體平面。可以同時對記憶體平面141、142進行編程。在進行編程之後,如果記憶體平面141或記憶體平面142已被驗證失敗達到預定次數,則列驅動器12可以將失敗的記憶體平面141或142失能以進行後續編程。將失敗的記憶體平面的失能減少了嘗試對其進行編程所花費的時間,並減少了操作記憶體平面中的編程干擾。
控制器10可以耦接到電壓產生電路11和行驅動器131、132。電壓產生電路11可以耦接到列驅動器12。列驅動器12可以經由串選擇線SSL1、字線WL1(1)到WL1(N)以及接地選擇線GSL1耦接到記憶體平面141,N是正整數,例如,N = 64。列驅動器12可以經由串選擇線SSL2、字線WL2(1)至WL2(N)以及接地選擇線GSL2耦接到記憶體平面142。行驅動器131可以經由位元線BL1(1)到BL1(M)耦接到記憶體平面141,M是正整數,例如,M = 8192。行驅動器132可以經由位元線BL2(1)至BL2(M)耦接到記憶體平面142。每一記憶體平面141、142可以包含多個區塊,每個區塊可以包含多個頁面,並且每個頁面可以包含記憶體單元的陣列。記憶體平面141中的記憶體單元的陣列可以通過字線WL1(1)到WL1(N)以及位元線BL1(1)至BL1(M)進行定址,並且記憶體平面142中的記憶體單元的陣列可以通過字線WL2(1)至WL2(N)以及位元線BL2(1)到BL2(M)進行定址。
控制器10可以與外部主機進行通信以接收資料以便存儲在記憶體平面141、142中並發送從記憶體平面141、142獲取的資料。控制器10可以從外部主機接收命令、位址或資料並且產生行位址訊號Scadr1、Scadr2、列位址訊號Sradr以及電壓控制訊號Svc。根據來自控制器10的電壓控制訊號Svc,電壓產生電路11可以產生用於讀取、編程、擦除和驗證操作的電壓。電壓產生電路11產生的電壓可能超過提供給記憶體裝置1的電源電壓。列驅動器12可以根據來自控制器10的列位址訊號Sradr而操作,以便選擇用於讀取、編程、擦除和驗證操作的字線。行驅動器131、132可以根據來自控制器10的行位址訊號Scadr1、Scadr2而操作,以便產生位元線訊號以選擇用於讀取、編程、擦除和驗證操作的位元線。在編程操作中,電壓產生電路11可以使用電源電壓(例如,3.3V)來產生編程電壓(例如,20V)和編程通過電壓(例如,10V),列驅動器12可以向所選擇的字線施加具有編程電壓的幅度的編程脈衝,向未選定的字線施加編程通過電壓,向串選擇線SSL1、SSL2施加電源電壓,以及向接地選擇線GSL1、GSL2施加接地電壓,並且行驅動器131、132可以向所選擇的位元線施加接地電壓(例如,0V),以及向未選定的位元線施加電源電壓。在驗證操作中,電壓產生電路11可以產生合適的驗證電壓,列驅動器12可以將合適的驗證電壓施加到所選擇的字線,將電源電壓施加到串選擇線SSL1、SSL2,並且將電源電壓施加到接地選擇線GSL1、GSL2,並且行驅動器131、132可以將接地電壓施加到未選擇的位元線,並且將電源電壓分別施加到記憶體平面141、142的被選擇的位元線以便在所選擇的位元線上從所選擇的記憶體單元中讀取資料。如果讀取到的資料是不正確的,則控制器10可以將所選擇的記憶體單元驗證為失敗,而如果讀取到的資料是正確的,則控制器10可以將所選擇的記憶體單元驗證為通過。
第2圖是記憶體平面141、142中的頁面的示意圖。該頁面可以包括記憶體單元C(1,1)至C(M,N)、串選擇單元Css(1)至Css(M)以及接地選擇單元Cgs(1)至Cgs(M)。記憶體單元C(1,1)至C(M,N)可以是浮閘電晶體或電荷捕獲電晶體,並且記憶體單元C(1,1)至C(M,N)、串選擇單元Css(1)至Css(M)以及接地選擇單元Cgs(1)至Cgs(M)中的每一個可以包括控制端、第一端和第二端。串選擇線SSLn可以耦接到串選擇單元Css(1)至Css(M)的控制端,並且位元線BL(1)到BL(M)可以分別耦接到串選擇單元Css(1)至Css(M)的第一端。記憶體單元C(1,1)至C(M,N)可以佈置成耦接至相應字線WL(1)至WL(N)的記憶體單元的列。字線WL(1)至WL(N)可以分別耦接至第一列的記憶體單元C(1,1)至C(M,1)的控制端、耦接至第N列的記憶體單元C(1,N)至C(M,N)的控制端,並且記憶體單元C(1,1)至C(M,1)的第一端可以分別耦接到串選擇單元Css(1)到Css(M)的第二端。接地選擇線GSLn可以耦接到接地選擇單元Cgs(1)至Cgs(M)的控制端,接地選擇單元Cgs(1)至Cgs(M)的第一端可以分別耦接到記憶體單元C(1,N)至C(M,N)的第二端,並且接地選擇單元Cgs(1)到Cgs(M)的第二端可以耦接到接地端。接地端可以提供接地電壓。
記憶體單元C(1,1)至C(M,N)可以是單級單元(single-level cell, SLC)類型、多級單元(multi-level cell, MLC)類型、三級單元(triple-level cell, TLC)類型、四級單元(quad-level cell, QLC)類型、五級單元(penta-level cell, PLC)類型或更高級別類型。每個記憶體單元C(M,N)可以保持Q個可能的資料狀態之一,其中,Q是等於或大於2的正整數,例如,對於SLC,Q = 2,對於MLC,Q = 4,對於TLC,Q = 8,對於QLC,Q = 16,並且對於PLC,Q = 32。Q個可能的資料狀態可以包括擦除狀態S(0)和編程狀態S(1)至S(Q-1),其中,編程狀態S(1)是最低編程狀態,而編程狀態S(Q-1)處於最高編程狀態。在一個示例中,TLC可以被編程為8種可能的資料狀態之一,其中,編程狀態S(1)是最低編程狀態,而編程狀態S(7)是最高編程狀態。
記憶體單元C(1,1)至C(M,N)可以起初設置為擦除狀態S(0),並且稍後,可以對記憶體單元C(1,1)至C(M,N)執行一系列編程驗證操作,以便將其編程為相應的目的編程狀態。一系列編程驗證操作可以從最低編程狀態S(1)開始,然後進行到較高的編程狀態,直到所選擇的記憶體單元的臨界值電壓達到相應的目的編程狀態的相應驗證電壓電平為止。在一些實施例中,可以將驗證電壓分別選擇作為編程狀態S(1)至S(Q-1)的臨界值電壓分佈曲線的最小臨界值電壓。每個編程驗證操作可以包括編程操作和後續的驗證操作。在編程操作中,可以選擇記憶體單元C(1,1)至C(M,N)中的一些並且按照從第一列到第N列、或者從第N列到第一列的逐列方式編程到編程狀態中。在後續的驗證操作中,控制器10可以按照從第一列到第N列或者從第N列到第一列的逐列方式來驗證所選擇的記憶體單元是否已經達到編程狀態。通過這種方式,可以將記憶體單元C(1,1)至C(M,N)編程到相應的目的編程狀態中。
第3圖是行驅動器131、132和控制器10的方塊圖。每一行驅動器131、132可以包括頁面緩衝器301至30n、失敗位元計數器321至32n、以及行解碼器341至34n。控制器10可以包括加法器36。在一些實施例中,行驅動器131、132還可以包括感測放大器,以檢測來自所選擇的位元線的電流,從而分別從記憶體平面141、142讀取資料。頁面緩衝器301至30n可以分別耦接至失敗位元計數器321至32n。失敗位元計數器321至32n可以分別耦接至行解碼器341至34n。行解碼器341至34n可以耦接至加法器36。在一些實施例中,加法器36可以位於每一行驅動器131、132中,並且可以耦接至控制器10。
當驗證記憶體平面141、142的編程狀態S(q)時,行解碼器341至34n可以在行位址訊號Scadr1、Scadr2中接收行位址,以選擇記憶體平面141、142的位元線,從而從分別從記憶體平面141、142的頁面中的所選擇的記憶體單元中獲取資料到頁面緩衝器301至30n。失敗位元計數器321至32n可以分別對記憶體平面141、142的頁面中被驗證為失敗的記憶體單元的數量進行計數,以便產生頁面失敗位元計數。加法器36可以累加記憶體平面141的所有頁面的頁面失敗位元計數以產生第一記憶體平面失敗位元計數,並且累加記憶體平面142的所有頁面的頁面失敗位元計數以產生第二記憶體平面失敗位元計數。如果第一記憶體平面失敗位元計數小於預設的記憶體平面失敗位元計數,則控制器10可以將記憶體平面141驗證為通過,而如果第一記憶體平面失敗位元計數超過預設的記憶體平面失敗位元計數,則控制器10可以將記憶體平面141驗證為失敗。類似地,如果第二記憶體平面失敗位元計數小於預設的記憶體平面失敗位元計數,則控制器10可以將記憶體平面142驗證為通過,而如果第二記憶體平面失敗位元計數超過預設的記憶體平面失敗位元計數,則控制器10可以將記憶體平面142驗證為失敗。當記憶體平面141、142被驗證為失敗達到預定次數(例如,4次)時,控制器10可以失能記憶體平面141、142。當記憶體平面141、142被驗證為失敗達到預定次數之前被驗證為通過時,控制器10可以繼續將記憶體平面141、142編程到下一編程狀態S(q+1)中。
當記憶體平面141和/或記憶體平面142被驗證為通過時,控制器10可以產生用於指示編程通過的失敗位元通過訊號,而當記憶體平面141和記憶體平面142都被驗證為失敗時,控制器10可以產生用於指示編程失敗的失敗位元通過訊號。該失敗位元通過訊號可以用於判斷是否繼續對記憶體裝置1進行編程。在一些實施例中,控制器10可以將失敗位元通過訊號設置為高邏輯以繼續對記憶體裝置1進行編程,而將失敗位元通過訊號設置為低邏輯以停止對記憶體裝置1進行編程。在一些實施例中,控制器10還可以在退出編程驗證操作時產生用於表示編程結果的狀態報告。當記憶體平面141、142中的至少一個記憶體平面完成最高狀態S(Q-1)的編程時,狀態報告可以表示編程通過。當在完成最高狀態S(Q-1)的編程之前兩個記憶體平面141、142都被失能時,狀態報告可以表示編程失敗。當施加到記憶體裝置1的編程脈衝超過最大編程脈衝計數時,狀態報告可以表示編程失敗。
第4圖是控制器10中的選擇電路的示意圖。控制器10可以包括及閘41和42以分別控制對記憶體平面141和142的存取。及閘41可以接收記憶體平面位址訊號Sap1、失敗位元通過訊號Sfbp以及記憶體平面失能訊號Sdisp1,以產生記憶體平面選擇訊號Ssp1。及閘42可以接收記憶體平面位址訊號Sap2、失敗位元通過訊號Sfbp以及記憶體平面失能訊號Sdisp2,以產生記憶體平面選擇訊號Ssp2。控制器10可以根據記憶體平面選擇訊號Ssp1來產生行位址訊號Scadr1,根據記憶體平面選擇訊號Ssp2來產生行位址訊號Scadr2,以及根據記憶體平面選擇訊號Ssp1、Ssp2來產生列位址訊號Sradr。在一些實施例中,當確定失能記憶體平面141時,控制器10可以將記憶體平面失能訊號Sdisp1設置為低邏輯,及閘41可以根據記憶體平面失能訊號Sdisp1來通過將記憶體平面選擇訊號Ssp1設置為低邏輯來阻擋記憶體平面選擇訊號Ssp1,並且控制器10可以產生列位址訊號Sradr和行位址訊號Scadr1以取消選擇記憶體平面141的字線WL1(1)至WL1(N)以及位元線BL1(1)至BL1(M)。同樣,當確定失能記憶體平面142時,控制器10可以將記憶體平面失能訊號Sdisp2設置為低邏輯,及閘42可以根據記憶體平面失能訊號Sdisp2通過將記憶體平面選擇訊號Ssp2設置為低邏輯來阻擋記憶體平面選擇訊號Ssp2,並且控制器10可以產生列位址訊號Sradr和行位址訊號Scadr2以取消選擇記憶體平面142的字線WL2(1)至WL2(N)以及位元線BL2(1)至BL2(M)。
在一些實施例中,及閘41可以接收第一區塊位址訊號來代替記憶體平面位址訊號Sap1以產生第一區塊選擇訊號,並且及閘42可以接收第二區塊位址訊號來代替記憶體平面位址訊號Sap2以產生第二區塊選擇訊號。控制器10可以根據第一區塊選擇訊號來產生行位址訊號Scadr1,根據第二區塊選擇訊號來產生行位址訊號Scadr2,並且根據第一區塊選擇訊號和第二區塊選擇訊號來產生列位址訊號Sradr。在一些實施例中,當確定失能記憶體平面141時,控制器10可以將記憶體平面失能訊號Sdisp1設置為低邏輯,及閘41可以響應於記憶體平面失能訊號Sdisp1,通過將第一區塊選擇訊號設置為低邏輯來阻擋第一區塊選擇訊號,並且控制器10可以產生列位址訊號Sradr和行位址訊號Scadr1以取消選擇記憶體平面141的字線WL1(1)至WL1(N)和位元線BL1(1)至BL1(M)。類似地,當確定失能記憶體平面142時,控制器10可以將記憶體平面失能訊號Sdisp2設置為低邏輯,及閘42可以響應於記憶體平面失能訊號Sdisp2,通過將第二區塊選擇訊號設置為低邏輯來阻擋第二區塊選擇訊號,並且控制器10可以產生列位址訊號Sradr和行位址訊號Scadr2以取消選擇記憶體平面142的字線WL2(1)至WL2(N)以及位元線BL2(1)至BL2(M)。
控制器10可以利用編程狀態計數器q、失敗驗證計數Cvf1、Cvf2以及編程脈衝計數Cp來產生記憶體平面失能訊號Sdisp1、Sdisp2,以控制對記憶體平面141、142的存取。編程狀態計數器q可以是範圍介於1和(Q-1)之間的正整數。失敗驗證計數Cvf1、Cvf2可以是範圍介於1和最大失敗計數Cvmax(q)之間的正整數。最大失敗計數Cvmax(q)可以定義在失能記憶體平面之前執行對編程狀態S(q)的驗證的最大次數,並且可以專門針對編程狀態S(q)。例如,可以為編程狀態S(1)至S(7)分別分配最大失敗計數Cvmax(1)至Cvmax(7)。最大失敗計數Cvmax(q)可以是大於1的正整數,並且可以在製造設定期間設置。編程脈衝計數Cp可以是範圍介於1和最大編程脈衝計數Cpmax之間的正整數。最大編程脈衝計數Cpmax可以定義向記憶體平面141、142施加編程脈衝的最大次數,並且可以是大於1的正整數並且在製造設定期間設置。
當記憶體平面141、142被驗證為失敗達到如由最大失敗計數Cvmax(q)所定義的預定次數時,控制器10可以失能記憶體平面141、14進行後續編程,從而加快資料編程並減少在操作記憶體平面中的編程干擾。
第5圖是對記憶體裝置1進行編程的方法500的流程圖。該方法500包括步驟S502至S542,對記憶體平面141、142執行多記憶體平面編程,並根據記憶體平面141、142的相應的失敗驗證計數Cvf1、Cvf2來失能記憶體平面141、142。步驟S502至S508用於編程和驗證記憶體裝置1。步驟S512至S516用於判斷是否失能記憶體平面141。步驟S522至S526用於判斷是否失能記憶體平面142。步驟S532至S536用於完成對啟用編程的記憶體平面141、142的編程。步驟S540和S542用於根據編程脈衝計數Cp來失能記憶體裝置1的編程程序。任何合理的步驟改變或調整都落在本公開內容的範圍內。步驟S502至S542解釋如下:
步驟S502: 控制器10對編程脈衝計數Cp、失敗驗證計數Cvf1、Cvf2和編程狀態計數器q進行重置;
步驟S504: 列驅動器12將編程脈衝施加到記憶體平面141、142;
步驟S506: 控制器10遞增編程脈衝計數Cp;
步驟S508: 控制器10驗證記憶體平面141、142的編程狀態S(q);
步驟S510: 控制器10已將記憶體平面141驗證為失敗;
步驟S512: 控制器10判斷失敗驗證次數Cvf1是否小於最大失敗次數Cvmax(q);如果是,則執行步驟S514;而如果否,則執行步驟S516;
步驟S514: 控制器10遞增失敗驗證計數Cvf1;執行步驟S540;
步驟S516: 控制器10失能記憶體平面141;執行步驟S540;
步驟S520: 控制器10已將記憶體平面142驗證為失敗;
步驟S522: 控制器10判斷失敗驗證計數Cvf2是否小於最大失敗計數Cvmax(q);如果是,則執行步驟S524;而如果否,則執行步驟S526;
步驟S524: 控制器10遞增失敗驗證計數Cvf2;執行步驟S540;
步驟S526: 控制器10失能記憶體平面142;執行步驟S540;
步驟S530: 控制器10已將記憶體平面141或142驗證為通過;
步驟S532: 控制器10判斷編程狀態S(q)是否小於最高編程狀態S(Q-1)?如果是,則執行步驟S534,而如果否,則執行步驟S536;
步驟S534: 控制器10遞增編程狀態S(q),並且對失敗驗證計數Cvf1、Cvf2進行重置;執行步驟S540;
步驟S536: 控制器10產生用於指示編程通過的狀態報告;退出方法500;
步驟S540: 控制器10判斷編程脈衝計數Cp是否小於最大編程脈衝計數Cpmax;如果是,則執行步驟S504,而如果否,則執行步驟S542;
步驟S542: 控制器10產生用於指示編程失敗的狀態報告;退出方法500。
可以使用記憶體裝置1和TLC記憶體單元來舉例說明方法500,以描述步驟的細節。在啟動多記憶體平面編程時,對記憶體平面141、142初始化以進行編程。控制器10將記憶體平面失能訊號Sdisp1、Sdisp2和失敗位元通過訊號Sfbp設置為高邏輯,並且設置編程脈衝計數Cp、失敗驗證計數Cvf1、Cvf2以及編程狀態計數器q(S502)。在一些實施例中,編程脈衝計數Cp和失敗驗證計數Cvf1、Cvf2可以被重置為0(Cp = 0,Cvf1 = 0,Cvf2 = 0),並且編程狀態計數器q可以被重置為1(q = 1)。接下來,列驅動器12將編程脈衝施加到記憶體平面141、142的被選擇的字線(S504),並且控制器10將編程脈衝計數Cp遞增1(Cp = 1)(S506)。控制器10驗證記憶體平面141、142的記憶體單元是否已經達到編程狀態S(1)(S508)。如果多於預設數量的記憶體平面141、142的記憶體單元未能達到編程狀態S(1),則控制器10將記憶體平面141、142驗證為失敗。如果少於記憶體平面141、142的記憶體單元的預設數量未能達到編程狀態S(1),則控制器10將記憶體平面141、142驗證為通過。
如果控制器10已經將記憶體平面141驗證為失敗(S510),則控制器10接下來判斷失敗驗證計數Cvf1是否小於編程狀態S(1)的最大失敗計數Cvmax(1)(S512)。在一些實施例中,最大失敗計數Cvmax(1)可以是4。如果失敗驗證計數Cvf1(Cvf1=0)小於最大失敗計數Cvmax(1)(Cvmax(1)= 4),則控制器10對失敗驗證計數Cvf1遞增1(Cvf1=1)(S514)。在步驟S540中,控制器10判斷編程脈衝計數Cp是否小於最大編程脈衝計數Cpmax。在一些實施例中,最大編程脈衝計數Cpmax可以是20。如果編程脈衝計數Cp(Cp=1)小於最大編程脈衝計數Cpmax(Cpmax=20),則控制器10在步驟S504至S514以及步驟S540上進行重複,直到當失敗驗證計數Cvf1達到4時記憶體平面141仍然驗證失敗。當控制器10確定失敗驗證計數Cvf1(Cvf1=4)不小於最大失敗計數Cvmax(1)(Cvmax(1)=4)時,控制器10將記憶體平面失能訊號Sdisp1設置為低邏輯,同時將失敗位元通過訊號Sfbp保持為高邏輯以失能記憶體平面141(S516)。
類似地,如果控制器10已經將記憶體平面142驗證為失敗(S520),則控制器10接下來判斷失敗驗證計數Cvf2(Cvf2 = 0)是否小於編程狀態S(1)的最大失敗計數Cvmax(1)(Cvmax(1)= 4)(S522)。如果是,則控制器10對失敗驗證計數Cvf2遞增1(Cvf2=1)(S524)。在步驟S540中,控制器10判斷編程脈衝計數Cp(Cp =1)是否小於最大編程脈衝計數Cpmax(Cpmax=20)。如果是,則控制器10在步驟S504至S508、步驟S520至S524和步驟S540上進行重複,直到當失敗驗證計數Cvf2達到4時記憶體平面142仍然被驗證為失敗。當控制器10確定失敗驗證計數Cvf2(Cvf2=4)不小於最大失敗計數Cvmax(1)(Cvmax(1)=4),控制器10將記憶體平面失能訊號Sdisp2設置為低邏輯,同時將失敗位元通過訊號Sfbp保持為高邏輯,以失能記憶體平面142(S526)。
如果控制器10在相應的失敗驗證計數Cvf1、Cvf2達到最大失敗計數Cvmax(1)之前已經將記憶體平面141、142都驗證為通過,或者在相應的失敗驗證計數Cvf1、Cvf2達到最大失敗計數Cvmax(1)之前已經將記憶體平面141、142中的一個記憶體平面驗證為通過並且失能記憶體平面141、142中的另一個記憶體平面(S530),則控制器10接下來判斷編程狀態S(1)是否小於最高編程狀態S(7)(S532)。例如,在施加第四編程脈衝(Cp = 4,Cvf1 = 3,Cvf2 = 4)時,控制器10可以將記憶體平面141驗證為通過並且將記憶體平面142驗證為失敗,失能記憶體平面142(S526),並執行將記憶體平面141編程到下一編程狀態S(2)。如果編程狀態S(1)小於最高編程狀態S(7),則控制器10將編程狀態計數器q遞增1(q=2),並將失敗驗證計數Cvf1、Cvf2重置到0(Cvf1 = 0,Cvf2 = 0)(S534),並且判斷編程脈衝計數Cp(Cp=4)是否小於最大編程脈衝計數Cpmax(Cpmax=20)(S540)。如果是,則由於已經失能了記憶體平面142,所以控制器10重複S504至S514、步驟S530至S534、以及步驟S540,直到失能記憶體平面141、達到最高編程狀態S(7)或者編程脈衝計數Cp達到最大編程脈衝計數Cpmax為止。當記憶體平面141和記憶體平面142都被失能時,控制器10將記憶體平面失能訊號Sdisp1和失敗位元通過訊號Sfbp設置為低邏輯,產生用於指示編程失敗的狀態報告並退出方法500(S516)。當達到最高編程狀態S(7)時,控制器10產生用於指示編程通過的狀態報告並退出方法500(S536)。當編程脈衝計數Cp(Cp =20)達到最大編程脈衝計數Cpmax(Cpmax=20)時,控制器10將失敗位元通過訊號Sfbp設置為低邏輯,產生用於指示編程失敗的狀態報告並退出方法500(S542)。
在步驟S512和S522中,最大失敗計數Cvmax(q)可以與其它最大失敗計數Cvmax(1)至Cvmax(q-1)、Cvmax(q+1)至Cvmax(Q-1)相同或不同。例如,最大失敗計數Cvmax(1)到Cvmax(7)中的兩個或更多個可以相同,例如Cvmax(1)=Cvmax(2)= …… = Cvmax(7)= 4。在其它實施例中,最大失敗計數Cvmax(1)至Cvmax(7)中的兩個或更多個可以不同,例如,Cvmax(1)=4和Cvmax(2)=3。
在步驟S516和S526中,將記憶體平面失能訊號Sdisp1、Sdisp2設置為低邏輯,以將記憶體平面選擇訊號Ssp1、Ssp2設置為低邏輯,將第一區塊選擇訊號或第二區塊選擇訊號設置為低邏輯,或者設置用於控制字線WL1(1)至WL1(N)、WL2(1)至WL2(N)、位元線BL1(1)至BL1(M)、BL2(1)至BL2(M)的其它訊號,並且將串選擇線SSL1、SSL2以及接地選擇線GSL1、GSL2設置為低邏輯。當記憶體平面141、142中的一個記憶體平面被驗證為通過時,失敗位元通過訊號Sfbp可以被設置為高邏輯,以繼續對記憶體裝置1進行編程。
方法500用於在記憶體平面被驗證為失敗達到預定次數後識別失敗的記憶體平面,並且失能該失敗的記憶體平面同時繼續對正在操作的記憶體平面進行編程,從而加速資料編程並減少操作的記憶體平面中的編程干擾。
第6圖是對記憶體裝置1進行編程的方法600的流程圖。方法600包括:根據記憶體平面141/142的各個失敗驗證計數Cvf1、Cvf2,用於失能記憶體平面141、142的步驟S602至S616。步驟S602和S604用於編程和驗證記憶體裝置1。步驟S606至S610用於判斷是否失能記憶體平面141/142。步驟S612至S616用於繼續完成對啟用編程的記憶體平面141、142的編程。任何合理的步驟改變或調整都落在本公開內容的範圍內。步驟S602至S616解釋如下:
步驟S602: 列驅動器12將編程脈衝施加到記憶體平面141、142的多個記憶體單元;
步驟S604: 控制器10驗證多個記憶體單元是否已經達到預定的編程狀態S(q);如果是,則執行步驟S612;而如果否,則執行步驟S606。
步驟S606: 控制器10判斷該多個記憶體單元中的預設數量的記憶體單元是否已有預定次數Cvmax(q)未達到預定編程狀態S(q);如果是,則執行步驟S608;而如果否,則執行步驟S610。
步驟S608: 控制器10失能記憶體平面141、142;退出方法600。
步驟S610: 控制器10將失敗驗證次數Cvf1、Cvf2遞增;執行步驟S602;
步驟S612: 控制器10判斷預定編程狀態S(q)是否是最高編程狀態S(Q-1)?如果是,則執行步驟S614;而如果否,則執行步驟S616;
步驟S614: 控制器10失能記憶體平面141、142;退出方法600。
步驟S616: 控制器10將預定的編程狀態S(q)設置為下一編程狀態S(q+1);執行步驟S602。
在先前的段落中已經提供了對步驟S602至S616的解釋,並且在此將不再複述。在方法600中,當記憶體平面141、142被驗證為失敗達到預定次數時,控制器10可以失能失敗的記憶體平面141、142以繼續後續編程,從而加速資料編程並減少操作的記憶體平面中的編程干擾。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1:記憶體裝置
10:控制器
11:電壓產生電路
12:列驅動器
131, 132:行驅動器
141, 142:記憶體平面
301至30n:頁面緩衝器
321至32n:失敗位元計數器
341至34n:行解碼器
36:加法器
41, 42:及閘
500, 600:方法
S502至S542, S602至S614:步驟
BL1(1)至BL1(M), BL2(1)至BL2(M):位元線
C(1,1)至Css(M,N):記憶體單元
Css(1)至Css(M):串選擇單元
Cgs(1)至Cgs(M):接地選擇單元
GSL1, GSL2, GSLn:接地選擇線
Sap1, Sap2:記憶體平面位址訊號
Scadr1, Scadr2:行位址訊號
Sdisp1, Sdisp2:記憶體平面失能訊號
Sfbp:失敗位元通過訊號
Sradr:列位址訊號
SSL1, SSL2, SSLn:串選擇線
Ssp1, Ssp2:記憶體平面選擇訊號
Svc:電壓控制訊號
WL1(1)至WL1(N), WL2(1)至WL2(N):字線
第1圖是根據本發明實施例的記憶體裝置的方塊圖。
第2圖是第1圖中的記憶體平面的記憶體單元的頁面的示意圖。
第3圖是第1圖中的行驅動器和控制器的方塊圖。
第4圖是第1圖中的控制器的選擇電路的示意圖。
第5圖是對第1圖中的記憶體裝置進行編程的方法的流程圖。
第6圖是對第1圖中的記憶體裝置進行編程的另一方法的流程圖。
500:方法
S502至S542:步驟
Claims (11)
- 一種對一記憶體裝置進行編程的方法,該記憶體裝置包括多個記憶體平面、一列驅動器和一控制器,該方法包括: 在一編程操作中,該列驅動器向該多個記憶體平面(planes)中的一第一記憶體平面的多個記憶體單元施加一編程脈衝; 在該列驅動器向該多個記憶體單元施加該編程脈衝之後,該控制器驗證該多個記憶體單元是否已經達到一預定編程狀態;以及 如果在該多個記憶體單元被驗證了一預定次數之後,該多個記憶體單元中的一預設數量的記憶體單元還未能達到該預定編程狀態,則該控制器失能該第一記憶體平面。
- 如請求項1所述之方法,還包括: 當該多個記憶體單元中的該預設數量的記憶體單元還未達到該預定編程狀態時,該控制器對驗證一失敗計數進行遞增。
- 如請求項1所述之方法,其中,與該預定編程狀態和另一編程狀態的失敗驗證相關的預定次數是相同的。
- 如請求項1所述之方法,其中,與該預定編程狀態和另一編程狀態的失敗驗證相關的預定次數是不同的。
- 如請求項1所述之方法,其中,該控制器失能該第一記憶體平面包括: 該控制器阻擋一記憶體平面選擇訊號。
- 如請求項1所述之方法,其中,該控制器失能該第一記憶體平面包括: 該控制器阻擋一區塊選擇訊號。
- 如請求項1所述之方法,其中,該控制器失能該第一記憶體平面包括: 該控制器取消選擇該第一記憶體平面的所有字線。
- 如請求項1所述之方法,其中,該控制器失能該第一記憶體平面包括: 該控制器取消選擇該第一記憶體平面的所有位元線。
- 如請求項1所述之方法,其中,該控制器失能該第一記憶體平面包括: 該控制器設置一失敗位元計數通過訊號以繼續對該記憶體裝置進行編程。
- 如請求項1所述之方法,還包括: 當該多個記憶體平面中的一個記憶體平面已經通過對該預定編程狀態的一驗證並且該預定編程狀態不是一最高編程狀態時,該控制器將該預定編程狀態設置為一下一編程狀態。
- 如請求項1所述之方法,還包括: 當該多個記憶體平面中的一個記憶體平面已經通過對該預定編程狀態的驗證並且該預定編程狀態是一最高編程狀態時,該控制器失能該多個記憶體平面。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
WOPCT/CN2020/075936 | 2020-02-20 | ||
PCT/CN2020/075936 WO2021163945A1 (en) | 2020-02-20 | 2020-02-20 | Method of programming multi-plane memory device |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202133168A true TW202133168A (zh) | 2021-09-01 |
TWI747219B TWI747219B (zh) | 2021-11-21 |
Family
ID=71197892
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109110832A TWI747219B (zh) | 2020-02-20 | 2020-03-30 | 對記憶體裝置進行編程的方法 |
Country Status (7)
Country | Link |
---|---|
US (3) | US11133077B2 (zh) |
EP (2) | EP3899711B1 (zh) |
JP (1) | JP7186892B2 (zh) |
KR (2) | KR102709099B1 (zh) |
CN (2) | CN112965667B (zh) |
TW (1) | TWI747219B (zh) |
WO (1) | WO2021163945A1 (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112965667B (zh) * | 2020-02-20 | 2024-08-16 | 长江存储科技有限责任公司 | 对多平面存储器件进行编程的方法和多平面存储器件 |
CN114171092A (zh) * | 2020-04-23 | 2022-03-11 | 长江存储科技有限责任公司 | 存储器件及其编程方法 |
US11657883B2 (en) * | 2021-07-22 | 2023-05-23 | Western Digital Technologies, Inc. | Isolating problematic memory planes to avoid neighbor plan disturb |
KR20230108332A (ko) * | 2021-08-30 | 2023-07-18 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 메모리 디바이스, 메모리 디바이스의 동작 방법 및 메모리 시스템 |
WO2023028898A1 (zh) * | 2021-08-31 | 2023-03-09 | 长江存储科技有限责任公司 | 存储装置的编程方法、存储装置及存储系统 |
CN113539336B (zh) * | 2021-09-14 | 2021-12-14 | 浙江地芯引力科技有限公司 | 存储器电路系统、设备及写入方法 |
US11967383B2 (en) | 2022-01-20 | 2024-04-23 | Western Digital Technologies, Inc. | Non-volatile memory with enhanced program operation for last state on slow plane |
US11862256B2 (en) | 2022-02-22 | 2024-01-02 | Sandisk Technologies Llc | Non-volatile memory with plane independent screening |
CN118262770A (zh) * | 2022-12-26 | 2024-06-28 | 长江存储科技有限责任公司 | 数字验证失败位计数(vfc)电路 |
Family Cites Families (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1055688A (ja) * | 1996-08-12 | 1998-02-24 | Sony Corp | 不揮発性半導体記憶装置 |
KR100335769B1 (ko) * | 1999-12-29 | 2002-05-09 | 박종섭 | 플래쉬 메모리 소자의 프로그램 방법 |
US6504742B1 (en) * | 2001-10-31 | 2003-01-07 | Hewlett-Packard Company | 3-D memory device for large storage capacity |
US6920523B2 (en) * | 2002-10-07 | 2005-07-19 | Infineon Technologies Ag | Bank address mapping according to bank retention time in dynamic random access memories |
US7139864B2 (en) * | 2003-12-30 | 2006-11-21 | Sandisk Corporation | Non-volatile memory and method with block management system |
KR100590388B1 (ko) * | 2005-03-10 | 2006-06-19 | 주식회사 하이닉스반도체 | 멀티-플레인 타입 플래쉬 메모리 장치와, 그 프로그램 동작및 리드 동작 제어 방법 |
CN101218651B (zh) * | 2005-03-31 | 2013-06-12 | 桑迪士克科技公司 | 非易失性存储器系统及软编程方法 |
JP5112086B2 (ja) * | 2007-01-17 | 2013-01-09 | 株式会社東芝 | 半導体記憶装置 |
US7768836B2 (en) * | 2008-10-10 | 2010-08-03 | Sandisk Corporation | Nonvolatile memory and method with reduced program verify by ignoring fastest and/or slowest programming bits |
US8400854B2 (en) * | 2009-09-11 | 2013-03-19 | Sandisk Technologies Inc. | Identifying at-risk data in non-volatile storage |
US8174895B2 (en) * | 2009-12-15 | 2012-05-08 | Sandisk Technologies Inc. | Programming non-volatile storage with fast bit detection and verify skip |
KR101088450B1 (ko) * | 2009-12-31 | 2011-12-01 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
US8248850B2 (en) * | 2010-01-28 | 2012-08-21 | Sandisk Technologies Inc. | Data recovery for non-volatile memory based on count of data state-specific fails |
US9122476B2 (en) * | 2010-12-07 | 2015-09-01 | Advanced Micro Devices, Inc. | Programmable atomic memory using hardware validation agent |
US9003102B2 (en) * | 2011-08-26 | 2015-04-07 | Sandisk Technologies Inc. | Controller with extended status register and method of use therewith |
JP5249394B2 (ja) * | 2011-09-28 | 2013-07-31 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
KR101855169B1 (ko) * | 2011-10-13 | 2018-05-09 | 삼성전자주식회사 | 불휘발성 메모리 장치, 불휘발성 메모리 장치의 프로그램 방법, 불휘발성 메모리 장치를 포함하는 메모리 시스템 |
KR20130072667A (ko) * | 2011-12-22 | 2013-07-02 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 동작방법 |
US9043661B2 (en) * | 2012-05-30 | 2015-05-26 | Micron Technology, Inc. | Memories and methods for performing column repair |
KR102137075B1 (ko) * | 2013-09-10 | 2020-07-23 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그 프로그램 방법 |
KR102235492B1 (ko) * | 2014-08-25 | 2021-04-05 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 프로그램 검증 방법 |
KR20160072706A (ko) * | 2014-12-15 | 2016-06-23 | 에스케이하이닉스 주식회사 | 반도체 장치 및 이의 동작 방법 |
US9543023B2 (en) * | 2015-01-23 | 2017-01-10 | Sandisk Technologies Llc | Partial block erase for block programming in non-volatile memory |
US9672920B2 (en) * | 2015-03-13 | 2017-06-06 | Macronix International Co., Ltd. | Electronic device, non-volatile memorty device, and programming method |
TWI537964B (zh) * | 2015-04-20 | 2016-06-11 | 華邦電子股份有限公司 | 反及閘快閃記憶體和其操作方法 |
US9570179B2 (en) * | 2015-04-22 | 2017-02-14 | Sandisk Technologies Llc | Non-volatile memory with two phased programming |
KR102313017B1 (ko) * | 2015-08-21 | 2021-10-18 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 불휘발성 메모리 장치의 쓰기를 제어하는 컨트롤러를 포함하는 스토리지 장치 및 스토리지 장치의 동작 방법 |
US20170123994A1 (en) * | 2015-10-28 | 2017-05-04 | Sandisk Technologies Inc. | Handling Of Plane Failure In Non-Volatile Storage |
KR102391514B1 (ko) * | 2015-11-04 | 2022-04-27 | 삼성전자주식회사 | 메모리 장치 및 메모리 장치의 동작 방법 |
US10026487B2 (en) * | 2016-06-03 | 2018-07-17 | Sandisk Technologies Llc | Non-volatile memory with customized control of injection type of disturb during program verify for improved program performance |
KR102651425B1 (ko) * | 2016-06-30 | 2024-03-28 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
KR20180062158A (ko) * | 2016-11-30 | 2018-06-08 | 삼성전자주식회사 | 루프 상태 정보를 생성하는 불휘발성 메모리 장치, 그것을 포함하는 저장 장치 및 그것의 동작 방법 |
JP7234141B2 (ja) * | 2017-05-31 | 2023-03-07 | マイクロソフト テクノロジー ライセンシング,エルエルシー | Ipsecの地理的冗長性のための分離した制御プレーンおよびデータプレーンの同期 |
US10360947B2 (en) * | 2017-08-31 | 2019-07-23 | Micron Technology, Inc. | NAND cell encoding to improve data integrity |
CN109509503B (zh) * | 2017-09-14 | 2021-07-16 | 旺宏电子股份有限公司 | 编程非易失性存储器的方法及存储器系统 |
US10614886B2 (en) * | 2017-09-22 | 2020-04-07 | Samsung Electronics Co., Ltd. | Nonvolatile memory device and a method of programming the nonvolatile memory device |
US10134474B1 (en) * | 2017-10-20 | 2018-11-20 | Sandisk Technologies Llc | Independent state completion for each plane during flash memory programming |
KR102524916B1 (ko) * | 2018-03-13 | 2023-04-26 | 에스케이하이닉스 주식회사 | 저장 장치 및 그 동작 방법 |
CN108549588A (zh) * | 2018-03-27 | 2018-09-18 | 深圳忆联信息系统有限公司 | 一种消除tlc闪存多片编程失败的方法 |
CN110400594A (zh) * | 2018-04-24 | 2019-11-01 | 中国科学院微电子研究所 | 一种闪存存储器及其编程验证系统和编程验证方法 |
US10726923B2 (en) * | 2018-11-21 | 2020-07-28 | Sandisk Technologies Llc | Bias scheme for dummy lines of data storage devices |
CN110619916A (zh) * | 2019-08-12 | 2019-12-27 | 长江存储科技有限责任公司 | 存储器编程方法、装置、电子设备及可读存储介质 |
CN112965667B (zh) * | 2020-02-20 | 2024-08-16 | 长江存储科技有限责任公司 | 对多平面存储器件进行编程的方法和多平面存储器件 |
-
2020
- 2020-02-20 CN CN202110301415.2A patent/CN112965667B/zh active Active
- 2020-02-20 JP JP2021549843A patent/JP7186892B2/ja active Active
- 2020-02-20 WO PCT/CN2020/075936 patent/WO2021163945A1/en unknown
- 2020-02-20 KR KR1020217024066A patent/KR102709099B1/ko active IP Right Grant
- 2020-02-20 EP EP20913055.8A patent/EP3899711B1/en active Active
- 2020-02-20 KR KR1020247029804A patent/KR20240135689A/ko active Application Filing
- 2020-02-20 EP EP24152294.5A patent/EP4332973A3/en active Pending
- 2020-02-20 CN CN202080000277.8A patent/CN111356980B/zh active Active
- 2020-03-30 TW TW109110832A patent/TWI747219B/zh active
- 2020-04-23 US US16/857,124 patent/US11133077B2/en active Active
-
2021
- 2021-08-26 US US17/412,255 patent/US11776641B2/en active Active
-
2023
- 2023-07-28 US US18/227,505 patent/US20230368853A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
EP3899711A4 (en) | 2022-07-27 |
CN112965667A (zh) | 2021-06-15 |
KR102709099B1 (ko) | 2024-09-23 |
JP2022524728A (ja) | 2022-05-10 |
EP4332973A3 (en) | 2024-05-01 |
KR20210109593A (ko) | 2021-09-06 |
EP3899711B1 (en) | 2024-02-07 |
CN112965667B (zh) | 2024-08-16 |
TWI747219B (zh) | 2021-11-21 |
US11776641B2 (en) | 2023-10-03 |
US20230368853A1 (en) | 2023-11-16 |
US20210383882A1 (en) | 2021-12-09 |
JP7186892B2 (ja) | 2022-12-09 |
CN111356980A (zh) | 2020-06-30 |
WO2021163945A1 (en) | 2021-08-26 |
KR20240135689A (ko) | 2024-09-11 |
EP3899711A1 (en) | 2021-10-27 |
US11133077B2 (en) | 2021-09-28 |
EP4332973A2 (en) | 2024-03-06 |
US20210264994A1 (en) | 2021-08-26 |
CN111356980B (zh) | 2021-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI747219B (zh) | 對記憶體裝置進行編程的方法 | |
EP1894206B1 (en) | Memory block erasing in a flash memory device | |
JP7222632B2 (ja) | ワードライン不良検出回路を含むメモリ装置及びその駆動方法 | |
JP2013125576A (ja) | 不揮発性半導体記憶装置 | |
CN113140248A (zh) | 非易失性存储器装置和包括其的存储装置 | |
US9293213B2 (en) | Sensing data stored in memory | |
CN111833949A (zh) | 存储器控制器、存储器系统及其操作方法 | |
JP7494287B2 (ja) | メモリデバイスおよびそのプログラミング方法 | |
US20230143677A1 (en) | Methods for programming a memory device, memory devices, and memory systems | |
US11646089B2 (en) | Memory device for performing verify operation and operating method thereof | |
TWI740780B (zh) | 半導體儲存裝置以及讀出方法 | |
KR102702652B1 (ko) | 메모리 장치 | |
US11688465B2 (en) | Memory system having memory controller |