TW202129876A - 微電子裝置總成及封裝、以及相關方法及系統 - Google Patents

微電子裝置總成及封裝、以及相關方法及系統 Download PDF

Info

Publication number
TW202129876A
TW202129876A TW109133772A TW109133772A TW202129876A TW 202129876 A TW202129876 A TW 202129876A TW 109133772 A TW109133772 A TW 109133772A TW 109133772 A TW109133772 A TW 109133772A TW 202129876 A TW202129876 A TW 202129876A
Authority
TW
Taiwan
Prior art keywords
die
substrate
conductive
semiconductor
microelectronic device
Prior art date
Application number
TW109133772A
Other languages
English (en)
Other versions
TWI753589B (zh
Inventor
歐文 R 菲
倫登 K 李察
阿帕納 利馬耶
任東淳
辰 H 游
伯德 K 史崔特
仲野英一
羅時劍
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202129876A publication Critical patent/TW202129876A/zh
Application granted granted Critical
Publication of TWI753589B publication Critical patent/TWI753589B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4824Pads with extended contours, e.g. grid structure, branch structure, finger structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5286Arrangements of power or ground buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/645Inductive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/22Supports; Mounting means by structural association with other equipment or articles
    • H01Q1/2283Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/48Earthing means; Earth screens; Counterpoises
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • H01L2224/1148Permanent masks, i.e. masks left in the finished device, e.g. passivation layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/16146Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • H01L2224/1718Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/17181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/21Structure, shape, material or disposition of high density interconnect preforms of an individual HDI interconnect
    • H01L2224/214Connecting portions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24153Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
    • H01L2224/24195Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being a discrete passive component
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29005Structure
    • H01L2224/29006Layer connector larger than the underlying bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • H01L2224/73101Location prior to the connecting process on the same surface
    • H01L2224/73103Bump and layer connectors
    • H01L2224/73104Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/8185Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/81855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/81862Heat curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/819Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector with the bump connector not providing any mechanical bonding
    • H01L2224/81901Pressing the bump connector against the bonding areas by means of another connector
    • H01L2224/81904Pressing the bump connector against the bonding areas by means of another connector by means of an encapsulation layer or foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06524Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • H01L2225/06531Non-galvanic coupling, e.g. capacitive coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • H01L2225/06537Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • H01L2225/06586Housing with external bump or bump-like connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1436Dynamic random-access memory [DRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1443Non-volatile random-access memory [NVRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/145Read-only memory [ROM]
    • H01L2924/1451EPROM
    • H01L2924/14511EEPROM
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18162Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本發明揭示一種微電子裝置總成,其包含一基板,該基板具有曝露於其一表面上之導體。兩個或兩個以上微電子裝置堆疊在該基板上,每一微電子裝置包含具有接合襯墊之一主動表面,該等接合襯墊可操作地耦接至導電跡線,該等導電跡線在一介電材料之上延伸至該堆疊之至少一個側以外的通孔位置,並且通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸的導電材料,並且延伸至該基板之曝露導體。亦揭示製造方法及相關電子系統。

Description

微電子裝置總成及封裝、以及相關方法及系統
本文揭示之實施例係關於微電子裝置總成及封裝之製造。更特定言之,本文揭示之實施例係關於包含採用外部豎直導電路徑之堆疊微電子裝置之微電子裝置總成及封裝,並且係關於相關製造方法及併有此類封裝之系統。
隨著電子工業向廣泛商業化之堆疊微電子裝置(最常見的是堆疊半導體晶粒之形式)之三維總成發展,在囊封晶粒堆疊之前將堆疊晶粒之對準之導電元件豎直地連接至基底基板之導電元件所花費的時間及成本已經成為一個問題。習知地,包含在柱及襯墊形式之導電元件處在每一半導體晶粒之相對表面處終止的所謂的貫穿基板通孔(TSV,亦稱為「貫穿矽通孔」)之多個經單切半導體晶粒被堆疊在一起,其晶粒之柱與相鄰晶粒之襯墊對準。每一晶粒堆疊可以形成於未經單切基底晶圓、其他塊狀半導體基板或其他組件之晶粒位置之導電元件上,並與其對準。柱可以包含如銅等單一導電材料,或者由焊料加蓋之導電材料。雖然堆疊中最上半導體晶粒可能未配備TSV,但此類半導體晶粒之柱與下一較低半導體晶粒之襯墊對準,並通過TSV進行連通以用於信號、功率及接地(例如,偏壓)目的,堆疊中之其他半導體晶粒亦係如此。
TSV之使用在製造成本及所產生封裝方面提出一些問題。例如,TSV之製造習知地涉及在減薄之前在半導體晶圓中形成盲孔,隨後用介電材料給孔加襯,以電隔離TSV之導電材料。在後晶圓最後加工製程中,在TSV之一個側上(即,在晶圓之主動表面上)形成導電柱,並且在半導體晶圓被減薄以露出導電材料後,在其上形成導電襯墊。此外,在自半導體晶圓單切半導體晶粒後,然後半導體晶粒與相互對準之柱、TSV及襯墊堆疊在一起,用於隨後藉由根據當前技術水平之熱壓接合將相鄰柱及襯墊互連。
施加熱及壓力(即,豎直力)使半導體晶粒之導電元件擴散接合至另一半導體晶粒或其他基底基板之導電元件之熱壓接合技術已被證明在組件之間提供強健的機械連接及電連接。然而,當要擴散接合多個堆疊半導體晶粒時,熱壓接合係昂貴且耗時的,在減小之間距下使用銅柱形式之較小導電元件之半導體晶粒之三維(3D)總成以商業規模實施係愈來愈普遍的要求。例如,可以製造包含四個、八個、十二個或者甚至十六個晶粒作為完整總成之記憶體晶粒之堆疊,或者與如可以在混合記憶體立方體架構中實施之邏輯晶粒組合之記憶體晶粒之堆疊,以及在高頻寬記憶體(HBM)架構的情況下包括裝置邏輯晶粒之此類堆疊。
例如,當多個半導體晶粒要堆疊在塊狀半導體基板(例如,晶圓)之晶粒位置上時,隨著堆疊之形成,置放給定層之單切晶粒,並且然後藉由施加熱及壓力將熱壓組一個接一個地接合至基底晶圓或較低層之晶粒,並且一個晶粒層接一個晶粒層地重複此過程,直至達到期望數量(例如,四個晶粒,八個晶粒等)之晶粒堆疊。即使當此種堆疊及組接合在晶圓級執行時,將理解,此種方法係成本及時間密集型的,在繼續形成下一更高層之前,需要使用帶有接合頭之拾取及置放設備對每一晶粒層之晶粒進行堆疊及個別組接合之多個動作。另外,銅-銅導電元件之習知熱壓接合係固態擴散接合過程,該過程導致在不期望的高溫下進行之原子相互擴散及兩個鄰接金屬表面之間的顆粒生長,即使對於所謂的「低溫」接合亦在大約300℃之量級。由於晶粒之熱預算限制,以及接合後之熱機械應力控制及對準精度限制,期望避免與熱壓接合相關聯之此種溫度。
除了前述之外,在半導體晶粒之堆疊中使用用於豎直導電路徑之TSV亦消耗每一晶粒上寶貴的基板面(即,面積)。隨著半導體晶粒變得愈來愈小並且特徵之關鍵尺寸及間距在大小上減小以增加電路密度,TSV之使用變得不太理想,尤其係當堆疊中之半導體晶粒之數量增加時。對於併有愈來愈多的、更小的且分佈更密集的記憶體單元之記憶體裝置而言,此係一個特殊問題,儘管此問題並不侷限於此。
本發明之實施例包括一種微電子裝置總成,其包含:基板,該基板具有曝露於其表面上之導體;該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含具有接合襯墊之主動表面,該等接合襯墊可操作地耦接至導電跡線,該等導電跡線在介電材料之上延伸至該堆疊之至少一個側以外的通孔位置;以及通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸的導電材料,並且延伸至該基板之曝露導體。
本發明之實施例包括一種電子系統,其包含輸入裝置、輸出裝置、處理器裝置以及至少一個記憶體裝置。該處理器裝置、該至少一個記憶體裝置或其組合中之至少一個經組態為包含基板上之兩個或兩個以上半導體晶粒之堆疊的總成,每一半導體晶粒包含可操作地耦接至導電跡線之主動表面,該等導電跡線在介電材料之上延伸朝向定位在該堆疊之至少一個側以外的導電通孔,其中該等通孔穿過該介電材料延伸至該基板之導體,並且該兩個或兩個以上半導體晶粒中之各者的該等導電跡線中之至少一些可操作地耦接至該等導電通孔中之至少一些。
本發明之實施例包括一種方法,其包含:在介電材料上向經單切半導體晶粒提供在其主動表面之上並在其至少一個側向周邊以外延伸之導電跡線;在基板上以相互間隔之關係形成該等經單切半導體晶粒之堆疊;在該等堆疊之該等半導體晶粒之該至少一個側向周邊以外延伸至該基板之相鄰表面上之導電襯墊或跡線的位置處穿過該等導電跡線及該介電材料形成通孔;以及用導電材料填充該等通孔。
本發明之實施例包括一種方法,其包含:藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在扇出型封裝組態之重佈層(FOP組態之RDL)晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線;將半導體晶粒之該經重構晶圓或面板之該等半導體晶粒側向地囊封在環氧樹脂封裝材料(EMC)中;將半導體晶粒之該經重構晶圓或面板黏附至與該FOP組態之晶圓或面板相對的該EMC之一個側上之晶粒附接膜(DAF);單切該等半導體晶粒、該FOP組態之RDL晶圓或面板、該EMC及該DAF;堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該DAF;在通孔位置處穿過該等經單切RDL、該EMC及該DAF形成開口;以及用導電材料填充該等開口。
本發明之實施例包括一種方法,其包含:藉由將經單切半導體晶粒藉由主動表面以相互間隔之關係黏附在扇出型封裝組態之重佈層(FOP組態之RDL)晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線;將半導體晶粒之該經重構晶圓或面板囊封在環氧樹脂封裝材料(EMC)中;將聚合物膜層壓在該等FOP組態之RDL之上;單切該等半導體晶粒、該EMC、該FOP組態之RDL晶圓或面板及該聚合物膜;倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜;在通孔位置處穿過該等經單切RDL、該EMC及該聚合物膜形成開口;以及用導電材料填充該等開口。
優先權主張
本申請案主張2019年10月17日申請之名為「用於製造微電子裝置封裝之方法以及相關封裝及系統(Methods for Fabrication of Microelectronic Device Packages and Related Packages and Systems)」之美國臨時專利申請案序號62/916,371、2020年6月11日申請之名為「用於製造微電子裝置封裝之方法以及相關封裝及系統(Methods for Fabrication of Microelectronic Device Packages and Related Packages and Systems)」之美國臨時專利申請案序號63/037,902以及2020年7月27日申請之名為「微電子裝置總成及封裝、以及相關方法及系統(Microelectronic Device Assemblies and Packages and Related Methods and Systems)」之美國專利申請案序號16/939,756的申請日之權益。
本申請案之主題係關於2020年7月27日申請之名為「包括多個裝置堆疊之微電子裝置總成及封裝以及相關方法(Microelectronic Device Assemblies and Packages Including Multiple Device Stacks and Related Methods)」之美國專利申請案序號16/939,650、2020年7月27日申請之名為「微電子裝置總成及封裝以及相關方法(Microelectronic Device Assemblies and Packages and Related Methods)」之美國專利申請案序號16/939,678以及2020年7月27日申請之名為「包括表面黏著組件之微電子裝置總成及封裝(Microelectronic Device Assemblies and Packages Including Surface Mount Components)」之美國專利申請案序號16/939,720。
包含多個沒有TSV之堆疊之微電子裝置(例如,半導體晶粒)之微電子裝置封裝以及用於製造此種封裝及相關電子系統之方法。
以下描述提供特定細節,如大小、形狀、材料組成及定向,以便提供對本發明之實施例之全面描述。然而,一般技術者應理解,可以在不必採用此等特定細節的情況下實踐本發明之實施例。本發明之實施例可以結合行業中採用之習知製造技術來實踐。另外,以下提供之描述沒有形成用於製造微電子封裝、包括微電子封裝之結構或包括微電子封裝之系統(例如,電子系統)之完整製程流程。下文僅詳細描述理解本發明之實施例所必需的彼等製程動作及材料。可以藉由習知製造製程來執行形成完整微電子裝置封裝、包括微電子封裝之完整結構或包括微電子封裝之完整系統的額外動作及材料。
本文所呈現之附圖僅出於說明性目的,並不旨在作為任何特定材料、組件、結構、裝置或系統之實際視圖。應預期由於例如製造技術及/或公差而產生的在附圖中所描繪之形狀之變化。因此,本文所描述之實施例不應被解釋為受限於所展示之特定形狀或區域,而是包括由例如製造產生之形狀偏差。例如,展示或描述為方框形之區域可以具有粗略及/或非線性特徵,並且展示或描述為圓形之區域可以包括一些粗略及/或線性特徵。此外,所展示之表面之間的銳角可以係圓形的,並且反之亦然。因此,附圖中所展示之區域本質上係示意性的,並且其形狀並不旨在展示區域之精確形狀並且不限制本發明申請專利範圍之範疇。附圖不一定按比例繪製。
如本文所使用,術語「包含」、「包括」、「含有」、「特徵在於」及其語法等效者係包括性的或開放式的術語,該等術語不排除額外的、未敍述之元素或方法動作,而且亦包括更具限制性之術語「由……組成」及「基本上由……組成」及其語法等效者。如本文所使用,關於材料、結構、特徵或方法動作之術語「可以」指示此等係預期用於本發明之實施例之實施方案中的,並且此類術語優先於更具限制性之術語「係」使用,以避免應當或必須排除可與其組合使用之其他相容材料、結構、特徵及方法之任何暗示。
如本文所使用,術語「縱向」、「豎直」、「側向」及「水平」係指基板之主平面(例如,基底材料、基底結構、基底構造等),在其中或其上形成一或多個結構及/或特徵,並且該一或多個結構及/或特徵不一定由地球重力場限定。「側向」或「水平」方向係實質上平行於基板之主平面之方向,而「縱向」或「豎直」方向係實質上垂直於基板之主平面之方向。基板之主平面由相比於基板之其他表面具有相對更大面積之基板表面限定。
如本文所使用,為了便於描述,可以使用如「下方」、「之下」、「下部」、「底部」、「上方」、「之上」「上部」、「頂部」、「前方」、「後方」、「左側」、「右側」等空間相對術語來描述如附圖所展示之一個元件或特徵與另一或多個元件或特徵之關係。除非另有說明,否則除了附圖中所描繪之定向之外,空間相對術語亦旨在涵蓋不同的材料定向。例如,若附圖中之材料被倒置,則被描述為在其他元件或特徵「之上」或「上方」或「上面」或「頂部」之元件將被定向為在其他元件或特徵「之下」或「下面」或「下方」或「底部」。因此,根據術語使用之上下文,術語「之上」可以涵蓋上方及下方兩個定向,此對於一般技術者而言將係顯而易見的。可以以其他方式定向材料(例如,旋轉90度、倒置、翻轉),並相應地解譯本文所使用之空間相對描述語。
如本文所使用,除非上下文另外清楚地指示,否則單數形式「一個/一種(a/an)」及「該(the)」旨在亦包括複數形式。
如本文所使用,術語「組態(configured及configuration)」係指至少一個結構及至少一個設備中之一或多個之大小、形狀、材料組成、定向及配置,該大小、形狀、材料組成、定向及配置便於以預定方式操作該結構及設備中之一或多個。
如本文所使用,關於給定參數、性質或條件之術語「實質上」意指並包括在一定程度上一般技術者應理解該給定參數、性質或條件滿足一定程度之差異,如在可接受之製造公差內之差異。舉例而言,根據實質上滿足之特定參數、性質或條件,該參數、性質或條件可以至少90.0%滿足、至少95.0%滿足、至少99.0%滿足或甚至至少99.9%滿足。
如本文所使用,關於特定參數之數值之「約」或「大約」包括該數值以及一般技術者將理解為處於特定參數之可接受公差內的相對於該數值之一定程度之差異。例如,關於數值之「約」或「大約」可以包括額外數值,該等額外數值處於該數值之90.0%至110.0%之範圍內,如處於該數值之95.0%至105.0%之範圍內、處於該數值之97.5%至102.5%之範圍內、處於該數值之99.0%至101.0%之範圍內、處於該數值之99.5%至100.5%之範圍內或處於該數值之99.9%至100.1%之範圍內。
如本文所使用,術語「層」及「膜」意指並包括駐留在結構上之材料之層、薄片或塗層,該層或塗層在材料之部分之間可以係連續的或不連續的,並且可以係共形的或非共形的,除非另有說明。
如本文所使用,術語「基板」意指並包括基底材料或構造,在該基底材料或構造上形成額外材料或定位額外結構或兩者。基板可以係半導體基板、支撐結構上之基底半導體層、金屬電極或具有形成於其上之一或多種材料、一或多個層、一或多個結構或一或多個區域之半導體基板。半導體基板上之材料可以包括但不限於半導體材料、絕緣材料、導電材料等。基板可以係習知矽基板或包含一層半導體材料之其他塊狀基板。如本文所使用,術語「塊狀基板」不僅意指並包括矽晶圓,亦意指並包括絕緣體上矽(「SOI」)基板(如藍寶石上矽(「SOS」)基板及玻璃上矽(「SOG」)基板)、基底半導體基礎上之矽磊晶層以及其他半導體或光電材料,如矽-鍺、鍺、砷化鎵、氮化鎵及磷化銦。基板可以係摻雜的或未摻雜的。在一些實施例中,基板可以包含中介層或電路板。
如本文所使用,術語「包含」、「包括」、「含有」、「特徵在於」及其語法等效者係包括性的或開放式的術語,該等術語不排除額外的、未敍述之元素或方法步驟,而且亦包括更具限制性之術語「由……組成」及「基本上由……組成」及其語法等效者。
如本文所使用,術語「組態」係指至少一個結構及至少一個設備中之一或多個之大小、形狀、材料組成、定向及配置,該大小、形狀、材料組成、定向及配置便於以預定方式操作該結構及設備中之一或多個。
如本文所使用,關於材料、結構、特徵或方法動作之術語「可以」指示此等係預期用於本發明之實施例之實施方案中的,並且此類術語優先於更具限制性之術語「係」使用,以避免應當或必須排除可與其組合使用之其他相容材料、結構、特徵及方法之任何暗示。
如本文所使用,術語「晶圓」應被廣義地解釋為意指並包括習知半導體材料晶圓以及在另一支撐材料上包含半導體材料之其他塊狀基板。
如本文所使用,術語「微電子裝置」意指並包括經單切半導體晶粒、多組未經單切半導體晶粒、包含除了依賴於半導體材料(例如,光學裝置及MEMS裝置)之功能之外的功能之晶粒及晶粒組。同樣,如本文所使用,術語「半導體晶粒」可以被廣義地解譯為涵蓋其他微電子裝置。
如本文所使用,術語「扇出型封裝」及FOP意指並包括微電子裝置封裝,該微電子裝置封裝包括至少一層導電跡線,該等導電跡線承載於如膜等介電材料上,並且可操作地耦接至相關聯之半導體晶粒之接合襯墊,並且在其一或多個側上延伸(即,扇出)至晶粒周邊以外的位置。類似地,FOP組態之重佈層或RDL係包含至少一層導電跡線之重佈層,該等導電跡線承載於如膜等介電材料上,並且經經組態以在半導體之接合襯墊之位置處具有內端以可操作地耦接至導電跡線,該等導電跡線延伸(例如,扇出)至半導體晶粒之安裝位置之周邊以外的位置,通向在其一或多個側上之晶粒安裝位置之周邊以外的位置。
如本文所使用,「記憶體裝置」意指並包括表現出但不限於記憶體功能性之微電子裝置。
圖1A1及圖1A2係根據本發明之用於製造微電子裝置封裝之方法100之實施例的流程圖之兩個部分。在動作102中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D XPoint (例如,SXP))。在動作104中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作106中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約200 µm之厚度,並且作為特定非限制性實例,至近似於約100 µm、約50 µm或約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作108處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷(laser-induced street defect),隨後由載體膜之徑向膨脹引起斷裂)等)將晶圓單切(即,切割)成個別KGD。在動作110中,然後(視情況)藉由將經單切KGD藉由其背側以相互間隔之關係置放並黏附在黏合膜(例如晶粒附接膜(DAF)或晶粒上膜(FOD)類材料)上來形成KGD之經重構晶圓或面板。在動作112中,將膜層壓在經重構晶圓或面板之相互間隔之KGD之前側(即,主動表面)之上,或者層壓至其上之經單切KGD位置之主動表面,該膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作114中,(例如,藉由雷射消融)穿過該膜形成開口,以曝露KGD之主動表面上之接合襯墊位置,隨後視情況,進行溶劑清洗動作,以去除接合襯墊位置上由該雷射消融產生之任何殘留物,從而確保將在動作116中在聚合物膜上形成導電跡線之間的強健電連接。在動作116中,施配導電材料,例如,Ag或Cu漿料,以在聚合物膜上形成導電跡線,該等導電跡線自接合襯墊至KGD之側向周邊以外的預定通孔位置。替代地,可以藉由噴墨技術來施加導電跡線。在動作118中,穿過聚合物膜在預定通孔位置之外側側向地單切KGD,並且將KGD堆疊在基板上,該基板可以係要單切成個別基板並承載處於相互間隔之關係之多個KGD堆疊之晶圓級基板。在動作120中,可以例如藉由雷射或圖案化及異向性蝕刻在通孔位置處穿過KGD堆疊中之膜來形成通孔(其可以被稱為貫穿多晶矽通孔(TPV)),並將其延伸至基板之相鄰表面上之導電襯墊或跡線。在動作122中,採用燒結之Ag或Cu漿料或其他導電材料例如使用噴墨型敷料器來填充通孔。作為另一種方法,可以在波峰焊製程中用Sn焊料來填充通孔。在動作124中,可以(視情況)用環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,耦接至延伸至與KGD堆疊相鄰之基板表面上之導電襯墊或跡線之導電路徑之球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作126中,可以用EMC覆蓋晶粒堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與熱界面材料(TIM)附接。
圖1B係根據本發明之實施例之微電子裝置封裝150的側視截面示意圖,並且該微電子裝置封裝可以根據圖1A1及圖1A2之方法製造。微電子裝置封裝150包含基板152,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊154延伸至其相對之下表面上之導電元件156。導電元件156可以包含例如形成在基板152之凸塊下金屬化層(UBM)上或施加於其上之焊球。多個半導體晶粒160A至160D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D Xpoint (例如,SXP)記憶體之晶粒)堆疊在基板152之上表面上。每一半導體晶粒160A至160D層壓至聚合物膜162,例如在其一或多個側(展示兩個側)上之各別晶粒160A至160D之至少一個側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜或聚四氟乙烯(PTFE)膜。每一半導體晶粒160A至160D附接至其背側166上之DAF 164。若採用表現出足夠的黏合特性之NCF用於層壓目的,則可以消除DAF。導電跡線168在聚合物膜162之上表面172之上自每一半導體晶粒160A至160D之主動表面170上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料176之通孔174之位置,該等通孔在半導體晶粒160A至160D之間延伸並且延伸至基板152之導電襯墊154。如虛線所示,半導體晶粒160A至160D可以囊封在例如至少圍繞晶粒堆疊180之側向周邊延伸並鄰接基板152之上表面之EMC 178中。如所展示,EMC 178可以在最上半導體晶粒160D之上延伸。替代地,EMC 178可以使未覆蓋之主動表面170及導電跡線168被薄介電層覆蓋,該薄介電層可以包含熱界面材料(TIM) 182及散熱器184,此兩者如虛線所示,用於增強來自微電子裝置封裝150之熱傳遞。
圖2A係根據本發明之用於製造微電子裝置封裝之方法200之實施例的流程圖。在202中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D XPoint (例如,SXP))。在動作204中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作206中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約50 µm之厚度,並且作為特定實例,至近似於約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作208處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)來單切(即,切割)晶圓。在動作210中,然後藉由將經單切KGD藉由其前側(即,主動表面)以相互間隔之關係置放並黏附在面板或晶圓之晶粒安裝位置上來形成KGD之經重構晶圓或面板,該面板或晶圓經組態為多個扇出型封裝(FOP)重佈層(RDL),每一層具有一或多層由介電材料承載之導電(例如,銅)跡線,該等導電跡線在相關聯之晶粒位置之至少一個側向周邊以外延伸。在動作212中,在經重構晶圓或面板之KGD之背側之上層壓膜,該膜例如係晶圓級膜,如非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作214中,將聚合物膜及FOP組態之面板或晶圓單切成段,每一段承載個別FOP RDL及KGD。在動作216中,然後將段堆疊在基板上,該基板可以係要單切成個別基板並承載處於相互間隔之關係之多個KGD堆疊之晶圓級基板。在動作218中,(例如,藉由雷射消融或異向性蝕刻)穿過聚合物膜並穿過FOP組態之RDL之延伸至基板之相鄰表面上之導電襯墊或跡線之導電跡線來形成開口,該等開口可以被稱為TPV。在動作220中,採用Ag或Cu漿料或其他導電材料例如使用噴墨型敷料器來填充通孔。作為另一實例,可以在波峰焊製程中用Sn焊料來填充通孔。在動作222中,可以(視情況)用環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作224中,可以用EMC (若存在)覆蓋晶粒堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與熱界面材料(TIM)附接。
圖2B係根據本發明之實施例之微電子裝置封裝250的側視截面示意圖,並且該微電子裝置封裝可以根據圖2A之方法製造。微電子裝置封裝250包含基板252,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊254延伸至其相對之下表面上之導電元件256。導電元件256可以包含例如形成在基板252之凸塊下金屬化層(UBM)上或施加於其上之焊球。多個半導體晶粒260A至260D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D XPoint (例如,SXP)記憶體之晶粒)堆疊在基板252之上表面上。每一半導體晶粒260A至260D層壓至聚合物膜262,例如在其一或多個側(展示兩個側)上之各別晶粒260A至260D之側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。承載導電跡線268之FOP組態之RDL 266被固定至每一半導體晶粒260A至260D之主動表面270,導電跡線268穿過或越過RDL 266自每一半導體晶粒260A至260D之主動表面270上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料276之通孔274之位置,該等通孔在半導體晶粒260A至260D之間延伸並且延伸至基板252之導電襯墊254。如虛線所示,半導體晶粒260A至260D囊封在例如至少圍繞晶粒堆疊280之側向周邊延伸並鄰接基板252之上表面之EMC 278中。如所展示,EMC 278可以在最上半導體晶粒260D之上延伸。替代地,EMC 278可以使未覆蓋之主動表面270及導電跡線268被薄介電層覆蓋,該薄介電層可以包含熱界面材料(TIM) 282及散熱器284,此兩者如虛線所示,用於增強來自微電子裝置封裝250之熱傳遞。
圖3A係根據本發明之用於製造微電子裝置封裝之方法300之實施例的流程圖。在動作302中,在被分別組態成用於主架構及從架構之各別半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,具有主/從架構之DDRx DRAM)。在動作304中,對主晶圓及從晶圓各自進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作306中,主晶圓係用經組態用於直接晶片附接(DCA)之柱形式之導電(例如,銅)元件進行最後加工後晶圓。在動作308中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約50 µm之厚度,並且作為特定實例,至近似於約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作310處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)來單切(即,切割)主晶圓及從晶圓。在動作312中,然後藉由將經單切主KGD藉由其背側以相互間隔之關係置放並黏附在包含聚合物膜之面板或晶圓上來形成主晶粒KGD之經重構晶圓或面板,該聚合物膜例如係非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作314中,然後藉由將經單切從KGD藉由其前側(即,主動表面)以相互間隔之關係置放並黏附在面板或晶圓之晶粒安裝位置上來形成從KGD之經重構晶圓或面板,該面板或晶圓經組態為多個扇出型封裝(FOP)重佈層(RDL),每一層具有一或多層導電(例如,銅)跡線,該等導電跡線由介電材料承載並且在相關聯之晶粒安裝位置之至少一個側向周邊以外延伸。在動作316中,在經重構主及從KGD晶圓或面板之各者的背側之上層壓膜,該膜例如係晶圓級膜,如非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作318中,分別在主KGD位置之間及FOP組態之RDL之間將經重構主晶圓及從晶圓單切成段,每一段承載個別主KGD或從KGD,其中FOP RDL與每一從KGD相關聯。在動作320中,將主KGD段以相互間隔之關係置放在晶圓級基板上,使其在與基板之導電襯墊或跡線相反之DCA定向上與其導電柱倒置,並熱壓接合。在動作322中,然後將從KGD以相互間隔之關係堆疊在主KGD上。在動作324中,(例如,藉由雷射消融或異向性蝕刻)穿過聚合物膜並穿過延伸至基板之導電襯墊或跡線之從KGD之FOP組態之RDL之導電跡線形成開口,該等開口可以被稱為TPV。在動作326中,採用Ag或Cu漿料或其他導電材料例如使用噴墨型敷料器來填充通孔。作為另一實例,可以在波峰焊製程中用Sn焊料來填充通孔。在動作328中,可以(視情況)用環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作330中,可以用EMC覆蓋晶粒堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與熱界面材料(TIM)附接。
圖3B係根據本發明之實施例之微電子裝置封裝350的側視截面示意圖,並且該微電子裝置封裝可以根據圖3A之方法製造。微電子裝置封裝350包含基板352,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊354a及354b延伸至其相對之下表面上之導電元件356。導電元件356可以包含例如形成在基板352之凸塊下金屬化層(UBM)上或施加於其上之焊球。多個半導體晶粒360A至360D (例如,經組態為主/從架構中之雙資料速率(DDRx) DRAM之晶粒)堆疊在基板352之上表面上。每一半導體晶粒360A至360D在其背側上層壓至聚合物膜362,例如在其一或多個側(展示兩個側)上之各別晶粒360A至360D之側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜。半導體晶粒360A在基板352之上以倒裝晶片定向倒置,並且柱P形式之導電元件藉由熱壓(即,擴散)接合以DCA配置連接至導電襯墊354a。承載導電跡線368之FOP組態之RDL 366被固定至每一半導體晶粒260B-260D之主動表面370,導電跡線368穿過或越過RDL 366自每一半導體晶粒360B-360D之主動表面370上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料376之通孔374之位置,該等通孔在半導體晶粒360A至360D之間延伸並且延伸至基板352之導電襯墊354b。如所展示,半導體晶粒360A至360D囊封在例如至少圍繞晶粒堆疊380之側向周邊延伸並鄰接基板352之上表面之EMC 378中。如所展示,EMC 378可以在最上半導體晶粒360D之上延伸。替代地,EMC 378可以使未覆蓋之主動表面370及導電跡線368被薄介電層覆蓋,該薄介電層可以包含熱界面材料(TIM) 382及散熱器384,此兩者如虛線所示,用於增強來自微電子裝置封裝350之熱傳遞。
雖然以上所展示及描述之三個實施例在晶粒堆疊之相對側上提供TPV,但本發明之實施例不限於此。例如,FOP組態之RDL或包含延伸至TPV之導電跡線(圖1A1、圖1A2及圖1B)之其他介電膜可以在晶粒堆疊之一個側、兩個側、三個側或四個側上在基板S上之晶粒堆疊DS之側向周邊之外延伸,分別如圖4A至圖4D所展示。
另外,雖然以上所展示及描述之三個實施例提供單列TPV,但本發明之實施例不限於此。例如,圖5A展示具有晶粒堆疊DS之基板S,該基板具有RDL或包含導電跡線(圖1A1、圖1A2及圖1B)之其他介電膜,該等RDL或其他介電膜在四個側之各者上具有兩列對準之TPV,而圖5B展示具有晶粒堆疊DS之基板S,該基板具有RDL或包含導電跡線(圖1A1、圖1A2及圖1B)之其他介電膜,該等RDL或其他介電膜在四個側之各者上具有三列交錯之TPV。當然,晶粒堆疊之一個側上之TPV數量可以不同於其一或多個其他側上之TPV數量。除了將信號、功率及接地(例如,偏壓)路徑移動至晶粒堆疊DS之半導體晶粒外部之位置之外,若晶粒堆疊DS之一或多個半導體晶粒(不同於NAND快閃記憶體)易受電磁干擾(EMI)影響,則接地TPV (TPVg)之外環可以為晶粒堆疊DS提供接地拼接功能(ground stitching function)。類似地,在晶粒堆疊DS之頂部之上延伸並可操作地耦接至接地TPVg之接地面或接地網、跡線陣列或其他接地結構GS可以提供保護晶粒堆疊DS免受EMI並用作EMI屏蔽之完整法拉第籠,如圖5C所展示。接地結構GS可以包含導電(例如,金屬)網或導電膜。在前一種情況下,可以調整網之大小及網材料之厚度,以隔離期望的EMI頻率。當然,接地結構GS藉由介電材料與可操作地耦接至半導體晶粒之晶粒堆疊DS頂部上之導電跡線電隔離。在圖5C之結構之另一實施方案中,如虛線所示,射頻天線RF可以安置在介電膜D之上並藉由介電膜D與接地結構GS電隔離,並且可操作地耦接至晶粒堆疊DS之一或多個半導體晶粒。射頻天線RF可以在原位形成為調諧至預期操作波長之組態及厚度。
此外,可以設想,自各種半導體晶粒上之接合襯墊位置延伸之每一層導電跡線可以係相同的,並且延伸至如圖1A1、圖1A2、圖2A及圖3A所示之每一層之所有導電通孔,或者可以被定製成使得給定半導體晶粒層之導電跡線圖案中之一些或所有可以與堆疊之一或多個其他半導體晶粒層之導電跡線圖案相同或不同。例如,如圖6A所示,半導體晶粒SD1至SD4之第三層SD3及第四層SD4之導電跡線T可以藉由與導體C之側壁實體及電接觸可操作地耦接至TPV之導體C,而第一層SD1及第二層SD2之導電跡線T可以藉由導體C周圍之介電材料與TPV電隔離。因此,在一些實例中,由一個半導體晶粒(例如SD4)之電路系統產生之信號可以藉由TPV之導體C路由,並且由另一晶粒(例如SD3)之電路系統以及基板S之電路系統接收。類似地,信號可以藉由一個TPV之導體C在一個半導體晶粒(例如SD3)與另一半導體晶粒(例如SD1)之電路系統之間路由,並且藉由另一TPV之導體C在基板S之電路系統之間路由。
如圖6B所示,在採用多列TPV的情況下,導電跡線T可以在不同層自半導體晶粒SD延伸至不同列之TPV之導體C,並且可操作地耦接至該導體C。在圖6B的情況下,半導體晶粒SD1至SD4之第一層SD1及第三層SD3之導電跡線T可操作地耦接至內部列之TPV之導體C,而第二層SD2及第四層SD4可操作地耦接至外部列之TPV之導體C。如前所述,TPV之列可以係對準的,在此種情況下,導電跡線T可以自半導體晶粒SD延伸,並圍繞內部列之TPV路由,以延伸至外部列之TPV,如圖6C所示,而在TPV之列如圖6D所示交錯的情況下,導電跡線T可以自內部列之TPV之間的半導體晶粒SD直接延伸,以到達外部列之TPV並與其導體C耦接。在多列TPV配置的情況下,藉由跡線T與給定導體C之選擇性接觸及選擇性電隔離,信號不僅可以選擇性地在半導體晶粒SD1至SD4之電路系統之間以及在半導體晶粒SD1至SD4中之任一個之電路系統與基板S之電路系統之間路由,信號亦可以自一個半導體晶粒之跡線T沿一個TPV之給定導體C向上或向下路由至另一半導體晶粒上之跡線T,並藉由另一半導體晶粒之額外跡線T返回至不同列之不同TPV之導體C,從而增加可用信號路徑之潛在數量。
圖7係根據本發明之實施例之說明性電子系統700的方塊圖。電子系統700可以包含例如電腦或電腦硬體組件、伺服器或其他網路連接硬體組件、蜂巢式電話、數位攝影機、個人數位助理(PDA)、攜帶型媒體(例如,音樂)播放器、支援Wi-Fi或蜂巢式之平板電腦(例如,iPad®或SURFACE®平板電腦)、電子書、導航裝置等。電子系統700包括至少一個記憶體裝置702。記憶體裝置702可以包含例如根據圖1B、圖2B或圖3B之實施例中之任一個的本文先前所描述之微電子裝置封裝之實施例。電子系統700可以進一步包括至少一個電子信號處理器裝置704 (通常被稱為「微處理器」)。電子信號處理器裝置704可以視情況包括根據圖1B、圖2B或圖3B之實施例中之任一個的本文先前所描述之微電子裝置封裝之實施例。雖然在圖7中將記憶體裝置702及電子信號處理器裝置704描繪為兩(2)個單獨裝置,但在額外實施例中,電子系統700中包括具有記憶體裝置702及電子信號處理器裝置704之功能性之單一(例如,僅一個)記憶體/處理器裝置。在此類實施例中,記憶體/處理器裝置可以包括根據例如圖3B之實施例的本文先前所描述之微電子裝置封裝之實施例。電子系統700可以進一步包括用於由使用者將資訊輸入至電子系統700中之一或多個輸入裝置706,例如滑鼠或其他指標裝置、鍵盤、觸控板、按鈕或控制面板。電子系統700可以進一步包括用於向使用者輸出資訊(例如,視覺輸出或音訊輸出)之一或多個輸出裝置708,例如監視器、顯示器、印表機、音訊輸出插孔、揚聲器等。在一些實施例中,輸入裝置706及輸出裝置708可以包含單一觸控螢幕裝置,該觸控螢幕裝置既可以用於向電子系統700輸入資訊,亦可以用於向使用者輸出視覺資訊。輸入裝置706及輸出裝置708可以與記憶體裝置702及電子信號處理器裝置704中之一或多個進行電連通。
在上述實施例中,已經提到給定晶粒堆疊中特定數量之半導體晶粒作為實例,但堆疊中之半導體晶粒之數量不限於此。例如,DRAM記憶體晶粒之堆疊可以包含三十二個晶粒,而NAND快閃記憶體晶粒之堆疊可以包含多達128個或者甚至256個晶粒。
另外,雖然在上述實施例中提到特定類型之半導體晶粒作為實例,但對可以堆疊在單一晶粒堆疊中之晶粒之一或多種類型沒有限制。換言之,可以堆疊其他類型之記憶體晶粒,如SRAM、HRAM、MRAM及FeRAM等。此外,除了習知微處理器之外,包括記憶體控制器晶粒之邏輯晶粒以及處理器(例如,圖形處理器單元(GPU)、音訊處理器以及包括處理器核心及記憶體區塊之ASIC)可以與表現出其他功能性之晶粒(如邏輯及記憶體晶粒)組合堆疊。場可程式化閘陣列(FPGA)係可堆疊組件之另一實例。
藉由本發明之實施例可獲得之每一層導電跡線之定製使得不同圖案且在表現出不同功能之半導體晶粒之不同(例如,中心、鄰近中心線之多列、在一或多個側上之周邊)位置處的接合襯墊易於可操作地耦接至周邊定位之TPV,以連接至基板上之導電襯墊及跡線,用於藉由基板之延伸至導電元件之導電路徑與更高層之封裝連通。承載多層導電跡線之FOP組態之RDL之實施方案為不斷擴大之最先進半導體晶粒之接腳連接之數量增加進一步的靈活性。此外,代替習知有機基板,可以採用包含主動電路系統之矽基板。例如,可以採用本發明之實施例在記憶體晶粒堆疊中使用DDR邏輯來實施廣泛的I/O混合記憶體立方體架構,而不需要採用昂貴的TSV,同時允許更大的記憶體密度。類似地,可以採用本發明之實施例在記憶體晶粒堆疊中使用裝置邏輯來實施廣泛的I/O高頻寬記憶體架構,而不需要採用昂貴的TSV,同時允許更大的記憶體密度。
圖8A係根據本發明之用於製造包含多個微電子裝置堆疊之微電子裝置封裝之方法800之實施例的流程圖。在動作802中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D Xpoint (例如,SXP))。在動作804中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作806中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約200 µm之厚度,並且作為特定非限制性實例,至近似於約100 µm、約50 µm或約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作808處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)將晶圓單切(即,切割)成個別KGD。在動作810中,然後(視情況)藉由將經單切KGD藉由其背側以相互間隔之關係置放並黏附在黏合膜(例如晶粒附接膜(DAF)或晶粒上膜(FOD)類材料)上來形成KGD之經重構晶圓或面板。在動作812中,將聚合物膜層壓在經重構晶圓或面板之相互間隔之KGD之前側(即,主動表面)之上,或者層壓在黏合膜(若存在)上,該聚合物膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作814中,(例如,藉由雷射消融)穿過聚合物膜形成開口,以曝露KGD之主動表面上之接合襯墊位置,隨後視情況,進行溶劑清洗動作,以去除接合襯墊位置上由雷射消融產生之任何殘留物,從而確保將在動作816中在聚合物膜上形成導電跡線之間的強健電連接。在動作816中,施配導電材料(例如,Ag或Cu漿料)以在聚合物膜上形成導電跡線,該等導電跡線自接合襯墊至KGD之側向周邊以外的預定通孔位置,並且在一些實施例中,在要封裝在一起之相鄰KGD之間延伸。替代地,可以藉由噴墨技術來施加導電跡線。在動作818中,使用切割刀片穿過聚合物膜及選用的黏合膜在預定通孔位置之外側及組(例如,兩組、三組、四組等)之周圍側向地單切KGD,並且將多組KGD堆疊在基板上,該基板可以係要單切成個別基板並承載處於相互間隔關係之多個KGD堆疊之晶圓級基板。在動作820中,可以例如藉由雷射或圖案化及異向性蝕刻在通孔位置處穿過KGD堆疊中之膜來形成通孔(其可以被稱為貫穿多晶矽通孔(TPV)),並將其延伸至基板之相鄰表面上之導電襯墊或跡線。在動作822中,採用燒結之Ag或Cu漿料或其他導電材料藉由例如使用噴墨型敷料器來填充通孔。作為另一種方法,可以在波峰焊製程中用Sn焊料來填充通孔。在動作824中,可以(視情況)用環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,耦接至延伸至與KGD堆疊相鄰之基板表面上之導電襯墊或跡線之導電路徑之球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且被單切成多組KGD堆疊之KGD堆疊藉由在KGD堆疊之間延伸並穿過EMC (若存在)及基板之導電跡線相互可操作地耦接以形成封裝。在動作826中,可以用EMC覆蓋KGD堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與插入式熱界面材料(TIM)附接。
圖8B係根據本發明之實施例之微電子裝置封裝850的側視截面示意圖,並且該微電子裝置封裝可以根據圖8A之方法製造。微電子裝置封裝850包含基板852,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊854延伸至其相對之下表面上之導電元件856。基板852可以包含有機或無機(例如,矽)材料,後者允許比前者更小的特徵及更緊密的間距。導電元件856可以包含例如形成在基板852底面上之端子襯墊上或施加於其上之焊球。將封裝中要分組之多個半導體晶粒860A1至860D1及860A2至860D2 (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D Xpoint (例如,SXP)記憶體之晶粒)堆疊在基板852之上表面上。半導體晶粒860A1及860A2、860B1及860B2、860C1及860C2以及860D1及860D2中之每一層被層壓至聚合物膜862,例如在其一或多個側(展示兩個側)上之各別晶粒860A1至860D1、860A2至860D2之至少一個側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜或聚四氟乙烯(PTFE)膜。半導體晶粒860A1及860A2、860B1及860B2、860C1及860C2以及860D1及860D2中之每一層可以附接至其背側866上之DAF 864。若採用表現出足夠的黏合特性之NCF用於層壓目的,則可以消除DAF。重佈層(RDL)形式之導電跡線868在聚合物膜862之上表面872之上並且至少在某些情況下在不同堆疊中之給定層之相鄰晶粒之間自半導體晶粒860A1及860A2、860B1及860B2、860C1及860C2以及860D1及860D2中之每一層之主動表面870上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料876之通孔874之位置,該等通孔在半導體晶粒860A1至860D1與半導體晶粒860A2及860D2之間延伸並且延伸至基板852之導電襯墊854。如虛線所示,半導體晶粒860A1至860D1及860A2至860D2可以囊封在例如至少圍繞晶粒堆疊880A及880B之側向周邊延伸並在該等晶粒堆疊之間延伸並且鄰接基板852之上表面之EMC 878中。如所展示,EMC 878可以在最上半導體晶粒860D1及860D2之上延伸。替代地,EMC 878可以使在半導體晶粒860D1及860D2之未覆蓋之最上半導體晶粒之主動表面870及導電跡線868被薄介電層覆蓋,該薄介電層可以包含熱界面材料(TIM)及散熱器,用於增強來自微電子裝置封裝850之熱傳遞。在一個實施方案中,封裝中可能僅有一個主晶粒(例如半導體晶粒860A1)來控制微電子裝置封裝850中之所有其他從晶粒(即,860B1至860D1及860A2至860D2),此種控制係藉由在晶粒堆疊之間延伸之導電跡線實現的,如圖8B所描繪及關於圖8A所描述。替代地,對於從晶粒860B1至860D1及860A2至860D2之每一各別相關聯之堆疊,可以有單獨的主晶粒,例如860A1及860A2,晶粒堆疊之間的連通可藉由導電跡線868操作。因此,若需要,則主/從晶粒堆疊可以跨封裝通道分開。若封裝有高度限制,但需要大量的晶粒(例如,十六個、三十二個),則兩種方法都可以在多個晶粒堆疊中跨更大的佔據面積分佈晶粒,並且第一種方法可以允許多個甚至更低的晶粒堆疊,每一晶粒堆疊之從晶粒連結至一個堆疊中之單一主晶粒。在另一實施方案中,可以採用經組態為記憶體控制器之邏輯晶粒來代替每一半導體晶粒堆疊基底之主晶粒,或者可以在半導體晶粒堆疊之底部部署一個邏輯晶粒,並且將其與在多個堆疊中之記憶體晶粒可操作地耦接。
與當前3D封裝流程相比,由於消除貫穿矽通孔(TSV),並且不需要形成複雜的後端製程(BEOL)結構之後晶圓製造動作,因此圖8A及圖8B之實施例可以顯著降低成本。在組裝流程中,DRAM、NAND或SXP記憶體可以輕鬆地分層堆疊,每層包含多個晶粒。此外,此實施例允許對每一不同晶粒層使用不同導電跡線圖案,並且允許單獨的位址接腳。此外,每一晶粒之功率及/或接地可以連接在一起或者係個別化的。如以上關於圖5C所述,法拉第籠或接地區域形式之EMI屏蔽可以僅在頂部晶粒之上及之間或者針對每一晶粒層併入至重佈層(RDL)中。
用於高功率、高資料速率、高I/O計數裝置(例如,記憶體控制器,ASIC等)之一種習知晶粒至基板附接技術係直接晶片附接(DCA),DCA允許晶粒與封裝基板之間的最佳信號及功率/接地置放,以及在其上置放更多實體區域(概念上係整個晶粒區域)來分配連接。然而,標準型記憶體現在正在被推進至功率/信號空間中,並且可以受益於DCA,如以上關於圖3A及圖3B所描述,但對於加工及製造之成本,此係顯著的障礙。最佳解決方案係以接合線為代價來實現DCA之靈活性。DCA之現有選項包括晶片級封裝(CSP)及扇出型封裝(FOP)方法,此兩種方法都不能以低成本提供DCA之優勢。在圖9A及圖9B之實施例中,如上所述之貫穿多晶矽通孔(TPV)之使用可以適於表現DCA之功能性,但以較低的成本使用併有在後晶圓製造製程中形成之iRDL結構之晶粒,並且包括將接合襯墊重新路由至適合於類似DCA附接至基板之陣列圖案之跡線。
圖9A係根據本發明之用於製造用於直接晶片附接至基板之微電子裝置之方法900之實施例的流程圖。在動作902中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D Xpoint (例如,SXP)),並且在每一晶粒位置上用跡線形成iRDL,以將晶粒之主動表面上之接合襯墊位置重新路由至Cu襯墊陣列中。在動作904中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作906中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約200 µm之厚度,並且作為特定非限制性實例,至近似於約100 µm、約50 µm或約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作908處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)將晶圓單切(即,切割)成個別KGD。在動作910中,然後(視情況)藉由將經單切KGD藉由其背側以相互間隔之關係置放並黏附在黏合膜(例如晶粒附接膜(DAF)或晶粒上膜(FOD)類材料)上來形成KGD之經重構晶圓或面板。在動作912中,在KGD及黏合膜上(若存在)將膜層壓在經重構晶圓或面板之相互間隔之KGD之前側(即,主動表面)之上,該膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作914中,(例如,藉由雷射消融)穿過聚合物膜形成通孔,以曝露KGD之主動表面上之iRDL襯墊,隨後視情況,進行溶劑清洗動作,以去除iRDL襯墊上由雷射消融產生之任何殘留物。在動作916中,施配導電材料(例如,Ag或Cu漿料)以填充通孔,或者藉由噴墨技術用另一種導電材料填充。作為另一種方法,可以在波峰焊製程中用Sn焊料來填充通孔。在動作918中,使用切割刀片穿過聚合物膜在晶粒佔據面積及TPV之如虛線所示之預定通孔位置之外側側向地單切KGD,用於連接要形成之堆疊中之其他更高的晶粒,如以上關於圖3A及圖3B所描述。在動作920中,可以拾取每一經單切KGD,將其倒置並置放在基板上,其中聚合物膜中導電材料填充之通孔與基板之上表面上之端子襯墊對準,隨後加熱總成,以藉由固化聚合物膜並將通孔中之導電材料接合至端子襯墊來將晶粒黏附至基板。
如描繪關於圖9A所描述之製程順序的圖9B所示,在半導體晶粒950之主動表面954上承載iRDL 952之半導體晶粒950具有重新路由至(例如Cu) iRDL襯墊956之接合襯墊(未展示),此結構具有層壓在其上之聚合物膜,如NCF、b級聚醯亞胺膜或PTFE膜958。然後,藉由雷射消融在聚合物膜958中形成通孔960,以曝露iRDL襯墊956。引入Ag、Cu、焊料或其他導電填充材料來填充通孔960並形成導電觸點962。然後,將半導體晶粒950倒置並置放在基板964上,該基板可以係有機或無機(例如,矽)基板,其中半導體晶粒950之導電觸點962與基板964之端子襯墊966對準。然後加熱總成,以藉由聚合物膜958及導電觸點962將半導體晶粒950分別黏附至基板964及端子襯墊966。例如,熱壓接合工具可以用於晶粒置放精度,並加熱以獲得聚合物膜之黏附力。在NCF的情況下,加熱溫度將高於材料之玻璃化轉變溫度(Tg )。如所展示,端子襯墊966藉由包含導電路徑970之跡線及通孔連接至基板964相對側上之導電元件968 (例如,焊球)。雖然展示單一晶粒封裝,但若需要,則堆疊之晶粒總成可以係完整的並且視情況係封裝的,如本文關於圖3A及圖3B所描繪及描述,其中如所描述之最下主晶粒連接至該基板。當然,所描述之製程及所得晶粒可以與表現出任何功能性之晶粒一起採用,並且不限於記憶體。
作為圖9A及圖9B之實施例之潛在額外實施方案,並且如圖9C所描繪,可以使用最上半導體晶粒950之下之多個半導體晶粒950'來製造晶粒堆疊DS,該多個半導體晶粒配備有TSV 972,然後提供有具有通孔960之介電(例如,聚合物)膜958,該等通孔與TSV 972對準並且填充有形成導電觸點962之導電填充材料。然後可以將半導體晶粒950及950'以側向間隔之關係堆疊在基底晶圓或其他基板974上,並且藉由加熱以固化晶粒之間以及最下晶粒與基板之間的接合線中之聚合物膜來進行實體及電連接,在此之後可以用EMC 976來囊封總成,並且將焊料凸塊978施加於如虛線所示之基底晶圓或基板,之後可以單切完整的封裝,如此項技術中所知。使用此種方法,可以避免Cu柱之習知使用(在某些情況下由焊料加蓋)及晶粒堆疊之熱壓接合。
現在參考圖10A至圖10D,在另一實施例中,藉由在堆疊之晶粒之佔據面積外部之晶粒堆疊中之半導體晶粒的各個層處併有表面黏著組件,先前描述之晶粒總成之架構可以進一步適於在封裝及效能方面提供額外優勢。圖10A係根據本發明之用於製造併有表面黏著組件之微電子裝置總成之方法1000之實施例的流程圖。在動作1002中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D XPoint (例如,SXP))。在動作1004中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作1006中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約200 µm之厚度,並且作為特定非限制性實例,至近似於約100 µm、約50 µm或約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作1008處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)將晶圓單切(即,切割)成個別KGD。在動作1010中,然後藉由將經單切KGD藉由其主動表面以相互間隔之關係置放並黏附在扇出型封裝(FOP)組態之RDL面板或晶圓上來(視情況)形成KGD之經重構晶圓或面板,該面板或晶圓具有自晶粒之接合襯墊延伸至晶粒佔據面積以外的區域之跡線。在動作1012中,可以將表面黏著組件(例如,電容器、電阻器、電感器)置放或已經預先形成在FOP組態之RDL面板或晶圓上,該面板或晶圓在不會形成通孔之位置處與半導體晶粒之佔據面積相鄰但在半導體晶粒之佔據面積之外。在動作1014中,將聚合物膜層壓在經重構晶圓或面板之相互間隔之KGD之背側之上,該聚合物膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作1016中,用切割刀片將承載KGD及FOP組態之RDL之聚合物膜單切,並將每一具有RDL之個別KGD倒置並堆疊在基底晶圓或其他基板上。在動作1018中,可以例如藉由雷射或圖案化及異向性蝕刻在通孔位置處穿過KGD堆疊中之RDL及聚合物膜來形成通孔(其可以被稱為貫穿多晶矽通孔(TPV)),並將其延伸至基板之相鄰表面上之導電襯墊或跡線。在動作1020中,施配燒結之Ag或Cu漿料,或採用其他導電材料,以藉由例如使用噴墨型敷料器填充通孔,並形成貫穿多晶矽通孔(TPV)。作為另一種方法,可以在波峰焊製程中用Sn焊料來填充通孔。在動作1022中,可以將表面黏著組件(例如,電容器、電阻器、電感器)置放或已經預先形成並可操作地耦接至每一KGD堆疊之頂層晶粒之RDL上,以及藉由一或多個TPV之導電材料根據需要耦接至其他晶粒。在動作1024中,可以視情況用環氧樹脂封裝材料(EMC)來囊封KGD堆疊及基板總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,耦接至延伸至與KGD堆疊相鄰之基板表面上之導電襯墊或跡線之導電路徑之球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作1026中,可以用EMC覆蓋晶粒堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與熱界面材料(TIM)附接,若表面黏著組件安裝在晶粒堆疊內部而不係頂層晶粒之上的話。
如圖10B1至圖10D所描繪,可以實施關於圖10A所描述之製造製程來形成不同晶粒總成。例如,圖10B1係根據本發明之實施例之微電子裝置封裝1050B的側視截面示意立面圖並且圖10B2係其俯視示意立面圖,並且該微電子裝置封裝可以根據圖10A之方法製造。儘管被展示為包含記憶體晶粒堆疊之記憶體裝置封裝,但結構不限於此。微電子裝置封裝1050B包含基板1052,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1054延伸至其相對之下表面上之導電元件1056。導電元件1056可以包含例如形成在基板1052之端子襯墊上或施加於其上之焊球。多個半導體晶粒1060A至1060D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D XPoint (例如,SXP)記憶體之晶粒)堆疊在基板1052之上表面上。每一半導體晶粒1060A至1060D在其背側上層壓至聚合物膜1062,例如在其一或多個側(圖10B1展示兩個側,圖10B2展示四個側)上之各別晶粒1060A至1060D之側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。承載導電跡線1068之FOP組態之RDL 1066被固定至每一半導體晶粒1060A至1060D之主動表面1070,導電跡線1068穿過或越過RDL 1066自每一半導體晶粒1060A至1060D之主動表面1070上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1076 (即,TPV)之通孔1074之位置,該等通孔在半導體晶粒1060A至1060D之間延伸並且延伸至基板1052之導電襯墊1054。在此實施方案中,一或多個表面黏著組件(例如,電容器、電阻器、電感器) SM (展示一個),例如去耦電容器,被安裝至最上RDL 1066並且可操作地耦接至該最上RDL,以及視情況耦接至一或多個TPV。如圖10B2所描繪,表面黏著組件SM可以安裝在一或多個TPV位置之上,並且連接至最上RDL之導電跡線1068。如虛線所示,然後半導體晶粒1060A至1060D可以囊封在例如至少圍繞晶粒堆疊1080之側向周邊延伸並鄰接基板1052之上表面之EMC 1078中。如所展示,EMC 1078可以在最上半導體晶粒1060D之上延伸。
圖10C1係根據本發明之實施例之微電子裝置封裝1050C的側視截面示意立面圖並且圖10C2係其俯視示意立面圖,並且該微電子裝置封裝可以根據圖10A之方法製造。儘管被展示為包含記憶體晶粒堆疊之記憶體裝置封裝,但結構不限於此。微電子裝置封裝1050C包含基板1052,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1054延伸至其相對之下表面上之導電元件1056。導電元件1056可以包含例如形成在基板1052之凸塊下金屬化層(UBM)上或施加於其上之焊球。多個半導體晶粒1060A至1060D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D XPoint (例如,SXP)記憶體之晶粒)堆疊在基板1052之上表面上。每一半導體晶粒1060A至1060D在其背側上層壓至聚合物膜1062,例如在其一或多個側(圖10C1展示兩個側,圖10C2展示四個側)上之各別晶粒1060A至1060D之側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。承載導電跡線1068之FOP組態之RDL 1066被固定至每一半導體晶粒1060A至1060D之主動表面1070,導電跡線1068穿過或越過RDL 1066自每一半導體晶粒1060A至1060D之主動表面1070上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1076 (即,TPV)之通孔1074之位置,該等通孔在半導體晶粒1060A至1060D之間延伸並且延伸至基板1052之導電襯墊1054。在此實施方案中,一或多個表面黏著組件(例如,電容器、電阻器、電感器) SM (展示兩個),例如去耦電容器,各自安裝至總成外部之RDL 1066並且可操作地耦接至其跡線1068,以及視情況藉由自表面黏著組件SM位置延伸至TPV位置之RDL跡線1068耦接至一或多個TPV。如圖10C2所描繪,內部定位之表面黏著組件SM可以與TPV位置間隔安裝。如虛線所示,然後半導體晶粒1060A至1060D可以囊封在例如至少圍繞晶粒堆疊1080之側向周邊延伸並鄰接基板1052之上表面之EMC 1078中。如所展示,EMC 1078可以在最上半導體晶粒260D之上延伸。替代地,EMC 1078可以使最上的未覆蓋之RDL 1066被薄介電層覆蓋,該薄介電層可以包含熱界面材料(TIM)及散熱器,用於增強來自微電子裝置封裝1050C之熱傳遞。
圖10D係根據本發明之實施例之微電子裝置封裝1050D的側視截面示意立面圖,並且該微電子裝置封裝可以根據圖10A之方法製造。儘管被展示為包含記憶體晶粒及控制器晶粒之堆疊之記憶體裝置封裝,其可以例如經組態為管理型NAND (mNAND)封裝,但結構不限於此。微電子裝置封裝1050D包含基板1052,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1054延伸至其相對之下表面上之導電元件1056。導電元件1056可以包含例如形成在基板1052之凸塊下金屬化層(UBM)上或施加於其上之焊球。多個半導體晶粒1060A至1060E (例如,經組態為NAND快閃記憶體或3D XPoint (例如,SXP)記憶體(晶粒1060A及1060D)、低功率DRAM (LPDRAM)晶粒1060C及1060D,以及控制器晶粒(晶粒1060E)之晶粒)堆疊在基板1052之上表面上。然而,可以製造併有表面黏著組件之其他數量及組合之表現出不同功能性之晶粒。此外,若控制器晶粒、ASIC或其他相對較高功率密度之裝置部署在晶粒堆疊之頂部,則導熱材料(如銅板或其他散熱器結構(未展示))可以置放在最上晶粒與下面相對較低功率密度之記憶體晶粒之間。此種方法適用於本發明之所有實施例。每一半導體晶粒1060A至1060E在其背側上層壓至聚合物膜1062,例如在其一或多個側(圖10D展示兩個側)上之各別晶粒1060A至1060D之側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。承載導電跡線1068之FOP組態之RDL 1066被固定至每一半導體晶粒1060A至1060E之主動表面1070,導電跡線1068穿過或越過RDL 1066自每一半導體晶粒1060A至1060E之主動表面1070上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1076 (即,TPV)之通孔1074之位置,該等通孔在半導體晶粒1060A至1060E之間延伸並且延伸至基板1052之導電襯墊1054。在此實施方案中,一或多個表面黏著組件(例如,電容器、電阻器、電感器) SM (展示兩個),例如去耦電容器,各自被安裝至最上RDL 1066 (一個以上,一個以下)並且可操作地耦接至其跡線1068。兩個其他表面黏著組件SM安裝至總成外部之RDL 1066並且可操作地耦接至其跡線1068,以及視情況藉由自表面黏著組件SM位置延伸至TPV位置之RDL跡線1068耦接至一或多個TPV。如圖10B2及圖10C2所描繪,內部定位之表面黏著組件SM可以與TPV位置間隔安裝,而頂部安裝之表面黏著組件可以安裝在最上RDL之上的任何地方。如虛線所示,然後半導體晶粒1060A至1060E可以囊封在例如至少圍繞晶粒堆疊1080之側向周邊延伸並鄰接基板1052之上表面之EMC 1078中。如所展示,EMC 1078可以在最上半導體晶粒1060E之上延伸。
圖10A至圖10D之實施例使用每一晶粒之佔據面積之外的FOP組態之RDL之額外表面區域將表面黏著組件(例如,電容器、電阻器、電感器)併入至堆疊之晶粒封裝之每一晶粒附近。若位於內部RDL上之晶粒堆疊內部,則表面黏著組件不會增加封裝高度,並且由晶粒厚度提供之晶粒間接合線之間的額外豎直間隔可以允許使用更大(即,更厚)的表面黏著組件。此外,表面黏著組件之置放可以相對於每一晶粒進行最佳化,並且由於迴路電感及電阻之減小,用於穩定功率輸送之去耦電容器靠近晶粒置放係特別有益的。相比之下,由於製造設計規則檢查(DRC)條例,將基板安裝之去耦電容器置放在晶粒接合襯墊附近係不可能的。另外,自封裝之基板去除表面黏著組件在基板上提供更多的信號路由空間。
現在參考又一實施例,圖11A及圖11B分別描繪根據本發明之實施例的用於製造採用用於資料信號傳輸之電感耦合環及用於功率及接地/偏壓信號傳輸之TPV之微電子裝置封裝之製程順序,以及微電子裝置封裝的側視截面示意立面圖。
圖11A係根據本發明之實施例的用於製造併有用於資料信號傳輸之電感耦合鏈(ICL)及用於功率及接地/偏壓信號傳輸之TPV之微電子裝置總成之方法1100之實施例的流程圖。在動作1102中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D XPoint (例如,SXP))。在一個實施方案中,電感耦合鏈(ICL)傳輸器及ICL接收器可以在後端製程(BEOL)加工中之晶粒之金屬化中製造,作為BEOL結構之一部分。在動作1104中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作1106中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約200 µm之厚度,並且作為特定非限制性實例,至近似於約100 µm、約50 µm或約30 µm之厚度。然而,應注意,該方法之實施例不限於任何不會危及電感耦合資料信號傳輸或引發串擾之任何特定晶粒厚度。然後,在動作1108處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)將晶圓單切(即,切割)成個別KGD。在動作1110中,然後藉由將經單切KGD藉由其主動表面以相互間隔之關係黏附並可操作地耦接在扇出型封裝(FOP)組態之RDL面板或晶圓上來形成KGD之經重構晶圓或面板,該面板或晶圓具有自晶粒之接合焊盤延伸至晶粒佔據面積以外的區域之跡線。若未在晶粒上製造ICL傳輸器及ICL接收器,則FOP組態之RDL晶圓或面板可以在其中併有ICL傳輸器及ICL接收器。在動作1112中,將聚合物膜層壓在經重構晶圓或面板之相互間隔之KGD之背側之上,該聚合物膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。在動作1114中,單切承載具有ICL傳輸器及ICL接收器之晶粒以及FOP組態之RDL之聚合物膜,並且倒置各自具有RDL以及ICL傳輸器及ICL接收器之個別晶粒並將其堆疊在基底晶圓或其他基板上達到期望的堆疊高度(例如,四個、八個、十二個、十六個晶粒)。在動作1116中,可以例如藉由雷射或圖案化及異向性蝕刻在通孔位置處穿過KGD堆疊中之RDL及聚合物膜來形成通孔(其可以被稱為貫穿多晶矽通孔(TPV)),並將其延伸至基板之相鄰表面上之導電襯墊或跡線。在動作1118中,施配燒結之Ag或Cu漿料,或採用其他導電材料,以藉由例如使用噴墨型敷料器填充通孔,並形成貫穿多晶矽通孔(TPV)。作為另一種方法,可以在波峰焊製程中用Sn焊料來填充通孔。在動作1120中,可以(視情況)用環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,耦接至延伸至與KGD堆疊相鄰之基板表面上之導電襯墊或跡線之導電路徑之球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作1122中,可以用EMC覆蓋晶粒堆疊之頂部,或者可以將其曝露出來以將散熱器與熱界面材料(TIM)附接。
圖11B係根據本發明之實施例之微電子裝置封裝1150的側視截面示意立面圖,並且該微電子裝置封裝可以根據圖11A之方法製造。儘管被展示為包含記憶體晶粒堆疊之記憶體裝置封裝,但結構不限於此。微電子裝置封裝1150包含基板1152,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1154延伸至其相對之下表面上之導電元件1156。導電元件1156可以包含例如形成在基板1152之端子襯墊上或施加於其上之焊球。多個半導體晶粒1160A至1160D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D XPoint (例如,SXP)記憶體之晶粒)堆疊在基板1152之上表面上。每一半導體晶粒1160A至1160D在其背側上層壓至聚合物膜1162,例如在其一或多個側(藉由非限制性實例之方式,圖10B1及圖10B2展示兩個側)上之各別晶粒1160A至1160D之側向周邊以外延伸之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。承載導電跡線1168之FOP組態之RDL 1166被固定至每一半導體晶粒1160A至1160D之主動表面1170,導電跡線1168 (即,功率及接地/偏壓跡線)穿過或越過RDL 1166自每一半導體晶粒1160A至1160D之主動表面1170上之功率及接地/偏壓接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1176 (即,TPV)之通孔1174之位置,該等通孔在半導體晶粒1160A至1160D之間延伸並且延伸至基板1152之導電襯墊1154。對於所有半導體晶粒1160A至1160D,功率及接地/偏壓信號可以係組合的,或者對於至少一些或所有半導體晶粒1160A至1160D,其可以係個別化的。RDL 1166之或併入晶粒金屬化中之ICL傳輸器1172T及ICL接收器1172R藉由資料信號導電跡線1168可操作地耦接至每一半導體晶粒1160A至1160D之主動表面1170上之資料信號腳位。ICL傳輸器1172T及ICL接收器1172R可以安裝在每一半導體晶粒1160A至1160D之佔據面積內之任何地方,其中一個晶粒之ICL傳輸器1172T與一或多個豎直相鄰晶粒之ICL接收器1172R協同地豎直對準,如所展示。類似地,可以在基板1152之上表面上配備ICL傳輸器1172T及ICL接收器1172R,再次與最下半導體晶粒1160A之ICL接收器1172R及ICL傳輸器1172T協同地豎直對準。值得注意的是,充分減薄半導體晶粒1160A至1160D (例如,減薄至約50 µm或更小)使得ICL信號可以在豎直相鄰晶粒之主動表面上之ICL傳輸器與ICL接收器之間傳輸及接收,消除在每一晶粒之兩個側置放ICL傳輸器及ICL接收器之任何需要。基板1152可以進一步包含可操作地耦接至基板1152之ICL傳輸器1172T及ICL接收器1172R之轉換積體電路系統1190,該轉換積體電路系統用於將電感資料信號(即,電感電流)轉化成電信號,以與更高層封裝連通。替代地,在其上表面上配備有ICL傳輸器1172T及ICL接收器1172R以與半導體晶粒1160A至1160D連通之另一最下晶粒(未展示) (例如控制器晶粒)可以併有此類轉換電路系統,並且藉由DCA連接或者如以上圖9A及圖9B所描繪及描述之用作DCA連接之連接可操作地耦接至基板1152。如虛線所示,然後半導體晶粒1160A至1160D可以囊封在例如至少圍繞晶粒堆疊DS之側向周邊延伸並鄰接基板1152之上表面之EMC 1178中。如所展示,EMC 1178可以在最上半導體晶粒1060D之上延伸,或者可以僅覆蓋晶粒堆疊DS之側。
如上所述使用本發明之實施例實現之電感耦合環信號傳輸呈現用於將資料信號自一個位置傳輸至另一位置而不需要連續實體連接之低功率解決方案,因此消除對昂貴的TSV或其他實體互連構件(如接合線)之需要,該等實體互連構件存在封裝高度及晶片間距之問題,以避免短路。由於ICL無法提供功率或接地/偏壓,因此將ICL連通與貫穿多晶矽通孔(TPV)組合使用使得ICL傳輸器及ICL接收器在晶粒堆疊之佔據面積內易於豎直對準,同時藉由TPV將佔據面積外部之實體功率及接地/偏壓路由至支撐基板。因此,對於ICL連通而言,不僅消除TSV,而且亦消除潛在的瓦片式或階梯式晶粒堆疊,此將需要複雜的設計實踐並限制晶粒面對面之面積。
參考圖12展示及描述本發明之又一實施例。在此實施例中,微電子裝置中採用TSV及TPV兩者。圖12係根據本發明之實施例之微電子裝置總成1200的側視截面示意立面圖。儘管被展示為包含記憶體晶粒堆疊之記憶體裝置封裝,但結構不限於此。微電子裝置總成包含基板1202,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1204延伸至其相對之下表面上之導電元件1206。導電元件1206可以包含例如形成在基板1202之端子襯墊上或施加於其上之焊球。多個半導體晶粒1208A至1208D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D XPoint (例如,SXP)記憶體之晶粒)堆疊在基板1202之上表面上。每一半導體晶粒1208A至1208D在其側向周邊被EMC 1210包圍。承載導電跡線1214之FOP組態之RDL 1212被固定至每一半導體晶粒1208A至1208D之主動表面1216,導電跡線1214 (即,功率及接地/偏壓跡線)穿過或越過RDL 1212自每一半導體晶粒1208A至1208D之主動表面1216上之功率及接地/偏壓接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1220 (即,TPV)之通孔1218之位置,該等通孔在半導體晶粒1208A至1208D之間延伸並且延伸至基板1202之導電襯墊1204,用於功率及接地/偏壓信號連通。當然,不需要FOP組態之RDL,此係因為可以採用承載導電跡線之介電膜。根據需要,對於所有半導體晶粒1208A至1208D,功率及接地/偏壓連接可以係組合的,或者對於半導體晶粒1208A至1208D中之每一或至少一些,其可以係個別化的。所有半導體晶粒1208A至1208C (但不係最上半導體晶粒1208D)已經被製造成具有虛線中所示之TSV 1222,該等TSV穿過其各別厚度自主動表面1216上之積體電路系統之對準接合襯墊(未展示)延伸至其背側1224上之導電襯墊(未展示)。最上半導體晶粒1208D在其主動表面上具有與下一較低半導體裝置1208C之TSV對準之接合襯墊。如柱1226 (例如焊料加蓋之銅柱)等導電元件穿過聚合物膜1211及RDL 1212在接合襯墊與端子襯墊之間延伸,藉由TSV 1222互連半導體晶粒1208A至1208D,用於與晶粒堆疊之佔據面積內之基板1202之導電襯墊(未展示)進行資料信號連通。可以採用填充接合線中之聚合物膜中之通孔之導電材料來代替柱狀導電元件,如以上關於圖9A及圖9B所描述。如虛線所示,然後半導體晶粒1208A至1208D可以囊封在例如至少圍繞晶粒堆疊1230之側向周邊延伸並鄰接基板1202之上表面之另一EMC 1228中。如所展示,EMC 1228可以在最上半導體晶粒1060D之上延伸,或者可以僅覆蓋晶粒堆疊1230之側,留下曝露之最上半導體晶粒1208D,用於(例如) TIM及散熱器結構之施加。
現在參考附圖之圖13A至圖14B,展示並描述採用與TPV組合之FOP組態之RDL的本發明之其他實施例。圖13A係根據本發明的用於製造使用FOP組態之RDL之微電子裝置封裝之方法1300之實施例的流程圖。在動作1302中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D XPoint (例如,SXP))。在動作1304中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作1306中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約50 µm之厚度,並且作為特定實例,至近似於約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作1308處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)來單切(即,切割)晶圓。在動作1310中,然後藉由將經單切KGD藉由其前側(即,主動表面)以相互間隔之關係置放並黏附在面板或晶圓之晶粒安裝位置上來形成KGD之經重構晶圓或面板,該面板或晶圓經組態為多個扇出型封裝(FOP)重佈層(RDL),每一層具有一或多層視情況耦接至各別KGD之接合襯墊並由介電材料承載之導電(例如,銅)跡線,該等導電跡線延伸至相關聯之晶粒佔據面積之至少一個側向周邊以外的通孔位置。在動作1312中,然後將KGD之經重構面板或晶圓囊封在EMC中,在與RDL相對之側上黏附至晶粒附接膜(DAF),並且單切每一KGD、相關聯之FOP組態之RDL及DAF,以形成FOP組態之RDL封裝。然後堆疊多個封裝。在動作1314中,在通孔位置處(例如,藉由雷射消融或異向性蝕刻)穿過DAF、EMC並穿過FOP組態之RDL之導電跡線來形成開口。在動作1316中,施配Ag或Cu漿料或其他導電材料,例如使用噴墨型敷料器來填充通孔,以形成TPV。作為另一實例,可以在波峰焊製程中用Sn焊料來填充通孔。在動作1318中,將FOP封裝之堆疊置放在基板上,其中TPV與基板上表面上之端子襯墊導電接觸。若需要,則可以在形成TPV之前將FOP封裝堆疊在基板上。在動作1320中,可以(視情況)用另一種環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過其他EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作1322中,可以用其他EMC (若存在)覆蓋晶粒堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與熱界面材料(TIM)附接。
圖13B係根據本發明之實施例之微電子裝置封裝1350的側視截面示意圖,並且該微電子裝置封裝可以根據圖13A之方法製造。微電子裝置封裝1350包含基板1352,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1354延伸至其相對之下表面上之導電元件1356。導電元件1356可以包含例如形成在基板1352底面上之端子襯墊上或施加於其上之焊球。多個半導體晶粒1360A至1360D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D Xpoint (例如,SXP)記憶體之晶粒,所有此等晶粒都沒有TSV)堆疊在基板1352之上表面上。每一半導體晶粒1360A至1360D在主動表面1362上層壓至FOP組態之RDL 1364,該FOP組態之RDL在其一或多個側(展示兩個側)上之各別晶粒1360A至1360D之至少一個側向周邊以外延伸。每一半導體晶粒1360A至1360D附接至其背側1368上之DAF段1366。RDL 1364之導電跡線1370在每一半導體晶粒1360A至1360D周圍之EMC 1374之上表面1372之上自每一半導體晶粒1360A至1360D之主動表面1362上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1378之通孔1376之位置,該等通孔在半導體晶粒1360A至1360D之間延伸並且延伸至基板1352之導電襯墊1354。如虛線所示,半導體晶粒1360A至1360D可以囊封在例如至少圍繞晶粒堆疊之側向周邊延伸並鄰接基板1352之上表面之另一EMC 1380中。如所展示,EMC 1380可以在最上半導體晶粒1360D之上延伸。替代地,其他EMC 1380可以使最上的未覆蓋之半導體晶粒1360D之主動表面1362及導電跡線1370被薄介電層覆蓋,該薄介電層可以包含熱界面材料(TIM)及散熱器,用於增強來自微電子裝置封裝1350之熱傳遞。
圖14A係根據本發明的用於製造採用與TPV組合之FOP組態之RDL之微電子裝置封裝之方法1400之實施例的流程圖。在動作1402中,在半導體基板(例如,晶圓)之主動表面之晶粒位置上製造沒有TSV之主動電路系統(例如,DRAM、NAND、3D XPoint (例如,SXP))。在動作1404中,對晶圓進行探針測試,以判定已知良好晶粒(KGD)之位置。在動作1406中,對晶圓進行減薄,例如,自約600 µm至約700 µm之初始厚度,例如至約5 µm至約50 µm之厚度,並且作為特定實例,至近似於約30 µm之厚度。然而,應注意,該方法之實施例不限於任何特定晶粒厚度。然後,在動作1408處使用習知製程(鋸片、雷射、隱形(即,雷射誘導之街道式缺陷,隨後由載體膜之徑向膨脹引起斷裂)等)來單切(即,切割)晶圓。在動作1410中,然後藉由將經單切KGD藉由其前側(即,主動表面)以相互間隔之關係黏附並可操作地耦接在面板或晶圓之晶粒安裝位置上來形成KGD之經重構晶圓或面板,該面板或晶圓經組態為多個扇出型封裝(FOP)重佈層(RDL),每一層具有一或多層視情況耦接至各別KGD之接合襯墊並由介電材料承載之導電(例如,銅)跡線,該等導電跡線延伸至相關聯之晶粒佔據面積之至少一個側向周邊以外的通孔位置。在動作1412中,然後將KGD之經重構面板或晶圓囊封在EMC中。在動作1414中,然後將聚合物膜層壓在重構晶片或面板的相互間隔的KGD的有源表面以及每個KGD、周圍的EMC和相關聯的FOP配置的RDL之上,該聚合物膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜,並單切聚合物膜以形成封裝。在可以在施加聚合物膜及單切之前實施之動作1416中,要置放在晶粒堆疊底部之KGD凸起有銅柱或焊料凸塊形式之導電元件,或者可以凸起有安置在聚合物膜中之通孔中之導電材料(例如,Ag或Cu漿料)。在動作1418中,堆疊之底部(即,凸起的) KGD被倒置,並以倒裝晶片定向、主動表面向下置放在基板上,穿過聚合物膜連接至基板之端子襯墊。在動作1420中,然後,堆疊之剩餘KGD被倒置並面朝下置放在最底部的KGD之上。在動作1422中,在通孔位置處(例如,藉由雷射消融或異向性蝕刻)穿過EMC、穿過FOP組態之RDL之導電跡線及聚合物膜來形成開口。在動作1424中,採用Ag或Cu漿料或其他導電材料,例如使用噴墨型敷料器來填充通孔並形成TSV。作為另一實例,可以在波峰焊製程中用Sn焊料來填充通孔。在動作1426中,可以(視情況)用另一種環氧樹脂封裝材料(EMC)來囊封總成,在與KGD堆疊相對之基板上施加或形成導電元件(例如,球狀柵格陣列(BGA)格式之焊料凸塊),執行測試,並且穿過其他EMC (若存在)及基板來單切KGD堆疊以形成封裝。在動作1428中,可以用其他EMC (若存在)覆蓋晶粒堆疊之頂部,或者可以將其曝露出來,例如,用於將散熱器與熱界面材料(TIM)附接。
圖14B係根據本發明之實施例之微電子裝置封裝1450的側視截面示意圖,並且該微電子裝置封裝可以根據圖14A之方法製造。微電子裝置封裝1450包含基板1452,該基板具有跡線(未展示),該等跡線承載在介電材料中並且自其上表面上之導電襯墊1454延伸至其相對之下表面上之導電元件1456。導電元件1456可以包含例如形成在基板1452之凸塊下金屬化層(UBM)上或施加於其上之焊球。多個半導體晶粒1460A至1460D (例如,經組態為雙資料速率(DDRx) DRAM、NAND快閃記憶體或3D Xpoint (例如,SXP)記憶體之晶粒)堆疊在基板1452之上表面上。每一半導體晶粒1460A至1460D在主動表面1462上層壓至FOP組態之RDL 1464,該FOP組態之RDL在其一或多個側(展示兩個側)上之各別晶粒1460A至1460D之至少一個側向周邊以外延伸。RDL 1464之導電跡線1466在每一半導體晶粒1460A至1460D周圍之EMC 1470之下表面1468之上自每一半導體晶粒1460A至1460D之主動表面1462上之接合襯墊位置(未展示)側向地向外延伸,至少延伸至填充有導電材料1474之通孔1472之位置,該等通孔在半導體晶粒1460A至1460D之間延伸並且延伸至基板1452之導電襯墊1454。將聚合物膜1476層壓在每一半導體晶粒1460A至1460D上之RDL 1464之上,該聚合物膜例如係晶圓或面板級膜,如包含二氧化矽填充之環氧樹脂之非導電膜(NCF)、b級聚醯亞胺膜、聚四氟乙烯(PTFE)膜或其他聚合物膜。替代地,毛細管底部填料(CUF)可以安置在半導體晶粒1460A至1460D之間。銅柱或焊料凸塊形式之導電元件1478穿過最下半導體晶粒1460A與基板1452之間的聚合物膜1476延伸,以接觸基板1452之端子襯墊(未展示)。最下半導體晶粒1460A藉由導電元件1478連接至基板,並且藉由與其相關聯之RDL 1464及TPV之導電跡線1466連接至其他半導體晶粒1460B至1460D。晶粒堆疊可以囊封在例如至少圍繞晶粒堆疊之側向周邊延伸並鄰接基板1452之上表面之另一EMC 1480中。如所展示,EMC 1480可以在最上半導體晶粒1460D之上延伸。替代地,EMC 1480可以使未覆蓋之半導體晶粒1460D之背側被薄介電層覆蓋,該薄介電層之本發明實施例包含微電子裝置封裝1450。
圖13A至圖14B之實施例藉由消除TSV及晶粒上之習知後晶圓製造製程,顯著降低多晶粒堆疊及封裝之成本。此外,此等實施例提供對每一RDL使用不同導電跡線設計之能力,從而允許對堆疊中之每一晶粒使用單獨位址接腳。更進一步地,堆疊中之半導體晶粒之功率及接地/偏壓可以連接在一起,或者對於每一晶粒,其可以係個別化的。此外,為每一層RDL定製跡線圖案便於定製相同或不同晶粒功能性之多晶粒封裝組態。
本發明之實施例包括一種微電子裝置總成,其包含:基板,該基板具有曝露於其表面上之導體;該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含具有接合襯墊之主動表面,該等接合襯墊可操作地耦接至導電跡線,該等導電跡線在介電材料之上延伸至該堆疊之至少一個側以外的通孔位置;以及通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸的導電材料,並且延伸至該基板之曝露導體。
本發明之實施例包括一種電子系統,其包含輸入裝置、輸出裝置、處理器裝置以及至少一個記憶體裝置。該處理器裝置、該至少一個記憶體裝置或其組合中之至少一個經組態為包含基板上之兩個或兩個以上半導體晶粒之堆疊的總成,每一半導體晶粒包含可操作地耦接至導電跡線之主動表面,該等導電跡線在介電材料之上延伸朝向定位在該堆疊之至少一個側以外的導電通孔,其中該等通孔穿過該介電材料延伸至該基板之導體,並且該兩個或兩個以上半導體晶粒中之各者的該等導電跡線中之至少一些可操作地耦接至該等導電通孔中之至少一些。
本發明之實施例包括一種方法,其包含:在介電材料上向經單切半導體晶粒提供在其主動表面之上並在其至少一個側向周邊以外延伸之導電跡線;在基板上以相互間隔之關係形成該等經單切半導體晶粒之堆疊;在該等堆疊之該等半導體晶粒之該至少一個側向周邊以外延伸至該基板之相鄰表面上之導電襯墊或跡線的位置處穿過該等導電跡線及該介電材料形成通孔;以及用導電材料填充該等通孔。
本發明之實施例包括一種方法,其包含:藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在扇出型封裝組態之重佈層(FOP組態之RDL)晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線;將半導體晶粒之該經重構晶圓或面板之該等半導體晶粒側向地囊封在環氧樹脂封裝材料(EMC)中;將半導體晶粒之該經重構晶圓或面板黏附至與該FOP組態之晶圓或面板相對的該EMC之一個側上之晶粒附接膜(DAF);單切該等半導體晶粒、該FOP組態之RDL晶圓或面板、該EMC及該DAF;堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該DAF;在通孔位置處穿過該等經單切RDL、該EMC及該DAF形成開口;以及用導電材料填充該等開口。
本發明之實施例包括一種方法,其包含:藉由將經單切半導體晶粒藉由主動表面以相互間隔之關係黏附在扇出型封裝組態之重佈層(FOP組態之RDL)晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線;將半導體晶粒之該經重構晶圓或面板囊封在環氧樹脂封裝材料(EMC)中;將聚合物膜層壓在該等FOP組態之RDL之上;單切該等半導體晶粒、該EMC、該FOP組態之RDL晶圓或面板及該聚合物膜;倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜;在通孔位置處穿過該等經單切RDL、該EMC及該聚合物膜形成開口;以及用導電材料填充該等開口。
下文描述本發明之額外非限制性實例實施例。
實施例1:一種方法,其包含: 藉由將半導體晶粒以互相間隔之關係置放並在晶粒之主動表面之上層壓聚合物膜來形成經重構晶圓或面板; 穿過該聚合物膜形成開口,以曝露該主動表面上之接合襯墊; 在該聚合物膜上形成導電跡線,該等導電跡線自該等接合襯墊至該半導體晶粒之側向周邊之外及該半導體晶粒之間的通孔位置; 穿過該聚合物膜單切多組兩個或兩個以上半導體晶粒,並將經單切之多組兩個或兩個以上半導體晶粒堆疊在基板上; 在該等通孔位置處在半導體晶粒堆疊上穿過該等聚合物膜形成通孔;以及 用導電材料填充該等通孔。
實施例2:如實施例1之方法,其進一步包含在形成經重構晶圓或面板之前進行以下操作: 在沒有TSV之半導體基板之主動表面之晶粒位置上製造主動電路系統; 進行測試以判定已知良好晶粒(KGD)之晶粒位置; 將該半導體基板自初始厚度減薄至約5 µm至約200 µm之厚度; 將該半導體基板單切成個別KGD。
實施例3:如實施例1或2之方法,其進一步包含在用該導電材料填充該等通孔之後進行以下操作: 用環氧樹脂封裝材料(EMC)囊封該基板上之經單切之多組兩個或兩個以上半導體晶粒之該等堆疊; 在與經單切之多組兩個或兩個以上半導體晶粒之該等堆疊相對之該基板上施加或形成導電元件; 測試經單切之多組兩個或兩個以上半導體晶粒之該等堆疊;以及 穿過該EMC及該基板單切經單切之多組兩個或兩個以上半導體晶粒之該等堆疊。
實施例4:如實施例3之方法,其中囊封經單切之多組兩個或兩個以上半導體晶粒之該等堆疊包含使該等堆疊之頂部曝露,並對每一堆疊之頂部施加熱界面材料(TIM)及散熱器。
實施例5:如實施例1至4中任一項之方法,其中提供經單切半導體晶粒包含提供DRAM、NAND快閃記憶體或3D XPoint (SXP)記憶體晶粒。
實施例6:如實施例1之方法,其進一步包含:在將該聚合物膜層壓在該等相互間隔之半導體晶粒之上之前,將該等半導體晶粒藉由其背側以相互間隔之關係置放在黏合膜上。
實施例7:如實施例6之方法,其中將該等半導體晶粒藉由其背側以相互間隔之關係置放在黏合膜上包含將該等半導體晶粒置放在晶粒附接膜(DAF)或晶粒上膜(FOD)材料上。
實施例8:如實施例1、5或6中任一項之方法,其中層壓聚合物膜包含層壓非導電膜(NCF)、b級聚醯亞胺膜或聚四氟乙烯(PTFE)膜。
實施例9:如實施例2之方法,其中: 在沒有TSV之半導體基板之主動表面之晶粒位置上製造主動電路系統包含: 在第一半導體基板之主動表面之晶粒位置上製造表現出第一功能性之主動電路系統包含製造經組態用於在主/從記憶體架構中作為從晶粒操作之記憶體晶粒;以及 在第二半導體基板之主動表面之晶粒位置上製造表現出至少一個第二不同功能性之主動電路系統包含製造經組態用於在主/從記憶體架構中作為主晶粒操作之記憶體晶粒。
實施例10:如實施例9之方法,其進一步包含單切多組兩個或兩個以上主晶粒,並將該多組兩個或兩個以上主晶粒置放在基板上;以及 將多組兩個或兩個以上從晶粒堆疊在該多組兩個或兩個以上主晶粒上。
實施例11:如實施例9之方法,其中形成經重構面板或晶圓包含: 藉由將主晶粒以相互間隔之關係置放在一或多個從晶粒附近來形成第一經重構晶圓; 穿過該聚合物膜單切多組兩個或兩個以上半導體晶粒包含單切與一或多個從晶粒成組之主晶粒; 藉由將從晶粒以相互間隔之關係置放來形成第二經重構晶圓; 單切多組兩個或兩個以上半導體晶粒包含單切多組兩個或兩個以上從晶粒;該方法進一步包含: 將具有一或多個從晶粒之經單切之多組主晶粒置放在基板上;以及 將經單切之多組兩個或兩個以上從晶粒分別堆疊在具有一或多個從晶粒之多組主晶粒上。
實施例12:如實施例2之方法,其中: 在沒有TSV之半導體基板之主動表面之晶粒位置上製造主動電路系統包含: 在第一半導體基板之主動表面之晶粒位置上製造表現出第一功能性之主動電路系統包含製造記憶體晶粒;以及 在第二半導體基板之主動表面之晶粒位置上製造表現出至少一個第二不同功能性之主動電路系統包含製造經組態用於作為記憶體控制器操作之邏輯晶粒。
實施例13:如實施例12之方法,其進一步包含單切多組兩個或兩個以上邏輯晶粒,並將該多組兩個或兩個以上邏輯晶粒置放在基板上;以及 將多組兩個或兩個以上記憶體晶粒分別堆疊在多組兩個或兩個以上邏輯晶粒上。
實施例14:如實施例12之方法,其中形成經重構面板或晶圓包含: 藉由將邏輯晶粒以相互間隔之關係置放在一或多個記憶體晶粒附近來形成第一經重構晶圓; 穿過該聚合物膜單切多組兩個或兩個以上半導體晶粒包含單切與一或多個記憶體晶粒成組之邏輯晶粒; 藉由將記憶體晶粒以相互間隔之關係置放來形成第二經重構晶圓; 單切多組兩個或兩個以上半導體晶粒包含單切多組兩個或兩個以上記憶體晶粒;該方法進一步包含: 將具有一或多個記憶體晶粒之經單切之多組邏輯晶粒置放在基板上;以及將經單切之多組兩個或兩個以上記憶體晶粒分別堆疊在多組一或多個主晶粒上。
實施例15:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之兩個或兩個以上堆疊,每一微電子裝置包含具有接合襯墊之主動表面,該等接合襯墊可操作地耦接至第一導電跡線,該等第一導電跡線在介電材料之上延伸至該堆疊之微電子裝置之至少一個側以外的通孔位置,並且耦接至第二導電跡線,該等第二導電跡線在兩個或兩個以上微電子裝置之該兩個或兩個以上堆疊中之該等微電子裝置中之至少一些之間延伸;以及 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與兩個或兩個以上微電子裝置之該兩個或兩個以上堆疊中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體。
實施例16:如實施例15之微電子裝置總成,其中包含導電材料之該等通孔中之至少一些經經組態以與該堆疊之該兩個或兩個以上微電子裝置中之選定微電子裝置之導電跡線組合來在不同堆疊之微電子裝置之間路由信號。
實施例17:如實施例15或16之微電子裝置總成,其中該等微電子裝置包含半導體晶粒。
實施例18:如實施例17之微電子裝置總成,其中該等半導體晶粒包含位於微電子裝置之至少一個堆疊之基底處之基板上之主記憶體晶粒,並且在該微電子裝置總成中之該等半導體晶粒之剩餘部分包含從記憶體晶粒,其中該微電子裝置總成經組態有主/從DDR架構。
實施例19:如實施例18之微電子裝置總成,其進一步包含每一微電子裝置堆疊之該基底處之該基板上之主記憶體晶粒。
實施例20:如實施例17之微電子裝置總成,其中該等半導體晶粒經組態為記憶體晶粒及邏輯晶粒,並且邏輯晶粒定位在至少一個堆疊之該基底處。
實施例21:如實施例20之微電子裝置總成,其中邏輯晶粒定位在每一堆疊之該基底處。
實施例22:如實施例17之微電子裝置總成,其中該等微電子裝置包含表現出至少兩種不同功能性之半導體晶粒。
實施例23:一種方法,其包含: 藉由將經單切半導體晶粒以互相間隔之關係置放並在晶粒之主動表面之上層壓聚合物膜來形成經重構面板或晶圓,該等經單切半導體晶粒包含iRDL,該等iRDL包含將接合襯墊位置重新路由至iRDL襯墊陣列中之跡線; 穿過該聚合物膜形成通孔,以曝露該等主動表面上之iRDL襯墊; 用導電材料填充通孔; 穿過該聚合物膜單切該等半導體晶粒;以及 倒置該等半導體晶粒中之至少一個,並將該倒置之至少一個半導體晶粒置放在基板上,其中導電材料填充之通孔與該基板上之端子襯墊對準;以及 將該聚合物膜接合至該基板,並將該導電材料接合至該等端子襯墊。
實施例24:如實施例23之方法,其進一步包含在形成經重構晶圓或面板之前進行以下操作: 在半導體基板之主動表面之晶粒位置上製造主動電路系統,並藉由跡線在每一晶粒位置上形成iRDL,以將接合襯墊位置重新路由至iRDL襯墊中; 對該半導體基板進行測試,以判定已知良好晶粒(KGD)之晶粒位置; 將該半導體基板自初始厚度減薄至約5 µm至約200 µm之厚度;以及 將該半導體基板單切成個別KGD。
實施例25:如實施例1或2之方法,其進一步包含將額外半導體晶粒堆疊在置放於該基板上之該等各別半導體晶粒上,並且藉由導電通孔將該等額外半導體晶粒可操作地耦接至該基板之端子襯墊,該等導電通孔在該等額外半導體晶粒周邊之外延伸穿過介電材料,並且藉由跡線與該等額外半導體晶粒電連通,該等跡線由該介電材料承載並且延伸至該等額外半導體晶粒之主動表面上之接合襯墊。
實施例26:一種微電子裝置總成,其包含: 微電子裝置,該微電子裝置之表面面向基板; 導電材料填充之孔,該等導電材料填充之孔延伸穿過該微電子裝置之該主動表面上之iRDL襯墊陣列與該基板上之端子襯墊之間的介電膜;以及 額外微電子裝置,該等額外微電子裝置堆疊在該半導體晶粒上,該等額外微電子裝置各自具有在其表面之上並在至少一個周邊之外延伸之介電膜,該等介電膜各自承載自該等微電子裝置之該等表面上之接合襯墊延伸至該等介電膜中導電材料填充之通孔並與之接觸之導電跡線,該等通孔延伸至該基板上之端子襯墊。
實施例27:一種微電子裝置總成,其包含: 基板上之微電子裝置堆疊,每一微電子裝置包含在主動表面上之接合襯墊與其背側上之端子襯墊之間延伸穿過其厚度之TSV; 介電膜,該等介電膜插入在該堆疊之相鄰微電子裝置之間,該等介電膜包含在該堆疊之相鄰微電子裝置之接合襯墊與端子襯墊之間對準之孔; 用導電材料填充之孔與相鄰微電子組件之對準之接合襯墊及端子襯墊接觸。
實施例28:如實施例27之微電子裝置總成,其中該等介電膜包含預製之聚合物膜,並且該導電材料包含導電金屬漿料。
實施例29:如實施例27之微電子裝置總成,其中該等介電膜在該堆疊之至少一個側以外延伸,並且將導電跡線自未對準之接合襯墊或端子襯墊承載至定位在該堆疊之該至少一個側以外的導電通孔,該等導電通孔延伸至該基板上之端子襯墊,該等導電跡線及導電通孔可操作地耦接,用於該基板與該堆疊之該等微電子裝置之間的功率及接地或偏壓傳輸。
實施例30:如實施例29之微電子裝置總成,其中與該等對準之接合襯墊及端子襯墊接觸之該等TSV及該導電材料可操作地耦接,用於該堆疊之微電子裝置之間以及該堆疊之微電子裝置與該基板之間的資料信號傳輸。
實施例31:一種方法,其包含: 藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在FOP組態RDL晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線; 在不會形成通孔之位置處將一或多個表面黏著組件置放在側向相關聯之半導體晶粒之佔據面積外部之FOP組態之RDL上; 在該經重構晶圓或面板之該等半導體晶粒之背側之上層壓聚合物膜; 在該等半導體晶粒之間單切該聚合物膜及RDL晶圓或面板; 倒置該等半導體晶粒並將該等倒置之半導體晶粒堆疊在基板上,其中該一或多個表面黏著組件在該晶粒堆疊內; 在通孔位置處穿過該等聚合物膜及RDL形成延伸至該基板上之導電襯墊之通孔;以及 用導電材料填充該等通孔。
實施例32:如實施例31之方法,其中置放一或多個表面黏著組件包含置放一或多個電容器、電感器或電阻器。
實施例33:如實施例31或32之方法,其進一步包含將一或多個表面黏著組件置放在該等倒置之半導體晶粒堆疊之頂層RDL上。
實施例34:如實施例31、32或33中任一項之方法,其中將至少一個表面黏著組件置放在該等半導體晶粒堆疊之頂層RDL上包含以下中之至少一個:將至少一個表面黏著組件置放在該半導體晶粒堆疊之該頂層RDL上方或者將至少一個表面黏著組件置放在該堆疊之該頂層RDL之下及該堆疊之該等半導體晶粒之佔據面積外部。
實施例35:如實施例31至34中任一項之方法,其中該等半導體晶粒具有至少兩種不同大小,並且其中,當堆疊該等倒置之半導體晶粒時,至少一個表面黏著組件定位在豎直相鄰之半導體晶粒之佔據面積內。
實施例36:一種方法,其包含: 藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在FOP組態RDL面板或晶圓上來形成半導體晶粒之經重構晶圓或面板,該FOP組態RDL面板或晶圓具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線; 在該經重構晶圓或面板之該等半導體晶粒之背側之上層壓聚合物膜; 在該等半導體晶粒之間單切該聚合物膜及該等RDL; 倒置該等半導體晶粒並將該等倒置之半導體晶粒堆疊在基板上; 在通孔位置處穿過該等聚合物膜及該等RDL形成延伸至該基板上之導電襯墊之通孔; 用導電材料填充該等通孔;以及 將一或多個表面黏著組件置放在該等半導體晶粒堆疊之頂層RDL上。
實施例37:如實施例36之方法,其中置放一或多個表面黏著組件包含置放一或多個電容器、電感器或電阻器。
實施例38:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面具有可操作地耦接至導電跡線之接合襯墊,該等導電跡線在介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置; 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體;以及 一或多個表面黏著組件,該一或多個表面黏著組件可操作地耦接至至少一種介電材料之導電跡線。
實施例39:如實施例38之微電子裝置總成,其中該一或多個表面黏著組件在與該介電材料相關聯之該微電子裝置之該佔據面積外部之位置處安裝至該至少一種介電材料。
實施例40:如實施例38或39之微電子裝置總成,其中該一或多個表面黏著組件安裝至該至少一種介電材料之上表面。
實施例41:如實施例38或39之微電子裝置總成,其中該一或多個表面黏著組件安裝至該至少一種介電材料之下表面。
實施例42:如實施例38、39或40中任一項之微電子裝置總成,其中該一或多個表面黏著組件定位在至少一個通孔之上之最上介電材料上。
實施例43:如實施例38之微電子裝置總成,其中該一或多個表面黏著組件定位在未定位通孔之堆疊內之介電材料上。
實施例44:如實施例38、39、40或43中任一項之微電子裝置總成,其中該堆疊之至少一個微電子裝置小於該堆疊之至少一個其他相鄰微電子裝置,並且該一或多個表面黏著組件安裝至該堆疊之該至少一個其他相鄰微電子裝置之佔據面積內之該至少一種介電材料。
實施例45:如實施例38至44中任一項之微電子裝置總成,其中在該介電材料上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置之該等導電跡線包含扇出型封裝組態之重佈層(FOP組態之RDL)結構。
實施例46:如實施例38至45中任一項之微電子裝置總成,其中該等微電子裝置包含半導體晶粒。
實施例47:如實施例38至46中任一項之微電子裝置總成,其中該一或多個表面黏著組件包含一或多個電容器、電感器或電阻器。
實施例48:一種方法,其包含: 藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在FOP組態RDL面板或晶圓上來形成半導體晶粒之經重構晶圓或面板,該FOP組態RDL面板或晶圓具有自每一半導體晶粒之接合襯墊延伸至該半導體晶粒之佔據面積以外的相關聯之RDL上之區域之跡線,其中每一半導體晶粒或相關聯之RDL中之至少一個包括至少一個ICL傳輸器及至少一個ICL接收器; 在該經重構晶圓或面板之該等半導體晶粒之背側之上層壓聚合物膜; 在該等半導體晶粒之間單切該聚合物膜及RDL面板或晶圓; 倒置該等半導體晶粒並將該等倒置之半導體晶粒堆疊在基板上,其中每一半導體晶粒或相關聯之RDL之該至少一個ICL傳輸器與相鄰半導體晶粒或相關聯之RDL之該至少一個ICL接收器豎直地對準,並且每一半導體晶粒或相關聯之RDL之該至少一個ICL接收器與相鄰半導體晶粒或相關聯之RDL之該至少一個ICL傳輸器豎直地對準; 在通孔位置處穿過該等聚合物膜及RDL形成延伸至該基板上之導電襯墊之通孔;以及 用導電材料填充該等通孔。
實施例49:如實施例48之方法,其進一步包含:在自該晶圓單切該等半導體晶粒之前,在晶圓之BEOL加工中在該半導體晶粒上形成該至少一個ICL傳輸器及該至少一個ICL接收器。
實施例50:如實施例48之方法,其進一步包含:在形成該等半導體晶粒之經重構面板或晶圓之前,在該FOP組態之RDL面板或晶圓上形成或置放每一半導體晶粒之該至少一個ICL傳輸器及該至少一個ICL接收器。
實施例51:如實施例48、49或50中任一項之方法,其進一步包含:在將該等倒置之半導體晶粒堆疊在基板上之前,為該基板提供至少一個ICL傳輸器及至少一個ICL接收器,以及將相鄰半導體晶粒或相關聯之RDL之該至少一個ICL傳輸器與該基板之該至少一個ICL接收器以及將相鄰半導體晶粒或相關聯之RDL之該至少一個ICL接收器與該基板之該至少一個ICL傳輸器豎直地對準。
實施例52:如實施例48或51之方法,其進一步包含為每一半導體晶粒或相關聯之RDL提供多個ICL傳輸器及多個ICL接收器,以及堆疊該等倒置之半導體晶粒,其中堆疊之半導體晶粒或相關聯之RDL之ICL傳輸器與相鄰堆疊之半導體晶粒或相關聯之RDL之ICL接收器豎直地對準,並且該堆疊之半導體晶粒或相關聯之RDL之ICL接收器與相鄰堆疊之半導體晶粒或相關聯之RDL之ICL傳輸器豎直地對準。
實施例53:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面具有可操作地耦接至導電跡線之接合襯墊,該等導電跡線在介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置; 通孔,該等通孔用於功率及接地/偏壓,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體;並且 該等微電子裝置或相關聯之RDL包括該各別微電子裝置之佔據面積內之至少一個ICL傳輸器及至少一個ICL接收器,每一微電子裝置或相關聯之RDL之該至少一個ICL傳輸器與相鄰微電子裝置或相關聯之RDL之該至少一個ICL接收器豎直地對準,並且每一微電子裝置或相關聯之RDL之該至少一個ICL接收器與相鄰微電子裝置或相關聯之RDL之該至少一個ICL傳輸器豎直地對準,用於資料信號連通。
實施例54:如實施例53之微電子裝置總成,其中該至少一個ICL傳輸器及該至少一個ICL接收器定位在該等各別微電子裝置之BEOL結構內。
實施例55:如實施例53之微電子裝置總成,其中該至少一個ICL傳輸器及該該至少一個ICL接收器定位在與各別微電子裝置相關聯之RDL上。
實施例56:如實施例53、54或55中任一項之微電子裝置總成,其中該基板包括至少一個ICL傳輸器及至少一個ICL接收器,並且相鄰微電子裝置或相關聯之RDL之該至少一個ICL傳輸器與該基板之該至少一個ICL接收器豎直地對準,並且該相鄰微電子裝置或相關聯之RDL之該至少一個ICL接收器與該基板之該至少一個ICL傳輸器豎直地對準。
實施例57:如實施例53或56之微電子裝置總成,其中每一微電子裝置或相關聯之RDL包括多個ICL傳輸器及多個ICL接收器,並且堆疊之微電子裝置或相關聯之RDL之ICL傳輸器與相鄰堆疊之微電子裝置或相關聯之RDL之ICL接收器豎直地對準,並且該堆疊之微電子裝置或相關聯之RDL之ICL接收器與相鄰堆疊之微電子裝置或相關聯之RDL之ICL傳輸器豎直地對準。
實施例58:如實施例53至57中任一項之微電子裝置總成,其中在該介電材料上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置之該等導電跡線包含扇出型封裝組態之重佈層(FOP組態之RDL)結構。
實施例59:如實施例53至58中任一項之微電子裝置總成,其中該等微電子裝置包含半導體晶粒。
實施例60:如實施例53至59中任一項之微電子裝置總成,其中通過該等導電跡線及通孔進行之功率及接地/偏壓信號連通對於所有該等微電子裝置係組合的。
實施例61:如實施例53至59中任一項之微電子裝置總成,其中通過該等導電跡線及通孔進行之功率及接地/偏壓連通對於該等微電子裝置中之至少一些係個別化的。
實施例62:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面具有可操作地耦接至導電跡線之功率及接地/偏壓襯墊,該等導電跡線在介電材料上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置,以及用於資料信號連通之TSV,該等TSV延伸穿過與相鄰微電子裝置中之至少一個之TSV對準之該等微電子裝置; 通孔,該等通孔用於功率及接地\偏壓連通,該等通孔在該等通孔位置處延伸穿過該介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體中之至少一些;以及 導電元件,該等導電元件延伸穿過與該等TSV對準之相鄰微電子裝置之間的介電材料,用於資料信號連通。
實施例63:如實施例62之微電子裝置總成,其中通過該等導電跡線及通孔進行之功率及接地/偏壓信號連通對於所有該等微電子裝置係組合的。
實施例64:如實施例62之微電子裝置總成,其中通過該等導電跡線及通孔進行之功率及接地/偏壓連通對於該等微電子裝置中之至少一些係個別化的。
實施例65:如實施例62至64中任一項之微電子裝置總成,其進一步包含該堆疊中沒有TSV之額外的、最上微電子裝置,並且具有與該堆疊之下一較低微電子裝置之TSV對準之接合襯墊。
實施例66:如實施例62至65中任一項之微電子裝置總成,其中每一微電子裝置被該等通孔延伸穿過之EMC側向地包圍。
實施例67:如實施例62至66中任一項之微電子裝置總成,其進一步包含導電元件,該等導電元件延伸穿過最下微電子裝置之TSV與該基板之該上表面上之導體之間的介電材料,用於資料信號連通。
實施例68:一種方法,其包含: 藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在FOP組態RDL晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線; 將半導體晶粒之該經重構晶圓或面板之該等半導體晶粒側向地囊封在EMC中; 將半導體晶粒之該經重構晶圓或面板黏附至與該FOP組態之晶圓或面板相對之該EMC之一個側上之DAF; 單切該等半導體晶粒、該FOP組態之RDL晶圓或面板、該EMC及該DAF; 堆疊經單切半導體晶粒、FOP組態之RDL、EMC及DAF; 在與該堆疊之半導體晶粒之佔據面積之外的跡線連通之通孔位置處,穿過經單切RDL、EMC及DAF形成開口;以及 用導電材料填充該等開口。
實施例69:如實施例68之方法,其進一步包含在基板上堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該DAF;並且 其中用導電材料填充該等開口包含用導電材料填充該等開口以接觸該基板之上表面上之導體。
實施例70:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面具有可操作地耦接至導電跡線之接合襯墊,該等導電跡線在介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置; EMC,該EMC側向地包圍該兩個或兩個以上微電子裝置中之各者; DAF,該DAF在該等微電子裝置中之各者及該周圍的EMC之上;以及 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料、該EMC及該DAF,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體。
實施例71:如實施例70之微電子裝置總成,其中在該介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置之該等導電跡線包含扇出型封裝組態之重佈層(FOP組態之RDL)結構。
實施例72:一種方法,其包含: 藉由將經單切半導體晶粒藉由主動表面以相互間隔之關係黏附在FOP組態之RDL晶圓或面板上來形成半導體晶粒之經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之佔據面積以外的RDL上之區域的跡線; 將半導體晶粒之該經重構晶圓或面板之該等半導體晶粒側向地囊封在EMC中; 將聚合物膜層壓在該等RDL之上; 單切該等半導體晶粒、該EMC、該RDL晶圓或面板及聚合物膜; 倒置並堆疊經單切半導體晶粒、FOP組態之RDL、EMC及聚合物膜; 在通孔位置處穿過該等經單切RDL、該EMC及該聚合物膜形成開口;以及 用導電材料填充該等開口。
實施例73:如實施例72之方法,其進一步包含: 在倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜之前,使選定微電子裝置在其主動表面上凸起有導電元件; 其中倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜包含倒置並將凸起的微電子裝置堆疊在基板上,其中該等導電元件穿過聚合物膜與該基板之導體接觸;以及 倒置並堆疊剩餘的微電子裝置。
實施例74:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板之上的兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面面向該基板並具有可操作地耦接至導電跡線之接合襯墊,該等導電跡線在介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置; 一聚合物膜,該聚合物膜在該介電材料及該等導電跡線之上; EMC,該EMC側向地包圍該兩個或兩個以上微電子裝置中之各者; 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料、該聚合物膜及該EMC,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體;以及 另一微電子裝置,該另一微電子裝置係在該堆疊下方、鄰近該基板並具有面向該基板之主動表面,該另一微電子裝置之接合襯墊藉由延伸穿過聚合物膜之導電元件與該基板之導體連通,並與該基板之導體接觸。
實施例75:如實施例74之微電子裝置總成,其中在該介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置之該等導電跡線包含扇出型封裝組態之重佈層(FOP組態之RDL)結構。
實施例76:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面具有可操作地耦接至導電跡線之接合襯墊,該等導電跡線在介電材料之上延伸至該堆疊之所有側以外的通孔位置; 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體; 該等通孔組合地包含提供電磁干擾(EMI)保護之接地拼接結構; 接地結構,該接地結構在最上微電子裝置之上延伸,可操作地耦接至該接地拼接結構,該接地結構及接地拼接結構一起提供法拉第籠;以及 射頻天線,該射頻天線安置在該法拉第籠之上並與該法拉第籠介電隔離,並且可操作地耦接至該堆疊之一或多個微電子裝置。
實施例77:一種微電子裝置總成,其包含: 基板,該基板具有曝露於其表面上之導體; 該基板上之兩個或兩個以上微電子裝置之堆疊,每一微電子裝置包含主動表面,該主動表面具有可操作地耦接至導電跡線之接合襯墊,該等導電跡線在介電材料之上延伸至相關聯之微電子裝置之佔據面積以外的通孔位置; 該堆疊之最上微電子裝置,該最上微電子裝置與該堆疊之一或多個其他微電子裝置之功率密度相比經組態為相對高功率密度之裝置; 散熱器結構,該散熱器結構定位在該堆疊之該最上微電子裝置與該堆疊之微電子裝置之剩餘部分之間;以及 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸之導電材料,並且延伸至該基板之曝露導體。
雖然已經結合附圖描述某些說明性實施例,但一般技術者應認識到並且理解,本發明所涵蓋之實施例不限於本文明確展示及描述之彼等實施例。相反,在不脫離本發明所涵蓋之實施例之範疇的情況下,可以對本文所述之實施例進行許多添加、刪除及修改,如在下文中主張之彼等,包括法律等效者。此外,來自一個所揭示實施例之特徵可以與另一所揭示實施例之特徵相結合,同時仍然涵蓋在本發明之範疇內。
100:方法 102:動作 104:動作 106:動作 108:動作 110:動作 112:動作 114:動作 116:動作 118:動作 120:動作 122:動作 124:動作 126:動作 150:微電子裝置封裝 152:基板 154:導電襯墊 156:導電元件 160A至160D:半導體晶粒 162:聚合物膜 164:DAF 166:背側 168:導電跡線 170:主動表面 172:上表面 174:通孔 176:導電材料 178:EMC 180:晶粒堆疊 182:熱界面材料TIM 184:散熱器 200:方法 202:動作 204:動作 206:動作 208:動作 210:動作 212:動作 214:動作 216:動作 218:動作 220:動作 222:動作 224:動作 250:微電子裝置封裝 252:基板 254:導電襯墊 256:導電元件 260A至260D:半導體晶粒 262:聚合物膜 266:RDL 268:導電跡線 270:主動表面 274:通孔 276:導電材料 278:EMC 280:晶粒堆疊 282:熱界面材料TIM 284:散熱器 300:方法 302:動作 304:動作 306:動作 308:動作 310:動作 312:動作 314:動作 316:動作 318:動作 320:動作 322:動作 324:動作 326:動作 328:動作 330:動作 350:微電子裝置封裝 352:基板 354a:導電襯墊 354b:導電襯墊 356:導電元件 360A至360D:半導體晶粒 362:聚合物膜 366:RDL 368:導電跡線 370:主動表面 374:通孔 376:導電材料 378:EMC 380:晶粒堆疊 382:熱界面材料TIM 384:散熱器 700:電子系統 702:記憶體裝置 704:電子信號處理器裝置 706:輸入裝置 708:輸出裝置 800:方法 802:動作 804:動作 806:動作 808:動作 810:動作 812:動作 814:動作 816:動作 818:動作 820:動作 822:動作 824:動作 826:動作 850:微電子裝置封裝 852:基板 854:導電襯墊 856:導電元件 860A1至860D1:半導體晶粒 862:聚合物膜 864:DAF 866:背側 868:導電跡線 870:主動表面 872:上表面 874:通孔 876:導電材料 878:EMC 880A:晶粒堆疊 880B:晶粒堆疊 900:方法 902:動作 904:動作 906:動作 908:動作 910:動作 912:動作 914:動作 916:動作 918:動作 920:動作 950:半導體晶粒 950':半導體晶粒 952:iRDL 954:主動表面 956:iRDL襯墊 958:聚合物膜 960:通孔 962:導電觸點 964:基板 966:端子襯墊 968:導電元件 970:導電路徑 972:TSV 974:基板 976:EMC 978:焊料凸塊 1000:方法 1002:動作 1004:動作 1006:動作 1008:動作 1010:動作 1012:動作 1014:動作 1016:動作 1018:動作 1020:動作 1022:動作 1024:動作 1026:動作 1050B:微電子裝置封裝 1050C:微電子裝置封裝 1050D:微電子裝置封裝 1052:基板 1054:導電襯墊 1056:導電元件 1060A至1060E:半導體晶粒 1062:聚合物膜 1066:RDL 1068:跡線 1070:主動表面 1074:通孔 1076:導電材料 1078:EMC 1080:晶粒堆疊 1100:方法 1102:動作 1104:動作 1106:動作 1108:動作 1110:動作 1112:動作 1114:動作 1116:動作 1118:動作 1120:動作 1122:動作 1150:微電子裝置封裝 1152:基板 1154:導電襯墊 1156:導電元件 1160A至1160D:半導體晶粒 1162:聚合物膜 1166:RDL 1168:導電跡線 1170:主動表面 1172R:ICL接收器 1172T:ICL傳輸器 1174:通孔 1176:導電材料 1178:EMC 1190:轉換積體電路系統 1200:微電子裝置總成 1202:基板 1204:導電襯墊 1206:導電元件 1208A至1208D:半導體晶粒 1210:EMC 1211:聚合物膜 1212:RDL 1214:導電跡線 1216:主動表面 1218:通孔 1220:導電材料 1222:TSV 1224:背側 1226:柱 1228:EMC 1230:晶粒堆疊 1300:方法 1302:動作 1304:動作 1306:動作 1308:動作 1310:動作 1312:動作 1314:動作 1316:動作 1318:動作 1320:動作 1322:動作 1350:微電子裝置封裝 1352:基板 1354:導電襯墊 1356:導電元件 1360A至1360D:半導體晶粒 1362:主動表面 1364:RDL 1366:DAF段 1368:背側 1370:導電跡線 1372:上表面 1374:EMC 1376:通孔 1378:導電材料 1380:EMC 1400:方法 1402:動作 1404:動作 1406:動作 1408:動作 1410:動作 1412:動作 1414:動作 1416:動作 1418:動作 1420:動作 1422:動作 1424:動作 1426:動作 1428:動作 1450:微電子裝置封裝 1452:基板 1454:導電襯墊 1456:導電元件 1460A至1460D:半導體晶粒 1462:主動表面 1464:RDL 1466:導電跡線 1468:表面 1470:EMC 1472:通孔 1474:導電材料 1476:聚合物膜 1478:導電元件 1480:EMC
圖1A1及圖1A2包含根據本發明之用於製造微電子裝置封裝之方法之實施例的流程圖; 圖1B係根據本發明之實施例之微電子裝置封裝的側視截面示意圖,並且該微電子裝置封裝可以根據圖1A1及圖1A2之方法製造; 圖2A係根據本發明之用於製造微電子裝置封裝之方法之另一實施例的流程圖; 圖2B係根據本發明之實施例之微電子裝置封裝的側視局部截面示意圖,並且該微電子裝置封裝可以根據圖2A之方法製造; 圖3A係根據本發明之用於製造微電子裝置封裝之方法之實施例的流程圖; 圖3B係根據本發明之實施例之微電子裝置封裝的側視截面示意圖,並且該微電子裝置封裝可以根據圖3A之方法製造; 圖4A至圖4D係根據本發明之實施例之晶粒堆疊的示意性俯視立面圖,其展示包括晶粒堆疊之一個側、兩個側、三個側或四個側上之貫穿多晶矽通孔之各種實施例; 圖5A及圖5B分別係根據本發明之實施例之晶粒堆疊的示意性俯視立面圖,其展示多列貫穿多晶矽通孔之不同配置,並且圖5C係本發明之實施例的示意性側視立面圖,其包含法拉第籠(Faraday cage),該法拉第籠包含周圍的貫穿矽通孔及晶粒堆疊之上的接地結構; 圖6A至圖6D係導電跡線與貫穿多晶矽通孔之導電材料之間的連接之不同實例組態的示意圖; 圖7係根據本發明之實施例之併有一或多個半導體封裝之電子系統的方塊圖; 圖8A係根據本發明之用於製造包含多個微電子裝置堆疊之微電子裝置封裝之方法之實施例的流程圖,並且圖8B係根據本發明之實施例之包含多個微電子裝置堆疊之微電子裝置封裝的側視截面示意圖; 圖9A係根據本發明之用於製造用於將晶片直接附接至基板之微電子裝置之方法之實施例的流程圖,並且圖9B描繪關於圖9A所描述之製程順序; 圖9C描繪用於形成晶粒堆疊的圖9A及圖9B之實施例之額外實施方案; 圖10A係根據本發明之用於製造併有表面黏著組件之微電子裝置總成之方法之實施例的流程圖,並且圖10B1至圖10D展示併有表面黏著組件之不同晶粒總成; 圖11A係根據本發明之用於製造併有用於資料信號傳輸之電感耦合環(ICL)及用於功率及接地偏壓之貫穿多晶矽通孔(TPV)之微電子裝置總成之方法之實施例的流程圖,並且圖11B係根據本發明之實施例之微電子裝置封裝的側視截面示意立面圖,該微電子裝置封裝可以根據圖11A之方法製造; 圖12係根據本發明之實施例之併有貫穿矽通孔(TSV)及貫穿多晶矽通孔(TPV)之微電子裝置總成的側視截面示意立面圖; 圖13A係根據本發明之用於製造使用扇出型封裝(FOP)組態之重佈層(RDL)之微電子裝置封裝之方法之實施例的流程圖,並且圖13B係根據本發明之實施例之使用FOP組態之RDL之微電子裝置封裝的側視截面示意圖;並且 圖14A係根據本發明之用於製造採用與TPV組合之FOP組態之RDL之微電子裝置封裝之方法之實施例的流程圖,並且圖14B係根據本發明之實施例之採用與TPV組合之FOP組態之RDL之微電子裝置封裝的側視截面示意圖。
150:微電子裝置封裝
152:基板
154:導電襯墊
156:導電元件
160A至160D:半導體晶粒
162:聚合物膜
164:DAF
166:背側
168:導電跡線
170:主動表面
172:上表面
174:通孔
176:導電材料
178:EMC
180:晶粒堆疊
182:熱界面材料TIM
184:散熱器

Claims (43)

  1. 一種微電子裝置總成,其包含: 一基板,該基板具有曝露於其一表面上之導體; 該基板上之兩個或兩個以上微電子裝置之一堆疊,每一微電子裝置包含具有接合襯墊之一主動表面,該等接合襯墊可操作地耦接至導電跡線,該等導電跡線在一介電材料之上延伸至該堆疊之至少一個側以外的通孔位置;以及 通孔,該等通孔在該等通孔位置處延伸穿過該等介電材料,並且包含與該兩個或兩個以上微電子裝置中之各者的該等導電跡線中之至少一些接觸的導電材料,並且延伸至該基板之曝露導體。
  2. 如請求項1之微電子裝置總成,其中包含導電材料之該等通孔中之至少一些經經組態以與該堆疊之該兩個或兩個以上微電子裝置中之選定微電子裝置之導電跡線組合來在該堆疊之該兩個或兩個以上微電子裝置中之至少兩個之間路由信號。
  3. 如請求項1或請求項2之微電子裝置總成,其中該等導電跡線在該介電材料之上延伸至該堆疊之多個側以外的該等通孔位置。
  4. 如請求項1或請求項2之微電子裝置總成,其中該等通孔位置係以平行於該堆疊之該至少一個側之一或多個列而配置。
  5. 如請求項4之微電子裝置總成,其中包含導電材料之該等通孔中之至少一些經經組態以與該堆疊之該兩個或兩個以上微電子裝置中之選定微電子裝置之導電跡線組合來通過延伸穿過至少兩個通孔之導電材料之一信號路徑在該堆疊之該兩個或兩個以上微電子裝置中之至少兩個之間路由信號。
  6. 如請求項5之微電子裝置總成,其中該等通孔位置係以至少兩個列而配置,並且該堆疊之該兩個或兩個以上微電子裝置中之該至少兩個之間的該信號路徑延伸穿過不同列之通孔之導電材料。
  7. 如請求項3之微電子裝置總成,其中該等通孔位置係以至少兩個列而配置,並且該至少兩個列之該等通孔位置與位於至少一個相鄰列之通孔位置之間的一列之通孔位置對準或交錯。
  8. 如請求項4之微電子裝置總成,其中該等通孔位置配置在該堆疊之所有側上,並且該等通孔位置之一最外列包含提供電磁干擾(EMI)保護之一接地拼接結構。
  9. 如請求項8之微電子裝置總成,其進一步包含一接地結構,該接地結構在一最上微電子裝置之上延伸,可操作地耦接至該接地拼接結構,並且該接地結構及該接地拼接結構提供一法拉第籠。
  10. 如請求項9之微電子裝置總成,其進一步包含一射頻天線,該射頻天線安置在接地結構之上並與該接地結構電隔離,並且可操作地耦接至該堆疊之一或多個微電子裝置。
  11. 如請求項1或請求項2之微電子裝置總成,其中在該介電材料之上延伸至該堆疊之至少一個側以外的通孔位置之該等導電跡線包含扇出型封裝組態之重佈層(FOP組態之RDL)結構。
  12. 如請求項1或請求項2之微電子裝置總成,其中在該介電材料之上延伸至該堆疊之至少一個側以外的通孔位置之該等導電跡線包含位於一聚合物膜上之Ag或Cu跡線。
  13. 如請求項1或請求項2之微電子裝置總成,其進一步包含位於該堆疊之一最上微電子裝置上之一介電熱界面材料(TIM),以及位於該TIM上之一散熱器。
  14. 如請求項1或請求項2之微電子裝置總成,其中該等微電子裝置包含半導體晶粒。
  15. 如請求項14之微電子裝置總成,其進一步包含另一半導體晶粒,該另一半導體晶粒係在該等半導體晶粒下方並且藉由導電元件可操作地耦接至曝露於該基板表面上之導體,該等導電元件以一直接晶片附接(DCA)組態而自其一主動表面延伸。
  16. 如請求項15之微電子裝置總成,其中該等半導體晶粒包含從記憶體晶粒並且該另一半導體晶粒包含一主記憶體晶粒,其中該微電子裝置總成經組態有一主/從DDR架構。
  17. 如請求項15之微電子裝置總成,其中該等半導體晶粒經組態為記憶體晶粒,並且該另一半導體晶粒係經組態為一記憶體控制器之一邏輯晶粒。
  18. 如請求項1或請求項2之微電子裝置總成,其中該等微電子裝置包含表現出至少兩種不同功能性之半導體晶粒。
  19. 如請求項1或請求項2之微電子裝置總成,其進一步包含: 一聚合物膜,該聚合物膜在該介電材料及該等導電跡線之上;以及 一環氧樹脂封裝材料(EMC),該EMC側向地包圍該兩個或兩個以上微電子裝置中之各者;並且 該等通孔延伸穿過該EMC。
  20. 如請求項19之微電子裝置總成,其進一步包含一晶粒附接膜(DAF),該DAF在與該介電材料及該等導電跡線相對的該兩個或兩個以上微電子裝置中之各者及該EMC之一側上,該等通孔延伸穿過該DAF。
  21. 如請求項19之微電子裝置總成,其進一步包含另一微電子裝置,該另一微電子裝置係在該堆疊下方、鄰近該基板並具有面向該基板之一主動表面,該另一微電子裝置之接合襯墊藉由延伸穿過一聚合物膜之導電元件與該基板之導體連通,並與該基板之曝露導體接觸。
  22. 如請求項19之微電子裝置總成,其中在該介電材料之上延伸至一相關聯之微電子裝置之一佔據面積以外的通孔位置之該等導電跡線包含一扇出型封裝組態之重佈層(FOP組態之RDL)結構。
  23. 一種電子系統,其包含: 一輸入裝置; 一輸出裝置; 一處理器裝置;以及 至少一個記憶體裝置, 其中該處理器裝置、該至少一個記憶體裝置或其一組合中之至少一個經組態為一總成,其包含: 一基板上之兩個或兩個以上半導體晶粒之一堆疊,每一半導體晶粒包含可操作地耦接至導電跡線之一主動表面,該等導電跡線在一介電材料之上延伸朝向定位在該堆疊之至少一個側以外的導電通孔, 其中該等通孔穿過該介電材料延伸至該基板之導體,並且該兩個或兩個以上半導體晶粒中之各者的該等導電跡線中之至少一些可操作地耦接至該等導電通孔中之至少一些。
  24. 如請求項23之電子系統,其進一步包含在兩個或兩個以上半導體晶粒之該堆疊之下的至少一個其他半導體晶粒,該至少一個其他半導體晶粒具有面向該基板之一主動表面並且以一直接晶片附接(DCA)組態而可操作地耦接至其導體。
  25. 一種方法,其包含: 在一介電材料上向經單切半導體晶粒提供在其主動表面之上並在其至少一個側向周邊以外延伸之導電跡線; 在一基板上以相互間隔之關係形成該等經單切半導體晶粒之堆疊; 在該等堆疊之該等半導體晶粒之該至少一個側向周邊以外延伸至該基板之一相鄰表面上之導電襯墊或跡線的位置處穿過該等導電跡線及該介電材料形成通孔;以及 用導電材料填充該等通孔。
  26. 如請求項25之方法,其進一步包含在一介電材料上向經單切半導體晶粒提供在其該主動表面之上並在其至少一個側向周邊以外延伸之導電跡線之前進行以下操作: 在一半導體基板之一主動表面之晶粒位置上製造主動電路系統; 進行測試以判定已知良好晶粒(KGD)之晶粒位置; 將該半導體基板單切成個別KGD; 將每一KGD與該介電材料上之該等導電跡線可操作地耦接;以及 將該個別KGD之堆疊形成為經單切半導體晶粒之該等堆疊。
  27. 如請求項25或請求項26之方法,其進一步包含在用該導電材料填充該等通孔之後進行以下操作: 用一環氧樹脂封裝材料(EMC)囊封該基板上之經單切半導體晶粒之該等堆疊; 在與半導體晶粒之該等堆疊相對之該基板上施加或形成導電元件; 測試經單切半導體晶粒之該等堆疊;以及 穿過該EMC及該基板單切經單切半導體晶粒之該等堆疊。
  28. 如請求項27之方法,其中囊封經單切半導體晶粒之該等堆疊包含:使該等堆疊之頂部曝露,並對每一堆疊之一頂部施加一熱界面材料(TIM)及散熱器。
  29. 如請求項25之方法,其中提供經單切半導體晶粒包含提供DRAM、NAND快閃記憶體或3D XPoint (SXP)記憶體晶粒。
  30. 如請求項25之方法,其進一步包含為了在一介電材料上形成在其該主動表面之上並在其至少一個側向周邊以外延伸之該等導電跡線而進行以下操作: 將一聚合物膜層壓在相互間隔之半導體晶粒之該等主動表面之上; 穿過該聚合物膜形成開口以曝露該等半導體晶粒之接合襯墊; 形成自曝露接合襯墊至少延伸至預定通孔位置之導電跡線;以及 自該等預定通孔位置側向地向外單切該等半導體晶粒及該聚合物膜。
  31. 如請求項30之方法,其進一步包含:在將該聚合物膜層壓在該等相互間隔之半導體晶粒之上之前,將經單切半導體晶粒藉由其背側以該相互間隔之關係置放在一黏合膜上。
  32. 如請求項31之方法,其中將經單切半導體晶粒藉由其該等背側以該相互間隔之關係置放在一黏合膜上包含:將該等經單切半導體晶粒置放在一晶粒附接膜(DAF)或一晶粒上膜(FOD)材料上。
  33. 如請求項30、31或32中任一項之方法,其中層壓一聚合物膜包含:層壓一非導電膜(NCF)、一b級聚醯亞胺膜、一聚四氟乙烯(PTFE)膜。
  34. 如請求項25之方法,其中在一介電材料上向經單切半導體晶粒提供在其該等主動表面之上並在其至少一個側向周邊以外延伸之導電跡線包含: 將半導體晶粒之主動表面以相互間隔之關係黏附至一面板或晶圓之晶粒安裝位置上,該面板或晶圓經組態為多個扇出型封裝(FOP)重佈層(RDL),該等扇出型封裝重佈層具有一或多層由一介電材料承載之導電跡線,並且該等導電跡線在該等晶粒安裝位置之至少一個側向周邊以外延伸; 在該等相互間隔之半導體晶粒之背側之上層壓一聚合物膜;以及 在FOP位置之間單切該面板或晶圓及該聚合物膜。
  35. 如請求項34之方法,其中層壓一聚合物膜包含:層壓一非導電膜(NCF)、一b級聚醯亞胺膜、一聚四氟乙烯(PTFE)膜。
  36. 如請求項25之方法,其進一步包含:在一介電材料上向經單切半導體晶粒提供在其該等主動表面之上並在其至少一個側向周邊以外延伸之導電跡線之前進行以下操作: 在一第一半導體基板之一主動表面之晶粒位置上製造表現出一第一功能性之主動電路系統; 在一第二半導體基板之一主動表面之晶粒位置上製造表現出至少一個第二不同功能性之主動電路系統; 測試該等第一及第二半導體基板之晶粒位置以判定已知良好晶粒(KGD)之位置; 在該第二半導體基板之該等KGD位置上形成經組態用於直接晶片附接(DCA)之導電元件; 將該等第一及第二半導體基板單切成分別表現出該第一功能性及該至少一個第二不同功能性之個別KGD; 將自該第一半導體基板單切之KGD之該等主動表面以相互間隔之關係黏附至一面板或晶圓之晶粒安裝位置上,該面板或晶圓經組態為多個扇出型封裝(FOP)重佈層(RDL),該等扇出型封裝重佈層具有一或多層由一介電材料承載之導電跡線,並且該等導電跡線在該等晶粒安裝位置之至少一個側向周邊以外延伸,以在一介電材料上向該等經單切半導體晶粒提供在其該等主動表面之上並在其該至少一個側向周邊以外延伸之導電跡線; 將自該第二半導體基板單切之KGD以相互間隔之關係層壓至一聚合物膜上; 將自該第二半導體基板單切之KGD以相互間隔之關係置放在一基板上,其中其導電元件可操作地耦接至該基板之導電襯墊或跡線;以及 此後在自該第二半導體基板單切之該KGD上形成自該第一半導體基板單切之該KGD之堆疊作為經單切半導體晶粒之該等堆疊。
  37. 如請求項36之方法,其中: 在一第一半導體基板之一主動表面之晶粒位置上製造表現出一第一功能性之主動電路系統包含製造經組態用於在一主/從記憶體架構中作為從晶粒操作之記憶體晶粒;並且 在一第二半導體基板之一主動表面之晶粒位置上製造表現出至少一個第二不同功能性之主動電路系統包含製造經組態用於在一主/從記憶體架構中作為主晶粒操作之記憶體晶粒。
  38. 如請求項36之方法,其中: 在一第一半導體基板之一主動表面之晶粒位置上製造表現出一第一功能性之主動電路系統包含製造記憶體晶粒;並且 在一第二半導體基板之一主動表面之晶粒位置上製造表現出至少一個第二不同功能性之主動電路系統包含製造經組態為記憶體控制器之邏輯晶粒。
  39. 如請求項36之方法,其中: 在一第一半導體基板之一主動表面之晶粒位置上製造表現出一第一功能性之主動電路系統包含製造記憶體;並且 在一第二半導體基板之一主動表面之晶粒位置上製造表現出至少一個第二不同功能性之主動電路系統包含製造被至少部分地組態為處理器之晶粒。
  40. 一種方法,其包含: 藉由將半導體晶粒藉由主動表面以相互間隔之關係黏附在一扇出型封裝組態之重佈層(FOP組態之RDL)晶圓或面板上來形成半導體晶粒之一經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之一佔據面積以外的該FOP組態之RDL晶圓或面板上之區域的跡線; 將半導體晶粒之該經重構晶圓或面板之該等半導體晶粒側向地囊封在一環氧樹脂封裝材料(EMC)中; 將半導體晶粒之該經重構晶圓或面板黏附至與該FOP組態之晶圓或面板相對的該EMC之一個側上之一晶粒附接膜(DAF); 單切該等半導體晶粒、該FOP組態之RDL晶圓或面板、該EMC及該DAF; 堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該DAF; 在通孔位置處穿過該等經單切RDL、該EMC及該DAF形成開口;以及 用導電材料填充該等開口。
  41. 如請求項40之方法,其進一步包含在一基板上堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該DAF;並且 其中用導電材料填充該等開口包含用導電材料填充該等開口以接觸該基板之一上表面上之導體。
  42. 一種方法,其包含: 藉由將經單切半導體晶粒藉由主動表面以相互間隔之關係黏附在一扇出型封裝組態之重佈層(FOP組態之RDL)晶圓或面板上來形成半導體晶粒之一經重構晶圓或面板,該FOP組態之RDL晶圓或面板具有自接合襯墊延伸至每一半導體晶粒之一佔據面積以外的RDL上之區域的跡線; 將半導體晶粒之該經重構晶圓或面板囊封在一環氧樹脂封裝材料(EMC)中; 將一聚合物膜層壓在該等FOP組態之RDL之上; 單切該等半導體晶粒、該EMC、該FOP組態之RDL晶圓或面板及該聚合物膜; 倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜; 在通孔位置處穿過該等經單切RDL、該EMC及該聚合物膜形成開口;以及 用導電材料填充該等開口。
  43. 如請求項42之方法,其進一步包含: 使其他選定微電子裝置在其主動表面上凸起有導電元件; 在倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜之前,倒置並將一凸起的微電子裝置堆疊在一基板上,其中該等導電元件穿過一聚合物膜與該基板之導體接觸;以及 倒置並堆疊該等經單切半導體晶粒、該等FOP組態之RDL、該EMC及該聚合物膜。
TW109133772A 2019-10-17 2020-09-29 微電子裝置總成及封裝、以及相關方法及系統 TWI753589B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US201962916371P 2019-10-17 2019-10-17
US62/916,371 2019-10-17
US202063037902P 2020-06-11 2020-06-11
US63/037,902 2020-06-11
US16/939,756 2020-07-27
US16/939,756 US11410973B2 (en) 2019-10-17 2020-07-27 Microelectronic device assemblies and packages and related methods and systems

Publications (2)

Publication Number Publication Date
TW202129876A true TW202129876A (zh) 2021-08-01
TWI753589B TWI753589B (zh) 2022-01-21

Family

ID=75490890

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109133772A TWI753589B (zh) 2019-10-17 2020-09-29 微電子裝置總成及封裝、以及相關方法及系統

Country Status (6)

Country Link
US (4) US11362070B2 (zh)
EP (1) EP4046192A4 (zh)
KR (1) KR20220084107A (zh)
CN (1) CN114787993A (zh)
TW (1) TWI753589B (zh)
WO (1) WO2021076274A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI815611B (zh) * 2021-09-01 2023-09-11 美商美光科技公司 包括具有交錯接合線的堆疊晶粒的半導體裝置及其相關系統和方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019132897A1 (en) * 2017-12-27 2019-07-04 Intel Corporation Multiple layer metal-insulator-metal (mim) structure
EP3732704A4 (en) 2017-12-27 2021-07-28 INTEL Corporation INTEGRATED LINE BREAKAGE AND LINE BRIDGE CIRCUITS IN A SINGLE INTERCONNECTION LEVEL
EP3732705A4 (en) 2017-12-27 2021-08-04 INTEL Corporation METAL ISOLATOR METAL (MIM) STRUCTURE FOR HIGH VOLTAGE APPLICATIONS AND LOW VOLTAGE APPLICATIONS
US11557536B2 (en) 2017-12-27 2023-01-17 Intel Corporation Integrated circuits (IC's) with electro-migration (EM)—resistant segments in an interconnect level
CN112687614A (zh) 2019-10-17 2021-04-20 美光科技公司 包含多个装置堆叠的微电子装置组合件和封装体以及相关方法
CN112687615A (zh) 2019-10-17 2021-04-20 美光科技公司 微电子装置组合件、封装体和相关方法
US11488944B2 (en) * 2021-01-25 2022-11-01 Google Llc Integrated circuit package for high bandwidth memory
US11600554B2 (en) * 2021-08-02 2023-03-07 Nvidia Corporation Interconnection structures to improve signal integrity within stacked dies
US20230187412A1 (en) * 2021-10-25 2023-06-15 Adeia Semiconductor Bonding Technologies Inc. Power distribution for stacked electronic devices
WO2023119450A1 (ja) * 2021-12-21 2023-06-29 ウルトラメモリ株式会社 半導体モジュール及び積層モジュール

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003005782A2 (en) * 2001-07-02 2003-01-16 Irvine Sensors Corporation Stackable microcircuit and method of making the same
US6734568B2 (en) * 2001-08-29 2004-05-11 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing the same
JP4551321B2 (ja) * 2005-07-21 2010-09-29 新光電気工業株式会社 電子部品実装構造及びその製造方法
FR2923081B1 (fr) * 2007-10-26 2009-12-11 3D Plus Procede d'interconnexion verticale de modules electroniques 3d par des vias.
US8101460B2 (en) * 2008-06-04 2012-01-24 Stats Chippac, Ltd. Semiconductor device and method of shielding semiconductor die from inter-device interference
US8276269B2 (en) 2008-06-20 2012-10-02 Intel Corporation Dual epoxy dielectric and photosensitive solder mask coatings, and processes of making same
US8198717B1 (en) 2009-05-08 2012-06-12 Micron Technology, Inc. Signal shifting to allow independent control of identical stacked memory modules
US20110024899A1 (en) 2009-07-28 2011-02-03 Kenji Masumoto Substrate structure for cavity package
KR101624973B1 (ko) * 2009-09-23 2016-05-30 삼성전자주식회사 패키지 온 패키지 타입의 반도체 패키지 및 그 제조방법
US8008121B2 (en) * 2009-11-04 2011-08-30 Stats Chippac, Ltd. Semiconductor package and method of mounting semiconductor die to opposite sides of TSV substrate
US8169065B2 (en) * 2009-12-22 2012-05-01 Epic Technologies, Inc. Stackable circuit structures and methods of fabrication thereof
US8847376B2 (en) 2010-07-23 2014-09-30 Tessera, Inc. Microelectronic elements with post-assembly planarization
US8518746B2 (en) 2010-09-02 2013-08-27 Stats Chippac, Ltd. Semiconductor device and method of forming TSV semiconductor wafer with embedded semiconductor die
WO2012120659A1 (ja) 2011-03-09 2012-09-13 国立大学法人東京大学 半導体装置の製造方法
US8389333B2 (en) 2011-05-26 2013-03-05 Stats Chippac, Ltd. Semiconductor device and method of forming EWLB package containing stacked semiconductor die electrically connected through conductive vias formed in encapsulant around die
EP2764547B1 (en) 2011-10-03 2017-05-10 Invensas Corporation Memory module with mirrored pin layout
JP5881833B2 (ja) 2011-10-03 2016-03-09 インヴェンサス・コーポレイション パッケージ基板へのワイヤボンドのないアセンブリのスタブ最小化
US20130154106A1 (en) * 2011-12-14 2013-06-20 Broadcom Corporation Stacked Packaging Using Reconstituted Wafers
JP2013183120A (ja) 2012-03-05 2013-09-12 Elpida Memory Inc 半導体装置
US20130260510A1 (en) * 2012-04-02 2013-10-03 Infineon Technologies Ag 3-D Integrated Circuits and Methods of Forming Thereof
US9230609B2 (en) * 2012-06-05 2016-01-05 Rambus Inc. Memory bandwidth aggregation using simultaneous access of stacked semiconductor memory die
KR20140023070A (ko) 2012-08-16 2014-02-26 에스케이하이닉스 주식회사 도전성 범프, 이를 이용한 반도체 칩 및 스택 패키지
JP6283990B2 (ja) * 2013-10-11 2018-02-28 ティアック株式会社 ケーブル固定装置
US9111870B2 (en) 2013-10-17 2015-08-18 Freescale Semiconductor Inc. Microelectronic packages containing stacked microelectronic devices and methods for the fabrication thereof
US9368455B2 (en) * 2014-03-28 2016-06-14 Intel Corporation Electromagnetic interference shield for semiconductor chip packages
KR102327141B1 (ko) 2014-11-19 2021-11-16 삼성전자주식회사 프리패키지 및 이를 사용한 반도체 패키지의 제조 방법
US9978729B2 (en) * 2015-03-06 2018-05-22 Mediatek Inc. Semiconductor package assembly
US10636773B2 (en) * 2015-09-23 2020-04-28 Mediatek Inc. Semiconductor package structure and method for forming the same
US9859253B1 (en) * 2016-06-29 2018-01-02 Intel Corporation Integrated circuit package stack
US9995785B2 (en) 2016-09-30 2018-06-12 Intel Corporation Stacked semiconductor package and method for performing bare die testing on a functional die in a stacked semiconductor package
KR102434988B1 (ko) 2017-06-23 2022-08-23 삼성전자주식회사 반도체 패키지 및 이의 제조 방법
US11296052B2 (en) 2017-09-30 2022-04-05 Intel Corporation TSV-less die stacking using plated pillars/through mold interconnect
KR101942747B1 (ko) 2017-12-15 2019-01-28 삼성전기 주식회사 팬-아웃 반도체 패키지
US10600770B2 (en) 2018-05-14 2020-03-24 Micron Technology, Inc. Semiconductor dice assemblies, packages and systems, and methods of operation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI815611B (zh) * 2021-09-01 2023-09-11 美商美光科技公司 包括具有交錯接合線的堆疊晶粒的半導體裝置及其相關系統和方法

Also Published As

Publication number Publication date
US20210118850A1 (en) 2021-04-22
KR20220084107A (ko) 2022-06-21
US11456284B2 (en) 2022-09-27
US20210118852A1 (en) 2021-04-22
EP4046192A1 (en) 2022-08-24
US11362070B2 (en) 2022-06-14
WO2021076274A1 (en) 2021-04-22
CN114787993A (zh) 2022-07-22
EP4046192A4 (en) 2024-01-03
US11393794B2 (en) 2022-07-19
TWI753589B (zh) 2022-01-21
US11410973B2 (en) 2022-08-09
US20210118851A1 (en) 2021-04-22
US20210118849A1 (en) 2021-04-22

Similar Documents

Publication Publication Date Title
TWI753589B (zh) 微電子裝置總成及封裝、以及相關方法及系統
US11824040B2 (en) Package component, electronic device and manufacturing method thereof
US11217563B2 (en) Fully interconnected heterogeneous multi-layer reconstructed silicon device
JP5389956B2 (ja) ボンドパッドを貫通して延在するバイアを有するスタック型マイクロ電子アセンブリ
CN107408541B (zh) 系统级封装扇出叠层架构以及工艺流程
TWI575693B (zh) 包括無機層中的高密度互連和有機層中的重分佈層的集成裝置
US10083919B2 (en) Packaging for high speed chip to chip communication
TWI496270B (zh) 半導體封裝件及其製法
KR20160032718A (ko) 칩 장치 및 칩 장치를 제조하기 위한 방법
CN112701088A (zh) 一种二次塑封封装结构及其制作方法
CN213936169U (zh) 一种二次塑封封装结构
US11948921B2 (en) Methods of forming stacked semiconductors die assemblies
US20230386991A1 (en) Semiconductor device and manufacturing method thereof
WO2021252188A1 (en) Methods for fabrication of microelectronic device packages and related packages and systems
CN112687613A (zh) 包含表面安装部件的微电子装置组合件和封装体
US11961825B2 (en) Microelectronic device assemblies and packages including multiple device stacks and related methods
CN116072634A (zh) 电子封装件及其制法
US20220375902A1 (en) Microelectronic device assemblies and packages and related methods and systems