TW202113837A - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TW202113837A
TW202113837A TW109101077A TW109101077A TW202113837A TW 202113837 A TW202113837 A TW 202113837A TW 109101077 A TW109101077 A TW 109101077A TW 109101077 A TW109101077 A TW 109101077A TW 202113837 A TW202113837 A TW 202113837A
Authority
TW
Taiwan
Prior art keywords
conductive layer
hole
contact plug
layer
memory device
Prior art date
Application number
TW109101077A
Other languages
English (en)
Other versions
TWI733306B (zh
Inventor
中嶋由美
Original Assignee
日商鎧俠股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商鎧俠股份有限公司 filed Critical 日商鎧俠股份有限公司
Publication of TW202113837A publication Critical patent/TW202113837A/zh
Application granted granted Critical
Publication of TWI733306B publication Critical patent/TWI733306B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76885By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/08147Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bonding area connecting to a bonding area disposed in a recess of the surface of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/145Read-only memory [ROM]
    • H01L2924/1451EPROM
    • H01L2924/14511EEPROM
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

實施形態提供一種能夠縮小尺寸並提高可靠性之半導體記憶裝置。 實施形態之半導體記憶裝置具備:通孔35A,其設置於基板之上方;導電層35B,其設置於通孔35A上;及通孔35C,其設置於導電層35B上。通孔35A、導電層35B、及通孔35C為連續之1個層。

Description

半導體記憶裝置
實施形態係關於一種半導體記憶裝置。
已知有三維排列著記憶胞之半導體記憶裝置。
實施形態提供一種能夠縮小尺寸並提高可靠性之半導體記憶裝置。
實施形態之半導體記憶裝置具備:第1接觸插塞,其設置於基板之上方;第1導電層,其設置於上述第1接觸插塞上;及第2接觸插塞,其設置於上述第1導電層上;且上述第1接觸插塞、上述第1導電層、及上述第2接觸插塞為連續之1個層。
以下,參照圖式對實施形態進行說明。於以下說明中,對具有相同功能及構成之構成要素標註共通之參照符號。又,以下所示之各實施形態係例示用以將該實施形態之技術思想具體化之裝置或方法者,並非將構成零件之材質、形狀、構造、及配置等特定於下述內容。
此處,作為半導體記憶裝置,以於半導體基板之上方積層有記憶胞電晶體之三維積層型之NAND(Not And,反及)型快閃記憶體為例來列舉說明。於本說明書中,有時亦將記憶胞電晶體稱為記憶胞。
1.第1實施形態 以下,對第1實施形態之半導體記憶裝置進行說明。於第1實施形態中,以於包含記憶胞之記憶柱上依序設置之通孔、導電層(例如位元線)、及通孔為例來列舉說明。首先對半導體記憶裝置之電路構成進行敍述,然後對半導體記憶裝置之構造進行敍述。
1.1半導體記憶裝置之電路構成 利用圖1對第1實施形態之半導體記憶裝置之電路區塊構成進行說明。圖1係表示第1實施形態之半導體記憶裝置之電路構成之方塊圖。
半導體記憶裝置10具備記憶胞陣列11、輸入輸出電路12、邏輯控制電路13、就緒/忙碌電路14、暫存器群15、定序器(或控制電路)16、電壓產生電路17、驅動器18、列解碼器模組(RD)19、行解碼器20、及感測放大器模組21。暫存器群15具有狀態暫存器15A、位址暫存器15B、及指令暫存器15C。
記憶胞陣列11具備1個或複數個區塊BLK0、BLK1、BLK2、…、BLKm(m為0以上之整數)。複數個區塊BLK分別包含與列及行建立對應關係之複數個記憶胞電晶體。記憶胞電晶體係能夠電性重寫之非揮發性記憶胞。於記憶胞陣列11配設複數個字元線、複數個位元線、及源極線等,以控制對記憶胞電晶體施加之電壓。以後,於記為區塊BLK之情形時,表示區塊BLK0~BLKm之各者。下文將對區塊BLK之具體構成進行敍述。
輸入輸出電路12及邏輯控制電路13經由匯流排連接於外部裝置(例如記憶體控制器)(未圖示)。輸入輸出電路12經由匯流排於與記憶體控制器之間收發信號DQ(例如,DQ0、DQ1、DQ2、…、DQ7)。
邏輯控制電路13經由匯流排自記憶體控制器接收外部控制信號。外部控制信號例如包括晶片賦能信號CEn、指令閂賦能信號CLE、位址閂賦能信號ALE、寫入賦能信號WEn、讀出賦能信號REn、及寫入保護信號WPn。附記於信號名之“n”表示該信號為低態有效。
晶片賦能信號CEn可選擇半導體記憶裝置(NAND型快閃記憶體)10,且於選擇該半導體記憶裝置10時被斷定。指令閂賦能信號CLE可將作為信號DQ發送之指令鎖存至指令暫存器15C。位址閂賦能信號ALE可將作為信號DQ發送之位址鎖存至位址暫存器15B。寫入賦能信號WEn可將作為信號DQ發送之資料保存至輸入輸出電路12。讀出賦能信號REn可將自記憶胞陣列11讀出之資料作為信號DQ輸出。寫入保護信號WPn係於禁止對半導體記憶裝置10之寫入及抹除時被斷定。
就緒/忙碌電路14根據來自定序器16之控制產生就緒/忙碌信號R/Bn。信號R/Bn表示半導體記憶裝置10是就緒狀態還是忙碌狀態。就緒狀態表示可受理來自記憶體控制器之命令之狀態。忙碌狀態表示無法受理來自記憶體控制器之命令之狀態。記憶體控制器藉由自半導體記憶裝置10接收信號R/Bn,可知半導體記憶裝置10是就緒狀態還是忙碌狀態。
狀態暫存器15A保存半導體記憶裝置10之動作所需之狀態資訊STS,基於定序器16之指示將該狀態資訊STS傳輸至輸入輸出電路12。位址暫存器15B保存自輸入輸出電路12傳輸之位址資訊ADD。位址資訊ADD包括行位址及列位址。列位址例如包括指定出動作對象之區塊BLK之區塊位址、及指定出所指定之區塊內之動作對象之字元線之頁位址。指令暫存器15C保存自輸入輸出電路12傳輸之指令CMD。指令CMD例如包括對定序器16命令寫入動作之寫入指令、及命令讀出動作之讀出指令等。狀態暫存器15A、位址暫存器15B、及指令暫存器15C例如包含SRAM(static random access memory,靜態隨機存取記憶體)。
定序器16自指令暫存器15C接收指令,並按照基於該指令之順序總括地控制半導體記憶裝置10。定序器16對列解碼器模組19、感測放大器模組21、及電壓產生電路17等進行控制,而執行寫入動作、讀出動作、及抹除動作。
具體而言,定序器16基於自指令暫存器15C接收之寫入指令對列解碼器模組19、驅動器18、及感測放大器模組21進行控制,而將資料寫入至由位址資訊ADD指定出之複數個記憶胞電晶體。又,定序器16基於自指令暫存器15C接收之讀出指令對列解碼器模組19、驅動器18、及感測放大器模組21進行控制,而從由位址資訊ADD指定出之複數個記憶胞電晶體讀出資料。
電壓產生電路17自半導體記憶裝置10之外部接收電源電壓,並使用該電源電壓產生寫入動作、讀出動作、及抹除動作所需之複數個電壓。電壓產生電路17將產生之電壓供給至記憶胞陣列11、驅動器18、及感測放大器模組21等。
驅動器18自電壓產生電路17接收複數個電壓。驅動器18經由複數個信號線將由電壓產生電路17供給之複數個電壓中與讀出動作、寫入動作、及抹除動作對應而選擇之複數個電壓供給至列解碼器模組19。
列解碼器模組19自位址暫存器15B接收列位址,並對該列位址進行解碼。列解碼器模組19基於列位址之解碼結果選擇區塊BLK之任一者,進而選擇所選擇之區塊BLK內之字元線。進而,列解碼器模組19將由驅動器18供給之複數個電壓傳輸至所選擇之區塊BLK。
行解碼器20自位址暫存器15B接收行位址,並對該行位址進行解碼。行解碼器20基於行位址之解碼結果選擇位元線。
感測放大器模組21於資料之讀出動作時,對自記憶胞電晶體讀出至位元線之資料進行感測及放大。而且,感測放大器模組21暫時保存自記憶胞電晶體讀出之讀出資料DAT,並將其傳輸至輸入輸出電路12。又,感測放大器模組21於資料之寫入動作時暫時保存自輸入輸出電路12傳輸之寫入資料DAT。進而,感測放大器模組21將寫入資料DAT傳輸至位元線。
接下來,利用圖2對記憶胞陣列11之電路構成進行說明。如上所述,記憶胞陣列11具有複數個區塊BLK0~BLKm。此處,對1個區塊BLK之電路構成進行說明,但其他區塊之電路構成亦相同。
圖2係記憶胞陣列11內之1個區塊BLK之電路圖。區塊BLK例如具備複數個串單元SU0、SU1、SU2、SU3。此處,作為一例,示出區塊BLK具備串單元SU0~SU3之例,但區塊BLK所具備之串單元之數量可任意設定。以後,於記為串單元SU之情形時,表示串單元SU0~SU3之各者。
串單元SU0~SU3分別具備複數個NAND串(或記憶串)NS。1個串單元SU中包含之NAND串NS之數量可任意設定。
NAND串NS包含複數個記憶胞電晶體MT0、MT1、MT2、…、MT7、及選擇電晶體ST1、ST2。此處,為使說明淺顯易懂,示出NAND串NS具備8個記憶胞電晶體MT0~MT7、及2個選擇電晶體ST1、ST2之例,但NAND串NS所具備之記憶胞電晶體、及選擇電晶體之數量可任意設定。以後,於記為記憶胞電晶體MT之情形時,表示記憶胞電晶體MT0~MT7之各者。
記憶胞電晶體MT0~MT7分別具備控制閘極及電荷蓄積層,非揮發地記憶資料。記憶胞電晶體MT0~MT7串聯連接於選擇電晶體ST1之源極與選擇電晶體ST2之汲極之間。
記憶胞電晶體MT可記憶1位元資料、或2位元以上之資料。記憶胞電晶體MT可為使用絕緣膜作為電荷蓄積層之MONOS(metal-oxide-nitride-oxide-silicon,金屬-氧化物-氮化物-氧化物-矽)型,亦可為使用導電層作為電荷蓄積層之FG(floating gate,浮動閘極)型。
串單元SU0中包含之複數個選擇電晶體ST1之閘極連接於選擇閘極線SGD0。同樣地,串單元SU1~SU3各自之選擇電晶體ST1之閘極分別連接於選擇閘極線SGD1~SGD3。選擇閘極線SGD0~SGD3分別由列解碼器模組19獨立控制。
串單元SU0中包含之複數個選擇電晶體ST2之閘極連接於選擇閘極線SGS。同樣地,串單元SU1~SU3各自之選擇電晶體ST2之閘極分別連接於選擇閘極線SGS。再者,亦存在將個別之選擇閘極線SGS、即選擇閘極線SGS0~SGS3分別連接於區塊BLK中包含之串單元SU0~SU3之選擇電晶體ST2之閘極的情況。選擇電晶體ST1、ST2用於各種動作中之串單元SU之選擇。
區塊BLK中包含之記憶胞電晶體MT0~MT7之控制閘極分別連接於字元線WL0~WL7。字元線WL0~WL7分別由列解碼器模組19獨立控制。
位元線BL0~BLi(i為0以上之整數)分別連接於複數個區塊BLK,且連接至位於區塊BLK中包含之串單元SU內之1個NAND串NS。即,位元線BL0~BLi分別連接於在區塊BLK內呈矩陣狀配置之NAND串NS中位於同一行之複數個NAND串NS之選擇電晶體ST1的汲極。又,源極線SL連接於複數個區塊BLK。即,源極線SL連接於區塊BLK中包含之複數個選擇電晶體ST2之源極。
總之,串單元SU包含複數個連接於不同之位元線BL,且連接於同一選擇閘極線SGD之NAND串NS。又,區塊BLK包含共用字元線WL之複數個串單元SU。進而,記憶胞陣列11包含共用位元線BL之複數個區塊BLK。
區塊BLK例如為資料之抹除單位。即,同一區塊BLK內包含之記憶胞電晶體MT所保存之資料被一次抹除。再者,資料能以串單元SU為單位被抹除,又,亦能以未達串單元SU之單位為單位被抹除。
將於1個串單元SU內共用字元線WL之複數個記憶胞電晶體MT稱為胞單元CU。將胞單元CU中包含之複數個記憶胞電晶體MT分別記憶之1位元資料之集合稱為頁。胞單元CU之記憶容量根據記憶胞電晶體MT所記憶之資料之位元數而發生變化。例如,胞單元CU於各記憶胞電晶體MT記憶1位元資料之情形時,記憶1頁資料,於記憶2位元資料之情形時,記憶2頁資料,於記憶3位元資料之情形時,記憶3頁資料。
對胞單元CU之寫入動作及讀出動作係以頁為單位來進行。換言之,讀出及寫入動作係針對與配設於1個串單元SU之1條字元線WL連接之複數個記憶胞電晶體MT一次進行。
又,關於記憶胞陣列11之構成,亦可為其他構成。記憶胞陣列11之構成例如記載於題為“三維積層非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)”之於2009年3月19日提出申請之美國專利申請案12/407,403號中。又,記載於題為“三維積層非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)”之於2009年3月18日提出申請之美國專利申請案12/406,524號、題為“非揮發性半導體記憶裝置及其製造方法(NON-VOLATILE SEMICONDUCTOR STORAGE DEVICE AND METHOD OF MANUFACTURING THE SAME)”之於2010年3月25日提出申請之美國專利申請案12/679,991號、及題為“半導體記憶體及其製造方法(SEMICONDUCTOR MEMORY AND METHOD FOR MANUFACTURING SAME)”之於2009年3月23日提出申請之美國專利申請案12/532,030號中。該等專利申請案係藉由參照而將其全部援用至本申請說明書中。
1.2半導體記憶裝置之構造 接下來,對第1實施形態之半導體記憶裝置之構造之一例進行說明。首先,利用圖3對半導體記憶裝置10之平面佈局之一例進行說明。圖3係表示第1實施形態之半導體記憶裝置之平面佈局之一例的圖。包括圖3在內之以後之圖中,將與半導體基板面(或晶圓面)平行且相互正交(或交叉)之2個方向設為X方向及Y方向,將與包含該等X方向及Y方向之面(XY面)正交(或交叉)之方向設為Z方向。X方向對應於字元線WL之延伸方向,Y方向對應於位元線BL之延伸方向,Z方向對應於與半導體記憶裝置10之半導體基板面正交之方向。
如圖3所示,半導體記憶裝置10例如具備記憶體陣列晶片100及周邊電路晶片200。
記憶體陣列晶片100具有記憶胞陣列11A、11B、及引出區域22A、22B、22C、及墊區域23A。記憶胞陣列11A及11B構成記憶胞陣列11。周邊電路晶片200負責與設置於外部之記憶體控制器(未圖示)之間之通信,且具有周邊電路24A、24B、列解碼器模組(RD)19A、19B、19C、及墊區域23B。列解碼器模組19A~19C構成列解碼器模組19。周邊電路24A、24B、及列解碼器模組19A~19C控制記憶體陣列晶片100。
記憶體陣列晶片100與周邊電路晶片200分別由不同之半導體基板形成。記憶體陣列晶片100表面之電極墊與周邊電路晶片200表面之電極墊係以對向之方式配置,且記憶體陣列晶片100之電極墊與周邊電路晶片200之電極墊被貼合。藉此,形成1個半導體記憶裝置(半導體記憶體晶片)10。
於記憶體陣列晶片100中,記憶胞陣列11A及11B可並行執行不同之動作。記憶胞陣列11A及11B配置於沿X方向排列之引出區域22A、22B及22C之間。詳細而言,記憶胞陣列11A配置於引出區域22A與22B間,記憶胞陣列11B配置於引出區域22B與22C間。
引出區域22A及22B係用以將設置於記憶體陣列晶片100之記憶胞陣列11A與設置於周邊電路晶片200之列解碼器模組19A及19B之間電性連接的區域。引出區域22B及22C係用以將設置於記憶體陣列晶片100之記憶胞陣列11B與設置於周邊電路晶片200之列解碼器模組19B及19C之間電性連接之區域。
墊區域23A係設置用以將周邊電路晶片200與記憶體控制器之間連接之墊之區域。墊區域23A沿X方向延伸,且以與記憶胞陣列11A及11B相鄰之方式設置。
於周邊電路晶片200中,列解碼器模組19A、19B及19C係以分別與記憶體陣列晶片100之引出區域22A、22B及22C重疊或對向之方式設置。例如,列解碼器模組19A及19B電性連接於設置在記憶胞陣列11A之字元線WL,列解碼器模組19B及19C電性連接於設置在記憶胞陣列11B之字元線WL。
周邊電路24A例如設置於列解碼器模組19A與19B間,周邊電路24B例如設置於列解碼器模組19B與19C間。周邊電路例如包含輸入輸出電路12、邏輯控制電路13、就緒/忙碌電路14、暫存器群15、定序器16、電壓產生電路17、驅動器18、行解碼器20、感測放大器模組21等。
墊區域23B以與周邊電路24A及24B相鄰且與記憶體陣列晶片100之墊區域23A重疊之方式設置。於墊區域23B例如配置自周邊電路24A及24B所包含之輸入輸出電路引出之配線等。該等配線藉由通孔及墊引出至半導體記憶裝置10之上表面。
接下來,利用圖4對半導體記憶裝置10之截面構造進行說明。於圖4以後之剖視圖中,將Z方向之箭頭方向稱為正方向,將與Z方向之箭頭方向相反之方向稱為負方向。又,以下說明中之「上」及「下」相當於各圖式中之方向。再者,於圖4中,省略導電層間之層間絕緣膜。
圖4係沿著圖3中之A-A線之剖視圖,為記憶胞陣列11A、引出區域22A、22B、周邊電路24A、及列解碼器模組19A、19B沿著XZ面之剖視圖。
如上所述,半導體記憶裝置10具備由記憶體陣列晶片100與周邊電路晶片200貼合而成之構造。
以下,對記憶體陣列晶片100中之截面構造詳細進行敍述。
於半導體基板30介隔絕緣層沿Z方向之負方向設置導電層31。於導電層31設置介隔絕緣層沿Z方向之負方向積層有導電層32、複數個導電層33、及導電層34之積層體。導電層31~34沿X方向延伸。導電層31~34具有沿著XY面(或半導體基板30面)之(或平行之)平板形狀。
導電層31作為源極線SL發揮功能。導電層32作為選擇閘極線SGS發揮功能。導電層33分別作為複數個字元線WL0~WL7發揮功能。再者,於圖4中,示出2個導電層33,省略其餘之導電層33。導電層34作為選擇閘極線SGD發揮功能。導電層31~34例如包含鎢(W)或多晶矽。半導體基板30例如包含矽基板及矽之磊晶層。
於包含導電層32~34之積層體中設置柱狀體之複數個記憶柱MP。各記憶柱MP沿Z方向延伸。各記憶柱MP以於Z方向(或積層方向)貫穿導電層32~34之方式配置,自導電層34之表面到達導電層31。即,記憶柱MP通過選擇閘極線SGD、複數條字元線WL0~WL7、及選擇閘極線SGS而連接於源極線SL。
於記憶柱MP沿Z方向之負方向設置接觸插塞CP1,於接觸插塞CP1設置導電層35。於導電層35,沿Z方向之負方向依序設置導電層36、通孔37、及導電墊38。導電層35包含通孔(或接觸插塞)35A、導電層35B、及通孔(或接觸插塞)35C。下文將對記憶柱MP及導電層35之詳情進行敍述。
沿X方向延伸之各導電層32~34之端部經由接觸插塞CP2而電性連接於通孔39。於通孔39,沿Z方向之負方向依序設置導電層40、通孔41、導電層42、通孔43、及導電墊44。
以下,對周邊電路晶片200中之截面構造詳細進行敍述。
於半導體基板50設置例如包含n通道MOS(metal oxide semiconductor,金氧半導體)場效應電晶體(以下,記為nMOS電晶體)、及p通道MOS場效應電晶體(以下,記為pMOS電晶體)之CMOS(complementary metal oxide semiconductor,互補金氧半導體)電路CM。CMOS電路CM構成對複數個記憶胞之動作進行控制之周邊電路24A及列解碼器模組19A、19B。半導體基板50例如包含矽基板及矽之磊晶層。
如圖4所示,於半導體基板50設置有源極區域及汲極區域50A、及元件分離區域50B。於源極區域50A與汲極區域50A間之半導體基板50沿Z方向之正方向設置有閘極絕緣層51,於閘極絕緣層51設置有閘極電極52。nMOS電晶體及pMOS電晶體分別包含源極區域50A、汲極區域50A、半導體基板50之半導體層、閘極絕緣層51、及閘極電極52。
於源極區域50A及汲極區域50A沿Z方向之正方向分別設置有通孔53A,於通孔53A分別設置有導電層54A。於導電層54A沿Z方向之正方向依序設置有通孔55A、導電層56A、通孔57A、導電層58A、通孔59A、及導電墊60A。導電墊60A於Z方向之正方向上配置於周邊電路晶片200之表面。
於另一源極區域50A及汲極區域50A沿Z方向之正方向分別設置有通孔53B,於通孔53B分別設置有導電層54B。於導電層54B沿Z方向之正方向依序設置有通孔55B、導電層56B、通孔57B、導電層58B、通孔59B、及導電墊60B。導電墊60B於Z方向之正方向上配置於周邊電路晶片200之表面。
記憶體陣列晶片100與周邊電路晶片200例如以包含導電墊38與導電墊60A、及導電墊44與導電墊60B之導電墊彼此對向之方式分別貼合。藉此,將導電墊38與導電墊60A接合而電性連接。同樣地,將導電墊44與導電墊60B接合而電性連接。
接下來,對第1實施形態之半導體記憶裝置之另一構造例進行說明。於圖4所示之例中,已經以記憶體陣列晶片100與周邊電路晶片200貼合而成之半導體記憶裝置10為例來列舉說明,但不應限於此,亦可應用於具有其他構造之半導體記憶裝置。
圖5係表示第1實施形態之半導體記憶裝置之另一構造例之剖視圖。例如如圖5所示,亦可應用於在1個半導體基板30上設置有形成記憶胞之區域84及形成周邊電路之區域85之半導體記憶裝置10A。再者,於圖5中,省略導電層間之層間絕緣膜。
形成有記憶胞之區域84之截面構造如下。
於半導體基板30上之包含導電層32~34之積層體設置有柱狀體之複數個記憶柱MP。各記憶柱MP沿Z方向延伸,且以於Z方向上貫穿導電層32~34之方式配置。
於記憶柱MP沿Z方向之正方向設置有接觸插塞CP1,於接觸插塞CP1設置有導電層35。於導電層35沿Z方向之正方向依序設置有導電層36、通孔37、及導電層45。下文將對記憶柱MP及導電層35之詳情進行敍述。
形成有周邊電路之區域85之截面構造如下。
於半導體基板30設置有例如包含nMOS電晶體及pMOS電晶體之CMOS電路CM。於半導體基板30設置有源極區域及汲極區域70A、及元件分離區域70B。於源極區域70A與汲極區域70A間之半導體基板30沿Z方向之正方向設置有閘極絕緣層71,於閘極絕緣層71設置有閘極電極72。nMOS電晶體及pMOS電晶體分別包含源極區域70A、汲極區域70A、半導體基板30之半導體層、閘極絕緣層71、及閘極電極72。
於源極區域70A及汲極區域70A沿Z方向之正方向分別設置有通孔73,於通孔73分別設置有導電層74。於導電層74沿Z方向之正方向依序設置有通孔75、導電層76、通孔77、通孔78、導電層79、通孔80、導電層81、通孔82、及導電層83。
接下來,利用圖6對記憶胞陣列11中之記憶柱MP(或NAND串NS)之截面構造進行說明。記憶柱MP包含記憶胞電晶體MT0~MT7、及選擇電晶體ST1、ST2。
圖6係第1實施形態中之記憶胞陣列11內之記憶柱MP之剖視圖。圖6於圖4所示之記憶柱MP之情形時表示旋轉180度之狀態,於圖5所示之記憶柱MP之情形時表示未旋轉之狀態。再者,於圖6中,省略導電層間之層間絕緣膜。
如圖6所示,記憶胞陣列11包含半導體基板30、導電層31~34、記憶柱MP、接觸插塞CP1、及導電層35。於半導體基板30之上方設置有導電層31。導電層31形成為與XY面平行之平板狀,且作為源極線SL發揮功能。再者,半導體基板30之主面與XY面對應。
於導電層31上沿Y方向排列沿著XZ面之複數個狹縫SLT。導電層31上且相鄰之狹縫SLT間之構造體(或積層體)例如與1個串單元SU對應。
於導電層31上且相鄰之狹縫SLT間自下層起依序設置有導電層32、複數個導電層33、導電層34、及導電層35。該等導電層中於Z方向上相鄰之導電層介隔層間絕緣膜積層。導電層32~34分別形成為與XY面平行之平板狀。導電層32作為選擇閘極線SGS發揮功能。複數個導電層33自下層起依序分別作為字元線WL0~WL7發揮功能。導電層34作為選擇閘極線SGD發揮功能。導電層32~34例如包含鎢(W)。
複數個記憶柱MP例如沿X方向及Y方向排列成錯位狀。複數個記憶柱MP分別於狹縫SLT間之積層體內沿Z方向延伸(或貫通)。各記憶柱MP以自導電層34之上表面到達導電層31之上表面之方式通過導電層34、33、32而設置。各記憶柱MP作為1個NAND串NS發揮功能。
記憶柱MP例如具有阻擋絕緣層61、電荷蓄積層62、隧道絕緣層(亦稱為隧道絕緣膜)63、及半導體層64。具體而言,於用以形成記憶柱MP之記憶孔之內壁設置有阻擋絕緣層61。於阻擋絕緣層61之內壁設置有電荷蓄積層62。於電荷蓄積層62之內壁設置有隧道絕緣層63。進而,於隧道絕緣層63之內側設置有半導體層64。再者,記憶柱MP亦可設為於半導體層64之內部設置有核心絕緣層之構造。
於此種記憶柱MP之構成中,記憶柱MP與導電層32交叉之部分作為選擇電晶體ST2發揮功能。記憶柱MP與導電層33交叉之部分分別作為記憶胞電晶體MT0~MT7發揮功能。進而,記憶柱MP與導電層34交叉之部分作為選擇電晶體ST1發揮功能。
半導體層64作為記憶胞電晶體MT、及選擇電晶體ST1、ST2之通道層發揮功能。於半導體層64之內部形成有NAND串NS之電流路徑。
電荷蓄積層62具有於記憶胞電晶體MT中蓄積自半導體層64注入之電荷之功能。電荷蓄積層62例如包含氮化矽膜。
隧道絕緣層63於將電荷自半導體層64注入至電荷蓄積層62時、或蓄積於電荷蓄積層62之電荷向半導體層64擴散時,作為電位障壁發揮功能。隧道絕緣層63例如包含氧化矽膜。
阻擋絕緣膜61防止蓄積於電荷蓄積層62之電荷向導電層33(字元線WL)擴散。阻擋絕緣層61例如包含氧化矽層及氮化矽層。
於較記憶柱MP之上表面更上方,介隔層間絕緣膜設置有包含通孔35A、導電層35B及通孔35C之導電層35。導電層35B係沿Y方向延伸之線狀配線層,且作為位元線BL發揮功能。複數個導電層35沿X方向排列,導電層35與對應於每個串單元SU之1個記憶柱MP電性連接。具體而言,於各串單元SU中,於各記憶柱MP內之半導體層64上設置有接觸插塞CP1,於接觸插塞CP1上設置有1個導電層35。導電層35例如包含銅(Cu)或鋁(Al)、鎢(W)。接觸插塞CP1包含導電層,例如鎢(W)。
再者,字元線WL、以及選擇閘極線SGD及SGS之條數並不限定於上述條數,分別按照記憶胞電晶體MT、以及選擇電晶體ST1及ST2之個數而變更。選擇閘極線SGS亦可包含分別設置於複數層之複數個導電層。選擇閘極線SGD亦可包含分別設置於複數層之複數個導電層。
1.2.1記憶柱上之導電層35之構造 利用圖7~圖9,對圖4及圖5中由區域BC表示之導電層35之構造之一例進行說明。各導電層35係包含通孔35A、導電層35B(或位元線BL)及通孔35C之1個層。
圖7係第1實施形態之半導體記憶裝置10中之通孔35A、導電層35B、及通孔35C之俯視圖。圖8係沿著圖7中之B-B線之剖視圖,表示通孔35A、導電層35B、及通孔35C之沿著X方向之截面。圖9係沿著圖7中之C-C線之剖視圖,表示通孔35A、導電層35B、及通孔35C之沿著Y方向之截面。
如圖7、圖8及圖9所示,複數個導電層35B沿Y方向延伸。沿Y方向延伸之導電層35B沿X方向以指定間隔排列。於各個導電層35B沿Z方向分別配置著通孔35A及通孔35C。各通孔35A沿Z方向延伸,且設置於各導電層35B之下方,或者設置於各導電層35B之半導體基板30(或接觸插塞CP1)側。各通孔35C沿Z方向延伸,且設置於各導電層35B之上方,或者設置於各導電層35B之導電層36側。
通孔35A與導電層35B連續形成。於通孔35A與導電層35B之間不存在交界區域。通孔35C與導電層35B連續形成。於通孔35C與導電層35B之間不存在交界區域。換言之,導電層35B具有向下方突出之通孔35A、及向上方突出之通孔35C。
以下,利用圖8及圖9對通孔35A、導電層35B及通孔35C之構造詳細進行敍述。
於絕緣層90內設置有接觸插塞CP1。於接觸插塞CP1上之絕緣層90內設置有通孔35A。於通孔35A上及絕緣層90上沿X方向以指定間隔排列著導電層35B。於絕緣層90上之導電層35B間排列著絕緣層91。於絕緣層91上及導電層35B上設置有絕緣層92。於導電層35B上之絕緣層92內設置有通孔35C。進而,於通孔35C上設置有導電層36。
於X方向上,靠近通孔35A之導電層35B之第1寬度大於較第1寬度更遠離通孔35A之導電層35B的第2寬度。通孔35A具有沿Z方向延伸之柱形狀,且靠近導電層35B之通孔35A之第1徑大於較第1徑更遠離導電層35B之通孔35A的第2徑。通孔35C具有沿Z方向延伸之柱形狀,靠近導電層35B之通孔35C之第3徑大於較第3徑更遠離導電層35B之通孔35C的第4徑。於X方向上,導電層35B之寬度大於通孔35C之徑。
通孔35A、導電層35B及通孔35C連續形成於接觸插塞CP1與導電層36之間。通孔35A、導電層35B及通孔35C電性連接,並將接觸插塞CP1與導電層36之間電性連接。
再者,此處對在圖7所示之俯視下,通孔35A及通孔35C為於Y方向上具有長徑之腰圓形或橢圓形之例進行了說明,但不應限於此,通孔35A及通孔35C亦可為圓形。又,於圖9中,示出了通孔35A與通孔35C以於Z方向上重疊之方式配置之例,但亦可如圖10所示,通孔35A與通孔35C以於Z方向上不重疊之方式配置。又,亦可如圖11所示,於導電層35B上配置複數個通孔35C。
1.3半導體記憶裝置之製造方法 以下,對記憶柱上之導電層35之製造方法進行說明。
1.3.1導電層35之製造方法 利用圖12~圖21,對圖8及圖9所示之包含通孔35A、導電層35B及通孔35C之導電層35之製造方法進行說明。圖12~圖21表示第1實施形態中之通孔35A、導電層35B及通孔35C之製造方法之剖視圖。圖12~圖17、圖19、及圖21表示沿著圖7中之B-B線之導電層35之製造步驟之截面。圖18及圖20表示沿著圖7中之C-C線之導電層35之製造步驟之截面。
首先,如圖12所示,於接觸插塞CP1上之絕緣層90內形成用以埋入通孔35A之孔90A。具體而言,藉由RIE(Reactive Ion Etching,反應性離子蝕刻)法自絕緣層90之上表面至接觸插塞CP1之上表面為止進行去除而形成通孔35A用之孔90A。絕緣層90例如包含氧化矽層。接觸插塞CP1包含導電材料,例如鎢(W)或鋁(Al)、鈦(Ti)。
接著,如圖13所示,於通孔35A用之孔90A內及絕緣層90上形成導電層35H。具體而言,藉由ALD(Atomic layer deposition,原子層沈積)法、CVD(Chemical Vapor Deposition,化學氣相沈積)法、或濺鍍法於孔90A內及絕緣層90上形成導電層35H。絕緣層90上形成之導電層35H之高度(或厚度)係將導電層35B之高度(或厚度)與通孔35C之高度(或長度)加在一起之高度(或長度、厚度)。導電層35H例如包含鎢或鋁。
接下來,如圖14所示,對導電層35H進行圖案化而形成複數個導電層35I。導電層35I分別具有將導電層35B之高度與通孔35C之高度加在一起之高度。具體而言,利用側壁加工製程或雙重圖案化技術對絕緣層90上之導電層35H進行蝕刻,而形成沿X方向以指定間隔排列之導電層35I。
接下來,如圖15所示,於圖14所示之構造上,即於絕緣層90上及導電層35I上形成絕緣層91。進而,於絕緣層91上依序形成非晶矽層93、碳層94、氧化層95。進而,於氧化層95上形成抗蝕層96。具體而言,藉由ALD法或CVD法於絕緣層90上及導電層35I上形成絕緣層91。藉由ALD法或CVD法於絕緣層91上形成非晶矽層93。接著,於非晶矽層93上依序形成碳層94、氧化層95。進而,於氧化層95上形成經圖案化之抗蝕層96。碳層94、氧化層95、及抗蝕層96構成多層抗蝕構造。
碳層94例如為藉由旋轉塗佈而塗佈於非晶矽層93上之SOC(Spin on Carbon,旋塗碳)層。氧化層95例如為藉由旋轉塗佈而塗佈於碳層94上之SOG(Spin on Glass,旋塗玻璃)層。
接下來,藉由RIE法對圖15所示之構造進行蝕刻,如圖16所示,僅於與接觸插塞CP1連接之導電層35I之上方殘留非晶矽層93A。
接下來,藉由RIE法對圖16所示之構造進行蝕刻,如圖17及圖18所示,將未配置非晶矽層93A之區域之絕緣層91去除。藉此,使除了與接觸插塞CP1連接之導電層35I以外之其他導電層35I之上部自絕緣層91露出。此時,於與接觸插塞CP1連接之導電層35I之上方會殘留非晶矽層93A及絕緣層91。
接下來,藉由RIE法對圖17及圖18所示之構造進行蝕刻,如圖19及圖20所示,自絕緣層91之上表面至絕緣層91之高度之中途為止將露出之導電層35I去除。藉此,形成導電層35B及通孔35C。
接下來,藉由RIE法對圖19及圖20所示之構造進行蝕刻,如圖21所示,自導電層35B之上表面至導電層35B之高度之中途為止將導電層35B間之絕緣層91去除。
接下來,如圖8及圖9所示,藉由ALD法或CVD法於圖21所示之構造上,即於絕緣層91上及導電層35B上形成絕緣層92。進而,於通孔35C上形成導電層36。
藉由以上製造步驟,於記憶柱MP上之接觸插塞CP1上製造通孔35A、導電層35B及通孔35C。
1.4第1實施形態之效果 根據第1實施形態,能夠縮小半導體記憶裝置之尺寸(或半導體晶片尺寸)。進而能夠提高半導體記憶裝置中之動作之可靠性。
以下,對第1實施形態之效果詳細進行敍述。
於第1實施形態中,具備設置於半導體基板之上方之通孔(或接觸插塞)35A、設置於通孔35A上之導電層35B、及設置於導電層35B上之通孔(或接觸插塞)35C。通孔35A、導電層35B、及通孔35C為連續之1個層。換言之,通孔35A、導電層35B、及通孔35C為一體形成之1個層,於通孔35A與導電層35B之間、及導電層35B與通孔35C之間不存在交界區域。根據此種構造,能夠減少於分開形成通孔35A、導電層35B、及通孔35C之情形時所產生之通孔35A、導電層35B、及通孔35C間之對位偏移。
例如,於具備記憶體陣列晶片100與周邊電路晶片200貼合而成之構造之半導體記憶裝置中,有時會於導電層35B之正上方形成用以自導電層35B(例如位元線BL)連接至導電墊38之通孔35C。於此種情形時,導電層35B之排列間隔較為微細,因此,對導電層35B與通孔35C之間要求高度之對位精度。
本實施形態中,由於通孔35A、導電層35B、及通孔35C為1個層,故而能夠減少於通孔35A、導電層35B及通孔35C之間產生之對位偏移。藉此,能夠滿足上述高度之對位精度之要求。
進而,於半導體記憶裝置之構造設計上,將對位精度之裕度考慮在內而決定導電層與通孔之尺寸及間隔,從而決定半導體記憶裝置之尺寸。根據本實施形態,由於能夠減低對位精度裕度,故而能夠減小導電層與通孔之尺寸及間隔,從而能夠縮小半導體記憶裝置之尺寸。
即,本實施形態具有能夠減低通孔35A、導電層35B、及通孔35C所需之對位精度裕度之構造,因此,能夠減小通孔35A、導電層35B、及通孔35C之尺寸及排列間隔,進而能夠縮小半導體記憶裝置之尺寸。
又,由於能夠減低於通孔35A、導電層35B、及通孔35C間產生之對位偏移,故而能夠減少因通孔35A、導電層35B、及通孔35C間之對位偏移而導致接觸面積減少等所致之電阻上升,從而能夠提高動作之可靠性。
由上,根據第1實施形態之半導體記憶裝置,能夠縮小半導體記憶裝置之尺寸(或半導體晶片尺寸)。進而,能夠提高半導體記憶裝置之動作之可靠性。
2.第2實施形態 接下來,對第2實施形態之半導體記憶裝置進行說明。於第2實施形態中,舉出構成周邊電路之CMOS電路CM上依序設置之通孔、配線層、及通孔為例進行說明。於第2實施形態中,主要對與第1實施形態不同之方面進行敍述。
2.1半導體記憶裝置之構造 以下,對第2實施形態之半導體記憶裝置之構造之一例進行說明。
圖22係第2實施形態之半導體記憶裝置沿著XZ面之剖視圖。再者,於圖22中,省略導電層間之層間絕緣膜。半導體記憶裝置10與圖4所示之半導體記憶裝置相同,具備由記憶體陣列晶片100與周邊電路晶片200貼合而成之構造。
以下,對記憶體陣列晶片100中之截面構造詳細進行敍述。
於半導體基板30,介隔絕緣層沿Z方向之負方向設置導電層31。於導電層31設置介隔絕緣層沿Z方向之負方向積層有導電層32、複數個導電層33、及導電層34之積層體。導電層31~34沿X方向延伸。導電層31~34具有沿著XY面(或半導體基板30面)之(或平行之)平板形狀。
於包含導電層32~34之積層體,設置柱狀體之複數個記憶柱MP。於各記憶柱MP,沿Z方向之負方向設置接觸插塞CP1,於接觸插塞CP1設置通孔47。於通孔47,沿Z方向之負方向依序設置導電層48、通孔49、導電層36、通孔37、及導電墊38。其他構造與圖4所示之半導體記憶裝置10之構造相同。
以下,對周邊電路晶片200中之截面構造詳細進行敍述。
於半導體基板50設置有例如包含nMOS電晶體及pMOS電晶體之CMOS電路CM。於源極區域50A及汲極區域50A沿Z方向之正方向分別設置有通孔53B,於通孔53B分別設置有導電層54B。於導電層54B沿Z方向之正方向依序設置有通孔79A、導電層79B、及通孔79C。於通孔79C沿Z方向之正方向依序設置有導電層58B、通孔59B、及導電墊60B。其他構造與圖4所示之半導體記憶裝置10之構造相同。
接下來,對第2實施形態之半導體記憶裝置之另一構造例進行說明。於圖22所示之例中,已經以記憶體陣列晶片100與周邊電路晶片200貼合而成之半導體記憶裝置10為例來列舉說明,但不應限於此,亦可應用於具有其他構造之半導體記憶裝置。
圖23係表示第2實施形態之半導體記憶裝置之另一構造例之剖視圖。例如如圖23所示,亦可應用於在1個半導體基板30上設置有形成有記憶胞之區域84及形成有周邊電路之區域85之半導體記憶裝置10A。再者,於圖23中,省略導電層間之層間絕緣膜。
以下,對形成有記憶胞之區域84之截面構造進行說明。
於記憶柱MP沿Z方向之正方向設置有接觸插塞CP1,於接觸插塞CP1設置有通孔47。於通孔47沿Z方向之正方向依序設置有導電層48、通孔49、導電層36、通孔37、及導電層38。其他構造與圖5所示之半導體記憶裝置10A之構造相同。
以下,對形成有周邊電路之區域85之截面構造進行說明。
於半導體基板30設置有例如包含nMOS電晶體及pMOS電晶體之CMOS電路CM。於源極區域70A及汲極區域70A沿Z方向之正方向分別設置有通孔73,於通孔73分別設置有導電層74。於導電層74沿Z方向之正方向依序設置有通孔75、導電層76、及通孔77。於通孔77沿Z方向之正方向依序設置有通孔86A、導電層86B、及通孔86C。於通孔86C沿Z方向之正方向依序設置有導電層81、通孔82、及導電層83。其他構造與圖5所示之半導體記憶裝置10A之構造相同。
2.1.1周邊電路上之導電層86之構造 利用圖24及圖25,對圖22及圖23中由區域LC表示之導電層86之構造之一例進行說明。各導電層86係包含通孔86A、導電層86B及通孔86C之1個層。
圖24係第2實施形態中之導電層86之沿著XZ面之剖視圖,表示通孔86A、導電層86B、及通孔86C之沿著XZ面之截面。圖25係導電層86之沿著YZ面之剖視圖,表示通孔86A、導電層86B、及通孔86C之沿著YZ面之截面。
如圖24及圖25所示,複數個導電層86B沿Y方向延伸。沿Y方向延伸之導電層86B沿X方向以指定間隔排列。於各個導電層86B沿Z方向分別配置著通孔86A及通孔86C。各通孔86A沿Z方向延伸,且設置於各導電層86B之下方。換言之,設置於各導電層86B之半導體基板50或30側,或者設置於導電層54B或接觸插塞77側。各通孔86C沿Z方向延伸,且設置於各導電層86B之上方,換言之,設置於各導電層86B之導電層58B或導電層81側。
通孔86A與導電層86B連續形成。於通孔86A與導電層86B之間不存在交界區域。通孔86C與導電層86B連續形成。於通孔86C與導電層86B之間不存在交界區域。換言之,導電層86B具有向下方突出之通孔86A、及向上方突出之通孔86C。
以下,利用圖24及圖25,對通孔86A、導電層86B及通孔86C之構造詳細進行敍述。
於絕緣層90內設置有導電層54B(或通孔77)。於導電層54B上之絕緣層90內設置有通孔86A。於通孔86A上及絕緣層90上設置有導電層86B。於絕緣層90上之不存在導電層86B之區域設置有絕緣層91。在絕緣層91上及導電層86B上設置有絕緣層92。於導電層86B上之絕緣層92內設置有通孔86C。進而,於通孔86C上設置有導電層58B(或81)。
於X方向上,靠近通孔86A之導電層86B之第1寬度大於較第1寬度更遠離通孔86A之導電層86B的第2寬度。通孔86A具有沿Z方向延伸之柱形狀,且靠近導電層86B之通孔86A之第1徑大於較第1徑遠離導電層86B之通孔86A的第2徑。通孔86C具有沿Z方向延伸之柱形狀,靠近導電層86B之通孔86C之第3徑大於較第3徑更遠離導電層86B之通孔86C的第4徑。於X方向上,導電層86B之寬度大於通孔86C之徑。
通孔86A、導電層86B及通孔86C連續形成於導電層54B(或通孔77)與導電層58B(或81)之間。通孔86A、導電層86B及通孔86C電性連接,並將導電層54B與導電層58B之間電性連接。
再者,如上述第1實施形態中記載般,對通孔86A及通孔86C為於Y方向上具有長徑之腰圓形或橢圓形之例進行了說明,但不應限於此,通孔86A及86C亦可為圓形。又,於圖25中,示出了通孔86A與通孔86C以於Z方向上重疊之方式配置之例,但亦可為通孔86A與通孔86C以於Z方向上不重疊之方式配置。又,亦可於導電層86B上配置複數個通孔86C。
2.2導電層86之製造方法 關於周邊電路上之導電層86之製造方法,除了以下方面之外,與第1實施形態中所說明之製造方法相同。
多數情形時周邊電路CM上之通孔86A、導電層86B及通孔86C之X方向之寬度及排列間隔係大於第1實施形態中所說明之通孔35A、導電層35B及通孔35C之X方向的寬度及排列間隔而設定。因此,於第2實施形態中,對於導電層86B及通孔86C之形成,亦可不使用於第1實施形態中圖14所示之步驟中所使用之側壁加工製程。第2實施形態中之製造方法除了不使用上述側壁加工製程之方面以外,其他步驟與第1實施形態中之製造方法大致相同。
2.3第2實施形態之效果 根據第2實施形態,與上述第1實施形態同樣地能夠縮小半導體記憶裝置之尺寸(或半導體晶片尺寸)。進而,能夠提高半導體記憶裝置中之動作之可靠性。其他效果等亦與第1實施形態相同。
3.其他變化例等 於上述實施形態中,已經以記憶體陣列晶片100與周邊電路晶片200貼合而成之半導體記憶裝置10、以及於1個半導體基板30上設置有形成有記憶胞之區域84及形成有周邊電路之區域85之半導體記憶裝置10A為例來列舉說明,但不應限於此,亦可應用於具有其他構造之半導體裝置。
進而,於上述實施形態中,作為半導體記憶裝置,以NAND型快閃記憶體為例進行了說明,但不限於NAND型快閃記憶體,可應用於其他所有半導體記憶體,進而可應用於半導體記憶體以外之各種記憶裝置。
已對本發明之若干實施形態進行了說明,但該等實施形態係作為例而提出者,並不意圖限定發明之範圍。該等實施形態能以其他多種形態實施,能夠於不脫離發明主旨之範圍內進行各種省略、替換、變更。該等實施形態或其變化包含於發明之範圍或主旨中,同樣包含於申請專利範圍中所記載之發明及其均等之範圍內。 [相關申請]
本申請案享有以日本專利申請案2019-168666號(申請日:2019年9月17日)為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之全部內容。
10:半導體記憶裝置 10A:半導體記憶裝置 11:記憶胞陣列 11A:記憶胞陣列 11B:記憶胞陣列 12:輸入輸出電路 13:邏輯控制電路 14:就緒/忙碌電路 15:暫存器群 15A:狀態暫存器 15B:位址暫存器 15C:指令暫存器 16:定序器(或控制電路) 17:電壓產生電路 18:驅動器 19:列解碼器模組 19A:列解碼器模組 19B:列解碼器模組 19C:列解碼器模組 20:行解碼器 21:感測放大器模組 22A:引出區域 22B:引出區域 22C:引出區域 23A:墊區域 23B:墊區域 24A:周邊電路 24B:周邊電路 30:半導體基板 31:導電層 32:導電層 33:導電層 34:導電層 35:導電層 35A:通孔 35B:導電層 35C:通孔 35H:導電層 35I:導電層 36:導電層 37:通孔 38:導電墊 39:通孔 40:導電層 41:通孔 42:導電層 43:通孔 44:導電墊 45:導電層 50:半導體基板 50A:源極區域或汲極區域 50B:元件分離區域 51:閘極絕緣層 52:閘極電極 53A:通孔 53B:通孔 54A:導電層 54B:導電層 55A:通孔 55B:通孔 56A:導電層 56B:導電層 57A:通孔 57B:通孔 58A:導電層 58B:導電層 59A:通孔 59B:通孔 60A:導電墊 60B:導電墊 70A:源極區域或汲極區域 70B:元件分離區域 71:閘極絕緣層 72:閘極電極 73:通孔 74:導電層 75:通孔 76:導電層 77:通孔 78:通孔 79:導電層 80:通孔 81:導電層 82:通孔 83:導電層 84:區域 85:區域 86:導電層 86A:通孔 86B:導電層 86C:通孔 90:絕緣層 91:絕緣層 92:絕緣層 93:非晶矽層 93A:非晶矽層 94:碳層 95:氧化層 96:抗蝕層 100:記憶體陣列晶片 200:周邊電路晶片 BC:區域 BL,BL0~BLi:位元線 BLK,BLK0~BLKm:區塊 CM:CMOS電路 CP1:接觸插塞 CP2:接觸插塞 CU:胞單元 MP:記憶柱 MT,MT0~MT7:記憶胞電晶體 NS:NAND串(或記憶串) RD:列解碼器模組 SGD,SGD0~SGD3:選擇閘極線 SGS:選擇閘極線 SL:源極線 SLT:狹縫 ST1:選擇電晶體 ST2:選擇電晶體 SU,SU0~SU3:串單元 WL,WL0~WL7:字元線
圖1係表示第1實施形態之半導體記憶裝置之電路構成之方塊圖。 圖2係第1實施形態中之記憶胞陣列內之區塊之電路圖。 圖3係表示第1實施形態之半導體記憶裝置之平面佈局之一例的圖。 圖4係沿著圖3中之A-A線之剖視圖。 圖5係表示第1實施形態之半導體記憶裝置之另一構造例之剖視圖。 圖6係第1實施形態中之記憶胞陣列內之記憶柱之剖視圖。 圖7係第1實施形態之半導體記憶裝置中之通孔及導電層之俯視圖。 圖8係沿著圖7中之B-B線之剖視圖。 圖9係沿著圖7中之C-C線之剖視圖。 圖10係第1實施形態中之通孔及導電層之變化例之沿著YZ面的剖視圖。 圖11係第1實施形態中之通孔及導電層之另一變化例之沿著YZ面的剖視圖。 圖12~21係表示第1實施形態之半導體記憶裝置中之通孔及導電層之製造方法的剖視圖。 圖22係第2實施形態之半導體記憶裝置之沿著XZ面之剖視圖。 圖23係表示第2實施形態之半導體記憶裝置之另一構造例之剖視圖。 圖24係第2實施形態之半導體記憶裝置中之通孔及導電層之沿著XZ面的剖視圖。 圖25係第2實施形態之半導體記憶裝置中之通孔及導電層之沿著YZ面的剖視圖。
35:導電層
35A:通孔
35B:導電層
35C:通孔
36:導電層
90:絕緣層
91:絕緣層
92:絕緣層
CP1:接觸插塞

Claims (10)

  1. 一種半導體記憶裝置,其具備: 第1接觸插塞,其設置於基板之上方; 第1導電層,其設置於上述第1接觸插塞上;及 第2接觸插塞,其設置於上述第1導電層上;且 上述第1接觸插塞、上述第1導電層、及上述第2接觸插塞為連續之1個層。
  2. 如請求項1之半導體記憶裝置,其中於上述第1接觸插塞與上述第1導電層之間、及上述第1導電層與上述第2接觸插塞之間不存在交界區域。
  3. 如請求項1或2之半導體記憶裝置,其中 上述第1接觸插塞沿與上述基板之上表面交叉之第1方向延伸,且 上述第1導電層沿與上述第1方向交叉之第2方向延伸, 上述第2接觸插塞沿上述第1方向延伸。
  4. 如請求項3之半導體記憶裝置,其中於與上述第1方向及上述第2方向交叉之第3方向上,靠近上述第1接觸插塞之上述第1導電層之第1寬度大於較上述第1寬度遠離上述第1接觸插塞之上述第1導電層的第2寬度。
  5. 如請求項3之半導體記憶裝置,其中上述第1接觸插塞具有沿上述第1方向延伸之柱形狀,且靠近上述第1導電層之上述第1接觸插塞之第1徑大於較上述第1徑更遠離上述第1導電層之上述第1接觸插塞的第2徑。
  6. 如請求項3之半導體記憶裝置,其中上述第2接觸插塞具有沿上述第1方向延伸之柱形狀,且靠近上述第1導電層之上述第2接觸插塞之第3徑大於較上述第3徑更遠離上述第1導電層之上述第2接觸插塞的第4徑。
  7. 如請求項3之半導體記憶裝置,其中於與上述第1方向及上述第2方向交叉之第3方向上,第1導電層之寬度大於第2接觸插塞之徑。
  8. 如請求項3之半導體記憶裝置,其進而具備: 複數個第2導電層,其等沿上述第1方向積層於上述基板與上述第1接觸插塞之間;及 柱,其於上述第1方向貫穿上述複數個第2導電層,且電性連接於上述第1接觸插塞。
  9. 如請求項8之半導體記憶裝置,其中上述複數個第2導電層與上述柱交叉之部分作為記憶胞電晶體發揮功能。
  10. 如請求項9之半導體記憶裝置,其中上述第1導電層係供來自上述記憶胞電晶體之電流流通之位元線,上述複數個第2導電層係與上述記憶胞電晶體之閘極連接之字元線。
TW109101077A 2019-09-17 2020-01-13 半導體記憶裝置 TWI733306B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-168666 2019-09-17
JP2019168666A JP2021048187A (ja) 2019-09-17 2019-09-17 半導体記憶装置

Publications (2)

Publication Number Publication Date
TW202113837A true TW202113837A (zh) 2021-04-01
TWI733306B TWI733306B (zh) 2021-07-11

Family

ID=74868733

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109101077A TWI733306B (zh) 2019-09-17 2020-01-13 半導體記憶裝置

Country Status (4)

Country Link
US (1) US11647630B2 (zh)
JP (1) JP2021048187A (zh)
CN (1) CN112530951A (zh)
TW (1) TWI733306B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11251148B2 (en) * 2020-01-28 2022-02-15 Micron Technology, Inc. Semiconductor devices including array power pads, and associated semiconductor device packages and systems
JP2022050148A (ja) * 2020-09-17 2022-03-30 キオクシア株式会社 半導体記憶装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6184080B1 (en) * 1998-09-04 2001-02-06 Texas Instruments Incorporated Method of the simultaneous formation for the storage node contacts, bit line contacts, and the contacts for periphery circuits
US7880303B2 (en) * 2007-02-13 2011-02-01 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked contact with low aspect ratio
KR101716472B1 (ko) * 2010-05-24 2017-03-15 삼성전자 주식회사 상변화 물질을 포함하는 비휘발성 메모리 소자
US8809120B2 (en) * 2011-02-17 2014-08-19 Infineon Technologies Ag Method of dicing a wafer
JP2015060918A (ja) * 2013-09-18 2015-03-30 株式会社東芝 半導体装置
US9232645B2 (en) * 2013-11-22 2016-01-05 International Business Machines Corporation High speed differential wiring in glass ceramic MCMS
JP6203152B2 (ja) 2014-09-12 2017-09-27 東芝メモリ株式会社 半導体記憶装置の製造方法
US9818753B2 (en) * 2015-10-20 2017-11-14 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing the same
JP2018049968A (ja) * 2016-09-23 2018-03-29 東芝メモリ株式会社 集積回路装置及びその製造方法
KR102421766B1 (ko) * 2017-07-07 2022-07-18 삼성전자주식회사 3차원 반도체 장치 및 그 제조 방법
KR102366971B1 (ko) * 2017-08-08 2022-02-24 삼성전자주식회사 반도체 장치 및 반도체 장치의 제조 방법
CN107731828B (zh) * 2017-08-21 2019-01-01 长江存储科技有限责任公司 Nand存储器及其制备方法
KR102403731B1 (ko) 2017-11-01 2022-05-30 삼성전자주식회사 가변 저항 메모리 소자
KR102543224B1 (ko) * 2018-06-08 2023-06-12 삼성전자주식회사 비휘발성 메모리 장치 및 그의 제조 방법
US10381434B1 (en) * 2018-06-28 2019-08-13 Sandisk Technologies Llc Support pillar structures for leakage reduction in a three-dimensional memory device
US10727215B1 (en) * 2019-01-30 2020-07-28 Sandisk Technologies Llc Three-dimensional memory device with logic signal routing through a memory die and methods of making the same
JP2020155490A (ja) 2019-03-18 2020-09-24 キオクシア株式会社 半導体装置

Also Published As

Publication number Publication date
JP2021048187A (ja) 2021-03-25
TWI733306B (zh) 2021-07-11
CN112530951A (zh) 2021-03-19
US11647630B2 (en) 2023-05-09
US20210082946A1 (en) 2021-03-18

Similar Documents

Publication Publication Date Title
TW202013684A (zh) 半導體記憶裝置
KR20120004346A (ko) 개선된 ssl 및 bl 콘트래스트 레이아웃을 구비한 3d 메모리 어레이
JP2020065022A (ja) 半導体装置及び半導体記憶装置
JP2009266946A (ja) 三次元積層不揮発性半導体メモリ
TW201743435A (zh) 三維半導體元件
TW202316639A (zh) 半導體記憶裝置
US11869599B2 (en) Nonvolatile memory device and method of programming in the same
JP2020047850A (ja) 半導体記憶装置
TW202137201A (zh) 半導體記憶裝置
TWI733306B (zh) 半導體記憶裝置
TW202127632A (zh) 半導體記憶裝置
CN111697003B (zh) 半导体存储器装置
US8953408B2 (en) Semiconductor memory device and method of manufacturing the same
TW202013679A (zh) 半導體記憶裝置
US11011541B2 (en) Semiconductor memory device in which memory cells are three-dimensionally arrange
CN111725216A (zh) 半导体存储装置
US11961564B2 (en) Nonvolatile memory device with intermediate switching transistors and programming method
US20210296331A1 (en) Semiconductor storage device
CN112530972B (zh) 半导体存储装置
TWI723485B (zh) 半導體記憶裝置
TWI836805B (zh) 半導體記憶裝置
US10910059B2 (en) Nonvolatile semiconductor memory device
US20240105267A1 (en) Non-volatile memory device
TW202401437A (zh) 半導體記憶裝置
TW202322111A (zh) 半導體記憶裝置