TW202032744A - 半導體裝置、半導體裝置用基板及製造半導體裝置之方法 - Google Patents

半導體裝置、半導體裝置用基板及製造半導體裝置之方法 Download PDF

Info

Publication number
TW202032744A
TW202032744A TW108129090A TW108129090A TW202032744A TW 202032744 A TW202032744 A TW 202032744A TW 108129090 A TW108129090 A TW 108129090A TW 108129090 A TW108129090 A TW 108129090A TW 202032744 A TW202032744 A TW 202032744A
Authority
TW
Taiwan
Prior art keywords
substrate
electrode
conductive layer
semiconductor device
sealing member
Prior art date
Application number
TW108129090A
Other languages
English (en)
Other versions
TWI773915B (zh
Inventor
村野仁彥
庄子史人
右田達夫
久米一平
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202032744A publication Critical patent/TW202032744A/zh
Application granted granted Critical
Publication of TWI773915B publication Critical patent/TWI773915B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/001Apparatus specially adapted for electrolytic coating of wafers, e.g. semiconductors or solar cells
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/004Sealing devices
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/02Electroplating of selected surface areas
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/12Semiconductors
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/12Semiconductors
    • C25D7/123Semiconductors first coated with a seed layer or a conductive layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68721Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge clamping, e.g. clamping ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • H01L21/2885Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition using an external electrical current, i.e. electro-deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76871Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
    • H01L21/76873Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68372Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support a device or wafer when forming electrical connections thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Materials Engineering (AREA)
  • Electrochemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Sustainable Development (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Bipolar Transistors (AREA)
  • Noodles (AREA)

Abstract

一種半導體裝置包括:一裝置層,其具有一半導體元件及一佈線層;一第一結構;一第二結構,其在該第一結構之一外周邊處且具有小於該第一結構之厚度的一厚度;以及一導電層,其覆蓋該第一結構及該第二結構。該第一結構包含:一第一基板,其具有形成於其一第一表面上之該裝置層,及一通孔,該通孔形成為穿過該第一基板之與該第一表面相對的一第二表面以到達該裝置層;及一第二基板之一內部分,其面對該第一表面且藉由一第一黏合劑層接合至該第一表面。

Description

半導體裝置、半導體裝置用基板及製造半導體裝置之方法
本文中所描述之實施例大體上係關於一種半導體裝置、一種半導體裝置用基板及一種製造半導體基板之方法。
已知一種藉由面向下的方法執行晶圓處理表面之鍍覆的噴射式晶圓鍍覆設備。在習知的面向下的方法中,晶圓處理表面係面向下的。接著,利用遮罩構件覆蓋晶圓處理表面之周邊部分,且電極壓抵在遮罩構件內側之晶圓處理表面之周邊部分。
在習知的方法中,當晶圓變薄時,當電極壓抵晶圓處理表面之周邊部分時晶圓中可出現裂痕。
一實施例提供一種改良之半導體裝置、半導體裝置用基板及製造該半導體裝置之方法。
一實施例提供, 一種半導體裝置,其包含: 一裝置層,其包括一半導體元件及一佈線層; 一第一結構,其包含:一第一基板,其具有形成於其一第一表面上之該裝置層,及一通孔,該通孔形成為穿過該第一基板之與該第一表面相對的一第二表面以到達該裝置層;以及一第二基板之一內部分,其面對該第一表面且藉由一第一黏合劑層接合至該第一表面; 一第二結構,其在該第一結構之一外周邊處且具有小於該第一結構之厚度的一厚度;以及 一導電層,其覆蓋該第一結構及該第二結構。
此外,一實施例提供, 一種半導體裝置用基板,其包含: 一第一基板,其具有形成於其一第一表面上之一裝置層,及一通孔,該通孔形成為穿過該第一基板之與該第一表面相對的一第二表面以到達該裝置層; 一第二基板,其具有面對該第一表面且藉由一黏合劑層接合至該第一表面之一內部分,及不面對該第一表面之一外部分; 一導電層,其覆蓋該第二表面、該通孔及該第二基板之該外部分。
此外,一實施例提供, 一種製造一半導體裝置之方法,其包含: 在一第一基板之一第一表面上形成包括一半導體元件及一佈線層之一裝置層; 藉由利用一黏合劑層將一第二基板接合至該第一基板之該第一表面來形成一堆疊結構; 自該第一基板之與該第一表面相對的一第二表面對該第一基板進行拋光; 穿過該第一基板之該第二表面形成一通孔直至該裝置層露出為止; 移除該堆疊結構之一外周邊處之該第一基板; 形成一導電層以覆蓋該第一基板之該第二表面、該通孔及該堆疊結構之該外周邊; 在該導電層上部分地形成一絕緣圖案;以及 利用金屬填充被該導電層覆蓋之該通孔以形成用於該裝置層之一連接電極。
一般而言,根據實施例,半導體裝置包含:裝置層,其包括半導體元件及佈線層;第一結構;第二結構,其在第一結構之外周邊處且具有小於第一結構之厚度的厚度;以及導電層,其覆蓋第一結構及第二結構。該第一結構包含:第一基板,其具有形成於其第一表面上之該裝置層,及通孔,該通孔形成為穿過該第一基板之與該第一表面相對的第二表面以到達該裝置層;及第二基板之內部分,其面對該第一表面且藉由第一黏合劑層接合至該第一表面。
將參看圖式詳細地描述根據實施例之半導體裝置及半導體裝置製造方法。本發明不受此等實施例限制。此外,以下實施例中使用之半導體裝置的截面視圖係示意性的,且層之厚度與寬度之間的關係、每一層之厚度之比率等等可能與實際情況不同。以下實施例中所描述之膜厚度係實例,且不限於所描述之情況。
第一實施例 圖1A係示意性地繪示根據第一實施例的半導體裝置之周邊部分之結構之實例的部分截面視圖。圖1B係示意性地繪示根據第一實施例的半導體裝置之周邊部分之結構之實例的部分放大截面視圖。
半導體裝置1包括半導體基板10 (其在本文中可以被稱為「第一基板」)、第二內基板21、第二外基板22、第一黏合劑層31及為導電層之晶種層35。第二內基板21及第二外基板22在一起形成支撐基板20 (在本文中可以被稱為「第二基板」)。在此實施例中,第二外基板22自第二內基板21延伸。第二內基板21與第二外基板22之間的邊界由圖1A及圖1B中之虛線指示。裝置層12包括各種例如場效電晶體之半導體元件12a、電阻元件及記憶體元件。裝置層12亦包括多個佈線層12b。裝置層12設置於半導體基板10之第一表面10a上。自半導體基板10之第二表面10b達到裝置層12的通孔11穿過半導體基板10形成,該第二表面10b係與第一表面10a相對之表面。舉例而言,佈線層12b在通孔11之底部處露出。半導體基板10經研磨且變薄至30 μm至100 μm之厚度。在以下圖式中省略該半導體元件12a及佈線層12b之繪示。
第二內基板21支撐半導體基板10,以便增大其強度,使得半導體基板10不會在鍍覆程序期間破裂。當自上面觀察時,第二內基板21之外部形狀與半導體基板10之外部形狀實質上相同。在一個實例中,半導體基板10係矽基板。
圍繞第二內基板21之外周邊設置第二外基板22。第二外基板22與第二內基板21係連續的。第二外基板22之厚度比第二內基板21之厚度更薄。第二外基板22具有平坦踏板50b (其在本文中可以被稱為「第三表面」)。踏板50b比第二表面10b更接近第一表面10a。第二外基板22在本文中可以被稱為「第二結構110」。
階梯表面21a形成於第二內基板21與第二外基板22之間的階梯上。
半導體基板10及第二內基板21在半導體基板10之周邊部分處利用第一黏合劑層31接合至彼此以形成第一結構100。豎板50a (在本文中可以被稱為「第四表面」)由半導體基板10之側表面、第一黏合劑層31之側表面及階梯表面21a構成。豎板50a可被稱為在第一結構100之外側上露出之側表面。階梯結構50包括豎板50a及踏板50b。第一黏合劑層31設置在距半導體基板10與第二內基板21之間的外邊緣預定範圍內,例如若干mm之範圍內。釋放層可設置於除半導體基板10與第二內基板21之間的周邊部分外之區(未展示)中。第一黏合劑層31亦可設置於此區中。第一黏合劑層31包括例如樹脂材料,該樹脂材料在受到紫外光輻射時允許半導體基板10自第二內基板21剝落。舉例而言,胺基甲酸乙酯樹脂或環氧樹脂用作第一黏合劑層31。釋放層含有不具有黏合特性之樹脂材料。第一黏合劑層31及釋放層具有例如幾十μm之厚度。
豎板50a係沿著垂直於第二內基板21或第二外基板22之表面之方向形成的表面。豎板50a可以係傾斜表面。豎板50a之端部連接踏板50b之端部。踏板50b提供電極接觸區域51。電極接觸區域51係面向下類噴射式晶圓電鍍設備之電極壓抵之部分。
晶種層35係在鍍覆程序期間設置於第二表面10b上作為電極層之導電層。因此,晶種層35包括導電材料。晶種層35係例如Cu膜。另外,晶種層35可包括在Cu膜下的例如Ti膜之阻擋金屬膜,以便抑制Cu擴散至半導體基板10及/或裝置層12中。晶種層35覆蓋通孔11之內表面、通孔11之底部、踏板50b、豎板50a及第二表面10b。然而,可存在不被晶種層35覆蓋之踏板50b、豎板50a、第二表面10b、通孔11之內表面及通孔11之底部之部分。
在晶種層35設置之第二表面10b上之預定位置處設置抗蝕劑圖案42 (在本文中可以被稱為「絕緣圖案」)。抗蝕劑圖案42具有對應於半導體基板10之通孔11之位置的開口42a。開口42a對應於連接電極之位置。開口42a之直徑大於通孔11之直徑。抗蝕劑圖案42之材料可以係例如由ArF (193 nm)、KrF (248 nm)、i-線(365 nm)、電子束(Electron Beam)等等曝光之光阻。
鄰近於電極接觸區域51的半導體基板10之第二表面10b之周邊部分係密封接觸區域52,在鍍覆程序期間密封構件222 (參見圖2)在此處接觸。
在鍍覆程序期間電極被按壓在其上之電極接觸區域51並不設置在半導體基板10上而是設置在第二外基板22上。因此在鍍覆程序期間電極並不壓抵半導體基板10。
現描述用於半導體裝置1之鍍覆程序之面向下類噴射式晶圓電鍍設備之組態。圖2示意性地繪示鍍覆設備之組態之實例。鍍覆設備200包括用於儲存鍍覆液210之鍍覆槽201及在該鍍覆槽201上方的用於固持半導體裝置1之基板固持單元202。基板固持單元202固持半導體裝置1,且使半導體裝置1之待處理表面(即,鍍覆表面)面向下。舉例而言,半導體裝置1固持成晶種層35所在表面面向下形成。
鍍覆設備200包括鍍覆槽201、基板固持單元202、鍍覆液儲存槽203、泵204、過濾器205、管206及回收槽207。鍍覆液儲存槽203儲存鍍覆液210。泵204將鍍覆液儲存槽203中之鍍覆液210供應至鍍覆槽201之下部部分。過濾器205移除由泵204供應之鍍覆液210之異物。管206連接鍍覆液儲存槽203、泵204、過濾器205及鍍覆槽201。
回收槽207安置於鍍覆槽201外側,並回收自鍍覆槽201溢出之鍍覆液210。在回收槽207之底部,設置排出口207a。排出口207a利用管206連接至鍍覆液儲存槽203。
基板固持單元202包括多個電極221及密封構件222。多個電極221沿著半導體裝置1之周邊設置。密封構件222覆蓋與多個電極221接觸的半導體裝置1之周邊部分。當半導體裝置1由基板固持單元202固持時,半導體裝置1之密封接觸區域52及半導體裝置1之電極接觸區域51被覆蓋,且半導體裝置1之其他區域露出。此外,由於多個電極221被密封構件222覆蓋,因此多個電極221不接觸鍍覆液210。電極221在多個點處接觸形成於踏板50b上之晶種層35。
鍍覆設備200包括電極231及電源232。電極231包括Cu且設置在鍍覆槽201之底部處。電源232利用佈線連接至設置於鍍覆槽201之底部上之電極231及設置於基板固持器202上之電極221。電極231連接至電源232之正電極,且基板固持器202之電極221連接至電源232之負電極。亦即,電極231係陽極,且電極221係陰極。
陽極隔膜211設置於鍍覆槽201中。陽極隔膜211係離子交換過濾器,其分離鍍覆槽201中陰極側處之鍍覆液210a及陽極側處之鍍覆液210b。在鍍覆槽201之陰極側處,即在呈現鍍覆液201a之側上設置用於整流及清潔鍍覆液210a之鍍覆液擴散過濾器212。
在半導體裝置1保持接觸鍍覆液210之情況下,泵204經由過濾器205將鍍覆液儲存槽203中之鍍覆液210射出穿過鍍覆槽201之底部。此時,電源232在電極231與電極221 (及半導體裝置1之晶種層35)之間施加預定電壓。鍍覆電流在電極231與晶種層35之間流動,且鍍覆膜形成於接觸鍍覆液210之晶種層35上。
將描述半導體裝置1之製造方法。圖3A至圖3H各自係半導體裝置之周邊部分的部分截面視圖,且繪示根據第一實施例的製造半導體裝置之方法之實例。
首先,如圖3A中所繪示,半導體基板10之第一表面10a及支撐基板20經由第一黏合劑層31接合以形成堆疊150。包括半導體元件及佈線層(未展示)之裝置層12安置於半導體基板10之第一表面10a上。第一黏合劑層31設置於半導體基板10之周邊部分上,且釋放層(未展示)設置於另一部分上。然而,第一黏合劑層31亦可設置於此區(未展示)中。半導體基板10尚未被研磨,且具有大於100 μm之厚度。支撐基板20具有足夠大以在鍍覆程序期間電極221壓抵支撐基板20時阻止裂縫之厚度,且係例如700 μm。第一黏合劑層31具有例如幾十μm之厚度。如支撐基板20一樣,可使用矽基板、玻璃基板等等。
接著,如圖3B中所繪示,藉由拋光設備或研磨設備自第二表面10b側對半導體基板10進行拋光或研磨,使得半導體基板10之厚度變為30 μm至100 μm。
隨後,如圖3C中所繪示,藉由由拋光設備或研磨設備等等自第二表面10b側拋光或研磨移除堆疊150之端部部分處之半導體基板10及第一黏合劑層31。此時,支撐基板20之端部部分亦在厚度方向上略微移除。支撐基板20之變薄部分被稱為第二外基板22,且支撐基板20之另一部分被稱為第二內基板21。堆疊150之未研磨部分係第一結構100。第二外基板22在本文中可以被稱為第二結構110。第二外基板22之露出表面係拋光表面或研磨表面。第二外基板22之露出表面係具有平坦表面之踏板50b。踏板50b提供電極接觸區域51,且鄰近於電極接觸區域51的半導體基板10上之區域係密封接觸區域52。
接著,將抗蝕劑施加於第二表面10b側上,並執行曝光處理及顯影處理,以形成抗蝕劑圖案41,在該抗蝕劑圖案中,通孔11之形成位置係敞開的。在此程序期間,抗蝕劑可施加於豎板50a及踏板50b。抗蝕劑可以係有機的或無機的。隨後,如圖3D中所繪示,藉由將抗蝕劑圖案41用作遮罩,藉由例如RIE (反應性離子蝕刻)等各向異性蝕刻方法來蝕刻使用半導體基板10,直至達到裝置層12為止。因此,與抗蝕劑圖案41中之開口之位置相對應地在半導體基板10中形成通孔11。佈線層(未展示)在通孔11之底部處露出。
在如圖3E中所繪示的移除抗蝕劑圖案41之後,在第二表面10b、豎板50a、踏板50b及通孔11之側部及底部上形成晶種層35。藉由例如濺鍍方法等膜形成方法來形成晶種層35,其能夠覆蓋豎板50a及通孔11之側部。舉例而言,晶種層35形成有由Ti製成的具有數百nm厚度之阻擋金屬膜且接著形成有具有600 nm厚度之Cu膜。豎板50a傾斜時之覆蓋比其豎直時更好。
隨後,如圖3F中所繪示,將抗蝕劑施加於第二表面10b側,並執行曝光處理及顯影處理。因此,形成抗蝕劑圖案42 (在本文中可以被稱為「絕緣圖案」),且連接電極形成位置係敞開的。在此程序期間,抗蝕劑可施加於豎板50a及踏板50b。抗蝕劑可以係有機材料或無機材料,只要其係絕緣的即可。連接電極之形成位置與通孔11之形成位置重疊。抗蝕劑圖案42之開口42a之直徑大於通孔11之直徑。因此,晶種層35在連接電極將形成之位置處露出。另外,抗蝕劑圖案42未形成於踏板50b上。
接著,如圖3G中所繪示,支撐基板20由鍍覆設備200之基板固持單元202固持。因此,基板固持單元202之電極221接觸電極接觸區域51中之晶種層35,且密封構件222接觸密封接觸區域52中之抗蝕劑圖案42以覆蓋電極221。如自圖式中顯而易見,半導體基板10未呈現在電極接觸區域51中,且因此半導體基板10不會由於電極221之按壓而開裂。另外,半導體基板10之厚度為30 μm或更大,且此厚度足夠大以使半導體基板10在其被密封構件222藉由抗蝕劑圖案42按壓之部分處開裂之可能性減小。
在半導體基板10接觸圖2之鍍覆槽201中之鍍覆液210的狀態中,鍍覆程序由鍍覆設備200執行。當由電源232在基板固持器202之電極221與設置在鍍覆槽201之底部處之電極231之間施加電壓時,連接電極形成於晶種層35之露出區中。亦即,連接電極之金屬填滿通孔11。
如圖3H中所繪示,在完成鍍覆程序之後,藉由溶解、灰化等等移除抗蝕劑圖案42。貫通佈線431形成於半導體基板10之通孔11中,且與貫通佈線431整體地形成之墊432形成於半導體基板10之第二表面10b側上。貫通佈線431及墊432形成所謂的矽穿孔(TSV)。接著,根據第一實施例移除抗蝕劑圖案42以獲得半導體裝置1。焊料凸塊可進一步形成於墊432上。墊432可由與貫通佈線431相同之材料形成,然而,它們可利用不同材料形成。
根據第一實施例的製造半導體裝置之方法亦可適用於以下實施例之半導體裝置。
在第一實施例中,電極221不接觸半導體基板10,使得半導體基板10可以在鍍覆程序期間阻止開裂。
第二實施例 與第一實施例中所描述之相同的組件由相同附圖標記標示,且省略其描述。圖4係示意性地繪示當半導體基板10相對於第一實施例進一步變薄時之鍍覆程序的部分截面視圖。圖4示意性地繪示鍍覆設備200之基板固持單元202固持半導體裝置且執行鍍覆之狀態。此處,繪示半導體基板10之厚度比第一實施例之情況更薄且小於30 μm之情況。當半導體基板10之厚度小於30 μm時,在與密封構件222之接觸位置對應的半導體基板10之位置處產生裂縫60的可能性變高。因此,在第二實施例中,將描述半導體裝置1,其抑制密封接觸區域52中半導體基板10中出現裂縫60。
圖5係示意性地繪示根據第二實施例的半導體裝置之組態之實例的部分截面視圖。此處,繪示由鍍覆設備200之基板固持單元202固持半導體裝置1的狀態。如圖5中所繪示,踏板50b之徑向長度長於在第一實施例中之情況,使得基板固持部分202之電極221及密封部件222接觸踏板50b。亦即,電極接觸區域51及密封接觸區域52設置於踏板50b上。抗蝕劑圖案42可設置於豎板50a及踏板50b上。半導體基板10上方之區域及密封接觸區域52上方之區被抗蝕劑圖案覆蓋。踏板50b中覆蓋有抗蝕劑圖案42之區域在密封接觸區域52中。
如上文所描述,半導體基板10之厚度比第一實施例之情況更薄,並且大於0 μm且小於30 μm。
在鍍覆程序期間,電極221安置於踏板50b之電極接觸區域51上,且密封構件222安置於踏板50b之密封接觸區域52上。亦即,由於電極221及密封構件222未安置於半導體基板10上,因此即使當電極221及密封構件222壓抵半導體裝置1時亦可以抑制半導體基板10中的裂縫之產生。
在第二實施例中,當半導體基板10具有小於30 μm之厚度時,踏板50b之徑向長度長於第一實施例之情況。在鍍覆程序期間,電極221及密封構件222被壓在踏板50b上。因此,由於基板固持單元202之電極221及密封構件222不接觸半導體基板10,因此變薄之半導體基板10更易受開裂影響。
第三實施例 與第一實施例中所描述之相同的組件由相同附圖標記標示,且省略其描述。圖6係示意性地繪示根據第三實施例的半導體裝置之組態之實例的部分截面視圖。在第三實施例中繪示由鍍覆設備200之基板固持單元202固持半導體裝置1的狀態。半導體基板10之邊緣及第一黏合劑層31之邊緣的部分被移除。未被移除的第一黏合劑層31之外部分在本文中被稱作第二黏合劑層311。此時,第二黏合劑層311之平坦表面被稱為踏板50b。形成於第一黏合劑層31與第二黏合劑層311之間的階梯之側表面被稱為階梯表面311a。半導體基板10之側表面及階梯表面311a形成豎板50b。由於支撐基板20未經研磨,因此第二內基板21及第二外基板22之厚度實質上相等。第二黏合劑層311及第二外基板22之堆疊結構在本文中可以被稱為「第二結構110」。即使在此組態之情況下,鍍覆設備200之基板固持單元202之電極221及密封構件222亦不接觸半導體基板10。因此,不會出現由電極221及密封構件222壓抵半導體基板10導致的半導體基板10之開裂。第三實施例之特徵亦可適用於第一實施例,其中密封構件222壓抵半導體基板10。
在第三實施例中,豎板50a之高度小於第二實施例之情況。因此,相比於第二實施例,晶種層35之階梯及抗蝕劑圖案42之階梯變小,且可以抑制豎板50a處的晶種層35及/或抗蝕劑圖案42之斷開連接的發生。
亦即,除第二實施例之效果之外,亦獲得能夠為晶種層35及抗蝕劑圖案42提供極佳覆蓋之效果。
在根據第一至第三實施例之半導體裝置1中,在形成貫通佈線431及墊432之後,例如將紫外光自第二內基板21側輻射至第一黏合劑層31以減弱第一黏合劑層31之黏著性。接著半導體基板10自第二內基板21剝落。在第一及第二實施例中,由於支撐基板20被研磨,因此支撐基板20被丟棄。另一方面,在根據第三實施例之半導體裝置1中,由於支撐基板20未被研磨,因此支撐基板20可重複使用,且因此半導體裝置1之製造成本可減小。
圖7係第一實施例中由鍍覆設備200之基板固持單元202固持之半導體裝置1的平面視圖。半導體基板10將藉由沿著切割線切割而分成多個晶片。儘管出於簡化之目的而在圖中僅展示五個,但一個晶片中可形成幾百至幾千個開口42a。除幾個晶片以外,省略開口42a之繪示。鍍覆液210、晶種層35等等被省略。自方向「A」觀察的由長短交替之短劃線指示之周邊邊緣部分之截面視圖對應於圖3G。半導體裝置1之密封接觸區域52在半導體裝置1周圍與密封部分222接觸。多個電極221在多個點處接觸半導體裝置1之電極接觸區域51。密封接觸區域52係半導體基板10之端部處且電極接觸區域51在第二結構110上。在虛線圓B之中心側之半導體基板10與第二內基板21之間設置剝離層,並且在虛線圓B外部之半導體基板10與第二內基板21之間設置第一黏合劑層31。
圖8係第二及第三實施例中由鍍覆設備200之基板固持單元202固持之半導體裝置1的平面視圖。半導體裝置1之密封接觸區域52在半導體裝置1周圍接觸密封部分222。多個電極221在多個點處接觸半導體裝置1之電極接觸區域51。電極接觸區域51及密封接觸區域52在第二結構110上。自方向「A」觀察的由長短交替之短劃線指示之周邊邊緣部分之截面視圖對應於第二實施例中之圖5及第三實施例中之圖6。在第二實施例中,第二結構110係第二外基板22。在第三實施例中,第二結構110係第二外基板22及第二黏合劑層311之堆疊結構。在虛線圓B之中心側之半導體基板10與第二內基板21之間設置剝離層,並且在虛線圓B外部之半導體基板10與第二內基板21之間設置第一黏合劑層31。
在上述實施例中,使用半導體基板10。然而,視需要,絕緣材料可用於基板10之材料。另外,在以上實施例中,支撐基板20被剝落。然而,視需要,有可能將支撐基板20用作未被剝落的半導體裝置之裝置基板。
雖然已描述本發明之某些實施例,但此等實施例僅作為實例而呈現,且其並不意欲限制本發明之範疇。此等新穎實施例可以各種其他形式實施,且可在不脫離本發明之範疇之情況下作出各種省略、取代及修改。此等實施例及其修改包括在本發明之範疇及要旨中,且包括在申請專利範圍中所描述之本發明及其等效範疇中。
相關申請案之交叉參考 本申請案係基於2019年2月27申請之第2019-033978號日本專利申請案,且主張來自該日本專利申請案之優先權,該日本專利申請案之全部內容以引入之方式併入本文中。
1:半導體裝置 10:半導體基板 10a:第一表面 10b:第二表面 11:通孔 12:裝置層 12a:半導體元件 12b:佈線層 20:支撐基板 21:第二內基板 21a:階梯表面 22:第二外基板 31:第一黏合劑層 35:晶種層 41:抗蝕劑圖案 42:抗蝕劑圖案 42a:開口 50:階梯結構 50a:豎板 50b:踏板 51:電極接觸區域 52:密封接觸區域 60:裂縫 100:第一結構 110:第二結構 150:堆疊 200:鍍覆設備 201:鍍覆槽 202:基板固持單元 203:鍍覆液儲存槽 204:泵 205:過濾器 206:管 207:回收槽 207a:排出口 210:鍍覆液 210a:鍍覆液 210b:鍍覆液 211:陽極隔膜 212:鍍覆液擴散過濾器 221:電極 222:密封構件 231:電極 232:電源 311:第二黏合劑層 311a:階梯表面 431:貫通佈線 432:墊
圖1A係示意性地繪示根據第一實施例的半導體裝置之周邊部分之結構之實例的部分截面視圖。 圖1B係示意性地繪示根據第一實施例的半導體裝置之周邊部分之結構之實例的部分放大截面視圖。 圖2係示意性地繪示鍍覆設備之結構之實例的視圖。 圖3A至圖3H各自係半導體裝置之周邊部分的部分截面視圖,且繪示根據第一實施例的製造半導體裝置之方法之實例。 圖4係示意性地繪示當半導體基板變薄時之鍍覆程序的部分截面視圖。 圖5係示意性地繪示根據第二實施例的半導體裝置之周邊部分之結構之實例的部分截面視圖。 圖6係示意性地繪示根據第三實施例的半導體裝置之周邊部分之結構之實例的部分截面視圖。 圖7係根據第一實施例的半導體裝置之組態之實例的平面視圖。 圖8係根據第二或第三實施例的半導體裝置之組態之實例的平面視圖。
1:半導體裝置
10:半導體基板
10a:第一表面
10b:第二表面
11:通孔
12:裝置層
12a:半導體元件
12b:佈線層
20:支撐基板
21:第二內基板
21a:階梯表面
22:第二外基板
31:第一黏合劑層
35:晶種層
42:抗蝕劑圖案
42a:開口
50:階梯結構
50a:豎板
50b:踏板
51:電極接觸區域
52:密封接觸區域
100:第一結構
110:第二結構

Claims (20)

  1. 一種半導體裝置,其包含: 一裝置層,其包括一半導體元件及一佈線層; 一第一結構,其包含:一第一基板,其具有形成於其一第一表面上之該裝置層,及一通孔,該通孔形成為穿過該第一基板之與該第一表面相對的一第二表面以到達該裝置層;以及一第二基板之一內部分,其面對該第一表面且藉由一第一黏合劑層接合至該第一表面; 一第二結構,其在該第一結構之一外周邊處且具有小於該第一結構之厚度的一厚度;以及 一導電層,其覆蓋該第一結構及該第二結構。
  2. 如請求項1之半導體裝置, 其中該第二結構包括該第二基板之一外部分,其比該第二基板之該內部分更薄。
  3. 如請求項2之半導體裝置,其進一步包含: 一絕緣膜圖案,其形成於覆蓋該第二表面之該導電層上及覆蓋該第二結構之該導電層上, 其中形成於覆蓋該第二結構之該導電層上之該絕緣膜圖案係一鍍覆設備之一基板固持部分之一密封構件之一接觸部分,該鍍覆設備具有由該密封構件覆蓋之一電極,且覆蓋該第二結構之該導電層係該電極之一接觸部分。
  4. 如請求項1之半導體裝置, 其中該第二結構包括:該第二基板之一外部分,其具有與該第二基板之該內部分實質上相同的厚度;以及一第二黏合劑層,其在該第二基板之該外部分上,比該第一黏合劑層更薄。
  5. 如請求項4之半導體裝置,其進一步包含: 一絕緣膜圖案,其形成於覆蓋該第二表面之該導電層上及覆蓋該第二結構之該導電層上, 其中形成於覆蓋該第二結構之該導電層上之該絕緣膜圖案係一鍍覆設備之一基板固持部分之一密封構件之一接觸部分,該鍍覆設備具有被由密封構件覆蓋之一電極,且覆蓋該第二結構之該導電層係該電極之一接觸部分。
  6. 如請求項1之半導體裝置,其進一步包含: 一絕緣膜圖案,其形成於覆蓋該第二表面之該導電層上, 其中該絕緣膜圖案係一鍍覆設備之一基板固持部分之一密封構件之一接觸部分,該鍍覆設備具有由該密封構件覆蓋之一電極,且覆蓋該第二結構之該導電層係該電極之一接觸部分。
  7. 如請求項1之半導體裝置, 其中該第一基板之一厚度小於30 μm。
  8. 一種半導體裝置用基板,其包含: 一第一基板,其具有形成於其一第一表面上之一裝置層,及一通孔,該通孔形成為穿過該第一基板之與該第一表面相對的一第二表面以到達該裝置層; 一第二基板,其具有面對該第一表面且藉由一黏合劑層接合至該第一表面之一內部分,及不面對該第一表面之一外部分; 一導電層,其覆蓋該第二表面、該通孔及該第二基板之該外部分。
  9. 如請求項8之半導體裝置用基板, 其中該第二基板之該外部分比該第二基板之該內部分更薄。
  10. 如請求項9之半導體裝置用基板,其進一步包含: 一絕緣膜圖案,其形成於覆蓋該第二表面之該導電層上且部分地形成於覆蓋該第二基板之該外部分之該導電層上, 其中部分地形成於覆蓋該第二基板之該外部分之該導電層上之該絕緣膜圖案係一鍍覆設備之一基板固持部分之一密封構件之一接觸部分,該鍍覆設備具有由該密封構件覆蓋之一電極,且覆蓋該第二基板之該外部分且未被形成有該絕緣膜圖案之該導電層係該電極之一接觸部分。
  11. 如請求項8之半導體裝置用基板,其進一步包含: 一絕緣膜圖案,其形成於覆蓋該第二表面之該導電層上; 其中該絕緣膜圖案係一鍍覆設備之一基板固持部分之一密封構件之一接觸部分,該鍍覆設備具有由該密封構件覆蓋之一電極,且覆蓋該第二基板之該外部分之該導電層係該電極之一接觸部分。
  12. 如請求項8之半導體裝置用基板, 其中該第一基板之一厚度小於30 μm。
  13. 一種製造一半導體裝置之方法,其包含: 在一第一基板之一第一表面上形成包括一半導體元件及一佈線層之一裝置層; 藉由利用一黏合劑層將一第二基板接合至該第一基板之該第一表面來形成一堆疊結構; 自該第一基板之與該第一表面相對的一第二表面對該第一基板進行拋光; 穿過該第一基板之該第二表面形成一通孔直至該裝置層露出為止; 移除該堆疊結構之一外周邊處之該第一基板; 形成一導電層以覆蓋該第一基板之該第二表面、該通孔及該堆疊結構之該外周邊; 在該導電層上部分地形成一絕緣圖案;以及 利用金屬填充被該導電層覆蓋之該通孔以形成用於該裝置層之一連接電極。
  14. 如請求項13之方法,其進一步包含: 將一鍍覆設備之一電極直接壓抵形成於該堆疊結構之該外周邊上之該導電層;以及 當該通孔與一鍍覆液接觸時向該電極施加一電壓以利用該金屬填充該通孔。
  15. 如請求項14之方法,其進一步包含: 當將該電極直接壓抵形成於該堆疊結構之該外周邊上之該導電層時,將覆蓋該電極之一密封構件壓抵形成於覆蓋該第一基板之該第二表面之該導電層上之該絕緣圖案。
  16. 如請求項13之方法,其進一步包含: 在自該堆疊結構之該外周邊移除該第一基板之後,移除該堆疊結構之該外周邊處之該黏合劑層之全部及該堆疊結構之該外周邊處之該第二基板之部分。
  17. 如請求項14之方法,其進一步包含: 當將該電極直接壓抵形成於該堆疊結構之該外周邊上之該導電層時,將覆蓋該電極之一密封構件壓抵形成於該堆疊結構之該外周邊上之該絕緣圖案。
  18. 如請求項13之方法,其進一步包含: 在自該堆疊結構之該外周邊移除該第一基板之後,移除該堆疊結構之該外周邊處之該黏合劑層之一部分。
  19. 如請求項18之方法,其進一步包含: 當將該電極直接壓抵形成於該堆疊結構之該外周邊上之該導電層時,將覆蓋該電極之一密封構件壓抵形成於該堆疊結構之該外周邊上之該絕緣圖案。
  20. 如請求項13之方法, 其中該第一基板之一厚度小於30 μm。
TW108129090A 2019-02-27 2019-08-15 半導體裝置 TWI773915B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-033978 2019-02-27
JP2019033978A JP2020141001A (ja) 2019-02-27 2019-02-27 半導体装置および半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW202032744A true TW202032744A (zh) 2020-09-01
TWI773915B TWI773915B (zh) 2022-08-11

Family

ID=72140347

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108129090A TWI773915B (zh) 2019-02-27 2019-08-15 半導體裝置

Country Status (4)

Country Link
US (1) US10971400B2 (zh)
JP (1) JP2020141001A (zh)
CN (1) CN111627862A (zh)
TW (1) TWI773915B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7091598B2 (ja) 2020-05-20 2022-06-28 日亜化学工業株式会社 発光装置の製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002249899A (ja) 2001-02-21 2002-09-06 Dainippon Screen Mfg Co Ltd 基板メッキ装置
US20050274604A1 (en) 2004-02-06 2005-12-15 Koji Saito Plating apparatus
KR100629498B1 (ko) * 2005-07-15 2006-09-28 삼성전자주식회사 마이크로 패키지, 멀티―스택 마이크로 패키지 및 이들의제조방법
JP2008042106A (ja) 2006-08-10 2008-02-21 Mitsubishi Electric Corp 半導体装置の製造方法
KR101623224B1 (ko) * 2008-09-12 2016-05-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
KR101608868B1 (ko) * 2009-10-22 2016-04-04 삼성전자주식회사 조리개를 포함하는 발광다이오드 어레이, 이를 이용한 라인 프린터 헤드 및 발광다이오드 어레이의 제조방법
CN103890939B (zh) * 2011-10-28 2017-03-01 英特尔公司 包括与穿硅过孔组合的细间距单镶嵌后侧金属再分布线的3d互连结构
DE112014004933T5 (de) * 2013-10-29 2016-07-21 Osram Opto Semiconductors Gmbh Wellenlängenumwandlungselement, Verfahren zur Herstellung und Licht emittierender Halbleiterbauteil, welcher dasselbe aufweist
JP6508935B2 (ja) * 2014-02-28 2019-05-08 株式会社荏原製作所 基板ホルダ、めっき装置及びめっき方法
TWI570942B (zh) * 2014-06-25 2017-02-11 明銳光電股份有限公司 壓力感測器以及其製造方法
US10113245B2 (en) * 2016-03-24 2018-10-30 Applied Materials, Inc. Electroplating contact ring with radially offset contact fingers
FR3061608B1 (fr) * 2016-12-29 2019-05-31 Aledia Dispositif optoelectronique a diodes electroluminescentes

Also Published As

Publication number Publication date
TWI773915B (zh) 2022-08-11
US10971400B2 (en) 2021-04-06
JP2020141001A (ja) 2020-09-03
US20200273749A1 (en) 2020-08-27
CN111627862A (zh) 2020-09-04

Similar Documents

Publication Publication Date Title
JP3929966B2 (ja) 半導体装置及びその製造方法
US7250354B2 (en) Semiconductor device and method for fabricating the same
US6479900B1 (en) Semiconductor device and method of manufacturing the same
JP4139803B2 (ja) 半導体装置の製造方法
US20060071347A1 (en) Semiconductor device and fabrication method thereof
US8053337B2 (en) Method of manufacturing semiconductor device
TWI251314B (en) Manufacturing method of semiconductor device, semiconductor device, circuit substrate and electronic equipment
JP2011009750A (ja) 集積回路構造を形成する方法
JP2007317822A (ja) 基板処理方法及び半導体装置の製造方法
JP2011171614A (ja) 半導体装置及び半導体装置の製造方法
US7141487B2 (en) Method for ultra thinning bumped wafers for flip chip
TWI390688B (zh) Semiconductor device and method for manufacturing semiconductor device
US20130224910A1 (en) Method for chip package
JP5101157B2 (ja) 半導体装置の製造方法
JP2007324406A (ja) 基板処理方法及び半導体装置の製造方法
JP2005303214A (ja) 半導体ウェーハの研削方法
TWI773915B (zh) 半導體裝置
US7192804B2 (en) Semiconductor device and method for fabricating the same
US20080203569A1 (en) Semiconductor device and manufacturing method thereof
JP2015115387A (ja) 半導体装置の製造方法
CN112447531A (zh) 封装结构及其制造方法
JP2005150452A (ja) 半導体パッケージの製造方法
JP2007095894A (ja) 半導体装置及びその製造方法
KR100700395B1 (ko) 반도체 장치의 제조 방법
US11296030B2 (en) Embedded component package structure and manufacturing method thereof