TW202029468A - 用於位元線電阻降低之覆蓋層 - Google Patents

用於位元線電阻降低之覆蓋層 Download PDF

Info

Publication number
TW202029468A
TW202029468A TW108137630A TW108137630A TW202029468A TW 202029468 A TW202029468 A TW 202029468A TW 108137630 A TW108137630 A TW 108137630A TW 108137630 A TW108137630 A TW 108137630A TW 202029468 A TW202029468 A TW 202029468A
Authority
TW
Taiwan
Prior art keywords
layer
hard mask
metal layer
bit line
patterned
Prior art date
Application number
TW108137630A
Other languages
English (en)
Other versions
TWI771622B (zh
Inventor
普瑞亞達爾西 潘達
雷建新
侯文婷
米海拉 巴賽諾
李寧
聖傑 納塔拉珍
李吉鏞
黄仁錫
佐佐木信之
姜聲官
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202029468A publication Critical patent/TW202029468A/zh
Application granted granted Critical
Publication of TWI771622B publication Critical patent/TWI771622B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Massaging Devices (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Noodles (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本案描述記憶體元件及形成記憶體元件之方法。記憶體元件包括具有至少一個膜堆疊之基板。膜堆疊包括在基板上之多晶矽層;在多晶矽層上之位元線金屬層;在位元線金屬層上之覆蓋層;及在覆蓋層上之硬遮罩。一些實施例之記憶體元件包括在多晶矽層上之可選阻障金屬層,且位元線金屬層在阻障金屬層上。本案描述形成電子元件之方法,其中經由膜堆疊之膜轉印一或更多個圖案,以提供記憶體元件之位元線。

Description

用於位元線電阻降低之覆蓋層
本揭示案之實施例關於電子元件及電子元件製造的領域。更特定而言,本揭示案之實施例提供包括具有已降低的電阻之位元線之電子元件及其形成方法。
現代積體電路之導電互連層通常有非常精細的間距及高密度。最終形成積體電路之金屬互連層的前驅物金屬膜中之單個小缺陷可能經定位以致嚴重破壞積體電路之操作完整性。
位元線堆疊沉積遭遇諸多潛在的問題。金屬及氮化矽硬遮罩之表面反應可能會由於硬遮罩形成當中經歷之高沉積溫度而發生。位元線電阻可能會由於矽相互擴散至位元線中及金屬原子相互擴散至氮化矽硬遮罩中而增大。另外,晶粒生長金屬可能由於由高溫氮化矽硬遮罩形成所引起之金屬表面粗糙度而難以使用。
因此,此項技術中需要位元線堆疊及/或形成具有較低電阻率之位元線的方法。
本揭示案之一或更多個實施例針對記憶體元件,該等記憶體元件包括基板,該基板具有在其上之至少一個膜堆疊。膜堆疊包括在基板上之多晶矽層、在多晶矽層上之位元線金屬層、在位元線金屬層上之覆蓋層,及在覆蓋層上之硬遮罩。
本揭示案之額外實施例針對形成記憶體元件之方法。提供基板,該基板具有導電層,該導電層具有在其上之阻障層及在阻障層上之位元線金屬層。在小於或等於約500℃之溫度下在位元線金屬層上形成覆蓋層。在大於或等於約650℃之溫度下在覆蓋層上形成硬遮罩。大體上防止硬遮罩之元素遷移至位元線金屬層中。
本揭示案之另外實施例針對形成記憶體元件之方法。提供基板,該基板上具有膜堆疊。該膜堆疊包括多晶矽層、在多晶矽層上之阻障金屬層、在阻障金屬層上之阻障層、在阻障層上之位元線金屬層、在位元線金屬層上之覆蓋層、在覆蓋層上之硬遮罩、在硬遮罩上之碳硬遮罩、在碳硬遮罩上之抗反射塗層(anti-reflective coating; ARC),及在ARC上之經圖案化的間隔物層。蝕刻ARC、碳硬遮罩及硬遮罩,以暴露覆蓋層。蝕刻覆蓋層、位元線金屬層、阻障層、阻障金屬層及多晶矽,以形成具有複數個DRAM膜堆疊之基板。
在描述本揭示案之多個例示性實施例之前,應理解,本揭示案並不限於以下描述中所闡述之構造或製程步驟的細節。本揭示案能夠有其他實施例並能夠以各種方式來實踐或執行。
提供位元線堆疊及用於形成具有已降低的電阻之位元線堆疊之方法。儘管需要縮小節點,但本揭示案之一或更多個實施例有利地解決了電阻率降低的問題。在一些實施例中,藉由向更潔淨的介面提供現有位元線金屬及藉由改變位元線金屬來降低位元線之電阻率。本揭示案之一些實施例有利地提供了以下各者中之一或更多者:選擇位元線金屬之靈活性;氮化矽硬遮罩沉積之溫度靈活性;確保潔淨的金屬介電介面從而導致較低的電阻率;或使新位元線金屬污染高溫氮化矽硬遮罩沉積腔室的風險降至最低或消除。
本揭示案之一些實施例提供低溫沉積方法,該等方法在所選金屬表現出晶粒生長特性時使用覆蓋層來防止位元線金屬表面變粗糙。在一些實施例中,使用高密度無孔膜充當高溫下的良好擴散阻障物。一些實施例提供介電材料,如氮化矽(SiN)或碳氮化矽(SiCN),以充當覆蓋膜,以便藉由充當用於位元線金屬及SiN硬遮罩之良好擴散阻障物,使對RC時間常數之不利影響降至最低或消除。RC時間常數為與經由電阻器將電容器充電至满電之某个百分数或將電容器放電至初始電壓之一小部分相關聯的時間。RC時間常數等於電路電阻與電路電容之乘積。本揭示案之一些實施例有利地提供在低溫(例如,<500℃)下之沉積製程。一些實施例提供與下位元線金屬相容之沉積製程,以使膜沉積期間之表面反應降至最小或消除。
本揭示案之一或更多個實施例大體上提供一結構,該等結構包括可在位元線結構及/或閘極堆疊中實施的由薄膜耐火金屬(例如,鎢)形成之一或更多個低電阻率特徵。一些實施例包括用於形成位元線堆疊之方法。藉助於實例,根據本揭示案之實施例形成的位元線堆疊結構可為記憶體類型之半導體元件,如DRAM類型之積體電路。
第1圖圖示諸如可用在DRAM記憶體中之一個電晶體一個電容器單元的示意性電路圖。第1圖中所描繪之記憶體單元包括儲存電容器110及選擇電晶體120。選擇電晶體120形成為場效應電晶體且包括第一源極/汲極電極121及第二源極/汲極電極123,其間佈置有主動區域122。主動區域122上方為閘極絕緣層或介電層124(通常為熱生長氧化物),及閘電極/金屬125(在記憶體元件中稱為字線),其一起起到平板電容器的作用且可影響主動區域122中之電荷密度,以便形成或阻斷第一源極/汲極電極121與第二源極/汲極電極123之間的電流傳導通道。
選擇電晶體120之第二源極/汲極電極123經由金屬接線114連接至儲存電容器110之第一電極111。儲存電容器110之第二電極112繼而連接至電容器板,該電容器板可能對於DRAM記憶體單元佈置之儲存電容器而言為共同的。儲存電容器110之第二電極112可經由金屬接線115電接地。選擇電晶體120之第一源極/汲極電極121另外連接至位元線116,以便使以電荷形式儲存在儲存電容器110中之資訊可被寫入及讀出。經由字線117或選擇電晶體120之閘電極125及連接至第一源極/汲極電極121之位元線116控制寫入或讀出操作。藉由施加電壓以產生第一源極/汲極電極121與第二源極/汲極電極123之間的主動區域122中之電流傳導通道而發生寫入或讀出操作。
第2圖圖示根據本揭示案之一或更多個實施例之記憶體元件200的一部分。第3圖圖示用於形成第2圖所圖示之記憶體元件200的例示性處理方法300。熟練技藝人士將認識到,圖式中所圖示之膜堆疊為記憶體元件之例示性部分(位元線部分)。
參考第2圖及第3圖,記憶體元件200之形成包括在操作310處,提供其上可形成有膜堆疊205之基板210。如在本說明書及附加申請專利範圍中所使用,術語「提供」意謂使得基板可用於處理(例如,定位在處理腔室中)。
如在本說明書及附加申請專利範圍中所使用,術語「基板」指示製程在其上起作用之表面,或表面之一部分。熟習本技藝者亦應理解,對基板之引用可僅指示基板之一部分,除非上下文中另外明確指出。另外,對在基板上沉積之提及可意謂裸基板及具有沉積或形成於其上之一或更多個膜或特徵的基板。
如本文中所使用,「基板」指示在製造製程期間在其上執行膜處理的任何基板或形成於基板上之材料表面。舉例而言,取決於應用,可在其上執行處理之基板表面包括諸如以下各者之材料:矽、氧化矽、應變矽、絕緣層上矽晶(silicon on insulator; SOI)、碳摻雜之氧化矽、非晶矽、摻雜矽、鍺、砷化鎵、玻璃、藍寶石,及任何其他材料,如金屬、金屬氮化物、金屬合金及其他導電材料。基板包括但不限於半導體晶圓。可將基板暴露於預處理製程,以研磨、蝕刻、還原、氧化、羥基化、退火及/或烘烤基板表面。除了直接在基板自身之表面上進行膜處理以外,在本揭示案中,亦可在形成於基板上的下層(如以下更詳細地揭示)上執行所揭示之膜處理步驟中之任一者,且術語「基板表面」意欲包括該等下層,如上下文中所指示。因此,例如,在膜/層或部分膜/表面已沉積在基板表面上的情況下,最新沉積之膜/層的被暴露表面成為基板表面。
在一些實施例中,所提供之基板210包括膜堆疊205,該膜堆疊205包括多晶矽層215及位元線金屬層240。在一些實施例中,所提供之基板210包括多晶矽層215,且位元線金屬層240作為方法300的一部分而形成。
在一些實施例中,基板210包括在矽晶圓上之氧化物層(未示出)。在一些實施例中,該氧化物層為形成於矽晶圓上之天然氧化物。在一些實施例中,有意地在矽晶圓上形成氧化物層,且其具有大於天然氧化物膜之厚度的厚度。可藉由熟練技藝人士已知之任何適當技術形成氧化物層,包括但不限於熱氧化、電漿氧化及暴露於大氣條件。
在一些實施例中,在操作310中所提供之基板210進一步包括在多晶矽層215上之阻障金屬層220(亦稱作導電層)。阻障金屬層220可為任何適當的導電材料。在一些實施例中,阻障金屬層220包括鈦(Ti)、鉭(Ta)、矽化鈦(TiSi)或矽化鉭(TaSi)中之一或更多者。在一些實施例中,阻障金屬層220包括鈦。在一些實施例中,阻障金屬層220基本上由鈦組成。在一些實施例中,阻障金屬層220包括鉭或基本上由鉭組成。在一些實施例中,阻障金屬層220包括矽化鈦或基本上由矽化鈦組成。在一些實施例中,阻障金屬層220包括矽化鉭或基本上由矽化鉭組成。如以此方式使用,術語「基本上由……組成」意謂標的膜包括以原子計大於或等於約95%、98%、99%或99.9%的所述元素或組成物。舉例而言,基本上由鈦組成之阻障金屬層220在沉積時具有大於或等於約95%、98%、99%或99.5%鈦的膜。
在一些實施例中,在操作310中所提供之基板210進一步包括在導電層(阻障金屬層220)上之阻障層230。阻障層230可形成在阻障金屬層220與位元線金屬層240之間。在一些實施例中,方法300包括在操作310之前的操作,在該操作中在阻障層230上形成位元線金屬層240。阻障層230可為任何適當的阻障層材料。在一些實施例中,阻障層230包括阻障金屬層220之氮化物或氧化物中之一或更多者。在一些實施例中,阻障層230大體上由阻障金屬層220之氮化物組成。舉例而言,基本上由氮化鈦組成之阻障層230意謂在沉積時,膜中鈦及氮原子之總和構成大於或等於阻障層230的約95%、98%、99%或99.5%(以原子計)。
在一些實施例中,阻障金屬層220包括鈦(Ti)且阻障層230包括氮化鈦(TiN)。在一些實施例中,阻障金屬層220基本上由鈦組成,且阻障層230基本上由氮化鈦組成。在一或更多個實施例中,阻障金屬層220包括選自以下各者中之一或更多者的金屬:鈷(Co)、銅(Cu)、鎳(Ni)、釕(Ru)、錳(Mn)、銀(Ag)、金(Au)、鉑(Pt)、鐵(Fe)、鉬(Mo)、銠(Rh)、鈦(Ti)、鉭(Ta)、矽(Si)或鎢(W)。在一或更多個特定實施例中,阻障金屬層220(導電材料)包括鈦(Ti)、銅(Cu)、鈷(Co)、鎢(W)或釕(Ru)中之一或更多者。在一些實施例中,阻障層230包括阻障金屬層220中之金屬的氮化物、氧氮化物、碳氮化物或氧碳氮化物。在一些實施例中,阻障金屬層220包括鉭或矽化鉭(或基本上由鉭或矽化鉭組成),且阻障層230包括氮化鉭(或基本上由氮化鉭組成)。在一些實施例中,阻障金屬層220包括鈦或矽化鈦(或基本上由鈦或矽化鈦組成),且阻障層230包括氮化鈦(或基本上由氮化鈦組成)。
在一些實施例中,位元線金屬層240包括在方法300之操作310中所提供之基板中。可藉由熟練技藝人士已知之任何適當技術來沉積位元線金屬層240。在一些實施例中,位元線金屬層240包括鎢(W)、釕(Ru)、銥(Ir)、鉑(Pt)、銠(Rh)或鉬(Mo)中之一或更多者。在一些特定實施例中,位元線金屬層240包括釕或鎢中之一或更多者或基本上由釕或鎢中之一或更多者組成。
位元線金屬層240之厚度可變化。在一些實施例中,位元線金屬層240具有在約100Å至約300Å之範圍中、或在約120Å至約250Å之範圍中、或在約140Å至約200Å之範圍中、或在約160Å至約180Å之範圍中的厚度。
可藉由熟練技藝人士已知之任何適當技術來沉積位元線金屬層240。在一些實施例中,藉由化學氣相沉積、原子層沉積或物理氣相沉積中之一或更多者來沉積位元線金屬線240。
在操作320處,在位元線金屬層240上形成覆蓋層250。一些實施例之覆蓋層250是在比通常用於形成後續硬遮罩260層之溫度低的溫度下沉積。不受任何特定操作理論的束縛,據信較低的沉積溫度使覆蓋層250元素至位元線金屬層240中的擴散降至最小。在一些實施例中,據信覆蓋層250之低溫沉積使位元線金屬層240介面處之晶粒生長降至最小,且使晶粒大小及粗糙度對所得位元線金屬層240之電阻率的影響降至最小。
可藉由熟練技藝人士已知之任何適當技術來沉積覆蓋層250。在一些實施例中,藉由化學氣相沉積或原子層沉積中之一或更多者來沉積覆蓋層250。
一些實施例之覆蓋層250包括與後續硬遮罩260相同的化合物。在一些實施例中,覆蓋層250包括氮化矽、碳氮化矽或碳化矽中之一或更多者。在一些實施例中,覆蓋層250基本上由氮化矽組成。在一些實施例中,覆蓋層250基本上由碳氮化矽組成。在一些實施例中,覆蓋層250基本上由碳化矽組成。
覆蓋層250之厚度可變化以使硬遮罩260之高溫形成的影響最小化。在一些實施例中,覆蓋層250具有在約30Å至約50Å之範圍中的厚度。
可控制覆蓋層250之沉積溫度以(例如)保留所形成元件之熱預算。在一些實施例中,覆蓋層250在小於或等於約500℃、或約450℃、或約400℃、或約350℃、或約300℃之溫度下形成。在一些實施例中,覆蓋層250在約350℃至約550℃之範圍中、或在約400℃至約500℃之範圍中的溫度下形成。
在操作330處,在覆蓋層250上形成硬遮罩260。一些實施例之硬遮罩260是在大於約600℃、約650℃、約700℃或約750℃的溫度下在爐中形成。
在一些實施例中,硬遮罩260包括與覆蓋層250相同的組分。在一些實施例中,覆蓋層250及硬遮罩260包括氮化矽、氧化矽或氮化矽,或基本上由氮化矽、氧化矽或氮化矽組成。在一些實施例中,硬遮罩260具有與覆蓋層250不同的密度。在一些實施例中,硬遮罩260具有與硬遮罩260不同的孔隙率。在一些實施例中,硬遮罩260具有與覆蓋層250不同的沉積溫度。
在一些實施例中,位元線金屬層240包括鎢或基本上由鎢組成,且覆蓋層250或硬遮罩260中之一或更多者包括氮化矽或基本上由氮化矽組成。在一些實施例中,位元線金屬層240包括釕或基本上由釕組成,且覆蓋層250或硬遮罩260中之一或更多者包括氧化矽或氮化矽或基本上由氧化矽或氮化矽組成。
在一些實施例中,大體上防止了硬遮罩260之元素遷移至位元線金屬層240中。舉例而言,若硬遮罩260包括矽及氮原子,則大體上防止了矽或氮原子遷移至位元線金屬層240中。如以此方式使用,術語「大體上防止」意謂小於或等於約10%或5%的硬遮罩260元素經由覆蓋層250遷移至位元線金屬層260中。
本揭示案之額外實施例針對形成記憶體元件之方法。熟練技藝人士將認識到,所描述方法可形成記憶體元件之一部分(例如,位元線),其可為完整記憶體元件之部分。第4圖圖示用於形成記憶體元件之例示性方法400的製程流程。第5A圖至第5J圖示出在遵循根據第4圖之方法400形成電子元件500(參見第5J圖)期間各種層及膜之示意圖。熟練技藝人士將認識到,方法400可以基板及其上的膜/層之各種配置開始。舉例而言,方法400可以第5B圖至第5I圖中任一者中所圖示之配置開始,以第5J圖中所圖示之電子元件500結束。所描述膜/層可與關於第2圖所描述之膜/層相同,且用以描述該等膜/層之元件符號與第2圖之實施例的彼些元件符號一致。
在操作410處,提供基板210用於處理。基板210具有形成於其上之膜堆疊204,如第5A圖中所示。膜堆疊204包括第2圖中所圖示之膜堆疊205,連同形成於其上之額外層/膜,如第5A圖中所示。在一些實施例中,膜堆疊204包括在基板210上(或直接在基板210上)的多晶矽層215。如以此方式使用,術語「直接在……上」意謂在無介入層或膜的情況下形成的標的膜。熟練技藝人士將認識到,描述為「在另一膜/層上」之膜/層中之任一者可「直接在其上」或可具有介入層。
可選阻障金屬層220在多晶矽層215上,或直接在多晶矽層215上。在一些實施例中,在膜堆疊204中無阻障金屬層220。可選阻障層230可在可選阻障金屬層220上,直接在可選阻障金屬層220上或直接在多晶矽層215上。位元線金屬層240在可選阻障層230上或直接在可選阻障層230上,或直接在阻障金屬層220上,或直接在多晶矽層215上。覆蓋層250在位元線金屬層240上或直接在位元線金屬層240上。硬遮罩260在覆蓋層250上或直接在覆蓋層250上。
一些實施例之膜堆疊204進一步包括碳硬遮罩270、抗反射塗層(anti-reflective coating; ARC) 280或間隔物層290中之一或更多者。在一些實施例中,碳硬遮罩270形成於硬遮罩260上或直接形成於硬遮罩260上。碳硬遮罩270可為可用作硬遮罩以用於元件圖案化之任何適當的含碳材料。在一些實施例中,碳硬遮罩270包括高密度碳膜。
在一些實施例中,碳硬遮罩270包括類金剛石的碳材料。對於類金剛石之碳材料而言,所尋求之塊體性質可包括但不限於高密度及模數(例如,更高的sp3含量,更加類金剛石)及低應力(例如,<-500MPa)。類金剛石的碳膜之一些實施例具有高密度(例如,>1.8g/cc)、高模數(例如,>150GPa)及/或低應力(例如,<-500MPa)中之一或更多者。在一些實施例中,碳硬遮罩270具有低應力及高的sp3碳含量。
可藉由熟練技藝人士已知之任何適當製程來形成碳硬遮罩270。取決於(例如)所形成之元件的熱預算、用於形成之製程及/或用於膜形成之反應性物質,碳硬遮罩270可在任何適當溫度下形成。
在一些實施例中,抗反射塗層(anti-reflective coating; ARC) 280形成於碳硬遮罩270上或直接形成於碳硬遮罩270上。在一些實施例中,ARC 280在無介入的碳硬遮罩270的情況下直接形成在硬遮罩260上。一些實施例之抗反射塗層280包括矽ARC(SiARC)、底部ARC(BARC)或介電ARC (DARC)中之一或更多者。在一些實施例中,將ARC 280及碳硬遮罩270反轉,使得ARC 280直接在硬遮罩260上,且碳硬遮罩270直接在ARC 280上。
可藉由熟練技藝人士已知之任何適當製程來形成ARC 280。在一些實施例中,使用沉積技術中之一者來沉積ARC 280,例如但不限於,化學氣相沉積(chemical vapor deposition;「CVD」)、物理氣相沉積(physical vapor  deposition; 「PVD」)、分子束磊晶(molecular  beam  epitaxy「; MBE」)、金屬有機化學氣相沉積(metalorganic chemical vapor deposition; 「MOCVD」)、原子層沉積(atomic layer deposition; 「ALD)、旋塗,或微電子元件製造之一般技藝人士所已知的其他絕緣沉積技術。
經圖案化之間隔物層290在ARC 280上或直接在ARC 280上。在一些實施例中,經圖案化之間隔物層290直接在碳硬遮罩270上,在碳硬遮罩270下方有或無ARC 280。可藉由熟練技藝人士已知之任何適當的圖案化技術(包括但不限於微影)形成經圖案化之間隔物層290的圖案。經圖案化之間隔物層290具有圖案,該圖案暴露ARC 280之頂表面282或碳硬遮罩270之頂表面272的部分。
在操作420處,蝕刻膜堆疊204以暴露覆蓋層250,如第5D圖中所示。操作420可包括足以蝕刻ARC 280、碳硬遮罩270及硬遮罩260以暴露覆蓋層250之任何數目個製程。熟練技藝人士將認識到,第4圖之製程僅代表一個可能製程及一系列操作。
在所圖示實施例中,在操作422處,將經圖案化之間隔物層290的圖案轉印至ARC 280以形成經圖案化之ARC 281,如第5B圖中所示。可藉由熟練技藝人士已知之任何適當技術(包括但不限於各向同性蝕刻)將圖案轉印至ARC 280。經圖案化之ARC 281的圖案與經圖案化之間隔物層290的圖案基本上相同,且暴露碳硬遮罩270之頂表面272。如以此方式使用,如熟練技藝人士將理解,術語「基本上相同」意謂轉印之圖案與源圖案對準且允許輕微的瑕疵被轉印。將圖案稱為與先前圖案「相同」亦認識到,預期小的變化及瑕疵且該等小的變化及瑕疵在本揭示案之範疇內。在一些實施例中,經由經圖案化之間隔物層290蝕刻ARC 280以形成經圖案化之ARC 281。
如第5B圖中所示,經圖案化之間隔物層290的高度(厚度)減小,以形成減小的經圖案化之間隔物層291。經圖案化之間隔物層的厚度減小可與圖案轉印同時發生,或在單獨製程中發生。在一些實施例中,與ARC 280同時地蝕刻經圖案化之間隔物層290,以形成減小的經圖案化之間隔物層291及經圖案化之ARC 281。在一些實施例中,在圖案轉印製程期間完全移除經圖案化之間隔物層290。
在操作424中,如第5C圖中所示,將經圖案化之ARC 281的圖案轉印至碳硬遮罩270中,以形成經圖案化之碳硬遮罩271。經圖案化之碳硬遮罩271的圖案與經圖案化之ARC 281的圖案基本上相同,且暴露硬遮罩260之頂表面262。可藉由熟練技藝人士已知之任何適當技術(包括但不限於各向同性蝕刻、選擇性蝕刻或各向異性蝕刻)將圖案轉印至碳硬遮罩270。
在所圖示製程中,移除減小的經圖案化之間隔物層291,圖案則被轉印至碳硬遮罩270中。減小的經圖案化之間隔物層291之移除可與圖案轉印在同一製程或不同製程中發生。
在操作426中,如第5D圖中所示,將經圖案化之碳硬遮罩271的圖案轉印至硬遮罩260中,以形成經圖案化之硬遮罩261並暴露覆蓋層250之頂表面252。可藉由熟練技藝人士已知之任何適當技術(包括但不限於各向同性蝕刻、選擇性蝕刻或各向異性蝕刻)將圖案自經圖案化之碳硬遮罩271轉印至經圖案化之硬遮罩261。
在第5D圖中所圖示之實施例中,減小經圖案化之碳硬遮罩271的厚度以形成減小的經圖案化之碳硬遮罩273。在一些實施例中,減小經圖案化之碳硬遮罩271的厚度與將圖案轉印至硬遮罩270是同時發生的。在一些實施例中,減小經圖案化之碳硬遮罩271的厚度在與圖案轉印不同的製程中發生。
在可選的操作430處,將經圖案化之硬遮罩261之個別心軸265的寬度W1 減小至更小寬度W2 。如第5E圖中所示,經修整心軸266具有比減小的經圖案化之碳硬遮罩272之寬度W1 小的寬度W2 。可藉由熟練技藝人士已知之任何適當的修整製程(包括但不限於電漿暴露)來修整心軸265之寬度。
在操作435處,如第5F圖中所示,自經修整的經圖案化之硬遮罩263或自經圖案化之硬遮罩261(在省略修整操作430時)移除減小的經圖案化之碳硬遮罩272。可藉由熟練技藝人士已知之任何適當的製程(包括但不限於選擇性蝕刻)來移除減小的經圖案化之碳硬遮罩272。
在操作440處,形成具有複數個DRAM膜堆疊205之基板210,如第5J圖中所示。為了到達具有複數個DRAM膜堆疊205之基板210,蝕刻覆蓋層250、位元線金屬層240、阻障層230、阻障金屬層220及多晶矽層215。
在操作442處,如第5G圖中所示,將經修整的經圖案化之硬遮罩263的圖案轉印至覆蓋層250及位元線金屬層240,以分別形成經圖案化之覆蓋層251及經圖案化之位元線金屬層241。若第5D圖中之心軸265未經修整,則將經圖案化之硬遮罩261的圖案轉印至覆蓋層250及位元線金屬層240。製程的差異在於經圖案化之心軸的寬度。
所圖示實施例示出同時將圖案轉印至覆蓋層250及位元線金屬層240。方法400示出將圖案轉印分成操作442及444。在一些實施例中,如在操作442中,將圖案轉印至覆蓋層250以形成經圖案化之覆蓋層251,並暴露位元線金屬層240之頂表面(未示出)。如在操作444中,可接著將經圖案化之覆蓋層251的圖案轉印至位元線金屬層240以形成經圖案化之位元線金屬層241。
在第5G圖中所圖示之實施例中,減小經圖案化之硬遮罩263的厚度以形成減小的經圖案化之硬遮罩267。在一些實施例中,減小經圖案化之硬遮罩263的厚度與將圖案轉印至覆蓋層250及/或位元線金屬層240是同時發生的。在一些實施例中,減小經圖案化之硬遮罩263的厚度在與將圖案轉印至覆蓋層250或位元線金屬層240不同的製程中發生。
在操作446處,將經圖案化之位元線金屬層241的圖案轉印至阻障層230及阻障金屬層220,以形成經圖案化之阻障層231及經圖案化之金屬層221。圖案可同時或在不同製程中轉印至阻障層230及阻障金屬層220。第4圖之方法流程圖示出用以將圖案轉印至阻障層230及阻障金屬層220之單個操作446。所圖示之示意圖示出不同的製程。在第5H圖中,將圖案轉印至阻障層231以形成經圖案化之阻障層231並暴露阻障金屬層220之頂表面222。在第5I圖中,將圖案轉印至阻障金屬層220以形成經圖案化之金屬層221並暴露多晶矽層215之頂表面217。可藉由熟練技藝人士已知之任何適當技術(包括但不限於選擇性蝕刻)來進行將圖案轉印至阻障層230及阻障金屬層220。
在操作448中,如第5J圖中所示,將經圖案化之金屬層221的圖案轉印至多晶矽層215,以形成經圖案化之多晶矽層216。所得電子元件500具有類似於第2圖中所圖示之膜堆疊205的複數個膜堆疊205。在省略了該些層中之一些的實施例中,複數個膜堆疊亦將省略相同的層。可藉由任何適當技術(包括但不限於選擇性蝕刻)來進行將圖案轉印至多晶矽層中。
在描述本文論述之材料及方法的上下文中,(尤其是在以下申請專利範圍的上下文中),術語「一(a)」及「一(an)」及「該」及類似指示的使用應解釋為涵蓋單數形式及複數形式,除非本文中另外指出或與上下文明顯矛盾。除非本文中另外指出,否則本文中值範圍的列舉僅旨在用作單獨指示在該範圍內之每個單獨值的簡寫方法,且每個單獨值皆被併入本說明書中,就如同其在本文中被單獨敘述一樣。本文所述之所有方法可以任何適當次序執行,除非本文中另外指出或與上下文明顯矛盾。除非另有要求,否則本文所提供之任何及所有實例或例示性語言(例如,「諸如」)的使用僅旨在更佳地闡明材料及方法,且不對範疇構成限制。說明書中之語言均不應被解釋為指示任何未要求的要素對於所揭示材料及方法的實踐是必不可少的。
貫穿本說明書對「一個實施例」、「某些實施例」、「一或更多個實施例」或「實施例」之引用意謂結合所述實施例描述之特定特徵、結構、材料或特性包括在本揭示案之至少一個實施例中。因此,貫穿本說明書各處出現的諸如「在一或更多個實施例中」、「在某些實施例中」、「在一個實施例中」或「在實施例中」之短語未必指示本揭示案之同一實施例。另外,可在一或更多個實施例中以任何適當方式組合特定特徵、結構、材料或特性。
儘管已參考特定實施例描述了本文中之揭示內容,但應理解,此些實施例僅說明本揭示案之原理及應用。熟習此項技藝者將顯而易見,在不脫離本揭示案之精神及範疇的情況下,可對本揭示案之方法及裝置進行各種修改及變化。因此,預期本揭示案包括在附加申請專利範圍及其等效物之範疇內的修改及變化。
110:儲存電容器 111:第一電極 112:第二電極 114:金屬接線 115:金屬接線 116:位元線 117:字線 120:選擇電晶體 121:第一源極/汲極電極 122:主動區域 123:第二源極/汲極電極 124:閘極絕緣層或介電層 125:閘電極 200:記憶體元件 204:膜堆疊 205:膜堆疊 210:基板 215:多晶矽層 216:經圖案化之多晶矽層 220:阻障金屬層 221:經圖案化之金屬層 222:頂表面 230:阻障層 231:經圖案化之阻障層 240:位元線金屬層 241:經圖案化之位元線金屬層 250:覆蓋層 251:經圖案化之覆蓋層 252:頂表面 260:硬遮罩 261:經圖案化之硬遮罩 262:頂表面 263:經修整的經圖案化之硬遮罩 265:心軸 266:經修整心軸 267:經圖案化之硬遮罩 270:碳硬遮罩 271:經圖案化之碳硬遮罩 272:頂表面 273:減小的經圖案化之碳硬遮罩 280:抗反射塗層(ARC) 281:經圖案化的ARC 282:頂表面 290:間隔物層 291:減小的經圖案化之間隔物層 300:例示性處理方法 310:操作 320:操作 330:操作 400:例示性方法 410:操作 420:操作 422:操作 424:操作 426:操作 430:操作 435:操作 438:操作 440:操作 442:操作 444:操作 446:操作 500:電子元件
因此,可詳細地理解本揭示案之上述特征的方式,可藉由參考實施例來獲得以上簡要概述的本揭示案之更特定描述,一些實施例在附加圖式中加以圖示。然而,應注意,附加圖式僅圖示本揭示案之典型實施例,且因此不應將其視為對本揭示案之範疇的限制,因為本揭示案可允許其他同等有效的實施例。在附圖之諸圖中藉助於實例而非限制的方式圖示出本文所述實施例,在附圖中,相同的元件符號指示類似的元件。
第1圖圖示根據本揭示案之一或更多個實施例的具有改良性質之DRAM記憶體中之動態記憶體單元的電路圖;
第2圖圖示根據一或更多個實施例之膜堆疊的示意圖;
第3圖圖示根據一或更多個實施例之用於形成膜堆疊的方法流程圖;
第4圖圖示根據一或更多個實施例之用於形成電子元件的方法流程圖;及
第5A圖至第5J圖示出根據本揭示案之一或更多個實施例的用於形成電子元件之製程的示意圖。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
205:膜堆疊
210:基板
216:經圖案化之多晶矽層
221:經圖案化之金屬層
231:經圖案化之阻障層
241:經圖案化之位元線金屬層
251:經圖案化之覆蓋層
263:經修整的經圖案化之硬遮罩
500:電子元件

Claims (20)

  1. 一種記憶體元件,包括: 一基板,該基板具有在其上之至少一個膜堆疊,該膜堆疊包括: 在該基板上之一多晶矽層; 在該多晶矽層上之一位元線金屬層; 在該位元線金屬層上之一覆蓋層;及 在該覆蓋層上之一硬遮罩。
  2. 如請求項1所述之記憶體元件,進一步包括在該多晶矽層與該位元線金屬層之間的一阻障金屬層。
  3. 如請求項2所述之記憶體元件,進一步包括在該阻障金屬層與該位元線金屬層之間的一阻障層。
  4. 如請求項3所述之記憶體元件,其中該金屬層包括鈦(Ti)、鉭(Ta)、矽化鈦(TiSi)或矽化鉭(TaSi)中之一或更多者,且該阻障層包括氮化鈦(TiN)。
  5. 如請求項1所述之記憶體元件,其中該位元線金屬層包括鎢(W)、釕(Ru)、銥(Ir)或鉬(Mo)、鉑(Pt)或銠(Rh)中之一或更多者。
  6. 如請求項1所述之記憶體元件,其中該覆蓋層包括氮化矽、碳氮化矽或碳化矽。
  7. 如請求項6所述之記憶體元件,其中該覆蓋層具有在約30Å至約50Å之一範圍中的一厚度。
  8. 如請求項7所述之記憶體元件,其中該位元線金屬層具有在約100Å至約300Å之一範圍中的一厚度。
  9. 如請求項1所述之記憶體元件,其中該硬遮罩包括氮化矽(SiN)。
  10. 如請求項9所述之記憶體元件,其中該覆蓋層包括氮化矽,該氮化矽具有與該硬遮罩不同的一密度及/或孔隙率及/或沉積溫度。
  11. 一種形成一半導體元件之方法,該方法包括以下步驟: 提供一基板,該基板具有一導電層,該導電層具有在其上之一阻障層及在該阻障層上之一位元線金屬層; 在小於或等於約500℃之一溫度下在該位元線金屬層上形成一覆蓋層;及 在大於或等於約650℃之一溫度下在該覆蓋層上形成一硬遮罩, 其中大體上防止該硬遮罩之元素遷移至該位元線金屬層中。
  12. 如請求項11所述之方法,其中該覆蓋層包括氮化矽或碳氮化矽中之一或更多者。
  13. 如請求項12所述之方法,其中該覆蓋層具有在約30Å至約50Å之一範圍中的一厚度。
  14. 如請求項13所述之方法,其中藉由一化學氣相沉積或原子層沉積製程來沉積該覆蓋層。
  15. 如請求項14所述之方法,其中該硬遮罩包括氮化矽。
  16. 如請求項15所述之方法,其中使用一爐在大於或等於約650℃之一溫度下沉積該硬遮罩。
  17. 一種形成一半導體元件之方法,該方法包括以下步驟: 提供一基板,該基板具有在其上之一膜堆疊,該膜堆疊包括一多晶矽層、在該多晶矽層上之一阻障金屬層、在該阻障金屬層上之一阻障層、在該阻障層上之一位元線金屬層、在該位元線金屬層上之一覆蓋層、在該覆蓋層上之一硬遮罩、在該硬遮罩上之一碳硬遮罩、在該碳硬遮罩上之一抗反射塗層(ARC),及在該ARC上之一經圖案化的間隔物層; 蝕刻該ARC、碳硬遮罩及硬遮罩以暴露該覆蓋層;及 蝕刻該覆蓋層、位元線金屬層、阻障層、阻障金屬層及多晶矽,以形成具有複數個DRAM膜堆疊之一基板。
  18. 如請求項17所述之方法,其中蝕刻該ARC、碳硬遮罩及硬遮罩包括: 將該經圖案化之間隔物層的該圖案轉印至該ARC中,從而減小該經圖案化之間隔物層的一厚度並形成一經圖案化之ARC; 將該經圖案化之ARC的該圖案轉印至該碳硬遮罩中,從而移除該經圖案化之間隔物層並形成一經圖案化之碳硬遮罩; 將該經圖案化之碳硬遮罩的該圖案轉印至該硬遮罩中以移除該ARC,減小該經圖案化之碳硬遮罩的一厚度; 修整該經圖案化之硬遮罩的一寬度;及 自該經圖案化之硬遮罩移除該碳硬遮罩。
  19. 如請求項18所述之方法,其中蝕刻該覆蓋層、位元線金屬層、阻障層、阻障金屬層及多晶矽包括: 將該經圖案化之硬遮罩的該圖案轉印至該覆蓋層以形成一經圖案化之覆蓋層; 將該經圖案化之覆蓋層的該圖案轉印至該位元線金屬層中以形成一經圖案化之位元線金屬層; 將該經圖案化之位元線金屬層的該圖案轉印至該阻障金屬層中以形成一經圖案化之金屬層;及 將該經圖案化之金屬層的該圖案轉印至多晶矽層中以在該基板上形成一經圖案化之多晶矽層。
  20. 如請求項19所述之方法,其中: 該位元線金屬層包括鎢(W)、釕(Ru)、銥(Ir)或鉬(Mo)中之一或更多者,且具有在約100Å至約300Å之一範圍中的一厚度; 該覆蓋層包括氮化矽(SiN)或碳氮化矽(SiCN),具有在約30Å至約50Å之一範圍中的一厚度;及 該硬遮罩包括氮化矽(SiN)。
TW108137630A 2018-10-18 2019-10-18 形成記憶體元件之方法 TWI771622B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/164,236 US10700072B2 (en) 2018-10-18 2018-10-18 Cap layer for bit line resistance reduction
US16/164,236 2018-10-18

Publications (2)

Publication Number Publication Date
TW202029468A true TW202029468A (zh) 2020-08-01
TWI771622B TWI771622B (zh) 2022-07-21

Family

ID=70279978

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108137630A TWI771622B (zh) 2018-10-18 2019-10-18 形成記憶體元件之方法

Country Status (6)

Country Link
US (2) US10700072B2 (zh)
JP (1) JP7303874B2 (zh)
KR (1) KR102486455B1 (zh)
CN (1) CN112789724A (zh)
TW (1) TWI771622B (zh)
WO (1) WO2020081948A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11329052B2 (en) * 2019-08-02 2022-05-10 Applied Materials, Inc. Method of processing DRAM
KR20210022979A (ko) * 2019-08-21 2021-03-04 삼성전자주식회사 집적회로 소자 및 그 제조 방법
CN112864098B (zh) * 2021-01-14 2023-06-30 长鑫存储技术有限公司 半导体结构的制造方法及半导体结构
US20220285167A1 (en) * 2021-03-03 2022-09-08 Applied Materials, Inc. Selective barrier metal etching
CN115084138A (zh) * 2021-03-12 2022-09-20 长鑫存储技术有限公司 半导体结构的制备方法及半导体结构
US20220415651A1 (en) * 2021-06-29 2022-12-29 Applied Materials, Inc. Methods Of Forming Memory Device With Reduced Resistivity
WO2024091323A1 (en) * 2022-10-26 2024-05-02 Applied Materials, Inc. Aluminum oxide carbon hybrid hardmasks and methods for making the same
TWI833537B (zh) * 2023-01-04 2024-02-21 南亞科技股份有限公司 製造半導體結構之方法

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5100826A (en) 1991-05-03 1992-03-31 Micron Technology, Inc. Process for manufacturing ultra-dense dynamic random access memories using partially-disposable dielectric filler strips between wordlines
JPH09321239A (ja) * 1996-05-30 1997-12-12 Hitachi Ltd 半導体集積回路装置の製造方法
US5796151A (en) 1996-12-19 1998-08-18 Texas Instruments Incorporated Semiconductor stack having a dielectric sidewall for prevention of oxidation of tungsten in tungsten capped poly-silicon gate electrodes
JPH10223556A (ja) * 1997-02-10 1998-08-21 Toshiba Corp 半導体装置の製造方法
US20030068856A1 (en) 1999-09-29 2003-04-10 Yasuhiro Okumoto Structures and method with bitline self-aligned to vertical connection
KR100370241B1 (ko) * 2000-10-31 2003-01-30 삼성전자 주식회사 알루미늄 산화막을 하드 마스크로 사용하는 반도체 소자의 도전 라인 및 그 제조방법
KR100375218B1 (ko) * 2000-12-07 2003-03-07 삼성전자주식회사 반사 방지막 및 자기정렬 콘택 기술을 사용하는 반도체 소자의 제조 방법 및 그에 의해 제조된 반도체 소자
US6686668B2 (en) 2001-01-17 2004-02-03 International Business Machines Corporation Structure and method of forming bitline contacts for a vertical DRAM array using a line bitline contact mask
WO2002073696A1 (fr) 2001-03-12 2002-09-19 Hitachi, Ltd. Procede pour fabriquer un dispositif semi-conducteur a circuit integre
TW556326B (en) 2001-05-30 2003-10-01 Infineon Technologies Ag A method for providing bitline contacts in a memory cell array and a memory cell array having bitline contacts
US20090004850A1 (en) * 2001-07-25 2009-01-01 Seshadri Ganguli Process for forming cobalt and cobalt silicide materials in tungsten contact applications
JP4102112B2 (ja) * 2002-06-06 2008-06-18 株式会社東芝 半導体装置及びその製造方法
KR100439038B1 (ko) 2002-08-23 2004-07-03 삼성전자주식회사 스터드형태의 캡핑층을 구비한 반도체 장치의 비트라인 및그의 형성방법
US7442609B2 (en) 2004-09-10 2008-10-28 Infineon Technologies Ag Method of manufacturing a transistor and a method of forming a memory device with isolation trenches
US7297586B2 (en) 2005-01-26 2007-11-20 Freescale Semiconductor, Inc. Gate dielectric and metal gate integration
KR100669560B1 (ko) * 2005-05-16 2007-01-15 주식회사 하이닉스반도체 반도체 소자의 도전 배선 형성 방법
US7964512B2 (en) * 2005-08-22 2011-06-21 Applied Materials, Inc. Method for etching high dielectric constant materials
US7745339B2 (en) 2006-02-24 2010-06-29 Hynix Semiconductor Inc. Method for forming fine pattern of semiconductor device
KR100861212B1 (ko) 2006-02-24 2008-09-30 주식회사 하이닉스반도체 반도체소자의 미세패턴 형성방법
US7662721B2 (en) * 2006-03-15 2010-02-16 Infineon Technologies Ag Hard mask layer stack and a method of patterning
KR100881716B1 (ko) 2007-07-02 2009-02-06 주식회사 하이닉스반도체 낮은 시트저항의 텅스텐막을 갖는 텅스텐배선 제조 방법 및그를 이용한 반도체소자의 게이트 제조 방법
KR100940264B1 (ko) 2007-10-05 2010-02-04 주식회사 하이닉스반도체 반도체 소자의 듀얼 게이트 제조방법
US20100297854A1 (en) * 2009-04-22 2010-11-25 Applied Materials, Inc. High throughput selective oxidation of silicon and polysilicon using plasma at room temperature
KR101815590B1 (ko) * 2010-11-23 2018-01-05 삼성전자 주식회사 반도체 소자의 패턴 형성 방법
FR2970115B1 (fr) 2010-12-29 2013-01-18 Altis Semiconductor Snc Procédé de gravure d'un dispositif microélectronique a mémoire programmable
JP2012253148A (ja) * 2011-06-01 2012-12-20 Toshiba Corp 半導体装置及びその製造方法
US8617985B2 (en) 2011-10-28 2013-12-31 Applied Materials, Inc. High temperature tungsten metallization process
US20140001576A1 (en) * 2012-06-27 2014-01-02 Applied Materials, Inc. Lowering tungsten resistivity by replacing titanium nitride with titanium silicon nitride
JP2015141929A (ja) 2014-01-27 2015-08-03 マイクロン テクノロジー, インク. 半導体装置及びその製造方法
US10043670B2 (en) 2015-10-22 2018-08-07 Applied Materials, Inc. Systems and methods for low resistivity physical vapor deposition of a tungsten film
US9633838B2 (en) * 2015-12-28 2017-04-25 L'Air Liquide, Société Anonyme pour l'Etude et l'Exploitation des Procédés Georges Claude Vapor deposition of silicon-containing films using penta-substituted disilanes
US20170338282A1 (en) * 2016-05-20 2017-11-23 Intel Corporation Memory module with unpatterned storage material
CN108257958A (zh) * 2016-12-29 2018-07-06 联华电子股份有限公司 动态随机存取存储器的位线栅极结构及形成方法

Also Published As

Publication number Publication date
US20200235104A1 (en) 2020-07-23
TWI771622B (zh) 2022-07-21
KR20210059032A (ko) 2021-05-24
US20200126996A1 (en) 2020-04-23
CN112789724A (zh) 2021-05-11
KR102486455B1 (ko) 2023-01-06
US10700072B2 (en) 2020-06-30
JP2022504926A (ja) 2022-01-13
JP7303874B2 (ja) 2023-07-05
WO2020081948A1 (en) 2020-04-23

Similar Documents

Publication Publication Date Title
TWI771622B (zh) 形成記憶體元件之方法
KR101625761B1 (ko) Rram 셀 바닥 전극 형성
US10903112B2 (en) Methods and apparatus for smoothing dynamic random access memory bit line metal
JP7443393B2 (ja) 3d-nandモールド
US11430666B2 (en) Semiconductor device and method of manufacturing semiconductor device
CN108123031B (zh) 阻变式存储器及其制造方法
TWI803051B (zh) 用於使動態隨機存取記憶體位元線金屬平滑的方法和設備
JP7470798B2 (ja) ビット線抵抗を低減するためのシリコン含有層
US20240071822A1 (en) Low resistance interconnect features and method for manufacturing the same
US11765889B2 (en) Method to scale dram with self aligned bit line process
TW202124752A (zh) 平滑化動態隨機存取記憶體位元線金屬的方法與設備
TW202213735A (zh) 用於3d nand之選擇閘極隔離
JP2012109321A (ja) 半導体装置の製造方法