TWI803051B - 用於使動態隨機存取記憶體位元線金屬平滑的方法和設備 - Google Patents

用於使動態隨機存取記憶體位元線金屬平滑的方法和設備 Download PDF

Info

Publication number
TWI803051B
TWI803051B TW110142232A TW110142232A TWI803051B TW I803051 B TWI803051 B TW I803051B TW 110142232 A TW110142232 A TW 110142232A TW 110142232 A TW110142232 A TW 110142232A TW I803051 B TWI803051 B TW I803051B
Authority
TW
Taiwan
Prior art keywords
layer
metal layer
bit line
substrate
annealing
Prior art date
Application number
TW110142232A
Other languages
English (en)
Other versions
TW202236612A (zh
Inventor
普瑞亞達爾西 潘達
黄仁錫
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/096,099 external-priority patent/US11631680B2/en
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202236612A publication Critical patent/TW202236612A/zh
Application granted granted Critical
Publication of TWI803051B publication Critical patent/TWI803051B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

一種使記憶體結構的位元線金屬的頂表面平滑以降低位元線堆疊的電阻的製程。該製程包括在基板上的多晶矽層上沉積約30Å至50Å的鈦層,在鈦層上沉積約15Å至約40Å的第一氮化鈦層,在約700℃至約850℃的溫度下對基板進行退火,退火後在第一氮化鈦層上沉積約15Å至約40Å的第二氮化鈦層,在第二氮化鈦層上沉積釕位元線金屬層,在約550度至約650度的溫度下對位元線金屬層進行退火,以及在退火期間將位元線金屬層在氫基環境中浸泡約3分鐘到約6分鐘。

Description

用於使動態隨機存取記憶體位元線金屬平滑的方法和設備
本揭示內容的實施方式涉及電子元件和電子元件製造領域。更特定地,本揭示內容的實施方式提供包括具有平滑頂表面的位元線的電子元件及其形成方法。
現代積體電路的導電互連層通常具有非常細的間距和高密度。最終形成積體電路的金屬互連層的前體金屬薄膜中的單個小缺陷可能被定位成嚴重損害積體電路的操作完整性。位元線堆疊沉積存在許多潛在問題。可能會由於在形成硬掩模時經歷的高沉積溫度而發生金屬和氮化矽硬掩模的表面反應。由於矽進入位元線以及金屬原子進入氮化矽硬掩模的相互擴散,位元線電阻會增大。此外,由於形成期間的高溫導致金屬表面粗糙,因此可能難以使用晶粒生長金屬。
因此,發明人提供了一種用於使位元線金屬的頂表面平滑的方法和設備。
本文提供了用於使位元線金屬的頂表面平滑的方法和設備。
在一些實施方式中,一種使記憶體結構的位元線金屬的頂表面平滑的方法可包括:在基板上的多晶矽層上沉積約30Å至約50Å的鈦層;在所述鈦層上沉積約15Å至約40Å的第一氮化鈦層;在約700℃至約850℃的溫度下對基板進行退火;在退火後在所述第一氮化鈦層上沉積約15Å至約40Å的第二氮化鈦層;在所述第二氮化鈦層上沉積釕位元線金屬層;在約550℃至約650℃的溫度下對所述位元線金屬層進行退火;和在退火期間將所述位元線金屬層在氫基環境中浸泡約3分鐘到約6分鐘。
在一些實施方式中,所述方法可進一步包括:在約350℃至約400℃的沉積溫度下在所述位元線金屬層上沉積蓋層,和在高於約500℃的沉積溫度下在所述蓋層上沉積硬掩模層,其中所述蓋層包括氮化矽或碳氮化矽中的一種或多種,其中所述蓋層為約30Å至約50Å,其中通過化學氣相沉積(CVD)或原子層沉積(ALD)製程來沉積所述蓋層,其中所述硬掩模層包括氮化矽,其中使用低壓化學氣相沉積(LPCVD)製程來沉積所述硬掩模層,在低於約400℃的沉積溫度下在所述位元線金屬層上沉積硬掩模層,其中使用低壓化學氣相沉積(LPCVD)製程來沉積所述硬掩模層,並且/或者其中所述位元線金屬層具有粗糙度均方根(RMS)為1.15nm或更小的頂表面。
在一些實施方式中,一種形成記憶體結構的方法可包括:在基板上的多晶矽層上形成阻擋金屬層;在約700℃至約850℃的溫度下對所述阻擋金屬層進行退火;在所述阻擋金屬層上形成阻擋層;在所述阻擋層上沉積位元線金屬層;在約550℃至約650℃的溫度下對所述位元線金屬層進行退火;和在退火期間將所述位元線金屬層在氫基環境中浸泡約3分鐘到約6分鐘。
在一些實施方式中,所述方法可進一步包括:其中所述阻擋金屬層是形成在所述多晶矽層上的約30Å至約50Å的鈦層和形成在所述鈦層上的約15Å至約40Å的氮化鈦層,其中對所述阻擋金屬層進行退火在所述多晶矽層上形成矽化鈦層,其中所述阻擋層是約15Å至約40Å的氮化鈦層,其中所述位元線金屬層是具有粗糙度均方根(RMS)為1.15nm或更小的頂表面的晶粒生長金屬層,在約350℃至約400℃的沉積溫度下使用化學氣相沉積(CVD)或原子層沉積(ALD)製程在所述位元線金屬層上形成蓋層,且在高於約500℃的沉積溫度下使用低壓化學氣相沉積(LPCVD)製程在所述蓋層上形成硬掩模層,其中所述蓋層為約30Å至約50Å,並且/或者在低於約400℃的沉積溫度下使用低壓化學氣相沉積(LPCVD)製程在所述位元線金屬層上沉積硬掩模層。
在一些實施方式中,一種使記憶體結構的位元線金屬的頂表面平滑的方法可包括:使用電漿氣相沉積(PVD)腔室在基板上的多晶矽層上沉積約30Å至約50Å的鈦層;在約700℃至約850℃的溫度下對所述基板進行退火,在所述鈦層的沉積和所述基板的退火之間不破壞真空;在退火後在所述鈦層上沉積約15Å至約40Å的氮化鈦層;在所述氮化鈦層上沉積釕位元線金屬層;在約550度至約650度的溫度下對所述位元線金屬層進行退火;和在退火期間將所述位元線金屬層在氫基環境中浸泡約3分鐘至約6分鐘,使得所述位元線金屬的頂表面具有1.15nm或更小的粗糙度均方根(RMS)。
在一些實施方式中,所述方法可進一步包括:在約350℃至約400℃的沉積溫度下在所述位元線金屬層上沉積蓋層並在高於約500℃的沉積溫度下在所述蓋層上沉積硬掩模層,或在低於約400℃的沉積溫度下在所述位元線金屬層上沉積硬掩模層。
下面揭示了其他和進一步的實施方式。
提供了位元線堆疊和用於形成具有減小的電阻和位元線表面粗糙度的位元線堆疊的方法。本揭示內容的一個或多個實施方式有利地解決了儘管有縮小節點的需要但仍降低電阻率的問題。在一些實施方式中,通過提供與現有位元線金屬的更清潔的介面以及通過降低位元線金屬的表面粗糙度來降低位元線的電阻率。本揭示內容的一些實施方式有利地提供了以下的一種或多種:在位元線金屬的選擇中的靈活性;氮化矽硬掩模沉積的溫度的靈活性;確保清潔的金屬-介電質介面從而產生較低的電阻率;或最小化或減弱高溫氮化矽硬掩模沉積腔室被新位元線金屬污染的風險。
本揭示內容的一些實施方式提供使用蓋層的低溫沉積方法,以當選擇的金屬表現出晶粒生長特性時防止位元線金屬表面的粗糙化。在一些實施方式中,使用高密度無孔薄膜在升高的溫度下充當良好的擴散阻擋物。一些實施方式提供介電材料,例如氮化矽(SiN)或碳氮化矽(SiCN),以充當蓋薄膜以通過充當位元線金屬和SiN硬掩模的良好擴散阻擋物來最小化或減弱對RC時間常數的不利影響。一些實施方式包括在沉積晶粒生長金屬之前對金屬層進行退火以降低晶粒生長金屬的表面粗糙度,從而降低電阻。一些實施方式包括對用於位元線金屬層的晶粒生長材料進行退火以降低表面粗糙度同時保持低電阻率。RC時間常數是與通過電阻器將電容器充電至完全充電的一百分比或將電容器放電至初始電壓的一部分相關的時間。RC時間常數等於電路電阻和電路電容的乘積。本揭示內容的一些實施方式有利地提供低溫(例如,<500℃)的沉積製程。一些實施方式提供與下層的位元線金屬相容的沉積製程以最小化或減弱薄膜沉積期間的表面反應。
本揭示內容的一個或多個實施方式通常提供包括由薄膜耐熔金屬(例如,鎢)形成的一個或多個低電阻率特徵的結構,如可以在位元線結構和/或閘極堆疊中實施。一些實施方式包括用於形成位元線堆疊的方法。舉例來說,根據本揭示內容實施方式形成的位元線堆疊結構可以是記憶體型半導體元件,例如DRAM型積體電路。
圖1圖示了諸如可以在DRAM記憶體中使用的一個電晶體一個電容器單元的示意性電路圖100。圖1中描繪的記憶體單元包括存儲電容器110和選擇電晶體120。選擇電晶體120形成為場效應電晶體並且具有第一源極/汲極電極121和第二源極/汲極電極123,有源區122佈置在它們之間。在有源區122上方的是閘極絕緣層或介電層124(通常是熱生長的氧化物)、和閘極電極/金屬125(在記憶體元件中稱為字線),它們一起充當平板電容器並且可以影響有源區122中的電荷密度,以便在第一源極/汲極電極121和第二源極/汲極電極123之間形成或阻斷電流傳導溝道。
選擇電晶體120的第二源極/汲極電極123經由金屬線114連接到存儲電容器110的第一電極111。存儲電容器110的第二電極112依次連接到電容器極板,所述電容器極板可以是DRAM記憶體單元佈置的存儲電容器所公共的。存儲電容器110的第二電極112可經由金屬線115連接到電接地。選擇電晶體120的第一源極/汲極電極121進一步連接到位元線116,以便以電荷的形式存儲在存儲電容器110中的資訊可被寫入和讀出。寫入或讀出操作經由字線117或選擇電晶體120的閘極電極125和連接到第一源極/汲極電極121的位元線116來控制。通過施加電壓以在第一源極/汲極電極121和第二源極/汲極電極123之間的有源區122中產生電流傳導溝道來發生寫入或讀出操作。
圖2圖示根據本揭示內容的一個或多個實施方式的記憶體元件200的一部分。圖3圖示用於形成圖2中圖示的記憶體元件200的示例性處理方法300。本領域技術人員將認識到附圖中圖示的薄膜堆疊是記憶體元件的示例性部分(位元線部分)。參考圖2和圖3,記憶體元件200的形成包括在操作310中提供基板210,可在基板210上形成薄膜堆疊205。如在說明書和所附申請專利範圍中使用的,術語「提供」是指使基板可用於處理(例如,放置在處理腔室中)。
如在說明書和所附申請專利範圍中所使用的,術語「基板」是指製程作用於其上的表面或表面的一部分。對基板的提及可僅指基板的一部分,除非上下文另有明確指示。此外,提及在基板上沉積可以指裸基板和在其上沉積或形成有一個或多個薄膜或特徵的基板。本文所用的「基板」是指在製造製程期間在其上執行薄膜處理的任何基板或形成在基板上的材料表面。例如,可以在其上執行處理的基板表面包括諸如矽、氧化矽、應變矽、絕緣體上矽(SOI)、碳摻雜氧化矽、非晶矽、摻雜矽、鍺、砷化鎵、玻璃、藍寶石之類的材料,以及任何其他材料,諸如金屬、金屬氮化物、金屬合金和其他導電材料,這取決於應用。基板包括但不限於半導體晶圓。基板可暴露於預處理製程以拋光、蝕刻、還原、氧化、羥基化、退火和/或烘烤基板表面。除了直接在基板的表面上進行薄膜處理,在本揭示內容中,所揭示的任何薄膜處理步驟也可以在形成在基板上的下層上執行,如下文更詳細揭示的,並且術語「基板表面」旨在包括上下文所指示的下層。因此,例如,當薄膜/層或部分薄膜/層已沉積到基板表面上時,新沉積的薄膜/層的暴露表面成為基板表面。
在一些實施方式中,提供的基板210包括薄膜堆疊205,該薄膜堆疊205包括多晶矽層215和位元線金屬層240。在一些實施方式中,提供的基板210包括多晶矽層215,並且位元線金屬層240作為方法300的一部分形成。在一些實施方式中,基板210包括矽晶圓上的氧化物層(未示出)。在一些實施方式中,氧化物層是形成在矽晶圓上的原生氧化物。在一些實施方式中,氧化物層被有意地形成在矽晶圓上並且具有大於原生氧化物薄膜的厚度的厚度。氧化物層可以通過本領域技術人員已知的任何合適的技術形成,包括但不限於熱氧化、電漿氧化和暴露於大氣條件。
在一些實施方式中,在操作310中提供的基板210進一步包括位於多晶矽層215上的阻擋金屬層220(也稱為導電層)。阻擋金屬層220可以是任何合適的導電材料。在一些實施方式中,阻擋金屬層220包括鈦(Ti)、鉭(Ta)、矽化鈦(TiSi)或矽化鉭(TaSi)中的一種或多種。在一些實施方式中,阻擋金屬層220包括鈦。在一些實施方式中,阻擋金屬層220基本上由鈦組成。在一些實施方式中,阻擋金屬層220包括鉭或基本上由鉭組成。在一些實施方式中,阻擋金屬層220包括矽化鈦或基本上由矽化鈦組成。在一些實施方式中,阻擋金屬層220包括矽化鉭或基本上由矽化鉭組成。如以這種方式使用的,術語「基本上由……組成」是指主題薄膜以原子為基礎包括大於或等於約95%、98%、99%或99.9%的所述元素或組合物。例如,基本上由鈦組成的阻擋金屬層220具有沉積為大於或等於約95%、98%、99%或99.5%的鈦的薄膜。
在一些實施方式中,在操作310中提供的基板210進一步包括在導電層(阻擋金屬層220)上的阻擋層230。阻擋層230可形成在阻擋金屬層220與位元線金屬層240之間。在一些實施方式中,方法300在操作310之前包括一操作,在該操作中將位元線金屬層240形成在阻擋層230上。阻擋層230可以是任何合適的阻擋層材料。在一些實施方式中,阻擋層230包括阻擋金屬層220的氮化物或氧化物中的一種或多種。在一些實施方式中,阻擋層230基本上由阻擋金屬層220的氮化物組成。例如,基本上由氮化鈦組成的阻擋層230意味著薄膜中鈦和氮原子的總和以原子為基礎構成所沉積的阻擋層230的大於或等於約95%、98%、99%或99.5%。
在一些實施方式中,阻擋金屬層220包括鈦(Ti)並且阻擋層230包括氮化鈦(TiN)。在一些實施方式中,阻擋金屬層220基本上由鈦組成並且阻擋層230基本上由氮化鈦組成。在一個或多個實施方式中,阻擋金屬層220包括選自鈷(Co)、銅(Cu)、鎳(Ni)、釕(Ru)、錳(Mn)、銀(Ag)、金(Au)、鉑(Pt)、鐵(Fe)、鉬(Mo)、銠(Rh)、鈦(Ti)、鉭(Ta)、矽(Si)或鎢(W)的一種或多種的金屬。在一個或多個特定實施方式中,阻擋金屬層220(導電材料)包括鈦(Ti)、銅(Cu)、鈷(Co)、鎢(W)或釕(Ru)中的一種或多種。在一些實施方式中,阻擋層230包括阻擋金屬層220中的金屬的氮化物、氧氮化物、碳氮化物或氧碳氮化物。在一些實施方式中,阻擋金屬層220包括鉭或矽化鉭(或基本上由鉭或矽化鉭組成),並且阻擋層230包括氮化鉭(或基本上由氮化鉭組成)。在一些實施方式中,阻擋金屬層220包括鈦或矽化鈦(或基本上由鈦或矽化鈦組成),並且阻擋層230包括氮化鈦(或基本上由氮化鈦組成)。
在一些實施方式中,位元線金屬層240被包括在方法300的操作310中提供的基板中。位元線金屬層240可以通過本領域技術人員已知的任何合適的技術來沉積。在一些實施方式中,位元線金屬層240包括鎢(W)、釕(Ru)、銥(Ir)、鉑(Pt)、銠(Rh)或鉬(Mo)中的一種或多種。在一些特定實施方式中,位元線金屬層240包括釕或鎢中的一種或多種或基本上由釕或鎢中的一種或多種組成。釕需要不同的處理才能在位元線金屬層中取代鎢。鎢通常具有比釕更低的表面粗糙度和電阻率。發明人已發現如下論述的方法以改善釕的表面粗糙度同時保持低電阻率以允許釕替代鎢。可改變位元線金屬層240的厚度。在一些實施方式中,位元線金屬層240的厚度在約100Å至約300Å的範圍內,或在約120Å至約250Å的範圍內,或在約140Å至約200Å的範圍內,或在約160Å至約180Å的範圍內。可以通過本領域技術人員已知的任何合適的技術來沉積位元線金屬層240。在一些實施方式中,通過化學氣相沉積、原子層沉積或物理氣相沉積中的一種或多種沉積位元線金屬層240。
在操作320,在位元線金屬層240上形成蓋層250。一些實施方式的蓋層250在比通常用於形成後續硬掩模260層的溫度更低的溫度下沉積。不受任何特定操作理論的束縛,發明人相信較低的沉積溫度最小化蓋層250元素向位元線金屬層240中的擴散。在一些實施方式中,發明人相信蓋層250的低溫沉積最小化位元線金屬層240介面處的晶粒生長,並最小化晶粒尺寸和粗糙度對所得位元線金屬層240的電阻率的影響。
可以通過本領域技術人員已知的任何合適的技術來沉積蓋層250。在一些實施方式中,通過化學氣相沉積或原子層沉積中的一種或多種沉積蓋層250。一些實施方式的蓋層250包括與後續硬掩模260相同的化合物。在一些實施方式中,蓋層250包括氮化矽、碳氮化矽或碳化矽中的一種或多種。在一些實施方式中,蓋層250基本上由氮化矽組成。在一些實施方式中,蓋層250基本上由碳氮化矽組成。在一些實施方式中,蓋層250基本上由碳化矽組成。可以改變蓋層250的厚度以最小化硬掩模260的高溫形成的影響。在一些實施方式中,蓋層250的厚度在約30Å到約50Å的範圍內。可以控制蓋層250的沉積溫度以例如保持正在形成的元件的熱預算。在一些實施方式中,在低於或等於約500℃、或約450℃、或約400℃、或約350℃、或約300℃的溫度下形成蓋層250。在一些實施方式中,在約350℃至約550℃的範圍內或約400℃至約500℃的範圍內的溫度下形成蓋層250。
在操作330,在蓋層250上形成硬掩模260。一些實施方式的硬掩模260在溫度高於約500℃、約600℃、約650℃、約700℃或約750℃的爐中形成。在一些實施方式中,硬掩模260包括與蓋層250相同的成分。在一些實施方式中,蓋層250和硬掩模260包括氮化矽、氧化矽或氮化矽或基本上由氮化矽、氧化矽或氮化矽組成。在一些實施方式中,硬掩模260具有與蓋層250不同的密度。在一些實施方式中,硬掩模260具有與硬掩模260不同的孔隙率。在一些實施方式中,硬掩模260具有與蓋層250不同的沉積溫度。
在一些實施方式中,位元線金屬層240包括鎢或基本上由鎢組成,並且蓋層250或硬掩模260中的一個或多個包括氮化矽或基本上由氮化矽組成。在一些實施方式中,位元線金屬層240包括釕或基本上由釕組成,並且蓋層250或硬掩模260中的一個或多個包括氧化矽或氮化矽或基本上由氧化矽或氮化矽組成。在一些實施方式中,基本上防止硬掩模260的元素遷移到位元線金屬層240中。例如,如果硬掩模260包括矽和氮原子,則基本上防止矽或氮原子遷移到位元線金屬層240中。如以此方式使用時,術語「基本上防止」是指少於或等於約10%或5%的硬掩模260元素通過蓋層250遷移到位元線金屬層240中。
發明人已經發現,當在形成蓋層250之前對晶粒生長金屬進行退火以降低電阻時,退火會使下面的阻擋金屬層220矽化。此外,矽擴散到阻擋層230中。由晶粒生長金屬的退火引起的附加應力使阻擋層230的表面232破裂。當位元線金屬層240的晶粒生長金屬生長在阻擋層230的破裂表面上時,阻擋層230的破裂表面使得位元線金屬層240也具有粗糙化的頂表面242。位元線金屬層240的頂表面242的粗糙度直接影響位元線金屬層240的電阻率。發明人發現通過在形成阻擋層230之前對阻擋金屬層220進行退火,由位元線金屬層240的晶粒生長金屬的退火引起的矽化影響顯著降低或減弱,從而允許位元線金屬層240具有更光滑的頂表面242,降低電阻率。
圖4是形成具有平滑位元線金屬層240的薄膜堆疊的方法400。在操作402,在基板210上的多晶矽層215上形成阻擋金屬層220。在一些實施方式中,阻擋金屬層220是通過首先沉積約30Å至約50Å的導電材料502(例如,鈦、鉭等),然後沉積約15Å至約40Å的氧阻擋層504來形成(參見圖5的示圖500)。在使用用於沉積和退火的不同腔室的製程中,當在腔室之間傳送時,基板210暴露於大氣。氧阻擋層504(例如,氮化鈦、氮化鉭等)防止導電材料502在基板210被傳送時氧化。在一些實施方式中,如圖6所示的集成工具600可用於提供在沉積和退火製程之間沒有空氣中斷的處理。在使用集成群集工具600的實施方式中,可以去除氧阻擋層504沉積製程,因為基板從不暴露於大氣並且沉積的導電材料502不會被氧化。
在操作404,阻擋金屬層220在約700℃到約850℃的溫度下退火。溫度可以根據阻擋金屬層220的成分而變化。在阻擋金屬層220的退火期間,導電材料502被矽化並且氧阻擋層504可以使矽移動穿過氧阻擋層504,破壞表面506。相對於沒有阻擋金屬層退火製程的約為2.2 nm的表面粗糙度RMS,阻擋金屬層220的退火導致釕位元線金屬層具有約為1.7nm的改進的表面粗糙度RMS(均方根)(用原子力顯微鏡(AFM)測量)。在操作406,在阻擋金屬層220上形成阻擋層230。阻擋層230的厚度可以是約15Å到約40Å。表面506上的缺陷可被阻擋層230的沉積所遮擋,有助於降低粗糙度和電阻率。阻擋層230可包括例如在阻擋金屬層220中使用的導電材料502的氮化物變體。
在操作408,位元線金屬層240形成在阻擋層230上。位元線金屬層240包括晶粒生長金屬,諸如但不限於釕,其使用圖9的方法900中所描繪的氫退火製程生長在阻擋層230的表面上。為簡潔起見,在方法900中使用釕作為示例晶粒生長金屬材料,但不意味著限制。在方塊902中,釕位元線金屬層沉積在沉積腔室中的基板上。沉積腔室可以包括物理沉積氣相腔室、化學氣相沉積腔室或原子層沉積腔室等。在一些實施方式中,釕位元線金屬層的厚度可以從約100Å到約300Å。在一些實施方式中,釕位元線金屬層的厚度可以為約200Å。
在方塊904中,在沉積製程之後,基板被傳送至退火腔室,諸如例如快速熱處理(RTP)腔室。在方塊906中,然後在約550℃到約650℃的溫度下對基板進行退火。在方塊908中,在退火製程期間,將基板浸泡在氫基環境中約3分鐘到約6分鐘。氫基環境由氫氣和/或氫自由基提供。方法900的氫退火製程以較慢的動力學促進釕位元線金屬層的主要是水準生長的晶粒生長,其產生釕位元線金屬層的較低的電阻率和更平滑的頂表面。因為氫退火製程的動力學較慢,所以使用較長的退火時間。方法900的氫退火製程進一步將釕位元線金屬層表面粗糙度從1.7nm的RMS(見上文,使用阻擋金屬層退火製程的RMS改進)改進到1.15nm或更小的RMS。在一些實施方式中,釕位元線金屬層在550℃下退火約4分鐘以產生約1.1nm的表面粗糙度RMS以及約5.55歐姆/cm 2的薄層電阻率(Rs)。在一些實施方式中,釕位元線金屬層在600℃下退火約5分鐘以產生約1.15nm的表面粗糙度RMS和約5.5歐姆/cm 2的Rs。較長的浸泡持續時間有助於降低Rs,同時保持表面平滑度。發明人已經發現,減少浸泡持續時間可能降低表面粗糙度,但以增加Rs為代價。類似地,增加浸泡持續時間可能會提高Rs,但以增加表面粗糙度為代價。選擇平衡以在可接受的表面粗糙度RMS值下產生可接受的Rs值。
與典型的氮或氬退火製程相比,氫退火製程具有提高20%至30%的頂表面平滑度,同時仍保持氮或氬退火製程的電阻率(Rs)水準。通過高能退火製程獲得更好的晶粒生長以保持低電阻率,並且氫環境提供更平滑的頂表面。更長的浸泡持續時間(與氮或氬退火製程相比)允許更慢的晶粒生長,從而保持低電阻率和更平滑的頂表面。長持續時間(例如,7分鐘或更長)高於700℃的溫度會降低Rs值,但以增加表面粗糙度為代價(例如,RMS為1.4 nm)。通過改變退火製程的三個主要參數——持續時間、溫度和環境氣體,可以獲得不同水準的Rs和表面平滑度。
在操作410,可以可選地在約350℃到約400℃的溫度下在位元線金屬層240上形成蓋層250。低製程溫度有助於保持薄膜堆疊205的熱預算並降低位元線金屬層表面的粗糙度。發明人已發現,如果溫度太低,則蓋層250的密度不夠,如果溫度太高,則位元線金屬層表面粗糙度增加。溫度還取決於位元線金屬層材料並相應地進行調整。在操作412,如上所述,在約650℃的溫度下在蓋層250(當存在時)上形成硬掩模260。如果不存在蓋層,則硬掩模260可以在低於400℃的溫度下形成以保持薄膜堆疊205的熱預算。當蓋層250不存在時,用於形成硬掩模260的較低溫度是由於增加的沉積時間(例如,硬掩模可以是約1350Å厚)和較低的硬掩模260密度而導致的折衷。
本文描述的在各別處理腔室中執行的方法也可以在群集工具中執行,例如,下面關於圖6描述的群集工具600或集成工具。使用群集工具600的優點在於:沒有真空中斷,沉積和處理之間沒有實質性的製程滯後。群集工具600的示例包括可從加利福尼亞州聖克拉拉市的應用材料公司獲得的ENDURA®集成工具。然而,這裡描述的方法可以使用具有合適處理腔室的其他群集工具或在其他合適的處理腔室中實施。例如,在一些實施方式中,上面討論的本發明方法可以有利地在群集工具中執行,從而在製程之間沒有真空破壞。例如,減弱真空破壞可以限制或防止製程之間的基板污染(氧化)。
圖6是被配置用於基板製造(例如,多晶矽插塞(poly plug)後製造)的群集工具600的示意圖。群集工具600包括一個或多個真空傳送模組(VTM;圖6中所示的VTM 601和VTM 602)、前端模組604、多個處理腔室/模組606、608、610、612、614、616和618以及製程控制器(控制器620)。在具有多於一個VTM的實施方式中,例如圖6中所示,可以提供一個或多個通過腔室(pass-through chamber)以促進從一個VTM到另一VTM的真空傳送。在與圖6所示一致的實施方式中,可以提供兩個通過腔室(例如,通過腔室640和通過腔室642)。前端模組604包括裝載埠622,其被配置為接收例如來自FOUP(前開式標準艙)或其他合適的基板容納盒或載體的一個或多個基板,這些基板將使用群集工具600進行處理。裝載埠622可包括三個裝載區624a-624c,其可用於裝載一個或多個基板。然而,可以使用更多或更少的裝載區。
前端模組604包括大氣傳送模組(ATM) 626,其用於傳送已裝載到裝載埠622中的基板。更特定地,ATM 626包括一個或多個機械臂628(以虛線示出),被配置為通過將ATM 626連接到裝載埠622的門635(以虛線示出)將基板從裝載區624a-624c傳送至ATM 626。每個裝載埠通常有一個門(624a-624c)以允許基板從相應的裝載埠傳送至ATM 626。機械臂628還被配置為通過將ATM 626連接到氣鎖630a、630b的門632(以虛線示出,每個用於每個氣鎖)將基板從ATM 626傳送至氣鎖630a、630b。氣鎖的數量可多於或少於兩個,但僅出於說明目的,示出了兩個氣鎖(630a和630b),每個氣鎖都具有門以將氣鎖連接到ATM 626。
在控制器620的控制下,氣鎖630a、630b可以保持在大氣壓環境或真空壓力環境中,並且用作用於正被傳送至VTM 601、602或正從VTM 601、602傳送的基板的中間或臨時保持空間。VTM 601包括機械臂638(以虛線示出),其被配置為在不破壞真空的情況下,即在保持VTM 602和多個處理腔室606、608和通過腔室640和642內的真空壓力環境的同時,將基板從氣鎖630a、630b傳送至多個處理腔室606、608中的一個或多個,或傳送至一個或多個通過腔室640和642。VTM 602包括機械臂638 (以虛線示出),其被配置為在不破壞真空的情況下,即在保持VTM 602和多個處理腔室606、608、610、612、614、616和618內的真空壓力環境的同時,將基板從氣鎖630a、630b傳送至多個處理腔室606、608、610、612、614、616和618中的一個或多個。在某些實施方式中,可以省略氣鎖630a、630b,並且控制器620可被配置為將基板直接從ATM 626移動到VTM 602。
門634,例如狹縫閥門,將每個相應的氣鎖630a、630b連接到VTM 601。類似地,門636,例如狹縫閥門,將每個處理模組連接到相應的處理模組所耦接到的VTM(例如,VTM 601或VTM 602)。多個處理腔室606、608、610、612、614、616和618被配置為執行通常與本文所述的多晶矽插塞後基板製造相關聯的一個或多個製程。
控制器620控制群集工具600的整體操作並且包括記憶體621以存儲與群集工具600的操作相關的資料或命令/指令。例如,控制器620分別控制ATM 626、VTM 601、VTM 602的機械臂628、638、639,用於將基板傳送進出VTM 601以及在VTM 601和VTM 602之間傳送基板。控制器620控制門632、634、636的打開和關閉,並控制氣鎖630a、630b的壓力,例如根據基板傳送製程的需要維持氣鎖630a、630b內的大氣壓力/真空壓力環境。控制器620還控制各個處理腔室606、608、610、612、614、616和618的操作以執行與其相關聯的操作,如下文更詳細描述的。
圖7是使用群集工具600執行一個或多個DRAM位元線堆疊製程、多晶矽插塞後製造的方法。為了說明性目的,圖8示出了包括多晶矽插塞802的例如已在群集工具600外部在基板800上形成多晶矽插塞802之後的基板800的一部分的截面圖。在執行圖7的方法之前,基板800可以經由裝載區624a-624c中的一個或多個被裝載到裝載埠622中。在控制器620的控制下,ATM 626的機械臂628可將具有多晶矽插塞802的基板800從裝載區624a傳送至ATM 626。
控制器620可確定氣鎖630a、630b中的至少一個是否處於大氣壓環境,這取決於氣鎖630a、630b的一個或兩個是否正在被使用。出於說明的目的,假設僅氣鎖630a正在被使用。如果控制器620確定氣鎖630a處於大氣壓環境下,則控制器620可以打開將ATM 626連接到氣鎖630a的門(632的一部分)。相反,如果控制器620確定氣鎖630a不處於大氣壓環境,則控制器620可以將氣鎖630a內的壓力調節到大氣壓環境(例如,經由可操作地連接到氣鎖630a、630b並由控制器620控制的壓力控制閥),並且可以重新檢查氣鎖630a內的壓力。控制器可指示機械臂628將基板800從ATM 626傳送至氣鎖630a,關閉門632,並將氣鎖630a內的壓力調節至真空壓力環境,例如匹配或基本上匹配VTM 601內部的真空壓力環境。
控制器620可以確定氣鎖630a是否處於真空壓力環境。如果控制器620確定氣鎖630a處於真空壓力環境,則控制器可以打開將VTM 601連接到氣鎖630a的門634。相反,如果控制器620確定氣鎖630a不處於真空壓力環境,則控制器620可以將氣鎖630a內的壓力調節到真空壓力環境(例如,經由可操作地連接到氣鎖630a、630b並由控制器620控制的壓力控制閥),並重新檢查氣鎖630a內的壓力。
控制器620使用對處理腔室的直接控制或替代地通過控制與處理腔室和群集工具600相關聯的電腦(或控制器)來控制群集工具600的操作。在操作中,控制器620使得能夠從各個腔室和系統收集資料和回饋以優化群集工具600的性能。控制器620通常包括中央處理單元(CPU)619、記憶體621和支援電路625。CPU 619可以是可用於工業環境的任何形式的通用電腦處理器。支援電路625常規地耦接到CPU 619並且可以包括快取記憶體、時鐘電路、輸入/輸出子系統、電源等。諸如上述方法的軟體常式可存儲在記憶體621中,並且當由CPU 619執行時,將CPU 619轉換為專用電腦(控制器620)。軟體常式還可以由遠離群集工具600的第二控制器(未示出)存儲和/或執行。
記憶體621是包含指令的電腦可讀存儲媒體的形式,當由CPU 619執行時,促進半導體製程和設備的操作。記憶體621中的指令為程式產品的形式,例如實現本原理的方法的程式。程式碼可以符合多種不同程式設計語言中的任何一種。在一個示例中,本揭示內容可以實現為存儲在電腦可讀存儲媒體上以供電腦系統使用的程式產品。程式產品的程式定義了各方面的功能(包括這裡描述的各方法)。示例性電腦可讀存儲媒體包括但不限於:其上永久存儲資訊的不可寫存儲媒體(例如,電腦內的唯讀記憶體元件,例如可由CD-ROM驅動器讀取的CD-ROM盤、快閃記憶體、ROM晶圓、或任何類型的固態非揮發性半導體記憶體);和其上存儲可更改的資訊的可寫存儲媒體(例如,軟碟機或硬碟驅動器中的軟碟或任何類型的固態隨機存取半導體記憶體)。這種電腦可讀存儲媒體在承載指導本文所述方法的功能的電腦可讀指令時是本原理的方面。
在700,控制器620指示機械臂638將基板800從氣鎖630a通過門634傳送至VTM 601並關閉門634。或者,門634可以保持打開,例如,以在群集工具600內完成處理後接收出站基板。在702處,控制器620指示機械臂638將基板800傳送至一個或多個處理腔室,從而可以完成基板的製造-即,在基板800上的多晶矽插塞802頂上完成位元線堆疊製程。例如,在702,控制器620可以指示機械臂638打開對應於處理腔室606的門636。一旦打開,控制器620就可以指示機械臂638將基板800傳送(不破壞真空,即在處理腔室606、608、610、612和614之間傳送基板800時,在VTM 601和VTM 602內保持真空壓力環境)到預清潔腔室(例如,處理腔室606)。處理腔室606可用於執行一個或多個預清潔製程以去除可能存在於基板800上的污染物,例如可存在於基板800上的原生氧化物。一種這樣的預清潔腔室是可從加利福尼亞州聖克拉拉市的應用材料公司商購獲得的SiCoNi 處理工具。
接下來,在704,控制器620打開門636並指示機械臂638將基板800傳送至下一個處理腔室。例如,在704,控制器620可以指示機械臂638在不破壞真空的情況下將基板800從預清潔腔室傳送至阻擋金屬沉積腔室。例如,控制器620可以指示機械臂638在真空下將基板從處理腔室606傳送至例如處理腔室608。處理腔室608被配置為在基板800上執行阻擋金屬沉積製程(例如,在清潔的基板800和多晶矽栓塞802的頂上沉積阻擋金屬804)。阻擋金屬可以是鈦(Ti)或鉭(Ta)中的一種。
接下來,在706,控制器620可以指示機械臂638在不破壞真空的情況下將基板800從阻擋金屬沉積腔室傳送至阻擋層沉積腔室或退火腔室。如果基板800被傳送至退火腔室,則基板800將被帶回阻擋金屬沉積腔室以進行防氧化沉積(例如阻擋金屬的氮化物變體)。在阻擋金屬沉積腔室之後,基板800被傳送至阻擋層沉積腔室。例如,控制器620可以指示機械臂638在真空下將基板從處理腔室608傳送至通過腔室640、642中的任一個,此時VTM 602內部的機械臂639可以拾取基板800並將基板800移動到例如處理腔室610。處理腔室610被配置為在基板800上執行阻擋層沉積製程(例如,以在阻擋金屬804頂上沉積阻擋層806)。阻擋層可以是氮化鈦(TiN)、氮化鉭(TaN)或氮化鎢(WN)中的一種。
接下來,在708處,控制器620可以指示機械臂639在不破壞真空的情況下將基板800從處理腔室610傳送至例如處理腔室612。處理腔室612被配置為在基板800上執行位元線金屬沉積製程(例如,在706處沉積的阻擋層806頂上沉積位元線金屬層808)。位元線金屬可以是鎢(W)、鉬(Mo)、釕(Ru)、銥(Ir)或銠(Rh)中的一種。接下來,在710,控制器620可以指示機械臂639在不破壞真空的情況下將基板800從處理腔室612傳送至例如處理腔室614。處理腔室614被配置為在基板800上執行硬掩模沉積製程(例如,在708處沉積的位元線金屬層808頂上沉積硬掩模層810)。硬掩模可以是氮化矽(SiN)、氧化矽(SiO)或碳化矽(SiC)中的一種。
在一些實施方式中,可以在沉積阻擋層806之前或之後在基板800上執行退火製程,如在705處所示。退火製程可以是任何合適的退火製程,例如快速熱處理(RTP)退火。例如,在將基板800從處理腔室608傳送至處理腔室610之前,可先將基板800傳送至處理腔室616。處理腔室616被配置為對基板800執行退火製程。在退火製程之後,例如使用機械臂639可使包括阻擋層806的經退火的基板800在真空下從退火腔室(例如,處理腔室616)傳送到阻擋層沉積腔室(例如,處理腔室610)。
替代地或組合地,可以在位元線金屬層808的沉積之後並且於在位元線金屬層808的頂上沉積硬掩模層810之前在基板800上執行退火製程,如在709a所示。例如,在將基板800從處理腔室612傳送至處理腔室614之前,可以首先將基板800傳送至處理腔室616(即,退火腔室)。可以在上面沉積有位元線金屬層808的基板800上執行退火製程,或者如果之前已經執行了705處的退火,則可以執行另一退火製程,如上所述。在其中在709a執行退火製程的一些實施方式中,經退火的基板800可被傳送到另一處理腔室以在位元線金屬層808上沉積可選蓋層809,如在709b所示。例如,可例如使用機械臂639將包括位元線金屬層808的經退火的基板800在真空下從退火腔室(例如,處理腔室616)傳送到蓋層沉積腔室(例如,處理腔室618),以在經退火的位元線金屬層808的頂上沉積蓋層。
在一些實施方式中,在沉積位元線金屬之後,一些金屬例如釕(Ru)是晶粒生長材料。發明人已經觀察到,隨後在這種位元線金屬頂上在高溫下沉積硬掩模層將不期望地導致較差的表面粗糙度。發明人已經發現,通過在沉積硬掩模層(在沉積低溫蓋層之後沉積硬掩模層)之前對位元線金屬層進行氫退火,可以有利地改善位元線金屬層的表面粗糙度。通過在集成工具(例如,群集工具600)中執行以上序列中的每一個,進一步有利地避免了在用於晶粒生長的退火期間位元線金屬的氧化。
也可以在基板800上執行這裡沒有描述的附加製程,或者可以省略這裡描述的一些製程。
在與處理腔室608、610、612和614 (以及處理腔室616、618,如果使用的話)相關聯的上述製程已經在基板800上執行之後,基板800從VTM 602傳送回裝載埠622,例如,使用VTM 602中的機械臂639將基板800傳送至通過腔室640、642,並且使用VTM 601中的機械臂638將基板800從通過腔室640、642傳送到氣鎖630a、630b之一。然後機械臂628可用於將基板800返回到裝載埠622中的FOUP中的空槽。
本文描述的群集工具600和使用方法有利地允許使用者使用單個機器在多晶矽栓塞上執行多個DRAM位元線製程,該機器被配置為在整個DRAM位元線製程中保持真空壓力環境。因此,即使沒有減弱,也降低了在後基板800製造期間在基板上發生氧化的可能性。此外,因為在整個DRAM位元線製程過程中保持真空壓力環境,所以位元線金屬材料的選擇不受金屬的晶粒生長特性的限制。
在描述本文討論的材料和方法的上下文中(特別是在隨附申請專利範圍的上下文中),術語「一」和「所述」以及類似指代的使用被解釋為涵蓋單數和複數,除非本文另有說明或與上下文明顯矛盾。除非本文另有說明,否則本文對數值範圍的引用僅旨在用作單獨提及落入該範圍內的每個單獨值的速記方法,並且將每個單獨值併入說明書中,就好像該值在本文中單獨引用一樣。除非本文另有說明或與上下文明顯矛盾,否則本文所述的所有方法都可以任何合適的順序進行。除非另有聲明,否則本文提供的任何以及所有示例或示例性語言(例如,「諸如」)的使用僅旨在更好地說明材料和方法並且不對範圍構成限制。說明書中的任何語言都不應被解釋為表明任何未要求保護的元素對於所揭示的材料和方法的實踐是必不可少的。
在整個說明書中對「一個實施方式」、「某些實施方式」、「一個或多個實施方式」或「一實施方式」的引用意味著結合實施方式描述的特定特徵、結構、材料或特性包括在本揭示內容的至少一個實施方式中。因此,在整個說明書的各個地方出現諸如「在一個或多個實施方式中」、「在某些實施方式中」、「在一個實施方式中」或「在一實施方式中」之類的短語不一定指代相同的本揭示內容的實施方式。此外,特定特徵、結構、材料或特性可以在一個或多個實施方式中以任何合適的方式組合。
儘管已經參考特定實施方式描述了本文的揭示內容,但是這些實施方式僅是對本揭示內容的原理和應用的說明。本領域技術人員將理解,在不脫離本揭示內容的精神和範圍的情況下,可以對本揭示內容的方法和設備進行各種修改和變化。因此,本揭示內容包括在隨附申請專利範圍及其等同物的範圍內的修改和變化。
根據本原理的實施方式可以在硬體、固件、軟體或其任何組合中實現。實施方式還可以實現為使用一個或多個電腦可讀媒體存儲的指令,其可以由一個或多個處理器讀取和執行。電腦可讀媒體可包括用於以機器可讀的形式存儲或傳輸資訊的任何機構(例如,計算平臺或在一個或多個計算平臺上運行的「虛擬機器」)。例如,電腦可讀媒體可包括任何合適形式的揮發性或非揮發性記憶體。在一些實施方式中,電腦可讀媒體可以包括非暫時性電腦可讀媒體。
雖然前述內容是針對本原理的實施方式,但是在不脫離其基本範圍的情況下可以設計本原理的其他和進一步的實施方式。
100:電路圖 110:存儲電容器 111:第一電極 112:第二電極 114:金屬線 115:金屬線 116:位元線 117:字線 120:選擇電晶體 121:第一源極/汲極電極 122:有源區 123:第二源極/汲極電極 124:介電層 125:閘極電極/金屬 200:記憶體元件 205:薄膜堆疊 210:基板 215:多晶矽層 220:阻擋金屬層 230:阻擋層 232:表面 240:位元線金屬層 242:頂表面 250:蓋層 260:硬掩模 300:方法 310:操作 320:操作 330:操作 400:方法 402:操作 404:操作 406:操作 408:操作 410:操作 412:操作 500:示圖 502:導電材料 504:氧阻擋層 506:破壞表面 600:群集工具 601:VTM 602:VTM 604:前端模組 606:處理腔室 608:處理腔室 610:處理腔室 612:處理腔室 614:處理腔室 616:處理腔室 618:處理腔室 619:CPU 620:控制器 621:記憶體 622:裝載埠 624a:裝載區 624b:裝載區 624c:裝載區 625:支援電路 626:ATM 628:機械臂 630a:氣鎖 630b:氣鎖 632:門 634:門 635:門 636:門 638:機械臂 639:機械臂 640:通過腔室 642:通過腔室 700:步驟 702:步驟 704:步驟 705:步驟 706:步驟 708:步驟 709a:步驟 709b:步驟 710:步驟 800:基板 802:多晶矽插塞 804:阻擋金屬 806:阻擋層 808:位元線金屬層 809:蓋層 810:硬掩模層 900:方法 902:方塊 904:方塊 906:方塊 908:方塊
可以通過參考在附圖中描繪的原理的說明性實施方式來理解上面簡要概述並在下面更詳細論述的本原理的實施方式。然而,附圖僅示出了本原理的典型實施方式並且因此不應被認為是對範圍的限制,因為這些原理可以允許其他同樣有效的實施方式。
圖1描繪了根據本原理的一些實施方式的具有改進特性的DRAM記憶體中的動態儲存裝置器單元的電路圖。
圖2描繪了根據本原理的一些實施方式的薄膜堆疊的截面圖。
圖3是根據本原理的一些實施方式形成薄膜堆疊的方法。
圖4是根據本原理的一些實施方式的形成具有平滑位元線金屬層的薄膜堆疊的方法。
圖5是根據本原理的一些實施方式的阻擋金屬層的截面圖。
圖6是根據本原理的一些實施方式的群集工具的俯視圖。
圖7是根據本原理的一些實施方式的基板製造方法。
圖8是根據本原理的一些實施方式的基板的截面圖。
圖9是根據本原理的一些實施方式的使位元線金屬層的頂表面平滑的方法。
為了便於理解,已在可能的情況下使用了相同的附圖標記來表示附圖共有的相同元件。附圖未按比例繪製並且可能為了清楚起見而被簡化。一個實施方式的元素和特徵可以有益地合併到其他實施方式中,而無需進一步敘述。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
100:電路圖
110:存儲電容器
111:第一電極
112:第二電極
114:金屬線
115:金屬線
116:位元線
117:字線
120:選擇電晶體
121:第一源極/汲極電極
122:有源區
123:第二源極/汲極電極
124:介電層
125:閘極電極/金屬

Claims (20)

  1. 一種使一記憶體結構的一位元線金屬的一頂表面平滑的方法,包括以下步驟:在一基板上的一多晶矽層上沉積30Å至50Å的一鈦層;在該鈦層上沉積15Å至40Å的一第一氮化鈦層;在700℃至850℃的溫度下對該基板進行退火;在退火後在該第一氮化鈦層上沉積15Å至40Å的一第二氮化鈦層;在該第二氮化鈦層上沉積釕位元線金屬層;在550℃至650℃的一溫度下對該位元線金屬層進行退火;和在退火期間將該位元線金屬層在一氫基環境中浸泡3分鐘到6分鐘。
  2. 如請求項1所述的方法,進一步包括以下步驟:在350℃至400℃的一沉積溫度下在該位元線金屬層上沉積一蓋層;和在高於500℃的一沉積溫度下在該蓋層上沉積一硬掩模層。
  3. 如請求項2所述的方法,其中該蓋層包括氮化矽或碳氮化矽中的一種或多種。
  4. 如請求項2所述的方法,其中該蓋層為30Å至50A。
  5. 如請求項2所述的方法,其中通過一化學氣相沉積(CVD)或原子層沉積(ALD)製程來沉積該蓋層。
  6. 如請求項2所述的方法,其中該硬掩模層包括氮化矽。
  7. 如請求項2所述的方法,其中使用一低壓化學氣相沉積(LPCVD)製程來沉積該硬掩模層。
  8. 如請求項1所述的方法,進一步包括以下步驟:在低於400℃的一沉積溫度下在該位元線金屬層上沉積一硬掩模層。
  9. 如請求項8所述的方法,其中使用一低壓化學氣相沉積(LPCVD)製程來沉積該硬掩模層。
  10. 如請求項1所述的方法,其中該位元線金屬層具有粗糙度均方根(RMS)為1.15nm或更小的頂表面。
  11. 一種形成一記憶體結構的方法,包括以下步驟:在一基板上的一多晶矽層上形成一阻擋金屬層;在700℃至850℃的一溫度下對該阻擋金屬層進行退火;在該阻擋金屬層上形成一阻擋層;在該阻擋層上沉積一位元線金屬層;在550℃至650℃的溫度下對該位元線金屬層進行退 火;和在退火期間將該位元線金屬層在一氫基環境中浸泡3分鐘到6分鐘。
  12. 如請求項11所述的方法,其中該阻擋金屬層是形成在該多晶矽層上的30Å至50Å的一鈦層和形成在該鈦層上的15Å至40Å的一氮化鈦層。
  13. 如請求項12所述的方法,其中對該阻擋金屬層進行退火在該多晶矽層上形成一矽化鈦層。
  14. 如請求項11所述的方法,其中該阻擋層是15A至40Å的一氮化鈦層。
  15. 如請求項11所述的方法,其中該位元線金屬層是具有粗糙度均方根(RMS)為1.15nm或更小的一頂表面的一晶粒生長金屬層。
  16. 如請求項11所述的方法,進一步包括以下步驟:在350℃至400℃的一沉積溫度下使用一化學氣相沉積(CVD)或原子層沉積(ALD)製程在該位元線金屬層上形成一蓋層;和在高於500℃的一沉積溫度下使用一低壓化學氣相沉積(LPCVD)製程在該蓋層上形成一硬掩模層。
  17. 如請求項16所述的方法,其中該蓋層為30Å至50A。
  18. 如請求項11所述的方法,進一步包括以下步驟: 在低於400℃的一沉積溫度下使用一低壓化學氣相沉積(LPCVD)製程在該位元線金屬層上沉積一硬掩模層。
  19. 一種使一記憶體結構的一位元線金屬的頂表面平滑的方法,包括以下步驟:使用一電漿氣相沉積(PVD)腔室在一基板上的一多晶矽層上沉積30Å至50Å的一鈦層;在700℃至850℃的一溫度下對該基板進行退火,在該鈦層的沉積和該基板的退火之間不破壞真空;在退火之後在該鈦層上沉積15Å至40Å的一氮化鈦層;在該氮化鈦層上沉積釕位元線金屬層;在550℃至650℃的一溫度下對該位元線金屬層進行退火;和在退火期間將該位元線金屬層在氫基環境中浸泡3分鐘至6分鐘,使得該位元線金屬的頂表面具有1.15nm或更小的一粗糙度均方根(RMS)。
  20. 如請求項19所述的方法,進一步包括以下步驟:在350℃至400℃的一沉積溫度下在該位元線金屬層上沉積一蓋層,並在高於500℃的一沉積溫度下在該蓋層上沉積一硬掩模層;或在低於400℃的一沉積溫度下在該位元線金屬層上沉積一硬掩模層。
TW110142232A 2020-11-12 2021-11-12 用於使動態隨機存取記憶體位元線金屬平滑的方法和設備 TWI803051B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/096,099 2020-11-12
US17/096,099 US11631680B2 (en) 2018-10-18 2020-11-12 Methods and apparatus for smoothing dynamic random access memory bit line metal

Publications (2)

Publication Number Publication Date
TW202236612A TW202236612A (zh) 2022-09-16
TWI803051B true TWI803051B (zh) 2023-05-21

Family

ID=81492427

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110142232A TWI803051B (zh) 2020-11-12 2021-11-12 用於使動態隨機存取記憶體位元線金屬平滑的方法和設備

Country Status (4)

Country Link
JP (1) JP7206355B2 (zh)
KR (1) KR20220064926A (zh)
CN (1) CN114496932A (zh)
TW (1) TWI803051B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI833537B (zh) * 2023-01-04 2024-02-21 南亞科技股份有限公司 製造半導體結構之方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060261441A1 (en) * 2005-05-23 2006-11-23 Micron Technology, Inc. Process for forming a low carbon, low resistance metal film during the manufacture of a semiconductor device and systems including same
US20060273426A1 (en) * 2005-05-17 2006-12-07 Elpida Memory, Inc. Semiconductor device and method for manufacturing semiconductor device
US20110076390A1 (en) * 2009-09-30 2011-03-31 Tokyo Electron Limited Methods for multi-step copper plating on a continuous ruthenium film in recessed features
US20200126844A1 (en) * 2018-10-18 2020-04-23 Applied Materials, Inc. Methods and apparatus for smoothing dynamic random access memory bit line metal

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010225989A (ja) * 2009-03-25 2010-10-07 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び基板処理装置
JP7066929B2 (ja) * 2015-06-05 2022-05-16 東京エレクトロン株式会社 インターコネクトのためのルテニウムメタルによるフィーチャ充填

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060273426A1 (en) * 2005-05-17 2006-12-07 Elpida Memory, Inc. Semiconductor device and method for manufacturing semiconductor device
US20060261441A1 (en) * 2005-05-23 2006-11-23 Micron Technology, Inc. Process for forming a low carbon, low resistance metal film during the manufacture of a semiconductor device and systems including same
US20110076390A1 (en) * 2009-09-30 2011-03-31 Tokyo Electron Limited Methods for multi-step copper plating on a continuous ruthenium film in recessed features
US20200126844A1 (en) * 2018-10-18 2020-04-23 Applied Materials, Inc. Methods and apparatus for smoothing dynamic random access memory bit line metal

Also Published As

Publication number Publication date
CN114496932A (zh) 2022-05-13
KR20220064926A (ko) 2022-05-19
JP7206355B2 (ja) 2023-01-17
JP2022077978A (ja) 2022-05-24
TW202236612A (zh) 2022-09-16

Similar Documents

Publication Publication Date Title
US10903112B2 (en) Methods and apparatus for smoothing dynamic random access memory bit line metal
TWI771622B (zh) 形成記憶體元件之方法
US11631680B2 (en) Methods and apparatus for smoothing dynamic random access memory bit line metal
TWI803051B (zh) 用於使動態隨機存取記憶體位元線金屬平滑的方法和設備
TWI739199B (zh) 基板製造的方法及設備
US11751382B2 (en) Method of processing dram
JP2023502095A (ja) ダイナミックランダムアクセスメモリのビットラインメタルを平滑化する方法及び装置
JP7470798B2 (ja) ビット線抵抗を低減するためのシリコン含有層