TW201419962A - 訊號線走線檢查系統及方法 - Google Patents

訊號線走線檢查系統及方法 Download PDF

Info

Publication number
TW201419962A
TW201419962A TW101139216A TW101139216A TW201419962A TW 201419962 A TW201419962 A TW 201419962A TW 101139216 A TW101139216 A TW 101139216A TW 101139216 A TW101139216 A TW 101139216A TW 201419962 A TW201419962 A TW 201419962A
Authority
TW
Taiwan
Prior art keywords
signal line
coupling capacitor
length
trace
pcb
Prior art date
Application number
TW101139216A
Other languages
English (en)
Inventor
Ya-Ling Huang
Chia-Nan Pai
Shou-Kuo Hsu
Original Assignee
Hon Hai Prec Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hon Hai Prec Ind Co Ltd filed Critical Hon Hai Prec Ind Co Ltd
Publication of TW201419962A publication Critical patent/TW201419962A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一種訊號線走線檢查系統及方法,應用於電腦中,該電腦包括儲存設備及顯示設備。該系統包括規範設定模組、訊號線過濾模組、訊號線檢查模組及定位顯示模組。該方法能夠從PCB板中過濾出經過耦合電容與換層孔的訊號線,計算耦合電容到換層過孔之間的走線長度,當訊號線的走線長度大於最大走線長度時,於PCB板中定位出訊號線經過的換層過孔位置,及將該訊號線的走線資訊顯示在顯示設備上。實施本發明,能夠自動快速有效地檢查出PCB板中不符合設計規範的訊號線,節省大量時間,而且不會遺漏。

Description

訊號線走線檢查系統及方法
本發明涉及一種印刷電路板上的訊號線檢查系統及方法,尤其係關於一種訊號線上耦合電容與換層孔之間走線長度檢查系統及方法。
於印刷電路板(Printed Circuit Board,PCB)中設計者需要檢查所在的訊號線。在設計PCB板時,通常會將高速訊號線的耦合電容到換層過孔(Via)之間的走線長度作為一項設計規範。對於PCIE等高速訊號,一般會有如下要求:高速訊號線的耦合電容到換層過孔之間的走線長度可允許達到300mil(單位:千分之一英寸)。然而,現行的佈線軟體無法實現耦合電容到換層過孔的走線長度自動檢查,若想做此項檢查,通常需要用人工手動檢查。但是,這種人工檢查訊號線走線的方式不僅費時費力,還有可能有漏檢的情況發生。
鑒於以上內容,有必要提供一種訊號線走線檢查系統及方法,能夠自動檢查PCB板上訊號線耦合電容到換層過孔之間的走線長度,並快速有效地檢查出不符合設計規範的訊號線,從而節省大量時間,而且不會遺漏。
所述之訊號線走線檢查系統安裝並運行於電腦中,該電腦包括儲存設備及顯示設備。該訊號線走線檢查系統包括:規範設定模組,用於設定PCB板上訊號線上的耦合電容與換層孔之間的最大走線長度;訊號線過濾模組,用於從儲存設備中獲取待測PCB文檔,並根據該PCB文檔生成類比PCB板,及從PCB板中過濾出經過耦合電容與換層孔的訊號線;訊號線檢查模組,用於計算耦合電容到換層過孔之間訊號線的走線長度,及判斷該訊號線的走線長度是否大於最大走線長度;定位顯示模組,用於當訊號線的走線長度大於最大走線長度時,於PCB板中定位出訊號線經過的換層過孔位置,產生訊號線走線不符合設計規則的測試報告,及將該訊號線的走線資訊顯示在顯示設備上。
所述之訊號線走線檢查方法應用於電腦中,該電腦包括儲存設備及顯示設備。該方法包括步驟:設定PCB板上訊號線上的耦合電容與換層孔之間的最大走線長度;從儲存設備中獲取待測PCB文檔,及根據該PCB文檔生成類比PCB板;從PCB板中過濾出經過耦合電容與換層孔的訊號線;計算耦合電容到換層過孔之間訊號線的走線長度;判斷該訊號線的走線長度是否大於最大走線長度;當訊號線的走線長度大於最大走線長度時,於PCB板中定位出訊號線經過的換層過孔位置;產生訊號線走線不符合設計規則的測試報告,及將該訊號線的走線資訊顯示在顯示設備上。
相較於習知技術,本發明所述之訊號線走線檢查系統及方法實現自動檢查PCB板的訊號線中耦合電容到換層孔之間的走線長度,不僅不會有漏檢的情況發生,還可以把檢查的資訊及時回饋給設計者,方便設計者根據提供的資訊於PCB板上進行定位和修改,使訊號走線滿足設計要求,設計者也可將檢查結果以報告的方式保存至電腦中。
如圖1所示,係本發明訊號線走線檢查系統10較佳實施例之架構圖。於本實施例中,所述之訊號線走線檢查系統10安裝並運行於電腦1中,能夠自動檢查出印刷電路板(以下稱PCB板)上訊號線的耦合電容到換層過孔(Via)之間的走線長度,快速有效地檢查出不符合設計規範的訊號線。所述之電腦1還包括,但不僅限於,儲存設備11、顯示設備12及處理器13。儲存設備11用於儲存待測印刷電路板文檔(以下稱PCB文檔),顯示設備12用於顯示PCB影像及訊號線的走線資訊。
於本實施例中,所述之訊號線走線檢查系統10包括規範設定模組101、訊號線過濾模組102、訊號線檢查模組103及定位顯示模組104。其中,本發明所稱之模組係指一種能夠被電腦1的處理器13所執行並且能夠完成固定功能的一系列程式指令段,其儲存於電腦1的儲存設備11中。
所述之規範設定模組101用於設定PCB板上訊號線耦合電容與換層孔之間的最大走線長度。於本實施例中,將訊號線上的耦合電容到換層過孔之間的走線長度作為一項設計規範,例如,將一般高速訊號線的耦合電容到換層過孔之間的走線長度可允許達到300mil(單位:千分之一英寸)作為最大走線長度。
所述之訊號線過濾模組102用於從儲存設備11中獲取待測PCB文檔,並根據該PCB文檔生成類比PCB板,及從PCB板中過濾出經過耦合電容與換層孔的訊號線。於本實施例中,所述從PCB板中過濾出經過耦合電容與換層孔的訊號線通過如下步驟實現:從PCB板中提取待檢查的訊號線,並確認該訊號線走線是否經過耦合電容,及判斷經過耦合電容的訊號線走線是否經過換層過孔。參考圖3所示,係一種由PCB文檔產生的PCB板之示意圖。其中,方框A表示耦合電容,圓圈B表示換層過孔,虛線AB表示耦合電容與換層過孔之間的訊號線走線。
所述之訊號線檢查模組103用於當訊號線耦合電容上的走線經過換層過孔時,計算耦合電容到換層過孔之間訊號線的走線長度,及判斷該訊號線的走線長度是否大於設定的最大走線長度。於本實施例中,訊號線檢查模組103將耦合電容到換層過孔之間的每一線段長度相加計算出該訊號線上的耦合電容到換層過孔之間的走線長度。
所述之定位顯示模組104用於當訊號線的走線長度大於最大走線長度時,於PCB板中定位出該訊號線經過的換層過孔位置,產生訊號線走線不符合設計規則的測試報告,及將該訊號線的走線資訊顯示在顯示設備12上。所述訊號線的走線資訊包括訊號線標號、耦合電容名稱、走線長度、換層過孔位置等資訊。當PCB板中定位出訊號線經過的換層過孔位置時,定位顯示模組104將顯示畫面切換到不符合設計規則的訊號線走線區域,以方便設計者能夠及時對該訊號線走線進行修改。
參考圖2所示,係本發明訊號線走線檢查方法較佳實施例之流程圖。於本實施例中,該方法能夠自動檢查出PCB板上訊號線的耦合電容到換層過孔之間的走線長度,快速有效的檢查出不符合設計規範的訊號線。
步驟S21,規範設定模組101設定PCB板上訊號線耦合電容與換層孔之間的最大走線長度。於本實施例中,將一般高速訊號線的耦合電容到換層過孔之間的走線長度可允許達到300mil(單位:千分之一英寸)作為最大走線長度。
步驟S22,訊號線過濾模組102於儲存設備11中獲取待測PCB文檔,並根據該PCB文檔生成類比PCB板,如圖3所示之PCB板。
步驟S23,訊號線過濾模組102於PCB板中提取待檢查的訊號線,並確認該訊號線走線上的耦合電容,如圖3所示,方框A表示訊號線走線上的耦合電容。
步驟S24,訊號線過濾模組102判斷訊號線耦合電容上的走線是否經過換層過孔。圖3所示之圓圈B表示一個換層過孔,虛線AB表示耦合電容A與換層過孔B之間的訊號線走線。若訊號線耦合電容上的走線沒有經過換層過孔,流程則返回步驟S23。若訊號線耦合電容上的走線經過換層過孔,流程則執行步驟S25。
步驟S25,訊號線檢查模組103計算耦合電容到換層過孔之間訊號線的走線長度。於本實施例中,訊號線檢查模組103將從耦合電容到換層過孔之間的每一線段長度相加計算出該訊號線上的耦合電容到換層過孔之間的走線長度。
步驟S26,訊號線檢查模組103判斷該訊號線的走線長度是否大於設定的最大走線長度,例如300mil。若該訊號線的走線長度小於等於設定的最大走線長度,則說明該訊號線上耦合電容到換層過孔之間的走線符合設計規範,流程返回步驟S23。若該訊號線的走線長度大於設定的最大走線長度,則說明該訊號線上耦合電容到換層過孔之間的走線不符合設計規範,流程則執行步驟S27。
步驟S27,定位顯示模組104於PCB板中定位出訊號線經過的換層過孔位置。於本實施例中,當PCB板中定位出訊號線經過的換層過孔位置時,定位顯示模組104將顯示畫面切換到不符合設計規則的訊號線走線區域,以方便設計者能夠及時對該訊號線走線進行修改。
步驟S28,定位顯示模組104產生訊號線走線不符合設計規則的測試報告,及將該訊號線的走線資訊顯示在顯示設備12上。於本實施例中,定位顯示模組104將不符合設計規範的訊號線走線資訊,包括訊號線標號、耦合電容名稱、走線長度及換層過孔位置等資訊,顯示在顯示設備12上,以方便設計者對該訊號線走線進行修改時參考。
以上所述僅為本發明之較佳實施例而已,且已達廣泛之使用功效,凡其他未脫離本發明所揭示之精神下所完成之均等變化或修飾,均應包含於下述之申請專利範圍內。
1...電腦
10...訊號線走線檢查系統
101...規範設定模組
102...訊號線過濾模組
103...訊號線檢查模組
104...定位顯示模組
11...儲存設備
12...顯示設備
13...處理器
圖1係本發明訊號線走線檢查系統較佳實施例之架構圖。
圖2係本發明訊號線走線檢查方法較佳實施例之流程圖。
圖3係一種由PCB文檔產生的通用PCB板之示意圖。
1...電腦
10...訊號線走線檢查系統
101...規範設定模組
102...訊號線過濾模組
103...訊號線檢查模組
104...定位顯示模組
11...儲存設備
12...顯示設備
13...處理器

Claims (10)

  1. 一種訊號線走線檢查系統,安裝並運行於電腦中,該電腦包括儲存設備及顯示設備,其中,所述之訊號線走線檢查系統包括:
    規範設定模組,用於設定PCB板上訊號線上的耦合電容與換層孔之間的最大走線長度;
    訊號線過濾模組,用於從儲存設備中獲取待測PCB文檔,並根據該PCB文檔生成類比PCB板,及從PCB板中過濾出經過耦合電容與換層孔的訊號線;
    訊號線檢查模組,用於計算耦合電容到換層過孔之間訊號線的走線長度,及判斷該訊號線的走線長度是否大於最大走線長度;及
    定位顯示模組,用於當訊號線的走線長度大於最大走線長度時,於PCB板中定位出訊號線經過的換層過孔位置,產生訊號線走線不符合設計規則的測試報告,及將該訊號線的走線資訊顯示在顯示設備上。
  2. 如申請專利範圍第1項所述之訊號線走線檢查系統,其中,所述之從PCB板中過濾出經過耦合電容與換層孔的訊號線包括步驟:
    於PCB板中提取待檢查的訊號線;
    判斷該訊號線走線上是否有耦合電容;及
    判斷經過耦合電容的訊號線走線是否經過換層過孔。
  3. 如申請專利範圍第1項所述之訊號線走線檢查系統,其中,所述之訊號線檢查模組將耦合電容到換層過孔之間的每一線段長度相加計算出耦合電容到換層過孔之間訊號線的走線長度。
  4. 如申請專利範圍第1項所述之訊號線走線檢查系統,其中,當PCB板中定位出訊號線經過的換層過孔位置時,所述之定位顯示模組將顯示畫面切換到不符合設計規則的訊號線走線區域。
  5. 如申請專利範圍第1項所述之訊號線走線檢查系統,其中,所述之訊號線的走線資訊包括訊號線標號、耦合電容名稱、走線長度及換層過孔位置資訊。
  6. 一種訊號線走線檢查方法,應用於電腦中,該電腦包括儲存設備及顯示設備,該方法包括步驟:
    設定PCB板上訊號線上的耦合電容與換層孔之間的最大走線長度;
    於儲存設備中獲取待測PCB文檔,及根據該PCB文檔生成類比PCB板;
    於PCB板中過濾出經過耦合電容與換層孔的訊號線;
    計算耦合電容到換層過孔之間訊號線的走線長度;
    判斷該訊號線的走線長度是否大於最大走線長度;
    當訊號線的走線長度大於最大走線長度時,於PCB板中定位出訊號線經過的換層過孔位置;及
    產生訊號線走線不符合設計規則的測試報告,及將該訊號線的走線資訊顯示在顯示設備上。
  7. 如申請專利範圍第6項所述之訊號線走線檢查方法,其中,所述之於PCB板中過濾出經過耦合電容與換層孔的訊號線的步驟包括:
    於PCB板中提取待檢查的訊號線;
    判斷該訊號線走線上是否有耦合電容;及
    判斷經過耦合電容的訊號線走線是否經過換層過孔。
  8. 如申請專利範圍第6項所述之訊號線走線檢查方法,其中,所述之耦合電容到換層過孔之間訊號線的走線長度是通過將耦合電容到換層過孔之間的每一線段長度相加計算得到。
  9. 如申請專利範圍第6項所述之訊號線走線檢查方法,其中,該方法還包括步驟:
    當PCB板中定位出訊號線經過的換層過孔位置時,將顯示畫面切換到不符合設計規則的訊號線走線區域。
  10. 如申請專利範圍第6項所述之訊號線走線檢查方法,其中,所述之訊號線的走線資訊包括訊號線標號、耦合電容名稱、走線長度及換層過孔位置資訊。
TW101139216A 2012-10-18 2012-10-24 訊號線走線檢查系統及方法 TW201419962A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210396666.4A CN103778266A (zh) 2012-10-18 2012-10-18 信号线走线检查系统及方法

Publications (1)

Publication Number Publication Date
TW201419962A true TW201419962A (zh) 2014-05-16

Family

ID=50486570

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101139216A TW201419962A (zh) 2012-10-18 2012-10-24 訊號線走線檢查系統及方法

Country Status (3)

Country Link
US (1) US20140115550A1 (zh)
CN (1) CN103778266A (zh)
TW (1) TW201419962A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107729622B (zh) * 2017-09-21 2021-02-02 苏州浪潮智能科技有限公司 一种功率电感下走线及过孔的检测避让方法
CN109446613B (zh) * 2018-10-17 2022-03-04 郑州云海信息技术有限公司 一种自动检查弯折走线的方法和系统
CN109507563B (zh) * 2018-11-12 2022-04-01 晶晨半导体(上海)股份有限公司 主板检测方法及系统
CN111880076B (zh) * 2020-07-14 2022-11-18 苏州浪潮智能科技有限公司 一种信号测试点检测方法、系统及相关组件

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6691296B1 (en) * 1998-02-02 2004-02-10 Matsushita Electric Industrial Co., Ltd. Circuit board design aiding
US6853967B1 (en) * 1999-12-30 2005-02-08 Intel Corporation Method and apparatus for calculating interconnect noise due to cross capacitance in the presence of line resistance
JP4612543B2 (ja) * 2003-06-16 2011-01-12 日本電気株式会社 プリント回路配線基板設計支援装置及びプリント回路基板設計方法並びにそのプログラム
CN100543479C (zh) * 2006-03-31 2009-09-23 鸿富锦精密工业(深圳)有限公司 电压突波计算系统及方法
TWI367343B (en) * 2006-11-27 2012-07-01 Hon Hai Prec Ind Co Ltd Power voltage testing circuit
CN101236078B (zh) * 2007-02-02 2011-01-05 鸿富锦精密工业(深圳)有限公司 电容到过孔导线长度检查系统及方法
WO2008146356A1 (ja) * 2007-05-28 2008-12-04 Fujitsu Limited 自動配線装置,自動配線方法,自動配線プログラム,及び同プログラムを記録したコンピュータ読取可能な記録媒体
CN101615153A (zh) * 2008-06-26 2009-12-30 鸿富锦精密工业(深圳)有限公司 Usb接口功率测试装置
US20120243193A1 (en) * 2009-04-29 2012-09-27 Hon Hai Precision Industry Co., Ltd. Motherboard interconnection device and motherboard interconnection method
CN101877935B (zh) * 2009-04-29 2012-06-20 鸿富锦精密工业(深圳)有限公司 主板布局布线方法及利用该方法布局布线的主板
US8288657B2 (en) * 2009-10-12 2012-10-16 International Business Machines Corporation Noise coupling reduction and impedance discontinuity control in high-speed ceramic modules
CN102056400B (zh) * 2009-10-27 2013-12-11 鸿富锦精密工业(深圳)有限公司 印刷电路板
CN102056401B (zh) * 2009-10-28 2014-04-30 鸿富锦精密工业(深圳)有限公司 印刷电路板
TW201225753A (en) * 2010-12-14 2012-06-16 Hon Hai Prec Ind Co Ltd Printed circuit board with compound-via
US8656329B1 (en) * 2010-12-27 2014-02-18 Cadence Design Systems, Inc. System and method for implementing power integrity topology adapted for parametrically integrated environment

Also Published As

Publication number Publication date
CN103778266A (zh) 2014-05-07
US20140115550A1 (en) 2014-04-24

Similar Documents

Publication Publication Date Title
TW201419962A (zh) 訊號線走線檢查系統及方法
TW201301072A (zh) 自動化佈線檢查系統及方法
JP6546055B2 (ja) 数値制御システム
TW201324218A (zh) 訊號線檢查系統及方法
CN103533771A (zh) 一种贴片机视觉系统
TW201441641A (zh) 檢測電路板上晶片電源引腳佈線之方法與裝置
JP2007311773A (ja) システマティック欠陥に対応したルータにおける歩留まりの最適化
JP5725840B2 (ja) 設計支援装置およびその情報処理方法
JP6433159B2 (ja) 情報処理装置、方法及びプログラム
US20140310674A1 (en) System and method for checking signal transmission line
US20140196000A1 (en) System and method for checking signal transmission line
TW201333737A (zh) 佈線檢查系統及方法
US20130007690A1 (en) Electronic device and simulation method for checking printed circuit board power loss
TW201339873A (zh) 電路佈線檢查系統及方法
TW201426366A (zh) 訊號線檢查系統及方法
CN107908873B (zh) 一种高速线跨参考平面的检查方法及装置
TWI503684B (zh) 印刷電路檢查方法與裝置
US20160147931A1 (en) Programmable cad system suited for preventing interference between component and chassis, and method thereof
TWI612434B (zh) 電路佈局的短路檢測方法與裝置
JP2008026271A (ja) ショート検出方法及びショート検出装置
JP2015059875A (ja) 検査結果表示データ生成装置、検査結果表示装置、基板検査システムおよび検査結果表示データ生成方法
TWI468962B (zh) 訊號線到隔離孔之間的距離稽查系統及方法
JP4539345B2 (ja) 電気配線板設計装置
JP2013161352A (ja) 電子回路のレイアウト作成装置及び方法
JP5557310B2 (ja) 被疑箇所指摘装置、被疑箇所指摘方法、デザインルール生成装置及びデザインルール生成プログラム