CN107729622B - 一种功率电感下走线及过孔的检测避让方法 - Google Patents
一种功率电感下走线及过孔的检测避让方法 Download PDFInfo
- Publication number
- CN107729622B CN107729622B CN201710861713.0A CN201710861713A CN107729622B CN 107729622 B CN107729622 B CN 107729622B CN 201710861713 A CN201710861713 A CN 201710861713A CN 107729622 B CN107729622 B CN 107729622B
- Authority
- CN
- China
- Prior art keywords
- power
- electrical property
- pin
- power inductor
- via hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 title claims abstract description 45
- 238000000034 method Methods 0.000 title claims abstract description 20
- 238000003672 processing method Methods 0.000 claims description 4
- 238000013461 design Methods 0.000 abstract description 12
- 238000007689 inspection Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 238000011160 research Methods 0.000 description 4
- 238000003475 lamination Methods 0.000 description 3
- 238000012827 research and development Methods 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000001154 acute effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Architecture (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Train Traffic Observation, Control, And Security (AREA)
- Structure Of Printed Boards (AREA)
Abstract
本发明提供一种功率电感下走线及过孔的检测避让方法,构建检测区域,在检测区域内获取每个功率电感的位置信息;获取与功率电感引脚连接,或经过功率电感的走线信息;判断所述走线的电气属性与所述功率电感引脚的电气属性是否相同;当所述走线的电气属性与所述功率电感引脚的电气属性相同时,所述走线位置不避让;当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;将走线的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。避免人工检查功率电感下是否存在走线或过孔,提高设计效率。
Description
技术领域
本发明涉及服务器板卡领域,尤其涉及一种功率电感下走线及过孔的检测避让方法。
背景技术
服务器板卡在PCB设计中,需要功率电感阻流(即线圈中的自感电动势与线圈中的电流变化相对抗),用来稳定电流,输出的电流越稳定,转换效率越高,EMI干扰也会降低。EMI英文全称:Electromagnetic Interference,电磁干扰。
功率电感通电后,涡电流会产生噪音,为避免其他信号受到噪音干扰,其他信号的走线和过孔要避免出现在功率电感下,且电感下内层做挖空设计,以隔离噪音。在PCB设计中通常需要人工检查功率电感下是否存在走线或过孔,手动修改并挖空电感下内层,导致工程师工作量较大,设计效率较低。
发明内容
为了克服上述现有技术中的不足,本发明提供一种功率电感下走线及过孔的检测避让方法,处理方法包括:
构建检测区域,在检测区域内获取每个功率电感的位置信息;
获取与功率电感引脚连接,或经过功率电感的走线信息;
判断所述走线的电气属性与所述功率电感引脚的电气属性是否相同;
当所述走线的电气属性与所述功率电感引脚的电气属性相同时,所述走线位置不避让;
当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;
将走线的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。
优选地,方法还包括:
在检测区域内获取每个功率电感的位置信息;
获取与功率电感引脚连接的过孔信息;
判断所述过孔的电气属性与所述功率电感引脚的电气属性是否相同;
当所述过孔的电气属性与所述功率电感引脚的电气属性相同时,所述过孔位置不避让;
当所述过孔的电气属性与所述功率电感引脚的电气属性不相同时,对所述过孔进行标示;
将过孔的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。
优选地,在检测区域内建立检测坐标;
在检测区域内对每条走线进行编码,对每个功率电感设置位号,对过孔设置编码;
基于检测坐标获取每条走线的坐标位置信息,获取每个功率电感的坐标位置信息以及获取每个过孔的坐标位置信息。
优选地,在检测区域内获取每个功率电感的尺寸信息;
将所述尺寸信息折算成坐标形式的面积信息;
基于检测坐标,将所述面积信息覆盖的区域设置功率电感内走线区域。
优选地,当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;
将所述走线移出所述功率电感覆盖的面积区域。
优选地,当所述过孔的电气属性与所述功率电感引脚的电气属性不相同时,对所述过孔进行标示;
将所述过孔移出所述功率电感覆盖的面积区域。
优选地,在检测区域内获取每个功率电感引脚的坐标位置信息以及与功率电感引脚连接的走线坐标位置信息;
当与功率电感引脚连接的走线为多条走线时,获取走线与走线之间的夹角角度;
判断走线与走线之间的夹角角度是否≤90°;
当走线与走线之间的夹角角度≤90°时,获取所述夹角的位置,并将≤90°的夹角生成≤90°的夹角数量及位置清单。
优选地,获取夹角角度调整控制指令,夹角角度调整控制指令包括:需要调整的功率电感引脚的坐标位置信息,与所述功率电感引脚连接的走线与走线之间的夹角坐标位置信息及调整的角度信息;
根据获取的夹角角度调整控制指令,调整与所述功率电感引脚连接的走线与走线之间的夹角角度。
从以上技术方案可以看出,本发明具有以下优点:
处理方法,构建检测区域,在检测区域内获取每个功率电感的位置信息;获取与功率电感引脚连接,或经过功率电感的走线信息;判断所述走线的电气属性与所述功率电感引脚的电气属性是否相同;当所述走线的电气属性与所述功率电感引脚的电气属性相同时,所述走线位置不避让;当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;将走线的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。避免人工检查功率电感下是否存在走线或过孔,提高设计效率。
附图说明
为了更清楚地说明本发明的技术方案,下面将对描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为功率电感下走线及过孔的检测避让方法实施例流程图;
图2为功率电感下走线及过孔的检测避让方法另一实施例流程图;
图3为PCB板的叠层信息实施例示意图;
图4为电气属性关键字实施例示意图;
图5为与功率电感引脚电气属性相同的走线和过孔实施例示意图;
图6为与功率电感引脚电气属性不相同的走线实施例示意图;
图7为走线避让功率电感覆盖面积之外的实施例示意图;
图8为检查结果清单实施例示意图。
具体实施方式
为使得本发明的发明目的、特征、优点能够更加的明显和易懂,下面将运用具体的实施例及附图,对本发明保护的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本发明一部分实施例,而非全部的实施例。基于本专利中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本专利保护的范围。
本实施例提供一种功率电感下走线及过孔的检测避让方法,如图1所示,处理方法包括:
S1,构建检测区域,在检测区域内获取每个功率电感的位置信息;
用户可以根据需要构建一个检测区域,在检测区域内获取每个功率电感的位置信息。也可以在PCB设计区域中划定一个区域。
S2,获取与功率电感引脚连接,或经过功率电感的走线信息;
在PCB设计区域中具有多条走线,有的走线经过功率电感,即为穿过功率电感走线,有的走线与功率电感引脚连接。这样在功率电感通电后,涡电流会产生噪音,使得通过走线的其他信号受到噪音干扰。
S3,判断所述走线的电气属性与所述功率电感引脚的电气属性是否相同;
这里的电气属性指的是输入端,输出端,控制端,线路传输的电流,电流的状态。如果功率电感引脚与走线是相同的电气属性,比如功率电感引脚为输入端,走线即为接入功率电感引脚的输入端走线,而且二者的电流状态,电流的要求,电压的要求都满足,则走线的电气属性与所述功率电感引脚的电气属性相同。如果走线与功率电感引脚连接,但是走线是跨过功率电感引脚再连接到其他的元件的输出端,而该元件与功率电感的工作方式不同,这样容易导致该走线与功率电感的电气属性不同,就会造成相互干扰,而使得整个PCB板受到影响。所以基于这样的考虑,获取每条经过功率电感的走线信息,或与功率电感引脚连接的走线信息。这里的走线信息是每条走线对应的输入端是那些元件,输出端是那些元件,传输的电流状态是如何。这些都是研发人员在PCB设计中预设到程序中的,系统可以根据预设的内容获取每条走线的信息。从而对应至功率电感的电气属性,与功率电感的电气属性进行比较。
S131,当所述走线的电气属性与所述功率电感引脚的电气属性相同时,所述走线位置不避让;
所述走线的电气属性与所述功率电感引脚的电气属性相同,即相互之间不干扰,可以不动作。
S132,当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;
进行标示后,研发人员可以根据需要对走线进行处理,或对功率电感的位置进行处理。避免研发人员对PCB板的每条走线,每个功率电感进行查看。研发人员只对标示的地方查看即可。
S4,将走线的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。
本实施例中,方法还包括:如图2所示,
S11,在检测区域内获取每个功率电感的位置信息;
S12,获取与功率电感引脚连接的过孔信息;
在PCB设计区域中具有多个过孔,有的过孔与功率电感引脚连接。这样在功率电感通电后,涡电流会产生噪音,使得通过过孔的其他信号受到噪音干扰。
S13,判断所述过孔的电气属性与所述功率电感引脚的电气属性是否相同;
S1331,当所述过孔的电气属性与所述功率电感引脚的电气属性相同时,所述过孔位置不避让;
过孔的电气属性与所述功率电感引脚的电气属性相同,即相互之间不干扰,可以不动作。
S1332,当所述过孔的电气属性与所述功率电感引脚的电气属性不相同时,对所述过孔进行标示;
S14,将过孔的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。
进行标示后,研发人员可以根据需要对过孔进行处理,或对功率电感的位置进行处理。避免研发人员对PCB板的每个过孔,每个功率电感进行查看。研发人员只对标示的地方查看即可。
本实施例中,在检测区域内建立检测坐标;
在检测区域内对每条走线进行编码,对每个功率电感设置位号,对过孔设置编码;
基于检测坐标获取每条走线的坐标位置信息,获取每个功率电感的坐标位置信息以及获取每个过孔的坐标位置信息。
这样,检测区域即为一个检测坐标体系,在检测区域内的每个点,每条线,每个元件都有具体的坐标。在检测区域内对每条走线进行编码;当然也对每个孔,每个元件,每个元件的引脚进行编号。这样使得用户能够快速找到相应的元件,孔,走线,可以对元件,孔,走线的位置进行判断。
本实施例中,在检测区域内获取每个功率电感的尺寸信息;
将所述尺寸信息折算成坐标形式的面积信息;
基于检测坐标,将所述面积信息覆盖的区域设置功率电感内走线区域。
这里的目的是,在检测区域内,获取每个功率电感的位置,并获取每个功率电感的面积大小。将面积信息覆盖的区域设置功率电感内走线区域。即可以将功率电感覆盖的区域设置功率电感内走线区域。与功率电感电气属性无关的走线,过孔都设在功率电感覆盖面积以外。
具体的,当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;将所述走线移出所述功率电感覆盖的面积区域。
移出的方式可以先对走线进行标示,然后研发人员看到标示后进行编辑移出。
同样的,当所述过孔的电气属性与所述功率电感引脚的电气属性不相同时,对所述过孔进行标示;将所述过孔移出所述功率电感覆盖的面积区域。移出的方式可以先对过孔进行标示,然后研发人员看到标示后进行编辑移出。
本实施例中,在检测区域内获取每个功率电感引脚的坐标位置信息以及与功率电感引脚连接的走线坐标位置信息;
当与功率电感引脚连接的走线为多条走线时,获取走线与走线之间的夹角角度;
判断走线与走线之间的夹角角度是否≤90°;
当走线与走线之间的夹角角度≤90°时,获取所述夹角的位置,并将≤90°的夹角生成≤90°的夹角数量及位置清单。
获取夹角角度调整控制指令,夹角角度调整控制指令包括:需要调整的功率电感引脚的坐标位置信息,与所述功率电感引脚连接的走线与走线之间的夹角坐标位置信息及调整的角度信息;
根据获取的夹角角度调整控制指令,调整与所述功率电感引脚连接的走线与走线之间的夹角角度。
可以理解的是,服务器板卡在PCB设计阶段,当同一层走线为锐角时,不利于信号传输,对信号质量有损坏。为保证信号质量,走线的角度最好是钝角;高速信号要求特殊,有时需要圆弧走线。
本实施例中,通过编写检查功率电感下走线及过孔并挖空内层的程序,然后将该Skill程序放入到Skill菜单中,执行该Skill程序就能够一键检查功率电感下走线及过孔,自动避让不同电气属性的走线和过孔并挖空电感下内层。
可解决以往人工检查功率电感下是否存在走线或过孔,手动修改并挖空电感下内层,以满足设计要求。
选择运行此程序后,读取PCB板的叠层信息,获取叠层中所有内层信息。以10层板为例,如图3中所示L2_GND——L9_GND,根据功率输入大电流的电气属性关键字如图4,最大为P0V9,则关键字为P0V9,自动检索功率电感编号为L*且Pin脚信息,包含关键字的PCB封装,判断为功率电感。
获取功率电感的走线和过孔,电感下的走线和过孔如果与电感Pin脚中任意一个pin脚的电气属性相同,则不避让,如图5;如果电气属性不相同,则避让如图6。其中,自动识别封装功率电感编号为L*(指电感,*指数字),若走线和过孔在功率电感覆盖面积的范围内,则自动避让至功率电感覆盖面积之外。
同时在功率电感下的所有内层做禁止走线区域,此区域大小和功率电感覆盖面积保持一致,即挖空所有内层铜箔。
生成检查结果清单如图8,为自动避让、调整后的走线和过孔坐标,功率电感的坐标。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (8)
1.一种功率电感下走线及过孔的检测避让方法,其特征在于,处理方法包括:
构建检测区域,在检测区域内获取每个功率电感的位置信息;
获取与功率电感引脚连接,或经过功率电感的走线信息;
判断所述走线的电气属性与所述功率电感引脚的电气属性是否相同;
当所述走线的电气属性与所述功率电感引脚的电气属性相同时,所述走线位置不避让;
当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;
将走线的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单;
电气属性指的是输入端,输出端,控制端,线路传输的电流以及电流的状态。
2.根据权利要求1所述的功率电感下走线及过孔的检测避让方法,其特征在于,方法还包括:
在检测区域内获取每个功率电感的位置信息;
获取与功率电感引脚连接的过孔信息;
判断所述过孔的电气属性与所述功率电感引脚的电气属性是否相同;
当所述过孔的电气属性与所述功率电感引脚的电气属性相同时,所述过孔位置不避让;
当所述过孔的电气属性与所述功率电感引脚的电气属性不相同时,对所述过孔进行标示;
将过孔的电气属性与所述功率电感引脚的电气属性的判断结果生成走线判断清单。
3.根据权利要求1或2所述的功率电感下走线及过孔的检测避让方法,其特征在于,
在检测区域内建立检测坐标;
在检测区域内对每条走线进行编码,对每个功率电感设置位号,对过孔设置编码;
基于检测坐标获取每条走线的坐标位置信息,获取每个功率电感的坐标位置信息以及获取每个过孔的坐标位置信息。
4.根据权利要求3所述的功率电感下走线及过孔的检测避让方法,其特征在于,
在检测区域内获取每个功率电感的尺寸信息;
将所述尺寸信息折算成坐标形式的面积信息;
基于检测坐标,将所述面积信息覆盖的区域设置为功率电感内走线区域。
5.根据权利要求4所述的功率电感下走线及过孔的检测避让方法,其特征在于,
当所述走线的电气属性与所述功率电感引脚的电气属性不相同时,对所述走线进行标示;
将所述走线移出所述功率电感覆盖的面积区域。
6.根据权利要求4所述的功率电感下走线及过孔的检测避让方法,其特征在于,
当所述过孔的电气属性与所述功率电感引脚的电气属性不相同时,对所述过孔进行标示;
将所述过孔移出所述功率电感覆盖的面积区域。
7.根据权利要求4所述的功率电感下走线及过孔的检测避让方法,其特征在于,
在检测区域内获取每个功率电感引脚的坐标位置信息以及与功率电感引脚连接的走线坐标位置信息;
当与功率电感引脚连接的走线为多条走线时,获取走线与走线之间的夹角角度;
判断走线与走线之间的夹角角度是否≤90°;
当走线与走线之间的夹角角度≤90°时,获取所述夹角的位置,并将≤90°的夹角生成≤90°的夹角数量及位置清单。
8.根据权利要求7所述的功率电感下走线及过孔的检测避让方法,其特征在于,
获取夹角角度调整控制指令,夹角角度调整控制指令包括:需要调整的功率电感引脚的坐标位置信息,与所述功率电感引脚连接的走线与走线之间的夹角坐标位置信息及调整的角度信息;
根据获取的夹角角度调整控制指令,调整与所述功率电感引脚连接的走线与走线之间的夹角角度。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710861713.0A CN107729622B (zh) | 2017-09-21 | 2017-09-21 | 一种功率电感下走线及过孔的检测避让方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710861713.0A CN107729622B (zh) | 2017-09-21 | 2017-09-21 | 一种功率电感下走线及过孔的检测避让方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107729622A CN107729622A (zh) | 2018-02-23 |
CN107729622B true CN107729622B (zh) | 2021-02-02 |
Family
ID=61206385
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710861713.0A Active CN107729622B (zh) | 2017-09-21 | 2017-09-21 | 一种功率电感下走线及过孔的检测避让方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107729622B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102779197A (zh) * | 2011-05-13 | 2012-11-14 | 鸿富锦精密工业(深圳)有限公司 | 寄生电感检查系统及方法 |
CN103136382A (zh) * | 2011-11-22 | 2013-06-05 | 英业达科技有限公司 | 电路板的布线设计方法 |
CN103778266A (zh) * | 2012-10-18 | 2014-05-07 | 鸿富锦精密工业(深圳)有限公司 | 信号线走线检查系统及方法 |
CN104112031A (zh) * | 2013-04-22 | 2014-10-22 | 鸿富锦精密工业(深圳)有限公司 | 检测电路板上芯片电源引脚布线的方法和装置 |
CN106709217A (zh) * | 2017-02-24 | 2017-05-24 | 济南浪潮高新科技投资发展有限公司 | 一种自动检测走线角度的方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8930868B2 (en) * | 2009-07-08 | 2015-01-06 | Mentor Graphics Corporation | Trace routing according to freeform sketches |
TW201351175A (zh) * | 2012-06-01 | 2013-12-16 | Wistron Corp | 印刷電路板的線路佈局方法、電子裝置及電腦可讀取記錄媒體 |
-
2017
- 2017-09-21 CN CN201710861713.0A patent/CN107729622B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102779197A (zh) * | 2011-05-13 | 2012-11-14 | 鸿富锦精密工业(深圳)有限公司 | 寄生电感检查系统及方法 |
CN103136382A (zh) * | 2011-11-22 | 2013-06-05 | 英业达科技有限公司 | 电路板的布线设计方法 |
CN103778266A (zh) * | 2012-10-18 | 2014-05-07 | 鸿富锦精密工业(深圳)有限公司 | 信号线走线检查系统及方法 |
CN104112031A (zh) * | 2013-04-22 | 2014-10-22 | 鸿富锦精密工业(深圳)有限公司 | 检测电路板上芯片电源引脚布线的方法和装置 |
CN106709217A (zh) * | 2017-02-24 | 2017-05-24 | 济南浪潮高新科技投资发展有限公司 | 一种自动检测走线角度的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN107729622A (zh) | 2018-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8957325B2 (en) | Optimized via cutouts with ground references | |
CN103731972B (zh) | Pcb的钻孔深度的检测方法和pcb在制板 | |
JP2013181807A (ja) | 領域分類装置、そのプログラム、基板検査装置、および領域分類方法 | |
US9075949B2 (en) | Supporting design of electronic equipment | |
CN109492310B (zh) | 一种线路检查的方法及检查装置 | |
CN109815570B (zh) | 一种检查差分信号过孔之间是否存在走线的方法 | |
JP2009238130A (ja) | プリント基板設計装置およびプリント基板設計方法 | |
CN101782931B (zh) | 电路板布线的约束区域处理方法及系统 | |
CN104750886A (zh) | 一种集成电路版图布线中确定引脚连接区域的方法 | |
CN101389183A (zh) | 一种差分信号线的贯孔区域设计系统及方法 | |
CN103906350A (zh) | 一种减小高速串扰的走线方法 | |
CN114357932B (zh) | 信号线的布线方法、装置、设备及可读存储介质 | |
CN107729622B (zh) | 一种功率电感下走线及过孔的检测避让方法 | |
US9342649B2 (en) | Rule check system, method, and non-transitory computer readable medium storing presentation program | |
CN107679303B (zh) | 一种晶振下走线及过孔的检测避让方法 | |
US20130152037A1 (en) | Computer aided design system and method | |
CN100361122C (zh) | Ict测试用转换pcb的自动设计方法 | |
CN116341486A (zh) | 过孔检查方法、装置、工具、电子设备和可读存储介质 | |
CN114390777B (zh) | 多层印刷电路板之地过孔的设计方法及多层印刷电路板 | |
CN109061435A (zh) | 一种背钻加工能力的检测装置及方法 | |
WO2015133052A1 (ja) | 情報処理装置、情報処理方法および情報処理プログラムが記憶された記憶媒体 | |
CN114137332A (zh) | 信号测试装置、方法、计算机设备和存储介质 | |
CN114364142A (zh) | 一种增大表层阻抗的pcb设计方法、装置、pcb板 | |
CN102331527A (zh) | 一种在印刷电路板中用于自动检测阻抗特性的方法 | |
JP4283647B2 (ja) | レイアウトチェックシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20210104 Address after: Building 9, No.1, guanpu Road, Guoxiang street, Wuzhong Economic Development Zone, Wuzhong District, Suzhou City, Jiangsu Province Applicant after: SUZHOU LANGCHAO INTELLIGENT TECHNOLOGY Co.,Ltd. Address before: Room 1601, 16 / F, 278 Xinyi Road, Zhengdong New District, Zhengzhou City, Henan Province, 450000 Applicant before: ZHENGZHOU YUNHAI INFORMATION TECHNOLOGY Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |