CN103778266A - 信号线走线检查系统及方法 - Google Patents

信号线走线检查系统及方法 Download PDF

Info

Publication number
CN103778266A
CN103778266A CN201210396666.4A CN201210396666A CN103778266A CN 103778266 A CN103778266 A CN 103778266A CN 201210396666 A CN201210396666 A CN 201210396666A CN 103778266 A CN103778266 A CN 103778266A
Authority
CN
China
Prior art keywords
signal wire
layer
coupling capacitance
cabling
track lengths
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201210396666.4A
Other languages
English (en)
Inventor
黄亚玲
白家南
许寿国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN201210396666.4A priority Critical patent/CN103778266A/zh
Priority to TW101139216A priority patent/TW201419962A/zh
Priority to US14/014,465 priority patent/US20140115550A1/en
Publication of CN103778266A publication Critical patent/CN103778266A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一种信号线走线检查系统及方法,应用于计算机中,该计算机包括存储设备以及显示设备。该方法包括步骤:设定PCB板上信号线上的耦合电容与换层孔之间的最大走线长度;从存储设备中获取待测PCB文件,以及根据该PCB文件模拟生成PCB板;从PCB板中过滤出经过耦合电容与换层孔的信号线;计算耦合电容到换层过孔之间信号线的走线长度;当信号线的走线长度大于最大走线长度时,在PCB板中定位出信号线经过的换层过孔位置;产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备上。实施本发明,能够自动快速有效地检查出PCB板中不符合设计规范的信号线,从而节省大量时间,而且不会遗漏。

Description

信号线走线检查系统及方法
技术领域
本发明涉及一种印刷电路板上的信号线检查系统及方法,特别是关于一种信号线上耦合电容与换层孔之间走线长度检查系统及方法。
背景技术
在印刷电路板(Printed Circuit Board,PCB)中设计者需要检查所在的信号线。在设计PCB板时,通常会将高速信号线的耦合电容到换层过孔(Via)之间的走线长度作为一项设计规范。对于PCIE等高速信号,一般会有如下要求:高速信号线的耦合电容到换层过孔之间的走线长度可允许达到300mil(单位:千分之一英寸)。然而,现行的布线软件无法实现耦合电容到换层过孔的走线长度自动检查,若想做此项检查,通常需要用人工手动检查。但是,这种人工检查信号线走线的方式不仅费时费力,还有可能有漏检的情况发生。
发明内容
鉴于以上内容,有必要提供一种信号线走线检查系统及方法,能够自动检查PCB板上信号线耦合电容到换层过孔之间的走线长度,并快速有效地检查出不符合设计规范的信号线,从而节省大量时间,而且不会遗漏。
所述的信号线走线检查系统安装并运行于计算机中,该计算机包括存储设备以及显示设备。该信号线走线检查系统包括:规范设定模块,用于设定PCB板上信号线上的耦合电容与换层孔之间的最大走线长度;信号线过滤模块,用于从存储设备中获取待测PCB文件,并根据该PCB文件模拟生成PCB板,以及从PCB板中过滤出经过耦合电容与换层孔的信号线;信号线检查模块,用于计算耦合电容到换层过孔之间信号线的走线长度,以及判断该信号线的走线长度是否大于最大走线长度;定位显示模块,用于当信号线的走线长度大于最大走线长度时,在PCB板中定位出信号线经过的换层过孔位置,产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备上。
所述的信号线走线检查方法应用于计算机中,该计算机包括存储设备以及显示设备。该方法包括步骤:设定PCB板上信号线上的耦合电容与换层孔之间的最大走线长度;从存储设备中获取待测PCB文件,以及根据该PCB文件模拟生成PCB板;从PCB板中过滤出经过耦合电容与换层孔的信号线;计算耦合电容到换层过孔之间信号线的走线长度;判断该信号线的走线长度是否大于最大走线长度;当信号线的走线长度大于最大走线长度时,在PCB板中定位出信号线经过的换层过孔位置;产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备上。
相较于现有技术,本发明所述的信号线走线检查系统及方法实现了自动检查PCB板的信号线中耦合电容到换层孔之间的走线长度,不仅不会有漏检的情况发生,还可以把检查的信息及时回馈给设计者,方便设计者根据提供的信息在PCB板上进行定位和修改,使信号走线满足设计要求,设计者也可将检查结果以报告的方式保存至计算机中。
附图说明
图1是本发明信号线走线检查系统较佳实施例的架构图。
图2是本发明信号线走线检查方法较佳实施例的流程图。
图3是一种由PCB文件产生的通用PCB板的示意图。
主要元件符号说明
计算机                        1
信号线走线检查系统            10
规范设定模块                  101
信号线过滤模块                102
信号线检查模块                103
定位显示模块                  104
存储设备                      11
显示设备                      12
处理器                        13
具体实施方式
如图1所示,是本发明信号线走线检查系统10较佳实施例的架构图。在本实施例中,所述的信号线走线检查系统10安装并运行于计算机1中,能够自动检查出印刷电路板(以下称PCB板)上信号线的耦合电容到换层过孔(Via)之间的走线长度,快速有效地检查出不符合设计规范的信号线。所述的计算机1还包括,但不仅限于,存储设备11、显示设备12以及处理器13。存储设备11用于存储待测印刷电路板文件(以下称PCB文件),显示设备12用于显示PCB影像以及信号线的走线信息。
在本实施例中,所述的信号线走线检查系统10包括规范设定模块101、信号线过滤模块102、信号线检查模块103以及定位显示模块104。其中,本发明所称的模块是指一种能够被计算机1的处理器13所执行并且能够完成固定功能的一系列程序指令段,其存储于计算机1的存储设备11中。
所述的规范设定模块101用于设定PCB板上信号线耦合电容与换层孔之间的最大走线长度。在本实施例中,将信号线上的耦合电容到换层过孔之间的走线长度作为一项设计规范,例如,将一般高速信号线的耦合电容到换层过孔之间的走线长度可允许达到300mil(单位:千分之一英寸)作为最大走线长度。
所述的信号线过滤模块102用于从存储设备11中获取待测PCB文件,并根据该PCB文件模拟生成PCB板,以及从PCB板中过滤出经过耦合电容与换层孔的信号线。在本实施例中,所述从PCB板中过滤出经过耦合电容与换层孔的信号线通过如下步骤实现:从PCB板中提取待检查的信号线,并确认该信号线走线是否经过耦合电容,以及判断经过耦合电容的信号线走线是否经过换层过孔。参考图3所示,是一种由PCB文件产生的PCB板的示意图。其中,方框A表示耦合电容,圆圈B表示换层过孔,虚线AB表示耦合电容与换层过孔之间的信号线走线。
所述的信号线检查模块103用于当信号线耦合电容上的走线经过换层过孔时,计算耦合电容到换层过孔之间信号线的走线长度,以及判断该信号线的走线长度是否大于设定的最大走线长度。在本实施例中,信号线检查模块103将耦合电容到换层过孔之间的每一线段长度相加计算出该信号线上的耦合电容到换层过孔之间的走线长度。
所述的定位显示模块104用于当信号线的走线长度大于最大走线长度时,在PCB板中定位出该信号线经过的换层过孔位置,产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备12上。所述信号线的走线信息包括信号线标号、耦合电容名称、走线长度、换层过孔位置等信息。此外,当PCB板中定位出信号线经过的换层过孔位置时,定位显示模块104将显示画面切换到不符合设计规则的信号线走线区域,以方便设计者能够及时对该信号线走线进行修改。
参考图2所示,是本发明信号线走线检查方法较佳实施例的流程图。在本实施例中,该方法能够自动检查出PCB板上信号线的耦合电容到换层过孔之间的走线长度,快速有效的检查出不符合设计规范的信号线。
步骤S21,规范设定模块101设定PCB板上信号线耦合电容与换层孔之间的最大走线长度。在本实施例中,将一般高速信号线的耦合电容到换层过孔之间的走线长度可允许达到300mil(单位:千分之一英寸)作为最大走线长度。
步骤S22,信号线过滤模块102从存储设备11中获取待测PCB文件,并根据该PCB文件模拟生成PCB板,如图3所示的PCB板。
步骤S23,信号线过滤模块102从PCB板中提取待检查的信号线,并确认该信号线走线上的耦合电容,如图3所示,方框A表示信号线走线上的耦合电容。
步骤S24,信号线过滤模块102判断信号线耦合电容上的走线是否经过换层过孔。图3所示的圆圈B表示一个换层过孔,虚线AB表示耦合电容A与换层过孔B之间的信号线走线。若信号线耦合电容上的走线没有经过换层过孔,流程则返回步骤S23。若信号线耦合电容上的走线经过换层过孔,流程则执行步骤S25。
步骤S25,信号线检查模块103计算耦合电容到换层过孔之间信号线的走线长度。在本实施例中,信号线检查模块103将从耦合电容到换层过孔之间的每一线段长度相加计算出该信号线上的耦合电容到换层过孔之间的走线长度。
步骤S26,信号线检查模块103判断该信号线的走线长度是否大于设定的最大走线长度,例如300mil。若该信号线的走线长度小于等于设定的最大走线长度,则说明该信号线上耦合电容到换层过孔之间的走线符合设计规范,流程返回步骤S23。若该信号线的走线长度大于设定的最大走线长度,则说明该信号线上耦合电容到换层过孔之间的走线不符合设计规范,流程则执行步骤S27。
步骤S27,定位显示模块104在PCB板中定位出信号线经过的换层过孔位置。在本实施例中,当PCB板中定位出信号线经过的换层过孔位置时,定位显示模块104将显示画面切换到不符合设计规则的信号线走线区域,以方便设计者能够及时对该信号线走线进行修改。
步骤S28,定位显示模块104产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备12上。在本实施例中,定位显示模块104将不符合设计规范的信号线走线信息,包括信号线标号、耦合电容名称、走线长度、换层过孔位置等信息,显示在显示设备12上,以方便设计者对该信号线走线进行修改时参考。
以上实施例仅用以说明本发明的技术方案而非限制,尽管参照以上较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或者等同替换都不应脱离本发明技术方案的精神和范围。

Claims (10)

1.一种信号线走线检查系统,安装并运行于计算机中,该计算机包括存储设备以及显示设备,其特征在于,所述的信号线走线检查系统包括:
规范设定模块,用于设定PCB板上信号线上的耦合电容与换层孔之间的最大走线长度;
信号线过滤模块,用于从存储设备中获取待测PCB文件,并根据该PCB文件模拟生成PCB板,以及从PCB板中过滤出经过耦合电容与换层孔的信号线;
信号线检查模块,用于计算耦合电容到换层过孔之间信号线的走线长度,以及判断该信号线的走线长度是否大于最大走线长度;以及
定位显示模块,用于当信号线的走线长度大于最大走线长度时,在PCB板中定位出信号线经过的换层过孔位置,产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备上。
2.如权利要求1所述的信号线走线检查系统,其特征在于,所述的从PCB板中过滤出经过耦合电容与换层孔的信号线包括步骤:
从PCB板中提取待检查的信号线;
判断该信号线走线上是否有耦合电容;以及
判断经过耦合电容的信号线走线是否经过换层过孔。
3.如权利要求1所述的信号线走线检查系统,其特征在于,所述的信号线检查模块将耦合电容到换层过孔之间的每一线段长度相加计算出耦合电容到换层过孔之间信号线的走线长度。
4.如权利要求1所述的信号线走线检查系统,其特征在于,当PCB板中定位出信号线经过的换层过孔位置时,所述的定位显示模块将显示画面切换到不符合设计规则的信号线走线区域。
5.如权利要求1所述的信号线走线检查系统,其特征在于,所述的信号线的走线信息包括信号线标号、耦合电容名称、走线长度、换层过孔位置信息。
6.一种信号线走线检查方法,应用于计算机中,该计算机包括存储设备以及显示设备,其特征在于,该方法包括步骤:
设定PCB板上信号线上的耦合电容与换层孔之间的最大走线长度;
从存储设备中获取待测PCB文件,以及根据该PCB文件模拟生成PCB板;
从PCB板中过滤出经过耦合电容与换层孔的信号线;
计算耦合电容到换层过孔之间信号线的走线长度;
判断该信号线的走线长度是否大于最大走线长度;
当信号线的走线长度大于最大走线长度时,在PCB板中定位出信号线经过的换层过孔位置;以及
产生信号线走线不符合设计规则的测试报告,以及将该信号线的走线信息显示在显示设备上。
7.如权利要求6所述的信号线走线检查方法,其特征在于,所述的从PCB板中过滤出经过耦合电容与换层孔的信号线的步骤包括:
从PCB板中提取待检查的信号线;
判断该信号线走线上是否有耦合电容;以及
判断经过耦合电容的信号线走线是否经过换层过孔。
8.如权利要求6所述的信号线走线检查方法,其特征在于,所述的耦合电容到换层过孔之间信号线的走线长度是通过将耦合电容到换层过孔之间的每一线段长度相加计算得到。
9.如权利要求6所述的信号线走线检查方法,其特征在于,该方法还包括步骤:
当PCB板中定位出信号线经过的换层过孔位置时,将显示画面切换到不符合设计规则的信号线走线区域。
10.如权利要求6所述的信号线走线检查方法,其特征在于,所述的信号线的走线信息包括信号线标号、耦合电容名称、走线长度、换层过孔位置信息。
CN201210396666.4A 2012-10-18 2012-10-18 信号线走线检查系统及方法 Pending CN103778266A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201210396666.4A CN103778266A (zh) 2012-10-18 2012-10-18 信号线走线检查系统及方法
TW101139216A TW201419962A (zh) 2012-10-18 2012-10-24 訊號線走線檢查系統及方法
US14/014,465 US20140115550A1 (en) 2012-10-18 2013-08-30 Computing device and method for checking length of signal trace

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210396666.4A CN103778266A (zh) 2012-10-18 2012-10-18 信号线走线检查系统及方法

Publications (1)

Publication Number Publication Date
CN103778266A true CN103778266A (zh) 2014-05-07

Family

ID=50486570

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210396666.4A Pending CN103778266A (zh) 2012-10-18 2012-10-18 信号线走线检查系统及方法

Country Status (3)

Country Link
US (1) US20140115550A1 (zh)
CN (1) CN103778266A (zh)
TW (1) TW201419962A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107729622A (zh) * 2017-09-21 2018-02-23 郑州云海信息技术有限公司 一种功率电感下走线及过孔的检测避让方法
CN109446613A (zh) * 2018-10-17 2019-03-08 郑州云海信息技术有限公司 一种自动检查弯折走线的方法和系统
CN109507563A (zh) * 2018-11-12 2019-03-22 晶晨半导体(上海)股份有限公司 主板检测方法及系统
CN111880076A (zh) * 2020-07-14 2020-11-03 苏州浪潮智能科技有限公司 一种信号测试点检测方法、系统及相关组件

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6691296B1 (en) * 1998-02-02 2004-02-10 Matsushita Electric Industrial Co., Ltd. Circuit board design aiding
US6853967B1 (en) * 1999-12-30 2005-02-08 Intel Corporation Method and apparatus for calculating interconnect noise due to cross capacitance in the presence of line resistance
US7168058B2 (en) * 2003-06-16 2007-01-23 Nec Corporation Printed circuit wiring board designing support device, printed circuit board designing method, and its program
CN100543479C (zh) * 2006-03-31 2009-09-23 鸿富锦精密工业(深圳)有限公司 电压突波计算系统及方法
TWI367343B (en) * 2006-11-27 2012-07-01 Hon Hai Prec Ind Co Ltd Power voltage testing circuit
CN101236078B (zh) * 2007-02-02 2011-01-05 鸿富锦精密工业(深圳)有限公司 电容到过孔导线长度检查系统及方法
WO2008146356A1 (ja) * 2007-05-28 2008-12-04 Fujitsu Limited 自動配線装置,自動配線方法,自動配線プログラム,及び同プログラムを記録したコンピュータ読取可能な記録媒体
CN101615153A (zh) * 2008-06-26 2009-12-30 鸿富锦精密工业(深圳)有限公司 Usb接口功率测试装置
US20120243193A1 (en) * 2009-04-29 2012-09-27 Hon Hai Precision Industry Co., Ltd. Motherboard interconnection device and motherboard interconnection method
CN101877935B (zh) * 2009-04-29 2012-06-20 鸿富锦精密工业(深圳)有限公司 主板布局布线方法及利用该方法布局布线的主板
US8288657B2 (en) * 2009-10-12 2012-10-16 International Business Machines Corporation Noise coupling reduction and impedance discontinuity control in high-speed ceramic modules
CN102056400B (zh) * 2009-10-27 2013-12-11 鸿富锦精密工业(深圳)有限公司 印刷电路板
CN102056401B (zh) * 2009-10-28 2014-04-30 鸿富锦精密工业(深圳)有限公司 印刷电路板
TW201225753A (en) * 2010-12-14 2012-06-16 Hon Hai Prec Ind Co Ltd Printed circuit board with compound-via
US8656329B1 (en) * 2010-12-27 2014-02-18 Cadence Design Systems, Inc. System and method for implementing power integrity topology adapted for parametrically integrated environment

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107729622A (zh) * 2017-09-21 2018-02-23 郑州云海信息技术有限公司 一种功率电感下走线及过孔的检测避让方法
CN107729622B (zh) * 2017-09-21 2021-02-02 苏州浪潮智能科技有限公司 一种功率电感下走线及过孔的检测避让方法
CN109446613A (zh) * 2018-10-17 2019-03-08 郑州云海信息技术有限公司 一种自动检查弯折走线的方法和系统
CN109446613B (zh) * 2018-10-17 2022-03-04 郑州云海信息技术有限公司 一种自动检查弯折走线的方法和系统
CN109507563A (zh) * 2018-11-12 2019-03-22 晶晨半导体(上海)股份有限公司 主板检测方法及系统
CN109507563B (zh) * 2018-11-12 2022-04-01 晶晨半导体(上海)股份有限公司 主板检测方法及系统
CN111880076A (zh) * 2020-07-14 2020-11-03 苏州浪潮智能科技有限公司 一种信号测试点检测方法、系统及相关组件
CN111880076B (zh) * 2020-07-14 2022-11-18 苏州浪潮智能科技有限公司 一种信号测试点检测方法、系统及相关组件

Also Published As

Publication number Publication date
US20140115550A1 (en) 2014-04-24
TW201419962A (zh) 2014-05-16

Similar Documents

Publication Publication Date Title
US8081008B2 (en) System and method for testing a characteristic impedance of an electronic component
CN103778266A (zh) 信号线走线检查系统及方法
CN103454575B (zh) 用于实现pcba板测试的系统、pcba板及方法
US20130158925A1 (en) Computing device and method for checking differential pair
CN103377105B (zh) 一种串行总线测试方法
CN103765175B (zh) 识别声学噪声的电学源
US8413097B2 (en) Computing device and method for checking design of printed circuit board layout file
CN104112031A (zh) 检测电路板上芯片电源引脚布线的方法和装置
US20110047524A1 (en) System and method for inspecting layout of a printed circuit board
US20150035541A1 (en) Signal integrity test apparatus and method for testing signal integrity of electronic product
CN103185560A (zh) Pcb板线路的线宽检测系统及方法
CN105760612A (zh) 用于硅后芯片验证的断言检测装置、方法、系统、芯片
CN102799853A (zh) 电路板的测试点图形化辨识系统及方法
CN102183215A (zh) Pcb板孔径外形的检测方法及检测系统
US20140310674A1 (en) System and method for checking signal transmission line
CN104122494A (zh) 自动产生测试脚本的测试系统及其方法
CN107315140A (zh) 一种aoi检测的方法、装置、设备及存储介质
CN104793081B (zh) Usb接口检测装置和方法
CN102967820A (zh) 移动终端和移动终端的自检方法
CN207318605U (zh) 汽车总线辐射抗扰度测试系统
TWI468965B (zh) 佈線檢查系統及方法
US8464201B2 (en) Electronic device and simulation method for checking printed circuit board power loss
CN103389418A (zh) 电磁兼容性检测方法及装置
CN106776172A (zh) 一种服务器测试装置、方法及系统
TW201415051A (zh) 印刷電路板電性測試系統及其方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140507