CN103389418A - 电磁兼容性检测方法及装置 - Google Patents
电磁兼容性检测方法及装置 Download PDFInfo
- Publication number
- CN103389418A CN103389418A CN2012101434776A CN201210143477A CN103389418A CN 103389418 A CN103389418 A CN 103389418A CN 2012101434776 A CN2012101434776 A CN 2012101434776A CN 201210143477 A CN201210143477 A CN 201210143477A CN 103389418 A CN103389418 A CN 103389418A
- Authority
- CN
- China
- Prior art keywords
- electro magnetic
- rule
- magnetic compatibility
- script
- compatibility
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2832—Specific tests of electronic circuits not provided for elsewhere
- G01R31/2834—Automated test systems [ATE]; using microprocessors or computers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/36—Circuit design at the analogue level
- G06F30/367—Design verification, e.g. using simulation, simulation program with integrated circuit emphasis [SPICE], direct methods or relaxation methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2119/00—Details relating to the type or aim of the analysis or the optimisation
- G06F2119/10—Noise analysis or noise optimisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Evolutionary Computation (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Data Mining & Analysis (AREA)
- Software Systems (AREA)
- Mathematical Physics (AREA)
- Databases & Information Systems (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
一种用于对印刷电路的电磁兼容性进行检测的方法,所述方法包括:获取一印刷电路板的版图;读取一电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则;检查所述印刷电路板的版图是否匹配所述电磁兼容性规则;及生成电磁兼容性报告。本发明还公开了一种用于对印刷电路的电磁兼容性进行检测的装置。根据本发明的技术方案,可以高效可靠的对印刷电路板的电磁兼容性进行检测。
Description
技术领域
本发明涉及印刷电路板领域,特别是涉及一种对印刷电路板的电磁兼容性进行检测的方法和装置。
背景技术
目前,印刷电路板(PCB,Printed Circuit Board)上的高速信号速度越来越快,例如PCIE、SATA、USB3.0、QPI、DDR3等信号传输速度都在1Gbit/s以上,PCIE3.0更是达到8Gbit/s,而印刷电路板的功耗又不断要求降低,这就给主板的电磁兼容性设计(EMC,Electro Magnetic Compatibility)设计带来越来越大的难度,而传统的对印刷电路板的电磁兼容性进行检测的手段往往依赖工程师的经验,这种方法不但效率低、易出错,而且难以批量化作业。
发明内容
鉴于以上内容,有必要提供一种可靠高效的对印刷电路板的电磁兼容性进行检测的方法和装置。
一种电磁兼容性检测方法,所述方法包括:
版图获取步骤,获取一印刷电路板的版图;
规则读取步骤,读取一电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则;
规则检查步骤,检查所述印刷电路板的版图是否匹配所述电磁兼容性规则;及
报告步骤,生成电磁兼容性报告。
优选地,所述方法还包括:有效性检查步骤,检查所述电磁兼容性规则脚本中的每一电磁兼容性规则是否有效,若所述电磁兼容性规则失效,则从所述电磁兼容性规则脚本中删除该条电磁兼容性规则。
优选地,所述电磁兼容性规则脚本中的每一电磁兼容性规则设定一有效日期,所述有效性检查步骤包括检查每一电磁兼容性规则的有效日期是否早于当前日期,若早于当前日期,则所述电磁兼容性脚本失效,若晚于当前日期,则所述电磁兼容性脚本有效。
优选地,所述方法还包括:项目选择步骤,从一电磁兼容性检测项目列表中选择一电磁兼容性检测项目,所述电磁兼容性检测项目关联所述电磁兼容性规则脚本。
优选地,所述方法还包括:规则编辑步骤,向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。
一种电磁兼容性检测装置,所述装置包括:
版图获取单元,用于获取一印刷电路板的版图;
规则读取单元,用于读取一电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则;
规则检查单元,用于检查所述印刷电路板的版图是否匹配所述电磁兼容性规则;及
报告单元,用于生成电磁兼容性报告。
优选地,所述装置还包括有效性检查单元,用于检查所述电磁兼容性规则脚本中的每一电磁兼容性规则是否有效,若所述电磁兼容性规则失效,则从所述电磁兼容性规则脚本中删除该条电磁兼容性规则。
优选地,所述电磁兼容性规则脚本中的每一电磁兼容性规则设定一有效日期,所述有效性检查单元用于检查每一电磁兼容性规则的有效日期是否早于当前日期,若早于当前日期,则所述电磁兼容性脚本失效,若晚于当前日期,则所述电磁兼容性脚本有效。
优选地,所述装置还包括项目选择单元,用于从一电磁兼容性检测项目列表中选择一电磁兼容性检测项目,所述电磁兼容性检测项目关联所述电磁兼容性规则脚本。
优选地,所述装置还包括规则编辑单元,用于向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。
与现有技术相比,上述电磁兼容性检测方法及装置,藉由读取一至少包括一电磁兼容性规则的电磁兼容性规则脚本,检查所述印刷电路板的版图是否匹配所述电磁兼容性规则,并据此生成电磁兼容性报告,实现了对印刷电路板高效且可靠的检测。
附图说明
图1为本发明一种实施方式中的电磁兼容性检测方法的流程图。
图2为本发明一种实施方式中的电磁兼容性检测装置的功能框图。
主要元件符号说明
电磁兼容性检测装置 | 20 |
版图获取单元 | 201 |
项目选择单元 | 202 |
规则读取单元 | 203 |
规则编辑单元 | 204 |
有效性检查单元 | 205 |
规则检查单元 | 206 |
报告单元 | 207 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,图中示意性的示出了根据本发明一种实施方式的对印刷电路板的电磁兼容性进行检测的方法的流程图,所述方法包括以下步骤:
步骤101,获取一印刷电路板的版图。所述印刷电路板的版图可以是经由版图绘制工具直接绘制的数字版图,例如Cadence allegro版图设计软件生成的后缀为.brd的版图文件,也可以是经由图像获取工具对印刷电路板的拍摄或扫描生成的数字版图。
步骤102,从一电磁兼容性检测项目列表中选择一电磁兼容性检测项目,所述电磁兼容性检测项目至少关联一电磁兼容性规则脚本。在一实施例中,向用户提供一用户界面,在该用户界面上显示包含若干电磁兼容性检测项目的列表,每一电磁兼容性检测项目至少关联一电磁兼容性规则脚本,根据用户的操作,从该电磁兼容性检测项目列表选择至少一电磁兼容性检测项目。
步骤103,根据选择的电磁兼容性检测项目,读取与之关联的电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则。所述电磁兼容性规则可以为符合电磁兼容性要求的规则设定,包括布线的线宽、线距、孔距等,例如为“供电布线的线宽介于10~15mil”、“背板布线的线距大于80mil”、“芯片电源针脚在500mil的距离得通过一个去耦合电容连接到背板平面”、“所有晶振离其时钟驱动芯片应在450mil的距离内”。
步骤104,向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。在用户界面上显示上述编辑选项,用户可通过用户界面向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。
步骤105,检查所述电磁兼容性规则脚本中的每一电磁兼容性规则是否有效,若所述电磁兼容性规则失效,则从所述电磁兼容性规则脚本中删除该条电磁兼容性规则。所述电磁兼容性规则脚本中的每一电磁兼容性规则设定一有效日期,所述有效性检查步骤包括检查每一电磁兼容性规则的有效日期是否早于当前日期,若早于当前日期,则所述电磁兼容性脚本失效,若晚于当前日期,则所述电磁兼容性脚本有效。
步骤106,根据读取的每一电磁兼容性规则,获取所述印刷电路板的版图中的相应版图信息,检查所述印刷电路板的版图是否匹配每一电磁兼容性规则。例如,根据“供电布线的线宽介于10~15mil”这一电磁兼容性规则,获取所述印刷电路板版图中的供电布线的线宽,检查该供电布线的线宽是否介于10~15mil,如果是,则所述印刷电路板的版图匹配该条电磁兼容性规则,若不是,则表明所述印刷电路板的版图不满足该条电磁兼容性规则。
步骤107,根据每条电磁兼容性规则的检测结果,生成电磁兼容性报告,向用户显示所述印刷电路板的版图与每条电磁兼容性规则的匹配情况。用户获得该电磁兼容性报告后,可以对所述印刷电路板的电磁兼容性进行评估并可据此对所述印刷电路板进行重构或改良设计。
本领域的普通技术人员可以理解,实现上述方法实施例中的全部或部分步骤是可以通过程序来指令相关的硬件完成,相应的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是ROM(只读存储器)、RAM(随机访存存储器)、磁盘或光盘等。
请参阅图2,图中示意性的示出了根据本发明一种实施方式的用于对印刷电路板的电磁兼容性进行检测的电磁兼容性检测装置20的功能框图,所述电磁兼容性检测装置20包括版图获取单元201、项目选择单元202、规则读取单元203、规则编辑单元204、有效性检查单元205、规则检查单元206及报告单元207。
所述版图获取单元201,用于获取一印刷电路板的版图。所述印刷电路板的版图可以是经由版图绘制工具直接绘制的数字版图,例如Cadence allegro版图设计软件生成的后缀为.brd的版图文件,也可以是经由图像获取工具对印刷电路板的拍摄或扫描生成的数字版图。
所述项目选择单元202,用于从一电磁兼容性检测项目列表中选择一电磁兼容性检测项目,所述电磁兼容性检测项目至少关联一电磁兼容性规则脚本。在一实施例中,所述项目选择单元202向用户提供一用户界面,在该用户界面上显示包含若干电磁兼容性检测项目的列表,每一电磁兼容性检测项目至少关联一电磁兼容性规则脚本,根据用户的操作,从该电磁兼容性检测项目列表选择至少一电磁兼容性检测项目。
所述规则读取单元203,用于根据选择的电磁兼容性检测项目,读取与之关联的电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则。所述电磁兼容性规则可以为符合电磁兼容性要求的规则设定,包括布线的线宽、线距、孔距等,例如为“供电布线的线宽介于10~15mil”、“背板布线的线距大于80mil”、“芯片电源针脚在500mil的距离得通过一个去耦合电容连接到背板平面”、“所有晶振离其时钟驱动芯片应在450mil的距离内”。
所述规则编辑单元204,用于向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。所述规则编辑单元204在用户界面上显示上述编辑选项,用户可通过用户界面向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。
所述有效性检查单元205,用于检查所述电磁兼容性规则脚本中的每一电磁兼容性规则是否有效,若所述电磁兼容性规则失效,则从所述电磁兼容性规则脚本中删除该条电磁兼容性规则。所述电磁兼容性规则脚本中的每一电磁兼容性规则设定一有效日期,所述有效性检查步骤包括检查每一电磁兼容性规则的有效日期是否早于当前日期,若早于当前日期,则所述电磁兼容性脚本失效,若晚于当前日期,则所述电磁兼容性脚本有效。
所述规则检查单元206,用于根据读取的每一电磁兼容性规则,获取所述印刷电路板的版图中的相应版图信息,检查所述印刷电路板的版图是否匹配每一电磁兼容性规则。例如,所述规则检查单元206根据“供电布线的线宽介于10~15mil”这一电磁兼容性规则,获取所述印刷电路板版图中的供电布线的线宽,检查该供电布线的线宽是否介于10~15mil,如果是,则所述印刷电路板的版图匹配该条电磁兼容性规则,若不是,则表明所述印刷电路板的版图不满足该条电磁兼容性规则。
所述报告单元207,用于根据每条电磁兼容性规则的检测结果,生成电磁兼容性报告,向用户显示所述印刷电路板的版图与每条电磁兼容性规则的匹配情况。用户获得该电磁兼容性报告后,可以对所述印刷电路板的电磁兼容性进行评估并可据此对所述印刷电路板进行重构或改良设计。
以上所述电磁兼容性检测装置20可以集成设置于一计算机设备或工具中,也可以设置成单独的功能实体,和所述计算机设备或工具连接以向所述计算机设备或工具提供所述电磁兼容性检测装置20的功能。
值得注意的是,上述装置实施例中所包含的各个单元只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可。另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
与现有技术相比,上述电磁兼容性检测方法及装置,藉由读取一至少包括一电磁兼容性规则的电磁兼容性规则脚本,检查所述印刷电路板的版图是否匹配所述电磁兼容性规则,并据此生成电磁兼容性报告,实现了对印刷电路板高效且可靠的检测。另外,藉由提供的编辑功能,使得用户可以方便的向电磁兼容性规则脚本添加、删除、更新电磁兼容性规则,极大的增加了电磁兼容性检测的灵活性和可扩展性。
对本领域的技术人员来说,可以根据本发明的发明方案和发明构思结合生产的实际需要做出其他相应的改变或调整,而这些改变和调整都应属于本发明权利要求的保护范围。
Claims (10)
1.一种电磁兼容性检测方法,其特征在于:所述方法包括:
版图获取步骤,获取一印刷电路板的版图;
规则读取步骤,读取一电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则;
规则检查步骤,检查所述印刷电路板的版图是否匹配所述电磁兼容性规则;及
报告步骤,生成电磁兼容性报告。
2.如权利要求1所述的电磁兼容性检测方法,其特征在于:所述方法还包括:
有效性检查步骤,检查所述电磁兼容性规则脚本中的每一电磁兼容性规则是否有效,若所述电磁兼容性规则失效,则从所述电磁兼容性规则脚本中删除该条电磁兼容性规则。
3.如权利要求2所述的电磁兼容性检测方法,其特征在于:所述电磁兼容性规则脚本中的每一电磁兼容性规则设定一有效日期,所述有效性检查步骤包括检查每一电磁兼容性规则的有效日期是否早于当前日期,若早于当前日期,则所述电磁兼容性脚本失效,若晚于当前日期,则所述电磁兼容性脚本有效。
4.如权利要求1所述的电磁兼容性检测方法,其特征在于:所述方法还包括:
项目选择步骤,从一电磁兼容性检测项目列表中选择一电磁兼容性检测项目,所述电磁兼容性检测项目关联所述电磁兼容性规则脚本。
5.如权利要求1所述的电磁兼容性检测方法,其特征在于:所述方法还包括:
规则编辑步骤,向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。
6.一种电磁兼容性检测装置,其特征在于:所述装置包括:
版图获取单元,用于获取一印刷电路板的版图;
规则读取单元,用于读取一电磁兼容性规则脚本,所述电磁兼容性规则脚本至少包括一电磁兼容性规则;
规则检查单元,用于检查所述印刷电路板的版图是否匹配所述电磁兼容性规则;及
报告单元,用于生成电磁兼容性报告。
7.如权利要求6所述的电磁兼容性检测装置,其特征在于:所述装置还包括有效性检查单元,用于检查所述电磁兼容性规则脚本中的每一电磁兼容性规则是否有效,若所述电磁兼容性规则失效,则从所述电磁兼容性规则脚本中删除该条电磁兼容性规则。
8.如权利要求7所述的电磁兼容性检测装置,其特征在于:所述电磁兼容性规则脚本中的每一电磁兼容性规则设定一有效日期,所述有效性检查单元用于检查每一电磁兼容性规则的有效日期是否早于当前日期,若早于当前日期,则所述电磁兼容性脚本失效,若晚于当前日期,则所述电磁兼容性脚本有效。
9.如权利要求6所述的电磁兼容性检测装置,其特征在于:所述装置还包括项目选择单元,用于从一电磁兼容性检测项目列表中选择一电磁兼容性检测项目,所述电磁兼容性检测项目关联所述电磁兼容性规则脚本。
10.如权利要求6所述的电磁兼容性检测装置,其特征在于:所述装置还包括规则编辑单元,用于向所述电磁兼容性规则脚本中添加、更新或删除电磁兼容性规则。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012101434776A CN103389418A (zh) | 2012-05-10 | 2012-05-10 | 电磁兼容性检测方法及装置 |
TW101117033A TW201346607A (zh) | 2012-05-10 | 2012-05-14 | 電磁相容性檢測方法及裝置 |
US13/758,005 US20130304413A1 (en) | 2012-05-10 | 2013-02-04 | Computing device and method for testing electromagnetic compatiblity of printed circuit board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012101434776A CN103389418A (zh) | 2012-05-10 | 2012-05-10 | 电磁兼容性检测方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103389418A true CN103389418A (zh) | 2013-11-13 |
Family
ID=49533751
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012101434776A Pending CN103389418A (zh) | 2012-05-10 | 2012-05-10 | 电磁兼容性检测方法及装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20130304413A1 (zh) |
CN (1) | CN103389418A (zh) |
TW (1) | TW201346607A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114994449A (zh) * | 2022-07-18 | 2022-09-02 | 中国电子产品可靠性与环境试验研究所((工业和信息化部电子第五研究所)(中国赛宝实验室)) | 电子材料的兼容性测试装置、方法和计算机设备 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106841977A (zh) * | 2016-12-21 | 2017-06-13 | 广州视源电子科技股份有限公司 | 板卡的测试方法及系统 |
CN107271881A (zh) * | 2017-06-07 | 2017-10-20 | 北京交通大学 | 一种用于印刷电路板的emc二维扫描成像系统 |
CN113760826A (zh) * | 2021-09-28 | 2021-12-07 | 浙江艾凯普计算机系统服务有限公司 | 一种电子元器件实验室报告生成方法及检测装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19781162C2 (de) * | 1996-10-30 | 2002-05-23 | Mercury Diagnostics Inc | Teststreifen zur Analyse einer Körperflüssigkeitsprobe und zum Auswerten in einem Testinstrument |
US6834380B2 (en) * | 2000-08-03 | 2004-12-21 | Qualcomm, Incorporated | Automated EMC-driven layout and floor planning of electronic devices and systems |
TW200538919A (en) * | 2004-05-21 | 2005-12-01 | Hon Hai Prec Ind Co Ltd | System and method for checking split plane of motherboard layout |
TW200601909A (en) * | 2004-06-18 | 2006-01-01 | Hon Hai Prec Ind Co Ltd | System and method for calculating net-length of the mainboard layout |
US7877720B2 (en) * | 2007-01-08 | 2011-01-25 | International Business Machines Corporation | Method and tool for designing electronic circuits on a printed circuit board |
JP5136333B2 (ja) * | 2008-09-29 | 2013-02-06 | 富士通株式会社 | 電源ノイズ解析モデル作成方法、電源ノイズ解析モデル作成装置および電源ノイズ解析モデル作成プログラム |
-
2012
- 2012-05-10 CN CN2012101434776A patent/CN103389418A/zh active Pending
- 2012-05-14 TW TW101117033A patent/TW201346607A/zh unknown
-
2013
- 2013-02-04 US US13/758,005 patent/US20130304413A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114994449A (zh) * | 2022-07-18 | 2022-09-02 | 中国电子产品可靠性与环境试验研究所((工业和信息化部电子第五研究所)(中国赛宝实验室)) | 电子材料的兼容性测试装置、方法和计算机设备 |
CN114994449B (zh) * | 2022-07-18 | 2023-07-14 | 中国电子产品可靠性与环境试验研究所((工业和信息化部电子第五研究所)(中国赛宝实验室)) | 电子材料的兼容性测试装置、方法和计算机设备 |
Also Published As
Publication number | Publication date |
---|---|
US20130304413A1 (en) | 2013-11-14 |
TW201346607A (zh) | 2013-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104112031A (zh) | 检测电路板上芯片电源引脚布线的方法和装置 | |
CN103389418A (zh) | 电磁兼容性检测方法及装置 | |
US8255862B2 (en) | System and method for analyzing temperature rise of a printed circuit board | |
CN104298302A (zh) | 存储设备及支持所述存储设备的主板 | |
US8464201B2 (en) | Electronic device and simulation method for checking printed circuit board power loss | |
CN109299538B (zh) | 一种布图设计的检测方法及装置 | |
US20140310674A1 (en) | System and method for checking signal transmission line | |
US20120331434A1 (en) | Computing device and method for checking signal transmission lines | |
JP6205970B2 (ja) | 回路デザイン電気的チェックシステム | |
CN109147861B (zh) | 一种硬盘在位检测装置和方法 | |
US20120026902A1 (en) | Computing device and crosstalk information detection method | |
US20140215273A1 (en) | Voltage testing device and method for cpu | |
US20140115550A1 (en) | Computing device and method for checking length of signal trace | |
US8255866B2 (en) | Computing device and method for checking distances between transmission lines and anti-pads arranged on printed circuit board | |
US9189353B2 (en) | Voltage testing device and voltage testing method for CPU | |
CN104181405A (zh) | 电磁兼容性检测方法和装置 | |
CN102222029B (zh) | 接口测试辅助装置 | |
CN104679172A (zh) | 支持混合式存储设备的主板 | |
TWI503684B (zh) | 印刷電路檢查方法與裝置 | |
JP7125208B2 (ja) | ノイズ解析装置及びノイズ解析方法 | |
CN202332304U (zh) | 内存信号测试板 | |
CN112946365A (zh) | 自动制作阻抗测试文件的方法、电子设备及存储介质 | |
CN101159077A (zh) | 一种嵌入式多媒体自助终端设备 | |
US20150012904A1 (en) | System and method for setting electrical specification of signal transmission line | |
JP5668394B2 (ja) | 設計チェックプログラム、設計チェック装置及び設計チェック方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20131113 |